KR20130062911A - 호스트 파워-온 리셋 제어 장치 및 방법 - Google Patents

호스트 파워-온 리셋 제어 장치 및 방법 Download PDF

Info

Publication number
KR20130062911A
KR20130062911A KR1020127027367A KR20127027367A KR20130062911A KR 20130062911 A KR20130062911 A KR 20130062911A KR 1020127027367 A KR1020127027367 A KR 1020127027367A KR 20127027367 A KR20127027367 A KR 20127027367A KR 20130062911 A KR20130062911 A KR 20130062911A
Authority
KR
South Korea
Prior art keywords
comparator
supply voltage
reference voltage
voltage
output node
Prior art date
Application number
KR1020127027367A
Other languages
English (en)
Other versions
KR101831462B1 (ko
Inventor
스티브 치
에크람 부이얀
Original Assignee
샌디스크 테크놀로지스, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샌디스크 테크놀로지스, 인코포레이티드 filed Critical 샌디스크 테크놀로지스, 인코포레이티드
Publication of KR20130062911A publication Critical patent/KR20130062911A/ko
Application granted granted Critical
Publication of KR101831462B1 publication Critical patent/KR101831462B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/223Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

호스트 파워-온 리셋 제어 회로(100)는 공급 전압(111)과 기준 전압(Vbg)의 분할된 버전을 수신하기 위해 연결된 비교기(109)를 포함한다. 상기 비교기는 상기 공급 전압의 상기 분리된 버전이 적어도 상기 기준 전압만큼 큰 경우에 높은 디지털 상태 신호(110)를 생성 및 출력한다. 상기 제어 회로(103)는 파워-온 리셋 제어 신호(POR 신호)를 송신하기 위해 연결된 출력 노드(105)를 포함한다. 상기 제어 회로(104)는 비교기 출력단과 상기 출력 노드 사이에 연결된 풀다운 소자(N1 내지 N3)를 포함한다. 상기 풀다운 소자는 상기 비교기 출력단(110)에 존재하는 신호를 기초로 해서, 상기 공급 전압(VDDH)이 호스트 작동 레벨까지 상승함에 따라 상기 출력 노드(105)를 리셋 전압 레벨에서 유지한다. 상기 제어 회로는 상기 공급 전압과 상기 출력 노드 사이에 연결된 풀업 소자(RI)를 포함한다. 상기 풀업 소자는 상기 공급 전압이 상기 호스트 작동 레벨까지 상승한 후에 상기 출력 노드를 비-리셋 전압 레벨에서 유지한다.

Description

호스트 파워-온 리셋 제어 장치 및 방법{APPARATUS AND METHOD FOR HOST POWER-ON RESET CONTROL}
혼합된 신호 회로, 즉 아날로그 및 디지털 신호들 둘 다를 포함하는 회로에서, 파워-온 리셋(POR) 회로는 공급 전업이 준비될 때까지 디지털 로직 활동이 파워-업에서 유지된다는 것을 보장하기 위해 사용된다.
상기 공급 전압이 작동 공급 전압 레벨까지 상승하는 시간 기간 동안에, 상기 POR 회로는 상기 디지털 로직을 리셋 상태에서 유지하기 위해 기능한다. 더 구체적으로는, 상기 POR 회로는 상기 공급 전압을 감지해서, 상기 공급 전압이 상기 작동 공급 전압 레벨에 도달할때 디지털 로직 리셋 신호를 방출하기 위해 작동한다. 그러므로, 상기 POR 회로는 마스터 리셋 신호를 전체의 혼합된 신호 회로에 제공한다. 상기 POR 회로가 상기 디지털 로직 리셋 신호를 너무 일찍 방출하는 경우, 상기 디지털 로직은 그 공급 전압이 적절하지 않기 때문에 부정확하게 작동할 수 있다. 그러므로, 파워-업 동안 공급 전압 거동 및/또는 환경 조건들, 이를테면 온도 변화들과 무관하게, 결함 없이 작동하는 POR 회로를 구비할 필요가 있다.
상술한 바를 고려한 본 발명의 목적은 결함 없이 작동하는 POR 회로를 가지는 호스트 파워-온 리셋 제어 장치 및 방법을 제공함에 있다.
일 실시예에서, 호스트 파워-온 리셋 제어 회로가 개시된다. 상기 호스트 파워-온 리셋 제어 회로는 비교기를 포함하는데, 이 비교기는 제1 입력단에서의 공급 전압과 제2 입력단에서의 기준 전압의 분할된 버전을 수신하기 위해 전기적으로 연결된다. 상기 비교기는 상기 제1 입력단에서의 상기 공급 전압의 분할된 버전이 적어도 상기 제2 입력단에서의 상기 기준 전압 만큼 큰 경우에 비교기 출력단에서 높은 디지털 상태 신호를 생성하기 위해 정의된다. 상기 호스트 파워-온 리셋 제어 회로는 또한 파워-온 리셋 제어 신호를 송신하기 위해 전기적으로 연결되는 출력 노드를 포함한다. 상기 호스트 파워-온 리셋 제어 회로는 비교기 출력단과 상기 출력 노드 사이에 전기적으로 연결되는 풀다운 소자를 더 포함한다. 상기 풀다운 소자는 상기 비교기 출력단에 존재하는 디지털 상태 신호를 기초로 해서, 상기 공급 전압이 호스트 작동 레벨까지 상승함에 따라 상기 출력 노드를 리셋 전압 레벨에서 유지하기 위해 정의된다. 상기 호스트 파워-온 리셋 제어 회로는 또한 상기 공급 전압과 상기 출력 노드 사이에 전기적으로 연결되는 풀업 소자를 포함한다. 상기 풀업 소자는 상기 공급 전압이 상기 호스트 작동 레벨까지 상승한 후에 상기 출력 노드를 비-리셋 전압 레벨에서 유지하기 위해 정의된다.
또 하나의 실시예에서, 파워-온 리셋 제어용 시스템이 개시된다. 상기 시스템은 공급 전압을 입력으로서 수신하도록 그리고 상기 수신된 공급 전압을 기초로 해서 복수의 기준 전압들을 생성하도록 정의된 밴드갭 기준 전압 생성기를 포함한다. 상기 시스템은 또한 상기 공급 전압을 제1 입력 전압으로서 그리고 상기 밴드갭 기준 전압 생성기로부터의 기준 준압을 제2 입력 전압으로서 수신하도록 정의된 호스트 파워-온 리셋 제어 회로를 포함한다. 상기 파워-온 리셋 제어 회로는 상기 공급 전압의 분할된 버전을 상기 기준 전압과 비교해서 파워-온 리셋 제어 신호를 송신하기 위해 전기적으로 연결된 출력 노드를 제어하도록 정의된다.
또 하나의 실시예에서, 전자 디바이스의 파워-온 리셋 제어 방법이 개시된다. 상기 방법은 공급 전압을 활성화시키는 동작으로서, 상기 공급 전압은 시간 기간에 걸쳐 0에서 작동 전압 레벨까지 증가하는, 공급 전압 활성화 동작을 포함한다. 상기 방법은 또한 상기 공급 전압의 현재 상태의 분할된 버전을 획득하기 위해 상기 공급 전압의 현재 상태를 분할하는 동작을 포함한다. 상기 방법은 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전을 기준 전압과 비교하는 동작을 더 포함한다. 출력 노드는 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압보다 더 적은 동안에 접지 기준 전위에 전기적으로 연결된다. 상기 출력 노드는 파워-온 리셋 제어 신호를 송신하기 위해 전기적으로 연결된다. 상기 출력 노드의 상기 접지 기준 전위로의 연결은 상기 파워-온 리셋 제어 신호를 리셋 상태에서 유지한다. 상기 방법은 또한 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압 이상인 경우에 상기 출력 노드를 상기 접지 기준 전위로부터 전기적으로 절연하는 동작을 포함한다. 상기 출력 노드의 상기 접지 기준 전위로부터의 절연은 상기 출력 노드가 상기 파워-온 리셋 제어 신호의 비-리셋 상태를 나타내는 양 전압 레벨을 유지하는 것을 허용한다.
본 발명의 다른 측면들 및 이점들이 본 발명의 예를 예시하는 첨부 도면들과 함께 취해지는 다음의 상세한 설명들로부터 더 분명해질 것이다.
상술한 바와 같이 본 발명은 결함 없이 작동하는 POR 회로를 가지는 호스트 파워-온 리셋 제어 장치 및 방법을 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 파워-온 리셋(POR) 제어 회로의 시스템 레벨도를 보여준다.
도 2는 본 발명의 일 실시예에 따른 도 1의 상기 POR 제어 회로의 구현 레벨도를 보여준다.
도 3은 본 발명의 일 실시예에 따른 도 1 및 도 2의 상기 POR 제어 회로와 연관된 파형들을 보여준다.
도 4는 본 발명의 일 실시예에 따른 전자 디바이스의 파워-온 리셋을 제어하기 위한 방법의 흐름도를 보여준다.
다음 설명에서, 다양한 특정 세부사항들이 본 발명의 철저한 이해를 제공하기 위해 나타난다. 그러나, 본 발명이 이러한 특정 세부사항들의 일부 또는 전부 없이도 실시될 수 있다는 것이 당업자에게 분명할 것이다. 다른 예들에서, 잘 알려진 공정 동작들이 본 발명을 불필요하게 모호하게 하지 않기 위해 상세히 설명되지 않는다.
도 1은 본 발명의 일 실시예에 따른 파워-온 리셋(POR) 제어 회로를 위한 시스템을 보여준다. 상기 시스템(100)은 공급 전압(VDDH)을 입력으로서 수신하도록 그리고 상기 수신된 공급 전압(VDDH)을 기초로 해서 복수의 기준 전압들(Vbg, Vbias)을 생성하도록 정의된 밴드갭 기준 전압 생성기(101)를 포함한다. 상기 시스템(100)은 또한 상기 공급 전압(VDDH)을 제1 입력 전압으로서 그리고 상기 밴드갭 기준 전압 생성기(101)로부터의 상기 복수의 기준 준압들(Vbg, Vbias)을 제2 입력 전압들로서 수신하도록 정의된 호스트 POR 제어 회로를 포함한다. 상기 호스트 POR 제어 회로(103)는 상기 공급 전압(VDDH)의 분할된 버전을 상기 기준 전압(Vbg)과 비교해서 POR 제어 신호를 호스트/코어 소자에 송신하기 위해 전기적으로 연결되는 출력 노드(105)를 제어하도록 정의된다. 더 구체적으로는, 상기 호스트 POR 제어 회로(103)는 디지털 상태를 출력 노드(105)에서 설정함으로써 리셋 신호를 호스트/코어 소자에 방출할 것이다.
도 2에 대해 아래에서 더 상세히 논의되는 바와 같이, 상기 밴드갭 기준 전압 생성기(101)는 상기 호스트 POR 제어 회로(103)가 상기 공급 전압(VDDH)의 상기 분할된 버전을 상기 기준 전압(Vbg)과 비교하기 시작하기 전에 상기 복수의 기준 전압들(Vbg, Vbias)을 생성하기 위해 정의된다. 상기 밴드갭 기준 전압 생성기(101)는 상기 수신된 공급 전압(VDDH)가 1 볼트(V) 아래의 셀프-스타트 전압 레벨에 도달할 때 셀프-스타트하도록 정의된다. 일 실시예에서, 상기 공급 전압(VDDH)은 상기 호스트 POR 제어 회로(103)가 상기 리셋 신호를 호스트/코어 소자에 방출하기 전에 1.4V에 도달해야 한다. 이 실시예에서, 상기 서브-볼트 밴드갭 기준 전압 생성기(101)는 상기 호스트 POR 제어 회로(103)가 상기 리셋 신호를 방출할 필요가 있는 때와 관련된 적어도 400 밀리볼트(mV)인 마진을 제공할 것이다.
도 2는 본 발명의 일 실시예에 따른 도 1의 상기 호스트 POR 제어 회로(103)의 구현 레벨도를 보여준다. 상기 호스트 POR 제어 회로(103)는 제1 입력단(+)에서의 공급 전압(VDDH)과 제2 입력단(-)에서의 기준 전압(Vbg)의 분할된 버전을 수신하기 위해 전기적으로 연결된 비교기(109)를 포함한다. 상기 공급 전압(VDDH)의 상기 분할된 버전은 노드(111)에서 생성되는데, 이 노드는 상기 비교기(109)의 제1 입력단(+)에 연결된다. 저항들(R3 및 R4)이 상기 공급 전압(VDDH)을 분할해서 상기 전압을 노드(111)에서 생성하게 한다.
상기 비교기(109)는 상기 공급 전압(VDDH)의 상기 분할된 버전을 상기 기준 전압(Vbg)과 비교해서 상기 비교기(109) 출력을 생성하기 위해 정의된다. 상기 제1 입력단(+), 즉 노드(111)에서의 상기 공급 전압(VDDH)의 상기 분할된 버전이 적어도 상기 제2 입력단(-)에서의 상기 기준 전압(Vbg)만큼 큰 경우에, 상기 비교기(109)는 상기 비교기(109) 출력단(노드(110))에서 높은 디지털 상태 신호를 생성할 것이다. 상기 제1 입력단(+)에서의 상기 공급 전압(VDDH)의 상기 분할된 버전이 상기 기준 전압(Vbg)보다 더 적은 경우, 상기 비교기(109)는 상기 비교기(109) 출력단(노드(110))에서 낮은 디지털 상태 신호를 생성할 것이다.
일 실시예에서, 상기 비교기(109)의 상기 제2 입력단(-)에서의 상기 기준 전압(Vbg)은 약 0.5V이고, 상기 공급 전압(VDDH)의 상기 호스트 작동 레벨은 약 1.6V이다. 이 실시예에서, 상기 저항들(R3 및 R4)은 상기 공급 전압(VDDH)이 약 1.4V에 도달할때 전압을 약 0.5V인 노드(111)에서 확립하도록 정의되어, 상기 공급 전압(VDDH)이 약 1.4V에 도달할 때 상기 비교기가 노드(110)에서 높은 디지털 상태 신호를 출력하게 한다.
상기 비교기(109)는 상기 공급 전압(VDDH)으로부터 전력을 수신하기 위해 전기적으로 연결된다. 상기 비교기(109)는 상기 공급 전압(VDDH)이 비교기(109) 작동 전압 레벨에 도달할 때 동작을 시작하도록 정의되는데, 이러한 전압 레벨 도달은 상기 기준 전압(Vbg)이 상기 서브-볼트 밴드갭 기준 전압 생성기(101)에 의해 생성되어 상기 비교기(109)의 상기 제2 입력단(-)에서 수신된 후에 발생한다. 일 실시예에서, 상기 비교기(109) 작동 전압 레벨은 약 1V인데, 이는 상기 공급 전압(VDDH)이 적어도 1V에 도달할 때까지 상기 비교기(109)가 동작을 시작하지 않을 거라는 것을 의미한다. 상기 서브-볼트 밴드갭 기준 전압 생성기(101)가 적어도 1V인 상기 공급 전압(VDDH)을 가지고 충분히 기능할 것이기 때문에, 약 1V인 비교기(109) 작동 전압 레벨의 사용은 상기 기준 전압(Vbg)이 생성되어 상기 비교기(109)가 동작을 시작하기 전에 상기 비교기(109)의 상기 제2 입력단(1)에 공급된다는 것을 보장할 것이며, 따라서 상기 비교기가 부정확하게 낮은 기준 전압(Vbg)을 기초로 해서 높은 디지털 상태 신호를 노드(110)에서 영구적으로 출력하지는 않을 거라는 것을 보장한다.
상기 호스트 POR 제어 회로(103)는 상기 비교기(109)와 상기 출력 노드(105) 사이에 정의된 출력 스테이지(104)를 더 포함한다. 더 구체적으로는, 상기 출력 스테이지(104)는 입력들로서 상기 공급 전압(VDDH), 상기 비교기(109)의 상기 출력, 및 상기 밴드갭 기준 전압 생성기(101)로부터의 제2 기준 전압(Vbias)을 수신한다. 계속해서, 상기 출력 스테이지(104)는 상기 출력 노드(105)에서 상기 전압을 제어하기 위해 전기적으로 연결된다. 또한, 상기 출력 노드(104)는 접지 기준 전위(GND)로의 전기적인 연결을 포함한다. 상기 출력 노드(105)는 파워-온 리셋 제어 신호를 상기 호스트/코어 소자에 송신하기 위해 전기적으로 연결된다. 출력 노드(105)에 존재하는 상기 디지털 상태는 마스터 리셋 제어로서 작용하며 호스트 레디 신호(Host Ready Signal)로 불린다. 도 2의 실시예에서, 상기 호스트 레디 신호는 높을 때 활성화된다(active high). 그러므로, 상기 출력 노드(105)가 높은 디지털 상태를 유지할 때, 상기 리셋 신호는 오프가 되며, 그 역도 성립한다. 상기 출력 스테이지(104)는 상기 공급 전압(VDDH)이 상기 호스트/코어 소자의 상기 작동 전압 레벨에 도달할 때까지 상기 출력 노드(105)가 제지될(locked down), 즉 낮은 디지털 상태를 유지할 거라는 것을 보증하도록 정의된다.
상기 호스트 POR 제어 회로(103)의 상기 출력 스테이지(104)는 상기 비교기(109) 출력단(노드(110))와 상기 호스트 레디 신호 출력 노드(105) 사이에 전기적으로 연결된 풀다운 소자를 포함한다. 상기 풀다운 소자는 상기 출력 노드(105)와 상기 접지 기준 전위(GND) 사이에 전기적으로 연결되는 제1 풀다운 트랜지스터(N1)를 포함한다. 상기 제1 풀다운 트랜지스터(N1)의 송신 상태로의 활성은 상기 출력 노드(105)가 상기 접지 기준 전위(GND)에 전기적으로 연결되게 한다. 상기 제1 풀다운 트랜지스터(N1)의 게이트가 노드(107)에서의 상기 공급 전압(VDDH)의 제2 분할된 버전과 제2 풀다운 트랜지스터(N2) 둘 다에 전기적으로 연결된다. 노드(107)에서의 상기 공급 전압(VDDH)의 상기 제2 분할된 버전이 저항(R2) 및 커패시터(C1)에 의해 생성된다. 상기 제2 풀다운 트랜지스터(N1)의 게이트가 상기 비교기(109) 및 출력 노드(110)에 전기적으로 연결된다. 도 2의 실시예에서, 상기 제1 및 제2 풀다운 트랜지스터들(N1 및 N2) 둘 다는 NMOS 트랜지스터들로서 정의된다. 그러므로, 상기 제2 풀다운 트랜지스터(N2)의 송신 상태로의 활성은 상기 제1 풀다운 트랜지스터(N1)의 상기 게이트가 제어되되, 상기 제1 풀다운 트랜지스터(N1)가 상기 출력 노드(105)를 상기 접지 기준 전위(GND)로부터 전기적으로 절연하기 위해 비-송신 상태에 있도록 제어된다.
상기 풀다운 소자는 상기 제2 풀다운 트랜지스터(N2)와 상기 접지 기준 전위(GND) 사이에 전기적으로 연결된 제3 풀다운 트랜지스터(N3)를 더 포함한다. 상기 제3 풀다운 트랜지스터(N3)는 또한 NMOS 트랜지스터로서 정의된다. 상기 제3 풀다운 트랜지스터(N3)의 게이트가 상기 제2 기준 전압(Vbias)을 상기 서브-볼트 밴드갭 기준 전압 생성기(101)로부터 수신하기 위해 전기적으로 연결되어, 상기 제3 풀다운 트랜지스터(N3)는 상기 제2 풀다운 트랜지스터(N2)의 상기 송신 상태로의 활성 전에 송신 상태에 있다. 즉, 상기 제2 기준 전압(Vbias)은 노드(111)에서의 상기 제1 분할된 전압이 상기 제1 기준 전압(Vbg)의 레벨에 도달하기 전에 상기 제3 풀다운 트랜지스터(N3)의 게이트에 높은 디지털 상태 신호를 인가한다. 그러므로, 상기 제3 풀다운 트랜지스터(N3)는 상기 서브-볼트 밴드갭 기준 전압 생성기(101)가 실제로 그 작동 전압 레벨에 있으며, 상기 비교기(109)가 상기 제1 풀다운 트랜지스터(N1)의 작동종료를 트리거하는 것을 허용하기 전에 정확한 제1 기준 전압(Vbg)을 생성하는 것을 확실하게 하기 위해 백업으로서 작용한다.
위 설명을 기초로 해서, 상기 풀다운 소자는 상기 비교기(109) 출력 노드(110)에 존재하는 디지털 신호 상태에 따라 작동해서 상기 출력 노드(105)에 존재하는 전압 레벨을 제어한다는 것이 이해되어야 한다. 상기 비교기(109) 출력 노드(110)에서의 낮은 디지털 상태 신호가 상기 풀다운 소자로 하여금 상기 출력 노드(105)를 상기 접지 기준 전위(GND)에 전기적으로 연결하게 한다. 보완 방식으로, 상기 비교기(109) 출력 노드(110)에서의 높은 디지털 상태 신호가 상기 출력 노드(105)로 하여금 상기 접지 기준 전위(GND)로부터 전기적으로 절연되게 하는데, 이는 상기 기준 전압(Vbias)이 상기 제3 풀다운 트랜지스터(N3)를 턴 온하기 위해 이미 정확하게 설정되어 있다고 고려하는 경우이다. 따라서, 상기 풀다운 소자는 상기 공급 전압(VDDH)이 상기 비교기(109) 출력 노드(110)에 존재하는 디지털 상태 신호를 기초로 해서 호스트 작동 레벨까지 상승함에 따라, 리셋 전압 레벨에서, 즉 낮은 디지털 상태 신호에서 상기 출력 노드(105)를 유지하도록 정의된다.
상기 호스트 POR 제어 회로(103)의 상기 출력 스테이지(104)는 상기 공급 전압(VDDH)와 상기 출력 노드(105) 사이에 전기적으로 연결된 풀업 소자를 포함한다. 상기 풀업 소자는 상기 공급 전압(VDDH)이 상기 호스트 작동 레벨까지 상승한 후에 상기 출력 노드(105)를 비-리셋 전압 레벨, 즉 높은 디지털 상태 신호에서 유지하도록 정의된다. 노드(105)에서의 상기 비-리셋 전압 레벨은 상기 공급 전압(VDDH)이 상기 호스트 작동 레벨에 있을 때, 저항(R1) 및 상기 공급 전압(VDDH)에 의해 통제된다. 상기 비교기(109) 출력 노드(110)에서의 상기 높은 디지털 상태 신호에 따른 상기 출력 노드(105)의 상기 접지 기준 전위(GND)로부터의 전기적 절연은 상기 풀업 소자가 상기 비-리셋 전압 레벨에서 상기 출력 노드(105)를 유지하는 것을 가능하게 한다.
이전에 언급된 바와 같이, 상기 밴드갭 기준 전압 생성기(101)는 상기 기준 전압(Vbg)을 상기 비교기(109)의 상기 제2 입력단(-)에 공급하도록 그리고 상기 제2 기준 전압(Vbias)을 상기 제3 풀다운 트랜지스터의 상기 게이트에 공급하도록 정의되고 전기적으로 연결된다. 상기 밴드갭 기준 전압 생성기(101)는 상기 공급 전압(VDDH)로부터 전력을 수신하도록 전기적으로 연결된다. 또한, 상기 밴드갭 기준 전압 생성기(101)는 서브-볼트 밴드갭 기준 전압 생성기로서 상기 공급 전압(VDDH)이 1V 이하의 셀프-스타트 전압 레벨에 도달할 때 셀프-스타트하도록 정의되기 때문에, 상기 밴드갭 기준 전압 생성기(101)는 상기 비교기(109)가 그 제1 입력단(+), 즉 노드(111)에서의 상기 공급 전압의 상기 분할된 버전을 그 제2 입력단(-)에서의 상기 기준 전압(Vbg)과 비교하기 위해 동작을 시작하기 전에 상기 비교기(109)의 상기 제2 입력단(-)에 상기 기준 전압(Vbg)을 공급하도록 정의된다.
도 3은 본 발명의 일 실시예에 따른 도 1 및 도 2의 상기 호스트 POR 제어 회로와 연관된 파형들을 보여준다. 파형(301)은 상기 출력 노드(105)에서의 전압 레벨을 시간 함수로서 나타낸다. 파형(305)은 상기 비교기(109)의 상기 제2 입력단(-)에 공급된 상기 제1 기준 전압의 전압 레벨을 시간 함수로서 나타낸다. 파형(307)은 상기 공급 전압(VDDH)이 전압 레벨을 시간 함수로서 나타낸다.
상기 공급 전압(VDDH)이 0V에서 노드(107)에서의 상기 제1 풀다운 트랜지스터(N1)의 임계 전압(Vt, 예컨대 약 0.7V)까지 늘어남에 따라, 출력 노드(105)이 전압이 다음 방식으로 늘어날 것이다. 이때, 상기 공급 전압(VDDH)이 노드(107)에서의 상기 제1 풀다운 트랜지스터(N1)의 임계 전압(Vt)에 도달할 때, 상기 제1 풀다운 트랜지스터(N1)는 턴 온 할 것이며, 따라서 출력 노드(105)를 상기 접지 기준 전위(GND)로 풀다운할 것이다.
상기 공급 전압(VDDH)이 계속해서 늘어남에 따라, 상기 비교기(109) 조건은 노드(111)에서의 상기 공급 전압(VDDH)의 상기 분할된 버전이 상기 제1 기준 전압(Vbg)과 동일할 때 결국 충족될 것이며, 상기 비교기(109)는 상기 제2 풀다운 트랜지스터(N2)를 턴 온 하기 위해 높은 디지털 상태로 갈 것이다. 따라서, 노드(111)에서의 상기 전압 레벨은 상기 제2 풀다운 트랜지스터(N2)가 턴 온 하게 하기 위해 상기 비교기(109)가 높은 디지털 상태 신호를 출력하기 위해 상기 제1 기준 전압(Vbg)에 도달할 필요가 있다. 일 실시예에서, 상기 제1 기준 전압(Vbg)은 0.5V이고, 노드(111)에서의 상기 전압 레벨은 상기 공급 전압(VDDH)가 1.4V일 때 0.5V에 도달할 것이다. 이 실시예에서, 출력 노드(105)에서의 상기 리셋 신호는 1.4V 트립 포인트(trip point)를 갖는다.
상기 비교기(109) 출력단이 상기 제2 풀다운 트랜지스터(N2)를 턴 온 하기 전에, 상기 제3 풀다운 트랜지스터(N3)가 이미 상기 제2 기준 전압(Vbias)에 의해 턴 온 된다. 일 실시예에서, 상기 제2 기준 전압(Vbias)은 약 0.75V이다. 그러므로, 상기 비교기(109)가 상기 제2 풀다운 트랜지스터(N2)로 하여금 턴 온 하게 하기 전에 상기 제2 풀다운 트랜지스터(N2)로부터 상기 접지 기준 전위(GND)까지의 경로가 이미 존재한다. 결국, 노드(110)에서의 상기 비교기(109) 출력단이 상기 제2 풀다운 트랜지스터(N2)로 하여금 턴 온 하게 하기 위해, 상기 노드(107)는 상기 접지 기준 전위(GND)에 풀다운 될 것인데, 이는 상기 제1 풀다운 트랜지스터(N1)로 하여금 턴 온 하게 할 것이며, 따라서 상기 출력 노드(105)가 현재 공급 전압(VDDH) 레벨로 점프하는 것을 허용한다.
상기 제3 풀다운 트랜지스터(N3)는 상기 밴드갭 기준 전압 생성기(101)가 그 작동 전압 레벨에 있다는 것을 확실히 하기 위해 백업으로서 작용한다. 따라서, 상기 리셋 신호를 노드(105)에서 방출하기 위해 상기 제1 풀다운 트랜지스터(N1)가 턴 오프되도록, 상기 비교기(109) 조건은 상기 제1 기준 전압(Vbg)에 대한 상기 공급 전압(VDDH)의 분할된 버전에 의해 충족되어야 하며, 상기 밴드갭 기준 전압 생성기(101)는 상기 제3 풀다운 트랜지스터(N3)의 송신 상태에 의해 증명되는 바와 같이 충분한 전압을 생성해야 한다.
도 4는 본 발명의 일 실시예에 따른 전자 디바이스의 파워-온 리셋을 제어하기 위한 방법의 흐름도를 보여준다. 상기 방법은 공급 전압을 활성화시키는 동작(401)을 포함하는데, 상기 공급 전압은 시간 기간에 걸쳐 0에서 작동 전압 레벨까지 증가한다. 상기 방법은 또한 상기 공급 전압의 현재 상태의 분할된 버전(예컨대, 노드(111)에서의 상기 공급 전압(VDDH)의 상기 분할된 버전)을 획득하기 위해 상기 공급 전압의 현재 상태를 분할하는 동작(403)을 포함한다. 상기 방법은 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전을 기준 전압과 비교하는(예컨대, 노드(111)에서의 상기 전압을 상기 제1 기준 전압(Vbg)과 비교하는) 동작(405)을 더 포함한다.
상기 동작(405)으로부터, 상기 방법은 결정 동작(407)을 계속해서 수행해서 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압 이상인지를 결정한다. 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압보다 더 적은 경우(예컨대, 노드(111)에서의 상기 전압이 상기 제1 기준 전압(Vbg)보다 더 적은 경우), 상기 방법은 계속해서 동작(409)을 수행하는데, 이 동작에서 출력 노드(예컨대, 출력 노드(105))가 접지 기준 전위(예컨대, GND)에 전기적으로 연결된다. 이 방법에서, 상기 출력 노드는 파워-온 리셋 제어 신호를 송신하기 위해 전기적으로 연결된다. 동작(409)에서 상기 출력 노드의 상기 접지 기준 전위로의 연결은 상기 파워-온 리셋 제어 신호를 리셋 상태에서 유지한다.
상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압 이상인(예컨대, 노드(111)에서의 상기 전압이 상기 제1 기준 전압(Vbg) 이상인) 경우에, 상기 방법은 계속해서 동작(411)을 수행하는데 이 동작에서 상기 출력 노드(예컨대, 출력 노드(105))는 상기 접지 기준 전위(예컨대, GND)로부터 전기적으로 절연된다. 상기 출력 노드의 상기 접지 기준 전위로부터의 절연은 상기 출력 노드가 상기 파워-온 리셋 제어 신호의 비-리셋 상태를 나타내는 양 전압 레벨을 유지하는 것을 허용한다. 상기 방법은 상기 출력 노드가 상기 접지 기준 전위로부터 절연될 때 상기 파워-온 리셋 제어 신호의 상기 비-리셋 상태를 나타내는 상기 양 전압 레벨을 유지하도록 상기 출력 노드의 상기 공급 전압으로의 연결을 유지하기 위한 동작을 더 포함할 수 있다.
부가적으로, 상기 방법은 동작(405)에서, 상기 공급 전압을 밴드갭 기준 전압 생성기에 송신하는 그리고 비교를 위해 사용된 상기 기준 전압을 생성하기 위해 상기 수신된 공급 전압을 기초로 해서 상기 밴드갭 기준 전압 생성기를 작동시키는 동작들을 포함할 수 있다. 일 실시예에서, 상기 밴드갭 기준 전압 생성기는 상기 수신된 공급 전압이 셀프-스타트 전압 레벨에 도달할 때 셀프-스타트하도록 정의된 서브-볼트 밴드갭 기준 전압 생성기이다. 상기 셀프-스타트 전압 레벨은 동작(405)에서 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압과 비교되기 전에 상기 밴드갭 기준 전압 생성기가 상기 기준 전압을 생성하기 위해 작동하도록 정의된다.
상기 방법은 단계(405)에서 상기 공급 전압을 비교기에 송신하는 그리고 상기 수신된 공급 전압을 기초로 해서 상기 비교기를 작동시키는 동작들을 더 포함할 수 있다. 이 예에서, 상기 비교기는 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전을 상기 기준 전압과 비교해서 비교 결과를 나타내는 비교기 디지털 출력 신호를 생성하기 위해 작동할 것이다. 다시, 상기 비교기는 상기 밴드갭 기준 전압 생성기가 상기 기준 전압을 생성하기 위해 작동된 후에 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전을 상기 기준 전압과 비교하기 위해 작동된다는 것이 이해되어야 한다. 상기 비교기는 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 적어도 상기 기준 전압만큼 큰 경우에 높은 상태 디지털 출력 신호를 생성한다. 상기 비교기는 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압보다 더 적을 때 낮은 상태 디지털 출력 신호를 생성한다.
상기 방법은 또한 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압보다 더 적은 동안, 상기 출력 노드를 상기 접지 기준 전위에 전기적으로 연결하기 위해 상기 비교기 디지털 출력 신호에 따라 풀다운 소자를 작동시키는 동작을 포함할 수 있다. 또한, 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압 이상인 동안에, 상기 출력 노드를 상기 접지 기준 전위로부터 전기적으로 절연하기 위해 상기 비교기 디지털 출력 신호에 따라 상기 풀다운 소자를 작동시키는 동작을 포함할 수 있다.
상기 공급 전압이 집적 소자에 처음 인가되기 이전에 POR 회로가 상기 집적 소자 내의 로직 요소들을 알려진 상태로 초기화하기 위해 혼합-신호 시스템 내에 있을 필요가 있다는 것이 인식되어야 한다. 상기 POR 회로는 소정의 임계 공급 전압이 파워 업 후에 도달될 때까지 리셋 신호를 로직 요소들, 예컨대 래치들, 플립-플롭들 또는 그밖의 순서 회로들에 출력한다. 따라서, 상기 POR 회로는 코어 로직 회로들의 이상 거동을 예방하는데, 이는 그렇지 않은 경우 상기 시스템의 실패 또는 동작불능으로 이끈다. 본 명세서에 개시된 상기 POR 제어 회로는 공정, 온도, 및 공급 전압 램프 프로파일에 대한 최소 의존도를 가지고 정확한 트립 포인트 전압 및 상기 출력 노드에서의 안정적인 리셋 펄스를 보장한다.
본 명세서에 설명된 발명은 컴퓨터 판독가능 매체 상의 컴퓨터 판독가능 코드로서 구체화될 수 있다. 예컨대, 상기 컴퓨터 판독가능 코드는 레이아웃 데이터 파일을 포함할 수 있는데, 이 파일 내에는 시스템(100) 및/또는 호스트 POR 제어 회로(103)에 대응하는 하나 이상의 레이아웃들이 저장된다. 본 명세서에 언급된 컴퓨터 판독가능 매체는 데이터를 저장할 수 있는 임의의 데이터 저장 디바이스인데, 이 데이터는 이후 컴퓨터 시스템에 의해 판독될 수 있다. 상기 컴퓨터 판독가능 매체의 예들은 하드 드라이브들, 네트워크 스토리지(NAS), ROM, RAM, CD-ROM들, CD-R들, CD-RW들, 자기 테이프들, 및 그밖의 광학 및 비-광학 데이터 스토리지 디바이스들을 포함한다. 상기 컴퓨터 판독가능 매체는 또한 상기 컴퓨터 판독가능 코드가 분산 방식으로 저장 및 실행되도록 결합된 컴퓨터 시스템들의 네트워크에 걸쳐 분산될 수 있다.
본 발명의 일부를 형성하는 본 명세서에 설명된 동작들 중 임의의 동작은 유용한 머신 동작들이다. 본 발명은 또한 이러한 동작들을 실행하기 위한 디바이스 또는 장치에 대한 것이다. 이 장치는 필요한 목적상 특별히 구성될 수 있는데, 이를테면 특수 목적 컴퓨터이다. 특수 목적 컴퓨터로서 정의될 때, 상기 컴퓨터는 또한, 특수 목적의 일부가 아닌 그밖의 처리, 프로그램 실행 또는 루틴들을 수행할 수 있으나, 여전히 특수 목적상으로 작동할 수 있다. 대안적으로, 상기 동작들은 상기 컴퓨터 메모리, 캐시에 저장된 또는 네트워크를 통해 획득된 하나 이상의 컴퓨터 프로그램들에 의해 선택적으로 활성화된 또는 구성된 범용 컴퓨터에 의해 처리될 수 있다. 데이터가 네트워크를 통해 획득될 때, 상기 데이터는 상기 네트워크 상의 그밖의 컴퓨터들, 예컨대 컴퓨팅 리소스들의 클라우드에 의해 처리될 수 있다.
본 발명의 실시예들이 또한 하나의 상태로부터 또 하나의 상태로 데이터를 변환하는 머신으로서 정의될 수 있다. 상기 데이터는 전자 신호로 나타날 수 있는 그리고 전자적으로 데이터를 조작할 수 있는 아티클(article)을 나타낼 수 있다. 일부 경우에, 상기 변환된 데이터는 디스플레이 상에 시각적으로 묘사될 수 있는데, 이는 데이터의 변환으로부터 기인하는 물리적인 객체를 나타낸다. 상기 변환된 데이터는 일반적으로 스토리지에, 또는 물리적인 그리고 유형의 객체의 구성 또는 묘사를 가능하게 하는 특별한 포맷들로 저장될 수 있다. 일부 실시예들에서, 조작은 프로세서에 의해 수행될 수 있다. 그러한 예에서, 상기 프로세서는 따라서, 상기 데이터를 하나의 것으로부터 다른 하나의 것으로 변환한다. 더 나아가, 상기 방법들은 네트워크 상에서 연결될 수 있는 하나 이상의 머신들 또는 프로세서들에 의해 처리될 수 있다. 각각의 머신은 데이터를 하나의 상태에서 또 하나의 상태로 변환할 수 있으며, 또한 데이터를 처리하거나, 데이터를 스토리지에 저장하거나, 데이터를 네트워크 상에서 송신하거나, 그 결과를 디스플레이하거나, 그 결과를 또 하나의 머신에 전달할 수 있다.
본 명세서에 개시된 상기 POR 시스템 및 제어 회로는 반도체 디바이스 또는 칩의 일부로서 제조될 있다는 것이 더 이해되어야 한다. 반도체 디바이스들, 이를테면 집적 회로들, 및 메모리 셀들 등의 제조시에, 일련의 제조 동작들이 반도체 웨이퍼 상에서 특색들을 정의하기 위해 수행된다. 상기 웨이퍼는 실리콘 기판 상에 정의된 멀티-레벨 구조들의 형태의 집적 회로 디바이스들을 포함한다. 기판 레벨에서, 확산 영역들을 갖는 트랜지스터 디바이스들이 형성된다. 후속 레벨들에서, 상호연결 금속화 라인들이 패턴화되고 상기 트랜지스터 디바이스들에 전기적으로 연결되어 원하는 집적 회로 디바이스를 정의한다. 또한, 패턴화된 전도성 층들이 유전 물질들에 의해 다른 전도성 층들로부터 절연된다.
본 발명이 몇 개의 실시예들 측면에서 설명되었으나, 전술한 명세서를 읽는 즉시 그리고 도면들을 연구시에 당업자는 이들의 다양한 변경예들, 부가예들, 치환예들 및 등가물들을 실현할 거라는 것이 인식될 것이다. 그러므로, 본 발명은 모든 그러한 변경예들, 부가예들, 치환예들, 및 등가물들을 포함한다는 것이 의도되는데, 그 이유는 이들이 본 발명의 진정한 사상 및 범주 내에 있기 때문이다.
본 발명은 호스트 파워-온 리셋 제어 장치 및 방법에 이용가능하다.
101: 서브-볼트 셀프-스타팅 밴드갭
103: 호스트 POR 제어
105: POR 신호

Claims (24)

  1. 호스트 파워-온 리셋 제어 회로로서,
    제1 입력단에서의 공급 전압과 제2 입력단에서의 기준 전압의 분할된 버전을 수신하기 위해 전기적으로 연결된 비교기로서, 상기 제1 입력단에서의 상기 공급 전압의 분할된 버전이 적어도 상기 제2 입력단에서의 상기 기준 전압만큼 큰 경우에 비교기 출력단에서 높은 디지털 상태 신호를 생성하기 위해 정의된, 비교기;
    파워-온 리셋 제어 신호를 송신하기 위해 전기적으로 연결된 출력 노드;
    상기 비교기 출력단과 상기 출력 노드 사이에 전기적으로 연결된 풀다운 소자로서, 상기 비교기 출력단에 존재하는 디지털 상태 신호를 기초로 해서, 상기 공급 전압이 호스트 작동 레벨까지 상승함에 따라 상기 출력 노드를 리셋 전압 레벨에서 유지하기 위해 정의된, 풀다운 소자; 및
    상기 공급 전압과 상기 출력 노드 사이에 전기적으로 연결된 풀업 소자로서, 상기 공급 전압이 상기 호스트 작동 레벨까지 상승한 후에 상기 출력 노드를 비-리셋 전압 레벨에서 유지하기 위해 정의된, 풀업 소자를 포함하는, 호스트 파워-온 리셋 제어 회로.
  2. 제1항에 있어서,
    상기 비교기 출력단에서의 낮은 디지털 상태 신호는 상기 풀다운 소자가 상기 출력 노드를 접지 기준 전위에 전기적으로 연결하게 하며, 상기 비교기 출력단에서의 상기 높은 디지털 상태 신호는 상기 출력 노드가 상기 접지 기준 전위로부터 전기적으로 절연되게 하는, 호스트 파워-온 리셋 제어 회로.
  3. 제2항에 있어서,
    상기 비교기 출력단에서의 상기 높은 디지털 상태 신호에 따른 상기 접지 기준 전위로부터의 상기 출력 노드의 전기적 절연은 상기 풀업 소자가 상기 출력 노드를 상기 비-리셋 전압 레벨에서 유지하는 것을 가능하게 하는, 호스트 파워-온 리셋 제어 회로.
  4. 제1항에 있어서,
    상기 풀다운 소자는 상기 출력 노드와 접지 기준 전위 사이에 전기적으로 연결된 제1 풀다운 트랜지스터를 포함해서, 상기 제1 풀다운 트랜지스터의 송신 상태로의 활성은 상기 출력 노드가 상기 접지기준 전위에 전기적으로 연결되게 하는, 호스트 파워-온 리셋 제어 회로.
  5. 제4항에 있어서,
    상기 제1 풀다운 트랜지스터의 게이트가 제2 풀다운 트랜지스터 및 상기 공급 전압의 제2 분할된 버전 둘 다에 전기적으로 연결되고, 상기 제2 풀다운 트랜지스터의 게이트가 상기 비교기 출력단에 전기적으로 연결되어, 상기 제2 풀다운 트랜지스터의 송신 상태로의 활성은 상기 제1 풀다운 트랜지스터의 상기 게이트가 제어되게 하되, 상기 제1 풀다운 트랜지스터가 상기 출력 노드를 상기 접지 기준 전위로부터 전기적으로 절연하기 위해 비-송신 상태에 있도록 제어되게 하는, 호스트 파워-온 리셋 제어 회로.
  6. 제5항에 있어서,
    상기 풀다운 소자는 상기 제2 풀다운 트랜지스터와 상기 접지 기준 전위 사이에 전기적으로 연결된 제3 풀다운 트랜지스터를 더 포함하고, 상기 제3 풀다운 트랜지스터의 게이트가 제2 기준 전압을 수신하도록 전기적으로 연결되어, 상기 제3 풀다운 트랜지스터는 상기 제2 풀다운 트랜지스터의 상기 송신 상태로의 활성 전에 송신 상태에 있는, 호스트 파워-온 리셋 제어 회로.
  7. 제6항에 있어서,
    상기 기준 전압을 상기 비교기의 상기 제2 입력단에 공급하기 위해 그리고 상기 제2 기준 전압을 상기 제3 풀다운 트랜지스터의 상기 게이트에 공급하기 위해 정의된 그리고 전기적으로 연결된 밴드갭 기준 전압 생성기로서, 상기 공급 전압으로부터 전력을 수신하기 위해 전기적으로 연결되고, 비교기의 제1 입력단에서의 공급 전압의 상기 분할된 버전을 비교기의 제2 입력단에서의 기준 전압을 비교하기 위해 상기 비교기가 동작을 시작하기 전에 상기 기준 전압을 상기 비교기의 상기 제2 입력단에 공급하도록 정의되는, 밴드갭 기준 전압 생성기를 더 포함하는, 호스트 파워-온 리셋 제어 회로.
  8. 제7항에 있어서,
    상기 밴드갭 기준 전압 생성기는 상기 공급 전압이 밴드갭 기준 전압 생성기 작동 전압 레벨에 도달할 때 동작을 시작하도록 정의되고, 상기 비교기는 상기 공급 전압으로부터 전력을 수신하기 위해 전기적으로 연결되고, 상기 비교기는 상기 공급 전압이 비교기 작동 전압 레벨에 도달할 때 동작을 시작하도록 정의되며, 상기 밴드갭 기준 전압 생성기 작동 전압 레벨은 상기 비교기 작동 전압 레벨보다 더 적은, 호스트 파워-온 리셋 제어 회로.
  9. 제7항에 있어서,
    상기 밴드갭 기준 전압 생성기는 서브-볼트 밴드갭 기준 전압 생성기이며 상기 공급 전압이 셀프-스타트 전압 레벨에 도달할 때 셀프-스타트하도록 정의되는, 호스트 파워-온 리셋 제어 회로.
  10. 제1항에 있어서,
    상기 비교기의 상기 제2 입력단에서의 상기 기준 전압은 약 0.5V이고, 상기 공급 전압의 상기 호스트 작동 레벨은 약 1.6V인, 호스트 파워-온 리셋 제어 회로.
  11. 제1항에 있어서,
    상기 비교기는 상기 공급 전압으로부터 전력을 수신하기 위해 전기적으로 연결되며, 상기 비교기는 상기 기준 전압이 상기 비교기의 상기 제2 입력단에서 수신된 후에 상기 공급 전압이 비교기 작동 전압 레벨에 도달할 때 동작을 시작하도록 정의되는, 호스트 파워-온 리셋 제어 회로.
  12. 파워-온 리셋 제어용 시스템으로서,
    공급 전압을 입력으로서 수신하도록 그리고 상기 수신된 공급 전압을 기초로 해서 복수의 기준 전압들을 생성하도록 정의된 밴드갭 기준 전압 생성기; 및
    상기 공급 전압을 제1 입력 전압으로서 그리고 상기 밴드갭 기준 전압 생성기로부터의 기준 준압을 제2 입력 전압으로서 수신하도록 정의된 호스트 파워-온 리셋 제어 회로로서, 상기 공급 전압의 분할된 버전을 상기 기준 전압과 비교해서 파워-온 리셋 제어 신호를 송신하기 위해 전기적으로 연결된 출력 노드를 제어하도록 정의되는, 호스트 파워-온 리셋 제어 회로를 포함하는, 파워-온 리셋 제어용 시스템.
  13. 제12항에 있어서,
    상기 밴드갭 기준 전압 생성기는 상기 호스트 파워-온 리셋 제어 회로가 상기 공급 전압의 상기 분할된 버전을 상기 기준 전압과 비교하기 시작하기 전에 상기 기준 전압을 생성하도록 정의되는, 파워-온 리셋 제어용 시스템.
  14. 제12항에 있어서,
    상기 밴드갭 기준 전압 생성기는 서브-볼트 밴드갭 기준 전압 생성기이며 상기 수신된 공급 전압이 셀프-스타트 전압 레벨에 도달할 때 셀프-스타트하도록 정의되는, 파워-온 리셋 제어용 시스템.
  15. 제12항에 있어서,
    상기 호스트 파워-온 리셋 제어 회로는 비교기 출력을 생성하기 위해 상기공급 전압의 상기 분할된 버전을 상기 기준 전압과 비교하기 위해 비교기를 포함하고,
    상기 호스트 파워-온 리셋 제어 회로는 상기 비교기 출력단과 상기 출력 노드 사이에 전기적으로 연결된 풀다운 소자를 포함해서, 상기 풀다운 소자가 상기 출력 노드에 존재하는 전압 레벨을 제어하기 위해 상기 비교기 출력단에 존재하는 디지털 신호 상태에 따라 작동하게 하며,
    상기 호스트 파워-온 리셋 제어 회로는 또한 상기 공급 전압이 호스트 작동 레벨까지 상승한 후에 상기 출력 노드를 비-리셋 전압 레벨에서 유지하도록 상기 공급 전압과 상기 출력 노드 사이에서 전기적으로 연결된 풀업 소자를 포함하는, 파워-온 리셋 제어용 시스템.
  16. 제15항에 있어서,
    상기 풀다운 소자는 상기 비교기 출력단에 존재하는 디지털 상태 신호를 기초로 해서 상기 공급 전압이 상기 호스트 작동 레벨까지 상승함에 따라 상기 출력 노드를 리셋 전압 레벨에서 유지하기 위해 정의되는, 파워-온 리셋 제어용 시스템.
  17. 제15항에 있어서,
    상기 밴드갭 기준 전압 생성기는 상기 공급 전압이 밴드갭 기준 전압 생성기 작동 전압 레벨에 도달할 때 동작을 시작하도록 정의되고, 상기 비교기는 상기 공급 전압으로부터 전력을 수신하기 위해 전기적으로 연결되고, 상기 비교기는 상기 공급 전압이 비교기 작동 전압 레벨에 도달할 때 동작을 시작하도록 정의되며, 상기 밴드갭 기준 전압 생성기 작동 전압 레벨은 상기 비교기 작동 전압 레벨보다 더 적어서, 상기 비교기가 상기 공급 전압의 상기 분할된 버전을 상기 기준 전압과 비교하기 시작하기 전에 상기 밴드갭 기준 전압 생성기가 상기 기준 전압을 생성하게 하는, 파워-온 리셋 제어용 시스템.
  18. 제15항에 있어서,
    상기 비교기는 상기 공급 전압의 분할된 버전이 적어도 상기 기준 전압만큼 큰 경우에 상기 비교기 출력단에서 높은 디지털 상태 신호를 생성하도록 정의되고, 상기 공급 전압의 상기 분할된 버전이 상기 기준 전압보다 적은 경우에 상기 비교기 출력단에서 낮은 디지털 상태 신호를 생성하도록 정의되는, 파워-온 리셋 제어용 시스템.
  19. 제18항에 있어서,
    상기 비교기 출력단에서의 낮은 디지털 상태 신호는 상기 풀다운 소자가 상기 출력 노드를 접지 기준 전위에 전기적으로 연결하게 하며, 상기 비교기 출력단에서의 상기 높은 디지털 상태 신호는 상기 출력 노드가 상기 접지 기준 전위로부터 전기적으로 절연되게 해서, 상기 풀업 소자가 상기 출력 노드를 상기 비-리셋 전압 레벨에서 유지하는 것을 가능하게 하는, 파워-온 리셋 제어용 시스템.
  20. 전자 디바이스의 파워-온 리셋 제어 방법으로서,
    공급 전압을 활성화시키는 단계로서, 상기 공급 전압은 시간 기간에 걸쳐 0에서 작동 전압 레벨까지 증가하는, 공급 전압 활성화 단계;
    상기 공급 전압의 현재 상태의 분할된 버전을 획득하기 위해 상기 공급 전압의 현재 상태를 분할하는 단계;
    상기 공급 전압의 상기 현재 상태의 상기 분할된 버전을 기준 전압과 비교하는 단계;
    상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압보다 더 적은 동안 출력 노드를 접지 기준 전위에 전기적으로 연결하는 단계로서, 상기 출력 노드는 파워-온 리셋 제어 신호를 송신하기 위해 전기적으로 연결되어, 상기 출력 노드의 상기 접지 기준 전위로의 연결은 상기 파워-온 리셋 제어 신호를 리셋 상태에서 유지하는, 출력 노드 연결 단계; 및
    상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압 이상인 경우에 상기 출력 노드를 상기 접지 기준 전위로부터 전기적으로 절연하는 단계로서, 상기 출력 노드의 상기 접지 기준 전위로부터의 절연은 상기 출력 노드가 상기 파워-온 리셋 제어 신호의 비-리셋 상태를 나타내는 양 전압 레벨을 유지하는 것을 허용하는, 출력 노드 절연 단계를 포함하는, 전자 디바이스의 파워-온 리셋 제어 방법.
  21. 제20항에 있어서,
    밴드갭 기준 전압 생성기에 상기 공급 전압을 송신하는 단계; 및
    상기 기준 전압을 생성하기 위해 상기 수신된 공급 전압을 기초로 해서 상기 밴드갭 기준 전압 생성기를 작동시키는 단계를 더 포함하며,
    상기 밴드갭 기준 전압 생성기는 서브-볼트 밴드갭 기준 전압 생성기로서, 상기 수신된 공급 전압이 셀프-스타트 전압 레벨에 도달할 때 셀프-스타트하고,
    상기 셀프-스타트 전압 레벨은, 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압과 비교되기 전에 상기 밴드갭 기준 전압 생성기가 상기 기준 전압을 생성하기 위해 작동하도록 정의되는, 전자 디바이스의 파워-온 리셋 제어 방법.
  22. 제21항에 있어서,
    상기 공급 전압을 비교기에 송신하는 단계; 및
    상기 공급 전압의 상기 현재 상태의 상기 분할된 버전을 상기 기준 전압과 비교해서 비교 결과를 나타내는 비교기 디지털 출력 신호를 생성하기 위해 상기 비교기를 상기 수신된 공급 전압을 기초로 해서 작동시키는 단계로서, 상기 비교기는 상기 밴드갭 기준 전압 생성기가 상기 기준 전압을 생성하기 위해 작동된 후에 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전을 상기 기준 전압과 비교하기 위해 작동되는, 비교기 작동 단계를 더 포함하고,
    상기 비교기는 상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 적어도 상기 기준 전압만큼 큰 경우에 높은 상태 디지털 출력 신호를 생성하는, 전자 디바이스의 파워-온 리셋 제어 방법.
  23. 제22항에 있어서,
    상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압보다 더 적은 동안에 상기 출력 노드를 상기 접지 기준 전위에 전기적으로 연결하기 위해 상기 비교기 디지털 출력 신호에 따라 풀다운 소자를 작동시키는 단계; 및
    상기 공급 전압의 상기 현재 상태의 상기 분할된 버전이 상기 기준 전압 이상인 동안에, 상기 출력 노드를 상기 접지 기준 전위로부터 전기적으로 절연하기 위해 상기 비교기 디지털 출력 신호에 따라 상기 풀다운 소자를 작동시키는 단계를 더 포함하는, 전자 디바이스의 파워-온 리셋 제어 방법.
  24. 제20항에 있어서,
    상기 출력 노드가 상기 접지 기준 전위로부터 절연될 때 상기 파워-온 리셋 제어 신호의 비-리셋 상태를 나타내는 상기 양 전압 레벨을 유지하기 위해 상기 출력 노드의 상기 공급 전압으로의 연결을 유지하는 단계를 더 포함하는, 전자 디바이스의 파워-온 리셋 제어 방법.
KR1020127027367A 2010-03-26 2011-03-25 호스트 파워-온 리셋 제어 장치 및 방법 KR101831462B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/748,345 2010-03-26
US12/748,345 US9515648B2 (en) 2010-03-26 2010-03-26 Apparatus and method for host power-on reset control
PCT/US2011/030092 WO2011120016A1 (en) 2010-03-26 2011-03-25 Apparatus and method for host power-on reset control

Publications (2)

Publication Number Publication Date
KR20130062911A true KR20130062911A (ko) 2013-06-13
KR101831462B1 KR101831462B1 (ko) 2018-02-22

Family

ID=44075763

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127027367A KR101831462B1 (ko) 2010-03-26 2011-03-25 호스트 파워-온 리셋 제어 장치 및 방법

Country Status (6)

Country Link
US (1) US9515648B2 (ko)
EP (1) EP2553812B1 (ko)
KR (1) KR101831462B1 (ko)
CN (1) CN102907002B (ko)
TW (1) TWI516902B (ko)
WO (1) WO2011120016A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021113787A1 (en) * 2019-12-06 2021-06-10 Lattice Semiconductor Corporation Adaptive power-on-reset generator systems and methods for programmable logic devices

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130169255A1 (en) * 2011-12-30 2013-07-04 Tyler Daigle Regulator power-on-reset with latch
US8680901B2 (en) * 2012-08-06 2014-03-25 Texas Instruments Incorporated Power on reset generation circuits in integrated circuits
US9606563B2 (en) * 2014-04-08 2017-03-28 Texas Instruments Deutschland Gmbh Bandgap reference voltage failure detection
US9891277B2 (en) * 2014-09-30 2018-02-13 Nxp Usa, Inc. Secure low voltage testing
JP2016086253A (ja) * 2014-10-24 2016-05-19 ソニー株式会社 パワーオンリセット回路及び高周波通信装置
CN106936414B (zh) * 2015-12-30 2021-11-12 上海贝岭股份有限公司 上电复位电路
TWI667881B (zh) * 2019-02-12 2019-08-01 新唐科技股份有限公司 上電清除電路
US11296680B2 (en) * 2020-02-20 2022-04-05 Texas Instruments Incorporated Methods and apparatus to implement temperature insensitive threshold detection for voltage supervisors
CN111969987A (zh) * 2020-08-17 2020-11-20 苏州纳芯微电子股份有限公司 上电复位电路
US20220407506A1 (en) * 2021-06-10 2022-12-22 Microsoft Technology Licensing, Llc Clock monitor
US11581888B1 (en) * 2021-12-17 2023-02-14 Xilinx, Inc. Power-on reset circuit with reduced detection time

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2767589B1 (fr) * 1997-08-21 2000-07-21 Sgs Thomson Microelectronics Dispositif de surveillance de tension d'alimentation de type "reset"
JP2001034366A (ja) * 1999-07-23 2001-02-09 Matsushita Electric Works Ltd パワーオンリセット回路及びそれを用いたエラー警報出力回路
JP2001094404A (ja) * 1999-09-24 2001-04-06 Toshiba Corp 電圧制御遅延回路
US6683481B1 (en) * 2002-06-03 2004-01-27 Xilinx, Inc. Power on reset generator circuit providing hysteresis in a noisy power environment
US6856030B2 (en) * 2002-07-08 2005-02-15 Viciciv Technology Semiconductor latches and SRAM devices
CN2703362Y (zh) * 2003-10-29 2005-06-01 中兴通讯股份有限公司 可靠上电复位装置
US7276948B2 (en) * 2003-12-18 2007-10-02 Stmicroelectronics, Inc. Reset circuit
US20080158220A1 (en) * 2007-01-03 2008-07-03 Himax Technologies Limited Power-on-reset circuit and method therefor
KR100857436B1 (ko) * 2007-01-24 2008-09-10 주식회사 하이닉스반도체 Dll 회로 및 그 제어 방법
US7863884B1 (en) * 2008-01-09 2011-01-04 Intersil Americas Inc. Sub-volt bandgap voltage reference with buffered CTAT bias

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021113787A1 (en) * 2019-12-06 2021-06-10 Lattice Semiconductor Corporation Adaptive power-on-reset generator systems and methods for programmable logic devices
US11907033B2 (en) 2019-12-06 2024-02-20 Lattice Semiconductor Corporation Adaptive power-on-reset generator systems and methods for programmable logic devices

Also Published As

Publication number Publication date
WO2011120016A1 (en) 2011-09-29
EP2553812A1 (en) 2013-02-06
TWI516902B (zh) 2016-01-11
KR101831462B1 (ko) 2018-02-22
EP2553812B1 (en) 2016-01-20
CN102907002A (zh) 2013-01-30
US20110234268A1 (en) 2011-09-29
CN102907002B (zh) 2015-11-25
US9515648B2 (en) 2016-12-06
TW201205256A (en) 2012-02-01

Similar Documents

Publication Publication Date Title
KR101831462B1 (ko) 호스트 파워-온 리셋 제어 장치 및 방법
KR101926000B1 (ko) 파워 온 리셋 회로 및 리셋 방법
CN107272856B (zh) 低功率复位电路
US7839026B2 (en) Power discharge control system
JP2010245117A (ja) 半導体集積回路
US10114068B1 (en) Methods and apparatus for monitoring aging effects on an integrated circuit
KR20140124093A (ko) 반도체 장치
KR20170102215A (ko) 전압 램핑 검출
CN217469914U (zh) 上电复位电路
JP2004095149A (ja) レディー/ビジーピンを利用して内部電圧レベルを知らせる半導体メモリ装置
US20180331681A1 (en) Power-On-Reset Circuit
US9557788B2 (en) Semiconductor memory device including array e-fuse
US20110215845A1 (en) Power-up signal generator for use in semiconductor device
US10763835B2 (en) Semiconductor apparatus
US7890785B2 (en) Apparatus and method of generating power-up signal of semiconductor memory apparatus
US20100244911A1 (en) Supply circuitry for sleep mode
KR101822241B1 (ko) 전원 제어 시스템
US8810305B2 (en) Semiconductor device
CN106982052B (zh) 一种上电重置电路及电子装置
EP3451338B1 (en) Power supply ready indicator circuit
US8547145B2 (en) Power-up signal generation circuit of semiconductor apparatus
JP5620718B2 (ja) 電圧レギュレータを有する集積回路装置
US10972092B2 (en) Power-on reset circuit
KR100656426B1 (ko) 반도체 메모리 장치의 내부 전원 생성 회로
US11641160B1 (en) Power providing circuit and power providing method thereof

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right