KR20120033672A - 구동 장치 및 이를 포함하는 표시 장치 - Google Patents

구동 장치 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR20120033672A
KR20120033672A KR1020100095325A KR20100095325A KR20120033672A KR 20120033672 A KR20120033672 A KR 20120033672A KR 1020100095325 A KR1020100095325 A KR 1020100095325A KR 20100095325 A KR20100095325 A KR 20100095325A KR 20120033672 A KR20120033672 A KR 20120033672A
Authority
KR
South Korea
Prior art keywords
voltage
level
signal
output signal
transistor
Prior art date
Application number
KR1020100095325A
Other languages
English (en)
Inventor
정보용
Original Assignee
삼성모바일디스플레이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성모바일디스플레이주식회사 filed Critical 삼성모바일디스플레이주식회사
Priority to KR1020100095325A priority Critical patent/KR20120033672A/ko
Priority to US13/038,557 priority patent/US9275580B2/en
Publication of KR20120033672A publication Critical patent/KR20120033672A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은 구동 장치 및 이를 포함하는 표시 장치에 관한 것으로, 구체적으로 본 발명의 일 실시 예에 따른 구동 장치는 제1 출력신호를 생성하는 제1 구동 회로, 제2 출력신호를 생성하는 제2 구동 회로, 및 상기 제1 출력신호 또는 제2 출력신호가 게이트 온 전압 레벨로 전달될 때 상기 제1 출력신호 또는 제2 출력신호의 게이트 온 전압 레벨에 대응하는 전압 레벨의 제3 출력신호를 생성하는 적어도 하나의 버퍼 회로를 포함하고, 상기 버퍼 회로는, 상기 제3 출력신호로 제1 레벨의 전압을 전달하는 제1 트랜지스터, 및 상기 제1 트랜지스터의 게이트 전극에 연결되고, 상기 제1 트랜지스터를 턴 오프 시키는 제2 레벨의 전압을 전달하는 제2 트랜지스터를 포함한다.

Description

구동 장치 및 이를 포함하는 표시 장치{DRIVER, DISPLAY DEVICE COMPRISING THE SAME}
본 발명은 구동 장치 및 이를 포함하는 표시 장치에 관한 것으로, 더욱 상세하게는 표시 장치의 순차 발광 구동 방식 및 동시 발광 구동 방식 모두에 적용할 수 있고, 누설 전류가 큰 박막 트랜지스터가 내장된 회로에서도 동작이 가능하여 구동 신호를 생성할 수 있으며, 3상(3 phase) 클럭 신호를 활용하여 인터페이스를 단순하게 구성하는 구동 장치와, 이를 이용한 표시 장치에 관한 것이다.
근래에 와서, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시 장치들이 개발되고 있다. 평판 장치로는 액정 표시 장치(Liquid Crystal Display: LCD), 전계 방출 표시 장치(Field Emission Display: FED), 플라즈마 표시 패널(Plasma Display Panel: PDP) 및 유기 발광 표시 장치(Organic Light Emitting Display Device) 등이 있다.
평판 표시 장치 중 유기 발광 표시 장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드를 이용하여 영상을 표시하는 것으로서, 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되고 발광효율, 휘도 및 시야각이 뛰어난 장점이 있어 주목 받고 있다.
평판 표시 장치는 기판 상에 매트릭스 형태로 복수의 화소를 배치하여 표시 패널을 형성하고, 각 화소에 주사선과 데이터 선을 연결하여 화소에 데이터 신호를 선택적으로 전달하고, 각 화소에 연결된 발광 제어선을 통해 전달되는 발광 제어 신호에 의해 발광을 제어하여 디스플레이 한다.
최근 들어 표시 패널의 대형화와 함께 선명한 고화질의 화면 품질이 요구되고 있으며 3차원 입체 영상의 디스플레이가 저변화되고 있는 추세에 따라 화질이 선명하면서도 3D 동영상 디스플레이 구현에 유리한 표시 장치의 구동 회로에 대한 연구 개발이 활발하다.
따라서, 다양한 발광 방식의 디스플레이 구현에 적용 가능하고, 누설 전류가 큰 박막 트랜지스터를 사용해도 동작 가능하여 수율이 향상되며, 인터페이스를 단순화 시킨 구동 장치에 대한 연구 개발이 필요하다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 표시 장치의 동시 또는 순차 발광 방식에 대응하여 선택적으로 다양하게 동작하는 구동 장치를 제공하여 화면 품질을 개선시키고 3차원 입체 영상의 디스플레이의 구현을 우수하게 향상시키는 데 목적이 있다.
또한 PMOS 트랜지스터 또는 NMOS 트랜지스터의 단일 모스 공정에 적용될 수 있는 구동 장치의 회로 구조를 개발하고, 누설 전류가 높은 박막 트랜지스터 회로에서도 동작이 가능하여 내장 회로의 수율이 향상되는 구동 장치와 이를 포함하는 표시 장치를 제공하기 위한 것이다.
또한 구동 신호의 듀티비 조절이 자유롭고 다양한 타이밍으로 구현되며 오버랩 구동이 가능한 구동 장치를 제공하는데 다른 목적이 있다.
본 발명이 이루고자 하는 기술적 과제들은 이상에서 언급한 기술적 과제들로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 본 발명의 기재로부터 당해 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
상기 목적을 달성하기 위한 본 발명의 일 실시 예에 따른 구동 장치는, 제1 구동 회로에서 생성되는 제1 출력신호 또는 제2 구동 회로에서 생성되는 제2 출력신호가 게이트 온 전압 레벨로 전달될 때 구동되어, 상기 제1 출력신호 및 제2 출력신호의 게이트 온 전압 레벨에 대응하는 펄스의 전압 레벨이 결정되는 제3 출력신호를 생성하는 적어도 하나의 버퍼 회로를 포함한다.
이때 상기 버퍼 회로는, 상기 제3 출력신호로 제1 레벨의 전압을 전달하는 제1 트랜지스터의 게이트 전극에 연결되어, 상기 제1 트랜지스터를 턴 오프 시키는 제2 레벨의 전압을 전달하는 제2 트랜지스터를 포함한다.
또한 상기 버퍼 회로는, 상기 제1 트랜지스터의 게이트 전극에 연결되어, 상기 제1 레벨의 전압보다 낮은 레벨의 전압을 전달하는 제3 트랜지스터를 더 포함할 수 있다.
본 발명의 다른 실시 예에 따른 구동 장치는, 상기 버퍼 회로에 상기 제3 출력신호로 제1 레벨의 전압을 전달하는 제1 트랜지스터의 게이트 전극에 연결되어, 상기 제1 레벨의 전압보다 낮은 레벨의 전압을 전달하는 제3 트랜지스터를 포함한다.
본 발명에서 상기 제1 레벨은 저전위의 전원전압에서 인가되는 로우 레벨일 수 있으나 이에 반드시 제한되는 것은 아니며 회로 구성의 소자 유형에 따라 달리 설정될 수 있다.
상기 버퍼 회로는 상기 제1 구동 회로 및 제2 구동 회로를 포함하는 시프트 레지스터에 포함되고, 상기 시프트 레지스터를 복수 개 포함한다.
또한 상기 버퍼 회로는, 상기 제3 출력신호가 출력되는 출력단에 연결되어 턴 온 될 때 상기 제3 출력신호로 상기 제1 레벨의 전압을 전달하는 제1 트랜지스터; 및 상기 출력단에 연결되어 턴 온 될 때 상기 제3 출력신호로 상기 제2 레벨의 전압을 전달하는 제4 트랜지스터를 더 포함한다.
이때 상기 제2 레벨은 고전위의 전원전압에서 인가되는 하이 레벨일 수 있으나 이에 반드시 제한되는 것은 아니며 회로 구성의 소자 유형에 따라 다를 수 있다.
상기 제3 트랜지스터가 전달하는 전압 레벨은 상기 제1 레벨보다 낮은 전압값을 가지는 것으로 충분하지만, 바람직하게는 제1 트랜지스터의 문턱 전압의 적어도 2배수만큼 낮은 레벨의 전압일 수 있다.
상기 제3 출력신호는, 상기 제1 출력신호가 게이트 온 전압 레벨일 때 반전된 레벨의 전압으로 출력되고, 상기 제2 출력신호가 게이트 온 전압 레벨일 때 해당 레벨의 전압으로 출력될 수 있다. 상기 게이트 온 전압 레벨은 로우 전압 레벨일 수 있다.
또한 상기 출력신호의 전압 레벨은, 상기 제1 출력신호가 게이트 온 전압 레벨로 상기 버퍼 회로에 전달될 때 반전되고, 상기 제2 출력신호가 게이트 온 전압 레벨로 상기 버퍼 회로에 전달될 때 재반전 될 수 있다.
본 발명의 구동 장치에서 상기 제1 구동 회로는, 제1 입력 신호와 3상 클럭 신호를 입력 받고, 상기 3상 클럭 신호 중 제1 클럭 신호에 따라 제어되는 상기 제1 출력신호를 출력한다.
또한, 상기 제2 구동 회로는, 제2 입력 신호와 3상 클럭 신호를 입력 받고, 상기 3상 클럭 신호 중 제2 클럭 신호에 따라 제어되는 상기 제2 출력신호를 출력한다.
이때 상기 제3 출력신호는, 복수의 주사선 중 대응하는 주사선에 전달되는 주사 신호 또는 복수의 발광 제어선 중 대응하는 발광 제어선에 전달되는 발광 제어 신호일 수 있다.
상기 제3 출력신호는, 상기 제1 구동 회로에서 상기 제1 출력신호의 출력 전압 레벨을 제어하는 제1 클럭 신호 및 상기 제2 구동 회로에서 상기 제2 출력신호의 출력 전압 레벨을 제어하는 제2 클럭 신호의 펄스 폭 또는 주기에 따라 제어된다.
상기 제3 출력신호의 전압 레벨이 결정되어 생성되는 시점은, 상기 제1 구동 회로에서 입력되는 제1 입력 신호가 게이트 온 전압 레벨로 전달될 때, 상기 제1 출력신호의 출력 전압 레벨을 제어하는 제1 클럭 신호의 게이트 온 전압 레벨 펄스에 대응하여 상기 제1 출력신호가 생성되는 시점에 동기되거나, 상기 제2 구동 회로에서 입력되는 제2 입력 신호가 게이트 온 전압 레벨로 전달될 때, 상기 제2 출력신호의 출력 전압 레벨을 제어하는 제2 클럭 신호의 게이트 온 전압 레벨 펄스에 대응하여 상기 제2 출력신호가 생성되는 시점에 동기된다.
본 발명에서 상기 제2 구동 회로 및 제2 구동 회로는 각각 적어도 3개의 클럭신호가 전달되고, 상기 3개의 클럭신호는 상호 위상차가 1/3 주기인 3상(3 phase) 클럭신호 일 수 있다.
상기 제1 구동 회로는, 클럭신호단자를 통해 전달된 제1 신호에 의해 스위칭 동작이 제어되고, 입력신호단자를 통해 전달된 제1 입력 신호의 전압 레벨에 따른 전압을 제1 노드에 전달하는 제1 스위치; 상기 제1 입력 신호에 의해 스위칭 동작이 제어되고, 제1 전원전압을 제2 노드에 전달하는 제2 스위치; 상기 제1 노드에 전달된 전압에 대응하여 스위칭 동작이 제어되고, 클럭신호단자를 통해 전달된 제2 신호의 전압 레벨에 따른 전압을 상기 제1 출력신호의 전압 레벨로 전달하는 제3 스위치; 상기 제2 노드에 전달된 전압에 대응하여 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제1 출력신호의 전압 레벨로 전달하는 제4 스위치; 상기 제1 노드에 전달된 전압을 저장하는 제1 커패시터; 및 상기 제2 노드에 전달된 전압을 저장하는 제2 커패시터를 포함한다.
그러나 이러한 구성에 반드시 제한되는 것은 아니며 다양한 회로의 설계 변경이 가능하다.
상기 제1 구동 회로는, 상기 제1 전원전압보다 낮은 레벨의 제2 전원전압에 의해 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제1 노드에 전달하는 적어도 하나의 제5 스위치; 및 클럭신호단자를 통해 입력되는 제3 신호에 의해 스위칭 동작이 제어되고, 상기 제2 전원전압을 상기 제5 스위치에 전달하는 제6 스위치를 더 포함할 수 있다.
또한 상기 제2 구동 회로는, 클럭신호단자를 통해 전달된 제3 신호에 의해 스위칭 동작이 제어되고, 입력신호단자를 통해 전달된 제2 입력 신호의 전압 레벨에 따른 전압을 제3 노드에 전달하는 제7 스위치; 상기 제2 입력 신호에 의해 스위칭 동작이 제어되고, 제1 전원전압을 제4 노드에 전달하는 제8 스위치; 상기 제3 노드에 전달된 전압에 대응하여 스위칭 동작이 제어되고, 클럭신호단자를 통해 전달된 제1 신호의 전압 레벨에 따른 전압을 상기 제2 출력신호의 전압 레벨로 전달하는 제9 스위치; 상기 제4 노드에 전달된 전압에 대응하여 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제2 출력신호의 전압 레벨로 전달하는 제10 스위치; 상기 제3 노드에 전달된 전압을 저장하는 제3 커패시터; 및 상기 제4 노드에 전달된 전압을 저장하는 제4 커패시터를 포함한다. 그러나 이러한 구성에 반드시 제한되는 것은 아니며 다양한 회로의 설계 변경이 가능하다.
상기 제2 구동 회로는, 상기 제1 전원전압보다 낮은 레벨의 제2 전원전압에 의해 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제3 노드에 전달하는 적어도 하나의 제11 스위치; 및 클럭신호단자를 통해 입력되는 제2 신호에 의해 스위칭 동작이 제어되고, 상기 제2 전원전압을 상기 제11 스위치에 전달하는 제12 스위치를 더 포함할 수 있다.
상기 버퍼 회로는, 상기 제1 출력신호에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제1 트랜지스터에 전달하는 제13 스위치; 상기 제1 출력신호에 의해 스위칭 동작이 제어되고, 상기 제1 레벨의 전압을 상기 제2 트랜지스터 및 제15 스위치에 전달하는 제14 스위치; 상기 전달된 제1 레벨의 전압에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제3 출력신호로 전달하는 제15 스위치; 상기 제2 출력신호에 의해 스위칭 동작이 제어되고, 상기 제1 레벨의 전압보다 낮은 레벨의 전압을 상기 제1 트랜지스터 및 제17 스위치에 전달하는 제16 스위치; 상기 제1 레벨의 전압보다 낮은 레벨의 전압에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제15 스위치에 전달하는 제17 스위치; 상기 제1 트랜지스터의 게이트 전극에 전달된 전압을 저장하는 제5 커패시터; 상기 제15 스위치의 게이트 전극에 전달된 전압을 저장하는 제6 커패시터를 포함한다. 이때 상기 제1 트랜지스터는 상기 제2 레벨의 전압 또는 상기 제1 레벨의 전압보다 낮은 레벨의 전압에 응답하여 스위칭 동작하고, 상기 제3 출력신호로 상기 제1 레벨의 전압을 출력한다.
상기 버퍼 회로는, 상기 제1 출력신호에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제1 트랜지스터에 전달하는 제13 스위치; 상기 제1 출력신호에 의해 스위칭 동작이 제어되고, 상기 제1 레벨의 전압을 상기 제2 트랜지스터 및 제15 스위치에 전달하는 제14 스위치; 상기 전달된 제1 레벨의 전압에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제3 출력신호로 전달하는 제15 스위치; 상기 제15 스위치에 전달되는 상기 제1 레벨의 전압에 의해 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제1 트랜지스터에 전달하는 제16 스위치; 상기 제1 레벨의 전압보다 낮은 레벨의 전압에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제15 스위치에 전달하는 제17 스위치; 상기 제1 트랜지스터의 게이트 전극에 전달된 전압을 저장하는 제5 커패시터; 상기 제15 스위치의 게이트 전극에 전달된 전압을 저장하는 제6 커패시터를 포함한다. 이때 상기 제1 트랜지스터는 상기 제2 레벨의 전압 또는 상기 제1 레벨의 전압보다 낮은 레벨의 전압에 응답하여 스위칭 동작하고, 상기 제3 출력신호로 상기 제1 레벨의 전압을 출력하고, 상기 제 3 트랜지스터는 상기 제2 출력신호에 의해 스위칭 동작이 제어되고, 상기 제1 레벨의 전압보다 낮은 레벨의 전압을 상기 제1 트랜지스터 및 상기 제17 스위치에 전달한다.
상기 제1 출력신호는 해당 단의 다음 단의 제1 구동 회로의 제1 입력 신호로 전달되고, 상기 제2 출력신호는 해당 단의 다음 단의 제2 구동 회로의 제2 입력 신호로 전달된다.
상기 버퍼 회로는, 제1 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제1 구동 스위치; 및 상기 제1 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제2 구동 스위치를 더 포함할 수 있다.
상기 제1 제어신호가 게이트 온 전압 레벨로 전달되는 기간 동안, 상기 제1 구동 스위치 및 제2 구동 스위치는 턴 온 되어 상기 버퍼 회로는 상기 제2 레벨의 전압을 제3 출력신호로 생성한다.
상기 버퍼 회로는, 제1 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제1 구동 스위치; 상기 제1 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제2 구동 스위치; 제2 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제3 구동 스위치; 상기 제2 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압 또는 상기 제1 레벨의 전압보다 낮은 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제4 구동 스위치를 더 포함한다.
상기 구동 장치의 제1 구동 회로 및 제2 구동 회로가 오프된 동안, 상기 제1 제어신호가 게이트 온 전압 레벨로 인가되면 상기 제1 구동 스위치 및 제2 구동 스위치가 턴 온 되어 상기 버퍼 회로는 상기 제2 레벨의 전압을 제3 출력신호로 생성할 수 있다. 또한, 상기 제2 제어신호가 게이트 온 전압 레벨로 인가되면 상기 제3구동 스위치 및 제4 구동 스위치가 턴 온 되어 상기 버퍼 회로는 상기 제1 레벨의 전압 또는 상기 제1 레벨의 전압보다 낮은 레벨의 전압을 제3 출력신호로 생성할 수 있다.
상기 제1 구동 회로, 상기 제2 구동 회로, 및 상기 버퍼 회로를 구성하는 회로 소자는 복수의 트랜지스터이고, 상기 복수의 트랜지스터는 PMOS 트랜지스터 또는 NMOS 트랜지스터로만 구현될 수 있다.
상기 목적을 달성하기 위한 본 발명의 일 실시 예에 따른 표시 장치는 복수의 주사 신호가 전달되는 복수의 주사선, 복수의 데이터 신호가 전달되는 복수의 데이터 선, 및 복수의 발광 제어 신호가 전달되는 복수의 발광 제어선에 각각 연결된 복수의 화소를 포함하는 표시부; 상기 복수의 주사선 중 대응하는 주사선에 상기 주사 신호를 생성하여 전달하는 주사 구동부; 상기 복수의 데이터 선에 데이터 신호를 전달하는 데이터 구동부; 및 상기 복수의 발광 제어선 중 대응하는 발광 제어선에 상기 발광 제어 신호를 생성하여 전달하는 발광 제어 구동부를 포함한다. 이때 상기 주사 구동부 또는 상기 발광 제어 구동부는, 제1 구동 회로에서 생성되는 제1 출력신호 또는 제2 구동 회로에서 생성되는 제2 출력신호가 게이트 온 전압 레벨로 전달될 때 구동되어, 상기 제1 출력신호 및 제2 출력신호의 게이트 온 전압 레벨에 대응하는 펄스의 전압 레벨이 결정되는 제3 출력신호를 생성하는 적어도 하나의 버퍼 회로를 포함하는 복수의 시프트 레지스터를 포함하여 구성된다.
이때 버퍼 회로는, 상기 제3 출력신호로 제1 레벨의 전압을 전달하는 제1 트랜지스터의 게이트 전극에 연결되어, 상기 제1 트랜지스터를 턴 오프 시키는 제2 레벨의 전압을 전달하는 제2 트랜지스터를 포함한다.
또한 다른 실시 예로서 상기 버퍼 회로는, 상기 제1 트랜지스터의 게이트 전극에 연결되어, 상기 제1 레벨의 전압보다 낮은 레벨의 전압을 전달하는 제3 트랜지스터를 더 포함할 수 있다.
본 발명의 다른 실시 예에 따른 표시 장치는 상기 주사 구동부 또는 상기 발광 제어 구동부를 구성하는 상기 버퍼 회로에 상기 제3 출력신호로 제1 레벨의 전압을 전달하는 제1 트랜지스터의 게이트 전극에 연결되어, 상기 제1 레벨의 전압보다 낮은 레벨의 전압을 전달하는 제3 트랜지스터가 포함되도록 형성할 수 있다.
본 발명의 표시 장치에 따르면 표시부의 동시 발광 모드 또는 순차 발광 모드에 따라 다양하게 변경될 수 있는 발광 제어 신호를 생성하는 발광 제어 구동부를 제공할 수 있다. 즉, 복수의 발광 제어 신호를 출력신호로 하는 발광 제어 구동부를 포함하는 본 발명의 표시 장치에서 상기 발광 제어 구동부는 제1 출력신호를 생성하는 제1 구동 회로, 제2 출력신호를 생성하는 제2 구동 회로, 및 상기 제1 출력신호 또는 제2 출력신호가 게이트 온 전압 레벨로 전달될 때, 상기 제1 출력신호 또는 제2 출력신호의 게이트 온 전압 레벨에 대응하는 전압 레벨의 제3 출력신호를 생성하는 적어도 하나의 버퍼 회로를 포함한다. 이때 상기 버퍼 회로는, 상기 제1 트랜지스터 및 상기 제2 트랜지스터 외에 제1 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제1 구동 스위치, 상기 제1 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제2 구동 스위치, 제2 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제3 구동 스위치, 상기 제2 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압 또는 상기 제1 레벨의 전압보다 낮은 제3 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제4 구동 스위치를 더 포함할 수 있다. 표시부의 동시 발광 모드에서 발광 제어 구동부의 상기 제1 구동 회로 및 제2 구동 회로는 오프된다. 이때 상기 제1 제어신호가 게이트 온 전압 레벨로 인가되면 복수의 발광 제어 신호는 게이트 오프 전압 레벨로 출력되고, 그로 인해 표시부의 복수의 화소는 동시에 발광이 오프되는 비발광 기간을 유지하게 된다. 한편, 상기 제2 제어신호가 게이트 온 전압 레벨로 인가되면 복수의 발광 제어 신호는 게이트 온 전압 레벨로 출력되고, 그로 인해 표시부의 복수의 화소는 동시에 발광되는 발광 기간을 유지하게 된다.
본 발명에 의하면 구동 장치의 회로 구성과 구동 신호의 타이밍을 제어함으로써, 표시 장치의 발광 방식에 대응하여 선택적으로 다양하게 동작하는 구동 장치를 제공하여 화면 품질을 개선시키고 3차원 입체 영상의 디스플레이의 구현을 우수하게 향상시킨다.
한편, 본 발명의 구동 장치에 따르면, 듀티비(Duty rate) 조절이 자유롭고 다양한 타이밍이 구현될 수 있는 구동 신호를 생성하여 표시 장치를 구동시킬 수 있다. 또한 누설 전류가 높은 박막 트랜지스터 회로에서도 동작이 가능하여 표시 장치 내 구동부의 수율이 향상되고, 3상 클럭 신호를 이용함으로써 인터페이스를 단순화시킨 구동 회로를 제공할 수 있다.
도 1은 본 발명의 일 실시 예에 의한 표시 장치의 블록도.
도 2는 도 1에 도시된 주사 구동부 또는 발광 제어 구동부의 일 실시 예를 개략적으로 나타낸 블록도.
도 3(a,b)은 도 2에 도시된 주사 구동부 또는 발광 제어 구동부의 일 실시 예에 따른 회로도.
도 4는 도 3에 도시된 회로도의 구동 타이밍도.
도 5는 도 1에 도시된 주사 구동부 또는 발광 제어 구동부의 다른 일 실시 예를 개략적으로 나타낸 블록도.
도 6은 도 5에 도시된 주사 구동부 또는 발광 제어 구동부의 일 실시 예에 따른 회로도.
도 7은 도 5에 도시된 주사 구동부 또는 발광 제어 구동부의 다른 일 실시 예에 따른 회로도.
도 8은 표시 장치의 순차 발광 모드 또는 동시 발광 모드에 따라 도 7에 도시된 발광 제어 구동부가 구동되는 타이밍도.
도 9는 본 발명의 일 실시 예에 따른 구동 장치에서 발생된 신호 파형의 개선 과정을 나타내는 시뮬레이션 그래프.
이하, 첨부한 도면을 참고로 하여 본 발명의 실시 예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시 예들에 한정되지 않는다.
또한, 여러 실시 예들에 있어서, 동일한 구성을 가지는 구성요소에 대해서는 동일한 부호를 사용하여 대표적으로 제1 실시 예에서 설명하고, 그 외의 실시 예에서는 제1 실시 예와 다른 구성에 대해서만 설명하기로 한다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
도 1은 본 발명의 일 실시 예에 의한 표시 장치의 블록도이다.
도 1을 참조하면, 도 1에서 표시 장치는 표시부(10), 주사 구동부(20), 데이터 구동부(30), 발광 제어 구동부(40), 및 타이밍 제어부(50)를 포함한다. 본 발명의 표시 장치는 주사 구동부(20) 및 발광 제어 구동부(40)와 같은 본 발명의 일 실시 예에 따른 구동 장치를 포함한다.
본 발명의 표시 장치는 평판 표시 장치로서, 액정 표시 장치, 유기 발광 표시 장치 등 다양한 종류의 디스플레이 장치일 수 있으며 특별히 제한되는 것은 아니다.
본 발명에서 구동 장치는 표시 장치의 동작을 제어하고 소정의 주기를 가지는 펄스인 구동 신호를 생성하여 전달하는 장치를 지칭하며 특별히 주사 구동부 또는 발광 제어 구동부의 장치로 한정되는 것은 아니다.
도 1에서 표시 장치의 표시부(10)의 화소(60) 각각을 선택하여 동작시키는 주사 신호를 생성하여 표시부(10)에 전달하는 주사 구동부(20), 및 화소(60) 각각의 발광 여부를 제어하는 발광 제어 신호를 생성하여 표시부(10)에 전달하는 발광 제어 구동부(40)가 본 발명에 따른 구동 회로를 포함하는 구동 장치이다.
표시부(10)는 복수의 주사선(G1 내지 Gn), 복수의 발광 제어선(E1 내지 En) 및 복수의 데이터 선(D1 내지 Dm) 각각이 교차하는 영역에 복수의 주사선(G1 내지 Gn) 중 대응하는 주사선, 복수의 발광 제어선(E1 내지 En) 중 대응하는 발광 제어선, 및 복수의 데이터 선(D1 내지 Dm) 중 대응하는 데이터 선에 연결된 복수의 화소(60)를 포함한다.
표시부(10)는 대략 행렬 형태로 배열된 복수의 화소(60)를 포함한다. 주사 신호를 전달하는 복수의 주사선과 발광 제어 신호를 전달하는 복수의 발광 제어선은 화소(60)의 배열 형태에서 대략 행 방향으로 뻗으며 서로가 거의 평행하고, 복수의 데이터 선은 대략 열 방향으로 뻗으며 서로가 거의 평행하지만 이는 반드시 제한되는 것은 아니다.
본 발명의 일 실시 예에 따른 표시 장치가 유기 발광 표시 장치인 경우, 표시부(10)에 포함된 복수의 화소(60) 각각은 구동 트랜지스터와 유기 발광 다이오드를 포함한다. 이때 화소(60)는 복수의 주사선(G1 내지 Gn) 중 대응하는 주사선을 통해 전달되는 주사 신호에 의해 표시부(10)에 포함된 복수의 화소 중에서 선택되고, 화소(60)에 포함된 구동 트랜지스터가 복수의 데이터 선(D1 내지 Dm) 중 대응하는 데이터 선을 통해 전달되는 데이터 신호에 따른 데이터 전압을 전달받아 유기 발광 다이오드에 데이터 전압에 따른 전류를 공급하여 소정의 휘도의 빛으로 발광시킨다. 이때 화소(60)의 유기 발광 다이오드의 발광은 복수의 발광 제어선(E1 내지 En) 중 대응하는 발광 제어선을 통해 전달되는 발광 제어 신호에 의해 유기 발광 다이오드로 전류가 흐르는 것이 제어됨에 따라 조절된다.
따라서, 본 발명의 일 실시 예에 따른 구동 장치의 회로 구성과 이를 구동시키는 구동 파형도는 도 1의 주사 구동부(20) 또는 발광 제어 구동부(40)에 적용된다. 구체적인 본 발명의 일 실시 예에 따른 구동 장치는 도 2 이하에서 설명하기로 한다.
한편, 도 1에서 주사 구동부(20)는 복수의 주사선(G1 내지 Gn)과 연결되며 주사 신호를 생성하여 복수의 주사선(G1 내지 Gn) 각각에 전달한다. 주사 신호에 의해 특정한 표시부(10)의 복수의 화소 행 중 소정의 행이 선택되며, 선택된 행에 위치하는 복수의 화소 각각에 연결된 데이터 선을 통해 데이터 신호가 전달된다.
데이터 구동부(30)는 복수의 데이터 선(D1 내지 Dm)과 연결되며 데이터신호를 생성하여 복수의 데이터 선(D1 내지 Dm) 각각을 통해 표시부(10)의 복수의 화소 행 중 하나의 행에 포함되는 복수의 화소 각각에 데이터 신호를 순차적으로 전달한다.
발광 제어 구동부(40)는 복수의 발광 제어선(E1 내지 En)과 연결되며 발광 제어 신호를 생성하여 복수의 발광 제어선(E1 내지 En) 각각에 전달한다. 발광 제어 구동부(40)는 타이밍 제어부(50)로부터 전달되는 발광 구동 제어 신호에 의해 발광 제어 신호의 펄스 폭을 조절할 수 있다. 또한 발광 제어 구동부(40)는 복수의 화소 행에 포함되는 복수의 화소에 전달되는 발광 제어 신호 각각의 펄스 전압 레벨을 모두 동일하게 조정하거나 혹은 행 별로 순차적으로 변경되도록 조정함으로써 표시부(10)의 발광 방식을 필요에 따라 동시 발광 모드 또는 순차 발광 모드로 다양하게 구현되도록 제어할 수 있다.
발광 제어선(E1 내지 En)과 연결되어 있는 화소(60)는 발광 제어 신호를 전달받아 화소(60)에서 생성된 전류가 유기 발광 다이오드로 흐르도록 하는 시점을 결정한다.
상기 주사 구동부(20) 또는 발광 제어 구동부(40)는 PMOS 트랜지스터 또는 NMOS 트랜지스터로 구현될 수 있다.
타이밍 제어부(50)는 외부로부터 입력되는 수평 동기 신호(Hsync), 수직 동기 신호(Vsync), 및 클럭 신호(MCLK)를 이용하여 주사 구동부(20), 데이터 구동부(30), 및 발광 제어 구동부(40)의 구동을 제어하는 구동 제어 신호를 발생한다. 즉, 타이밍 제어부(50)에서 생성된 데이터 구동 제어 신호(DCS)는 데이터 구동부(30)로 공급되고, 주사 구동 제어 신호(SCS)는 주사 구동부(20)로 공급된다. 또한, 발광 제어 구동부(40)에서 생성되는 발광 제어 신호의 출력 파형을 제어하도록 발광 구동 제어 신호(ECS)를 공급한다.
도 2는 도 1에 도시된 주사 구동부 또는 발광 제어 구동부의 일 실시 예를 개략적으로 나타낸 블록도이다. 본 발명의 일 실시 예에 따른 구동 장치를 주사 신호를 생성하는 주사 구동부(20) 또는 발광 제어 신호를 생성하는 발광 제어 구동부(40)에 적용한 것이다. 본 발명의 일 실시 예에 따른 구동 장치는 다양한 표시 장치에서의 동작을 제어하기 위한 구동 신호를 생성하여 전달하는 구성 요소이면 제한되지 않고 적용 가능하다.
도 2의 구동 장치는 도 1의 주사 구동부(20) 또는 발광 제어 구동부(40)에 모두 적용하여 구성할 수 있으므로 이하에서는 구동 장치로 통칭하기로 한다.
도 2에 도시된 구동 장치는 복수 개의 출력선에 연결된 복수 개의 시프트 레지스터(SR)를 포함한다.
복수 개의 시프트 레지스터(SR) 각각은 5개의 입력 단자와 3개의 출력 단자로 구성된다.
도 2의 블록도에는 도시되지 않았으나, 구체적으로 복수 개의 시프트 레지스터(SR) 각각은 입력 신호들이 각각 전달되는 제1 구동 회로 및 제2 구동 회로, 및 최종적으로 출력 신호가 발생되는 버퍼 회로로 구성된다.
상기 회로 구성은 도 3 등에서 후술하기로 한다.
복수 개의 시프트 레지스터(SR) 각각의 5개의 입력 단자는 제1 개시 신호 또는 이전 단의 시프트 레지스터에서 소정의 신호를 입력 받는 제1 입력신호단자(INU), 제2 개시 신호 또는 이전 단의 시프트 레지스터에서 소정의 신호를 입력 받는 제2 입력신호단자(IND), 제1 클럭신호, 제2 클럭신호 및 제3 클럭신호를 각각 입력 받는 제1 클럭신호단자(CLK1), 제2 클럭신호단자(CLK2), 및 제3 클럭신호단자(CLK3)를 포함한다.
구체적으로, 상기 제1 입력신호단자(INU), 및 제1 클럭신호단자(CLK1), 제2 클럭신호단자(CLK2), 및 제3 클럭신호단자(CLK3)는 복수 개의 시프트 레지스터 각각의 제1 구동 회로(도면 미도시)에 포함될 수 있다.
또한 제2 입력신호단자(IND), 및 제1 클럭신호단자(CLK1), 제2 클럭신호단자(CLK2), 및 제3 클럭신호단자(CLK3)는 복수 개의 시프트 레지스터 각각의 제2 구동 회로(도면 미도시)에 포함될 수 있다.
첫 번째 단의 시프트 레지스터(SR1)인 경우 제1 입력신호단자(INU)로 제1 개시 신호(flmup)가 전달되어 구동이 시작된다. 나머지 단의 시프트 레지스터(SR2, SR3, SR4...)의 제1 입력신호단자(INU)에는 해당 단의 이전 단의 시프트 레지스터의 제1 중간출력신호단자(UP)로부터 전달된 제1 중간출력신호가 전달되어 구동된다.
또한 제2 입력신호단자(IND)는 첫 번째 단의 시프트 레지스터(SR1)의 경우 제2 개시 신호(flmdn)를 전달받아 구동이 시작된다. 나머지 단의 시프트 레지스터(SR2, SR3, SR4...)의 제2 입력신호단자(IND)에는 해당 단의 이전 단의 시프트 레지스터의 제2 중간출력신호단자(DN)로부터 전달된 제2 중간출력신호가 전달되어 그에 의해 동작된다.
본 발명의 일 실시 예에 따른 구동 장치에서 복수의 시프트 레지스터 각각에 포함된 3개의 클럭신호단자에는 서로 다른 클럭신호들이 교번하여 전달된다.
즉, 도 2를 참조하면 첫 번째 단의 시프트 레지스터(SR1)의 제1 클럭신호단자(CLK1), 제2 클럭신호단자(CLK2), 및 제3 클럭신호단자(CLK3)에는 제1 클럭신호(clk1), 제2 클럭신호(clk2), 및 제3 클럭신호(clk3)가 각각 전달된다.
그러나 다음 단인 두 번째 단의 시프트 레지스터(SR2)의 제1 클럭신호단자(CLK1), 제2 클럭신호단자(CLK2), 및 제3 클럭신호단자(CLK3)에는 제2 클럭신호(clk2), 제3 클럭신호(clk3), 및 제1 클럭신호(clk1)가 전달된다.
또한 세 번째 단의 시프트 레지스터(SR3)의 제1 클럭신호단자(CLK1), 제2 클럭신호단자(CLK2), 및 제3 클럭신호단자(CLK3)에는 제3 클럭신호(clk3), 제1 클럭신호(clk1), 및 제2 클럭신호(clk2)가 전달된다.
이후 네 번째 단의 시프트 레지스터(SR4)부터는 상기와 같은 방식으로 3상(3 phase)의 클럭신호들이 시프트 레지스터 단마다 전달 패턴을 바꾸어 클럭신호단자에 반복적으로 입력된다.
한편, 복수 개의 시프트 레지스터(SR) 각각의 3개의 출력 단자는 소정의 제1 출력 신호를 생성하여 출력하는 제1 중간출력신호단자(UP), 소정의 제2 출력 신호를 생성하여 출력하는 제2 중간출력신호단자(DN), 및 최종적인 해당 단의 시프트 레지스터의 출력 신호를 생성하여 전달하는 출력신호단자(OUT)를 포함한다.
구체적으로 제1 중간출력신호단자(UP)는 복수 개의 시프트 레지스터 각각의 제1 구동 회로(도면 미도시)에 포함될 수 있다.
제2 중간출력신호단자(DN)는 복수 개의 시프트 레지스터 각각의 제2 구동 회로(도면 미도시)에 포함될 수 있다.
또한 출력신호단자(OUT)는 복수 개의 시프트 레지스터 각각의 버퍼 회로(도면 미도시)에 포함될 수 있다.
첫 번째 단의 시프트 레지스터(SR1)의 경우 입력 단자들로부터 공급된 신호들에 의해 구동되어 제1 중간출력신호 및 제2 중간출력신호를 생성하고, 상기 제1 중간출력신호 및 제2 중간출력신호에 응답하여 최종적으로 첫 번째 단의 시프트 레지스터(SR1)의 출력신호(out[1])를 생성하여 출력한다.
이때 중간 과정으로서 제1 중간출력신호가 첫 번째 단의 시프트 레지스터(SR1)의 제1 중간출력신호단자(UP)로부터 다음 단인 두 번째 단의 시프트 레지스터(SR2)의 제1 입력신호단자(INU)에 전달된다. 또한, 제2 중간출력신호가 첫 번째 단의 시프트 레지스터(SR1)의 제2 중간출력신호단자(DN)로부터 두 번째 단의 시프트 레지스터(SR2)의 제2 입력신호단자(IND)에 전달된다. 그러면 두 번째 단의 시프트 레지스터(SR2)가 구동하여 출력신호단자를 통해 최종적인 두 번째 단의 시프트 레지스터(SR2)의 출력신호(out[2])를 생성하여 출력한다. 이러한 과정이 각 시프트 레지스터들마다 순차적으로 진행된다.
도 2에 제시된 구동 장치의 복수의 시프트 레지스터의 블록도는 일 실시 예로서 이러한 구성에 반드시 제한되는 것은 아니다.
도 2를 참조하면 3상의 클럭신호를 이용하여 구동 장치의 인터페이스 구성하였는데, 이로 인해 비교적 회로의 구성을 단순화시킬 수 있어서 대형 패널에서 요구되는 다양한 타이밍의 구동 신호를 생성할 수 있으며 경제적인 회로 설계를 구현할 수 있다.
도 3은 도 2의 블록도에서 설명된 본 발명의 일 실시 예에 따른 구동 장치에 대한 구체적인 회로도를 도시한 것이다. 도 3의 회로도는 구동 장치에서 생성되는 구동 신호의 타이밍 제어에 따라 주사 구동부 또는 발광 제어 구동부 등의 표시 장치 구성에 적용할 수 있다.
도 3의 회로도는 도 2의 구동 장치의 복수의 시프트 레지스터 중 첫번째 시프트 레지스터(SR1)(100)를 도시한 도 3a와 그 다음 단인 두 번째 시프트 레지스터(SR2)(103)를 도시한 도 3b로 나타내었다.
도 3a에서 첫 번째 시프트 레지스터(100)는 제1 구동 회로(D1-SR1)와 제2 구동 회로(D2-SR1)를 포함하고, 상기 구동 회로에서 출력된 중간출력신호에 응답하여 최종적으로 첫 번째 시프트 레지스터의 출력신호(out[1])를 생성하는 버퍼 회로(B-SR1)를 포함한다.
마찬가지로 도 3b에서도 두 번째 시프트 레지스터(103)는 제1 구동 회로(D1-SR2)와 제2 구동 회로(D2-SR2)를 포함하고, 상기 구동 회로에서 출력된 중간출력신호에 응답하여 최종적으로 두 번째 시프트 레지스터의 출력신호(out[2])를 생성하는 버퍼 회로(B-SR2)를 포함한다.
도 3a에서 첫 번째 시프트 레지스터(100)의 제1 구동 회로(D1-SR1)는 제1 입력신호단자(INU)에서 제1 개시 신호(flmup)를 전달받아 첫 번째 단의 제1 중간출력신호(up[1])를 생성한다. 이때 제1 중간출력신호(up[])는 두 번째 시프트 레지스터(103)의 제1 구동 회로(D1-SR2)의 제1 입력신호단자(INU)에 전달되고, 동시에 첫 번째 단의 버퍼 회로(B-SR1)에 전달된다.
또한 첫 번째 시프트 레지스터(100)의 제2 구동 회로(D2-SR1)는 제2 입력신호단자(IND)에서 제2 개시 신호(flmdn)를 전달받아 첫 번째 단의 제2 중간출력신호(dn[1])를 생성한다. 이때 상기 제2 중간출력신호(dn[1])는 두 번째 시프트 레지스터(103)의 제2 구동 회로(D2-SR2)의 제2 입력신호단자(IND)에 전달되고, 동시에 첫 번째 단의 버퍼 회로(B-SR1)에 전달된다.
첫 번째 시프트 레지스터(100)의 상기 버퍼 회로(B-SR1)는 제1 중간출력신호(up[1])와 제2 중간출력신호(dn[1])에 응답하여 구동된 후 최종적으로 첫 번째 단의 출력신호(out[1])를 생성한다.
첫 번째 시프트 레지스터(100)의 제1 구동 회로(D1-SR1)에서 제1 중간출력신호(up[1])가 생성되는 과정은 제1 클럭신호단자(CLK1)에 전달된 제1 클럭신호(clk1)와 제2 클럭신호단자(CLK2)에 전달된 제2 클럭신호(clk2)를 활용한다. 또한 제어 신호로서 제3 클럭신호단자(CLK3)에 전달되는 제3 클럭신호(clk3)를 활용한다.
또한, 첫 번째 시프트 레지스터(SR1)의 제2 구동 회로(D2-SR1)에서 제2 중간출력신호(dn[1])가 생성되는 과정은, 제3 클럭신호단자(CLK3)에 전달된 제3 클럭신호(clk3)와 제1 클럭신호단자(CLK1)에 전달된 제1 클럭신호(clk1)를 활용한다. 또한 제어 신호로서 제2 클럭신호단자(CLK2)에 전달된 제2 클럭신호(clk2)를 활용한다.
첫 번째 시프트 레지스터(100)와 연결된 도 3b의 두 번째 시프트 레지스터(103)의 회로 구조 역시 첫 번째 시프트 레지스터(100)와 크게 다르지 않는데, 다만 제1 클럭신호단자(CLK1)에 제2 클럭신호(clk2)가 전달되고, 제2 클럭신호단자(CLK2)에 제3 클럭신호(clk3)가 전달되며, 제3 클럭신호단자(CLK3)에 제1 클럭신호(clk1)가 전달되는 것이 다르다.
구체적으로 도 3a의 첫 번째 시프트 레지스터(100)의 회로도를 설명하기로 한다.
첫 번째 시프트 레지스터(100)는 트랜지스터 M1 내지 M21, 제1 커패시터(C1) 내지 제8 커패시터(C8)를 포함하는 21T8C 회로일 수 있으나 반드시 이러한 구성에 제한되는 것은 아니다.
첫 번째 시프트 레지스터(100)의 제1 구동 회로에서, 트랜지스터 M1은 고전위의 제1 전원전압(VGH)에 연결된 소스 전극, 트랜지스터 M5의 드레인 전극 및 제1 커패시터(C1)의 일단이 연결된 노드 N2에 연결된 게이트 전극, 및 중간 출력단에 연결된 드레인 전극을 포함한다.
상기 트랜지스터 M1은 턴 온 될 때 제1 전원전압(VGH)의 고전위 전압값을 제1 중간출력신호단자(UP)의 제1 중간출력신호(up[1])로 출력한다.
트랜지스터 M2는 제2 커패시터(C2)의 일단 및 타단에 각각 연결된 게이트 전극 및 드레인 전극과 제2 클럭신호단자(CLK2)에 연결된 소스 전극을 포함한다.
상기 트랜지스터 M2는 턴 온 될 때 제2 클럭신호단자(CLK2)를 통해 제2 클럭신호(clk2)를 전달받아 그 해당 전압값으로 제1 중간출력신호(up[1])를 출력한다.
트랜지스터 M3 및 M4는 제1 전원전압(VGH)과 상기 트랜지스터 M2의 게이트 전극과 제2 커패시터(C2)의 일단이 연결된 노드 N1 사이에 연결되어 있다.
도 3에서는 트랜지스터 M3 및 M4의 두 개의 트랜지스터가 듀얼로 구비되지만, 이에 반드시 제한되지 않으며 한 개의 트랜지스터로 구비되거나 혹은 구비되지 않아도 무방할 것이다.
보다 구체적으로 트랜지스터 M3는 제1 전원전압(VGH)에 연결된 소스 전극, 상기 노드 N2에 연결된 게이트 전극, 및 트랜지스터 M4에 연결된 드레인 전극을 포함한다.
또한 트랜지스터 M4는 트랜지스터 M3에 연결된 소스 전극, 상기 노드 N2에 연결된 게이트 전극, 및 상기 노드 N1에 연결된 드레인 전극을 포함한다.
이들 트랜지스터 M3 및 M4는 턴 온 되어 제1 전원전압(VGH)의 고전위 전압을 노드 N1에 전달하고, 이어서 트랜지스터 M2의 게이트 전극에까지 전달하여 트랜지스터 M2를 턴 오프 시킨다.
한편, 트랜지스터 M5는 제1 전원전압(VGH)에 연결된 소스 전극, 제1 입력신호단자(INU)에 연결되어 제1 개시 신호(flmup)를 전달받는 게이트 전극, 및 상기 노드 N2에 연결된 드레인 전극을 포함한다. 트랜지스터 M5는 턴 온 될 때 트랜지스터 M1의 게이트 전극에 제1 전원전압(VGH)의 고전위 전압을 전달하여 트랜지스터 M1을 턴 오프 시킨다.
트랜지스터 M6는 제1 클럭신호단자(CLK1)에 연결되어 제1 클럭신호(clk1)를 전달받는 게이트 전극, 제1 입력신호단자(INU)에 연결되어 제1 개시 신호(flmup)를 전달받는 소스 전극, 및 노드 N1에 연결된 드레인 전극을 포함한다. 이때 트랜지스터 M6는 턴 온 될 때 제1 입력신호단자(INU)의 전극값을 노드 N1에 전달하여 제2 커패시터(C2)에 임시 저장한다.
트랜지스터 M7은 저전위의 제2 전원전압(VGL1)에 연결된 소스 전극, 제3 클럭신호단자(CLK3)에 연결되어 제3 클럭신호(clk3)를 전달받는 게이트 전극, 및 노드 N2에 연결된 소스 전극을 포함한다. 이때 제2 전원전압(VGL1)의 전압값은 제1 전원전압(VGH)의 전압값보다 낮은 것으로서, 특별히 제한되지 않는다.
경우에 따라서, 상기 제2 전원전압(VGL1)의 전압값은, 후술하는 버퍼 회로(B-SR1)의 출력단에 연결된 트랜지스터 M20의 문턱 전압값 2배 이상의 전압차를 가지도록 더 낮은 전압값으로 설정될 수 있다.
한편, 첫 번째 시프트 레지스터(SR1)의 제2 구동 회로(D2-SR1)는 상술한 제1 구동 회로(D1-SR1)와 그 구성이 유사한데, 트랜지스터 M1 내지 M7는 트랜지스터 M8 내지 M14에 대응하고, 제1 커패시터(C1) 및 제2 커패시터(C2)는 각각 제3 커패시터(C3) 및 제4 커패시터(C4)에 대응한다.
실시 형태에 따라서 첫 번째 시프트 레지스터(SR1)의 제1 구동 회로(D1-SR1) 또는 제2 구동 회로(D2-SR1) 각각은 중간 출력단과 제1 전원전압(VGH) 사이에 소정의 제5 커패시터(C5) 또는 제6 커패시터(C6)를 더 포함할 수 있다.
첫 번째 시프트 레지스터(SR1)의 버퍼 회로(B-SR1)는 제1 구동 회로(D1-SR1)에서 전달되는 제1 중간출력신호(up[1]) 또는 제2 구동 회로(D2-SR1)에서 전달되는 제2 중간출력신호(dn[1])에 대응하여 출력신호(out[1])를 생성한다.
상기 버퍼 회로(B-SR1)는 트랜지스터 M15 내지 M21과 제7 커패시터(C7) 및 제8 커패시터(C8)를 포함한다.
트랜지스터 M15은 제1 중간출력신호단자(UP)에 연결되어 제1 중간출력신호(up[1])를 전달받는 게이트 전극, 고전위의 제1 전원전압(VGH)에 연결된 소스 전극, 및 노드 N5에 연결된 드레인 전극을 포함한다. 트랜지스터 M15은 턴 온 될 때 고전위의 제1 전원전압(VGH)의 전압을 노드 N5에 전달하여 트랜지스터 M20의 스위칭 동작을 오프 시킨다.
트랜지스터 M16은 제1 중간출력신호단자(UP)에 연결되어 제1 중간출력신호(up[1])를 전달받는 게이트 전극, 저전위의 제2 전원접압(VGL1)에 연결된 소스 전극, 및 노드 N6에 연결된 드레인 전극을 포함한다. 트랜지스터 M16은 턴 온 될 때 저전위의 제2 전원전압(VGL1)의 전압을 노드 N6에 전달하여 트랜지스터 M19의 스위칭 동작을 턴 온 시킨다.
트랜지스터 M17은 제2 중간출력신호단자(DN)에 연결되어 제2 중간출력신호(dn[1])를 전달받는 게이트 전극, 상기 제2 전원접압(VGL1)보다 더 낮은 전압의 제3 전원전압(VGL2)에 연결된 소스 전극, 및 트랜지스터 M18의 게이트 전극 및 트랜지스터 M20의 게이트 전극이 연결된 노드 N5에 연결된 드레인 전극을 포함한다. 따라서, 트랜지스터 M17은 턴 온 될 때 저전위의 제3 전원전압(VGL2)의 전압을 노드 N5에 인가하고, 트랜지스터 M18 및 트랜지스터 M20 각각을 턴 온 시킨다.
상기 트랜지스터 M18은 트랜지스터 M17의 드레인 전극에 연결된 게이트 전극, 고전위의 제1 전원접압(VGH)에 연결된 소스 전극, 및 노드 N6에 연결된 드레인 전극을 포함한다.
한편, 트랜지스터 M19는 트랜지스터 M18의 드레인 전극 및 트랜지스터 M16의 드레인 전극이 연결된 노드 N6에 연결된 게이트 전극, 고전위의 제1 전원접압(VGH)에 연결된 소스 전극, 및 출력단자(OUT) 및 트랜지스터 M20의 드레인 전극이 공통으로 연결된 접점에 연결된 드레인 전극을 포함한다. 따라서, 트랜지스터 M19는 턴 온 될 때 고전위의 제1 전원접압(VGH)의 전압값을 출력신호(out[1])의 전압 레벨로 출력한다. 즉, 트랜지스터 M19이 턴 온 될 때 출력신호(out[1])의 펄스 상태는 하이 레벨이다.
트랜지스터 M20은 트랜지스터 M15의 드레인 전극 및 트랜지스터 M21의 드레인 전극이 연결된 노드 N5에 연결된 게이트 전극, 저전위의 제2 전원접압(VGL1)에 연결된 소스 전극, 및 출력단자(OUT) 및 트랜지스터 M19의 드레인 전극이 연결된 접점에 연결된 드레인 전극을 포함한다. 따라서, 트랜지스터 M20은 턴 온 될 때 저전위의 제2 전원접압(VGL1)의 전압값을 출력신호(out[1])의 전압 레벨로 출력한다. 즉, 트랜지스터 M20이 턴 온 될 때 출력신호(out[1])의 펄스 상태는 로우 레벨이다.
트랜지스터 M21은 노드 N6에 연결된 게이트 전극, 제1 전원접압(VGH)에 연결된 소스 전극, 및 노드 N5에 연결된 드레인 전극을 포함한다.
트랜지스터 M21은 턴 온 될 때 제1 전원접압(VGH)의 하이 레벨 전압을 노드 N5를 통해 트랜지스터 M20의 게이트 전극에 전달하므로 트랜지스터 M20의 오프 동작을 더욱 안정적으로 유지시킨다. 이로 인해 출력단에서 출력되는 최종 출력 신호(out[1])의 하이 레벨의 펄스를 소정의 시간 동안 안정적으로 유지하는 역할을 하게 된다.
또한 제7 커패시터(C7)의 일단은 고전위의 제1 전원접압(VGH)에 연결되고, 타단은 트랜지스터 M19 및 M21의 게이트 전극의 공통 노드인 노드 N6에 연결된다.
제8 커패시터(C8)는 트랜지스터 M20의 게이트 전극과 드레인 전극 사이를 다이오드 연결하고 트랜지스터 M20에 전달되는 전압을 임시 저장한다.
도 3a에서 제1 구동 회로(D1-SR1)의 제1 개시 신호(flmup)와 제1 클럭신호(clk1)가 동기되어 로우 레벨 펄스로 입력되면, 제2 커패시터(C2)가 저전압으로 충전되어 트랜지스터 M2가 턴 온 된다. 또한, 트랜지스터 M5가 턴 온 되어 하이 레벨의 제1 전원전압(VGH)를 트랜지스터 M1에 전달하여 오프시킨다. 트랜지스터 M2가 턴 온 된 상태이므로, 제2 클럭신호(clk2)의 전압 레벨이 로우가 되면 제1 중간출력신호(up[1])가 로우 레벨이 되고, 그 후에 제2 클럭신호(clk2)의 전압 레벨이 하이가 되면 하이 레벨로 출력된다. 그 후 제3 클럭신호(clk3)의 전압 레벨이 로우가 되면 트랜지스터 M7이 턴 온 되어 트랜지스터 M3 및 M4를 통해 노드 N1에 고전위의 제1 전원전압(VGH)을 인가하여 제2 커패시터(C2)를 방전시키고, 그 이후에 제1 중간출력신호(up[1])의 출력을 제2 클럭신호(clk2)에 영향 없이 계속 하이로 유지시킨다.
마찬가지로 제2 구동 회로(D2-SR1)에서 제2 개시 신호(flmdn)와 제3 클럭신호(clk3)가 동기되어 로우 레벨 펄스로 입력되면, 제4 커패시터(C4)가 저전압으로 충전되어 트랜지스터 M9가 턴 온 되고, 트랜지스터 M12가 턴 온 되어 하이 레벨의 제1 전원전압(VGH)을 트랜지스터 M8에 전달하여 오프시킨다. 따라서 제1 클럭신호(clk1)의 전압 레벨이 로우가 되면 제2 중간출력신호(dn[1])가 로우 레벨이 되고, 그 후에 제1 클럭신호(clk1)의 전압 레벨이 하이가 되면 하이 레벨로 출력된다. 그 후 제2 클럭신호(clk2)의 전압 레벨이 로우가 되면 트랜지스터 M14가 턴 온 되어 트랜지스터 M10 및 M11을 통해 노드 N3에 고전위의 제1 전원전압(VGH)을 인가하여 제4 커패시터(C4)를 방전시키고, 그 후의 제2 중간출력신호(dn[1])의 출력을 제1 클럭신호(clk1)에 영향 없이 계속 하이로 유지시킨다.
버퍼 회로(B-SR1)에서는 제1 중간출력신호(up[1])가 로우 일 때 트랜지스터 M15 및 M16의 턴 온으로 인해, 트랜지스터 M20이 턴 오프되고, 트랜지스터 M19 및 M21이 각각 턴 온 되어, 제1 전원전압(VGH)에 따라 출력신호(out[1])를 하이 레벨로 출력하게 된다.
이때 트랜지스터 M21의 턴 온으로 인해 제1 전원전압(VGH)의 고전위 전압이 트랜지스터 M20의 게이트 전극에 인가됨으로써, 출력신호(out[1])가 하이 일 때 트랜지스터 M20의 턴 오프를 장시간 유지시키는 역할을 할 수 있다. 즉, 트랜지스터 M20의 누설 전류(Off current)가 높더라도 트랜지스터 M21에 의해 동작이 가능하여 동작 마진이 증가하고 구동 장치의 수율이 향상된다. 본 발명의 구동 회로에 따르면 출력신호의 하이 레벨이 소정의 기간 동안 정확하게 장시간 유지될 수 있다.
한편, 버퍼 회로(B-SR1)에서 제2 중간출력신호(dn[1])가 로우 일 때, 트랜지스터 M17의 턴 온으로 인해, 트랜지스터 M20의 게이트 전극에 제2 전원전압(VGL1)보다 더 낮은 전압의 제3 전원전압(VGL2)이 인가되어 턴 온 된다. 또한 동시에 트랜지스터 M18이 턴 온 되어 제1 전원전압(VGH)을 트랜지스터 M19의 게이트 전극에 인가하여 턴 오프 시킨다.
따라서 출력신호(out[1])는 트랜지스터 M20를 통해 제2 전원전압(VGL1)의 저전위 전압이 전달되어 로우 레벨로 출력된다.
즉, 구동 장치에서 출력되는 로우 레벨의 주기를 설정하기 위하여 본 발명에서는 제2 구동 회로(D2-SR1)의 구동을 제어하여 제2 중간출력신호(dn[1])를 로우 레벨로 출력한다.
상기 제3 전원전압(VGL2)의 전압값은 특별히 제한되지 않으며 제2 전원전압(VGL1)보다 더 낮은 전압값을 가지면 족할 것이지만, 바람직하게는 다음과 같은 조건을 가질 수 있다.
VGL2 < VGL1 - 2Vth
상기 조건식에서 Vth는 출력단과 연결된 트랜지스터의 문턱 전압값을 의미한다. 본 실시 예에서는 트랜지스터 M20의 문턱 전압값이다.
본 발명의 구동 회로는 제2 전원전압(VGL1)보다 더 낮은 전압의 제3 전원전압(VGL2)을 추가함으로써 트랜지스터 M20의 소스 전극 전압보다 게이트 전극 전압을 더 낮게 하여 출력 전압을 안정적으로 유지할 수 있다. 따라서 트랜지스터의 동작 마진을 크게 개선할 수 있고 본 발명의 구동 장치를 이용하는 표시 장치의 수율을 향상시킬 수 있다.
도 3b의 두 번째 시프트 레지스터(103)에서, 제1 구동 회로(D1-SR2)의 제1 입력신호단자(INU)로 첫 번째 시프트 레지스터(100)의 제1 구동 회로에서 출력된 제1 중간출력신호(up[1])가 전달된다. 이때 제1 입력 신호로 전달되는 제1 중간출력신호(up[1])는 제1 클럭신호단자(CLK1)에 입력되는 제2 클럭신호(clk2)에 동기된다. 그러면 두 번째 시프트 레지스터(SR2)의 제1 구동 회로(D1-SR2)는 제1 중간출력신호(up[2])를 생성한다.
마찬가지 방식으로, 두 번째 시프트 레지스터(103)에서, 제2 구동 회로(D2-SR2)의 제2 입력신호단자(IND)로 첫 번째 시프트 레지스터(100)의 제2 구동 회로에서 출력된 제2 중간출력신호(dn[1])가 전달된다. 이때 제2 입력 신호로 전달되는 제2 중간출력신호(dn[1])는 제3 클럭신호단자(CLK3)에 입력되는 제1 클럭신호(clk1)에 동기된다. 그러면 두 번째 시프트 레지스터(SR2)의 제2 구동 회로(D2-SR2)는 제2 중간출력신호(dn[2])를 생성한다.
상기 생성된 제1 중간출력신호(up[2]) 또는 제2 중간출력신호(dn[2])에 응답하여 두 번째 시프트 레지스터(103)의 버퍼 회로(B-SR2)는 출력신호(out[2])를 생성한다. 이하 도 3b의 구체적인 회로 구성은 도 3a에서 설명한 바와 같으므로 생략하기로 한다.
이하에서는 도 4의 구동 타이밍도에 의해 도 3에 도시된 구동 장치의 구동을 설명하기로 한다.
도 4의 구동 타이밍도는 첫 번째 단의 시프트 레지스터(100)에서 시작하여 순차로 출력되는 구동 장치의 출력신호 파형의 일 실시 예를 나타낸 것이다. 도 3의 회로도에 도시된 트랜지스터는 피모스 트랜지스터를 일례로 하였으므로 도 4의 신호 파형은 로우 레벨 펄스를 기준으로 동작한다. 그러나 이는 하나의 실시 예일 뿐이며 이에 제한되는 것은 아니다.
도 4에서 본 발명의 구동 장치에 입력되는 제1 클럭신호(clk1), 제2 클럭신호(clk2), 및 제3 클럭신호(clk3)는 소정의 주기로 반복되는 로우 레벨의 펄스를 가진다.
상기 소정의 주기는 2 수평주기(3H)이지만 이에 제한되는 것은 아니다.
제1 클럭신호(clk1), 제2 클럭신호(clk2), 및 제3 클럭신호(clk3) 각각은 서로 1/3 주기(1H)만큼의 위상 차를 가진다.
도 4를 참조하면, 먼저 시점 t1에서 제1 클럭신호(clk1)와 제1 개시 신호(flmup)가 동기되어 로우 레벨로 첫 번째 시프트 레지스터(100)의 제1 구동 회로(D1-SR1)에 전달된다. 그러면 트랜지스터 M2가 턴 온 되고 동시에 제1 전원전압(VGH)이 전달된 트랜지스터 M1이 턴 오프 된다. 또한 제2 클럭신호(clk2)의 펄스 레벨에 따라 제1 중간출력신호(up[1])가 출력된다. 따라서 시점 t2에서 로우 레벨의 제1 중간출력신호(up[1])가 출력된다. 그러면 상술한 바와 같이 로우 레벨의 제1 중간출력신호(up[1])가 버퍼 회로(B-SR1)에 전달되어 트랜지스터 M15, M16을 턴 온 시켜 트랜지스터 M20을 제1 전원전압(VGH)의 고전위 전압에 의해 오프시키고, 동시에 트랜지스터 M19를 통해 제1 전원전압(VGH)의 하이 레벨 전압을 첫 번째 시프트 레지스터의 출력신호(out[1])로 발생시킨다.
이때 노드 N6에 전달된 제2 전원전압(VGL2)의 저전위 전압에 의해트랜지스터 M21이 동시에 턴 온 됨으로써, 트랜지스터 M20의 게이트 전극의 전압을 제1 전원전압(VGH)의 고전위 전압으로 유지하여 T1 기간 동안 출력신호(out[1])를 하이 레벨로 안정적으로 유지한다.
이로 인해 누설 전류가 높은 트랜지스터인 경우라도 안정적으로 구동 장치를 동작시킬 수 있다.
T1 기간 동안 출력신호(out[1])가 하이 레벨을 유지하다가, 시점 t5에 첫 번째 시프트 레지스터(100)의 제2 구동 회로(D2-SR1)로 제3 클럭신호(clk3)와 제2 개시 신호(flmdn)가 동기되어 로우 레벨로 전달된다. 그러면, 시점 t6에서 로우 레벨의 제2 중간출력신호(dn[1])가 출력된다. 로우 레벨의 제2 중간출력신호(dn[1])가 버퍼 회로(B-SR1)에 전달되어 트랜지스터 M17을 턴 온 시켜 트랜지스터 M18, M20을 스위칭 온 시킨다. 그러면 하이 레벨의 제1 전원전압(VGH)을 출력신호(out[1])로 출력시키던 트랜지스터 M19를 턴 오프 시키고, 턴 온 된 트랜지스터 M20에 의해 로우 레벨의 제2 전원전압(VGL1)을 출력신호(out[1])로 발생시킨다.
첫 번째 단의 출력 신호(out[1])의 주기(T1)는 시점 t2 내지 시점 t6의 기간이며, 입력되는 클럭신호들의 주기를 조정하여 출력 신호의 듀티비를 제어할 수 있다.
이어서 다음 단의 시프트 레지스터들이 반복적으로 구동하여 순차적으로 출력신호들을 발생시킨다.
즉, 첫 번째 단의 시프트 레지스터(100)(도 3a)의 제1 구동 회로(D1-SR1)의 제1 입력 신호는 제1 개시 신호(flmup)이지만, 다음 단인 두 번째 단의 시프트 레지스터(103)(도 3b)의 제1 입력 신호는 첫 번째 시프트 레지스터에서 출력된 제1 중간출력신호(up[1])이다. 제1 중간출력신호(up[1])는 시점 t2에 두 번째 시프트 레지스터(103)의 제1 구동 회로의 제1 입력신호단자(INU)에 전달된다. 이때 제1 클럭신호단자(CLK1)에 입력되는 제2 클럭 신호(clb2)에 동기되어 전달된다. 그러면 시점 t3에서 제3 클럭신호(clk3)의 펄스 레벨에 따라 제1 중간출력신호(up[2])가 출력된다. 이어서 제3 클럭신호(clk3)의 로우 레벨에 따라 전달된 제1 중간출력신호(up[2])를 입력받은 버퍼 회로(B-SR2)가 시점 t3에 두 번째 단의 출력신호(out[2])를 하이 레벨로 생성한다.
한편, 시점 t6에 두 번째 단의 시프트 레지스터(103)의 제2 입력신호단자(IND)는 제2 입력 신호로서 첫 번째 시프트 레지스터(100)에서 출력된 제2 중간출력신호(dn[1])를 전달받는데, 이때 제3 클럭신호단자(CLK3)에 입력되는 제1 클럭 신호(clb1)에 동기된다. 그러면 시점 t7에서 제2 클럭신호(clk2)의 펄스 레벨에 따라 제2 중간출력신호(dn[2])가 출력된다. 이어서 제2 클럭신호(clk2)의 로우 레벨에 따라 전달된 제2 중간출력신호(dn[2])를 입력받은 버퍼 회로(B-SR2)가 시점 t7에 두 번째 단의 출력신호(out[2])를 로우 레벨로 생성한다.
두 번째 시프트 레지스터(103)의 출력 신호(out[2])는 시점 t3에 제3 클럭 신호(clk3)에 응답하여 하이 상태로 전환되었다가 시점 t7에 제2 클럭 신호(clk2)에 응답하여 로우 상태로 전환된다. 이어서 클럭신호들의 위상차(1H)만큼 순차적으로 각 시프트 레지스터의 출력신호들이 생성된다.
출력 신호들의 주기는 클럭신호들의 주기와 클럭신호 상호 간의 위상 차를 조정함에 따라 제어할 수 있으므로 본 발명에 따르면 듀티비 조절이 자유로운 구동 장치를 제공할 수 있다.
또한 대형 패널의 표시 장치에서 요구되는 다양한 구동 타이밍의 구현이 가능할 수 있으므로 주사 구동부 및 발광 제어 구동부에 탄력적으로 적용할 수 있다.
도 5는 도 1에 도시된 주사 구동부 또는 발광 제어 구동부의 다른 일 실시 예를 개략적으로 나타낸 블록도이고, 도 6과 도 7은 각각 그에 따른 다양한 회로도를 나타낸 것이다.
도 5 내지 도 7의 실시 예에 따른 발광 제어 구동부는 동시 발광 모드 또는 순차 발광 모드를 동시에 구현할 수 있는 표시 장치에 적용 가능한 발광 제어 신호를 생성할 수 있다.
도 5의 블록도는 상기 도 2와 크게 다르지 않는데, 구동 장치의 각 시프트 레지스터가 입력신호단자를 적어도 하나 이상 더 포함할 수 있다.
구체적으로 도 5에 개시된 각각의 시프트 레지스터는 제1 제어 신호(esr)를 입력 받는 제1 제어신호단자(ESR)와 제2 제어 신호(ess)를 입력 받는 제2 제어신호단자(ESS)를 포함할 수 있다. 도 5에는 도시되지 않았으나, 상기 제1 제어신호단자(ESR)와 제2 제어신호단자(ESS)는 각 시프트 레지스터의 버퍼 회로에 구성된다.
구동 회로를 구성하는 복수의 시프트 레지스터는 이들 제1 제어 신호(esr) 및 제2 제어 신호(ess)에 응답하여 복수의 출력신호를 동시에 생성하거나 또는 순차로 생성할 수 있다.
도 6과 도 7의 회로도는 도 5의 구동 장치에 있어서, 설명의 편의상 첫 번째 단에 해당하는 시프트 레지스터(200)를 도시한 것으로서, 이하 단의 시프트 레지스터들의 입출력 신호에 대한 상호 관계는 이미 설명된 바와 같다.
도 6과 도 7은 특히 3차원 입체영상 표시 장치에 적용될 수 있는 발광 제어 구동부(40)의 회로에 대한 것으로서, 3D 구현을 위한 동시 발광 또는 순차 발광이 가능하다. 동시 발광 모드는 표시부(10)에 포함된 모든 화소가 저장된 데이터 신호에 따라 한꺼번에 발광할 수 있도록 발광 제어 신호의 온 전압 레벨과 오프 전압 레벨을 제어하는 것이다.
도 6과 도 7을 참조하면, 첫 번째 시프트 레지스터(SR1)의 제1 구동 회로(D1-SR1) 또는 제2 구동 회로(D2-SR1)의 구조와 동작은 도 3a의 회로도와 유사하다.
도 6은 버퍼 회로(B-SR1)의 구조와 동작을 달리 제안한 것으로서, 제어신호단자를 추가하고 상기 제어신호단자에 소정의 제어 신호를 입력한다.
구체적으로 도 6의 버퍼 회로(B-SR1)는 제1 전원전압(VGH)과 트랜지스터 A23의 게이트 단자 사이에 트랜지스터 A18을 추가한다. 즉, 트랜지스터 A18은 제1 제어 신호(esr)가 전달되는 제1 제어신호단자(ESR)에 연결된 게이트 전극, 제1 전원전압(VGH)에 연결된 소스 전극, 및 트랜지스터 A23의 게이트 단자가 연결된 노드 N15에 연결된 드레인 전극을 포함한다.
또한, 제2 전원전압(VGL1), 및 트랜지스터 A21, A22의 게이트 전극과 트랜지스터 A16의 드레인 전극이 연결된 노드 N16 사이에 트랜지스터 A19를 더 포함한다. 즉, 트랜지스터 A19는 제1 제어 신호(esr)가 전달되는 제1 제어신호단자(ESR)에 연결된 게이트 전극, 제2 전원전압(VGL1)에 연결된 소스 전극, 및 노드 N16에 연결된 드레인 전극을 포함한다.
트랜지스터 A18 및 트랜지스터 A19는 모두 게이트 전극에 제1 제어신호(esr)를 입력 받고, 제1 제어 신호(esr)가 상기 트랜지스터 A18 및 A19의 스위칭 동작을 제어하게 된다.
즉, 제1 제어 신호(esr)가 로우 레벨로 인가되는 동안 트랜지스터 A18 및 트랜지스터 A19는 모두 턴 온 되어 트랜지스터 A23을 턴 오프 시키고, 동시에 트랜지스터 A21 및 A22를 턴 온 시켜서 출력신호(out[1])를 하이 레벨로 유지한다. 이때 트랜지스터 A23의 오프 커런트가 높아도 트랜지스터 A21를 통해 트랜지스터 A23의 게이트 전극에 전달되는 하이 레벨의 전압으로 인해 상기 하이 레벨의 출력 신호(out[1])가 안정적으로 생성된다.
한편, 제1 제어 신호(esr)가 하이 레벨로 인가되면, 트랜지스터 A18 및 트랜지스터 A19는 모두 턴 오프 되므로, 버퍼 회로(B-SR1)가 제1 구동 회로(D1-SR1) 및 제2 구동 회로(D2-SR1)에서 각각 공급되는 제1 중간출력신호(up[1])와 제2 중간출력신호(dn[1])의 로우 레벨일 때 각각 하이 레벨과 로우 레벨로 출력신호(out[1])를 생성한다.
따라서, 도 6의 실시 예와 같은 구동 장치 회로가 적용된 발광 제어구동부(40)는 제1 제어 신호(esr)를 로우 레벨로 유지하는 동안 하이 레벨의 펄스의 발광 제어 신호를 한꺼번에 출력하여 모든 화소에 전달하므로 데이터 신호가 기입되는 동안 화소의 발광을 억제할 수 있다. 본 발명의 실시 예에서는 표시 장치의 화소(60)의 구성 트랜지스터가 피모스(PMOS)인 경우 발광을 억제하기 위해 하이 레벨의 발광 제어 신호를 생성하는 회로를 제안한 것이나, 이에 반드시 한정되지 않고, 화소의 구성 트랜지스터의 유형에 따라 다른 회로 설계의 실시 예가 성립될 수 있음은 물론이다.
한편 도 6의 실시 예에 따른 발광 제어 구동부(40)는 제1 제어 신호(esr)를 하이 레벨로 유지하는 동안, 본 발명의 구동 장치의 구동 과정을 따라 듀티비가 조절된 발광 제어 신호들을 순차로 출력한다.
도 6의 실시 예와 다른 실시 예로서, 순차 발광 모드와 동시 발광 모드에 모두 적용할 수 있는 발광 제어 신호를 생성하는 발광 제어 구동부(40)를 도 7에 도시하였다.
도 7 역시 버퍼 회로(B-SR1)의 구조와 동작을 달리 제안한 것이므로 도 3의 실시 예에 따른 제1 및 제2 구동 회로와 결합하여 시프트 레지스터를 구성할 수 있다.
도 7의 실시 예에서 버퍼 회로(B-SR1)는 도 3의 회로도와 비교하여 버퍼 회로(B-SR1)에 트랜지스터를 4개 더 포함한다.
즉, 제1 전원전압(VGH)과 트랜지스터 B25의 게이트 단자가 연결된 노드 N25 사이에 트랜지스터 B18을 추가한다. 구체적으로 트랜지스터 B18은 제1 제어 신호(esr)가 전달되는 제1 제어신호단자(ESR)에 연결된 게이트 전극, 제1 전원전압(VGH)에 연결된 소스 전극, 및 노드 N25에 연결된 드레인 전극을 포함한다.
제2 전원전압(VGL1), 및 트랜지스터 B23, B24의 게이트 전극과 트랜지스터 B16의 드레인 전극이 공통으로 연결된 노드 N26 사이에 트랜지스터 B19를 추가한다. 구체적으로 트랜지스터 B19는 제1 제어 신호(esr)가 전달되는 제1 제어신호단자(ESR)에 연결된 게이트 전극, 제2 전원전압(VGL1)에 연결된 소스 전극, 및 노드 N26에 연결된 드레인 전극을 포함한다.
제1 전원전압(VGH)과 상기 노드 N26 사이에 트랜지스터 B20을 포함한다. 구체적으로 트랜지스터 B20은 제2 제어 신호(ess)가 전달되는 제2 제어신호단자(ESS)에 연결된 게이트 전극, 제1 전원전압(VGH)에 연결된 소스 전극, 및 노드 N26에 연결된 드레인 전극을 포함한다.
또한, 제2 전원전압(VGL1)과 상기 노드 N25 사이에 트랜지스터 B21을 추가한다. 구체적으로 트랜지스터 B21은 제2 제어 신호(ess)가 전달되는 제2 제어신호단자(ESS)에 연결된 게이트 전극, 제2 전원전압(VGL1)에 연결된 소스 전극, 및 노드 N25에 연결된 드레인 전극을 포함한다.
다른 실시 예로서, 상기 트랜지스터 B21의 소스 전극은 상기 제2 전원전압(VGL1)보다 낮은 전압값을 가지는 제3 전원전압(VGL2)에 연결될 수 있다.
상기 트랜지스터 B18 및 B19 각각은 게이트 전극에 제1 제어 신호(esr)를 입력 받고, 트랜지스터 B20 및 B21 각각은 게이트 전극에 제2 제어 신호(ess)를 입력 받는다.
표시부(10)의 동시 또는 순차 발광 모드에 따라 상기 제1 제어 신호(esr) 및 제2 제어 신호(ess)를 조절하여 트랜지스터 B18, B19, B20 및 B21의 스위칭 동작을 제어하게 된다.
구체적인 구동 과정은 도 8의 타이밍도와 함께 설명한다.
도 8은 도 7의 일 실시 예에 따른 구동 회로가 적용된 발광 제어 구동부(40)의 구동 타이밍도로서, 순차 발광 모드<1>인 경우와 동시 발광 모드<2>인 경우의 타이밍도이다.
도 8의 신호 타이밍에 따라 출력되는 발광 제어 구동부(40)의 출력신호는 발광 제어 신호로서 표시부(10)의 화소를 구성하는 트랜지스터가 피모스 트랜지스터인 경우 비발광시 하이 레벨의 펄스이고 발광시 로우 레벨의 펄스로 전달된다.
따라서, 순차 발광 모드<1>인 경우 발광 제어 구동부(40)는 첫 번째 화소 라인에 전달되는 발광 제어 신호(EM[1])부터 마지막 화소 라인에 전달되는 발광 제어 신호(EM[n])까지 소정의 기간만큼 위상 차이를 두면서 순차적으로 발광 제어 신호를 발생시킨다.
이미 도 3의 회로도에서 설명하였듯이, 시점 a1에서 제1 클럭신호(clk1)와 제1 개시 신호(flmup)가 동기되어 발광 제어 구동부에 전달되고 트랜지스터 B2를 턴 온 시킨다. 그러면, 제2 클럭신호(clk2)가 로우 레벨이 되는 시점 a2에 제1 중간출력신호(up[1])가 로우 레벨이 되어 버퍼 회로(B-SR1)로 입력되고, 발광 제어 구동부(40)는 첫 번째 화소 라인에 전달되는 발광 제어 신호(EM[1])를 하이 상태로 출력시킨다. 발광 제어 신호(EM[1])의 하이 레벨 전압은 피모스 트랜지스터로 구성된 화소를 비발광시키므로 PE1 기간 동안 화소에 인가된 데이터 전압에 따른 발광이 수행되지 않는다.
그 후 소정의 시간(PE1)이 경과된 후, 시점 a5에서 제3 클럭신호(clk3)와 제2 개시 신호(flmdn)가 동기되어 로우 레벨로 전달되면, 트랜지스터 B7을 턴 온 시킨다. 그러면, 제1 클럭신호(clk1)가 로우 레벨이 되는 시점 a6에 제2 중간출력신호(dn[1])가 로우 레벨이 되어 버퍼 회로(B-SR1)로 입력되고, 발광 제어 구동부(40)는 첫 번째 화소 라인에 전달되는 발광 제어 신호(EM[1])를 로우 상태로 출력시킨다.
시점 a2에서 시프트 레지스터의 제1 구동 회로에서 생성된 제1 중간출력신호(up[1])가 제2 클럭신호(clk2)에 의해 로우 펄스로 다음 두 번째 단의 시프트 레지스터의 제1 구동 회로에 전달되는 한편, 시점 a6에서 시프트 레지스터의 제2 구동 회로에서 생성된 제2 중간출력신호(dn[1])가 제1 클럭신호(clk1)에 의해 로우 펄스로 다음 두 번째 단의 시프트 레지스터의 제2 구동 회로에 전달되는 방식으로 순차적으로 발광 제어 신호가 생성된다.
이때 각 단의 시프트 레지스터에 포함된 버퍼 회로에 입력되는 제1 제어 신호(esr) 및 제2 제어 신호(ess)는 하이 레벨의 펄스로 유지되므로 구동 과정에서 관련 트랜지스터 B18, B19, B20 및 B21를 턴 오프 시킨다. 따라서, 순차 발광 모드에서는 개시 신호들 또는 클럭신호들의 주기나 펄스 조절로 출력되는 발광 제어 신호의 듀티비를 조정할 수 있다.
한편, 비순차 발광 모드 또는 동시 발광 모드<2>인 경우, 발광 제어 구동부(40)는 모든 화소 라인에 전달되는 발광 제어 신호(EM[1]~[n])를 동일하게 생성하여 전달한다. 즉, 발광 제어 신호(EM[1]~[n])를 전달받은 표시부(10)의 모든 화소가 비발광 기간(SPEN)에는 발광이 억제되다가 발광 기간(SPEE)에 한꺼번에 발광되어 디스플레이된다.
이러한 발광 제어 신호(EM[1]~[n])를 출력하기 위한 본 발명의 발광 제어 구동부(40)의 구동 제어는 시프트 레지스터의 버퍼 회로에서 이루어진다.
즉, 제1 개시 신호(flmup) 및 제2 개시 신호(flmdn)가 모두 하이 상태로 유지되어 시프트 레지스터의 제1 구동 회로와 제2 구동 회로가 동작하지 않는다. 따라서, 출력되는 발광 제어 신호는 제1 제어 신호(esr)와 제2 제어 신호(ess)에 의해 조절된다.
즉, 시점 a1에서 제1 제어 신호(esr)가 로우 레벨로 천이하면 트랜지스터 B18, 트랜지스터 B19가 턴 온 된다. 그러면, 트랜지스터 B18에 의해 고전위의 제1 전원전압(VGH)이 트랜지스터 B25에 전달되어 턴 오프시키고, 트랜지스터 B19에 의해 저전위의 제2 전원전압(VGL1)이 트랜지스터 B23 및 B24에 전달되어 턴 온 시킨다.
트랜지스터 B24는 제1 전원전압(VGH)의 하이 레벨 전압을 모든 화소 라인에 인가되는 발광 제어 신호(EM[1]~[n])의 전압으로 출력하고, 트랜지스터 B23은 제1 전원전압(VGH)의 하이 레벨 전압을 트랜지스터 B25에 전달하여 트랜지스터 B25의 오프 커런트가 높더라도 안정적으로 회로가 동작하여 하이 전압 레벨의 발광 제어 신호(EM[1]~[n])를 생성하도록 기능한다.
전체 발광 제어 신호(EM[1]~[n])는 시점 a1부터 하이 상태를 유지하다가, 시점 a3에서 제1 제어 신호(esr)가 하이 레벨로 천이한 후 시점 a4에서 제2 제어 신호(ess)가 로우 상태로 천이하게 될 때, 로우 상태로 하강한다.
즉, 시점 a4에서 제2 제어 신호(ess)가 로우 상태로 트랜지스터 B20 및 B21에 전달되면 각각 턴 온 된다. 트랜지스터 B20의 턴 온에 의해 고전위의 제1 전원전압(VGH)이 트랜지스터 B23 및 B24를 턴 오프시킨다.
트랜지스터 B21의 턴 온에 의해 저전위의 제2 전원전압(VGL1) 또는제2 전원전압(VGL1)보다 더 낮은 전압을 가지는 제3 전원전압(VGL2)이 트랜지스터 B25에 전달되어 저전위 레벨로 전체 발광 제어 신호(EM[1]~[n])를 로우 상태로 출력한다.
따라서 제1 제어 신호(esr) 및 제2 제어 신호(ess)의 주기 또는 펄스 상태를 제어함에 따라 전체 발광 제어 신호(EM[1]~[n])의 듀티비가 제어될 수 있다.
시점 a2부터 시점 a4까지의 기간은 전체 발광 제어 신호(EM[1]~[n])가 하이 상태로 출력되어 표시부(10)의 모든 화소가 비발광 상태이므로 비발광 기간(SPEN)이다.
시점 a4에서 전체 발광 제어 신호(EM[1]~[n])가 로우 상태로 전달되어 모든 화소가 발광하게 되는데 로우 상태가 유지되는 기간은 발광 기간(SPEE)이 된다.
본 발명의 구동 장치에 관한 상기 실시 예들은 하나의 실시 형태이며 반드시 이에 제한되는 것은 아니며, 본 발명의 구동 회로에서 출력단에 연결된 트랜지스터가 오프 커런트가 증가하여도 안정적으로 구동할 수 있도록 추가된 트랜지스터(이하, 안정화 트랜지스터)를 포함하는 구동 장치의 회로라면 다양한 실시 형태로 변경 가능할 것이다.
또한 트랜지스터의 동작 마진을 크게 하기 위하여, 출력단에 연결된 트랜지스터의 게이트 전극에 인가되는 전압을 소스 전극에 인가되는 전압보다 더 낮도록 저전위의 공급 전원을 분리시키는 회로 구성을 포함하는 다른 다양한 실시 형태로 적용 가능하다.
일반적으로 구동 장치를 구성하는 박막 트랜지스터는 시간이 경과함에 따라 점차 오프 상태에서 발생하는 누설 전류가 증가하는데, 이렇게 오프 커런트가 높은 박막 트랜지스터를 포함한 구동 장치에서도 본 발명의 구동 장치는 동작이 가능하고 동작마진이 개선되어, 구동 장치를 포함하는 표시 장치의 수율을 증가시킨다.
도 9는 본 발명의 일 실시 예에 따른 구동 장치에서 출력된 신호 파형의 개선 과정을 나타내는 시뮬레이션 그래프이다.
도 9를 참조하면 구동 장치의 회로에 본 발명의 특징적인 구성 요소를 추가함에 따라 출력되는 구동 신호의 파형이 안정적이고 신뢰성이 높도록 발생되는 것을 알 수 있다.
dc1은 오프 커런트가 높은 트랜지스터를 포함한 구동 장치에서 출력되는 구동 신호로서, 하이 상태가 오래 지속되지 않고, 로우 상태 역시 낮은 전압 레벨로 지속적으로 유지되지 못하는 불안정한 파형의 모습이다.
그러나, 본 발명과 같이, 구동 회로의 출력단에 연결된 트랜지스터의게이트 전극에 안정화 트랜지스터를 더 추가하는 경우, dc 2에서 보듯이 구동 회로에서 출력되는 신호의 하이 상태가 목적하는 기간 동안 유지됨을 알 수 있다.
그 이유는 상기 실시 예에서 설명했던 바와 같이, 상기 안정화 트랜지스터가 출력단에 연결된 트랜지스터의 오프 상태를 더욱 안정적으로 유지시키기 때문에 상기 출력단을 통해 하이 레벨의 전압이 안정적으로 공급되어 출력되는 것이다.
또한 안정화 트랜지스터를 부가한 본 발명의 구동 장치에 공급되는 저전위의 전원전압을 분리하는 경우, 구동 장치의 출력단에 연결된 트랜지스터의 게이트 전극에 인가되는 저전위 전원전압이 소스 전극에 인가되는 저전위 전원전압보다 낮아지므로, 상기 출력단에 연결된 트랜지스터의 전압차(Vgs)를 안정적으로 유지한다. 그로 인해 dc 2의 출력 신호 파형은 하이 상태가 장기간 안정적으로 유지됨과 동시에 로우 상태인 경우 낮은 레벨의 전압이 유지되고 있음을 알 수 있다.
이상 본 발명의 구체적 실시형태와 관련하여 본 발명을 설명하였으나 이는 예시에 불과하며 본 발명은 이에 제한되지 않는다. 당업자는 본 발명의 범위를 벗어나지 않고 설명된 실시형태를 변경 또는 변형할 수 있으며, 이러한 변경 또는 변형도 본 발명의 범위에 속한다. 또한, 명세서에서 설명한 각 구성요소의 물질은 당업자가 공지된 다양한 물질로부터 용이하게 선택하여 대체할 수 있다. 또한 당업자는 본 명세서에서 설명된 구성요소 중 일부를 성능의 열화 없이 생략하거나 성능을 개선하기 위해 구성요소를 추가할 수 있다. 뿐만 아니라, 당업자는 공정 환경이나 장비에 따라 본 명세서에서 설명한 방법 단계의 순서를 변경할 수도 있다. 따라서 본 발명의 범위는 설명된 실시형태가 아니라 특허청구범위 및 그 균등물에 의해 결정되어야 한다.
10: 표시부 20: 주사 구동부
30: 데이터 구동부 40: 발광 제어 구동부
50: 타이밍 제어부 60: 화소
100,200: 시프트 레지스터

Claims (49)

  1. 제1 출력신호를 생성하는 제1 구동 회로;
    제2 출력신호를 생성하는 제2 구동 회로; 및
    상기 제1 출력신호 또는 제2 출력신호가 게이트 온 전압 레벨로 전달될 때 상기 제1 출력신호 또는 제2 출력신호의 게이트 온 전압 레벨에 대응하는 전압 레벨의 제3 출력신호를 생성하는 적어도 하나의 버퍼 회로를 포함하고,
    상기 버퍼 회로는,
    상기 제3 출력신호로 제1 레벨의 전압을 전달하는 제1 트랜지스터, 및
    상기 제1 트랜지스터의 게이트 전극에 연결되고, 상기 제1 트랜지스터를 턴 오프 시키는 제2 레벨의 전압을 전달하는 제2 트랜지스터를 포함하는 구동 장치.
  2. 제 1항에 있어서,
    상기 버퍼 회로는,
    상기 제1 트랜지스터의 게이트 전극에 연결되고, 상기 제1 트랜지스터를 턴 온 시키는 상기 제1 레벨의 전압보다 낮은 제3 레벨의 전압을 전달하는 제3 트랜지스터를 더 포함하는 구동 장치.
  3. 제 2항에 있어서,
    상기 제3 레벨의 전압은 상기 제1 레벨보다 제1 트랜지스터의 문턱 전압의 적어도 2배수만큼 낮은 레벨의 전압인 것을 특징으로 하는 구동 장치.
  4. 제 1항에 있어서,
    상기 제1 레벨의 전압은 저전위의 전원전압에서 인가되는 로우 레벨 전압인 것을 특징으로 하는 구동 장치.
  5. 제 1항에 있어서,
    상기 버퍼 회로는,
    상기 제3 출력신호가 출력되는 출력단에 연결되고, 상기 제3 출력신호로 상기 제2 레벨의 전압을 전달하는 제4 트랜지스터를 더 포함하는 구동 장치.
  6. 제 5항에 있어서,
    상기 제2 레벨의 전압은 고전위의 전원전압에서 인가되는 하이 레벨 전압인 것을 특징으로 하는 구동 장치.
  7. 제 1항에 있어서,
    상기 제3 출력신호는,
    상기 제1 출력신호가 게이트 온 전압 레벨일 때 반전된 레벨의 전압으로 출력되고, 상기 제2 출력신호가 게이트 온 전압 레벨일 때 해당 레벨의 전압으로 출력되는 구동 장치.
  8. 제 7항에 있어서,
    상기 게이트 온 전압 레벨은 로우 전압 레벨인 구동 장치.
  9. 제 1항에 있어서,
    상기 제1 구동 회로는,
    제1 입력 신호와 3상 클럭 신호를 입력 받고, 상기 3상 클럭 신호 중 제1 클럭 신호에 따라 제어되는 상기 제1 출력신호를 출력하는 것을 특징으로 하는 구동 장치.
  10. 제 1항에 있어서,
    상기 제2 구동 회로는,
    제2 입력 신호와 3상 클럭 신호를 입력 받고, 상기 3상 클럭 신호 중 제2 클럭 신호에 따라 제어되는 상기 제2 출력신호를 출력하는 것을 특징으로 하는 구동 장치.
  11. 제 1항에 있어서,
    상기 제3 출력신호는,
    상기 제1 출력신호가 게이트 온 전압 레벨로 상기 버퍼 회로에 전달될 때 상기 제2 레벨의 전압으로 출력되고, 상기 제2 출력신호가 게이트 온 전압 레벨로 상기 버퍼 회로에 전달될 때 상기 제1 레벨의 전압으로 출력되는 것을 특징으로 하는 구동 장치.
  12. 제 1항에 있어서,
    상기 제3 출력신호는,
    상기 제1 구동 회로에서 상기 제1 출력신호의 출력 전압 레벨을 제어하는 제1 클럭 신호 및 상기 제2 구동 회로에서 상기 제2 출력신호의 출력 전압 레벨을 제어하는 제2 클럭 신호의 펄스 폭 또는 주기에 따라 제어되는 것을 특징으로 하는 구동 장치.
  13. 제 1항에 있어서,
    상기 제3 출력신호의 전압 레벨이 결정되어 생성되는 시점은,
    상기 제1 구동 회로에서 입력되는 제1 입력 신호가 게이트 온 전압 레벨로 전달될 때, 상기 제1 출력신호의 출력 전압 레벨을 제어하는 제1 클럭 신호의 게이트 온 전압 레벨 펄스에 대응하여 상기 제1 출력신호가 생성되는 시점에 동기되거나,
    상기 제2 구동 회로에서 입력되는 제2 입력 신호가 게이트 온 전압 레벨로 전달될 때, 상기 제2 출력신호의 출력 전압 레벨을 제어하는 제2 클럭 신호의 게이트 온 전압 레벨 펄스에 대응하여 상기 제2 출력신호가 생성되는 시점에 동기되는 구동 장치.
  14. 제 1항에 있어서,
    상기 제1 구동 회로 및 제2 구동 회로는 각각 적어도 3개의 클럭신호가 전달되고, 상기 3개의 클럭신호는 상호 위상차가 1/3 주기인 3상(3 phase) 클럭신호인 것을 특징으로 하는 구동 장치.
  15. 제 1항에 있어서,
    상기 제1 구동 회로는,
    클럭신호단자를 통해 전달된 제1 신호에 의해 스위칭 동작이 제어되고, 입력신호단자를 통해 전달된 제1 입력 신호의 전압 레벨에 따른 전압을 제1 노드에 전달하는 제1 스위치;
    상기 제1 입력 신호에 의해 스위칭 동작이 제어되고, 제1 전원전압을 제2 노드에 전달하는 제2 스위치;
    상기 제1 노드에 전달된 전압에 대응하여 스위칭 동작이 제어되고, 클럭신호단자를 통해 전달된 제2 신호의 전압 레벨에 따른 전압을 상기 제1 출력신호의 전압 레벨로 전달하는 제3 스위치;
    상기 제2 노드에 전달된 전압에 대응하여 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제1 출력신호의 전압 레벨로 전달하는 제4 스위치;
    상기 제1 노드에 전달된 전압을 저장하는 제1 커패시터; 및
    상기 제2 노드에 전달된 전압을 저장하는 제2 커패시터를 포함하는 구동 장치.
  16. 제 15항에 있어서,
    상기 제1 구동 회로는,
    상기 제1 전원전압보다 낮은 레벨의 제2 전원전압에 의해 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제1 노드에 전달하는 적어도 하나의 제5 스위치; 및
    클럭신호단자를 통해 입력되는 제3 신호에 의해 스위칭 동작이 제어되고, 상기 제2 전원전압을 상기 제5 스위치에 전달하는 제6 스위치를 더 포함하는 구동 장치.
  17. 제 1항에 있어서,
    상기 제2 구동 회로는,
    클럭신호단자를 통해 전달된 제3 신호에 의해 스위칭 동작이 제어되고, 입력신호단자를 통해 전달된 제2 입력 신호의 전압 레벨에 따른 전압을 제3 노드에 전달하는 제7 스위치;
    상기 제2 입력 신호에 의해 스위칭 동작이 제어되고, 제1 전원전압을 제4 노드에 전달하는 제8 스위치;
    상기 제3 노드에 전달된 전압에 대응하여 스위칭 동작이 제어되고, 클럭신호단자를 통해 전달된 제1 신호의 전압 레벨에 따른 전압을 상기 제2 출력신호의 전압 레벨로 전달하는 제9 스위치;
    상기 제4 노드에 전달된 전압에 대응하여 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제2 출력신호의 전압 레벨로 전달하는 제10 스위치;
    상기 제3 노드에 전달된 전압을 저장하는 제3 커패시터; 및
    상기 제4 노드에 전달된 전압을 저장하는 제4 커패시터를 포함하는 구동 장치.
  18. 제 17항에 있어서,
    상기 제2 구동 회로는,
    상기 제1 전원전압보다 낮은 레벨의 제2 전원전압에 의해 스위칭 동작이 제어되고, 상기 제1 전원전압을 상기 제3 노드에 전달하는 적어도 하나의 제11 스위치; 및
    클럭신호단자를 통해 입력되는 제2 신호에 의해 스위칭 동작이 제어되고, 상기 제2 전원전압을 상기 제11 스위치에 전달하는 제12 스위치를 더 포함하는 구동 장치.
  19. 제 1항에 있어서,
    상기 버퍼 회로는,
    상기 제1 출력신호에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제1 트랜지스터에 전달하는 제13 스위치;
    상기 제1 출력신호에 의해 스위칭 동작이 제어되고, 상기 제1 레벨의 전압을 상기 제2 트랜지스터 및 제15 스위치에 전달하는 제14 스위치;
    상기 전달된 제1 레벨의 전압에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제3 출력신호로 전달하는 제15 스위치;
    상기 제2 출력신호에 의해 스위칭 동작이 제어되고, 상기 제1 레벨의 전압보다 낮은 제3 레벨의 전압을 상기 제1 트랜지스터 및 제17 스위치에 전달하는 제16 스위치;
    상기 제1 레벨의 전압보다 낮은 레벨의 전압에 의해 스위칭 동작이 제어되고, 상기 제2 레벨의 전압을 상기 제15 스위치에 전달하는 제17 스위치;
    상기 제1 트랜지스터의 게이트 전극에 전달된 전압을 저장하는 제5 커패시터;
    상기 제15 스위치의 게이트 전극에 전달된 전압을 저장하는 제6 커패시터를 포함하고,
    상기 제1 트랜지스터는 상기 제2 레벨의 전압 또는 상기 제3 레벨의 전압에 응답하여 스위칭 동작하고, 상기 제3 출력신호로 상기 제1 레벨의 전압을 출력하는 구동 장치.
  20. 제 19항에 있어서,
    상기 제3 레벨의 전압은 제 3 트랜지스터를 통하여 상기 제1 트랜지스터 및 상기 제17 스위치에 전달되는 것을 특징으로 하는 구동 장치.
  21. 제 1항에 있어서,
    상기 제1 출력신호는 해당 단의 다음 단의 제1 구동 회로의 제1 입력 신호로 전달되는 구동 장치.
  22. 제 1항에 있어서,
    상기 제2 출력신호는 해당 단의 다음 단의 제2 구동 회로의 제2 입력 신호로 전달되는 구동 장치.
  23. 제 1항에 있어서,
    상기 버퍼 회로는,
    제1 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제1 구동 스위치; 및
    상기 제1 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제2 구동 스위치를 더 포함하는 구동 장치.
  24. 제 23항에 있어서
    상기 제1 제어신호가 게이트 온 전압 레벨로 전달되는 기간 동안, 상기 제1 구동 스위치 및 제2 구동 스위치는 턴 온 되고, 상기 버퍼 회로는 상기 제2 레벨의 전압을 제3 출력신호로 생성하는 구동 장치.
  25. 제 1항에 있어서,
    상기 버퍼 회로는,
    제1 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제1 구동 스위치;
    상기 제1 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제2 구동 스위치;
    제2 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제3 구동 스위치;
    상기 제2 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압 또는 상기 제1 레벨의 전압보다 낮은 제3 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제4 구동 스위치를 더 포함하는 구동 장치.
  26. 제 25항에 있어서,
    상기 구동 장치의 제1 구동 회로 및 제2 구동 회로가 오프되는 동안,
    상기 제1 제어신호가 게이트 온 전압 레벨로 인가되면 상기 제1 구동 스위치 및 제2 구동 스위치가 턴 온 되어 상기 버퍼 회로는 상기 제2 레벨의 전압을 제3 출력신호로 생성하고,
    상기 제2 제어신호가 게이트 온 전압 레벨로 인가되면 상기 제3구동 스위치 및 제4 구동 스위치가 턴 온 되어 상기 버퍼 회로는 상기 제1 레벨의 전압 또는 상기 제3 레벨의 전압을 제3 출력신호로 생성하는 구동 장치.
  27. 제 1항에 있어서,
    상기 제1 구동 회로, 상기 제2 구동 회로, 및 상기 버퍼 회로를 구성하는 회로 소자는 복수의 트랜지스터이고, 상기 복수의 트랜지스터는 PMOS 트랜지스터 또는 NMOS 트랜지스터로 구현되는 것을 특징으로 하는 구동 장치.
  28. 복수의 주사 신호가 전달되는 복수의 주사선, 복수의 데이터 신호가 전달되는 복수의 데이터 선, 및 복수의 발광 제어 신호가 전달되는 복수의 발광 제어선에 각각 연결된 복수의 화소를 포함하는 표시부;
    상기 복수의 주사선 중 대응하는 주사선에 상기 주사 신호를 생성하여 전달하는 주사 구동부;
    상기 복수의 데이터 선에 데이터 신호를 전달하는 데이터 구동부; 및
    상기 복수의 발광 제어선 중 대응하는 발광 제어선에 상기 발광 제어 신호를 생성하여 전달하는 발광 제어 구동부를 포함하고,
    상기 주사 구동부 또는 상기 발광 제어 구동부는,
    제1 출력신호를 생성하는 제1 구동 회로, 제2 출력신호를 생성하는 제2 구동 회로, 및 상기 제1 출력신호 또는 제2 출력신호가 게이트 온 전압 레벨로 전달될 때, 상기 제1 출력신호 또는 제2 출력신호의 게이트 온 전압 레벨에 대응하는 전압 레벨의 제3 출력신호를 생성하는 적어도 하나의 버퍼 회로를 포함하고,
    상기 버퍼 회로는,
    상기 제3 출력신호로 제1 레벨의 전압을 전달하는 제1 트랜지스터, 및
    상기 제1 트랜지스터의 게이트 전극에 연결되고, 상기 제1 트랜지스터를 턴 오프 시키는 제2 레벨의 전압을 전달하는 제2 트랜지스터를 포함하는 표시 장치.
  29. 제 28항에 있어서,
    상기 버퍼 회로는,
    상기 제1 트랜지스터의 게이트 전극에 연결되어, 상기 제1 레벨의 전압보다 낮은 제3 레벨의 전압을 전달하는 제3 트랜지스터를 더 포함하는 표시 장치.
  30. 제 29항에 있어서,
    상기 제3 레벨의 전압은 상기 제1 레벨보다 제1 트랜지스터의 문턱 전압의 적어도 2배수만큼 낮은 레벨의 전압인 것을 특징으로 하는 표시 장치.
  31. 제 28항에 있어서,
    상기 제1 레벨의 전압은 저전위의 전원전압에서 인가되는 로우 레벨 전압인 것을 특징으로 하는 표시 장치.
  32. 제 28항에 있어서,
    상기 버퍼 회로는,
    상기 제3 출력신호가 출력되는 출력단에 연결되고, 상기 제3 출력신호로 상기 상기 제2 레벨의 전압을 전달하는 제4 트랜지스터를 더 포함하는 표시 장치.
  33. 제 32항에 있어서,
    상기 제2 레벨의 전압은 고전위의 전원전압에서 인가되는 하이 레벨 전압인 것을 특징으로 하는 표시 장치.
  34. 제 28항에 있어서,
    상기 제3 출력신호는,
    상기 제1 출력신호가 게이트 온 전압 레벨일 때 반전된 레벨의 전압으로 출력되고, 상기 제2 출력신호가 게이트 온 전압 레벨일 때 해당 레벨의 전압으로 출력되는 표시 장치.
  35. 제 34항에 있어서,
    상기 게이트 온 전압 레벨은 로우 전압 레벨인 표시 장치.
  36. 제 28항에 있어서,
    상기 제1 구동 회로는,
    제1 입력 신호와 3상 클럭 신호를 입력 받고, 상기 3상 클럭 신호 중 제1 클럭 신호에 따라 제어되는 상기 제1 출력신호를 출력하는 것을 특징으로 하는 표시 장치.
  37. 제 28항에 있어서,
    상기 제2 구동 회로는,
    제2 입력 신호와 3상 클럭 신호를 입력 받고, 상기 3상 클럭 신호 중 제2 클럭 신호에 따라 제어되는 상기 제2 출력신호를 출력하는 것을 특징으로 하는 표시 장치.
  38. 제 28항에 있어서,
    상기 제3 출력신호는,
    상기 제1 출력신호가 게이트 온 전압 레벨로 상기 버퍼 회로에 전달될 때 상기 제2 레벨의 전압으로 출력되고, 상기 제2 출력신호가 게이트 온 전압 레벨로 상기 버퍼 회로에 전달될 때 상기 제1 레벨의 전압으로 출력되는 것을 특징으로 하는 표시 장치.
  39. 제 28항에 있어서,
    상기 제3 출력신호는,
    상기 제1 구동 회로에서 상기 제1 출력신호의 출력 전압 레벨을 제어하는 제1 클럭 신호 및 상기 제2 구동 회로에서 상기 제2 출력신호의 출력 전압 레벨을 제어하는 제2 클럭 신호의 펄스 폭 또는 주기에 따라 제어되는 것을 특징으로 하는 표시 장치.
  40. 제 28항에 있어서,
    상기 제3 출력신호의 전압 레벨이 결정되어 생성되는 시점은,
    상기 제1 구동 회로에서 입력되는 제1 입력 신호가 게이트 온 전압 레벨로 전달될 때, 상기 제1 출력신호의 출력 전압 레벨을 제어하는 제1 클럭 신호의 게이트 온 전압 레벨 펄스에 대응하여 상기 제1 출력신호가 생성되는 시점에 동기되거나,
    상기 제2 구동 회로에서 입력되는 제2 입력 신호가 게이트 온 전압 레벨로 전달될 때, 상기 제2 출력신호의 출력 전압 레벨을 제어하는 제2 클럭 신호의 게이트 온 전압 레벨 펄스에 대응하여 상기 제2 출력신호가 생성되는 시점에 동기되는 표시 장치.
  41. 제 28항에 있어서,
    상기 제1 구동 회로 및 제2 구동 회로는 각각 적어도 3개의 클럭신호가 전달되고, 상기 3개의 클럭신호는 상호 위상차가 1/3 주기인 3상(3 phase) 클럭신호인 것을 특징으로 하는 표시 장치.
  42. 제 28항에 있어서,
    상기 제1 출력신호는 해당 단의 다음 단의 제1 구동 회로의 제1 입력 신호로 전달되는 표시 장치.
  43. 제 28항에 있어서,
    상기 제2 출력신호는 해당 단의 다음 단의 제2 구동 회로의 제2 입력 신호로 전달되는 표시 장치.
  44. 제 28항에 있어서,
    상기 버퍼 회로는,
    제1 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제1 구동 스위치; 및
    상기 제1 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제2 구동 스위치를 더 포함하는 표시 장치.
  45. 제 44항에 있어서
    상기 제1 제어신호가 게이트 온 전압 레벨로 전달되는 기간 동안, 상기 제1 구동 스위치 및 제2 구동 스위치는 턴 온 되고, 상기 버퍼 회로는 상기 제2 레벨의 전압을 제3 출력신호로 생성하는 표시 장치.
  46. 제 28항에 있어서,
    상기 버퍼 회로는,
    제1 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제1 구동 스위치;
    상기 제1 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제2 구동 스위치;
    제2 제어신호에 응답하여 턴 온 될 때 상기 제2 레벨의 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제3 구동 스위치;
    상기 제2 제어신호에 응답하여 턴 온 될 때 상기 제1 레벨의 전압 또는 상기 제1 레벨의 전압보다 낮은 제3 레벨의 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제4 구동 스위치를 더 포함하는 표시 장치.
  47. 제 46항에 있어서,
    상기 표시 장치의 주사 구동부 또는 발광 제어 구동부의 제1 구동 회로 및 제2 구동 회로가 오프되는 동안,
    상기 제1 제어신호가 게이트 온 전압 레벨로 인가되면 상기 제1 구동 스위치 및 제2 구동 스위치가 턴 온 되어 상기 버퍼 회로는 상기 제2 레벨의 전압을 제3 출력신호로 생성하고,
    상기 제2 제어신호가 게이트 온 전압 레벨로 인가되면 상기 제3구동 스위치 및 제4 구동 스위치가 턴 온 되어 상기 버퍼 회로는 상기 제1 레벨의 전압 또는 상기 제3 레벨의 전압을 제3 출력신호로 생성하는 표시 장치.
  48. 제 46항에 있어서,
    상기 표시 장치의 표시부가 동시 발광 모드인 경우 발광 제어 구동부의 제1 구동 회로 및 제2 구동 회로는 오프되고,
    상기 제1 제어신호가 게이트 온 전압 레벨로 인가되면 복수의 발광 제어 신호는 게이트 오프 전압 레벨로 발생하여 비발광 기간을 개시하고,
    상기 제2 제어신호가 게이트 온 전압 레벨로 인가되면 복수의 발광 제어 신호는 게이트 온 전압 레벨로 발생하여 발광 기간을 개시하는 것을 특징으로 하는 표시 장치.
  49. 제 28항에 있어서,
    상기 제1 구동 회로, 상기 제2 구동 회로, 및 상기 버퍼 회로를 구성하는 회로 소자는 복수의 트랜지스터이고, 상기 복수의 트랜지스터는 PMOS 트랜지스터 또는 NMOS 트랜지스터로 구현되는 것을 특징으로 하는 표시 장치.
KR1020100095325A 2010-09-30 2010-09-30 구동 장치 및 이를 포함하는 표시 장치 KR20120033672A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100095325A KR20120033672A (ko) 2010-09-30 2010-09-30 구동 장치 및 이를 포함하는 표시 장치
US13/038,557 US9275580B2 (en) 2010-09-30 2011-03-02 Driver and display device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100095325A KR20120033672A (ko) 2010-09-30 2010-09-30 구동 장치 및 이를 포함하는 표시 장치

Publications (1)

Publication Number Publication Date
KR20120033672A true KR20120033672A (ko) 2012-04-09

Family

ID=45889393

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100095325A KR20120033672A (ko) 2010-09-30 2010-09-30 구동 장치 및 이를 포함하는 표시 장치

Country Status (2)

Country Link
US (1) US9275580B2 (ko)
KR (1) KR20120033672A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140067549A (ko) * 2012-11-27 2014-06-05 엘지디스플레이 주식회사 쉬프트 레지스터와 이의 구동방법
KR20170115167A (ko) * 2016-04-05 2017-10-17 삼성디스플레이 주식회사 발광 구동부 및 이를 포함하는 표시 장치
US9881689B2 (en) 2014-08-04 2018-01-30 Samsung Display Co., Ltd. Emission driver and display device including the same
KR20200077665A (ko) * 2018-12-20 2020-07-01 삼성디스플레이 주식회사 주사 구동부 및 이를 포함하는 표시 장치

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5631145B2 (ja) * 2010-10-08 2014-11-26 株式会社ジャパンディスプレイ ゲート信号線駆動回路及び表示装置
KR101721639B1 (ko) * 2010-10-28 2017-03-31 삼성디스플레이 주식회사 주사 구동 장치 및 이를 포함하는 표시 장치
KR20150016706A (ko) * 2013-08-05 2015-02-13 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102061256B1 (ko) * 2013-08-29 2020-01-03 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
US9583063B2 (en) 2013-09-12 2017-02-28 Semiconductor Energy Laboratory Co., Ltd. Display device
CN104658475B (zh) * 2013-11-21 2017-04-26 乐金显示有限公司 有机发光二极管显示装置
CN104751769A (zh) * 2013-12-25 2015-07-01 昆山工研院新型平板显示技术中心有限公司 扫描驱动器及使用该扫描驱动器的有机发光显示器
KR102212423B1 (ko) 2014-02-14 2021-02-04 삼성디스플레이 주식회사 구동 회로 및 이를 포함하는 표시 장치
CN104167175B (zh) * 2014-08-06 2016-08-31 上海和辉光电有限公司 有机发光显示器
KR102218479B1 (ko) * 2015-01-26 2021-02-23 삼성디스플레이 주식회사 센싱 구동 회로 및 이를 포함하는 표시 장치
CN104809978B (zh) * 2015-05-21 2017-05-17 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN104821153B (zh) * 2015-05-29 2017-06-16 京东方科技集团股份有限公司 栅极驱动电路及oled显示装置
CN105741808B (zh) * 2016-05-04 2018-02-16 京东方科技集团股份有限公司 栅极驱动电路、阵列基板、显示面板及其驱动方法
CN106782284B (zh) * 2017-03-02 2018-02-27 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置以及显示装置
CN108389544B (zh) * 2018-03-23 2021-05-04 上海天马有机发光显示技术有限公司 发射控制器及其控制方法、显示装置
CN110972504B (zh) 2019-01-04 2022-05-13 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN110648625B (zh) * 2019-10-31 2023-04-18 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路
KR20210081507A (ko) * 2019-12-23 2021-07-02 삼성디스플레이 주식회사 발광 구동부 및 이를 포함하는 표시 장치
JP2022099473A (ja) * 2020-12-23 2022-07-05 武漢天馬微電子有限公司 表示装置
CN112992246B (zh) * 2021-03-03 2024-08-13 京东方科技集团股份有限公司 发光控制移位寄存器及方法、栅极驱动电路、显示装置
CN114038417B (zh) * 2021-11-22 2023-05-05 Tcl华星光电技术有限公司 发光控制信号生成电路及oled显示面板

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4439761B2 (ja) * 2001-05-11 2010-03-24 株式会社半導体エネルギー研究所 液晶表示装置、電子機器
TW582005B (en) * 2001-05-29 2004-04-01 Semiconductor Energy Lab Pulse output circuit, shift register, and display device
KR100666549B1 (ko) * 2003-11-27 2007-01-09 삼성에스디아이 주식회사 유기전계 발광표시장치 및 그의 구동방법
KR100714003B1 (ko) 2005-08-22 2007-05-04 삼성에스디아이 주식회사 쉬프트 레지스터 회로
KR100776510B1 (ko) 2006-04-18 2007-11-16 삼성에스디아이 주식회사 주사구동회로 및 이를 이용한 유기발광표시장치
KR100796125B1 (ko) 2006-06-09 2008-01-21 삼성에스디아이 주식회사 쉬프트 레지스터 및 데이터 구동회로와 이를 이용한 유기전계발광 표시장치
KR100865395B1 (ko) 2007-03-02 2008-10-24 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
WO2009104322A1 (ja) * 2008-02-19 2009-08-27 シャープ株式会社 表示装置および表示装置の駆動方法ならびに走査信号線駆動回路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140067549A (ko) * 2012-11-27 2014-06-05 엘지디스플레이 주식회사 쉬프트 레지스터와 이의 구동방법
US9881689B2 (en) 2014-08-04 2018-01-30 Samsung Display Co., Ltd. Emission driver and display device including the same
KR20170115167A (ko) * 2016-04-05 2017-10-17 삼성디스플레이 주식회사 발광 구동부 및 이를 포함하는 표시 장치
KR20200077665A (ko) * 2018-12-20 2020-07-01 삼성디스플레이 주식회사 주사 구동부 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
US9275580B2 (en) 2016-03-01
US20120081409A1 (en) 2012-04-05

Similar Documents

Publication Publication Date Title
KR20120033672A (ko) 구동 장치 및 이를 포함하는 표시 장치
KR101778701B1 (ko) 구동 장치 및 이를 포함하는 표시 장치
KR100986862B1 (ko) 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
JP5940769B2 (ja) 発光制御線駆動部及びこれを用いた有機電界発光表示装置
US9183781B2 (en) Stage circuit and bidirectional emission control driver using the same
US8451259B2 (en) Emission driver and organic light emitting display device including the same
KR101056213B1 (ko) 구동부 및 이를 이용한 유기전계발광 표시장치
US8542225B2 (en) Emission control line drivers, organic light emitting display devices using the same and methods of controlling a width of an emission control signal
US8803562B2 (en) Stage circuit and scan driver using the same
US8854353B2 (en) Scan driver and display device comprising the same
KR101094286B1 (ko) 발광 제어 구동부, 이를 이용한 발광 표시 장치, 및 발광 제어 신호 구동 방법
KR20130143318A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR20140038148A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR20130003252A (ko) 스테이지 회로 및 이를 이용한 주사 구동부
US20080055304A1 (en) Organic light emitting display and driving method thereof
KR101073569B1 (ko) 발광 제어 구동부, 이를 이용한 발광 표시 장치, 및 발광 제어 신호 구동 방법
US8823628B2 (en) Scan driving circuit and display apparatus using the same
KR20120091880A (ko) 인버터 및 이를 이용한 유기전계발광 표시장치
KR101717986B1 (ko) 유기전계발광 표시장치
US8952944B2 (en) Stage circuit and scan driver using the same

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
E601 Decision to refuse application
E801 Decision on dismissal of amendment