KR20120091880A - 인버터 및 이를 이용한 유기전계발광 표시장치 - Google Patents

인버터 및 이를 이용한 유기전계발광 표시장치 Download PDF

Info

Publication number
KR20120091880A
KR20120091880A KR1020110011956A KR20110011956A KR20120091880A KR 20120091880 A KR20120091880 A KR 20120091880A KR 1020110011956 A KR1020110011956 A KR 1020110011956A KR 20110011956 A KR20110011956 A KR 20110011956A KR 20120091880 A KR20120091880 A KR 20120091880A
Authority
KR
South Korea
Prior art keywords
transistor
gate electrode
input terminal
power supply
supplied
Prior art date
Application number
KR1020110011956A
Other languages
English (en)
Inventor
강철규
노대현
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020110011956A priority Critical patent/KR20120091880A/ko
Priority to US13/244,420 priority patent/US20120206432A1/en
Publication of KR20120091880A publication Critical patent/KR20120091880A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02SGENERATION OF ELECTRIC POWER BY CONVERSION OF INFRARED RADIATION, VISIBLE LIGHT OR ULTRAVIOLET LIGHT, e.g. USING PHOTOVOLTAIC [PV] MODULES
    • H02S40/00Components or accessories in combination with PV modules, not provided for in groups H02S10/00 - H02S30/00
    • H02S40/30Electrical components
    • H02S40/32Electrical components comprising DC/AC inverter means associated with the PV module itself, e.g. AC modules
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/20Light sources with substantially two-dimensional radiating surfaces characterised by the chemical or physical composition or the arrangement of the material in which the electroluminescent material is embedded
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy

Abstract

본 발명은 구동의 신뢰성을 향상시킬 수 있도록 한 인버터에 관한 것이다.
본 발명의 인버터는 제 1전원과 출력단자 사이에 접속되며, 게이트전극이 제 1입력단자에 접속되는 제 1트랜지스터와; 제 2전원과 상기 출력단자 사이에 접속되며, 게이트전극이 제 2입력단자에 접속되는 제 2트랜지스터와; 상기 제 1트랜지스터의 게이트전극과 상기 제 1입력단자 사이에 접속되는 제 1커패시터와; 상기 제 2트랜지스터의 게이트전극과 상기 제 2입력단자 사이에 접속되는 제 2커패시터와; 상기 제 1트랜지스터의 게이트전극과 리셋전원 사이에 접속되는 제 3트랜지스터와; 상기 제 2트랜지스터의 게이트전극과 상기 리셋전원 사이에 접속되는 제 4트랜지스터를 구비한다.

Description

인버터 및 이를 이용한 유기전계발광 표시장치{Inverter and Organic Light Emitting Display Device Using the same}
본 발명은 인버터 및 이를 이용한 유기전계발광 표시장치에 관한 것으로, 특히 구동의 신뢰성을 향상시킬 수 있도록 한 인버터 및 이를 이용한 유기전계발광 표시장치에 관한 것이다.
최근 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시패널(Plasma Display Panel) 및 유기전계발광 표시장치(Organic Light Emitting Display Device) 등이 있다.
평판표시장치 중 유기전계발광 표시장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드를 이용하여 영상을 표시한다. 이러한, 유기전계발광 표시장치는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되는 장점이 있다. 일반적인 유기전계발광 표시장치는 화소마다 형성되는 트랜지스터를 이용하여 데이터신호에 대응하는 전류를 유기 발광 다이오드로 공급함으로써 유기 발광 다이오드에서 빛이 발생되게 한다.
이와 같은 종래의 유기전계발광 표시장치는 데이터선들로 데이터신호를 공급하기 위한 데이터 구동부, 주사선들로 주사신호를 순차적으로 공급하기 위한 주사 구동부, 주사선들 및 데이터선들에 접속되는 복수의 화소를 포함하는 화소부를 구비한다.
화소부에 포함된 화소들은 주사선으로 주사신호가 공급될 때 선택되어 데이터선으로부터 데이터신호를 공급받는다. 데이터신호를 공급받은 화소들은 데이터신호에 대응하는 소정 휘도의 빛을 생성하면서 영상을 표시한다.
한편, 주사 구동부는 각각의 주사선들과 접속되는 스테이지를 구비한다. 스테이지들 각각은 주사선들로 주사신호를 공급하기 위하여 복수의 트랜지스터들을 구비한다. 스테이지를 구성하는 P형(예를 들면, PMOS) 또는 N형(예를 들면, NMOS)의 트랜지스터는 일반적으로 화소들과 동시에 패널에 형성된다. 이와 같이 화소들과 동시에 스테이지가 패널에 형성되는 경우 제조비용 등이 절감되는 장점이 있다.
하지만, 스테이지가 N형 트랜지스터로 구현되는 경우 트랜지스터의 Vth 쉬프트로 인하여 트랜지스터의 오프의 제어가 되지 않아 오동작을 일으키는 문제점이 있다. 다시 말하여, N형 트랜지스터의 경우 시간에 대응하여 Vth가 네가티비 쉬프트(negative shift)되고, 이에 따라 게이트와 소오스 사이의 전압(Vgs)이 0V(즉, Vgs=0V) 상태에서도 트랜지스터가 오프되지 않는 문제점이 발생한다.
따라서, 본 발명의 목적은 구동의 신뢰성을 향상시킬 수 있도록 한 인버터 및 이를 이용한 유기전계발광 표시장치를 제공하는 것이다.
본 발명의 실시예에 의한 인버터는 제 1전원과 출력단자 사이에 접속되며, 게이트전극이 제 1입력단자에 접속되는 제 1트랜지스터와; 제 2전원과 상기 출력단자 사이에 접속되며, 게이트전극이 제 2입력단자에 접속되는 제 2트랜지스터와; 상기 제 1트랜지스터의 게이트전극과 상기 제 1입력단자 사이에 접속되는 제 1커패시터와; 상기 제 2트랜지스터의 게이트전극과 상기 제 2입력단자 사이에 접속되는 제 2커패시터와; 상기 제 1트랜지스터의 게이트전극과 리셋전원 사이에 접속되는 제 3트랜지스터와; 상기 제 2트랜지스터의 게이트전극과 상기 리셋전원 사이에 접속되는 제 4트랜지스터를 구비한다.
바람직하게, 상기 제 3트랜지스터 및 제 4트랜지스터는 리셋신호가 공급될 때 턴-온된다. 상기 리셋신호는 상기 인버터가 정상 구동하기 이전에 적어도 한번 공급된다. 상기 정상 구동기간 동안 상기 제 1입력단자 및 제 2입력단자는 제 1전원 및 제 2전원을 교번적으로 공급받는다. 상기 제 1전원은 상기 제 2전원보다 높은 전압으로 설정된다. 상기 리셋전원은 상기 제 2전원보다 낮은 전압으로 설정된다. 상기 리셋신호가 공급될 때 상기 제 1입력단자 및 제 2입력단자로는 상기 제 2전원이 공급된다. 상기 제 1트랜지스터 내지 제 4트랜지스터는 NMOS이다.
본 발명의 제 1실시예에 의한 유기전계발광 표시장치는 주사선들로 주사신호를 공급하기 위하여 상기 주사선들 각각에 접속되는 스테이지를 구비하는 주사 구동부와, 데이터선들로 데이터신호를 공급하기 위한 데이터 구동부와, 상기 주사선들 및 데이터선들의 교차부에 위치되는 화소들을 구비하며, 상기 스테이지는 상기 제 1항 내지 제 8항 중 어느 한 항에 기재된 인터버를 포함한다.
본 발명의 제 2실시예에 의한 유기전계발광 표시장치는 주사선들로 주사신호를 공급하기 위하여 상기 주사선들 각각에 접속된 스테이지를 구비하는 주사 구동부와; 데이터선들로 데이터신호를 공급하기 위한 데이터 구동부와; 상기 주사선들 및 데이터선들의 교차부에 위치되는 화소들을 구비하며; 상기 스테이지 각각은 제 2입력단자와 출력단자 사이에 접속되며, 게이트전극이 제 1노드에 접속되는 제 17트랜지스터와; 상기 제 17트랜지스터의 게이트전극과 상기 제 1노드 사이에 접속되는 제 13커패시터와; 상기 출력단자와 제 2전원 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 16트랜지스터와; 상기 제 16트랜지스터의 게이트전극과 상기 제 2노드 사이에 접속되는 제14커패시터와; 상기 제 1노드와 상기 제 2전원 사이에 접속되며, 리셋신호가 공급될 때 턴-온되는 제 10트랜지스터와; 상기 제 2노드와 상기 제 2전원 사이에 접속되며, 상기 리셋신호가 공급될 때 턴-온되는 제 11트랜지스터와; 상기 제 17트랜지스터의 게이트전극 및 상기 제 16트랜지스터의 게이트전극 각각과 리셋전원 사이에 접속되며, 상기 리셋신호가 공급될 때 턴-온되는 제 18트랜지스터를 구비한다.
바람직하게, 제 1전원과 상기 제 2노드 사이에 접속되며, 게이트전극이 제 3입력단자에 접속되는 제 15트랜지스터와; 상기 제 1노드와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 2노드에 접속되는 제 14트랜지스터와; 상기 제 1노드와 제 4입력단자 사이에 접속되며, 게이트전극이 제 1입력단자에 접속되는 제 13트랜지스터와; 상기 제 2노드와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 4입력단자에 접속되는 제 12트랜지스터를 구비한다.
상기 제 15트랜지스터의 게이트전극과 상기 제 3입력단자 사이에 접속되는 제 15커패시터와; 상기 제 14트랜지스터의 게이트전극과 상기 제 2노드 사이에 접속되는 제 16커패시터와; 상기 제 13트랜지스터의 게이트전극과 상기 제 1입력단자 사이에 접속되는 제 17커패시터와; 상기 제 12트랜지스터의 게이트전극과 상기 제 4입력단자 사이에 접속되는 제 18커패시터와; 상기 제 12트랜지스터 내지 제 15트랜지스터의 게이트전극 각각과 상기 리셋전원 사이에 접속되며, 상기 리셋신호가 공급될 때 턴-온되는 제 19트랜지스터를 구비한다.
본 발명의 인버터 및 이를 이용한 유기전계발광 표시장치에 의하면 트랜지스터 각각의 게이트전극에 커패시터를 형성하고, 이 커패시터에 부극성 전압을 충전함으로써 트랜지스터를 안정적으로 턴-오프시킬 수 있다.
도 1은 본 발명의 실시예에 의한 인버터를 나타내는 회로도이다.
도 2는 도 1에 도시된 인버터의 구동방법의 실시예를 나타내는 파형도이다.
도 3은 N형 트랜지스터의 전압변화 특성을 나타내는 그래프이다.
도 4는 본 발명의 실시예에 의한 유기전계발광 표시장치를 나타내는 도면이다.
도 5는 본 발명의 실시예에 의한 스테이지 회로를 나타내는 회로도이다.
도 6은 도 5에 도시된 스테이지의 구동방법의 실시예를 나타내는 파형도이다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 바람직한 실시 예가 첨부된 도 1 내지 도 6을 참조하여 자세히 설명하면 다음과 같다.
도 1은 본 발명의 실시예에 의한 인버터를 나타내는 도면이다.
도 1을 참조하면, 본 발명의 실시예에 의한 인버터는 제 1전원(VDD)과 제 2전원(VSS) 사이에 직렬로 접속되는 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)와, 제 1트랜지스터(M1)의 게이트전극과 제 1입력단자(10) 사이에 접속되는 제 1커패시터(C1)와, 제 1트랜지스터(M1)의 게이트전극과 리셋전원(Vr) 사이에 접속되는 제 3트랜지스터(M3)와, 제 2트랜지스터(M2)의 게이트전극과 제 2입력단자(20) 사이에 접속되는 제 2커패시터(C2)와, 제 2트랜지스터(M2)의 게이트전극과 리셋전원(Vr) 사이에 접속되는 제 4트랜지스터(M4)를 구비한다.
제 1트랜지스터(M1)의 제 1전극은 제 1전원(VDD)에 접속되고, 제 2전극은 출력단자(30)에 접속된다. 그리고, 제 1트랜지스터(M1)의 게이트전극은 제 1커패시터(C1)의 제 1단자에 접속된다. 이와 같은 제 1트랜지스터(M1)는 자신의 게이트전극에 인가되는 전압에 대응하여 제 1전원(VDD)과 출력단자(30)의 접속을 제어한다.
제 2트랜지스터(M2)의 제 1전극은 출력단자(30)에 접속되고, 제 2전극은 제 2전원(VSS)에 접속된다. 그리고, 제 2트랜지스터(M2)의 게이트전극은 제 2커패시터(C2)의 제 1단자에 접속된다. 이와 같은 제 2트랜지스터(M2)는 자신의 게이트전극에 인가되는 전압에 대응하여 제 2전원(VSS)과 출력단자(30)의 접속을 제어한다.
여기서, 제 1입력단자(10) 및 제 2입력단자(20)로는 교번적으로 하이 및 로우전압이 공급되기 때문에 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)는 교번적으로 턴-온 및 턴-오프되면서 출력단자(30)로 제 1전원(VDD) 또는 제 2전원(VSS)의 전압을 공급한다. 여기서, 제 1전원(VDD)은 제 2전원(VSS) 보다 높은 전압으로 설정된다.
제 1커패시터(C1)는 제 1입력단자(10)와 제 1트랜지스터(M1)의 게이트전극 사이에 접속된다. 이와 같은 제 1커패시터(C1)는 제 1입력단자(10)로 공급되는 전압에 대응하여 제 1트랜지스터(M1)의 게이트전극 전압을 제어한다.
제 2커패시터(C2)는 제 2입력단자(20)와 제 2트랜지스터(M2)의 게이트전극 사이에 접속된다. 이와 같은 제 2커패시터(C2)는 제 2입력단자(20)로 공급되는 전압에 대응하여 제 2트랜지스터(M2)의 게이트전극 전압을 제어한다.
제 3트랜지스터(M3)의 제 1전극은 제 1커패시터(C1)의 제 1단자에 접속되고, 제 2전극은 리셋전원(Vr)에 접속된다. 그리고, 제 3트랜지스터(M3)의 게이트전극은 제 3입력단자(40)에 접속된다. 이와 같은 제 3트랜지스터(M3)는 제 3입력단자(40)로 리셋신호(Reset)가 공급될 때 턴-온된다.
제 4트랜지스터(M4)의 제 1전극은 제 2커패시터(C2)의 제 1단자에 접속되고, 제 2전극은 리셋전원(Vr)에 접속된다. 그리고, 제 4트랜지스터(M4)의 게이트전극은 제 3입력단자(40)에 접속된다. 이와 같은 제 4트랜지스터(M4)는 제 3입력단자(40)로 리셋신호(Reset)가 공급될 때 턴-온된다.
한편, 본원 발명에서 인버터에 포함되는 트랜지스터들(M1 내지 M4)은 NMOS로 형성된다. 리셋전원(Vr)의 전압은 NMOS 트랜지스터들(M1, M2)이 안정적으로 턴-오프될 수 있도록 제 1커패시터(C1) 및 제 2커패시터(C2)의 제 2단자로 공급되는 전압보다 낮은 전압으로 설정된다. 일례로, 리셋신호(Reset)가 공급될 때 제 1 및 제 2입력단자(10, 20)로 제 2전원(VSS)이 공급된다면 리셋전원(Vr)은 제 2전원(VSS)보다 낮은 전압으로 설정된다. 이와 같은 리셋전원(Vr)은 트랜지스터들의 특성을 고려하여 트랜지스터들이 안정적으로 턴-오프될 수 있는 전압으로 설정된다.
도 2는 도 1에 도시된 인버터의 동작과정을 나타내는 도면이다.
도 2를 참조하면, 먼저 인버터가 정상 구동하기 이전에 제 3입력단자(40)로 리셋신호(Reset)가 공급된다. 그리고, 제 1입력단자(10) 및 제 2입력단자(20)로는 클럭신호(CLK1, CLK2)가 공급되지 않는다. 이 경우, 제 1입력단자(10) 및 제 2입력단자(20)로는 로우전압으로서 제 2전원(VSS)을 공급받는다.
리셋신호(Reset)가 공급되면 제 3트랜지스터(M3) 및 제 4트랜지스터(M4)가 턴-온된다. 제 3트랜지스터(M3) 및 제 4트랜지스터(M4)가 턴-온되면 제 1트랜지스터(M1) 및 제 2트랜지스터(M2) 각각의 게이트전극으로 리셋전원(Vr)이 공급된다.
이 경우, 제 1커패시터(C1) 및 제 2커패시터(C2) 각각은 제 2전원(VSS)과 리셋전원(Vr)의 차전압에 대응하는 전압을 충전한다. 여기서, 리셋전원(Vr)이 제 2전원(VSS)보다 낮은 전압으로 설정되기 때문에 제 1트랜지스터(M1) 및 제 2트랜지스터(M2) 각각의 게이트전극 전압은 제 1입력단자(10) 및 제 2입력단자(20)보다 낮은 전압으로 설정된다. 이후, 설명의 편의성을 위하여 제 1커패시터(C1) 및 제 2커패시터(C2) 각각에 -2V에 대응하는 전압이 충전된다고 가정하기로 한다.
이후, 인버터의 정상구동 기간 동안 제 1입력단자(10) 및 제 2입력단자(20) 각각에는 서로 다른 극성의 전압이 공급된다. 예를 들어, 제 1입력단자(10)에는 제 1클럭신호(CLK1)(예를 들면, VDD전압)가 공급되고, 제 2입력단자(20)에는 제 1클럭신호(CLK1)와 위상이 반대인 제 2클럭신호(CLK2)가 공급된다.
제 2입력단자(20)로 제 2클럭신호(CLK2)가 공급되면 제 2커패시터(C2)의 커플링에 의하여 제 2트랜지스터(M2)의 게이트전극 전압이 상승한다. 이때, 제 2트랜지스터(M2)가 턴-온되고, 이에 따라 제 2전원(VSS)의 전압이 출력단자(30)로 공급된다.
이후, 제 1입력단자(10)로 제 1클럭신호(CLK1)가 공급되면 제 1커패시터(C1)의 커플링에 의하여 제 1트랜지스터(M1)의 게이트전극 전압이 상승한다. 이때, 제 1트랜지스터(M1)가 턴-온되고, 이에 따라 제 1전원(VDD)의 전압이 출력단자(30)로 공급된다.
즉, 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)는 제 1클럭신호(CLK1) 및 제 2클럭신호(CLK2)에 대응하여 출력단자(30)로 제 1전원(VDD) 또는 제 2전원(VSS)의 전압을 선택적으로 공급한다. 이때, 제 1커패시터(C1) 및 제 2커패시터(C2)에 충전된 전압에 의하여 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)를 안정적으로 턴-오프시킬 수 있다.
상세히 설명하면, N형 트랜지스터는 시간에 대응하여 도 3과 같이 전압특성이 변화된다. 실제로, 도 3과 같이 전압특성이 변화되는 경우 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)의 게이트전극으로 0V(예를 들면, VSS)의 전압을 인가하더라도 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)가 턴-오프되지 않는다. 하지만, 본원 발명에서는 제 1커패시터(C1) 및 제 2커패시터(C2)에 충전된 전압을 이용하여 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)의 게이트전극 전압을 -2V 추가 하강시키고, 이에 따라 안정적으로 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)를 오프 시킬 수 있다.
도 4는 본 발명의 실시예에 의한 유기전계발광 표시장치를 나타내는 도면이다.
도 4를 참조하면, 본 발명의 실시예에 의한 유기전계발광 표시장치는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)의 교차부에 위치되는 화소들(130)을 포함하는 화소부(140)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사 구동부(110)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 데이터 구동부(120)와, 주사 구동부(110) 및 데이터 구동부(120)를 제어하기 위한 타이밍 제어부(150)를 구비한다.
타이밍 제어부(150)는 주사 구동부(110) 및 데이터 구동부(120)를 제어한다.
데이터 구동부(120)는 주사신호에 동기되도록 데이터선들(D1 내지 Dm)로 데이터신호를 공급한다. 데이터선들(D1 내지 Dm)로 공급된 데이터신호는 주사신호에 의하여 선택된 화소들(130)로 공급된다.
주사 구동부(110)는 주사선들(S1 내지 Sn)로 주사신호를 순차적으로 공급한다. 주사선들(S1 내지 Sn)로 주사신호가 공급되면 화소들(130)이 수평라인 단위로 선택된다. 이와 같은 주사 구동부(110)는 주사선들(S1 내지 Sn) 각각과 접속되는 스테이지를 포함하며, 스테이지들 각각은 도 1에 도시된 인버터 회로를 포함한다.
화소들(130)은 데이터신호를 공급받고, 공급받은 데이터신호에 대응하는 전류를 유기 발광 다이오드(미도시)로 공급하면서 소정 휘도의 빛을 생성한다.
도 5는 주사 구동부에 포함되는 스테이지 회로를 나타내는 도면이다. 도 5에서 스테이지에 포함되는 트랜지스터들은 N형 트랜지스터(예를 들면, NMOS)로 형성된다.
도 5를 참조하면, 본 발명의 실시예에 의한 스테이지는 제 10 내지 제 19트랜지스터(M10 내지 M19)와, 제 11커패시터(C11) 내지 18커패시터와(C18)를 구비한다.
제 10트랜지스터(M10)의 제 1전극은 제 1노드(N1)에 접속되고, 제 2전극은 제 2전원(VSS)에 접속된다. 그리고, 제 10트랜지스터(M10)의 게이트전극은 리셋신호(Reset)를 공급받는다. 이와 같은 제 10트랜지스터(M10)는 리셋신호(Reset)가 공급될 때 턴-온되어 제 1노드(N1)로 제 2전원(VSS)을 공급한다.
여기서, 리셋신호(Reset)는 한 프레임의 초반부에 공급되고, 이에 따라 제 10트랜지스터(M10)는 한 프레임의 초반부에 턴-온된다. 제 1노드(N1)로 제 2전원(VSS)이 공급될 때 제 13커패시터(C13)는 리셋전원(Vr)과 제 2전원(VSS)의 차에 대응하는 전압을 충전한다. 이를 위하여, 제 13커패시터(C13)는 제 1노드(N1)와 제 17트랜지스터(M17)의 게이트전극 사이에 접속된다.
제 11트랜지스터(M11)의 제 1전극은 제 2노드(N2)에 접속되고, 제 2전극은 제 2전원(VSS)에 접속된다. 그리고, 제 11트랜지스터(M11)의 게이트전극은 리셋신호(Reset)를 공급받는다. 이와 같은 제 11트랜지스터(M11)는 리셋신호(Reset)가 공급될 때 턴-온되어 제 2노드(N2)로 제 2전원(VSS)을 공급한다.
여기서, 리셋신호(Reset)는 한 프레임의 초반부에 공급되고, 이에 따라 제 11트랜지스터(M11)는 한 프레임의 초반부에 턴-온된다. 제 2노드(N2)로 제 2전원(VSS)이 공급될 때 제 14커패시터(C14)는 리셋전원(Vr)과 제 2전원(VSS)의 차에 대응하는 전압을 충전한다. 이를 위하여, 제 14커패시터(C14)는 제 2노드(N2)와 제 16트랜지스터(M16)의 게이트전극 사이에 접속된다.
제 12트랜지스터(M12)는 제 2노드(N2)와 제 2전원(VSS) 사이에 접속된다. 그리고, 제 12트랜지스터(M12)의 게이트전극은 제 18커패시터(C18)를 경유하여 제 4입력단자(116)와 접속된다. 이를 위하여, 제 18커패시터(C18)는 제 4입력단자(116)와 제 12트랜지스터(M12)의 게이트전극 사이에 접속된다. 제 12트랜지스터(M12)는 제 4입력단자(116)로 공급되는 전압에 대응하여 턴-온 또는 턴-오프된다. 여기서, 제 4입력단자는 이전단 스테이지의 샘플링신호 또는 시작신호를 공급받는다.
제 13트랜지스터(M13)는 제 4입력단자(116)와 제 1노드(N1) 사이에 접속된다. 그리고, 제 13트랜지스터(M13)의 게이트전극은 제 17커패시터(C17)를 경유하여 제 1입력단자(113)에 접속된다. 이를 위하여, 제 17커패시터(C17)는 제 13트랜지스터(M13)의 게이트전극과 제 1입력단자(113) 사이에 접속된다. 제 13트랜지스터(M13)는 제 1입력단자(113)로 공급되는 전압에 대응하여 턴-온 또는 턴-오프된다. 제 1입력단자(113)는 제 1클럭신호(CLK1)를 공급받는다.
제 14트랜지스터(M14)는 제 1노드(N1)와 제 2전원(VSS) 사이에 접속된다. 그리고, 제 14트랜지스터(M14)의 게이트전극은 제 16커패시터(C16)를 경유하여 제 2노드(N2)에 접속된다. 이를 위하여, 제 16커패시터(C16)는 제 14트랜지스터(M14)의 게이트전극과 제 2노드(N2) 사이에 접속된다. 제 14트랜지스터(M14)는 제 2노드(N2)에 인가되는 전압에 대응하여 턴-온 또는 턴-오프된다.
제 15트랜지스터(M15)는 제 1전원(VDD)과 제 2노드(N2) 사이에 접속된다. 그리고, 제 15트랜지스터(M15)의 게이트전극은 제 15커패시터(C15)를 경유하여 제 3입력단자(115)에 접속된다. 이를 위하여, 제 15커패시터(C15)는 제 15트랜지스터(M15)의 게이트전극과 제 3입력단자(115) 사이에 접속된다. 제 15트랜지스터(M15)는 제 3입력단자(115)로 공급되는 전압에 대응하여 턴-온 또는 턴-오프된다. 여기서, 제 3입력단자(115)는 제 1클럭신호(CLK1)와 위상이 사이한 제 3클럭신호(CLK3)를 공급받는다.
제 16트랜지스터(M16)는 출력단자(117)와 제 2전원(VSS) 사이에 접속된다. 그리고, 제 16트랜지스터(M16)의 게이트전극은 제 14커패시터(C14)를 경유하여 제 2노드(N2)에 접속된다. 이와 같은 제 16트랜지스터(M16)는 제 2노드(N2)에 인가되는 전압에 대응하여 턴-온 또는 턴-오프된다. 한편, 출력단자(117)는 주사선들(S1 내지 Sn) 중 어느 하나에 접속되어 주사신호를 출력한다.
제 17트랜지스터(M17)는 제 2입력단자(114)와 출력단자(117) 사이에 접속된다. 그리고, 제 17트랜지스터(M17)의 게이트전극은 제 13커패시터(C13)를 경유하여 제 1노드(N1)에 접속된다. 이와 같은 제 17트랜지스터(M17)는 제 1노드(N1)에 인가되는 전압에 대응하여 턴-온 또는 턴-오프된다. 제 2입력단자(114)는 제 1클럭신호(CLK1) 및 제 3클럭신호(CLK3)와 위상이 상이한 제 2클럭신호(CLK2)를 공급받는다. 일례로, 클럭신호들(CLK1 내지 CLK3)은 도 6에 도시된 바와 같이 제 1클럭신호(CLK1), 제 2클럭신호(CLK2) 및 제 3클럭신호(CLK3)의 순서로 공급될 수 있다.
추가로, 제 17트랜지스터(M17) 및 제 16트랜지스터(M16) 각각의 게이트전극과 리셋전원(Vr) 사이에는 제 18트랜지스터(M18)가 형성된다. 그리고, 제 12트랜지스터(M12) 내지 제 15트랜지스터(M15) 각각의 게이트전극과 리셋전원(Vr) 사이에는 제 19트랜지스터(M19)가 형성된다. 제 18트랜지스터(M18) 및 제 19트랜지스터(M19)는 리셋신호(Reset)가 공급될 때 턴-온되어 트랜지스터들(M12 내지 M17)의 게이트전극으로 리셋전원(Vr)을 공급한다.
한편, 도 5에서는 제 12트랜지스터(M12) 내지 제 17트랜지스터(M17) 각각의 게이트전극에 커패시터들(C13 내지 C18)이 접속되는 것으로 도시되었지만 본원 발명이 이에 한정되지는 않는다. 실제로, 문턱전압의 이동에 의하여 트랜지스터가 오프되지 않는 문제는 제 16 및 제 17트랜지스터(M16, M17)에서 주로 발생된다. 따라서, 제 19트랜지스터들(M19), 제 15 내지 18 커패시터(C15 내지 C18)는 생략될 수도 있다.
제 11커패시터(C11)는 출력단자(117)와 제 1노드(N1) 사이에 접속된다. 이와 같은 제 11커패시터(C11)는 출력단자(117)의 전압에 대응하여 제 1노드(N1)의 전압을 제어한다.
제 12커패시터(C12)는 제 2노드(N2)와 제 2전원(VSS) 사이에 접속된다. 이와 같은 제 12커패시터(C12)는 제 2노드(N2)에 인가된 전압을 저장한다.
도 6은 도 5에 도시된 스테이지의 구동방법의 실시예를 나타내는 파형도이다.
도 6을 참조하면, 먼저 스테이지가 정상구동하기 이전인 한 프레임의 초반부 기간에 리셋신호(Reset)가 공급된다. 리셋신호(Reset)가 공급되는 기간 동안 제 1 내지 제 3클럭신호(CLK3)들은 로우전압(즉, 제 2전원(VSS))으로 설정된다. 따라서, 제 1입력단자(113), 제 2입력단자(114) 및 제 3입력단자(115)로 제 2전원(VSS)의 전압이 공급된다. 그리고, 리셋신호(Reset)가 공급되는 기간 동안 제 4입력단자(116)로도 제 2전원(VSS)의 전압이 공급된다. 이를 위하여, 제 10트랜지스터(M10) 또는 제 11트랜지스터(M11)의 제 1전극이 제 4입력단자(116)와 추가로 접속될 수 있다.
리셋신호(Reset)가 공급되면 제 10트랜지스터(M10), 제 11트랜지스터(M11), 제 18트랜지스터(M18)들 및 제 19트랜지스터들(M19)이 턴-온된다.
제 10트랜지스터(M10)가 턴-온되면 제 1노드(N1)로 제 2전원(VSS)의 전압이 공급된다. 제 11트랜지스터(M11)가 턴-온되면 제 2노드(N2)로 제 2전원(VSS)의 전압이 공급된다. 제 18 및 제 19트랜지스터들(M18, M19)이 턴-온되면 제 12트랜지스터(M12) 내지 제 17트랜지스터(M17)의 게이트전극으로 리셋전원(Vr)의 전압이 공급된다. 따라서, 제 13커패시터(C13) 내지 제 18커패시터(C18) 각각에는 리셋전원(Vr)과 제 2전원(VSS)의 차에 대응하여 전압이 충전된다.
이후, 제 1클럭신호(CLK1) 및 제 1클럭신호(CLK1)와 동기되도록 시작신호(또는 샘플링신호)가 공급된다. 제 1클럭신호(CLK1)가 공급되면 제 13트랜지스터(M13)가 턴-온된다. 제 13트랜지스터(M13)가 턴-온되면 제 4입력단자(116)로 공급된 시작신호가 제 1노드(N1)로 공급된다. 제 1노드(N1)로 시작신호가 공급되면 제 17트랜지스터(M17)가 턴-온된다. 제 17트랜지스터(M17)가 턴-온되면 제 2입력단자(114)와 출력단자(117)가 전기적으로 접속된다. 이때, 제 2입력단자(114)는 로우신호(VSS)의 전압을 유지하기 때문에 출력단자(117)로는 주사신호가 공급되지 않는다.
시작신호가 공급되면 제 12트랜지스터(M12)가 턴-온된다. 제 12트랜지스터(M12)가 턴-온되면 제 2노드(N2)로 제 2전원(VSS)이 공급된다. 제 2노드(N2)로 제 2전원(VSS)이 공급되면 제 14트랜지스터(M14) 및 제 16트랜지스터(M16)가 턴-오프 상태를 유지한다.
제 1클럭신호(CLK1) 이후에 제 2클럭신호(CLK2)가 공급된다. 이때, 제 17트랜지스터(M17)가 턴-온 상태를 유지하기 때문에 출력단자(117)로는 제 2클럭신호(CLK2)가 출력된다. 여기서, 출력단자(117)로 공급된 제 2클럭신호(CLK2)는 주사신호로서 주사선으로 공급된다.
한편, 출력단자(117)로 제 2클럭신호(CLK2)가 공급될 때 제 11커패시터(C11)에 의하여 제 1노드(N1)의 전압도 상승된다. 따라서, 제 17트랜지스터(M17)는 안정적으로 턴-온 상태를 유지한다.
이후, 제 3클럭신호(CLK3)가 공급된다. 제 3클럭신호(CLK3)가 공급되면 제 15트랜지스터(M15)가 턴-온된다. 제 15트랜지스터(M15)가 턴-온되면 제 2노드(N2)로 제 1전원(VDD)의 전압이 공급된다. 제 2노드(N2)로 제 1전원(VDD)이 공급되면 제 14트랜지스터(M14) 및 제 16트랜지스터(M16)가 턴-온된다.
제 14트랜지스터(14)가 턴-온되면 제 1노드(N1)로 제 2전원(VSS)이 공급되고, 이에 따라 제 17트랜지스터(M17)가 턴-오프된다. 제 16트랜지스터(M16)가 턴-온되면 출력단자(117)로 제 2전원(VSS)이 출력된다. 실제로, 본원 발명의 스테이지는 이와 같은 과정을 반복하면서 샘플링신호 또는 시작신호가 공급되었을 때 출력단자(117)로 주사신호를 공급한다.
상술한, 본원 발명의 스테이지는 도 1에 도시된 인버터를 이용하여 구성되기 때문에 트랜지스터들(M12 내지 M17)을 안정적으로 턴-오프시킬 수 있는 장점이 있다.
한편, 본원 발명의 스테이지의 구성은 도 5에 도시된 회로로 한정되지 않는다. 실제로, 본원 발명의 스테이지는 현재 공지된 다양한 회로에 도 1의 인버터를 추가하여 구성될 수 있다. 다시 말하여, 스테이지는 현재 공지된 스테이지에 포함된 트랜지스터들 각각의 게이트전극에 커패시터 및 리셋전원(Vr)을 공급하기 위한 트랜지스터를 추가하여 구성될 수 있다. 이 경우, 제 1노드(N1) 및 제 2노드(N2)의 전압을 제어하기 위한 제 10트랜지스터(M10), 제 11트랜지스터(M11)도 추가된다. 실제로, 당업자라면 본원 발명의 인버터 및 공지된 스테이지 회로를 이용하여 다양한 형태의 스테이지 구성할 수 있을 것이다.
한편, 상술한 내용에서는 인버터가 NMOS 트랜지스터로 형성되는 것으로 설명되었지만, 본원 발명이 이에 한정되는 것은 아니다. 실제로, 본원 발명의 인버터는 PMOS로 형성될 수도 있다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 지식을 가진 자라면 본 발명의 기술 사상의 범위 내에서 다양한 변형예가 가능함을 이해할 수 있을 것이다.
10,20,40,113,114,115,116 : 입력단자 30,117 : 출력단자
110 : 주사 구동부 120 : 데이터 구동부
130 : 화소 140 : 화소부
150 : 타이밍 제어부

Claims (17)

  1. 제 1전원과 출력단자 사이에 접속되며, 게이트전극이 제 1입력단자에 접속되는 제 1트랜지스터와;
    제 2전원과 상기 출력단자 사이에 접속되며, 게이트전극이 제 2입력단자에 접속되는 제 2트랜지스터와;
    상기 제 1트랜지스터의 게이트전극과 상기 제 1입력단자 사이에 접속되는 제 1커패시터와;
    상기 제 2트랜지스터의 게이트전극과 상기 제 2입력단자 사이에 접속되는 제 2커패시터와;
    상기 제 1트랜지스터의 게이트전극과 리셋전원 사이에 접속되는 제 3트랜지스터와;
    상기 제 2트랜지스터의 게이트전극과 상기 리셋전원 사이에 접속되는 제 4트랜지스터를 구비하는 것을 특징으로 하는 인버터.
  2. 제 1항에 있어서,
    상기 제 3트랜지스터 및 제 4트랜지스터는 리셋신호가 공급될 때 턴-온되는 것을 특징으로 하는 인버터.
  3. 제 2항에 있어서,
    상기 리셋신호는 상기 인버터가 정상 구동하기 이전에 적어도 한번 공급되는 것을 특징으로 하는 인버터
  4. 제 3항에 있어서,
    상기 정상 구동기간 동안 상기 제 1입력단자 및 제 2입력단자는 제 1전원 및 제 2전원을 교번적으로 공급받는 것을 특징으로 하는 인버터.
  5. 제 2항에 있어서,
    상기 제 1전원은 상기 제 2전원보다 높은 전압으로 설정되는 것을 특징으로 하는 인버터.
  6. 제 5항에 있어서,
    상기 리셋전원은 상기 제 2전원보다 낮은 전압으로 설정되는 것을 특징으로 하는 인버터.
  7. 제 5항에 있어서,
    상기 리셋신호가 공급될 때 상기 제 1입력단자 및 제 2입력단자로는 상기 제 2전원이 공급되는 것을 특징으로 하는 인버터.
  8. 제 1항에 있어서,
    상기 제 1트랜지스터 내지 제 4트랜지스터는 NMOS인 것을 특징으로 하는 인버터.
  9. 주사선들로 주사신호를 공급하기 위하여 상기 주사선들 각각에 접속되는 스테이지를 구비하는 주사 구동부와,
    데이터선들로 데이터신호를 공급하기 위한 데이터 구동부와,
    상기 주사선들 및 데이터선들의 교차부에 위치되는 화소들을 구비하며,
    상기 스테이지는 상기 제 1항 내지 제 8항 중 어느 한 항에 기재된 인터버를 포함하는 것을 특징으로 하는 유기전계발광 표시장치.
  10. 주사선들로 주사신호를 공급하기 위하여 상기 주사선들 각각에 접속된 스테이지를 구비하는 주사 구동부와;
    데이터선들로 데이터신호를 공급하기 위한 데이터 구동부와;
    상기 주사선들 및 데이터선들의 교차부에 위치되는 화소들을 구비하며;
    상기 스테이지 각각은
    제 2입력단자와 출력단자 사이에 접속되며, 게이트전극이 제 1노드에 접속되는 제 17트랜지스터와;
    상기 제 17트랜지스터의 게이트전극과 상기 제 1노드 사이에 접속되는 제 13커패시터와;
    상기 출력단자와 제 2전원 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 16트랜지스터와;
    상기 제 16트랜지스터의 게이트전극과 상기 제 2노드 사이에 접속되는 제14커패시터와;
    상기 제 1노드와 상기 제 2전원 사이에 접속되며, 리셋신호가 공급될 때 턴-온되는 제 10트랜지스터와;
    상기 제 2노드와 상기 제 2전원 사이에 접속되며, 상기 리셋신호가 공급될 때 턴-온되는 제 11트랜지스터와;
    상기 제 17트랜지스터의 게이트전극 및 상기 제 16트랜지스터의 게이트전극 각각과 리셋전원 사이에 접속되며, 상기 리셋신호가 공급될 때 턴-온되는 제 18트랜지스터를 구비하는 것을 특징으로 하는 유기전계발광 표시장치.
  11. 제 10항에 있어서,
    상기 리셋전원은 상기 제 2전원보다 낮은 전압으로 설정되는 것을 특징으로 하는 유기전계발광 표시장치.
  12. 제 10항에 있어서,
    상기 리셋신호는 한 프레임의 초반부 기간에 공급되는 것을 특징으로 하는 유기전계발광 표시장치.
  13. 제 10항에 있어서,
    제 1전원과 상기 제 2노드 사이에 접속되며, 게이트전극이 제 3입력단자에 접속되는 제 15트랜지스터와;
    상기 제 1노드와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 2노드에 접속되는 제 14트랜지스터와;
    상기 제 1노드와 제 4입력단자 사이에 접속되며, 게이트전극이 제 1입력단자에 접속되는 제 13트랜지스터와;
    상기 제 2노드와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 4입력단자에 접속되는 제 12트랜지스터를 구비하는 것을 특징으로 하는 유기전계발광 표시장치.
  14. 제 13항에 있어서,
    상기 제 15트랜지스터의 게이트전극과 상기 제 3입력단자 사이에 접속되는 제 15커패시터와;
    상기 제 14트랜지스터의 게이트전극과 상기 제 2노드 사이에 접속되는 제 16커패시터와;
    상기 제 13트랜지스터의 게이트전극과 상기 제 1입력단자 사이에 접속되는 제 17커패시터와;
    상기 제 12트랜지스터의 게이트전극과 상기 제 4입력단자 사이에 접속되는 제 18커패시터와;
    상기 제 12트랜지스터 내지 제 15트랜지스터의 게이트전극 각각과 상기 리셋전원 사이에 접속되며, 상기 리셋신호가 공급될 때 턴-온되는 제 19트랜지스터를 구비하는 것을 특징으로 하는 유기전계발광 표시장치.
  15. 제 13항에 있어서,
    상기 제 1입력단자 내지 제 3입력단자 각각으로는 위상이 상이한 클럭신호가 공급되는 것을 특징으로 하는 유기전계발광 표시장치.
  16. 제 13항에 있어서,
    상기 제 4입력단자로는 이전 스테이지의 샘플링신호 또는 시작신호가 공급되는 것을 특징으로 하는 유기전계발광 표시장치.
  17. 제 10항에 있어서,
    상기 제 1노드와 상기 출력단자 사이에 접속되는 제 11커패시터와,
    상기 제 2노드와 상기 제 2전원 사이에 접속되는 제 12커패시터를 더 구비하는 것을 특징으로 하는 유기전계발광 표시장치.
KR1020110011956A 2011-02-10 2011-02-10 인버터 및 이를 이용한 유기전계발광 표시장치 KR20120091880A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020110011956A KR20120091880A (ko) 2011-02-10 2011-02-10 인버터 및 이를 이용한 유기전계발광 표시장치
US13/244,420 US20120206432A1 (en) 2011-02-10 2011-09-24 Inverter and organic light emitting display using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110011956A KR20120091880A (ko) 2011-02-10 2011-02-10 인버터 및 이를 이용한 유기전계발광 표시장치

Publications (1)

Publication Number Publication Date
KR20120091880A true KR20120091880A (ko) 2012-08-20

Family

ID=46636544

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110011956A KR20120091880A (ko) 2011-02-10 2011-02-10 인버터 및 이를 이용한 유기전계발광 표시장치

Country Status (2)

Country Link
US (1) US20120206432A1 (ko)
KR (1) KR20120091880A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9530519B2 (en) 2012-10-24 2016-12-27 Samsung Display Co., Ltd. Scan driver and display device including the same
KR20190056465A (ko) * 2017-11-16 2019-05-27 삼성디스플레이 주식회사 표시 장치

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103268749B (zh) * 2012-11-21 2015-04-15 上海天马微电子有限公司 一种反相器、amoled补偿电路和显示面板
CN104269137B (zh) 2014-10-13 2016-08-24 上海天马有机发光显示技术有限公司 一种反相器、驱动电路和显示面板
US9734751B2 (en) 2014-10-13 2017-08-15 Shanghai Tianma AM-OLED Co., Ltd. Inverter, driving circuit and display panel
KR102409970B1 (ko) * 2015-11-18 2022-06-17 삼성디스플레이 주식회사 스캔라인 드라이버 및 이를 포함하는 디스플레이 장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6870895B2 (en) * 2002-12-19 2005-03-22 Semiconductor Energy Laboratory Co., Ltd. Shift register and driving method thereof
KR20040097503A (ko) * 2003-05-12 2004-11-18 엘지.필립스 엘시디 주식회사 쉬프트 레지스터
KR101012972B1 (ko) * 2003-12-30 2011-02-10 엘지디스플레이 주식회사 액티브 매트릭스 표시장치
CN1947337B (zh) * 2004-04-26 2011-04-13 皇家飞利浦电子股份有限公司 薄膜晶体管中的阈值电压调节
KR100590034B1 (ko) * 2004-10-08 2006-06-14 삼성에스디아이 주식회사 레벨시프터 및 이를 이용한 표시장치
KR101137880B1 (ko) * 2004-12-31 2012-04-20 엘지디스플레이 주식회사 쉬프트 레지스터 및 그 구동 방법
JP4826213B2 (ja) * 2005-03-02 2011-11-30 ソニー株式会社 レベルシフト回路およびシフトレジスタ並びに表示装置
KR20070111774A (ko) * 2006-05-19 2007-11-22 삼성전자주식회사 레벨 시프터
KR100805538B1 (ko) * 2006-09-12 2008-02-20 삼성에스디아이 주식회사 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
TWI373019B (en) * 2007-05-09 2012-09-21 Chunghwa Picture Tubes Ltd Shift register and shift register apparatus therein
TW200904002A (en) * 2007-07-03 2009-01-16 Toppoly Optoelectronics Corp Level shifter, interface driving circuit, and image display system
CN101765876A (zh) * 2007-07-24 2010-06-30 皇家飞利浦电子股份有限公司 具有阈值电压补偿的移位寄存器电路
JP4835626B2 (ja) * 2008-04-03 2011-12-14 ソニー株式会社 シフトレジスタ回路、表示パネル及び電子機器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9530519B2 (en) 2012-10-24 2016-12-27 Samsung Display Co., Ltd. Scan driver and display device including the same
KR20190056465A (ko) * 2017-11-16 2019-05-27 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US20120206432A1 (en) 2012-08-16

Similar Documents

Publication Publication Date Title
KR102050581B1 (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR101944465B1 (ko) 발광 제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR101962432B1 (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
US9368069B2 (en) Stage circuit and organic light emitting display device using the same
US9183781B2 (en) Stage circuit and bidirectional emission control driver using the same
KR102061256B1 (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
US8803562B2 (en) Stage circuit and scan driver using the same
KR100986862B1 (ko) 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
US9443464B2 (en) Stage circuit and organic light emitting display device using the same
US9019191B2 (en) Stage circuit and emission control driver using the same
US8582715B2 (en) Stage circuit and scan driver using the same
US8665182B2 (en) Emission control driver and organic light emitting display device using the same
KR102052065B1 (ko) 스테이지 회로 및 이를 이용한 주사 구동부
US8723765B2 (en) Stage circuit and scan driver using the same
KR20120091880A (ko) 인버터 및 이를 이용한 유기전계발광 표시장치
US9252747B2 (en) Stage circuits and scan driver using the same
US8952944B2 (en) Stage circuit and scan driver using the same
KR102103512B1 (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
WITB Written withdrawal of application