KR20090039658A - 전력 보존 - Google Patents

전력 보존 Download PDF

Info

Publication number
KR20090039658A
KR20090039658A KR1020087010243A KR20087010243A KR20090039658A KR 20090039658 A KR20090039658 A KR 20090039658A KR 1020087010243 A KR1020087010243 A KR 1020087010243A KR 20087010243 A KR20087010243 A KR 20087010243A KR 20090039658 A KR20090039658 A KR 20090039658A
Authority
KR
South Korea
Prior art keywords
signal
bus
wake
free
state
Prior art date
Application number
KR1020087010243A
Other languages
English (en)
Other versions
KR101350085B1 (ko
Inventor
밀리보제 알렉시크
세르지우 고마
Original Assignee
에이티아이 테크놀러지스 유엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에이티아이 테크놀러지스 유엘씨 filed Critical 에이티아이 테크놀러지스 유엘씨
Publication of KR20090039658A publication Critical patent/KR20090039658A/ko
Application granted granted Critical
Publication of KR101350085B1 publication Critical patent/KR101350085B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3253Power saving in bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Information Transfer Systems (AREA)
  • Small-Scale Networks (AREA)

Abstract

공유 버스에서 웨이크-업 신호를 전송하는 단계를 포함하는 공유 버스를 동작시키는 방법. 상기 웨이크 업 신호는 신호들의 시퀀스를 포함하는데, 이 시퀀스의 각 신호는 버스가 프리 상태임을 나타내는 신호와 버스가 비지 상태임을 나타내는 신호 중 하나이다. 이 방법에 영향을 미치는 마이크로컨트롤러가 또한 고려된다. 공유 버스에서의 웨이크-업 장치는 프리 상태인 상기 공유 버스와 비지 상태인 상기 공유 버스 중 하나를 나타내는 신호를 인식하고 인식 신호를 선택적으로 출력해내는 제 1 래치와, 상기 인식 신호의 수신 후 프리 상태인 상기 공유 버스와 비지 상태인 상기 공유 버스 중 또 다른 하나를 나타내는 신호를 인식하고 선택적으로 파워-온 신호를 출력해내는 제 2 래치를 포함한다. 이 래치들은 D-형 플립 플롭일 수 있다.

Description

전력 보존{POWER CONSERVATION}
본 발명은 전력 보존을 촉진할 수 있는 방식으로 동작하는 공유 버스(shared bus)에 관한 것이다.
어떤 장치가 사용 중에 있지 않을 때 그 장치를 전력 절약 모드(power saving mode) 상태에 있도록 하는 것이 알려져 있다. 예를 들어, 다중 장치 시스템에서, 쉬고 있는(idle) 장치들은 전력 보존 상태 또는 "슬립(sleep)" 모드 상태에 있을 수 있다. 슬립 모드 상태인 장치가 필요해진 경우에는, 그 장치는 사용될 준비가 되어 있도록 대기(stand-by) 상태로 파워 업된다(웨이크 업된다("woken" up)). 다중 장치 시스템을 구현하는 단순한 방식은 공유된 버스에 장치들을 링크시키는 것이다. 공유된 버스에서 슬립 상태의 장치를 웨이크 업시키기 위하여, 분리된 "웨이크-업(wake-up)" 라인이 제공될 수 있다.
본 발명은 공유된 버스에서 전력 보존을 관리하는 개선된 방식을 제공하고자 한다.
공유 버스를 운영하는 방법은 상기 공유 버스에서 웨이크-업 신호를 전송하는 단계를 포함한다. 이 웨이크-업 신호는 신호 시퀀스를 포함하는데, 이 시퀀스의 각 신호는 버스가 프리(free) 상태임을 나타내는 신호와 버스가 비지(busy) 상태임을 나타내는 신호 중 하나이다. 이러한 방법에 영향을 미치는 장치가 또한 고려된다.
공유 버스에서 장치를 동작시키는 방법은 상기 공유 버스에서 신호 시퀀스를 포함하는 웨이크-업 신호를 수신하는 단계를 포함하되, 상기 시퀀스의 각 신호는 상기 버스가 프리(free)함을 나타내는 신호와 상기 버스가 비지(busy)함을 나타내는 신호 중 하나인 단계를 포함하고, 상기 수신에 대한 응답으로, 결합된 장치가 대기 상태로 파워 업(power-up)하도록 촉진한다. 이 방법에 영향을 미치는 장치가 또한 고려된다.
웨이크 업 시키는 방법은, 전력 보존 상태에 있는 동안에, 공유 버스에서 신호 시퀀스를 포함하는 웨이크 업 신호를 수신하는 단계를 포함하되, 상기 시퀀스의 각 신호는 상기 버스가 프리(free)함을 나타내는 신호와 상기 버스가 비지(busy)함을 나타내는 신호 중 하나인 단계를 포함하며, 상기 수신에 대한 응답으로, 대기 상태로 파워 업 시킨다. 이 방법에 영향을 미치는 장치가 또한 고려된다.
공유 버스에서의 웨이크-업 장치는 프리 상태인 상기 공유 버스와 비지 상태인 상기 공유 버스 중 하나를 나타내는 신호를 인식하고 그 하나에 대한 인식 신호를 출력해내는 제 1 래치와, 이 인식 신호의 수신 이후에 프리 상태인 상기 공유 버스와 비지한 상기 공유 버스 중 또 다른 하나를 나타내는 신호를 인식하고 그 또 다른 하나에 대한 파워-온(power-on) 신호를 생산해내는 제 2 래치를 가질 수 있다. 이 래치들은 D-형 플립 플롭일 수 있다.
본 발명의 다른 구성들과 이점들은 도면들과 하기의 상세한 설명을 조합하여 검토해보면 자명해질 것이다.
본 발명의 예시적인 실시예를 도시하는 도면들에서,
도 1은 버스 신호 다이어그램이고,
도 2는 본 발명에 따른 다중-장치 시스템에 대한 개략도이며,
도 3은 버스 신호 다이어그램이고,
도 4는 웨이크-업 장치에 대한 개략도이다.
다중-장치 시스템의 장치들은 공유 버스에 의해 통신할 수 있고 상기 공유 버스는 2000년 1월에 Philips Semiconductors에 의해 배포된 "I2C-버스 사양 버전 2.1(I2C-Bus Specification Version 2.1)"에 기술된 I2C 버스 시스템과 일치하는 것일 수 있는데, 배포된 것의 내용은 본 명세서에 참조로서 나타나 있다.
상기 I2C 버스 시스템은 2 개의 버스 컨덕터들을 사용하는데, 하나는 클럭 신호를 운반하는 클럭 신호 컨덕터(SCL)이고, 다른 하나는 데이터 신호를 운반하는 데이터 신호 컨덕터(SDA)이다. 버스 라인들로 언급되기도 하는 이 버스 컨덕터들은, 간단한 2-와이어(two-wire) 시리얼 버스를 제공한다. 각 장치는 어드레스를 갖는데, 이는 버스 시스템에 있는 메시지들이 특정한 장치에 어드레스되게 하기 위함이다.
상기 I2C 버스 시스템은 클럭을 발생시키고 데이터 이송을 초기화시킬 책임이 있는 마스터 장치를 사용하고자 한다. 그래서 일반적으로 대다수의 데이터는 마스터 장치로부터 유래한 것이다. 어느 주어진 시각에 단 하나의 장치가 마스터 장치로서 동작하는 경우에도, 상기 시스템은 또한 두 개 이상의 장치가 마스터 장치로서 동작할 가능성을 고려한다. 슬레이브(slave) 장치는 특정한 경우에 클럭 라인을 낮은 상태로 유지시키는데, 이는 슬레이브가 동작(예컨대, 추가적인 데이터를 수신하기에 앞서 데이터 바이트를 저장)을 완료할 추가적 시간을 필요로 하는 경우에 마스터 장치로 하여금 기다리도록 강제하기 위해서이다. 상기 I2C 버스 시스템은 모든 I2C 인터페이스들이 와이어(wired)-AND 연결들로 I2C 버스에 연결되도록 요구함으로써 장치로 하여금 버스 라인을 낮은 상태로 유지시킬 수 있게 한다.
시리얼 버스의 경우, 데이터는 버스에서 비트-바이-비트(bit-by-bit) 방식으로 송신되는데, 하나의 비트는 클럭 신호 컨덕터에서의 각 클럭 주기 중 데이터 신호 컨덕터에서 송신된다. 송신된 비트는 논리값 0 또는 논리값 1 중 하나를 나타내도록 미리 설정된 낮은 전압 상태를 가질 수 있고, 논리값 0 또는 논리값 1 중 다른 하나를 나타내도록 미리 설정된 높은 전압 상태를 가질 수 있다. 클럭 라인은 높은 전압 상태와 낮은 전압 상태 사이를 왔다갔다 하는데, 하나의 클럭 주기는 클럭 라인이 낮은 전압 상태로의 전이를 완료하는 때와 클럭 라인이 다음에 다시 낮은 전압 상태로 전이하는 때 사이의 시간에 의해 결정된다. I2C 버스 시스템에 따 라, 데이터 비트 전압 상태는 클럭 주기의 일부분에서 클럭 신호가 높은 상태에 있는 동안에 반드시 안정해야 한다(다시 말해, 높은 상태 또는 낮은 상태를 유지해야한다). 클럭 신호가 낮은 상태에 있는 동안에는, 데이터 신호는 다음 데이터 비트가 송신되는 상태로 전이(transition)할 수 있다.
버스를 공유하여 사용하도록 하기 위해, I2C 버스 시스템은 START(bus busy) 상태와 STOP(bus free) 상태를 규정한다. 이 상태들은 항상 마스터 장치에 의해 발생한다. 버스는 START 상태 이후에 비지(busy)한 것으로 고려되고 단지 STOP 상태 뒤에 오는 가드 타임(guard time)의 종료시에 다시 프리한 것으로 고려된다. 버스가 프리할 때에는, 데이터 버스 라인과 클럭 버스 라인 모두 높은 상태에 있다. 도 1에 예시된 바와 같이, START 상태(12)는 클럭 신호(14)가 높은 상태에 있고 데이터 신호(16)가 높은 상태에서 낮은 상태로 전이(transition)하는 때에 일어난다. 반대로, STOP 상태(18)는 클럭 라인(14)이 높은 상태에 있고 데이터 라인(16)이 낮은 상태에서 높은 상태로 전이하는 때에 일어난다. START 상태와 STOP 상태는 주어진 데이터 전송으로부터 쉽게 구별되고, 데이터 비트를 전송하기 위해, 데이터 라인은 클럭의 높은 상태 중 안정한 상태(높은 상태 또는 낮은 상태로) 유지됨이 명확해질 것이다.
I2C 버스 시스템은 휴대폰, PDA 또는 PIM(personal information manager)와 같은 휴대용(handheld) 전기 장치에 사용될 수 있는데, 이러한 장치들은 마이크로컨트롤러와 디스플레이 드라이버(예컨대 LCD 드라이버)를 포함하고, 카메라를 포함 할 수도 있다. 휴대용 장치에서, 마이크로컨트롤러는 일반적으로 I2C 버스 시스템 마스터로 동작하고 디스플레이 드라이버가 슬레이브로 동작한다. 카메라는 단지 슬레이브로 동작하도록 구성될 수 있고, 마스터 또는 슬레이브 중 하나로 동작하도록 구성될 수도 있다. 어떤 경우에든, 카메라와 마이크로컨트롤러 사이에서 움직이는 거의 모든 데이터는 카메라로부터 마이크로컨트롤러까지 지나가는 이미지 데이터이다.
휴대용 전기 장치에서 배터리 수명을 보호하기 위해 전력 소비를 최소화시키려는 강한 움직임이 있다. 카메라를 갖는 휴대용 장치에서 이것이 특히 중요한데, 이는 대부분의 시간 동안 카메라는 동작하지 않는 상태에 있기 때문이다. I2C 버스 시스템을 갖는 휴대용 장치에서, 슬레이브 장치는 정지기간(period of idleness) 이후에 슬립 상태가 되도록 구성될 수 있거나, 마스터 장치로부터 그것에 어드레스되는 적합한 명령에 대한 응답으로 슬립 상태가 될 수 있다. 그러나, 공유 버스에서 슬리핑 상태의 장치를 웨이크 업시키는 점에서 문제가 발생한다. 데이터 명령을 마스터 장치로부터 슬레이브에 어드레스되는 데이터 명령을 전송하는 것만으로는 불충분한데, 이는 슬립 상태에 있는 슬레이브가 그 명령을 듣지 않을 것이고 그 명령을 무시하기 때문이다. 마스터와 슬레이브 사이에 별도의 웨이크-업 시그널링 라인을 부가하는 것은 중요한 하드웨어와, 소프트웨어 또는 펌웨어 조정을 필요로 한다. 또 다른 고려사항은 슬레이브는 공유 버스에서 다른 장치들에 부정적인 영향을 주지 않은 채로 반드시 웨이크-업된(awoken) 상태여야 한다는 점이다.
이러한 문제들을 해결하기 위해서, 마스터 장치에 의해 반드시 웨이크-업될(awoken)(다시 말해, 전력 보존 상태에서 대기 상태로 이동) 수 있는 각 슬레이브는 데이터 라인과 클럭 라인에 병렬로 위치하는 웨이크-업 장치를 제공받는다. 이 웨이크-업 장치는 I2C 버스 시스템에 위치한 특별한 시퀀스에 대한 응답하도록 배열된다. 상세하게는, 이 웨이크-업 장치는 STOP(버스 프리) 상태와 START(버스 비지) 상태의 미리 정의된 시퀀스에 응답하도록 배열된다. 이 "웨이크-업된(awake)" 시퀀스는 I2C 버스 시스템에 위치하고, 어느 슬립 상태의 슬레이브는 관게된 웨이크-업 장치에 의해 웨이크-업 상태가 될 수 있다.
I2C 버스 시스템을 위한 사양에 따라, 단지 하나의 마스터 장치만이 START 상태 또는 STOP 상태를 발생시킬 수 있고 이러한 상태들은 버스가 비지할 때를 나타내는 데에 사용됨을 상기해야 한다. 휴대 장치에서, 마이크로컨트롤러가 유일한 마스터 장치인 경우에는, 그러한 상태들을 발생시킬 수 있는 유일한 장치이다. 그러한 상황에서, 어느 미리 정의된 START와 STOP 시퀀스는 휴대 장치 내의 다른 장치들을 위한 웨이크-업 신호로서 사용될 수 있고, 유일한 시행 요구조건은 마이크로컨트롤러가 다른 신호들이 (웨이크-업 장치가 시퀀스를 인식하도록 쉽게 배열되게 하기 위해)버스에서 발생할 수 있게 하기(다시 말해, 데이터 이송) 전에 그 시퀀스가 완료되어야 한다는 것이다. 카메라와 같이 마스터가 될 수 있는 또 다른 장치에서, 마이크로컨트롤러가 다른 장치들을 웨이크-업시키는 장치임이 여전히 기대된다. 이러한 경우, 마이크로컨트롤러에 의해 버스가 STOP 상태가 된 후에 또 다른 마스터가 버스를 멈추게 할 가능성을 피하기 위해, 웨이크-업 시퀀스를 위한 추가적인 요구조건이 있다. 상세하게는, START 상태는 반드시 웨이크-업 시퀀스에서 어느 STOP 상태 이후이자 버스가 프리 상태인 것으로 고려되기 이전에(다시 말해, 웨이크-업 시퀀스의 선행하는 STOP 상태의 발생 뒤에 가드 타임의 종료 전에) 발생해야 한다. 마스터는 일반 클럭 주기로 클럭을 발생시키는데, START 상태는 이 클럭 주기가 가드 타임보다 짧을 때에만 STOP 상태 이후의 기간에 발생할 수 있다. 이러한 경우가 아닌 때에는, 마이크로컨트롤러는 STOP 상태가 발생하는 동일 클럭 주기에서 START 상태를 발생시켜야 하는데, 이는 START 상태가 가드 타임보다 짧은 시간 동안에 STOP 상태에 후속될 수 있게 하기 위함이다. 종래에는, 마이크로컨트롤러는 단순히 웨이크-업 시퀀스 내내 클럭 라인을 높은 상태로 유지시키기만 하였다. 버스 시스템에 시퀀스가 위치하는 방식뿐만 아니라 사용되는 시퀀스는 웨이크-업 장치의 디자인에 영향을 미칠 것이다.
도 2는 휴대용 장치의 다중-장치 시스템의 한 예를 개략적으로 도시하고 있다. 도 2를 보면, 휴대용 장치(28)은 마이크로컨트롤러(30), 데이터 버스 라인(36)과 클럭 라인(38)에 연결된 슬레이브 장치들인 디스플레이 드라이버(32)와 카메라(34)를 포함한다. 카메라(34)는 마이크로컨트롤러로부터의 웨이크-업 시퀀스에 응답하기 위한 웨이크-업 장치(40)를 제공받는다. 상기 웨이크-업 시퀀스가 웨이크-업 장치에 의해 인식된 경우에는, 라인(42)에 높은 신호가 나타나고 카메라(34)를 웨이크업 시키기 위해 카메라(34)의 파워-온 회로(44)에 공급된다.
가능한 웨이크-업 시퀀스는 STOP-START-STOP 시퀀스이다. 도 3은 이러한 시 퀀스에 대한 신호 다이어그램을 나타내는데, 마이크로컨트롤러가 클럭 라인을 높은 상태로 유지하는 동안에 시퀀스가 발생한다는 점을 가정한 것이다. 도 3을 보면, STOP 상태는 12a에서 발생하고 그 뒤에 18a에서 START 상태가 발생하며, 그 뒤에 12b에서 STOP 상태가 발생한다. 도시된 바와 같이, "파워-온" 신호(44)는 12b에서의 최종 STOP 상태가 발생한 이후부터 클럭 신호(14)가 낮은 상태로 될 때까지 높은 상태에 있다. 도 3으로부터 첫 번째 STOP 상태와 START 상태 사이의 시간은 START 상태와 두 번째 STOP 상태 사이의 시간보다 짧을 수 있음이 주목되어야 한다. 이는 첫 번째 STOP 상태 발생 이후에 가드 타임의 종료 전에 버스에서 START 상태가 나타나도록 함에 의해 수행될 수 있다.
STOP-START-STOP 시퀀스를 인식하는 적합한 웨이크-업 장치가 도 4에 도시되어 있다. 도 4를 보면, 웨이크-업 회로(40a)는 3 개의 직렬로 배열된 D-형 플립 플롭들(46, 48, 50)을 포함한다. 플립 플롭들(46, 48, 50)의 리셋(즉, 클리어) 입력들(46R, 48R, 50R)은 각각 클럭 버스(38)에 의한 입력이다. 높은 상태(논리값 1)는 플립 플롭(46)의 D-입력(46D)에 영구적으로 입력된다. 플립 플롭들(46, 50)의 클럭 입력들(46C, 50C)은 데이터 버스(36)에 의한 입력이고 플립 플롭(48)의 클럭 입력(48C)은 인버터(54)를 통한 데이터 버스(36)에 의한 입력이다. 클럭 라인(38)이 낮은 상태에 있는 경우에, 모든 플립 플롭들은 각 플립 플롭의 Q 출력(46Q, 48Q, 50Q)이 낮거나 0인 상태가 되도록 클리어된 상태에 있게 된다. 클럭 라인이 높은 상태가 된 이후에, 데이터 라인이 첫 번째 STOP 상태를 발생시키도록 높은 상태가 된 때에는, 플립 플롭(46)의 Q 출력(46Q)이 높은 상태가 되나, 나머지 두 플립 플 롭들의 Q 출력들은 낮은 상태로 남아있게 된다. 그 후 데이터 라인이 START 상태를 발생시키도록 낮은 상태로 전이하는 때에, 플립 플롭(48)의 Q 출력(48Q)이 높은 상태가 되고, 플립 플롭(50)의 Q 출력(50Q)은 낮은 상태로 남아있게 된다. 데이터 라인이 두 번째 STOP 상태를 발생시키도록 다시 높은 상태가 되는 때에는, 플립 플롭(50)의 Q 출력(50Q)은 높은 상태로 진입하고 이로써 라인(42)에서 높은 상태의 신호 또는 파워-온 신호가 나타난다. 이 파워-온 신호는 클럭 라인이 낮은 상태가 되는 때, 즉 플립 플롭들이 클리어되는 때까지 지속될 것이다.
물론 대안적인 웨이크-업 장치들도 가능하다. 예를 들어, D-형 플립 플롭들은 어느 다른 래칭(latching) 구성요소로 대체될 수 있다. 대안으로, 마이크로프로세서가 웨이크-업 시퀀스를 인식하기 위해 프로그램될 수 있다.
또한, 본 발명에 따른 웨이크-업 장치는 다중-장치 시스템에서의 많은 다른 슬레이브 종류들, 즉 오디오 플레이어, 비디오 플레이어, 비디오 코덱, 비디오 레코더, 키보드, 메모리 또는 그래픽 프로세서 유닛과 같은 슬레이브들에 관계될 수 있다.
STOP-START-STOP 시퀀스는 버스가 프리하고, 그에 뒤이어 버스가 비지하며, 그에 뒤이어 버스가 프리하다는 것을 나타낸다. 전체적 효과는 버스의 상태를 변하게 하지 않는 것이다. 또한, 이 시퀀스는 버스에서 어느 데이터의 이동을 초래하지 않는다. 그러므로, 상기 시퀀스는 공유 버스에서 어느 장치들의 동작에도 부정적인 영향을 미치지 않는다.
시퀀스를 인식하는 적합한 웨이크-업 회로가 제공된 경우에는, 다른 웨이크- 업 시퀀스들도 물론 사용될 수 있다. 예를 들어, START-STOP-START-STOP 시퀀스가 사용될 수 있고, 또는 START-STOP 시퀀스조차도 사용될 수 있다. START-STOP-START 시퀀스 또한 사용될 수 있다. 그러나, START 상태로 끝나는 어느 시퀀스는 웨이크-업 시퀀스의 종료 후에도 버스가 비지 상태를 유지한다. 이는 마이크로컨트롤러가 단 하나의 가능한 마스터 장치인 경우에는 문제되지 않지만, 그렇지 않은 경우에는 어려움을 야기할 수 있다. 그러므로, 다중-마스터 시스템에서, 시퀀스는 STOP 상태로 끝나는 것이 바람직하다.
또한, 다중-장치 시스템에서 각 웨이크-업 회로에 의해 인식되는 보편적인 웨이크-업 시퀀스를 갖는 것보다는, 다른 웨이크-업 시퀀스들이 그 다른 웨이크-업 시퀀스들 각각을 인식하도록 적절한 웨이크-업 회로들이 제공된 경우에 다른 장치들을 웨이크-업시키는 데에 사용될 수 있다. 예를 들어, 도 2를 참조해 보면, 휴대장치(28)의 카메라(34)에 결합된 웨이크-업 회로(40)는 제 1 웨이크-업 시퀀스를 인식함에 있어서 카메라를 웨이크-업 시키기 위한 제 1 웨이크-업 장치일 수 있는 반면, 희미하게 도시된 제 2 웨이크-업 회로(160)는 휴대용 장치(28)의 장치 드라이버(150)와 결합될 수 있는데, 이는 제 1 시퀀스와는 다른 제 2 웨이크-업 시퀀스를 인식함에 있어서 장치 드라이버를 웨이크-업시키기 위함이다.
앞의 내용이 I2C 버스 시스템과의 조합으로 설명되었지만, 본 발명의 가르침은 또 다른 사양(specification)에 따라 공유 시리얼 버스에도 또한 적용이 가능함이 자명할 것이다. 유일한 요구조건은 그 사양이 공유 버스에서 버스가 비지 상태 임을 나타내는 신호를 보내는 것과 버스가 프리 상태임을 나타내는 신호를 보내는 것을 제공해야 한다는 것이고, 다중-마스터 장치들을 위해, 이 신호 보냄은 버스가 첫 번째 "프리" 신호 이후이자 다음의 "비지" 신호 전인 때에 장치에 의해 정지될 수 없도록 조절된다.
다른 변형들이 당업자에게는 자명할 것이고, 따라서 본 발명은 특허청구범위에 정의되어 있다.

Claims (51)

  1. 공유 버스(shared bus)를 동작시키는 방법으로서:
    신호 시퀀스를 포함하는 웨이크-업(wake-up) 신호를 상기 공유 버스에서 전송하되, 상기 시퀀스의 각 신호는 상기 버스가 프리(free) 상태임을 나타내는 신호와 상기 버스가 비지(busy) 상태임을 나타내는 신호 중의 하나인 단계를 포함하는 공유 버스 동작 방법.
  2. 제 1 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 비지 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 2 신호를 포함하는 것을 특징으로 하는 공유 버스 동작 방법.
  3. 제 1 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 프리 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 비지 상태임을 나타내는 제 2 신호와, 제 2 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 3 신호를 포함하는 것을 특징으로 하는 공유 버스 동작 방법.
  4. 선행하는 청구항 중 어느 한 항에 있어서,
    상기 신호 시퀀스의 각 신호는 상기 시퀀스의 일부분이 아닌 신호들을 방해하지(intervening) 않고 전송되는 것을 특징으로 하는 공유 버스 동작 방법.
  5. 선행하는 청구항 중 어느 한 항에 있어서,
    상기 버스는 클럭 라인과 데이터 라인을 포함하는 것을 특징으로 하는 공유 버스 동작 방법.
  6. 제 5 항에 있어서,
    상기 버스가 프리 상태임을 나타내는 신호를 전송하고, 상기 클럭 라인이 높은 상태에 있을 때 상기 데이터 라인이 높은 상태로부터 낮은 상태로 전이(transition)하는 단계를 더 포함하는 것을 특징으로 하는 공유 버스 동작 방법.
  7. 제 6 항에 있어서,
    상기 버스가 비지 상태임을 나타내는 신호를 전송하고, 상기 클럭 라인이 높은 상태에 있을 때 상기 데이터 라인이 낮은 상태로부터 높은 상태로 전이하는 단계를 더 포함하는 것을 특징으로 하는 공유 버스 동작 방법.
  8. 제 7 항에 있어서,
    상기 웨이크-업 신호는 상기 클럭 라인이 높은 상태에 있을 때 전송되는 것을 특징으로 하는 공유 버스 동작 방법.
  9. 제 7 항에 있어서,
    데이터 비트를 전송하고, 상기 클럭 라인이 낮은 상태에 있는 동안 상기 데이터 라인이 높은 데이터 라인 상태로 전이하거나 낮은 데이터 라인 상태로 전이하며, 상기 클럭 라인이 높은 상태에 있는 동안 상기 데이터 라인 상태에서 상기 데이터 라인을 유지하는 단계를 더 포함하는 것을 특징으로 하는 공유 버스 동작 방법.
  10. 선행하는 청구항 중 어느 한 항에 있어서,
    상기 공유 버스는 상기 버스가 프리 상태임을 나타내는 어느 신호의 발생 이후에 가드 타임(guard time) 동안 비지 상태로 고려되는 것을 특징으로 하는 공유 버스 동작 방법.
  11. 제 10 항이 제 2 항 또는 제 2 항에 종속되는 어느 항에 종속되는 경우에 있어서,
    상기 공유 버스는 상기 버스가 프리 상태임을 나타내는 어느 신호의 발생 이후에 가드 타임 동안 비지 상태로 고려되고, 상기 제 2 신호는 상기 제 1 신호 전송 이후 상기 가드 타임 중 전송되는 것을 특징으로 하는 공유 버스 동작 방법.
  12. 선행하는 청구항 중 어느 한 항에 있어서,
    상기 웨이크-업 신호는 제 1 신호 시퀀스를 포함하는 제 1 웨이크-업 신호이고,
    제 2 신호 시퀀스를 포함하는 제 2 웨이크-업 신호를 전송하는 단계를 더 포함하며, 상기 제 2 시퀀스의 신호 각각은 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나이고,
    상기 제 2 시퀀스는 상기 제 1 시퀀스와 다른 시퀀스임을 특징으로 하는 공유 버스 동작 방법.
  13. 공유 버스에 연결되었을 때에 동작 가능한, 공유 버스에서의 장치로서:
    신호 시퀀스를 포함하는 웨이크-업 신호를 상기 공유 버스에서 전송하되, 상기 시퀀스의 각 신호는 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나인 것을 특징으로 하는 공유 버스에서의 장치.
  14. 제 13 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 비지 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 2 신호를 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  15. 제 14 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 프리 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 비지 상태임을 나타내는 제 2 신호와, 제 2 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 3 신호를 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  16. 제 13 항 내지 제 15 항 중 어느 한 항에 있어서,
    상기 신호들의 시퀀스의 각 신호는 상기 시퀀스의 일부분이 아닌 신호들을 방해하지 않고 전송되는 것을 특징으로 하는 공유 버스에서의 장치.
  17. 제 13 항 내지 제 16 항 중 어느 한 항에 있어서,
    상기 버스는 클럭 라인과 데이터 라인을 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  18. 제 17 항에 있어서,
    상기 버스가 프리 상태임을 나타내는 신호를 전송하기 위하여, 상기 클럭 라인이 높은 상태에 있을 때 상기 데이터 라인이 높은 상태로부터 낮은 상태로 전이하는 동작이 더 가능함을 특징으로 하는 공유 버스에서의 장치.
  19. 제 18 항에 있어서,
    상기 버스가 비지 상태임을 나타내는 신호를 전송하기 위하여, 상기 클럭 라 인이 높은 상태에 있을 때 상기 데이터 라인이 낮은 상태로부터 높은 상태로 전이하는 동작이 더 가능함을 특징으로 하는 공유 버스에서의 장치.
  20. 제 19 항에 있어서,
    상기 클럭 라인이 높은 상태에 있는 동안 상기 웨이크-업 신호를 전송하는 동작이 더 가능함을 특징으로 하는 공유 버스에서의 장치.
  21. 제 20 항에 있어서,
    데이터 비트를 전송하기 위하여, 상기 클럭 라인이 낮은 상태에 있는 동안에 상기 데이터 라인이 높은 데이터 라인 상태 또는 낮은 데이터 라인 상태로 전이하고, 상기 클럭 라인이 높은 상태에 있는 동안에 상기 데이터 라인 상태에서 상기 데이터 라인을 유지하는 동작이 더 가능함을 특징으로 하는 공유 버스에서의 장치.
  22. 제 13 항 내지 제 21 항 중 어느 한 항에 있어서,
    상기 공유 버스는, 상기 버스가 프리 상태임을 나타내는 어느 신호의 발생 이후에 가드 타임 동안 비지 상태인 것으로 고려되는 것을 특징으로 하는 공유 버스에서의 장치.
  23. 제 22 항이 제 15 항 또는 제 15 항에 종속되는 어느 항에 종속되는 경우에 있어서,
    상기 공유 버스는 상기 버스가 프리 상태임을 나타내는 어느 신호의 발생 이후에 가드 타임 동안 비지 상태인 것으로 고려되고, 상기 제 2 신호는 상기 제 1 신호가 전송된 이후에 상기 가드 타임 중 전송되는 것을 특징으로 하는 공유 버스에서의 장치.
  24. 제 13 항 내지 제 23 항 중 어느 한 항에 있어서,
    상기 웨이크-업 신호는 제 1 신호 시퀀스를 포함하는 제 1 웨이크-업 신호이고,
    상기 장치는 제 2 신호 시퀀스를 포함하는 제 2 웨이크-업 신호를 전송할 수 있으며, 상기 제 2 시퀀스의 신호 각각은 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나이고,
    상기 제 2 시퀀스는 상기 제 1 시퀀스와 다른 시퀀스임을 특징으로 하는 공유 버스에서의 장치.
  25. 공유 버스에서 장치를 동작시키는 방법으로서:
    신호 시퀀스를 포함하는 웨이크-업 신호를 상기 공유 버스에서 수신하되, 상기 시퀀스의 각 신호는 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나인 단계와;
    상기 수신에 대한 응답으로, 결합된 장치가 대기(stand-by) 상태로 파워-업 하도록 촉진하는 단계를 포함하는 장치 동작 방법.
  26. 제 25 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 비지 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 2 신호를 포함하는 것을 특징으로 하는 장치 동작 방법.
  27. 제 25 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 프리 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 비지 상태임을 나타내는 제 2 신호와, 제 2 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 3 신호를 포함하는 것을 특징으로 하는 장치 동작 방법.
  28. 웨이크-업 방법으로서:
    전력 보존 상태에 있는 동안, 신호 시퀀스를 포함하는 웨이크-업 신호를 상기 공유 버스에서 수신하되, 상기 시퀀스의 각 신호는 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나인 단계와,
    상기 수신에 대한 응답으로, 대기 상태로 파워-업시키는 단계를 포함하는 웨이크-업 방법.
  29. 제 28 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 비지 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 2 신호를 포함하는 것을 특징으로 하는 웨이크-업 방법.
  30. 제 28 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 프리 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 비지 상태임을 나타내는 제 2 신호와, 제 2 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 3 신호를 포함하는 것을 특징으로 하는 웨이크-업 방법.
  31. 공유 버스에 연결될 때 동작하는 공유 버스에서의 장치로서:
    신호 시퀀스를 포함하는 웨이크-업 신호를 상기 공유 버스에서 수신하되, 상기 시퀀스의 각 신호는 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나인 단계와;
    상기 웨이크-업 신호 수신에 대한 응답으로, 결합된 장치가 대기 상태로 파워-업 하도록 촉진하는 단계를 포함하는 공유 버스에서의 장치.
  32. 제 31 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 비지 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 2 신호를 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  33. 제 31 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 프리 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 비지 상태임을 나타내는 제 2 신호와, 제 2 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 3 신호를 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  34. 제 31 항 내지 제 33항 중 어느 한 항에 있어서,
    상기 결합된 장치는 카메라, 디스플레이, 오디오 플레이어, 비디오 플레이어, 비디오 코덱, 비디오 레코더, 키보드, 메모리, 그리고 그래픽 프로세서 유닛 중 어느 하나를 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  35. 공유 버스에 연결될 때 동작하는 공유 버스에서의 장치로서:
    전력 보존 상태에 진입하고;
    상기 전력 보존 상태에 있는 동안에, 신호 시퀀스를 포함하는 웨이크-업 신호를 상기 공유 버스에서 수신하되, 상기 시퀀스의 각 신호는 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나이며; 그리고
    상기 웨이크-업 신호 수신에 대한 응답으로, 대기 상태로 파워-업시키도록 동작하는 공유 버스에서의 장치.
  36. 제 35 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 비지 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 2 신호를 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  37. 제 35 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 프리 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 비지 상태임을 나타내는 제 2 신호와, 제 2 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 3 신호를 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  38. 제 35 항 내지 제 37 항 중 어느 한 항에 있어서,
    상기 웨이크-업 신호 수신을 위해 상기 버스에 연결되는 제 1 연결을 갖는 제 1 서브-장치와, 상기 전력 보존 상태에 진입하고 상기 버스에 제 1 연결과 병렬로 연결된 제 2 연결을 갖는 제 2 서브-장치를 가지며,
    상기 제 2 서브-장치는 상기 대기 상태로 파워-업한 후에 상기 병렬 제 2 연결에서 데이터를 수신하도록 동작하는 것을 특징으로 하는 공유 버스에서의 장치.
  39. 제 38 항에 있어서,
    상기 제 2 서브-장치는, 상기 클럭 라인이 높은 상태에 있는 동안 데이터 라인이 안정한 상태에 있는지를 감지함으로써, 상기 버스에 병렬로 연결된 상기 제 2 연결에서 데이터 비트가 수신되었음을 고려하도록 동작하는 것을 특징으로 하는 공유 버스에서의 장치.
  40. 제 38 항 또는 제 39 항에 있어서,
    상기 제 2 서브-장치는 카메라, 디스플레이, 오디오 플레이어, 비디오 플레이어, 비디오 코덱, 비디오 레코더, 키보드, 메모리, 그래픽 프로세서 유닛 중 하나를 포함하는 것을 특징으로 하는 공유 버스에서의 장치.
  41. 공유 버스와;
    상기 공유 버스에 연결되고, 상기 공유 버스에서 신호 시퀀스를 포함하는 웨이크-업 신호를 전송하는 제 1 장치로서, 상기 시퀀스의 각 신호는 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나인 제 1 장치와;
    상기 공유 버스에 연결되고 전력 보존 상태에 진입하도록 동작하는 제 2 장치로서, 상기 전력 보존 상태에 있는 동안, 상기 공유 버스에서 웨이크-업 신호를 수신하고, 상기 웨이크-업 신호의 수신에 대한 응답으로, 대기 상태로 파워-업하는 제 2 장치를 포함하는 다중-장치 시스템.
  42. 제 41 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 비지 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 2 신호를 포함하는 것을 특징으로 하는 다중-장치 시스템.
  43. 제 41 항에 있어서,
    상기 웨이크-업 신호는 상기 버스가 프리 상태임을 나타내는 제 1 신호와, 제 1 신호에 후속되는 신호로서 상기 버스가 비지 상태임을 나타내는 제 2 신호와, 제 2 신호에 후속되는 신호로서 상기 버스가 프리 상태임을 나타내는 제 3 신호를 포함하는 것을 특징으로 하는 다중-장치 시스템.
  44. 제 43 항에 있어서,
    상기 공유 버스는 상기 버스가 프리 상태임을 나타내는 어느 신호의 발생 이후에 가드 타임 동안 비지 상태인 것으로 고려되고,
    상기 제 2 신호는 상기 제 1 신호가 수신된 이후에 상기 가드 타임 동안 수신되는 것을 특징으로 하는 다중-장치 시스템.
  45. 제 42 항에 있어서,
    상기 제 2 장치는 상기 웨이크-업 신호 수신을 위해 상기 버스에 연결되는 제 1 연결을 갖는 제 1 서브-장치와, 상기 전력 보존 상태에 진입하고 상기 버스에 제 1 연결과 병렬로 연결된 제 2 연결을 갖는 제 2 서브-장치를 가지며,
    상기 제 2 서브-장치는 상기 대기 상태로 파워-업한 후에 상기 병렬 제 2 연결에서 데이터를 수신하도록 동작하는 것을 특징으로 하는 다중-장치 시스템.
  46. 제 45 항에 있어서,
    상기 제 2 서브-장치는 카메라, 디스플레이, 오디오 플레이어, 비디오 플레이어, 비디오 코덱, 비디오 레코더, 키보드, 메모리, 그래픽 프로세서 유닛 중 하나를 포함하는 것을 특징으로 하는 다중-장치 시스템.
  47. 제 41 항 내지 제 46 항 중 어느 한 항에 있어서,
    상기 웨이크-업 신호는 제 1 신호 시퀀스를 포함하는 제 1 웨이크-업 신호이고, 상기 제 1 장치는 제 2 신호 시퀀스를 포함하는 제 2 웨이크-업 신호를 전송할 수 있으며, 상기 제 2 시퀀스의 각 신호는 상기 버스가 프리 상태임을 나타내는 신호와 상기 버스가 비지 상태임을 나타내는 신호 중 하나이고;
    상기 제 1 시퀀스와 다른 시퀀스인 상기 제 2 시퀀스는, 전력 보존 상태에 진입할 수 있도록 상기 버스에 연결되어 있고, 상기 전력 보존 상태에 있는 동안에 상기 제 2 웨이크-업 신호 수신에 대한 응답으로 대기 상태로 파워-업하는 제 3 장치를 더 포함하며, 상기 제 3 장치는 상기 제 1 웨이크-업 신호를 무시할 수 있는 것을 특징으로 하는 다중-장치 시스템.
  48. 공유 버스에서의 웨이크-업 장치로서:
    상기 공유 버스의 데이터 라인에 의한 입력을 클럭 입력으로 가지는 제 1 D-형 플립 플롭과;
    인버터를 통하여 상기 데이터 라인에 의한 입력을 클럭 입력으로 가지고 상기 클럭 라인에 의한 입력을 리셋 입력으로 가지는 제 2 D-형 플립 플롭을 포함하고,
    상기 제 1 플립 플롭과 상기 제 2 플립 플롭 중 어느 하나의 Q 출력이 상기 제 1 플립 플롭과 상기 제 2 플립 플롭 중 또 다른 하나의 D 입력으로 들어가는 것을 특징으로 하는 웨이크-업 장치.
  49. 제 48 항에 있어서,
    상기 제 1 플립 플롭의 상기 Q 출력이 상기 제 2 플립 플롭의 상기 D 입력으로 들어가는 것을 특징으로 하는 웨이크-업 장치.
  50. 제 49 항에 있어서,
    상기 공유 버스의 데이터 라인에 의한 입력을 클럭 입력으로 가지고 상기 공유 버스의 클럭 라인에 의한 입력을 리셋 입력으로 가지는 제 3 D-형 플립 플롭을 더 포함하고,
    상기 제 2 플립 플롭의 Q 출력이 상기 제 3 플립 플롭의 상기 D 입력으로 들 어가는 것을 특징으로 하는 웨이크-업 장치.
  51. 공유 버스에서의 웨이크-업 장치로서:
    프리 상태인 상기 공유 버스와 비지 상태인 상기 공유 버스 중 어느 하나를 나타내는 신호를 인식하고 그 하나에 대한 인식 신호를 출력시키기 위한 제 1 래치와;
    상기 인식 신호의 수신 후에, 프리 상태인 상기 공유 버스와 비지 상태인 상기 공유 버스 중 또 다른 하나를 인식하고 그 또 다른 하나에 대한 파워-온(power-on) 신호를 출력시키기 위한 제 2 래치를 포함하는 공유 버스에서의 웨이크-업 장치.
KR1020087010243A 2005-09-28 2006-09-28 전력 보존 KR101350085B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/237,065 US7818593B2 (en) 2005-09-28 2005-09-28 Power conversation for devices on a shared bus using bus busy and free signals
US11/237,065 2005-09-28
PCT/IB2006/002780 WO2007036801A2 (en) 2005-09-28 2006-09-28 Power conservation

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020137025689A Division KR20130122695A (ko) 2005-09-28 2006-09-28 전력 보존

Publications (2)

Publication Number Publication Date
KR20090039658A true KR20090039658A (ko) 2009-04-22
KR101350085B1 KR101350085B1 (ko) 2014-01-09

Family

ID=37895535

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020087010243A KR101350085B1 (ko) 2005-09-28 2006-09-28 전력 보존
KR1020137025689A KR20130122695A (ko) 2005-09-28 2006-09-28 전력 보존

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020137025689A KR20130122695A (ko) 2005-09-28 2006-09-28 전력 보존

Country Status (6)

Country Link
US (1) US7818593B2 (ko)
EP (1) EP1934675A2 (ko)
JP (1) JP5259410B2 (ko)
KR (2) KR101350085B1 (ko)
CN (1) CN101365998B (ko)
WO (1) WO2007036801A2 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5180077B2 (ja) * 2006-08-11 2013-04-10 パナソニック株式会社 複数ドライブ装置の遅延対策と省電力制御を行う記録再生装置
KR100850209B1 (ko) * 2007-02-08 2008-08-04 삼성전자주식회사 전력을 효율적으로 관리할 수 있는 시스템 인 패키지반도체 장치 및 그에 따른 전력 관리 방법
JP2013062722A (ja) * 2011-09-14 2013-04-04 Denso Corp 通信システム及び、当該通信システムを構成するスレーブノード
US9310783B2 (en) 2012-12-19 2016-04-12 Apple Inc. Dynamic clock and power gating with decentralized wake-ups
US9182811B2 (en) * 2012-12-19 2015-11-10 Apple Inc. Interfacing dynamic hardware power managed blocks and software power managed blocks
US9910819B2 (en) * 2013-03-11 2018-03-06 Microchip Technology Incorporated Two-wire serial interface and protocol
KR102618563B1 (ko) 2016-07-01 2023-12-27 삼성전자주식회사 집적 회로 장치와 이를 포함하는 전자 장치
US20190041947A1 (en) * 2018-06-28 2019-02-07 Intel Corporation Technologies for dynamically managing power states of endpoint devices based on workload
JP7006565B2 (ja) * 2018-10-31 2022-01-24 オムロン株式会社 電気機器、通信装置、および通信システム
CN117130671A (zh) * 2023-01-16 2023-11-28 荣耀终端有限公司 一种系统唤醒方法、电子设备及计算机可读存储介质

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5935253A (en) * 1991-10-17 1999-08-10 Intel Corporation Method and apparatus for powering down an integrated circuit having a core that operates at a speed greater than the bus frequency
JPH0884154A (ja) * 1994-09-13 1996-03-26 Sony Corp バスラインシステム
US5845139A (en) 1995-06-07 1998-12-01 Advanced Micro Devices, Inc. System for providing a host computer with access to a memory on a PCMCIA card in a power down mode
US5621250A (en) * 1995-07-31 1997-04-15 Ford Motor Company Wake-up interface and method for awakening an automotive electronics module
US5652895A (en) 1995-12-26 1997-07-29 Intel Corporation Computer system having a power conservation mode and utilizing a bus arbiter device which is operable to control the power conservation mode
US6173350B1 (en) 1997-10-17 2001-01-09 Eveready Battery Company Inc. System and method for writing data to a serial bus from a smart battery
JPH11194847A (ja) * 1998-01-06 1999-07-21 Toshiba Corp コンピュータシステムおよび初期化制御装置
US6532506B1 (en) * 1998-08-12 2003-03-11 Intel Corporation Communicating with devices over a bus and negotiating the transfer rate over the same
TW410314B (en) * 1998-12-09 2000-11-01 Winbond Electronics Corp An universal asynchronous receiver-transmitter with reading interface of IC card and card reading system IC card applied with the technique
JP2000285069A (ja) * 1999-03-31 2000-10-13 Copyer Co Ltd 同期式シリアル通信方法及び同期式シリアル通信システム
US6463543B1 (en) * 1999-08-03 2002-10-08 Btech, Inc. Serial bus communications system
US6560712B1 (en) * 1999-11-16 2003-05-06 Motorola, Inc. Bus arbitration in low power system
US6622178B1 (en) * 2000-07-07 2003-09-16 International Business Machines Corporation Method and apparatus for activating a computer system in response to a stimulus from a universal serial bus peripheral
US20040225814A1 (en) 2001-05-29 2004-11-11 Ervin Joseph J. Method and apparatus for constructing wired-AND bus systems
US20030148801A1 (en) * 2002-02-01 2003-08-07 Klaus-Peter Deyring Signalling protocol for signalling start of reset processing in serial ATA bus protocol
JP4219601B2 (ja) * 2002-03-01 2009-02-04 富士通マイクロエレクトロニクス株式会社 情報処理装置
DE10246337B3 (de) 2002-10-04 2004-05-19 Daimlerchrysler Ag Verfahren zum Überwachen von Weckvorgängen bei Datenbussystemen
JP4411579B2 (ja) * 2003-04-07 2010-02-10 日本電気株式会社 バスシステム
JP2004348460A (ja) * 2003-05-22 2004-12-09 Renesas Technology Corp 半導体集積回路およびそれを用いたusbコントローラ
JP4529441B2 (ja) * 2004-01-05 2010-08-25 富士ゼロックス株式会社 画像処理装置およびホスト装置
JP2005258494A (ja) * 2004-03-09 2005-09-22 Sharp Corp 電子機器の仕様判別装置及び方法

Also Published As

Publication number Publication date
KR101350085B1 (ko) 2014-01-09
WO2007036801A3 (en) 2007-07-12
EP1934675A2 (en) 2008-06-25
US7818593B2 (en) 2010-10-19
CN101365998B (zh) 2012-03-21
JP5259410B2 (ja) 2013-08-07
JP2009510580A (ja) 2009-03-12
CN101365998A (zh) 2009-02-11
US20070073956A1 (en) 2007-03-29
KR20130122695A (ko) 2013-11-07
WO2007036801A2 (en) 2007-04-05

Similar Documents

Publication Publication Date Title
KR101350085B1 (ko) 전력 보존
US7539888B2 (en) Message buffer for a receiver apparatus on a communications bus
CN106598891B (zh) 集成电路间i2c总线系统中的从设备报警信号
JP5335919B2 (ja) Usbリモートウェイクアップ
JP3884322B2 (ja) ネットワークインターフェース
US6708278B2 (en) Apparatus and method for awakening bus circuitry from a low power state
TWI401930B (zh) 接收器與接收方法
CN110579992B (zh) 一种车载以太网唤醒/休眠控制系统及方法
US20150095537A1 (en) Camera control interface sleep and wake up signaling
EP3844628B1 (en) Slave-to-slave direct communication
US20090193157A1 (en) Link state detection system for network cable
JPH09120380A (ja) ネットワーク・インターフェイスを介してコンピュータ・ベース・システムをパワー・オンする方法及び装置
US20030163627A1 (en) Enhanced universal serial bus (USB) bus monitor controller
CN110865959B (zh) 一种用于唤醒i2c设备的方法及电路
JP2010055265A (ja) システムlsi、システムlsiの制御方法、プログラム、及び記憶媒体
JP4527097B2 (ja) ネットワークインターフェース
CN111897763A (zh) 控制方法、控制装置、电子设备
US20230222086A1 (en) I2c wakeup circuit, wakeup method and electronic device
CN114924639B (zh) 电子设备以及唤醒微控制单元的方法
US20230251978A1 (en) Pointing device and method capable of correcting its usb state by monitoring voltage/state of usb communication interface
KR100403371B1 (ko) 범용 직렬 버스를 이용한 무선 단말기의 전원 공급 장치및 방법
KR100349669B1 (ko) 아이이씨 버스를 구비하는 액정디스플레이-버튼 및 주변시스템 정합 장치와 그 정합 방법
CN117271397A (zh) 通用输入输出电路、通用输入输出电路控制方法及芯片
CN117971325A (zh) 一种唤醒方法和芯片电路

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
AMND Amendment
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
A107 Divisional application of patent
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161229

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171228

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee