CN117971325A - 一种唤醒方法和芯片电路 - Google Patents
一种唤醒方法和芯片电路 Download PDFInfo
- Publication number
- CN117971325A CN117971325A CN202211302037.0A CN202211302037A CN117971325A CN 117971325 A CN117971325 A CN 117971325A CN 202211302037 A CN202211302037 A CN 202211302037A CN 117971325 A CN117971325 A CN 117971325A
- Authority
- CN
- China
- Prior art keywords
- power supply
- power
- logic circuit
- wake
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 37
- 238000006243 chemical reaction Methods 0.000 claims abstract description 41
- 230000001960 triggered effect Effects 0.000 claims abstract description 8
- 230000004807 localization Effects 0.000 claims description 34
- 230000006870 function Effects 0.000 description 16
- 230000002093 peripheral effect Effects 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 238000004891 communication Methods 0.000 description 2
- 230000002452 interceptive effect Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 101100156448 Caenorhabditis elegans vps-33.1 gene Proteins 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 230000002618 waking effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4418—Suspend and resume; Hibernate and awake
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Computer Security & Cryptography (AREA)
- Power Sources (AREA)
Abstract
本发明公开了一种唤醒方法和芯片电路,该方法应用于逻辑电路,所述逻辑电路分别与网卡转换芯片和电源模组相连接,所述电源模组与处理芯片连接,所述唤醒方法包括:逻辑电路接收所述网卡转换芯片发送的唤醒信号,其中,所述唤醒信号在所述网卡转换芯片被触发唤醒时发送;根据所述唤醒信号和预先配置的控制原则,生成至少一个控制信号;向所述电源模组发送所述至少一个控制信号,所述至少一个控制信号用于驱动所述电源模组唤醒所述处理芯片,从而使能电源模组开启为处理芯片供电,唤醒处理芯片内的功能模块,实现了国产芯片CPU远程被唤醒的功能。
Description
技术领域
本申请涉及计算机领域,尤其是涉及一种唤醒方法和芯片电路。
背景技术
在交互平板的计算机模块领域,中央处理器(central processing unit,CPU)大多是国外因特尔(INTEL)或美国AMD半导体公司生产的处理器。随着技术的发展,国产化CPU应用于交互平板中计算机模块的需求越来越大。
受限于国产化CPU的性能设计、结构和功能,国产化的CPU芯片不支持被远程唤醒功能,而国外的CPU则是支持远程唤醒功能,因此国产CPU在替换国外CPU功能等方面具有一定局限性,不能满足用户需求。
发明内容
本发明实施例提供了一种唤醒方法和芯片电路,用于在国产化CPU上实现远程唤醒功能,具体地,本发明实施例公开了以下技术方案:
第一方面,公开一种唤醒方法,该方法应用于逻辑电路,该逻辑电路分别与网卡转换芯片和电源模组相连接,电源模组与国产化处理芯片连接,电源模组用于为国产化处理芯片供电,该唤醒方法包括:
逻辑电路接收网卡转换芯片发送的唤醒信号,其中唤醒信号在网卡转换芯片被触发唤醒时发送;逻辑电路根据唤醒信号和预先配置的控制原则,生成至少一个控制信号;逻辑电路向电源模组发送至少一个控制信号,至少一个控制信号用于驱动电源模组唤醒国产化处理芯片。
结合第一方面,在第一方面的一种可能的实施方式中,电源模组包括至少一个电源模块;逻辑电路向电源模组发送至少一个控制信号,包括:逻辑电路向至少一个电源模块发送至少一个控制信号,至少一个电源模块与至少一个控制信号之间一一对应。
结合第一方面,在第一方面的另一种可能的实施方式中,至少一个控制信号包括至少一个第一电平信号,预先配置的控制原则包括发送至少一个第一电平信号的时序信息,逻辑电路向电源模组发送至少一个控制信号,包括:逻辑电路根据时序信息向电源模组发送至少一个第一电平信号。
结合第一方面,在第一方面的又一种可能的实施方式中,至少一个控制信号中的每个控制信号包括第一电平信号和第二电平信号;每个控制信号用于驱动电源模组在第一电平信号的阶段唤醒国产化处理芯片。
可选的,逻辑电路为可编程逻辑电路CPLD。进一步地,该CPLD还可以是用户根据需要自行构造的具有逻辑功能的数字集成电路。
第二方面,还公开了一种唤醒方法,方法应用于电源模组,电源模组与国产化处理芯片通过供电接口相连接,电源模组还与逻辑电路连接;方法包括:电源模组接收逻辑电路发送的至少一个控制信号;电源模组根据至少一个控制信号通过供电接口向国产化处理芯片供电,以唤醒国产化处理芯片。
结合第二方面,在第二方面的一种可能的实现方式中,电源模组包括至少一个电源模块;电源模组接收逻辑电路发送的至少一个控制信号,包括:至少一个电源模块接收逻辑电路发送的至少一个控制信号,至少一个电源模块与至少一个控制信号之间一一对应。
结合第二方面,在第二方面的另一种可能的实现方式中,至少一个控制信号包括至少一个第一电平信号,电源模组接收逻辑电路发送的至少一个控制信号,包括:电源模组接收逻辑电路根据至少一个第一电平信号的时序信息发送的至少一个第一电平信号,至少一个第一电平信号的时序信息属于逻辑电路预先配置的控制原则中的一部分。
结合第二方面,在第二方面的又一种可能的实现方式中,至少一个控制信号中的每个控制信号包括第一电平信号和第二电平信号;
电源模组接收逻辑电路发送的至少一个控制信号,包括:电源模组接收逻辑电路发送的第一电平信号和第二电平信号;
电源模组根据至少一个控制信号通过供电接口向国产化处理芯片供电,包括:电源模组根据第一电平信号驱动供电接口向国产化处理芯片供电。
第三方面,还公开了一种唤醒电路,电路包括:国产化处理芯片、网卡转换芯片、逻辑电路和电源模组,其中,逻辑电路分别与网卡转换芯片和电源模组相连接,电源模组还与国产化处理芯片的供电接口相连接;
网卡转换芯片,用于被触发时向逻辑电路发送唤醒信号;逻辑电路用于接收网卡转换芯片发送的唤醒信号后,根据唤醒信号和预先配置的控制原则,生成至少一个控制信号,以及向电源模组发送至少一个控制信号;
电源模组用于接收至少一个控制信号,并根据至少一个控制信号通过供电接口向国产化处理芯片供电,以唤醒国产化处理芯片。
结合第三方面,在第三方面的一种可能的实现方式中,电源模组包括至少一个电源模块,逻辑电路,还用于向至少一个电源模块发送至少一个控制信号,至少一个电源模块与至少一个控制信号之间一一对应;至少一个电源模块,用于接收逻辑电路发送的至少一个控制信号。
结合第三方面,在第三方面的另一种可能的实现方式中,至少一个控制信号包括至少一个第一电平信号,逻辑电路还用于预先配置至少一个第一电平信号的时序信息,根据时序信息向电源模组发送至少一个第一电平信号;电源模组还用于接收至少一个第一电平信号。
结合第三方面,在第三方面的又一种可能的实现方式中,至少一个控制信号中的每个控制信号包括第一电平信号和第二电平信号;逻辑电路还用于向电源模组发送第一电平信号和第二电平信号;电源模组还用于接收第一电平信号和第二电平信号,并根据第一电平信号驱动供电接口向国产化处理芯片供电。
另外,还公开一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被逻辑电路执行时,可实现上述第一方面或第二方面的各种实现方式的唤醒方法。
本公开的唤醒方法和芯片,在电源模组和网卡转换芯片之间设置逻辑电路,利用该逻辑电路,在接收到网卡转换芯片发送的唤醒信号后,根据唤醒信号和预先配置的控制原则向电源模组发送至少一个控制信号,使能电源模组开启为国产化处理芯片供电,唤醒国产化处理芯片内的功能模块,实现了国产芯片CPU远程被唤醒的功能。
附图说明
图1为本发明实施例提供的一种唤醒电路的电路图;
图2为本发明实施例提供的另一种唤醒电路的电路图;
图3为本发明实施例提供的一种唤醒方法的流程图;
图4为本发明实施例提供的一种逻辑电路的结构示意图;
图5为本发明实施例提供的一种电源模组的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请实施例中的技术方案,并使本申请实施例的上述目的、特征和优点能够更加明显易懂,下面结合附图对本申请实施例中的技术方案作进一步详细的说明。
在计算机领域,近年来出现了一种网络唤醒机制,使用者可通过远程服务器,将另一端的计算机系统唤醒。只要计算机系统所使用的网络适配卡具有让远程服务器唤醒的能力,就能使得计算机系统具有网络唤醒功能。
一般而言,计算机系统中所使用的电源分为两种,一种为核心电源(core power),另一种为备用电源(suspend power),当计算机系统的交流电源插头插上交流电之后,虽然计算机系统的电源开关尚未激活,但备用电源却已提供给计算机系统使用。另外,在计算机系统开机后,当计算机系统侦测到某些装置处于非使用状态时,可将其设为备用状态,并停止供应这些装置核心电源而仅提供备用电源,以达到节省电能的目的。
当计算机系统开机时,基本输入输出系统(BIOS)会执行高级配置与电源接口(Advanced Configuration and Power Interface,ACPI)程序,以对计算机系统进行完善的电源管理,在开机之后,操作系统可以关掉非使用中的周边装置,或者让系统进行休眠状态。而当使用者按下键盘或移动鼠标之后,ACPI程序可以自动地让计算机系统再度得到核心电源的供应。
上述使计算机系统再度得到核心电源供应的方法,可通过网络唤醒的方式来实现。使网络系统的远程终端传送一网络唤醒数据包给计算机系统的网络适配卡,当该网络适配卡接收到网络唤醒数据包后,随即传送一信号,即电源管理事件(Power ManagementEvent,PME)给CPU,以唤醒计算机系统。
下面对本发明实施例提供的技术方案进行详细说明。
本发明实施例的技术方案应用于一种逻辑电路,该逻辑电路被配置在一种唤醒电路中,具体地,参见图1,为本发明实施例提供的一种唤醒电路的电路图。
具体地,该唤醒电路中包括:国产化处理芯片10、网卡转换芯片20、逻辑电路30和电源模组40,此外,还可以包括接口模块50和电源按键60。应理解,上述唤醒电路中还可以包括其他更多或更少模块,本实施例对此不予限制。
其中,国产化处理芯片10是整个唤醒电路的核心单元,该国产化处理芯片10可以是一处理电路或处理模块,例如为包含有处理器及相关的内存且可供整合在一特定应用集成电路(Application Specific Integrated Circuit,ASIC)、现场可规划门阵列(FieldProgrammable GateArray,FPGA)或中央处理器(Central Processing Unit,CPU)其中一个或任意组合。在其他实施例中,国产化处理芯片10及其他电路可共同整合在一特定应用集成电路、现场可规划门阵列或系统单芯片(System On-a-Chip,SOC)的其中一个或任意组合。上述各电路构成方式仅是举例说明并不以此为限。可选的,本实施例中,国产化处理芯片10为国产化CPU。
网卡转换芯片20是指整合了网络功能的主板所集成的网卡芯片,用于实现外部网络设备与国产化处理芯片10之间的信号转换,其中,网卡转换芯片20与国产化处理芯片10之间通过PCIe总线连接。
网卡转换芯片20可以是一块以太网网卡,包括物理层(Physical,PHY)和数据链路层。物理层定义了数据传送与接收所需要的电与光信号、线路状态、时钟基准、数据编码和电路等,并向数据链路层设备提供标准接口。数据链路层则提供寻址机构、数据帧的构建、数据差错检查、传送控制、向网络层提供标准的数据接口等功能。
进一步地,物理层PHY又称为端口物理层,是一个对OSI(开方系统互联)模型物理层的共同简称,是连接一个数据链路层的设备(MAC)到一个设备的物理媒介。其中,物理层PHY包括PCI-Express(PCIe)电接口,用于与国产化处理芯片10连接。
如图2所示,PCIe(Peripheral Component Interconnect Express,PCI-Express)是一种高速串行计算机扩展总线标准,采用PCIe总线传输的优点是,数据传输速率高、可靠性强。
另外,网卡转换芯片20的另一端口还与逻辑电路30相连接,用于向逻辑电路30传输信号,比如唤醒(wake#)信号。
逻辑电路30除了一端与网卡转换芯片20连接外,另一端还与电源模组40相连接。进一步地,逻辑电路30与电源模组40之间通过引脚连接。具体地,逻辑电路30中包括多个引脚,用于连接电源模组40中的一个或多个电源模块(power module)。
电源模组40中包括一个或多个电源模块,例如图2中电源模组中包括:电源模块1、电源模块2和电源模块3,共3个电源模块。每个电源模块用于在使能条件下,向国产化处理芯片10供电。其中,每个电源模块都可独立工作,因此可以任意选择电源模组中一个或多个电源模块使能为国产化CPU供电。
在一示例中,逻辑电路30为一复杂可编程逻辑器件(Complex ProgrammableLogic Device,CPLD)。且该CPLD与电源模组40中的每个电源模块之间通过GPIO(General-purpose input/output,通用型之输入输出)引脚连接。CPLD与每个电源模块之间通信的信号传输符合服务定位协议(Service Location Protocol,SLP)。例如CPLD分别向电源模块1~3发送SLP_1、SLP_2、SLP_3协议规范的使能信号。
具体地,逻辑电路CPLD的GPIO引脚通过输出高、低电平来控制电源集成电路板(integrated circuit,IC)的使能引脚(enable),进而控制电源模块中电能的输入和输出。
电源模组40与国产化处理芯片10相连接,用于在使能的情况下,向国产化处理芯片10供电。
基于上述电路结构,本实施例一种唤醒方法,该方法用于前述图1中所示的逻辑电路,或者如图2所示的CPLD,其中,在国产化CPU被唤醒之前,处于休眠状态,休眠状态是指国产化CPU中的至少部分功能模块未启动、或未给电,此时国产化CPU处于节能省电状态、比如待机状态。
如图3所示,本实施例提供的一种唤醒方法,该方法包括:
步骤101:逻辑电路接收网卡转换芯片发送的唤醒信号。
当PHY通过远端网络设备触发唤醒时,向逻辑电路发送唤醒信号。
其中,唤醒信号在网卡转换芯片被远端网络设备触发唤醒时发送,远端网络设备为一外设设备,比如手机、笔记本电脑等。被远端网络设备触发唤醒是指:外设设备通过网卡转换芯片向国产化处理芯片发送唤醒包或唤醒信号。
网卡转换芯片在一接收到外设设备发送的唤醒包时,根据该唤醒包生成唤醒信号,并触发唤醒国产化CPU的操作。
步骤102:逻辑电路根据唤醒信号和预先配置的控制原则,生成至少一个控制信号。
步骤103:逻辑电路向电源模组发送至少一个控制信号,至少一个控制信号用于驱动电源模组唤醒国产化处理芯片。
对应地,电源模组接收逻辑电路发送的至少一个控制信号,以及根据至少一个控制信号通过供电接口向国产化处理芯片供电,以唤醒国产化处理芯片。
一种可能的实施方式是,若电源模组包括至少一个电源模块;则步骤103,包括:逻辑电路向至少一个电源模块发送至少一个控制信号,至少一个电源模块与至少一个控制信号之间一一对应。
例如,电源模组40中包括3个电源模块,编号分别是电源模块1~3,则逻辑电路30将生成的3个控制信号发送给电源模块1~3,比如将第一控制信号发送给电源模块1,将第二控制信号发送给电源模块2,将第三控制信号发送给电源模块3。
一种具体的实施方式,步骤102中,逻辑电路30生成的至少一个控制信号包括至少一个第一电平信号,该第一电平信号为高电平信号,预先配置的控制原则包括发送至少一个第一电平信号(高电平信号)的时序信息,时序信息包括至少一个控制信号(即第一电平信号)的发送时序。
上述步骤103,还包括:逻辑电路30根据时序信息向电源模组发送至少一个第一电平信号;对应地,电源模组40接收逻辑电路30发送的至少一个第一电平信号。
其中,电源模组40中的每个电源模块都有一个控制电源模块工作状态的信号输入引脚,可传输使能(enable)信号,当该信号输入为第一电平信号(例如高电平信号)时,电源模块输出电能为国产化处理芯片10供电;当该信号输入为低电平信号时,电源模块不输出电能。在电源模块输出电能时,每个电源模块可通过一个供电接口向国产化处理芯片10供电,比如电源模块1~3可用于分别向国产化CPU传输电压POWER信号,从而为国产化CPU的各个功能模块提供不同的电压,如3.3V、0.8V和1.8V等。
另外,预先配置的控制原则中的时序信息,可由逻辑电路30根据国产化处理芯片10和远端网络设备的需求确定。例如,在国产化CPU内部预先设置不同功能模块的上电顺序,比如国产化CPU要求电源模组40中的电源模块1先开启输出3.3V电压,等过20ms(毫秒)后再开启电源模块2,输出0.8V电压,再过20ms后再开启电压模块3,输出1.8V电压,则配置的时序信息为第1s控制电源模块1,第20ms控制电源模块2,第40ms控制电源模块3供电。
由于国产化CPU内部各个功能模块和远端网络设备对这个开启供电时间的要求不同,因此每个电源模块在接收到第一电平信号后,向国产化CPU供电的时间也不同。因此,逻辑电路30发送至少一个第一电平信号的时序信息需要具体根据电路中国产化CPU和外设设备的需求配置,当然,逻辑电路30也可以同时向每个电源模块发送第一电平信号,使所有电源模块同时向国产化CPU供电。
可选的,在另一种实施方式中,步骤102的至少一个控制信号中的每个控制信号包括:第一电平信号和第二电平信号;且每个控制信号用于驱动电源模组40在第一电平信号的阶段唤醒国产化处理芯片10。
其中,第一电平信号为高电平信号,第二电平信号为低电平信号,则步骤103发送至少一个高电平信号和至少一个低电平信号后,电源模组仅在检测到的信号是高电平信号(即第一电平信号)时,驱动供电接口向国产化处理芯片10供电。
应理解,本实施例中,逻辑电路30通过高电平信号使能电源模组40中的部分,比如一个或两个电源模块开启供电功能,而不控制所有电源模块全部开启,为国产化CPU供电。具体地,电源模组40开启哪些电源模块为国产化CPU供电,可根据国产化CPU工作状态确定。比如在国产化CPU处于睡眠状态时,仅需要提供内存所需电量即可,其他功能模块可关闭;当处于开机状态时,则全部电源模块开启为国产化CPU供电。
本实施例提供的方法,利用逻辑电路,在接收到网卡转换芯片发送的唤醒信号后,根据唤醒信号和预先配置的控制原则向电源模组发送至少一个控制信号,从而使能电源模组开启为国产化处理芯片供电,唤醒国产化处理芯片内的功能模块,实现了国产芯片CPU远程被唤醒的功能。
可选的,在本实施例中,如图1所示,网卡转换芯片20还与接口模块50连接,接口模块50用于连接远端网络设备。
其中,接口模块50为一局域网(Local Area Network,LAN)接口,用于接入局域网,与局域网内的其他设备进行数据传输。
上述步骤101,具体还包括:网卡转换芯片20通过LAN接口接收网络设备发送的唤醒包,以及根据该唤醒包生成唤醒信号,并将唤醒信号发送给逻辑电路30。
本实施例,利用接口模块,比如LAN接口实现芯片电路与远端外设设备的通信和信号传输,例如可实现外设设备触发国产化处理芯片唤醒,从而实现远程唤醒功能。
此外,本实施例提供的方法还包括:国产化处理芯片10在收到电源模组40供电之后,自动开机。
如图2所示,电源按键与CPLD相连接。电源按键用于响应于用户的按键操作(powerbutton),向CPLD发送开机信号;CPLD在接收到开机信号后,向电源模块1~3发送使能控制信号(即高电平信号),控制电源模块1~3向国产化CPU供电。
具体地过程包括:当电源模组中的至少一个电源模块产生不同的电压输出给国产化CPU,所有电源时序满足要求(比如1.8V,3.3V,0.8V等,且国产化CPU内不同模块时序满足要求不同),并稳定供给国产化CPU之后,CPLD给国产化CPU释放复位信号,国产化CPU收到该复位信之后就开始运行代码开机。
根据上述方法的实施例,对应的,本申请还提供如下装置实施例。
本实施例提供了一种逻辑电路,该逻辑电路可以是前述图1所示的逻辑电路30,或者是如图2所示的CPLD,具体地,该逻辑电路分别与物理层PHY和电源模组相连接,电源模组用于为国产化处理芯片供电,在被唤醒前国产化处理芯片处于休眠状态。
如图4所示,该逻辑电路包括:接收模块401、生成模块402和发送模块403等。
其中,接收模块401,用于接收网卡转换芯片发送的唤醒信号,其中,唤醒信号在网卡转换芯片被触发唤醒时发送。
生成模块402,用于根据唤醒信号和预先配置的控制原则,生成至少一个控制信号。
发送模块403,用于向电源模组发送至少一个控制信号,至少一个控制信号用于驱动电源模组唤醒国产化处理芯片。
可选的,在本实施例的一种具体的实施方式中,发送模块403还用于向至少一个电源模块发送至少一个控制信号,至少一个电源模块与至少一个控制信号之间一一对应。
其中,生成模块402具体还用于根据国产化处理芯片和远端网络设备的需求,确定预先配置的控制原则。
可选的,在本实施例的一种具体的实施方式中,发送模块403根据时序信息向电源模组发送至少一个第一电平信号;或者,向电源模组发送至少一个第一电平信号和至少一个第二电平信号;其中,至少一个第一电平信号用于驱动电源模组向国产化处理芯片供电。
本实施例提供的一种逻辑电路,在接收到网卡转换芯片发送的唤醒信号后,向电源模组发送至少一个控制信号,从而使能电源模组为国产化处理芯片供电,唤醒国产化处理芯片的各个功能模块,实现了国产芯片CPU远程被唤醒的功能。
可选的,本实施例还公开一种电源模组,如图5所示,包括接收模块501和供电模块502;其中,接收模块501,用于接收逻辑电路发送的至少一个控制信号;供电模块502用于根据至少一个控制信号通过供电接口向国产化处理芯片供电,以唤醒国产化处理芯片。
另外,该接收模块501和供电模块502还用于实现电源模组的其他功能,参见上述实施例的描述,此处不再赘述。
本实施例还提供一种唤醒电路,该唤醒电路包括:国产化处理芯片、网卡转换芯片、逻辑电路和电源模组。其中,逻辑电路分别与网卡转换芯片和电源模组相连接,电源模组还与国产化处理芯片的供电接口相连接。
网卡转换芯片,用于在被触发时向逻辑电路发送唤醒信号;逻辑电路,用于接收网卡转换芯片发送的唤醒信号,根据唤醒信号和预先配置的控制原则,生成至少一个控制信号,以及向电源模组发送至少一个控制信号;电源模组,用于接收至少一个控制信号,并根据至少一个控制信号向国产化处理芯片供电,以唤醒国产化处理芯片。
可选的,至少一个控制信号包括至少一个第一电平信号,逻辑电路,还用于预先配置至少一个第一电平信号的时序信息,根据时序信息向电源模组发送至少一个第一电平信号;电源模组,还用于接收至少一个第一电平信号。
可选的,至少一个控制信号中的每个控制信号包括第一电平信号和第二电平信号;逻辑电路,还用于向电源模组发送第一电平信号和第二电平信号;电源模组,还用于接收第一电平信号和第二电平信号,并根据第一电平信号驱动供电接口向国产化处理芯片供电。
其中,唤醒电路中的各个模块之间的功能和连接关系,可参见前述图1、图2对应的实施例描述,本实施例此处不再详细赘述。
在具体硬件实现上,本发明上述实施例提供的唤醒电路可以应用于一种电子设备中,该电子设备可以是一种终端设备,比如终端设备包括但不限于各种个人计算机、笔记本电脑、智能手机、平板电脑和便携式可穿戴设备等,或者该电子设备还可以是一种网络设备,比如服务器或是多个服务器组成的服务器集群。
另外,需要说明的是,实现上述实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,所述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,包括如上述方法实施例的步骤,所述的存储介质,如:磁碟、光盘、只读存储记忆体(Read-Only Memory,ROM)或随机存储记忆体(Random Access Memory,RAM)等。
此外,在本申请的描述中,除非另有说明,“多个”是指两个或多于两个。另外,为了便于清楚描述本申请实施例的技术方案,在本申请的实施例中,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。
以上所述的本申请实施方式并不构成对本申请保护范围的限定。
Claims (13)
1.一种唤醒方法,其特征在于,所述方法应用于逻辑电路,所述逻辑电路分别与网卡转换芯片和电源模组相连接,所述电源模组与国产化处理芯片连接,所述电源模组用于为所述国产化处理芯片供电,所述方法包括:
所述逻辑电路接收所述网卡转换芯片发送的唤醒信号,其中,所述唤醒信号在所述网卡转换芯片被触发唤醒时发送;
所述逻辑电路根据所述唤醒信号和预先配置的控制原则,生成至少一个控制信号;
所述逻辑电路向所述电源模组发送所述至少一个控制信号,所述至少一个控制信号用于驱动所述电源模组唤醒所述国产化处理芯片。
2.根据权利要求1所述的唤醒方法,其特征在于,所述电源模组包括至少一个电源模块;所述逻辑电路向所述电源模组发送所述至少一个控制信号,包括:
所述逻辑电路向所述至少一个电源模块发送所述至少一个控制信号,所述至少一个电源模块与所述至少一个控制信号之间一一对应。
3.根据权利要求1或2所述的唤醒方法,其特征在于,所述至少一个控制信号包括至少一个第一电平信号,所述预先配置的控制原则包括发送所述至少一个第一电平信号的时序信息,所述逻辑电路向所述电源模组发送所述至少一个控制信号,包括:
所述逻辑电路根据所述时序信息向所述电源模组发送所述至少一个第一电平信号。
4.根据权利要求1或2所述的唤醒方法,其特征在于,所述至少一个控制信号中的每个控制信号包括第一电平信号和第二电平信号;所述每个控制信号用于驱动所述电源模组在所述第一电平信号的阶段唤醒所述国产化处理芯片。
5.根据权利要求1或2所述的唤醒方法,其特征在于,所述逻辑电路为可编程逻辑电路CPLD。
6.一种唤醒方法,其特征在于,所述方法应用于电源模组,所述电源模组与国产化处理芯片通过供电接口相连接,所述电源模组还与所述逻辑电路连接;所述方法包括:
所述电源模组接收所述逻辑电路发送的至少一个控制信号;
所述电源模组根据所述至少一个控制信号通过所述供电接口向所述国产化处理芯片供电,以唤醒所述国产化处理芯片。
7.根据权利要求6所述的唤醒方法,其特征在于,所述电源模组包括至少一个电源模块;
所述电源模组接收所述逻辑电路发送的至少一个控制信号,包括:
所述至少一个电源模块接收所述逻辑电路发送的所述至少一个控制信号,所述至少一个电源模块与所述至少一个控制信号之间一一对应。
8.根据权利要求6或7所述的唤醒方法,其特征在于,所述至少一个控制信号包括至少一个第一电平信号,
所述电源模组接收所述逻辑电路发送的至少一个控制信号,包括:
所述电源模组接收所述逻辑电路根据所述至少一个第一电平信号的时序信息发送的所述至少一个第一电平信号,所述至少一个第一电平信号的时序信息属于所述逻辑电路预先配置的控制原则中的一部分。
9.根据权利要求6或7所述的唤醒方法,其特征在于,所述至少一个控制信号中的每个控制信号包括第一电平信号和第二电平信号;
所述电源模组接收所述逻辑电路发送的至少一个控制信号,包括:
所述电源模组接收所述逻辑电路发送的所述第一电平信号和所述第二电平信号;
所述电源模组根据所述至少一个控制信号通过所述供电接口向所述国产化处理芯片供电,包括:
所述电源模组根据所述第一电平信号驱动所述供电接口向所述国产化处理芯片供电。
10.一种芯片电路,其特征在于,包括:国产化处理芯片、网卡转换芯片、逻辑电路和电源模组,其中,所述逻辑电路分别与所述网卡转换芯片和所述电源模组相连接,所述电源模组还与所述国产化处理芯片的供电接口相连接;
所述网卡转换芯片,用于在被触发时向所述逻辑电路发送唤醒信号;
所述逻辑电路,用于接收所述网卡转换芯片发送的所述唤醒信号,根据所述唤醒信号和预先配置的控制原则,生成至少一个控制信号,以及向所述电源模组发送所述至少一个控制信号;
所述电源模组,用于接收所述至少一个控制信号,并根据所述至少一个控制信号通过所述供电接口向所述国产化处理芯片供电,以唤醒所述国产化处理芯片。
11.根据权利要求10所述的芯片电路,其特征在于,所述电源模组包括至少一个电源模块,
所述逻辑电路,还用于向所述至少一个电源模块发送所述至少一个控制信号,所述至少一个电源模块与所述至少一个控制信号之间一一对应;
所述至少一个电源模块,用于接收所述逻辑电路发送的所述至少一个控制信号。
12.根据权利要求10或11所述的芯片电路,其特征在于,所述至少一个控制信号包括至少一个第一电平信号,
所述逻辑电路,还用于预先配置所述至少一个第一电平信号的时序信息,根据所述时序信息向所述电源模组发送所述至少一个第一电平信号;
所述电源模组,还用于接收所述至少一个第一电平信号。
13.根据权利要求10或11所述的芯片电路,其特征在于,所述至少一个控制信号中的每个控制信号包括第一电平信号和第二电平信号;
所述逻辑电路,还用于向所述电源模组发送所述第一电平信号和所述第二电平信号;
所述电源模组,还用于接收所述第一电平信号和所述第二电平信号,并根据所述第一电平信号驱动所述供电接口向所述国产化处理芯片供电。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211302037.0A CN117971325A (zh) | 2022-10-24 | 2022-10-24 | 一种唤醒方法和芯片电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211302037.0A CN117971325A (zh) | 2022-10-24 | 2022-10-24 | 一种唤醒方法和芯片电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117971325A true CN117971325A (zh) | 2024-05-03 |
Family
ID=90854043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211302037.0A Pending CN117971325A (zh) | 2022-10-24 | 2022-10-24 | 一种唤醒方法和芯片电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117971325A (zh) |
-
2022
- 2022-10-24 CN CN202211302037.0A patent/CN117971325A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9310838B2 (en) | Power management method for switching power mode of a computer system based on detection of a human interface device | |
KR101832953B1 (ko) | 모바일 디바이스의 어플리케이션 프로세서의 원격 시동 | |
US11463955B2 (en) | Method for implementing low power consumption on standby for bluetooth security device and bluetooth security device | |
US20040210699A1 (en) | Method of operating combination personal data assistant and personal computing device | |
CN100454817C (zh) | 基于网络的计算机远程唤醒方法与装置 | |
CN1920749B (zh) | 节电电子装置及其节电方法 | |
CN102778943A (zh) | 状态控制方法、装置及便携终端 | |
CN1991683B (zh) | 一种笔记本电脑 | |
CN101581964B (zh) | 计算机系统及外围设备驱动方法 | |
CN102437917B (zh) | 一种网络唤醒方法、网络唤醒装置及计算机 | |
CN108628792B (zh) | 通信接口防电流泄漏系统及方法 | |
CN109144582A (zh) | 唤醒电路及电子设备 | |
CN108429623A (zh) | 一种数据访问方法及第一电子设备 | |
WO2024193257A1 (zh) | 唤醒装置 | |
CN103488270B (zh) | 省电方法及其电子装置 | |
CN117971325A (zh) | 一种唤醒方法和芯片电路 | |
CN203117961U (zh) | 死机监测和复位装置 | |
CN107436854B (zh) | 基于cpci电源对终端的主板进行供电的方法及终端 | |
CN115309080A (zh) | 一种设备唤醒方法、装置及系统 | |
TWI788759B (zh) | 用於電源管理的擴充基座 | |
CN101261534A (zh) | 双向无线周边装置的省电方法 | |
CN103049347B (zh) | 死机监测和复位装置 | |
CN110633002A (zh) | 处理电路及其电源管理方法 | |
CN114924639B (zh) | 电子设备以及唤醒微控制单元的方法 | |
CN2901406Y (zh) | 计算机电源管控装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |