KR20080062198A - 박막 트랜지스터 기판의 제조 방법 - Google Patents

박막 트랜지스터 기판의 제조 방법 Download PDF

Info

Publication number
KR20080062198A
KR20080062198A KR1020060137677A KR20060137677A KR20080062198A KR 20080062198 A KR20080062198 A KR 20080062198A KR 1020060137677 A KR1020060137677 A KR 1020060137677A KR 20060137677 A KR20060137677 A KR 20060137677A KR 20080062198 A KR20080062198 A KR 20080062198A
Authority
KR
South Korea
Prior art keywords
thin film
film transistor
wiring
etching
electrode
Prior art date
Application number
KR1020060137677A
Other languages
English (en)
Inventor
최연수
오세윤
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060137677A priority Critical patent/KR20080062198A/ko
Publication of KR20080062198A publication Critical patent/KR20080062198A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3063Electrolytic etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)

Abstract

비저항이 낮은 배선을 미세 패터닝할 수 있는 박막 트랜지스터 기판의 제조 방법이 제공된다. 박막 트랜지스터 기판의 제조 방법은, 절연 기판 상에 은 합금으로 이루어진 배선용 도전막을 형성하는 단계와, 배선용 도전막 상에 식각 마스크를 형성하는 단계와, 식각 마스크와, 인산, 질산 및 초산의 혼합 식각액을 사용하여 배선용 도전막을 습식 식각하여 금속 배선을 형성하는 단계를 포함한다.
배선, 인산, 질산, 초산, 습식 식각

Description

박막 트랜지스터 기판의 제조 방법{Method of fabricating thin film transistor array substrate}
도 1a는 본 발명의 일 실시예에 따른 박막 트랜지스터 기판의 배치도이다.
도 1b는 도 1a의 박막 트랜지스터 기판을 A-A'선을 따라 자른 단면도이다.
도 2 내지 도 5는 본 발명의 일 실시예에 따른 박막 트랜지스터 기판의 제조 방법을 순차적으로 나타낸 공정 단면도들이다.
<도면의 주요부분에 대한 부호의 설명>
10: 절연 기판 22: 게이트선
26: 게이트 전극 27: 스토리지 전극
28: 스토리지 전극선 30: 게이트 절연막
40: 반도체층 50: 도핑된 비정질 규소층
55, 56: 오믹 콘택층 62: 데이터선
65: 소스 전극 66: 드레인 전극
67: 드레인 전극 확장부 70: 보호막
77: 컨택홀 82: 화소 전극
본 발명은 박막 트랜지스터 기판의 제조 방법에 관한 것으로서, 더욱 상세하게는 낮은 비저항을 가지는 배선을 미세 패터닝할 수 있는 박막 트랜지스터 기판의 제조 방법에 관한 것이다.
액정 표시 장치(Liquid Crystal Display)는 현재 가장 널리 사용되고 있는 평판 표시 장치(Flat Panel Display) 중 하나로서, 전극이 형성되어 있는 두 장의 기판과 그 사이에 개재되어 있는 액정층으로 이루어져, 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 투과되는 빛의 양을 조절하는 표시 장치이다.
액정 표시 장치 중에서도 현재 주로 사용되는 것은 전계 생성 전극이 두 개의 기판에 각각 구비되어 있는 형태이다. 이 중에서도, 하나의 기판(박막 트랜지스터 기판)에는 복수의 화소 전극이 매트릭스(matrix) 형태로 배열되어 있고 다른 기판(공통 전극 기판)에는 하나의 공통 전극이 기판 전면을 덮고 있다. 이러한 액정 표시 장치에서 화상의 표시는 각 화소 전극에 별도의 전압을 인가함으로써 이루어진다. 이를 위해서 화소 전극에 인가되는 전압을 스위칭하기 위한 삼단자 소자인 박막 트랜지스터를 각 화소 전극에 연결하고 이 박막 트랜지스터를 제어하기 위한 신호를 전달하는 게이트선과 화소 전극에 인가될 전압을 전달하는 데이터선을 포함하는 다수의 배선을 기판 상에 형성한다.
최근 액정 표시 장치가 대면적화됨에 따라 신호 지연을 줄일 수 있도록 비저항이 낮은 배선 물질의 개발이 요구되고 있다. 특히 현재 배선 물질로서 사용되고 있는 Cu, Al을 대체하기 위하여 Ag으로 이루어진 금속 배선에 대한 연구가 진행되고 있다. Ag의 경우 비저항이 낮은 장점이 있으나, 흡착 계수가 높아서 건식 식각 시 식각된 물질이 다시 재흡착되어서 파인 피치(fine pitch)를 구현하기 어려운 문제가 있다. 이러한 문제를 극복하고자 습식 식각을 이용하는 경우 CD 스큐(critical dimesion skew)가 커지는 문제가 있다. 여기서 CD 스큐란 배선 물질을 패터닝하기 위한 식각 마스크, 예를 들어 포토 레지스트 아래에 식각액이 침투하여 배선이 과식각된 정도를 나타낸다.
본 발명이 이루고자 하는 기술적 과제는 비저항이 낮은 배선을 미세 패터닝할 수 있는 박막 트랜지스터 기판의 제조 방법을 제공하고자 하는 것이다.
본 발명의 기술적 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 박막 트랜지스터 기판의 제조 방법은, 절연 기판 상에 은 합금으로 이루어진 배선용 도전막을 형성하는 단계와, 상기 배선용 도전막 상에 식각 마스크를 형성하는 단계와, 상기 식각 마스크와, 인산, 질산 및 초산의 혼합 식각액을 사용하여 상기 배선용 도전막을 습식 식각하여 금속 배선을 형성하는 단계를 포함한다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)" 또는 "상(on)"으로 지칭되는 것은 다른 소자 또는 층의 바로 위 뿐만 아니라 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 반면, 소자가 "직접 위(directly on)" 또는 "바로 위"로 지칭되는 것은 중간에 다른 소자 또는 층을 개재하지 않은 것을 나타낸다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다.
이하, 첨부된 도 1a 및 도 1b를 참조하여 본 발명의 일 실시예에 따른 박막 트랜지스터 기판에 대하여 상세히 설명한다. 도 1a는 본 발명의 일 실시예에 따른 박막 트랜지스터 기판의 배치도이다. 도 1b는 도 1a의 박막 트랜지스터 기판을 A-A'선을 따라 자른 단면도이다.
도 1a 및 도 1b를 참조하면, 절연 기판(10) 위에 게이트 신호를 전달하는 게이트 배선(22, 26, 27, 28)이 형성되어 있다. 게이트 배선(22, 26, 27, 28)은 가로 방향으로 뻗어 있는 게이트선(22), 게이트선(22)에 연결되어 돌기 형태로 형성된 박막 트랜지스터의 게이트 전극(26), 게이트선(22)과 평행하게 형성되어 있는 스토리지 전극(27) 및 스토리지 전극선(28)을 포함한다. 스토리지 전극선(28)은 화소 영역을 가로질러 가로 방향으로 뻗어 있으며, 스토리지 전극선(28)에 비해 너비가 넓게 형성되어 있는 스토리지 전극(27)이 연결된다. 스토리지 전극(27)은 후술할 화소 전극(82)과 연결된 드레인 전극 확장부(67)와 중첩되어 화소의 전하 보존 능력을 향상시키는 스토리지 커패시터(storage capacitor)를 이룬다. 이와 같은 스토리지 전극(27) 및 스토리지 전극선(28)의 모양 및 배치 등은 다양한 형태로 변형될 수 있으며, 화소 전극(82)과 게이트선(22)의 중첩으로 발생하는 스토리지 커패시턴스(storage capacitance)가 충분할 경우 스토리지 전극(27) 및 스토리지 전극선(28)은 형성되지 않을 수도 있다.
게이트 배선(22, 26, 27, 28)은 알루미늄(Al)과 알루미늄 합금 등 알루미늄 계열의 금속, 은(Ag)과 은 합금 등 은 계열의 금속, 구리(Cu)와 구리 합금 등 구리 계열의 금속, 몰리브덴(Mo)과 몰리브덴 합금 등 몰리브덴 계열의 금속, 크롬(Cr), 티타늄(Ti), 탄탈륨(Ta) 따위로 이루어질 수 있다. 또한, 게이트 배선(22, 26, 27, 28)은 물리적 성질이 다른 두 개의 도전막(미도시)을 포함하는 다중막 구조를 가질 수 있다. 이 중 한 도전막은 게이트 배선(22, 26, 27, 28)의 신호 지연이나 전압 강하를 줄일 수 있도록 낮은 비저항(resistivity)의 금속, 예를 들면 알루미늄 계열 금속, 은 계열 금속, 구리 계열 금속 등으로 이루어진다. 이와는 달리, 다른 도전막은 다른 물질, 특히 산화 아연(ZnO), ITO(indium tin oxide) 및 IZO(indium zinc oxide)와의 접촉 특성이 우수한 물질, 이를테면 몰리브덴 계열 금속, 크롬, 티타늄, 탄탈륨 등으로 이루어진다. 바람직하게는 게이트 배선(22, 26, 27, 28)으로 은 합금, 예를 들어 은-몰리브덴 합금을 사용하는 경우, 비저항이 낮을 뿐만 아니라 습식식각을 이용해서도 용이하게 미세 패턴을 형성할 수 있다.
절연 기판(10) 및 게이트 배선(22, 26, 27, 28)의 위에는 질화 규소(SiNx) 등으로 이루어진 게이트 절연막(30)이 형성되어 있다.
게이트 전극(26)의 게이트 절연막(30) 상부에는 수소화 비정질 규소 또는 다결정 규소 등의 반도체로 이루어진 반도체층(40)이 섬 모양으로 형성되어 있다. 또한 반도체층(40)은 데이터선(62) 아래에 위치하여 게이트 전극(26) 상부까지 연장된 형상을 가지는 선형으로 형성할 수 있다. 선형 반도체층(40)을 형성하는 경우, 데이터선(62)과 동일하게 패터닝하여 형성할 수 있다.
반도체층(40)의 상부에는 실리사이드 또는 n형 불순물이 고농도로 도핑된 n+ 수소화 비정질 규소 등의 물질로 이루어진 오믹 콘택층(Ohmic contact layer)(55, 56)이 각각 형성되어 있다. 이러한 오믹 콘택층(55, 56)은 섬형, 선형 등과 같이 다양한 형상을 가질 수 있으며, 예를 들어 본 실시예에서와 같이 섬형 오믹 콘택층(55, 56)의 경우 드레인 전극(66) 및 소스 전극(65) 아래에 위치하고, 선형의 오믹 콘택층(55, 56)의 경우 데이터선(62)의 아래까지 연장되어 형성될 수 있다.
오믹 콘택층(55, 56) 및 게이트 절연막(30) 위에는 데이터 배선(62, 65, 66, 67)이 형성되어 있다. 데이터 배선(62, 65, 66, 67)은 세로 방향으로 형성되어 게이트선(22)과 교차하여 화소를 정의하는 데이터선(62), 데이터선(62)의 분지이며 오믹 콘택층(55)의 상부까지 연장되어 있는 소스 전극(65), 소스 전극(65)과 분리되어 있으며 게이트 전극(26) 또는 박막 트랜지스터의 채널부에 대하여 소스 전극(65)의 반대쪽 오믹 콘택층(56) 상부에 형성되어 있는 드레인 전극(66) 및 드레인 전극(66)으로부터 연장되어 스토리지 전극(27)과 중첩하는 넓은 면적의 드레인 전극 확장부(67)를 포함한다.
이러한 데이터 배선(62, 65, 66, 67)은 크롬, 몰리브덴 계열의 금속, 탄탈륨 및 티타늄 등 내화성 금속으로 이루어지는 것이 바람직하며, 내화성 금속 따위의 하부막(미도시)과 그 위에 저저항 물질로 이루어진 상부막(미도시)이 위치하는 다층막 구조를 가질 수 있다. 다층막 구조의 예로는 앞서 설명한 크롬 하부막과 알루미늄 상부막 또는 알루미늄 하부막과 몰리브덴 상부막의 이중막 외에도 몰리브덴막-알루미늄막-몰리브덴막의 삼중막을 들 수 있다 바람직하게는 데이터 배선(62, 65, 66, 67)으로 은 합금, 예를 들어 은-몰리브덴 합금을 사용하는 경우, 비저항이 낮을 뿐만 아니라 습식식각을 이용해서도 용이하게 미세 패턴을 형성할 수 있다.
소스 전극(65)은 반도체층(40)과 적어도 일부분이 중첩되고, 드레인 전 극(66)은 게이트 전극(26)을 중심으로 소스 전극(65)과 대향하며 반도체층(40)과 적어도 일부분이 중첩된다. 여기서, 오믹 콘택층(55, 56)은 그 하부의 반도체층(40)과, 그 상부의 소스 전극(65) 및 드레인 전극(66) 사이에 존재하며 접촉 저항을 낮추어 주는 역할을 한다.
드레인 전극 확장부(67)는 스토리지 전극(27)과 중첩되도록 형성되어, 스토리지 전극(27)과 게이트 절연막(30)을 사이에 두고 스토리지 커패시터를 형성한다. 스토리지 전극(27)을 형성하지 않을 경우 드레인 전극 확장부(27)를 형성하지 않을 수 있다.
데이터 배선(62, 65, 66, 67) 및 이들이 가리지 않는 반도체층(40) 상부에는 보호막(70)이 형성되어 있다. 보호막(70)은 예를 들어 질화규소 또는 산화규소로 이루어진 무기물, 평탄화 특성이 우수하며 감광성(photosensitivity)을 가지는 유기물 또는 플라스마 화학 기상 증착(plasma enhanced chemical vapor deposition, PECVD)으로 형성되는 a-Si:C:O, a-Si:O:F 등의 저유전율 절연 물질 등으로 이루어진다. 또한, 보호막(70)을 유기 물질로 형성하는 경우에는 소스 전극(65)과 드레인 전극(66) 사이의 반도체층(40)이 드러난 부분에 보호막(70)의 유기 물질이 접촉하는 것을 방지하기 위하여, 질화 규소(SiNx) 또는 산화 규소(SiO2)로 이루어진 하부 무기막과 상부 유기막의 이중막 구조를 가질 수 있다.
보호막(70)에는 드레인 전극 확장부(67)를 드러내는 컨택홀(77)이 형성되어 있다. 보호막(70) 위에는 컨택홀(77)을 통하여 드레인 전극(66)과 전기적으로 연결 되는 화소 전극(82)이 형성되어 있다. 여기서 화소 전극(82)은 ITO 또는 IZO 등의 투명 도전체 또는 알루미늄 등의 반사성 도전체로 이루어질 수 있다.
화소 전극(82)은 컨택홀(77)을 통하여 드레인 전극 확장부(67)과 물리적, 전기적으로 연결되어 드레인 전극(66)으로부터 데이터 전압을 인가받는다. 데이터 전압이 인가된 화소 전극(82)은 컬러필터 기판의 공통 전극과 함께 전기장을 생성함으로써 화소 전극(82)과 공통 전극 사이의 액정층의 액정 분자들의 배열을 결정한다.
이하, 도 1a 내지 도 5를 참조하여, 본 발명의 일 실시예에 따른 박막 트랜지스터 기판의 제조 방법을 상세히 설명한다. 도 2 내지 도 5는 본 발명의 일 실시예에 따른 박막 트랜지스터 기판의 제조 방법을 순차적으로 나타낸 공정 단면도들이다.
먼저, 도 1a 및 도 2에 도시된 바와 같이, 절연 기판(10) 위에 게이트선(22), 게이트 전극(26), 스토리지 전극(27) 및 스토리지 전극선(28)을 포함하는 게이트 배선(22, 26, 27, 28)을 형성한다.
절연 기판(10)은, 예를 들어 소다석회유리(soda lime glass) 또는 보로 실리케이트 유리 등의 유리 또는 플라스틱으로 이루어질 수 있다.
게이트 배선(22, 26, 27, 28)을 형성하기 위해 스퍼터링(sputtering) 방법을 이용한다. 즉, 먼저 알루미늄(Al)과 알루미늄 합금 등 알루미늄 계열의 금속, 은(Ag)과 은 합금 등 은 계열의 금속, 구리(Cu)와 구리 합금 등 구리 계열의 금속, 몰리브덴(Mo)과 몰리브덴 합금 등 몰리브덴 계열의 금속, 크롬(Cr), 티타늄(Ti), 탄탈륨(Ta) 따위로 이루어진 도전막을, 예를 들어 스퍼터링(sputtering) 등의 방법을 이용하여 증착한다.
구체적으로 비저항이 낮은 은(Ag) 합금, 예를 들어 은-몰리브덴 합금을 이용하여 게이트 배선용 도전막을 증착한다. 이어서 감광막 패턴(미도시)을 식각 마스크로 사용하여 게이트 배선용 도전막을 습식 식각하여 게이트 배선(22, 26, 26, 28)을 형성한다.
습식 식각을 위한 식각액으로는 인산, 질산 및 초산의 혼합 식각액을 사용한다. 바람직하게는 중량%로 25~65 인산, 0.1~10 질산, 15~50 초산 및 나머지는 탈이온수로 이루어진 혼합 식각액을 사용한다. 더욱 바람직하게는 중량%로 40~50 인산, 0.1~8 질산, 25~30 초산 및 나머지는 탈이온수로 이루어진 혼합 식각액을 사용한다.
이러한 식각액을 뿌리는 스프레이 압력은 약 1.5 kgf/㎠ 이상인 것이 바람직하다. 또한 절연 기판(10)이 식각 장치 내로 진입하는 초기부터 식각액을 뿌려주는 것이 바람직하다. 이와 같은 공정을 거치는 경우 습식 식각으로 은-몰리브텐 도전막을 패터닝하더라도 CD 스큐를 줄일 수 있다. 여기서 CD 스큐란 배선 물질을 패터닝하기 위한 식각 마스크 아래에 식각액이 침투하여 배선이 과식각된 정도를 나타낸다.
이어서, 도 1a 및 도 3을 참조하면 절연 기판(10), 게이트 배선(22, 26, 27, 28)의 위에 질화 규소 등으로 이루어진 게이트 절연막(30)을 형성한다.
이어서, 플라즈마 강화 화학 기상 증착(Plasma Enhanced CVD, PECVD) 등을 이용하여 게이트 전극(24) 상부의 게이트 절연막(30) 위에 반도체층(40) 및 도핑된 비정질 규소층(50)을 형성한다.
이어서, 도 1a 및 도 4를 참조하면, 게이트 절연막(30) 및 도핑된 비정질 규소층(도 3의 도면부호 50 참조) 위에 예를 들어 스퍼터링 등의 방법으로 데이터 배선(62, 65, 66, 67)을 형성한다. 소스 전극(65)과 드레인 전극(66)은 게이트 전극(26)을 중심으로 양쪽으로 분리되며, 드레인 전극(66)으로부터 연장된 드레인 전극 확장부(67)가 스토리지 전극(27)과 오버랩된다.
구체적으로 비저항이 낮은 은(Ag) 합금, 예를 들어 은-몰리브덴 합금을 이용하여 데이터 배선용 도전막을 증착한다. 이어서 감광막 패턴(미도시)을 식각 마스크로 사용하여 데이터 배선용 도전막을 습식 식각하여 데이터 배선(62, 65, 66, 67)을 형성한다.
습식 식각을 위한 식각액으로는 인산, 질산 및 초산의 혼합 식각액을 사용한다. 바람직하게는 중량%로 25~65 인산, 0.1~10 질산, 15~50 초산 및 나머지는 탈이온수로 이루어진 혼합 식각액을 사용한다. 더욱 바람직하게는 중량%로 40~50 인산, 0.1~8 질산, 25~30 초산 및 나머지는 탈이온수로 이루어진 혼합 식각액을 사용한다. 이러한 식각액을 뿌리는 스프레이 압력은 약 1.5 kgf/㎠ 이상인 것이 바람직하다. 또한 절연 기판(10)이 식각 장치 내로 진입하는 초기부터 식각액을 뿌려주는 것이 바람직하다. 이와 같은 공정을 거치는 경우 습식 식각으로 은-몰리브텐 도전막을 패터닝하더라도 CD 스큐를 줄일 수 있다.
이어서, 데이터 배선(62, 65, 66, 67)으로 가리지 않는 도핑된 비정질 규소 층(도 3의 50 참조)을 식각하여 게이트 전극(26)을 중심으로 양쪽으로 분리시켜 오믹 콘택층(55, 56)을 형성하는 한편, 한 쌍의 오믹 콘택층(55, 56) 사이의 반도체층(40)을 노출시킨다. 이때, 노출된 반도체층(40)의 표면을 안정화시키기 위하여 산소 플라즈마를 실시하는 것이 바람직하다.
이어서, 도 5에 도시된 바와 같이 질화규소 또는 산화규소로 이루어진 무기물, 평탄화 특성이 우수하며 감광성(photosensitivity)을 가지는 유기물 또는 플라스마 화학 기상 증착(plasma enhanced chemical vapor deposition, PECVD)으로 형성되는 a-Si:C:O, a-Si:O:F 등의 저유전율 절연 물질 등을 단일층 또는 복수층으로 형성하여 보호막(passivation layer)(70)을 형성한다.
이어서, 사진 식각 공정으로 보호막(70)을 패터닝하여, 드레인 전극 확장부(67)을 드러내는 컨택홀(77)을 형성한다.
이어서, 도 1b를 참조하면, 보호막(70) 상에 데이터 배선(62, 65, 66, 67)의 일부와 연결되는 화소 전극(82)을 형성한다. 여기서 화소 전극(82)은 ITO 또는 IZO 등의 투명 도전체 또는 알루미늄 등의 반사성 도전체로 이루어질 수 있다.
화소 전극(82)은 컨택홀(77)을 통하여 드레인 전극 확장부(67)과 물리적, 전기적으로 연결되어 드레인 전극(66)으로부터 데이터 전압을 인가받는다. 데이터 전압이 인가된 화소 전극(82)은 컬러필터 기판의 공통 전극과 함께 전기장을 생성함으로써 화소 전극(82)과 공통 전극 사이의 액정층의 액정 분자들의 배열을 결정한다.
이상, 반도체층과 데이터 배선을 서로 다른 마스크를 이용한 사진 식각 공정 으로 형성하는 박막 트랜지스터 기판의 제조 방법을 설명하였으나, 반도체층과 데이터 배선을 하나의 포토레지스트 패턴을 이용한 사진 식각 공정으로 형성하는 박막 트랜지스터 기판의 제조 방법에 대해서도 동일하게 적용할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였으나, 본 발명은 상기 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 제조될 수 있으며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
상술한 바와 같이 본 발명의 실시예들에 따른 박막 트랜지스터 기판의 제조 방법에 의하면, 비저항이 낮은 배선을 미세 패터닝할 수 있다. 즉 습식 식각을 이용하여 게이트 배선 또는 데이터 배선을 식각하는 동안, CD 스큐를 최소화하여 배선 간의 파인 피치를 구현할 수 있다.

Claims (7)

  1. 절연 기판 상에 은 합금으로 이루어진 배선용 도전막을 형성하는 단계;
    상기 배선용 도전막 상에 식각 마스크를 형성하는 단계; 및
    상기 식각 마스크와, 인산, 질산 및 초산의 혼합 식각액을 사용하여 상기 배선용 도전막을 습식 식각하여 금속 배선을 형성하는 단계를 포함하는 박막 트랜지스터 기판의 제조 방법.
  2. 제1 항에 있어서,
    상기 배선용 도전막은 은-몰리브덴 합금으로 이루어진 박막 트랜지스터 기판의 제조 방법.
  3. 제1 항에 있어서,
    상기 혼합 식각액은 중량%로 25~65 인산, 0.1~10 질산, 15~50 초산 및 나머지는 탈이온수로 이루어진 박막 트랜지스터 기판의 제조 방법.
  4. 제3 항에 있어서,
    상기 혼합 식각액은 중량%로 40~50 인산, 0.1~8 질산, 25~30 초산 및 나머지는 탈이온수로 이루어진 박막 트랜지스터 기판의 제조 방법.
  5. 제1 항에 있어서,
    상기 습식 식각하는 단계는 1.5 kgf/㎠ 이상의 스프레이 압력으로 상기 혼합 식각액을 상기 절연 기판 상에 뿌리는 단계인 박막 트랜지스터 기판의 제조 방법.
  6. 제1 항에 있어서,
    상기 습식 식각하는 단계는 상기 절연 기판이 식각 장치 내로 진입하는 초기부터 상기 혼합 식각액을 뿌리는 단계인 박막 트랜지스터 기판의 제조 방법.
  7. 제1 항에 있어서,
    상기 금속 배선은 게이트 배선 또는 데이터 배선인 박막 트랜지스터 기판의 제조 방법.
KR1020060137677A 2006-12-29 2006-12-29 박막 트랜지스터 기판의 제조 방법 KR20080062198A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060137677A KR20080062198A (ko) 2006-12-29 2006-12-29 박막 트랜지스터 기판의 제조 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060137677A KR20080062198A (ko) 2006-12-29 2006-12-29 박막 트랜지스터 기판의 제조 방법

Publications (1)

Publication Number Publication Date
KR20080062198A true KR20080062198A (ko) 2008-07-03

Family

ID=39814349

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060137677A KR20080062198A (ko) 2006-12-29 2006-12-29 박막 트랜지스터 기판의 제조 방법

Country Status (1)

Country Link
KR (1) KR20080062198A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8921230B2 (en) 2013-03-27 2014-12-30 Samsung Display Co., Ltd. Etchant composition, and method of manufacturing a display substrate using the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8921230B2 (en) 2013-03-27 2014-12-30 Samsung Display Co., Ltd. Etchant composition, and method of manufacturing a display substrate using the same

Similar Documents

Publication Publication Date Title
TWI396885B (zh) 線路結構,製造線路之方法,薄膜電晶體基板,以及製造薄膜電晶體基板之方法
KR101163622B1 (ko) 박막 트랜지스터 표시판
CN101226901A (zh) 薄膜晶体管、薄膜晶体管基板及其制造方法
KR20100063493A (ko) 박막 트랜지스터 기판 및 그 제조 방법
JP4888629B2 (ja) 薄膜トランジスタ表示板の製造方法
US7858412B2 (en) Thin-film transistor substrate and method of fabricating the same
JP2007027710A (ja) コンタクトホール形成方法及びこれ用いた薄膜トランジスタ基板の製造方法
KR20080074367A (ko) 팬-아웃부, 그를 포함하는 박막 트랜지스터 표시판 및 그의제조 방법
US9006742B2 (en) Thin film transistor array panel
KR20100019233A (ko) 박막 트랜지스터 기판 및 이의 제조 방법
KR101626899B1 (ko) 박막 트랜지스터 기판 및 이의 제조 방법
KR20090078527A (ko) 표시 기판
KR101136165B1 (ko) 박막 트랜지스터 및 그 제조 방법
KR20100075058A (ko) 박막 트랜지스터 기판 및 그 제조 방법
US7923312B2 (en) Fabricating method of thin film transistor
KR20080035150A (ko) 박막 트랜지스터 기판의 제조 방법
KR100358700B1 (ko) 액정표시장치 및 그의 제조방법
KR20080062198A (ko) 박막 트랜지스터 기판의 제조 방법
KR20080047179A (ko) 박막 트랜지스터 기판 및 이의 제조 방법
US20070279544A1 (en) Wiring for display device and thin film transistor array panel including the same and method for manufacturing thereof
US20080188042A1 (en) Method of manufacturing thin film transistor panel
KR20070080107A (ko) 빛샘 방지를 위한 액정 표시 장치
KR20080045961A (ko) 박막 트랜지스터 기판 및 이의 제조 방법
KR20080047166A (ko) 박막 트랜지스터 기판의 제조 방법
KR20080058869A (ko) 박막 트랜지스터 기판의 제조 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination