KR20080061698A - 초격자 구조의 장벽층을 갖는 발광 다이오드 - Google Patents

초격자 구조의 장벽층을 갖는 발광 다이오드 Download PDF

Info

Publication number
KR20080061698A
KR20080061698A KR1020060136684A KR20060136684A KR20080061698A KR 20080061698 A KR20080061698 A KR 20080061698A KR 1020060136684 A KR1020060136684 A KR 1020060136684A KR 20060136684 A KR20060136684 A KR 20060136684A KR 20080061698 A KR20080061698 A KR 20080061698A
Authority
KR
South Korea
Prior art keywords
superlattice
layer
gan
barrier layer
ingan
Prior art date
Application number
KR1020060136684A
Other languages
English (en)
Other versions
KR100920915B1 (ko
Inventor
이상준
오덕환
김경해
한창석
Original Assignee
서울옵토디바이스주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서울옵토디바이스주식회사 filed Critical 서울옵토디바이스주식회사
Priority to KR1020060136684A priority Critical patent/KR100920915B1/ko
Priority to US12/517,314 priority patent/US8093583B2/en
Priority to PCT/KR2007/005840 priority patent/WO2008082081A1/en
Priority to DE112007002722.3T priority patent/DE112007002722B4/de
Priority to TW096146904A priority patent/TW200832764A/zh
Publication of KR20080061698A publication Critical patent/KR20080061698A/ko
Application granted granted Critical
Publication of KR100920915B1 publication Critical patent/KR100920915B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y20/00Nanooptics, e.g. quantum optics or photonic crystals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Nanotechnology (AREA)
  • Physics & Mathematics (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biophysics (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Led Devices (AREA)

Abstract

초격자 구조의 장벽층을 갖는 발광 다이오드가 개시된다. 질화갈륨 계열의 N형 화합물 반도체층과 질화갈륨 계열의 P형 화합물 반도체층 사이에 활성영역을 갖는 발광 다이오드에 있어서, 상기 발광 다이오드는 활성 영역이 웰층과 초격자 구조의 장벽층을 포함하는 것을 특징으로 한다. 초격자 구조의 장벽층을 채택함에 따라, 웰층과 장벽층 사이의 격자 불일치에 기인한 결함 발생을 감소시킬 수 있다.
발광 다이오드, 질화갈륨(GaN), 질화인듐갈륨(InGaN), 웰층, 장벽층, 초격자(superlattice)

Description

초격자 구조의 장벽층을 갖는 발광 다이오드{LIGHT EMITTING DIODE HAVING BARRIER LAYER OF SUPERLATTICE STRUCTURE}
도 1은 종래의 발광 다이오드를 설명하기 위한 단면도이다.
도 2는 본 발명의 일 실시예에 따른 초격자 구조의 장벽층을 갖는 발광 다이오드를 설명하기 위한 단면도이다.
도 3은 본 발명의 일 실시예에 따른 초격자 구조의 장벽층을 설명하기 위한 단면도이다.
도 4는 본 발명의 다른 실시예에 따른 초격자 구조의 장벽층을 갖는 발광 다이오드를 설명하기 위한 단면도이다.
도 5는 활성 영역 성장 전의 N형 GaN층 표면을 나타내는 AFM 이미지이다.
도 6은 종래기술에 따라 형성된 활성 영역의 표면을 나타내는 AFM 이미지이다.
도 7은 본 발명의 일 실시예에 따라 형성된 활성 영역의 표면을 나타내는 AFM 이미지이다.
본 발명은 발광 다이오드에 관한 것으로, 특히 초격자 구조의 장벽층을 갖는 발광 다이오드에 관한 것이다.
일반적으로 질화갈륨(GaN), 질화알루미늄(AlN), 질화인듐갈륨(InGaN) 등과 같은 Ⅲ족 원소의 질화물은 열적 안정성이 우수하고 직접 천이형의 에너지 밴드(band) 구조를 갖고 있어, 최근 청색 및 자외선 영역의 발광 다이오드용 물질로 많은 각광을 받고 있다. 특히, 질화인듐갈륨(InGaN) 화합물 반도체는 좁은 밴드 갭에 기인하여 많은 주목을 받고 있다. 이러한 질화갈륨 계열의 화합물 반도체를 이용한 발광 다이오드는 대규모 천연색 평판 표시 장치, 백라이트 광원, 신호등, 실내 조명, 고밀도광원, 고해상도 출력 시스템과 광통신 등 다양한 응용 분야에 활용되고 있다.
도 1은 종래의 발광 다이오드를 설명하기 위한 단면도이다.
도 1을 참조하면, 발광 다이오드는 N형 반도체층(17)과 P형 반도체층(21)을 포함하고, 상기 N형 및 P형 반도체층들(17, 21) 사이에 활성 영역(19)이 개재된다. 상기 N형 반도체층 및 P형 반도체층은 III족 원소의 질화물 반도체층, 즉 (Al, In, Ga)N 계열의 화합물 반도체층으로 형성된다. 한편, 활성 영역(19)은 하나의 웰층을 갖는 단일 양자웰 구조이거나, 도시한 바와 같이, 복수개의 웰층을 갖는 다중 양자웰 구조로 형성된다. 다중 양자웰 구조의 활성 영역은 InGaN 웰층(19a)과 GaN 장벽층(19b)이 교대로 적층되어 형성된다. 상기 웰층(19a)은 N형 및 P형 반도체층들(17, 19) 및 장벽층(19b)에 비해 밴드갭이 작은 반도체층으로 형성되어 전자와 정공이 재결합되는 양자 웰을 제공한다.
이러한 III족 원소의 질화물 반도체층은 육방 정계의 구조를 갖는 사파이어(Sapphire)나 실리콘 카바이드(SiC) 등의 이종 기판(11)에서 금속유기화학기상증착법(MOCVD) 등의 공정을 통해 성장된다. 그러나, III족 원소의 질화물 반도체층이 이종기판(11) 상에 형성될 경우, 반도체층과 기판 사이의 격자상수 및 열팽창 계수의 차이에 기인하여 반도체층 내에 크랙(crack) 또는 뒤틀림(warpage)이 발생하고, 전위(dislocation)가 생성된다.
이를 방지하기 위해, 기판(11) 상에 버퍼층이 형성되며, 일반적으로 저온 버퍼층(13)과 고온 버퍼층(15)이 형성된다. 저온 버퍼층(13)은 일반적으로 AlxGa1 - xN(0≤x≤1)로 MOCVD 공정 등을 사용하여 400~800℃의 온도에서 형성된다. 이어서, 저온 버퍼층(13) 상에 고온 버퍼층(15)이 형성된다. 고온 버퍼층(15)은 900~1200℃의 온도에서 GaN층으로 형성된다. 이에 따라, N형 GaN층(17), 활성 영역(19) 및 P형 GaN층(21)의 결정 결함을 상당히 제거할 수 있다.
그러나, 버퍼층들(13, 15)의 채택에도 불구하고, 활성 영역(19) 내의 결정결함밀도는 여전히 높은 편이다. 특히, 활성 영역(19)은, 전자와 정공의 결합 효율을 높이기 위해, N형 GaN층(17) 및 P형 GaN층(19)에 비해 밴드갭이 작은 반도체층으로 형성되고, 또한 웰층(19a)은 장벽층(19b)에 비해 밴드갭이 작은 반도체층으로 형성된다. 밴드갭이 작은 반도체층은 일반적으로 In을 많이 함유하고, 따라서 격자 상수가 크다. 이에 따라, 웰층(19a)과 장벽층(19b) 사이에, 그리고 웰층(19a) N형 반도체층(17) 사이에 격자 부정합이 발생되고, 이러한 층 사이의 격자 부정합은 핀 홀(pin hole), 표면 거침 및 결정질의 저하를 발생시킨다.
본 발명이 이루고자 하는 기술적 과제는 활성 영역 내의 결정 결함 발생을 감소시킬 수 있는 발광 다이오드를 제공하는 데 있다.
본 발명이 이루고자 하는 다른 기술적 과제는 활성 영역의 표면 거칠기를 개선한 발광 다이오드를 제공하는 데 있다.
상기 기술적 과제를 이루기 위하여 본 발명은 초격자 구조의 장벽층을 갖는 발광 다이오드를 제공한다. 본 발명의 일 태양에 따른 발광 다이오드는, 질화갈륨 계열의 N형 화합물 반도체층과 질화갈륨 계열의 P형 화합물 반도체층 사이에 활성영역을 갖는 발광 다이오드에 있어서, 상기 활성 영역이 웰층과 초격자 구조의 장벽층을 포함하는 것을 특징으로 한다. 초격자 구조의 장벽층을 채택함에 따라, 웰층과 장벽층 사이의 격자 불일치에 기인한 결함 발생을 감소시킬 수 있다.
상기 웰층은 InGaN으로 형성되고, 상기 장벽층은 InGaN 및 GaN가 교대로 적층된 초격자 구조일 수 있다. 이때, 상기 웰층의 InGaN은 장벽층의 InGaN에 비해 In을 더 많이 함유한다. 이에 따라, 상기 웰층의 In 조성을 변화시켜 가시광선 영역에서 다양한 파장의 광을 방출하는 발광 다이오드를 제공할 수 있다.
한편, 상기 장벽층 내의 InGaN이 In을 많이 함유할 수록 핀홀은 감소되나, 힐락(hillrock)이 발생될 수 있다. 이는 In이 핀홀을 채워 핀홀 발생을 방지하나, In이 과도하게 증가될 경우, 여분의 In에 의해 힐락이 생성되는 것으로 판단된다. 따라서, 장벽층 내의 InGaN의 In 함량 적합하게 선택함으로써 핀홀 및 힐락이 발생되는 것을 방지할 수 있다.
몇몇 실시예들에 있어서, 상기 웰층은 InxGa(1-x)N이고, 상기 장벽층은 InyGa(1-y)N 및 GaN이 교대로 적층된 하부 초격자, InyGa(1-y)N 및 GaN이 교대로 적층된 상부 초격자, 및 상기 하부 초격자와 상부 초격자 사이에 개재되고 InzGa(1-z)N 및 GaN이 교대로 적층된 중부 초격자를 포함할 수 있다. 여기서, 0<x<1, 0<y<0.05, 0<z<0.1 및 y<z<x 일 수 있다. 본 실시예들에 따르면, In 함량이 많은 초격자가 In 함량이 적은 초격자 사이에 배치된다. 이에 따라, In 함량이 다른 초격자들을 적층하여 핀홀 및 힐락의 발생을 역제할 수 있다.
다른 실시예들에 있어서, 상기 웰층 및 초격자 구조의 장벽층 내 InGaN의 조성비들은 0<x<1, 0<y<0.1, 0<z<0.05 및 z<y<x 일 수 있다. 즉, 위의 실시예들과 달리, In 함량이 많은 초격자 구조 사이에 In 함량이 적은 초격자 구조를 배치시켜 핀홀 및 힐락의 발생을 억제할 수 있다.
초격자 구조 내의 각 층들은 일반적으로 30Å 이하의 두께를 갖는다. 본 실시예들에 있어서, 상기 장벽층 내의 InyGa(1-y)N, GaN 및 InzGa(1-z)N는 각각 2.5Å 내지 20Å 범위의 두께를 가질 수 있다. 또한, 상기 장벽층 내의 각 층들은 거의 동일한 두께를 갖도록 형성될 수 있다.
또한, 상기 하부 초격자는 InyGa(1-y)N 및 GaN가 4 내지 10회 교대로 적층되고, 상기 중부 초격자는 InzGa(1-z)N 및 GaN가 6 내지 20회 교대로 적층되고, 상기 상부 초격자는 InyGa(1-y)N 및 GaN가 4 내지 10회 교대로 적층될 수 있다. InGaN과 GaN의 적층수는 상기 장벽층의 두께를 과도하게 증가시키지 않으면서 핀홀과 힐락을 억제하도록 설정된다.
한편, 상기 활성 영역은 단일 양자웰 또는 다중 양자웰일 수 있으며, 다중 양자웰의 경우, 상기 웰층과 상기 초격자 구조의 장벽층이 교대로 적층된 다중 양자웰일 수 있다.
이에 더하여, 상기 웰층들은 초격자 구조의 장벽층들 사이에 개재될 수 있다. 이에 따라, 상기 N형 화합물 반도체층 또는 P형 화합물 반도체층과 상기 웰층 사이의 격자 부정합에 의한 스트레인을 완화할 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 실시예들을 상세히 설명하기로 한다. 다음에 소개되는 실시예들은 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되는 것이다. 따라서, 본 발명은 이하 설명되는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 그리고, 도면들에 있어서, 구성요소의 폭, 길이, 두께 등은 편의를 위하여 과장되어 표현될 수 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.
도 2는 본 발명의 일 실시예에 따른 발광 다이오드를 설명하기 위한 단면도이다.
도 2를 참조하면, 기판(51) 상에 N형 화합물 반도체층(57)이 위치한다. 또한, 기판(51)과 N형 화합물 반도체층(57) 사이에 버퍼층이 개재될 수 있으며, 상기 버퍼층은 저온 버퍼층(53) 및 고온 버퍼층(55)을 포함할 수 있다. 상기 기판(51)은 특별히 한정되지 않으며, 예컨대 사파이어, 스피넬, 탄화실리콘 기판 등일 수 있 다. 한편, 저온 버퍼층(53)은 일반적으로 AlxGa1 - xN(0≤x≤1)로 형성될 수 있고, 상기 고온 버퍼층(55)은 예컨대 언도프트 GaN 또는 n형 불순물이 도핑된 n형 GaN일 수 있다.
상기 N형 화합물 반도체층(57) 상부에 P형 화합물 반도체층(61)이 위치하고, 상기 N형 화합물 반도체층(57)과 P형 화합물 반도체층(61) 사이에 활성 영역(59)이 개재된다. 상기 N형 화합물 반도체층, 활성 영역 및 P형 화합물 반도체층은 (Al, In, Ga)N 계열의 III족 질화물 반도체층으로 형성될 수 있다. 예컨대, 상기 N형 화합물 반도체층(57) 및 P형 화합물 반도체층(61)은 각각 N형 및 P형 GaN일 수 있다.
한편, 상기 활성 영역(59)은 웰층(59a)과 초격자 구조의 장벽층(59b)을 포함한다. 상기 활성 영역(59)은 단일의 웰층(59a)을 갖는 단일 양자웰 구조일 수 있으며, 이때, 상기 초격자 구조의 장벽층(59b)은 상기 웰층(59a)의 하부 및/또는 상부에 위치한다. 또한, 상기 활성 영역(59)은, 도시된 바와 같이, 웰층(59a) 및 초격자 구조의 장벽층(59b)이 교대로 적층된 다중 양자웰 구조일 수 있다. 즉, N형 화합물 반도체층(57) 상에 InGaN 웰층(59a) 및 장벽층(59b)이 교대로 적층되며, 상기 장벽층(59b)은 InGaN과 GaN이 교대로 적층된 초격자 구조를 갖는다. 웰층(59a)의 InGaN은 장벽층(59b) 내의 InGaN에 비해 In 함량이 더 크며, 이에 따라 양자웰을 형성한다.
장벽층(59b)을 초격자 구조로 형성함으로써, InGaN 웰층과 GaN 장벽층 사이의 격자 부정합에 의해 전위 및 핀홀 등의 결정 결함이 발생하는 것을 방지할 수 있다. 한편, 장벽층(59b)의 InGaN의 In 함량을 증가시키면, 핀홀의 생성은 방지할 수 있으나, 힐락(hillrock)이 발생된다. 힐락은 여분의 In이 InGaN층 상에 남게 되어 형성되는 것으로 생각된다. 따라서, 장벽층(59b)의 In 함량을 적절히 조절하여 핀홀과 힐락을 억제할 수 있으며, In은 0.01 내지 0.1의 범위 내에서 조절될 수 있다.
한편, 본 발명의 몇몇 실시예들은 핀홀과 힐락을 억제하기 위한 초격자 구조의 장벽층은 서로 다른 In 함량을 갖는 InGaN을 포함할 수 있으며, 이하에서 상세히 설명한다.
도 3은 본 발명의 일 실시예에 따른 In 함량이 다른 InGaN들을 갖는 초격자 구조의 장벽층을 설명하기 위해 도 2의 활성 영역을 확대하여 도시한 단면도이다.
도 3을 참조하면, 상기 웰층(59a)은 InxGa(1-x)N으로 표현될 수 있으며, 여기서 0<x<1 이다. 한편, 상기 초격자 구조의 장벽층(59b)은 InyGa(1-y)N(71a) 및 GaN(71b)이 교대로 적층된 하부 초격자(71), InyGa(1-y)N(75a) 및 GaN(75b)이 교대로 적층된 상부 초격자(75)와, 상기 하부 초격자와 상부 초격자 사이에 개재된 중부 초격자(73)를 포함한다. 상기 중부 초격자(73)는 InzGa(1-z)N 및 GaN이 교대로 적층되어 형성된다. 여기서, 0<x<1, 0<y<0.05, 0<z<0.1 및 y<z<x 일 수 있다.
상기 하부 초격자 및 상부 초격자의 InyGa(1-y)N(71a, 75a)은 중부 초격자의 InzGa(1-z)N(73a)에 비해 적은 함량의 In 조성을 갖는다. 따라서, 하부 초격자(71)를 형성한 단계에서 미세한 핀홀들이 형성될 수 있다. 그러나, 그 후에 형성되는 중부 초격자(73)는 여분의 In을 함유하여 상기 핀홀들을 채워 핀홀을 제거한다. 한 편, 상기 중부 초격자(73)의 여분의 In은 힐락을 생성시킬 수 있으며, 이러한 여분의 In은 상부 초격자(75)에 의해 제거된다. 본 실시예에 따르면, In함량이 적은 InGaN들을 포함하는 초격자 구조와 In 함량이 많은 InGaN들을 포함하는 초격자를 채택하여 핀홀과 힐락을 억제할 수 있다.
상기 하부, 중부 및 상부 초격자들(71, 73, 75) 내의 InGaN 및 GaN은 교대로 적층되며, InGaN과 GaN이 쌍을 이루어 각각 4 내지 10회, 6 내지 20회 및 4 내지 10회 반복 적층될 수 있다. 이러한 적층수는 InGaN 및 GaN의 두께, InGaN 내의 In의 함량에 따라 변경될 수 있으며, 핀홀 및 힐락의 발생을 제어하도록 설정된다.
본 실시예에 있어서, 하부 및 상부 초격자들(71, 75) 내의 InGaN이 중부 초격자(73) 내의 InGaN에 비해 In 함량이 적은 것으로 설명하였으나, 하부 및 상부 초격자들(71, 75) 내의 InGaN이 중부 초격자(73) 내의 InGaN에 비해 In 함량이 많을 수도 있다. 즉, 상기 웰층 및 장벽층들 내의 In 조성비들은 0<x<1, 0<y<0.1, 0<z<0.05 및 z<y<x 를 만족할 수도 있다.
상기 하부 초격자(71), 중부 초격자(73) 및 상부 초격자(75) 내의 InGaN 및 GaN은 각각 800~900℃에서 MOCVD 기술을 사용하여 형성될 수 있으며, 상기 장벽층(59b) 내의 InGaN 및 GaN은 각각 2.5 Å내지 20 Å의 두께를 가질 수 있으며, 거의 동일한 두께를 갖도록 형성될 수 있다.
한편, 도 3에서, N형 화합물 반도체층(57)과 웰층(59a)이 접촉하는 것으로 도시되었으나, 도 4에 도시된 바와 같이 상기 N형 화합물 반도체층(57)과 웰층(59a) 사이에 도 3을 참조하여 설명한 바와 같은 초격자 구조의 장벽층(59b)이 개재될 수 있다. N형 화합물 반도체층(57)과 웰층(59a) 사이에 개재된 장벽층(59b)은 N형 화합물 반도체층(57)과 웰층(59a) 사이의 격자 부정합에 따른 스트레인을 감소시켜 웰층의 결정결함 발생을 방지한다.
본 발명의 실시예들에 있어서, N형 화합물 반도체층(57)과 P형 화합물 반도체층(61)은 서로 위치를 바꿀 수 있다.
(실험예)
도 5는 종래기술에 따라 사파이어 기판 상에 버퍼층을 형성하고 그 위에 N형 GaN층을 형성한 상태에서 표면을 관찰한 AFM 이미지이고, 도 6는 도 5의 N형 GaN층 상에 종래기술에 따라 InGaN 웰층과 GaN 장벽층을 4회 교대로 적층한 상태에서 표면을 관찰한 AFM 이미지이고, 도 7은 도 5의 GaN층 상에 InGaN 웰층과 초격자 구조의 장벽층을 4회 교대로 적층한 상태에서 표면을 관찰한 AFM 이미지이고, 여기서 상기 초격자 구조의 장벽층은 InGaN/GaN를 6회 교대로 반복 적층하여 형성하였다. 종래기술에 따른 GaN 장벽층과 초격자 구조의 장벽층은 동일한 두께(약 160Å)로 형성하였으며, 그외 다른 층들은 동일한 조건에서 MOCVD 기술을 사용하여 형성하였다.
도 5에 도시된 바와 같이, 버퍼층 상에 형성된 N형 GaN층은 표면 거칠기가 작고 표면에 핀홀 등의 결정 결함이 관찰되지 않았다. 그러나, 도 6에 도시된 바와 같이, 종래기술에 따라 InGaN 웰층 및 GaN 장벽층을 형성한 활성 영역에서는 많은 수의 핀홀들이 관찰되며, 표면이 거칠어진 것을 확인할 수 있다. 이에 반해, InGaN 웰층 및 초격자 구조의 장벽층을 형성한 활성 영역에서는 핀홀은 관찰되지 않으며, 종래기술에 따른 활성영역에 비해 표면 거칠기가 감소되는 것을 확인할 수 있다.
본 발명의 실시예들에 따르면, 초격자 구조의 장벽층을 채택함으로써 활성 영역 내의 핀홀 등의 결정 결함 발생을 감소시키고, 표면 거칠기를 개선할 수 있는 발광 다이오드를 제공할 수 있다. 또한, 활성 영역 내에서 핀홀의 발생을 방지함과 아울러, 힐락이 발생되는 것을 제어할 수 있는 발광 다이오드를 제공할 수 있다.

Claims (8)

  1. 질화갈륨 계열의 N형 화합물 반도체층과 질화갈륨 계열의 P형 화합물 반도체층 사이에 활성영역을 갖는 발광 다이오드에 있어서,
    상기 활성 영역은 웰층과 초격자 구조의 장벽층을 포함하는 발광 다이오드.
  2. 청구항 1에 있어서,
    상기 웰층은 InGaN으로 형성되고,
    상기 장벽층은 InGaN 및 GaN가 교대로 적층된 초격자 구조이고,
    상기 웰층의 InGaN은 장벽층의 InGaN에 비해 In을 더 많이 함유하는 발광 다이오드.
  3. 청구항 2에 있어서,
    상기 웰층은 InxGa(1-x)N로 형성되고,
    상기 장벽층은
    InyGa(1-y)N 및 GaN이 교대로 적층된 하부 초격자;
    InyGa(1-y)N 및 GaN이 교대로 적층된 상부 초격자; 및
    상기 하부 초격자와 상부 초격자 사이에 개재되고, InzGa(1-z)N 및 GaN이 교대로 적층된 중부 초격자를 포함하고, 0<x<1, 0<y<0.05, 0<z<0.1 및 y<z<x 인 것을 특징으로 하는 발광 다이오드.
  4. 청구항 3에 있어서,
    상기 장벽층 내의 InyGa(1-y)N, GaN 및 InzGa(1-z)N는 각각 2.5Å 내지 20Å 범위의 두께를 갖는 발광 다이오드.
  5. 청구항 3에 있어서,
    상기 하부 초격자는 InyGa(1-y)N 및 GaN가 4 내지 10회 교대로 적층되고,
    상기 중부 초격자는 InzGa(1-z)N 및 GaN가 6 내지 20회 교대로 적층되고,
    상기 상부 초격자는 InyGa(1-y)N 및 GaN가 4 내지 10회 교대로 적층된 발광 다이오드.
  6. 청구항 1에 있어서,
    상기 활성 영역은 상기 웰층과 상기 초격자 구조의 장벽층이 교대로 적층된 다중 양자웰 구조인 것을 특징으로 하는 발광 다이오드.
  7. 청구항 6에 있어서,
    상기 웰층들은 각각 상기 초격자 구조의 장벽층들 사이에 개재된 발광 다이오드.
  8. 청구항 2에 있어서,
    상기 웰층은 InxGa(1-x)N로 형성되고,
    상기 장벽층은
    InyGa(1-y)N 및 GaN이 교대로 적층된 하부 초격자;
    InyGa(1-y)N 및 GaN이 교대로 적층된 상부 초격자; 및
    상기 하부 초격자와 상부 초격자 사이에 개재되고, InzGa(1-z)N 및 GaN이 교대로 적층된 중부 초격자를 포함하고, 0<x<1, 0<y<0.1, 0<z<0.05 및 z<y<x 인 것을 특징으로 하는 발광 다이오드.
KR1020060136684A 2006-12-28 2006-12-28 초격자 구조의 장벽층을 갖는 발광 다이오드 KR100920915B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020060136684A KR100920915B1 (ko) 2006-12-28 2006-12-28 초격자 구조의 장벽층을 갖는 발광 다이오드
US12/517,314 US8093583B2 (en) 2006-12-28 2007-11-21 Light emitting diode having barrier layer of superlattice structure
PCT/KR2007/005840 WO2008082081A1 (en) 2006-12-28 2007-11-21 Light emitting diode having barrier layer of superlattice structure
DE112007002722.3T DE112007002722B4 (de) 2006-12-28 2007-11-21 Lichtemittierende Diode mit Übergitterstruktur-Sperrschicht
TW096146904A TW200832764A (en) 2006-12-28 2007-12-07 Light emitting diode having barrier layer of superlattice structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060136684A KR100920915B1 (ko) 2006-12-28 2006-12-28 초격자 구조의 장벽층을 갖는 발광 다이오드

Publications (2)

Publication Number Publication Date
KR20080061698A true KR20080061698A (ko) 2008-07-03
KR100920915B1 KR100920915B1 (ko) 2009-10-12

Family

ID=39588718

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060136684A KR100920915B1 (ko) 2006-12-28 2006-12-28 초격자 구조의 장벽층을 갖는 발광 다이오드

Country Status (5)

Country Link
US (1) US8093583B2 (ko)
KR (1) KR100920915B1 (ko)
DE (1) DE112007002722B4 (ko)
TW (1) TW200832764A (ko)
WO (1) WO2008082081A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9171997B2 (en) 2013-05-27 2015-10-27 Samsung Electronics Co., Ltd. Semiconductor light emitting device
CN115050866A (zh) * 2022-08-16 2022-09-13 江苏第三代半导体研究院有限公司 极化可控的量子点Micro-LED同质外延结构及其制备方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100920915B1 (ko) 2006-12-28 2009-10-12 서울옵토디바이스주식회사 초격자 구조의 장벽층을 갖는 발광 다이오드
EP1976031A3 (en) 2007-03-29 2010-09-08 Seoul Opto Device Co., Ltd. Light emitting diode having well and/or barrier layers with superlattice structure
KR100877774B1 (ko) 2007-09-10 2009-01-16 서울옵토디바이스주식회사 개선된 구조의 발광다이오드
CN101980384B (zh) * 2010-09-27 2012-12-05 湘能华磊光电股份有限公司 一种氮化镓基ⅲ-ⅴ族化合物半导体led外延片及其生长方法
CN102760808B (zh) * 2012-07-12 2015-09-23 华灿光电股份有限公司 一种发光二极管的外延片及其制造方法
CN102820392B (zh) * 2012-08-31 2016-02-03 华灿光电股份有限公司 一种发光二极管的外延片及其制造方法
US10516076B2 (en) 2018-02-01 2019-12-24 Silanna UV Technologies Pte Ltd Dislocation filter for semiconductor devices
CN109560171B (zh) * 2018-10-17 2020-07-24 华灿光电(苏州)有限公司 一种发光二极管外延片及其制备方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3304787B2 (ja) 1996-09-08 2002-07-22 豊田合成株式会社 半導体発光素子及びその製造方法
JP3679914B2 (ja) 1997-02-12 2005-08-03 株式会社東芝 半導体発光装置及びその製造方法
KR100683234B1 (ko) 1998-03-12 2007-02-15 니치아 카가쿠 고교 가부시키가이샤 질화물 반도체 소자
JP2003535453A (ja) 1998-11-16 2003-11-25 エムコア・コーポレイション インジウムリッチクラスタを有する第iii族窒化物量子井戸構造体及びその製造方法
DE19955747A1 (de) 1999-11-19 2001-05-23 Osram Opto Semiconductors Gmbh Optische Halbleitervorrichtung mit Mehrfach-Quantentopf-Struktur
JP3912043B2 (ja) 2001-04-25 2007-05-09 豊田合成株式会社 Iii族窒化物系化合物半導体発光素子
US6958497B2 (en) 2001-05-30 2005-10-25 Cree, Inc. Group III nitride based light emitting diode structures with a quantum well and superlattice, group III nitride based quantum well structures and group III nitride based superlattice structures
WO2003043150A1 (fr) 2001-10-26 2003-05-22 Ammono Sp.Zo.O. Structure d'element electoluminescent a couche monocristalline non epitaxiee de nitrure
US20060138431A1 (en) 2002-05-17 2006-06-29 Robert Dwilinski Light emitting device structure having nitride bulk single crystal layer
KR100497890B1 (ko) * 2002-08-19 2005-06-29 엘지이노텍 주식회사 질화물 반도체 발광소자 및 그 제조방법
CN100375301C (zh) * 2002-11-06 2008-03-12 三垦电气株式会社 半导体发光元件及其制造方法
US6995389B2 (en) 2003-06-18 2006-02-07 Lumileds Lighting, U.S., Llc Heterostructures for III-nitride light emitting devices
KR100541104B1 (ko) 2004-02-18 2006-01-11 삼성전기주식회사 질화물계 반도체 발광소자
EP1619729B1 (en) * 2004-04-16 2010-02-10 Nitride Semiconductors Co., Ltd. Gallium nitride based light-emitting device
KR100670531B1 (ko) 2004-08-26 2007-01-16 엘지이노텍 주식회사 질화물 반도체 발광소자 및 그 제조방법
KR100604406B1 (ko) * 2005-08-25 2006-07-25 삼성전기주식회사 질화물 반도체 소자
JP5113330B2 (ja) 2005-11-30 2013-01-09 ローム株式会社 窒化ガリウム半導体発光素子
KR100665364B1 (ko) 2005-12-28 2007-01-09 삼성전기주식회사 질화물 반도체 발광 소자
KR100920915B1 (ko) 2006-12-28 2009-10-12 서울옵토디바이스주식회사 초격자 구조의 장벽층을 갖는 발광 다이오드
US7652280B2 (en) 2007-04-11 2010-01-26 General Electric Company Light-emitting device and article
KR100835116B1 (ko) 2007-04-16 2008-06-05 삼성전기주식회사 질화물 반도체 발광 소자

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9171997B2 (en) 2013-05-27 2015-10-27 Samsung Electronics Co., Ltd. Semiconductor light emitting device
CN115050866A (zh) * 2022-08-16 2022-09-13 江苏第三代半导体研究院有限公司 极化可控的量子点Micro-LED同质外延结构及其制备方法
CN115050866B (zh) * 2022-08-16 2022-11-08 江苏第三代半导体研究院有限公司 极化可控的量子点Micro-LED同质外延结构及其制备方法

Also Published As

Publication number Publication date
DE112007002722B4 (de) 2020-01-09
DE112007002722T5 (de) 2010-02-11
TW200832764A (en) 2008-08-01
TWI368337B (ko) 2012-07-11
KR100920915B1 (ko) 2009-10-12
WO2008082081A1 (en) 2008-07-10
US20100059735A1 (en) 2010-03-11
US8093583B2 (en) 2012-01-10

Similar Documents

Publication Publication Date Title
US9466761B2 (en) Light emitting diode having well and/or barrier layers with superlattice structure
KR100920915B1 (ko) 초격자 구조의 장벽층을 갖는 발광 다이오드
KR100877774B1 (ko) 개선된 구조의 발광다이오드
US9911898B2 (en) Ultraviolet light-emitting device
US8274069B2 (en) Nitride semiconductor light emitting device
KR100931483B1 (ko) 발광소자
US8664638B2 (en) Light-emitting diode having an interlayer with high voltage density and method for manufacturing the same
KR101843513B1 (ko) 질화갈륨계 발광 다이오드
KR20100109388A (ko) Ⅲ족 질화 화합물 반도체 발광 소자 및 그 제조 방법
KR101644156B1 (ko) 양자우물 구조의 활성 영역을 갖는 발광 소자
KR100558455B1 (ko) 질화물 반도체 소자
KR20080088221A (ko) 초격자 구조의 웰층을 갖는 발광 다이오드
CN101728244A (zh) 阻断半导体差排缺陷的方法
KR101364169B1 (ko) 초격자 구조의 장벽층을 갖는 근자외선 발광 다이오드
TW202123488A (zh) 併入應變鬆弛結構的led前驅物
KR100730753B1 (ko) 질화물 반도체 발광 다이오드를 제조하는 방법 및 그것에의해 제조된 발광 다이오드
KR20090003465A (ko) 다중양자웰 구조의 활성 영역을 갖는 발광 다이오드
KR20130108935A (ko) 질화갈륨계 발광 다이오드
US20240170607A1 (en) Semiconductor structure
KR100961492B1 (ko) 다중양자웰 구조의 활성 영역을 갖는 발광 다이오드
KR100782433B1 (ko) 질화물 반도체 발광 다이오드를 제조하는 방법 및 그것에의해 제조된 발광 다이오드
KR100781772B1 (ko) 발광 다이오드 및 이의 제조 방법
KR100757799B1 (ko) 인듐리치 질화인듐갈륨/질화갈륨 초격자층을 갖는 발광다이오드 및 그 제조방법
KR20080049869A (ko) 질화물 반도체 발광 다이오드 및 그 제조방법
KR20130098761A (ko) 질화갈륨 기판을 갖는 발광 다이오드

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
J206 Request for trial to confirm the scope of a patent right
J204 Request for invalidation trial [patent]
J121 Written withdrawal of request for trial
J121 Written withdrawal of request for trial
FPAY Annual fee payment

Payment date: 20120917

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130911

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20141001

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150924

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160907

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170911

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20191001

Year of fee payment: 11