KR20080043862A - 플라즈마 디스플레이 장치 - Google Patents
플라즈마 디스플레이 장치 Download PDFInfo
- Publication number
- KR20080043862A KR20080043862A KR1020087007761A KR20087007761A KR20080043862A KR 20080043862 A KR20080043862 A KR 20080043862A KR 1020087007761 A KR1020087007761 A KR 1020087007761A KR 20087007761 A KR20087007761 A KR 20087007761A KR 20080043862 A KR20080043862 A KR 20080043862A
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- data
- plasma display
- panel
- electrodes
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/26—Address electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/12—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/26—Address electrodes
- H01J2211/265—Shape, e.g. cross section or pattern
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Gas-Filled Discharge Tubes (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(11)과 데이터 드라이버를 갖는다. 플라즈마 디스플레이 패널(11)은 사이에 방전 공간을 형성하도록 대향 배치한 전면 기판과 배면 기판을 갖고, 전면 기판은 복수의 주사 전극(3)과 유지 전극(4)으로 이루어지는 표시 전극을 갖고, 배면 기판은 표시 전극에 교차하는 복수의 데이터 전극(8)을 갖고, 방전 셀(61)은 표시 전극과 데이터 전극(8)과의 교차부에 형성되고, 또한, 데이터 전극(8)은, 표시 전극에 대향하는 부분에 마련된 복수의 메인 전극부(8a)와, 메인 전극부(8a) 사이를 접속하고, 메인 전극부(8a)보다 폭이 좁은 배선부(8b)를 갖고, 또한, 메인 전극부(8a)의 모서리는 챔퍼(chamfer) 가공이 실시되었다. 이 구성에 의해서, 고화질이고, 저소비 전력의 플라즈마 디스플레이 장치가 제공된다.
Description
본 발명은 플라즈마 디스플레이 패널을 표시 장치로서 이용하는 플라즈마 디스플레이 장치에 관한 것이다.
종래, 플라즈마 디스플레이 장치에 이용되고 있는 플라즈마 디스플레이 패널(이하, 패널이라고도 함)은 크게 나눠서, 구동 방법이 각각 상이한 AC형과 DC형이 있다. 또한, 패널은 방전 형식이 각각 상이한 면 방전형과 대향 방전형의 2종류가 있다. 패널의 고선명화, 대화면화, 제조의 간편성 때문에, 현 상태에서는 패널의 주류는 3전극 구조의 면 방전형 패널이다.
면 방전형의 플라즈마 디스플레이 패널 구조는 기판 사이에 방전 공간이 형성되도록, 적어도 전면 측이 투명한 1쌍의 기판이 대향 배치되어 있다. 또한, 방전 공간을 복수의 공간으로 구획하기 위한 격벽이 기판에 형성되어 있다. 그리고, 격벽에 의해서 구획된 방전 공간에서, 방전이 발생하도록 각각의 기판에 전극군이 형성되어 있다. 또한, 적색, 녹색, 청색에 발광하는 형광체가 방전 공간에 마련되어, 복수의 방전 셀이 구성되어 있다. 형광체는 방전에 의해 발생하는 파장이 짧 은 진공 자외광에 의해서 여기되고, 적색, 녹색, 청색에 발광하는 형광체가 마련된 방전 셀(적색의 방전 셀, 녹색의 방전 셀, 청색의 방전 셀)로부터, 각각, 적색, 녹색, 청색의 가시광이 발생한다. 이에 따라, 패널에서 컬러 표시가 행해진다.
플라즈마 디스플레이 패널은 액정 패널에 비해서 고속의 표시가 가능하고, 시야각이 넓어서 대형화가 용이하다. 또한, 패널은 자발광형이기 때문에, 표시 품질이 우수한 등의 이유로 인해, 최근, 플랫 패널 디스플레이 중에서 특히 주목을 받고 있다. 그리고, 많은 사람이 모이는 장소에서의 표시 장치, 또는, 가정에서 대화면의 영상을 즐기기 위한 표시 장치로서 각종 용도로 사용되고 있다.
종래의 플라즈마 디스플레이 장치에 있어서, 패널이 새시 부재의 전면 측에 유지되고, 새시 부재의 배면 측에 회로 기판이 배치되어 있다. 이에 따라, 모듈이 구성된다. 패널은 유리가 주재료이고, 새시 부재는 알루미늄 등의 금속제이다. 회로 기판은 패널을 발광시키기 위한 구동 회로를 구성한다. 플라즈마 디스플레이 장치의 대화면화, 고선명화가 진행되어 오고 있지만, 일반 가정에서의 보급이 진행함으로써, 고화질화, 저소비 전력화에 대한 요망이 강해지고 있다. 또한, 종래의 패널과, 그것을 이용한 플라즈마 디스플레이 장치는 일본 특허 공개 제2003-131580호 공보(특허 문헌 1) 등에 개시되어 있다.
특허 문헌 1: 일본 특허 공개 제2003-131580호 공보
발명의 개시
본 발명은 고화질이며 저소비 전력의 플라즈마 디스플레이 장치를 제공한다.
본 발명의 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널과 데이터 드라이버를 갖는다. 플라즈마 디스플레이 패널은 사이에 방전 공간을 형성하도록 대향 배치한 전면 기판과 배면 기판을 갖고, 전면 기판은 복수의 표시 전극을 갖고, 배면 기판은 표시 전극과 교차하는 복수개의 데이터 전극을 갖고 있으며, 방전 셀은 표시 전극과 데이터 전극과의 교차부에 형성되고, 데이터 드라이버는 데이터 전극에 접속되어, 데이터 전극에 전압을 공급한다. 또한, 데이터 전극은 표시 전극에 대향하는 부분에 마련된 복수의 메인 전극부와, 복수의 메인 전극부 사이를 접속하고, 메인 전극부보다 폭이 좁은 배선부를 갖고, 또한 상기 메인 전극부의 모서리는 챔퍼(chamfer) 가공이 실시되었다. 이 구성에 의해서, 고화질이고, 저소비 전력의 플라즈마 디스플레이 장치가 제공된다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 장치에 이용되는 플라즈마 디스플레이 패널의 주요부 사시도,
도 2는 도 1에 나타내는 플라즈마 디스플레이 패널의 전극 배열을 나타내는 전극 배열도,
도 3은 본 발명의 실시예에 따른 플라즈마 디스플레이 장치의 회로 블록도,
도 4는 도 1에 나타내는 플라즈마 디스플레이 패널의 각 전극에 인가되는 구동 전압 파형을 나타내는 전압 파형도,
도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 장치에 이용되는 플라 즈마 디스플레이 패널의 방전 셀 구성을 나타내는 단면도,
도 6은 도 5에 나타내는 방전 셀 구조를 나타내는 평면도,
도 7은 도 5에 나타내는 플라즈마 디스플레이 패널의 데이터 전극의 주요부 구조를 나타내는 평면도,
도 8은 본 발명의 실시예에 따른 플라즈마 디스플레이 장치에 이용되는 플라즈마 디스플레이 패널을 나타내는 평면도,
도 9a는 도 8에 나타내는 플라즈마 디스플레이 패널의 데이터 전극 구성을 나타내는 평면도,
도 9b는 도 8에 나타내는 플라즈마 디스플레이 패널의 데이터 전극 구성을 나타내는 평면도,
도 9c는 도 8에 나타내는 플라즈마 디스플레이 패널의 데이터 전극 구성을 나타내는 평면도.
부호의 설명
1: 전면 기판, 2: 배면 기판, 3: 주사 전극, 3a, 4a: 투명 전극, 3b, 4b: 버스 전극, 4: 유지 전극, 5: 유전체층, 6: 보호층, 7: 절연체층 8: 데이터 전극, 8a: 메인 전극부, 8b: 배선부, 9: 격벽, 10: 형광체층, 10B: 청색 형광체층, 10R: 적색 형광체층, 10G: 녹색 형광체층, 11: 플라즈마 디스플레이 패널, 11b: 중앙부, 11c: 주변부, 13: 데이터 전극 구동 회로, 13a: 데이터 드라이버, 20: 단부, 20a: 모서리, 21, 22: 긴 변부, 23: 제 1 패턴, 24: 제 2 패턴, 25: 제 3 패턴, 31: 전 면 패널, 32: 배면 패널, 41: 제 1 영역, 42: 제 2 영역, 43: 제 3 영역, 60: 방전 공간, 61, 61R, 61B, 61G: 방전 셀, 62: 표시 전극, 63: 플라즈마 디스플레이 장치
발명을 실시하기
위한 최선의 형태
이하, 본 발명의 실시예에 따른 플라즈마 디스플레이 장치에 대해서, 도 1~도 9c를 이용하여 설명한다. 또한, 본 발명은 이하의 설명에 한정되지 않는다.
먼저, 플라즈마 디스플레이 장치에 이용되는 플라즈마 디스플레이 패널의 구조에 대해서 도 1을 이용하여 설명한다. 도 1에 도시하는 바와 같이, 플라즈마 디스플레이 패널(11)(이하, 패널(11)이라고 함)은 전면 패널(31)과 배면 패널(32) 사이에 방전 공간(60)을 형성하도록 하여, 전면 패널(31)과 배면 패널(32)을 대향시켜서 배치함으로써 구성되어 있다. 전면 패널(31)과 배면 패널(32)은 그것들의 주변부에 마련된 봉착재(도시하지 않음)를 이용하여 봉지되어 있다. 봉착재는, 예를 들면, 유리 프리트(glass frit) 등이 이용되고 있다. 또한, 방전 공간(60)에는 방전 가스로서, 예를 들면, 네온(Ne)과 크세논(Xe)과의 혼합 가스가 봉입되어 있다.
전면 패널(31)은 이하와 같이 구성되어 있다. 유리제의 전면 기판(1) 상에, 주사 전극(3)과 유지 전극(4)으로 이루어지는 표시 전극(62)이 복수열로 배열되어 마련되어 있다. 표시 전극(62)을 구성하는 주사 전극(3)과 유지 전극(4)은 방전 갭(64)을 사이에 두고 평행하게 배치되어 있다. 또한, 주사 전극(3)과 유지 전극(4)을 덮도록, 유리 재료로 이루어지는 유전체층(5)이 형성되어 있다. 또한, 유전체층(5) 상에 산화 마그네슘(MgO)으로 이루어지는 보호층(6)이 형성되어 있다. 이상과 같이 하여, 전면 패널(31)은 구성되어 있다. 또한, 주사 전극(3)은 투명 전극(3a)과, 투명 전극(3a) 상에 겹쳐서 형성된 버스 전극(3b)을 갖는다. 유지 전극(4)은, 마찬가지로, 투명 전극(4a)과, 투명 전극(4a) 상에 겹쳐서 형성된 버스 전극(4b)을 갖는다. 또한, 투명 전극(3a)과 투명 전극(4a)은 각각 인듐 주석 산화물(ITO) 등에 의해서 형성되어, 광투과성을 갖고 있다. 또한, 버스 전극(3b)과 버스 전극(4b)은 각각 은(Ag) 등의 도전성 재료를 주성분으로 해서 형성되어 있다.
또한, 배면 패널(32)은 이하와 같이 구성되어 있다. 전면 기판(1)에 대향하여 배치된 유리제의 배면 기판(2) 상에, 스트라이프 형상으로 배열된 은(Ag) 등의 도전 재료로 이루어지는 복수의 데이터 전극(8)이 마련되어 있다. 데이터 전극(8)은 유리 재료로 이루어지는 절연체층(7)으로 덮여져 있다. 또한, 절연체층(7) 상에는 우물정(井)자 형상 또는 격자 형상의 형상을 갖고, 유리 재료로 이루어지는 격벽(9)이 마련되어 있다. 격벽(9)은 방전 공간(60)을 구획하고, 방전 셀(61)마다 구획하기 위해서 마련되어 있다. 또한, 격벽(9) 사이의 절연체층(7)의 표면과 격벽(9)의 측면에, 적색(R), 녹색(G), 청색(B)의 각 색의 형광체층(10)이 마련되어 있다. 이상과 같이 해서, 배면 패널(32)은 구성되어 있다. 또한, 데이터 전극(8)이 주사 전극(3)과 유지 전극(4)에 대하여 교차하도록, 전면 기판(1)과 배면 기판(2)이 대향하여 배치되어 있다. 이에 따라, 주사 전극(3) 및 유지 전극(4)과, 데이터 전극(8)과의 교차 부분에, 격벽(9)에 의해서 구획된 방전 셀(61)이 형성된다.
또한, 표시 전극(62)과, 그 옆의 표시 전극(62) 사이에는, 계조를 향상시키 기 위해서, 차광성이 높은 흑색의 차광층(33)이 마련되어 있어도 좋다.
또한, 패널(11)의 구조는 상술한 것에 한정되지 않는다. 예를 들면, 패널(11)은 스트라이프(stripe) 형상의 격벽(9)을 구비한 구조를 갖고 있어도 좋다. 또한, 주사 전극(3)과 유지 전극(4)과의 배열에 대해서, 도 1에서는, 주사 전극(3)-유지 전극(4)-주사 전극(3)-유지 전극(4) …과 같이, 주사 전극(3)과 유지 전극(4)이 교대로 배열된 표시 전극(62)의 구성을 나타내고 있다. 그러나, 주사 전극(3)-유지 전극(4)-유지 전극(4)-주사 전극(3) …과 같은 전극 배열을 갖는 표시 전극(62)의 구성이더라도 좋다.
도 2는 도 1에 나타내는 플라즈마 디스플레이 패널(11)의 개략적인 전극 배열도이다. 행 방향(세로 방향)으로, n개의 주사 전극(3)인 주사 전극 SC1~SCn과 n개의 유지 전극(4)인 유지 전극 SU1~SUn이 배열되어 있다. 또한, 열 방향(가로 방향)으로, m개의 데이터 전극(8)인 데이터 전극 D1~Dm이 배열되어 있다. 그리고, 1쌍의 주사 전극 SCi와 유지 전극 SUi(i=1~n)과, 하나의 데이터 전극 Dj(j=1~m)가 교차한 부분에 방전 셀(61)이 형성되어 있다. 즉, 방전 셀(61)은 방전 공간(60) 내에 m×n개 형성되어 있고, 이 m×n개의 방전 셀(61)에 의해 화상이 표시되는 표시 영역이 구성된다.
도 3은 플라즈마 디스플레이 패널(11)이 이용되는 플라즈마 디스플레이 장치의 회로 블록도를 나타낸다. 플라즈마 디스플레이 장치(63)는 패널(11)과, 패널(11)을 구동하기 위한 각종 전기 회로를 갖는다. 각종 전기 회로는 화상 신호 처리 회로(12), 데이터 전극 구동 회로(13), 주사 전극 구동 회로(14), 유지 전극 구동 회로(15), 타이밍 발생 회로(16), 전원 회로(도시하지 않음) 등이다.
또한, 데이터 전극 구동 회로(13)는, 도 2에 도시하는 바와 같이, 데이터 전극(8)의 한쪽 단에 접속되어 있다. 데이터 전극 구동 회로(13)는 데이터 전극(8)에 전압을 공급하기 위한 반도체 소자로 이루어지는 복수의 데이터 드라이버(13a)를 갖고 있다. 복수의 데이터 전극(8)을 하나의 블록으로 하여, 데이터 전극(8)을 복수의 블록으로 분할하고, 각 블록에 하나의 데이터 드라이버(13a)를 마련하고 있다. 데이터 드라이버(13a)는 데이터 전극(8)을 패널(11)의 하단부(11a)로 인출하여 마련된 전극 인출부에 접속되어 있다.
도 3에서, 타이밍 발생 회로(16)는 수평 동기 신호 H와 수직 동기 신호 V에 근거하여, 각종 타이밍 신호를 생성하고, 각 구동 회로 블록인 화상 신호 처리 회로(12), 데이터 전극 구동 회로(13), 주사 전극 구동 회로(14), 유지 전극 구동 회로(15)에 공급한다. 화상 신호 처리 회로(12)는 화상 신호 Sig를 서브필드마다의 화상 데이터로 변환한다. 데이터 전극 구동 회로(13)는 서브필드마다의 화상 데이터를 각 데이터 전극 D1~Dm에 대응하는 신호로 변환한다. 데이터 전극 구동 회로(13)에 의해서 변환된 신호를 이용하여, 각 데이터 전극 D1~Dm이 구동된다. 주사 전극 구동 회로(14)는 타이밍 발생 회로(16)로부터 보내어진 타이밍 신호에 근거하여, 주사 전극 SC1~SCn에 구동 전압 파형을 공급한다. 유지 전극 구동 회로(15)는, 마찬가지로, 타이밍 발생 회로(16)로부터 보내어진 타이밍 신호에 근거하여, 유지 전극 SU1~SUn에 구동 전압 파형을 공급한다. 또한, 주사 전극 구동 회로(14)와 유지 전극 구동 회로(15)는 유지 펄스 발생부(17)를 각각 갖고 있다.
다음에, 패널(11)을 구동하기 위한 구동 전압 파형과 패널(11)의 동작에 대해서, 도 4를 이용하여 설명한다. 도 4는 패널(11)의 각 전극에 인가되는 구동 전압 파형을 나타내는 파형도이다.
플라즈마 디스플레이 장치(63)의 구동 방법에서는, 1필드 기간이 복수의 서브필드로 분할되고, 각각의 서브필드는 초기화 기간과 기입 기간과 유지 기간을 갖고 있다.
제 1 서브필드의 초기화 기간에서는, 처음에, 데이터 전극 D1~Dm과 유지 전극 SU1~SUn이 0(V)로 유지되어 있다. 동시에, 주사 전극 SC1~SCn에 대해서는, 방전 개시 전압 이하로 되는 전압 Vi1(V)으로부터 방전 개시 전압을 초과하는 전압 Vi2(V)를 향해서 완만하게 상승하는 램프 전압 Vi12이 인가된다. 그렇게 하면, 모든 방전 셀(61)에 있어서, 1회째의 미약한 초기화 방전이 일어나서, 주사 전극 SC1~SCn 상에 부의 벽전압이 축적된다. 이와 함께, 유지 전극 SU1~SUn 상과 데이터 전극 D1~Dm 상에 정의 벽전압이 축적된다. 여기서, 전극 상의 벽전압이란, 전극을 덮는 유전체층(5) 상 또는 형광체층(10) 상 등에 축적한 벽전하에 의해서 발생하는 전압을 가리킨다.
그 후, 유지 전극 SU1~SUn이 정의 전압 Vh(V)으로 유지되고, 주사 전극 SC1~SCn에 대하여, 전압 Vi3(V)으로부터 전압 Vi4(V)를 향해서 완만하게 하강하는 램프 전압 Vi34가 인가된다. 그렇게 하면, 모든 방전 셀(61)에 있어서, 2회째의 미약한 초기화 방전이 일어나서, 주사 전극 SC1~SCn 상과 유지 전극 SU1~SUn 상 사이의 벽전압이 약해진다. 또한, 데이터 전극 D1~Dm 상의 벽전압이 기입 동작에 적 합한 값으로 조정된다.
다음에, 제 1 서브필드의 기입 기간에 있어서, 주사 전극 SC1~SCn이 일단 Vr(V)로 유지된다. 다음에, 1행째의 주사 전극 SC1에 부의 주사 펄스 전압 Va(V)가 인가된다. 이와 함께, 데이터 전극 D1~Dm 중 1행째에 표시해야 할 방전 셀(61)의 데이터 전극 Dk(k=1~m)에, 정의 기입 펄스 전압 Vd(V)이 인가된다. 이때, 데이터 전극 Dk과 주사 전극 SC1과의 교차부의 전압은, 외부 인가 전압(Vd-Va)(V)에 데이터 전극 Dk 상의 벽전압과 주사 전극 SC1 상의 벽전압이 가산된 전압값으로 되어, 방전 개시 전압을 초과한다. 그리고, 데이터 전극 Dk과 주사 전극 SC1 사이와, 유지 전극 SU1과 주사 전극 SC1 사이에 기입 방전이 일어난다. 이에 따라, 기입 방전이 일어난 방전 셀(61)의, 주사 전극 SC1 상에 정의 벽전압이 축적되고, 유지 전극 SU1 상에 부의 벽전압이 축적되며, 데이터 전극 Dk 상에 부의 벽전압이 축적된다.
이상과 같이 하여, 1행째에 표시해야 되는 방전 셀(61)에서 기입 방전이 일어나서, 각 전극 상에 벽전압을 축적하는 기입 동작이 실행된다. 한편, 기입 펄스 전압 Vd(V)이 인가되지 않은 데이터 전극 D1~Dm과 주사 전극 SC1이 교차하는 교차부의 전압은, 방전 개시 전압을 초과하지 않는다. 따라서, 기입 방전이 발생하지않는다. 마찬가지로, 기입 동작이 n행째의 방전 셀(61)에 이를 때까지 순차적으로 실행된다. 이에 따라, 제 1 서브필드의 기입 기간이 종료한다.
다음에, 제 1 서브필드의 유지 기간에 있어서, 주사 전극 SC1~SCn에는 제 1 전압으로서 정의 유지 펄스 전압 Vs(V)이 인가된다. 그리고, 유지 전극 SU1~SUn에 는 제 2 전압으로서 접지 전위, 즉 0(V)가 인가된다. 이때, 기입 기간 동안에 기입 방전을 일으킨 방전 셀(61)에서는, 주사 전극 SCi 상과 유지 전극 SUi 상 사이의 전압이, 유지 펄스 전압 Vs(V)에 주사 전극 SCi 상의 벽전압과 유지 전극 SUi 상의 벽전압이 가산된 전압값으로 되어, 방전 개시 전압을 초과한다. 그리고, 주사 전극 SCi와 유지 전극 SUi 사이에 유지 방전이 일어나서, 유지 방전에 의해서 발생하는 자외선에 의해서 형광체층(10)이 여기되어 발광한다. 그리고, 주사 전극 SCi 상에 부의 벽전압이 축적되고, 유지 전극 SUi 상에 정의 벽전압이 축적된다. 동시에, 데이터 전극 Dk 상에도 정의 벽전압이 축적된다.
기입 기간에 있어서 기입 방전이 일어나지 않은 방전 셀(61)에서는, 유지 방전은 발생하지 않고, 초기화 기간의 종료시에 있어서의 벽전압이 유지된다. 계속해서, 주사 전극 SC1~SCn에는 제 2 전압인 0(V)가 인가된다. 동시에, 유지 전극 SU1~SUn에는 제 1 전압인 유지 펄스 전압 Vs(V)가 인가된다. 이에 따라, 앞서 유지 방전을 일으킨 방전 셀(61)에서는, 유지 전극 SUi 상과 주사 전극 SCi 상 사이의 전압이 방전 개시 전압을 초과한다. 이 때문에, 다시 유지 전극 SUi와 주사 전극 SCi 사이에 유지 방전이 일어나서, 유지 전극 SUi 상에 부의 벽전압이 축적되고, 주사 전극 SCi 상에 정의 벽전압이 축적된다.
이후, 마찬가지로 해서, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn에 교대로 휘도 가중치에 따른 수의 유지 펄스 전압 Vs(V)가 인가된다. 이에 따라, 기입 기간에 있어서, 기입 방전을 일으킨 방전 셀(61)에서는, 유지 방전이 계속해서 행해진다. 이렇게 해서, 유지 기간에 있어서의 유지 동작이 종료한다.
계속되는 제 2 서브필드에 있어서도, 초기화 기간, 기입 기간, 유지 기간의 동작이, 제 1 서브 필드에 있어서의 동작과 거의 마찬가지로 행해진다. 또한, 마찬가지로 해서, 제 3 서브필드 이후의 동작도 행해지기 때문에, 이후의 설명을 생략한다.
다음에, 본 발명의 플라즈마 디스플레이 장치(63)의 패널(11)의 구조에 대해서, 도 5~도 9c를 이용하여 더 상세히 설명한다.
도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 장치(63)에 이용되는 패널(11)의 구조를 나타내는 단면도이다. 도 6은 도 5에 나타내는 패널(11)의 방전 셀(61)의 구조를 나타내는 평면도이다. 또한, 도 7은 패널(11)의 데이터 전극(8)의 주요부 구조를 나타내는 평면도이다.
도 5~도 7에 있어서, 방전 셀(61)을 형성하는 격자 형상 또는 우물정자 형상의 격벽(9)은 세로 격벽(9a)와 가로 격벽(9b)을 갖는다. 세로 격벽(9a)은 데이터 전극(8)에 평행하게 형성되어 있다. 가로 격벽(9b)은 세로 격벽(9a)에 직교하고, 또한 세로 격벽(9a)보다 높이가 낮다. 이에 따라, 가로 격벽(9b)과 보호층(6) 사이에 간극 g가 형성된다. 또한, 격벽(9) 내에 도포되어, 형성되는 형광체층(10)은, 세로 격벽(9a)을 따라, 스트라이프 형상으로 청색 형광체층(10B), 적색 형광체층(10R), 녹색 형광체층(10G)의 순서대로 배열되어 형성되어 있다. 또한, 스트라이프 형상으로 형성된 청색 형광체층(10B)과 적색 형광체층(10R)과 녹색 형광체층(10G)은, 적색 형광체층(10R)의 폭이 청색 형광체층(10B)의 폭 및 녹색 형광체층(10G)의 폭보다 좁게 되도록 격벽(9)이 배열되어 있다. 즉, 적색(R)의 방전 셀(61R)의 발광 면적이 청색(B)의 방전 셀(61B)의 발광 면적과 녹색(G)의 방전 셀(61G)의 발광 면적과 비교해서 작다. 이에 따라, 패널(11)의 발광색이 적절한 색온도로 되도록 조정되어 있다.
또한, 데이터 전극(8)은, 도 6과 도 7에 도시하는 바와 같이, 메인 전극부(8a)와 배선부(8b)를 갖는다. 메인 전극부(8a)는 데이터 전극(8)이 주사 전극(3)과 유지 전극(4)에 대향하는 부분에 형성되어 있다. 또한, 배선부(8b)는 복수의 메인 전극부(8a)를 접속하고 있다. 즉, 메인 전극부(8a)는 방전 셀(61) 내에 형성되어 있다. 또한, 배선부(8b)는 메인 전극부(8a) 이외의 부분의 데이터 전극(8)에 형성되어 있다. 또한, 메인 전극부(8a)는 배선부(8b)에 비해서 폭이 넓게 구성되어 있다. 환언하면, 배선부(8b)의 폭은 메인 전극부(8a)의 폭보다 좁다.
또한, 메인 전극부(8a)는 데이터 전극(8)의 길이 방향에서의 단부(20)를 갖는다. 단부(20)는 주사 전극(3)의 긴 변부(21)와 유지 전극(4)의 긴 변부(22)에, 실질적으로 일치하도록 배치되어 있다. 또한, 긴 변부(21)와 긴 변부(22)는, 각각, 방전 셀(61) 내의 1쌍의 주사 전극(3)과 유지 전극(4)의 각 긴 변이고, 방전 셀(61) 내에서 가장 사이가 떨어진 쪽의 주사 전극(3)의 긴 변과 유지 전극(4)의 긴 변인 것이다.
메인 전극부(8a)의 길이(데이터 전극(8)의 길이 방향에 따른 길이)가 길어지면 데이터 전류가 증가한다. 또한, 메인 전극부(8a)의 길이가 줄어들면 기입 방전에 필요한 기입 펄스 전압이 높아져, 기입 동작이 불안정해진다. 이 때문에, 메인 전극부(8a)의 단부(20)가 주사 전극(3)의 긴 변부(21)와 유지 전극(4)의 긴 변 부(22)에 실질적으로 일치하도록 구성함으로써, 오동작이 적은 기입 동작을 실행할 수 있다. 이와 함께, 기입 동작을 할 때에 데이터 전극에 흐르는 데이터 전류를 줄일 수 있고, 이에 따라 고화질이고 저소비 전력의 플라즈마 디스플레이 장치를 제공할 수 있다.
또한, 이러한 효과를 얻기 위해서는, 메인 전극부(8a)의 단부(20)와 주사 전극(3)의 긴 변부(21)와의 위치 편차 L1이 50㎛ 이하이고, 단부(20)와 유지 전극(4)의 긴 변부(22)와의 위치 편차 L2가 50㎛ 이하인 것이 바람직하다. 도 6에서는, 방전 셀(61) 내에서 메인 전극부(8a)의 단부(20)가 긴 변부(21, 22)의 외측에 위치하는 경우를 나타내고 있지만, 메인 전극부(8a)의 단부(20)가 긴 변부(21, 22)의 내측에 위치하는 경우도 위치 편차가 50㎛ 이하인 것이 바람직하다. 즉, 메인 전극부(8a)의 단부(20)와 주사 전극(3)의 긴 변부(21)와의 위치 편차(데이터 전극(8)의 길이 방향에 따른 편차량)가 50㎛ 이하이면, 단부(20)가 긴 변부(21)에 실질적으로 일치한다고 할 수 있다. 또한, 메인 전극부(8a)의 단부(20)와 유지 전극(4)의 긴 변부(22)와의 위치 편차(데이터 전극(8)의 길이 방향에 따른 편차량)가 50㎛ 이하이면, 단부(20)가 긴 변부(22)에 실질적으로 일치한다고 할 수 있다.
또한, 대화면의 패널(11)의 모든 방전 셀(61)에 있어서, 메인 전극부(8a)의 단부(20)가 주사 전극(3)의 긴 변부(21)와 유지 전극(4)의 긴 변부(22)에 실질적으로 일치할 필요는 없고, 패널(11)의 방전 셀(61) 사이에 있어서는 격차가 있어도 좋다. 요컨대, 메인 전극부(8a)의 단부(20)를 주사 전극(3)의 긴 변부(21) 및 유지 전극(4)의 긴 변부(22)의 각각에 실질적으로 일치시킨다고 하는 설계 사상으로 패널을 구성하고 있으면 본 발명의 구성을 만족하는 것이다.
또한, 메인 전극부(8a)의 모서리(20a)는, 도 6과 도 7에 도시하는 바와 같이, 곡률을 갖는 R형상을 갖도록 챔퍼 가공이 실시된 형상이더라도 좋다. 예를 들면, 메인 전극부(8a)의 모서리(20a)를 직각 형상으로 한 경우, 데이터 전극(8)을 형성할 때에 모서리(20a)에서 벗겨짐이 발생하는 일이 있다. 이 때문에, 방전 셀간에서 메인 전극부(8a)의 형상이 변하고, 이에 따라 기입 펄스 전압이 변하기 때문에 기입 동작을 할 때의 구동 마진이 작아진다. 또한, 패널의 제조 공정인 에이징 공정에 있어서, 인가 전압 등의 에이징 조건에도 의하지만, 모서리(20a)로의 전계 집중에 의해 주사 전극(3) 또는 유지 전극(4)과 데이터 전극(8) 사이에서 스파크가 발생하여 절연체층(7)이 파손되는 일이 있다.
그러나, 모서리(20a)가 챔퍼 가공이 실시된 형상이면, 데이터 전극(8)을 형성할 때에 모서리(20a)의 벗겨짐의 발생을 억제할 수 있어, 기입 동작을 할 때의 구동 마진을 확보할 수 있다. 또한, 에이징 공정에 있어서의 절연체층(7)의 파손을 억제할 수 있다.
또한, 플라즈마 디스플레이 장치(63)는, 도 2에 도시하는 바와 같이, 데이터 전극(8)에 전압을 공급하는 데이터 드라이버(13a)가 데이터 전극(8)의 한쪽 단에만 접속되어 있다. 즉, 싱글 스캔 방식이 채용되고 있다. 이에 따라, 플라즈마 디스플레이 장치(63)의 구동 회로를 구성하는 부품수가 삭감되어, 구동 회로의 저가격화가 도모된다. 이 결과, 플라즈마 디스플레이 장치(63)의 저가격화가 실현되고 있다.
또한, 본 발명에 있어서, 데이터 전극(8)은 주사 전극(3)과 유지 전극(4)에 대향하는 부분에, 배선부(8b)보다 넓은 폭을 갖는 메인 전극부(8a)를 갖고 있다. 또한, 메인 전극부(8a)의 단부(20)는 주사 전극(3)의 긴 변부(21)와 유지 전극(4)의 긴 변부(22)와 실질적으로 일치하는 위치에 배치되어 있다. 즉, 패널(11)의 방전에 이용되는 메인 전극부(8a)의 폭에 비해서 배선부(8b)의 폭이 가는 것에 의해서, 데이터 전류가 저감된다. 실험에 의하면, 데이터 전극(8)의 폭이 약 140㎛로 일정한 경우, 약 230mA의 데이터 전류가 흐른다. 이에 대해, 메인 전극부(8a)의 폭이 약 140㎛이고, 배선부(8b)의 폭이 약 80㎛인 경우, 데이터 전류가 약 200mA로 되어, 데이터 전류를 저감시킬 수 있다. 이에 따라, 싱글 스캔 방식을 채용하는 경우이더라도 데이터 드라이버(13a)에 대한 회로 부하가 적은, 플라즈마 디스플레이 장치(63)가 실현된다.
이상과 같이, 본 발명의 플라즈마 디스플레이 장치(63)는 기입 동작을 실행할 때에 데이터 전극(8)에 흐르는 데이터 전류가 삭감된다. 이에 따라, 고화질이고, 또한, 저소비 전력의 플라즈마 디스플레이 장치(63)가 제공된다.
또한, 패널(11)의 데이터 전극(8)에 전압을 공급하기 위한 데이터 드라이버(13a)가 데이터 전극(8)의 한쪽 단에만 접속한 구성이므로, 패널(11)의 고선명화에 대하여, 데이터 드라이버(13a) 수의 삭감이 가능하다. 이 때문에, 저가격의 플라즈마 디스플레이 장치(63)가 실현된다.
또한, 패널(11)의 중앙부(11b)의 데이터 전극(8)의 폭과 패널(11)의 주변부(11c)의 데이터 전극(8)의 폭이 상이한 폭을 갖고 있어도 좋다. 또한, 도 8과 도 9a와 도 9b와 도 9c를 이용하여, 이하에 설명한다.
도 8에서, 패널(11)은 제 1 영역(41)과 제 2 영역(42)과 제 3 영역(43)을 갖는다. 제 1 영역(41)은 패널(11)의 중앙부(11b)에 위치하고, 제 2 영역(42)은 패널(11)의 주변부(11c)에 위치한다. 천이 영역인 제 3 영역(43)은 제 1 영역(41)과 제 2 영역(42) 사이에 형성되어 있다. 또한, 제 1 영역(41)에는, 도 9a에 나타내는 바와 같은, 제 1 패턴(23)을 갖는 데이터 전극(8)이 형성되어 있다. 또한, 제 2 영역(42)에는, 도 9b에 나타내는 바와 같은, 제 2 패턴(24)을 갖는 데이터 전극(8)이 형성되어 있다. 또한, 제 3 영역(43)에는, 도 9c에 나타내는 바와 같은, 제 3 패턴(25)을 갖는 데이터 전극(8)이 형성되어 있다.
제 1 패턴(23)을 갖는 데이터 전극(8)은, 도 9a에 도시하는 바와 같이, 적색(R), 녹색(G), 청색(B)의 각각의 색에 대응하는 메인 전극부(8a)의 폭이 각각 Wr1, Wg1, Wb1이며, 동일한 폭을 갖고 있다. 즉, Wr1=Wg1=Wb1의 조건을 만족하고 있다.
또한, 도 9b에 도시하는 바와 같이, 제 2 패턴(24)을 갖는 적색(R)에 대응하는 메인 전극부(8a)의 폭 Wr2은, 제 1 패턴(23)의 적색(R)에 대응하는 메인 전극부(8a)의 폭 Wr1과 동등하게, Wr1=Wr2의 관계를 만족한다. 또한, 제 2 패턴(24)의 녹색(G)에 대응하는 메인 전극부(8a)의 폭 Wg2는, 제 1 패턴(23)의 녹색(G)에 대응하는 메인 전극부(8a)의 폭 Wg1보다 폭이 넓다. 즉, Wg1<Wg2의 관계를 만족한다. 마찬가지로, 제 2 패턴(24)의 청색(B)에 대응하는 메인 전극부(8a)의 폭 Wb2는, 제1 패턴(23)의 청색(B)에 대응하는 메인 전극부(8a)의 폭 Wb1보다 폭이 넓다. 즉, Wb1<Wb2의 관계를 만족한다.
또한, 도 9c에 도시하는 바와 같이, 제 3 패턴(25)을 갖는 적색(R)에 대응하는 메인 전극부(8a)의 폭 Wr3은, 제 1 패턴(23)의 적색(R)에 대응하는 메인 전극부(8a)의 폭 Wr1과 동등하고, 또한, 제 2 패턴(24)의 적색(R)에 대응하는 메인 전극부(8a)의 폭 Wr2와도 동등하다. 즉 Wr1=Wr2=Wr3의 관계를 만족한다. 또한, 제 3 패턴(25)의 녹색(G)에 대응하는 메인 전극부(8a)의 폭 Wg3은, 제 1 패턴(23)의 녹색(G)에 대응하는 메인 전극부(8a)의 폭 Wg1보다 폭이 넓다. 이와 동시에, 폭 Wg3은 제 2 패턴(24)의 녹색(G)에 대응하는 메인 전극부(8a)의 폭 Wg2보다 폭이 좁다. 즉, Wg1<Wg3<Wg2의 관계를 만족한다. 마찬가지로, 제 3 패턴(25)의 청색(B)에 대응하는 메인 전극부(8a)의 폭 Wb3은, 제 1 패턴(23)의 청색(B)에 대응하는 메인 전극부(8a)의 폭 Wb1보다 폭이 넓다. 이와 동시에, 폭 Wb3은 제 2 패턴(24)의 청색(B)에 대응하는 메인 전극부(8a)의 폭 Wb2보다 폭이 좁다. 즉, Wb1<Wb3<Wb2의 관계를 만족한다.
이상과 같이, 패널(11)의 주변부(11c)에 있어서, 청색(B)과 녹색(G)에 대응하는 메인 전극부(8a)의 폭 Wb2, Wg2이, 패널(11)의 중앙부(11b)의 메인 전극부(8a)의 폭 Wb1, Wg1보다 넓게 설정되어 있다(Wg1<Wg2, Wb1<Wb2). 이에 따라, 기입 동작시의 전하 감소에 의한 기입 불량이 저감된다. 즉, 점등시킬 방전 셀(61)이 선택되는 기입 단계에 있어서, 오동작이 적은 기입 동작이 행해진다. 이 결과, 고화질의 플라즈마 디스플레이 장치(63)가 제공된다.
또한, 패널(11)의 주변부(11c)는, 기입 동작시의 전하 감소에 의한 기입 불 량이 발생하기 쉬운 영역에 대응하여 마련되면 좋다. 예를 들면, 패널(11)의 주변부(11c)는, 패널(11)의 표시 영역의 길이(수직 방향의 길이)에 대하여, 표시 영역의 상단부 및 하단부로부터 각각 5% 이내의 영역으로 하면 된다.
또한, 제 3 영역(43)이 제 1 영역(41)과 제 2 영역(42) 사이에 형성된 패널(11)의 구성에 대해서 설명하였다. 그러나, 제 1 영역(41)에서의 메인 전극부(8a)의 폭과 제 2 영역(42)에서의 메인 전극부(8a)의 폭과의 차가 작은(예를 들면, 10㎛ 이하) 경우에는, 제 3 영역(43)은 없더라도 좋다.
이상과 같이, 본 발명에 의하면, 고화질이고, 저소비 전력, 저가격의 플라즈마 디스플레이 장치(63)가 제공된다.
이상과 같이, 본 발명은 고화질이고 저소비 전력을 실현하는 플라즈마 디스플레이 장치가 제공되고, 각종 표시 디바이스에 유용하다.
Claims (2)
- 주사 전극 및 유지 전극으로 이루어지는 표시 전극을 복수 형성한 전면(前面) 기판과, 상기 표시 전극에 교차하도록 복수의 데이터 전극을 형성한 배면 기판을, 사이에 방전 공간이 형성되도록 대향 배치하고, 또한, 상기 표시 전극과 상기 데이터 전극과의 교차부에 방전 셀을 형성한 플라즈마 디스플레이 패널과,상기 데이터 전극에 접속되고 또한 상기 데이터 전극에 전압을 공급하기 위한 데이터 드라이버를 구비하되,상기 데이터 전극은, 상기 표시 전극에 대향하는 위치에 마련된 메인 전극부와, 상기 메인 전극부간을 접속하고 또한 상기 메인 전극부보다 폭이 좁은 배선부를 갖고,상기 메인 전극부의 모서리는 챔퍼(chamfer) 가공이 실시된 것을 특징으로 하는 플라즈마 디스플레이 장치.
- 제 1 항에 있어서,상기 모서리는 곡률을 갖는 R형상인 플라즈마 디스플레이 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP-P-2006-00051743 | 2006-02-28 | ||
JP2006051743 | 2006-02-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080043862A true KR20080043862A (ko) | 2008-05-19 |
KR100962809B1 KR100962809B1 (ko) | 2010-06-10 |
Family
ID=38474767
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020087007761A KR100962809B1 (ko) | 2006-02-28 | 2007-02-27 | 플라즈마 디스플레이 장치 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8154476B2 (ko) |
EP (1) | EP1990824A4 (ko) |
JP (1) | JP4900383B2 (ko) |
KR (1) | KR100962809B1 (ko) |
CN (1) | CN101351864B (ko) |
WO (1) | WO2007102329A1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5272450B2 (ja) * | 2008-03-06 | 2013-08-28 | パナソニック株式会社 | プラズマディスプレイ装置 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3881131A (en) * | 1970-05-21 | 1975-04-29 | Beckman Instruments Inc | Gas discharge display panel system with probe for igniting and extinguishing cells |
US6479932B1 (en) * | 1998-09-22 | 2002-11-12 | Nec Corporation | AC plasma display panel |
JP3560481B2 (ja) | 1998-09-22 | 2004-09-02 | 日本電気株式会社 | Ac型プラズマディスプレイパネル |
US6424095B1 (en) * | 1998-12-11 | 2002-07-23 | Matsushita Electric Industrial Co., Ltd. | AC plasma display panel |
JP3898866B2 (ja) * | 2000-02-09 | 2007-03-28 | パイオニア株式会社 | プラズマディスプレイパネル |
US6853136B2 (en) * | 2001-08-20 | 2005-02-08 | Samsung Sdi Co., Ltd. | Plasma display panel having delta discharge cell arrangement |
JP2003131580A (ja) | 2001-10-23 | 2003-05-09 | Matsushita Electric Ind Co Ltd | プラズマディスプレイ装置 |
CN1316536C (zh) * | 2001-11-15 | 2007-05-16 | Lg电子株式会社 | 等离子显示板 |
JP2003331731A (ja) * | 2002-05-08 | 2003-11-21 | Matsushita Electric Ind Co Ltd | プラズマディスプレイ装置 |
KR100496289B1 (ko) | 2002-12-04 | 2005-06-17 | 삼성에스디아이 주식회사 | 어드레스 전극 및 이를 구비하는 플라즈마 디스플레이 패널 |
JP4225800B2 (ja) * | 2003-02-21 | 2009-02-18 | 日立プラズマディスプレイ株式会社 | プラズマディスプレイパネルの電極形成方法 |
KR100477994B1 (ko) * | 2003-03-18 | 2005-03-23 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 및 그 구동 방법 |
KR100744325B1 (ko) * | 2003-06-05 | 2007-07-30 | 마쯔시다덴기산교 가부시키가이샤 | 플라즈마 디스플레이 패널 |
US7327083B2 (en) * | 2003-06-25 | 2008-02-05 | Samsung Sdi Co., Ltd. | Plasma display panel |
KR100542189B1 (ko) * | 2003-09-04 | 2006-01-10 | 삼성에스디아이 주식회사 | 개선된 어드레스전극구조를 갖는 플라즈마 디스플레이 패널 |
KR100589338B1 (ko) * | 2004-04-07 | 2006-06-14 | 삼성에스디아이 주식회사 | 어드레스 전극간 캐패시턴스를 낮춘 플라즈마 디스플레이패널 |
KR100599627B1 (ko) * | 2005-01-20 | 2006-07-12 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100615317B1 (ko) * | 2005-02-23 | 2006-08-25 | 삼성에스디아이 주식회사 | 전극 단자부 연결 구조 및 이를 구비한 플라즈마 디스플레이 패널 |
KR100658719B1 (ko) * | 2005-04-29 | 2006-12-15 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR20070041269A (ko) | 2005-10-14 | 2007-04-18 | 엘지전자 주식회사 | 플라즈마 디스플레이 장치 |
KR100762252B1 (ko) * | 2006-05-30 | 2007-10-01 | 엘지전자 주식회사 | 플라즈마 디스플레이 장치 |
-
2007
- 2007-02-27 US US12/088,760 patent/US8154476B2/en not_active Expired - Fee Related
- 2007-02-27 KR KR1020087007761A patent/KR100962809B1/ko not_active IP Right Cessation
- 2007-02-27 JP JP2008503782A patent/JP4900383B2/ja not_active Expired - Fee Related
- 2007-02-27 CN CN2007800010853A patent/CN101351864B/zh not_active Expired - Fee Related
- 2007-02-27 EP EP07714958A patent/EP1990824A4/en not_active Withdrawn
- 2007-02-27 WO PCT/JP2007/053565 patent/WO2007102329A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
US8154476B2 (en) | 2012-04-10 |
JP4900383B2 (ja) | 2012-03-21 |
US20090153440A1 (en) | 2009-06-18 |
KR100962809B1 (ko) | 2010-06-10 |
EP1990824A4 (en) | 2011-02-16 |
JPWO2007102329A1 (ja) | 2009-07-23 |
WO2007102329A1 (ja) | 2007-09-13 |
CN101351864A (zh) | 2009-01-21 |
CN101351864B (zh) | 2011-11-23 |
EP1990824A1 (en) | 2008-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100962810B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100962809B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100976668B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100700516B1 (ko) | 플라즈마 디스플레이 패널 | |
JP2010170758A (ja) | プラズマディスプレイパネル | |
KR20100018190A (ko) | 플라즈마 디스플레이 패널 | |
KR100768197B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20100019756A (ko) | 플라즈마 디스플레이 패널 | |
JP2011181496A (ja) | プラズマディスプレイ装置 | |
JP2012156086A (ja) | プラズマディスプレイパネル | |
JP2013152836A (ja) | プラズマディスプレイパネルの製造方法 | |
JP2011159522A (ja) | プラズマディスプレイ装置 | |
JP2010170762A (ja) | プラズマディスプレイパネル | |
JP2010170763A (ja) | プラズマディスプレイパネル | |
JP2010170761A (ja) | プラズマディスプレイパネル | |
JP2010170764A (ja) | プラズマディスプレイパネル | |
JP2010170759A (ja) | プラズマディスプレイパネル | |
JP2010170760A (ja) | プラズマディスプレイパネル | |
JP2010170756A (ja) | プラズマディスプレイパネル | |
JP2010170757A (ja) | プラズマディスプレイパネル | |
JP2011159613A (ja) | プラズマディスプレイパネル | |
JP2011253743A (ja) | プラズマディスプレイパネル | |
JP2013089292A (ja) | プラズマディスプレイパネル | |
JP2013037979A (ja) | プラズマディスプレイパネル | |
JP2012169267A (ja) | プラズマディスプレイパネル |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |