KR20080016521A - 비디오 신호 처리 회로 및 그것을 탑재한 전자기기 - Google Patents
비디오 신호 처리 회로 및 그것을 탑재한 전자기기 Download PDFInfo
- Publication number
- KR20080016521A KR20080016521A KR1020077007533A KR20077007533A KR20080016521A KR 20080016521 A KR20080016521 A KR 20080016521A KR 1020077007533 A KR1020077007533 A KR 1020077007533A KR 20077007533 A KR20077007533 A KR 20077007533A KR 20080016521 A KR20080016521 A KR 20080016521A
- Authority
- KR
- South Korea
- Prior art keywords
- video signal
- voltage
- circuit
- frequency
- clock
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/148—Video amplifiers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/63—Generation or supply of power specially adapted for television receivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
- H04N5/213—Circuitry for suppressing or minimising impulsive noise
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Dc-Dc Converters (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Picture Signal Circuits (AREA)
- Television Receiver Circuits (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
비디오 증폭 회로(10)는 비디오 신호에 소정의 이득으로 증폭한다. 차지 펌프 회로(30)는 비디오 증폭 회로(10)에 각각 상이한 복수의 전원 전압을 공급하기 위해서 소정의 고정 전압으로부터 별도의 전압을 생성한다. 발진 회로(20)는 차지 펌프 회로(30)에 동작 클록을 공급한다. 비디오 증폭 회로(10)에는 차지 펌프 회로(30)의 동작 클록에 기인하는 노이즈가 혼입된다. 발진 회로(20)는 비디오 증폭 회로(10)에 의해 처리된 비디오 신호로부터 생성되는 화상 중에 발생하는 화상 노이즈에 의한 품질 저하를 시각적으로 경감시키도록 동작 클록의 주파수를 설정한다.
Description
본 발명은 DC-DC 컨버터 등으로부터 공급되는 전압을 이용한 비디오 신호 처리 회로 및 그것을 탑재한 전자기기에 관한 것이다.
영상 신호를 취급하는 전자 회로(이하, 비디오 신호 처리 회로라고 함)로써, 그 비디오 신호 처리 회로에서 사용하는 전원 전압이 한 종류가 아니라, 상이한 복수의 전압이 필요해지는 일이 있다. 이러한 때, 외부의 전원 회로로부터 복수의 전원 전압을 공급하는 수법이 생각된다. 또한, 외부로부터 복수의 전원 전압을 공급하는 대신에, 공급하는 전원 전압을 한 종류로 하여, 그 전원 전압을 상이한 전압으로 변환하기 위한 차지 펌프 회로를 사용하여 복수의 전압을 얻는 수법도 있다.
차지 펌프 회로는 그 회로의 동작 원리 상, 동작 클록의 상승 및 하강으로 발생하는 노이즈나, 출력 전압에 잔류하는 동작 클록 주파수의 리플 성분 등에 의해 출력 전압이 이상적이지 않게 되는 것이 일반적이다. 예컨대, 특허문헌 1은 구동 전압에 생기는 리플에 기인한 표시 불균일에 관해서 개시한다.
[특허문헌 1] 일본 공개특허공보 2001-92402호
이러한 차지 펌프 회로에서 생성한 전압을 비디오 신호 처리 회로에 사용하면, 노이즈가 중첩된 전압의 공급을 받아 비디오 신호 처리 회로가 동작함으로써, 비디오 신호 처리 회로 내의 회로 소자가 그 영향을 받을 가능성이 있다. 특히, 반도체 집적 회로 등에서 동일한 IC 칩 내에 비디오 신호 처리 회로 및 차지 펌프 회로를 혼재한 경우, IC 칩 내에서 직접, 차지 펌프 회로의 동작 클록이 비디오 신호 처리 회로에 간섭하기 때문에, 보다 큰 문제가 된다. 이러한 비디오 신호 처리 회로에서 재생되는 영상에는 차지 펌프 회로로부터의 노이즈 성분에 의해, 화면 상에 줄무늬선 등의 화상 노이즈가 발생하여 화질을 저하시키는 원인이 된다.
본 발명은 이러한 상황을 감안하여 이루어진 것으로, 그 목적은 DC-DC 컨버터 등으로부터 전압이 공급되는 회로 구성으로써, 화질 저하의 영향을 경감시킬 수 있는 비디오 신호 처리 회로 및 그것을 탑재한 전자기기를 제공하는 것에 있다.
상기 과제를 해결하기 위해서, 본 발명의 어느 양태의 비디오 신호 처리 회로는, 비디오 신호에 소정의 처리를 실시하는 비디오 신호 처리부와, 비디오 신호 처리부에 각각 상이한 복수의 전원 전압을 공급하기 위해서 소정의 고정 전압으로부터 별도의 전압을 생성하는 회로와, 별도의 전압을 생성하는 회로에 동작 클록을 공급하는 클록 생성 회로를 구비하고, 클록 생성 회로는 상기 별도의 전압을 생성하는 회로의 동작 클록에 기인하는 노이즈가 혼입되는 상기 비디오 신호 처리부에 의해서 처리된 비디오 신호로부터 생성되는 화상 중에 발생하는 화상 노이즈에 의한 품질 저하를 시각적으로 경감시키도록, 상기 동작 클록의 주파수가 선택되고 있다. 「소정의 고정 전압」은 전원 전압이어도 좋다. 「클록 생성 회로」는 발진 회로라도 좋고, 또한 소여의 클록을 변환하여 새로운 클록을 생성하는 회로라도 좋다.
이 양태에 의하면 DC-DC 컨버터 등의 동작 클록의 주파수를 조정함으로써, DC-DC 컨버터 등의 스위칭 동작에 의한 노이즈에 기인하는 화상 노이즈의 화질에 부여하는 영향을 시각적으로 조정할 수 있다.
클록 생성 회로는 화상 중에 발생하는 화상 노이즈의 집합에 의한 선이 경사 방향으로 흐르도록, 동작 클록의 주파수를 설정해도 좋다. 또한, 클록 생성 회로는 선이 소정의 속도 이상으로 이동하도록 동작 클록의 주파수를 설정해도 좋다. 또한, 클록 생성 회로는 선이 복수개 생기도록 동작 클록의 주파수를 설정해도 좋다. 동작 클록의 주파수를 90kHz∼230kHz의 범위에서 설정해도 좋다. 이 양태에 의하면 사람의 눈에 두드러지기 어려운 화상 노이즈로 조정할 수 있다.
클록 생성 회로는 동작 클록의 주파수와 비디오 신호의 수평 동기 신호의 주파수가 소정의 관계를 만족하도록 동작 클록의 주파수를 설정해도 좋다. 동작 클록의 주파수가 비디오 신호의 수평 동기 신호의 주파수의 정수배 또는 대략 정수배가 되지 않도록 동작 클록의 주파수를 설정해도 좋다. 동작 클록의 주파수가 비디오 신호의 수평 동기 신호의 주파수의 정수배에 근접함에 따라, 생기는 화상 노이즈가 정지된 세로선 형상이 되어 간다. 이 양태에 의하면 이러한 화상 노이즈의 발생을 억제할 수 있다.
비디오 신호 처리부는 입력 비디오 신호를 소정의 이득으로 증폭하기 위한 연산 증폭기를 포함해도 좋다. 연산 증폭기는 복수의 전원 전압으로 동작하고, 적어도 한 쪽의 전원 전압의 공급을 별도의 전압을 생성하는 회로로부터 받아도 좋다. 별도의 전압을 생성하는 회로는 DC-DC 컨버터라도 좋고, DC-DC 컨버터는 소정의 고정 전압을 강압하여 부(-)전압을 생성하고, 연산 증폭기는 정(+)전원 단자로부터 소정의 고정 전압의 공급을 받고 부(-)전원 단자로부터 부전압의 공급을 받아 동작해도 좋다. 정부전원의 연산 증폭기를 이용함으로써, 연산 증폭기의 출력 전압 레벨을 조정할 수 있고, 그 후단의 회로 소자를 간소화할 수 있다.
적어도 비디오 신호 처리부 및 별도의 전압을 생성하는 회로를 동일 반도체 기판 상에 집적화해도 좋다. 클록 생성 회로도 동일 기판 상에 집적화해도 좋다.
본 발명의 별도의 양태는 전자기기이다. 이 전자기기는 비디오 신호 처리 회로와, 비디오 신호 처리 회로에 소정의 고정 전압을 공급하는 전지를 구비한다. 이 양태에 의하면 소규모인 회로에서 복수 전원의 비디오 신호 처리 회로를 구성할 수 있고, DC-DC 컨버터를 사용함에 따른 화질 저하의 영향도 경감시킬 수 있다.
한편, 이상의 구성 요소의 임의의 조합, 본 발명의 표현을 장치, 방법, 시스템 등의 사이에서 변환한 것도 또한 본 발명의 양태로서 유효하다.
본 발명에 의하면, DC-DC 컨버터 등으로부터 전압이 공급되는 회로 구성으로써 화질 저하의 영향을 경감시킬 수 있다.
도 1은 수평 동기 신호에 따라 디스플레이 상에 표시된 화상의 일례를 나타 내는 도면이다.
도 2는 본 발명의 실시형태 1에서의 비디오 신호 처리 회로 및 표시부의 구성을 나타내는 도면이다.
도 3은 발진 주파수와 리플 제거율 사이의 특성을 나타내는 도면이다.
도 4는 발진 회로의 구성예를 나타내는 도면이다.
도 5는 차지 펌프 회로에서 발생하는 노이즈가 전단의 회로에 유입하는 경로를 나타내는 도면이다.
도 6은 비디오 신호 처리 회로를 탑재한 휴대 기기 및 표시 장치를 나타내는 도면이다.
<도면의 주요부분에 대한 부호의 설명>
10 : 비디오 증폭 회로,
20 : 발진 회로,
30 : 차지 펌프 회로,
100 : 비디오 신호 처리 회로,
110 : 전지,
200 : 표시부,
210 : 표시 장치,
310 : 디지털-아날로그 변환기,
400 : 전자기기,
410 : 케이블
이하, 본 발명을 바람직한 실시의 형태를 근거로 도면을 참조하면서 설명한다. 각 도면에 나타나는 동일하거나 또는 동등한 구성 요소, 부재, 처리에는 동일한 부호를 붙이는 것으로 하고, 적절하게 중복된 설명은 생략한다. 또한, 실시의 형태는 발명을 한정하는 것이 아니고 예시로서, 실시의 형태에 기술되는 모든 특징이나 그 조합은 반드시 발명의 본질적인 것이라고는 한정하지 않는다.
우선 전제로서, 본 발명의 실시형태에서의 비디오 신호 처리 회로에 입력되는 비디오 신호에 관해서 설명한다. 비디오 신호에는 화상 정보의 외에 수평 동기 신호가 포함되어 있고, 이 수평 동기 신호에 의거하여 텔레비전 화면 등의 디스플레이 상에 화상이 재생된다. 수평 동기 신호는 NTSC 방식의 경우, 약 15.734kHz의 주파수가 채용되고, PAL 방식의 경우 약 15.625kHz의 주파수가 채용되고 있다.
도 1은 수평 동기 신호에 따라서 디스플레이 상에 표시된 화상의 일례를 나타낸다. 수평 동기 신호에 따라서, 전자빔이 화면 내의 왼쪽 위로부터 오른쪽 아래로 주사해 감으로써 화상이 형성되어 간다. 도 1의 주사선(h)에 나타내는 바와 같이, 화면 내의 좌단으로부터 우단까지의 주사를 복수회 되풀이함으로써 1장의 화상을 형성해간다. 수평 동기 신호는 화면 내의 좌단으로부터 우단까지의 1회의 주사의 주파수를 규정한다.
여기서, 후술하는 차지 펌프 회로로부터 혼입되는 노이즈의 주파수와, 이 수평 동기 신호와의 주파수가 일치한 경우, 화면 상에 세로선(n)의 노이즈가 발생한다. 이것은 양 주파수가 일치하고 있으면, 각 주사선(h)에 관해서 동일한 위치에 노이즈(n)가 발생하게 되고, 그것이 화면 상에 세로 일렬로 나란하게 되기 때문이다. 더구나, 동일한 위치에 노이즈가 발생하기 때문에 정지되어 보인다. 상기 차지 펌프 회로로부터 혼입되는 노이즈의 주파수가 수평 동기 신호의 주파수의 2배가 되면, 동일한 원리로 2개의 정지된 세로선(n)이 발생한다. 또한, 해당 노이즈의 주파수가 높아지더라도 동일한 현상이 계속되고, 해당 노이즈의 주파수와 수평 동기 신호의 주파수가 정수비가 된 바, 그 비의 수의 세로선(n)이 발생한다.
이것에 대하여, 차지 펌프 회로로부터 혼입되는 노이즈의 주파수가 수평 동기 신호의 주파수에 대하여 높아져 가면, 세로선이 기울어지면서 가로 방향으로 흐르게 되고, 화면 상의 노이즈가 사람의 눈에 보이기 어려워진다. 전술한 바와 같이, 세로선(n)은 화면 상에 정지하고 있기 때문에 매우 두드러진다. 반대로 말하면, 세로선(n)이 발생하지 않도록 양 주파수의 관계를 설정하면, 차지 펌프 회로로부터 혼입되는 노이즈에 의한 화질 저하의 영향을 경감시킬 수 있다. 이하, 이 지견을 이용하여 차지 펌프 회로의 동작 클록을 수평 동기 신호의 주파수의 정수배가 되지 않도록, 해당 동작 클록의 주파수로 설정하는 비디오 신호 처리 회로에 관해서 설명한다.
도 2는 본 발명의 실시형태 1에서의 비디오 신호 처리 회로(100) 및 표시부(200)의 구성을 나타낸다. 본 실시형태에서의 비디오 신호 처리 회로(100)는 입력되는 비디오 신호를 증폭하고, 75Ω 드라이버를 통해 표시부(200)에 공급한다. 비디오 신호 처리 회로(100)는 비디오 증폭 회로(10), 발진 회로(20) 및 차지 펌프 회로(30)를 포함한다. 또한, 비디오 증폭 회로(10)의 출력 단자는 제1 저항(R10) 을 통해 표시부(200)의 입력 단자에 접속된다. 제1 저항(R10)과 표시부(200)의 입력 단자와의 접속점과 그라운드의 사이에 제2 저항(R12)이 접속된다. 이 제1 저항(R10) 및 제2 저항(R12)은 75Ω 드라이버로서 기능한다.
비디오 증폭 회로(10), 발진 회로(20) 및 차지 펌프 회로(30)에는 전원 전압(Vcc)이 공급된다. 비디오 증폭 회로(10)는 부전원이 공급되기 때문에 제1 용량(C10)에 접속한다. 제1 용량(C10)은 차지 펌프 회로(30)의 출력 전압을 유지한다. 도 2에서는 비디오 증폭 회로(10), 발진 회로(20), 차지 펌프 회로(30) 및 제1 저항(R10)을 IC 칩화한 예를 나타내고 있다. 본 비디오 신호 처리 회로(100)는 IC 칩화되어 있는 구성에 한정하는 것이 아니고, 또한 IC 칩화되는 경우도 설계자가 임의의 회로 요소를 IC 칩화할 수 있다.
비디오 증폭 회로(10)는 연산 증폭기 등을 이용하여 구성되고 입력되는 비디오 신호를 소정의 이득으로 증폭한다. 본 실시형태에서는 연산 증폭기는 단전원이 아니라 2전원 즉 정부전원을 이용한다. 정부전원의 연산 증폭기를 이용하면, 직류 성분을 0V 레벨로 설정할 수 있고, 연산 증폭기의 출력에 큰 용량을 접속할 필요가 없어 회로 전체의 소형화에 이바지한다.
차지 펌프 회로(30)는 전술한 바와 같이, 비디오 증폭 회로(10)에 부의 전압을 공급하기 때문에, 전원 전압(Vcc)을 이용하여 해당 부의 전압을 생성한다. 즉, 용량 및 그 용량의 경로에 관해서 전원 전압(Vcc)과 그라운드와의 제1 경로 및 전원 전압(Vcc)과 출력 전압을 유지하기 위한 용량과의 제2 경로를 전환하기 위한 스위치를 기본 구성으로서 구비한다. 차지 펌프 회로(30)는 이러한 처리로써 전원 전압(Vcc)을 반전한다. 한편, 차지 펌프 회로(30)는 DC-DC 컨버터의 일례이고, 스위칭 레귤레이터 등을 이용해도 좋다.
발진 회로(20)는 차지 펌프 회로(30) 내의 스위치의 온 오프를 제어하기 위한 클록을 생성한다. 본 실시형태에서는 이 클록의 주파수를 상기 비디오 신호의 수평 동기 신호의 주파수의 정수배가 되지 않도록 조정한다. 차지 펌프 회로(30)의 동작 클록의 주파수에 관해서 비디오 신호로부터 생성되는 화상의 품질의 관점에서는, 저주파수로 할수록 화상 중에 발생하는 노이즈 자체를 억제할 수 있다. 또한, 고주파수로 할수록 화상 중의 노이즈의 흐름이 빨라져 사람의 눈에 두드러지기 어려워진다. 노이즈에 의한 줄무늬선은 많을수록 반대로 신경이 쓰이지 않게 된다는 감응 평가도 있을 수 있다. 이것에 대하여, 차지 펌프 회로(30)의 성능을 충분히 발휘시키기 위해서는, 그 사양에 따른 적당한 주파수 범위가 있다. 이들의 관점을 근거로, 예컨대, 차지 펌프 회로(30)의 동작 클록의 주파수를 90kHz∼230kHz 정도의 범위로 설정하고, 또한 수평 동기 신호의 정수배가 되지 않도록 설정한다.
차지 펌프 회로(30)의 동작 클록을 규정하는 발진 회로(20)의 발진 주파수를 높게 하면, 비디오 증폭 회로(10)의 리플 제거율은 저하된다. 도 3은 발진 주파수와 리플 제거율 사이의 특성을 나타낸다. 도 3의 가로축은 발진 주파수(fosc)를 나타내고, 대수 스케일로 기술하고 있다. 세로축은 리플 제거율(RR)을 나타낸다. 도 3으로써 A점에 나타내는 바와 같이 발진 주파수(fosc)가 90kHz에서 리플 제거율(RR)이 -45dB가 되고, B점에 나타내는 바와 같이 발진 주파수(fosc)가 230kHz에 서 리플 제거율(RR)이 -37dB가 된다. 이 차이인 8dB는 약 2.5배에 상당한다. 그 때, 발진 주파수(fosc)도 230/90=2.5배가 된다. 즉, 리플 제거율(RR)은 발진 주파수(fosc)에 비례하여 저하된다.
한편, 전원에 발생하는 리플 전압은 발진 주파수(fosc)에 비례하여 저하되기 때문에, 리플 전압의 감소와 리플 제거율의 증가가 상쇄되어, 비디오 증폭 회로(10)의 출력에 나타나는 리플 전압의 레벨은 발진 주파수(fosc)에 무관해진다. 단, 발진 주파수(fosc)를 낮추더라도 리플 제거율의 향상은 한계점이 되기 때문에, 발진 주파수(fosc)를 낮추는 데에도 한계가 있다.
한편, 화면상에 발생하는 간섭 줄무늬를 제어하기 위해서는, 약 15kHz의 수평 동기 신호의 정수배, 요컨대 약 15kHz 간격으로 정확히 제어해야 한다. 발진 회로(20)의 발진 주파수(fosc)를 높게 해가면, 발진 주파수(fosc)에 대한 15kHz의 비율이 엄격해져 가기 때문에, 발진 주파수(fosc)의 안정성이 저하되어 간다. 이들의 사정을 고려하여, 본 실시형태에서는 차지 펌프 회로(30)의 동작 클록을 90kHz∼230kHz 정도의 범위로 설정하고 있다.
이하, 차지 펌프 회로(30)의 동작 클록의 주파수를 조정하기 위한 발진 회로(20)의 구성에 관해서 설명한다. 도 4는 발진 회로(20)의 구성예를 나타낸다. 이 발진 회로(20)는 쌍을 이루는 제1 콤퍼레이터(CP22), 제2 콤퍼레이터(CP24) 및 플립플롭(28)을 구비한다. 제1 콤퍼레이터(CP22) 및 제2 콤퍼레이터(CP24)는 윈도우 콤퍼레이터로서 기능한다. 전원 전압(Vcc)과 그라운드 사이에, 제1 정전류원(24) 및 제2 정전류원(26)의 직렬 회로가 설치된다. 제1 정전류원(24)과 제2 정 전류원(26)의 접속점에 병렬로 제2 용량(C20)이 설치된다. 제2 용량(C20)은 그 접속점의 전압을 삼각파형상으로 한다. 제2 용량(C20)의 출력 전압은 제1 콤퍼레이터(CP22)의 반전 입력 단자 및 제2 콤퍼레이터(CP24)의 비반전 입력 단자에 인가된다. 제1 콤퍼레이터(CP22)의 비반전 입력 단자 및 제2 콤퍼레이터(CP24)에는, 전원 전압(Vcc)이 각각의 저항 스트링으로 분압된 제1 및 제2 레퍼런스 전압이 인가된다.
전원 전압(Vcc)과 제1 정전류원(24) 사이에 제1 스위치(SW22)가 설치되고, 제1 정전류원(24)과 제2 정전류원(26) 사이의 접속점과 제2 정전류원(26)과의 사이에 제2 스위치(SW24)가 설치된다. 제1 스위치(SW22)는 상기 플립플롭(28)의 출력 신호에 의해 온 오프 제어되고, 제2 스위치(SW24)는 그 반전 신호에 의해 온 오프 제어된다. 또한, 상기 제1 정전류원(24)에 전류를 부여하기 위한 전압-전류 변환 회로(22)가 설치된다. 전압-전류 변환 회로(22)는 제3 레퍼런스 전압(Vref)을 바탕으로 생성된 전압에 의거하여 제1 정전류원(24)에 부여하는 전류를 생성한다.
제1 콤퍼레이터(CP22) 및 제2 콤퍼레이터(CP24)는 각각의 저항 스트링에 의해 생성된 레퍼런스 전압과, 상기 삼각파형상의 입력 전압을 비교하고, 하이 레벨 신호 또는 로우 레벨 신호를 출력한다. 제1 콤퍼레이터(CP22)의 출력 신호는 플립플롭(28)의 리셋 단자에 입력되고, 제2 콤퍼레이터(CP24)의 출력 신호는 플립플롭(28)의 셋 단자에 입력된다. 제1 콤퍼레이터(CP22) 및 제2 콤퍼레이터(CP24)는 입력 단자의 접속 관계가 반대로 되어 있기 때문에, 출력 신호의 위상도 반대로 된다. 플립플롭(28)은 제1 콤퍼레이터(CP22) 및 제2 콤퍼레이터(CP24)로부터 입력되 는 신호를 소정의 기간 래치하고, 소정의 타이밍으로 각각 출력한다. 도 4에서는 RS 래치형의 플립플롭(28)을 기재하고 있다. 플립플롭(28)의 출력 신호는 방형파형상의 신호가 되고, 차지 펌프 회로(30)에 공급하는 동작 클록이 된다. 한편 전술한 바와 같이, 이 출력 신호의 역위상의 출력 신호는 제2 스위치(SW24)를 온 오프 제어하기 위한 신호가 된다.
이러한 발진 회로(20)의 구성으로써, 설계자는 발진 회로(20)의 출력 신호의 주파수를 결정하고 있는 저항치 또는 용량치를 레이저 트리밍 또는 다이오드 재핑 등을 이용하여 조정한다. 이에 따라, 차지 펌프 회로(30)에서 사용하는 동작 클록의 주파수를 원하는 값으로 설정할 수 있다.
예컨대, 도 4에 나타내는 바와 같이, 전압-전류 변환 회로(22)에 공급하는 기준 전압, 제1 정전류원(24)에 공급하는 기준 전류, 제1 콤퍼레이터(CP22) 및 제2 콤퍼레이터(CP24)에 공급하는 제1 및 제2 레퍼런스 전압 등을 트리밍에 의해 조정할 수 있다. 전압-전류 변환 회로(22)에 공급하는 전압을 조정하기 위해서, 제3 레퍼런스 전압(Vref)과 그라운드 사이에 제3 저항(R20)으로부터 제8 저항(R29)까지의 6개의 저항이 직렬로 접속된다. 제3 저항(R20), 제4 저항(R22), 제7 저항(R28) 및 제8 저항(R29)에는 각각 병렬로 제1 퓨즈(F20), 제2 퓨즈(F22), 제3 퓨즈(F28) 및 제4 퓨즈(F29)가 접속된다. 제5 저항(R24)과 제6 저항(R26)의 접속점으로부터 전압-전류 변환 회로(22)에 공급하는 기준 전압을 얻고 있다. 설계자는 상기 복수의 퓨즈 중 1개 이상을 레이저로 용단함으로써 저항 스트링을 소정의 분압비로 설정할 수 있다.
다음에, 전압-전류 변환 회로(22)를 연산 증폭기를 이용하여 구성한 경우, 그 귀환 저항이나 그 레퍼런스 전압을 생성하기 위한 저항의 값을 조정함으로써 출력 전류를 조정할 수 있다. 이와 같이, 입력 전압과 출력 전류의 비를 조정하기 위한 저항치의 조정도, 제9 저항(R30), 제10 저항(R32), 제11 저항(R34)을 포함하는 저항 스트링 및 제9 저항(R30), 제10 저항(R32)에 각각 병렬로 접속된 제3 퓨즈(F30), 제4 퓨즈(F32)를 이용하여 실현할 수 있다.
또한, 전원 전압(Vcc)과 그라운드 사이에 제12 저항(R40)으로부터 제17 저항(R49)까지의 6개의 저항이 직렬로 접속된다. 제12 저항(R40), 제13 저항(R42), 제15 저항(R46) 및 제16 저항(R48)에는, 각각 병렬로 제7 퓨즈(F40), 제8 퓨즈(F42), 제9 퓨즈(F46) 및 제10 퓨즈(F48)가 접속된다. 제14 저항(R44)와 제15 저항(R46)의 접속점으로부터 제1 콤퍼레이터(CP22)에 공급하는 기준 전압을 얻고 있다. 제2 콤퍼레이터(CP24)에 관해서도, 제18 저항(R50), 제19 저항(R52), 제20 저항(R54), 제21 저항(R56), 제22 저항(R58), 제23 저항(R59), 제11 퓨즈(F50), 제12 퓨즈(F52), 제13 퓨즈(F56) 및 제14 퓨즈(F58)를 이용한 동일한 회로 구성으로 할 수 있다.
또한, 제2 용량의 용량치를 조정해도 좋다. 설계자는 이들의 조정을 1개 이용해도 좋고, 중첩적으로 이용해도 좋다. 한편, 퓨즈 대신에 다이오드를 이용해도 좋다. 그 경우, 브레이크다운 전압을 넘는 전류를 다이오드에 흘려 쇼트시키면 좋다.
이상 설명한 바와 같이 본 실시형태에 의하면, 비디오 신호를 증폭하는 비디 오 증폭 회로에 차지 펌프 회로로부터 전원을 공급하는 경우, 해당 차지 펌프 회로로부터 혼입되는 노이즈의 주파수와, 상기 비디오 신호의 수평 동기 신호의 주파수가 소정의 관계가 되지 않도록 차지 펌프 회로의 동작 클록을 설정한 것에 의해, 상기 비디오 신호로부터 생성되는 화상의 품질 저하의 영향을 경감시킬 수 있다.
보다 구체적으로 설명하면, 우선, 차지 펌프 회로로부터 상기 비디오 증폭 회로를 구성하는 연산 증폭기의 부전원 단자에 유입하는 노이즈에 의한 화질 저하의 영향을 경감시킬 수 있다. 또한, 차지 펌프 회로의 전원 단자측도 그 스위칭 동작에 대응한 전류 변화가 일어나지만, 도 2에 나타내는 바와 같이 비디오 증폭 회로(10) 및 차지 펌프 회로(30)가 동일한 전원선으로부터 전원 전압(Vcc)의 공급을 받고 있는 경우, 해당 전류 변화에 의한 노이즈가 비디오 증폭 회로(10)를 구성하는 연산 증폭기의 정전원 단자에도 유입될 가능성이 있다. 이것을 방지하기 위해서는, 비디오 증폭 회로(10)와 차지 펌프 회로(30)를 연결하는 전원선에 용량이나 코일 등으로 구성되는 리플 필터를 설치하는 수법이 있지만, 회로 면적의 증대를 초래한다. 이 점에서, 본 실시형태에서는 이러한 경로로 유입되는 노이즈에 의한 화질 저하의 영향을 경감시킬 수 있다. 따라서, 리플 필터 등의 필터를 설치하지 않은 선택지도 채용할 수 있고, 그 경우, 회로 면적을 축소할 수 있다.
또한, 차지 펌프 회로에서 발생하는 노이즈가 전단의 회로에 돌아 들어가고, 전단의 회로에서 해당 노이즈가 비디오 신호에 혼입되는 일도 있다. 도 5는 차지 펌프 회로에서 발생하는 노이즈가 전단의 회로에 유입하는 경로를 나타낸 도면이 다. 도 2에서 설명한 IC 칩화된 비디오 신호 처리 회로(100)의 전단에 별도의 IC 칩화된 회로(300)가 설치된다. 예컨대, 그 전단의 회로(300)는 디지털-아날로그 변환기(310)를 구비하고, 디지털 데이터의 비디오 신호를 아날로그 데이터의 비디오 신호로 변환하는 처리를 행해도 좋다. 도 5와 같이, 복수의 IC 칩화된 회로(300, 400)가 동일한 전원선으로부터 전원 전압(Vcc)을 공급하는 경우, 차지 펌프 회로(30)에서 발생하는 노이즈가 해당 전원선으로부터 전단의 디지털-아날로그 변환기(310) 등에 돌아 들어가는 경우가 있다. 본 실시형태에서는 이러한 경로에서 유입되는 노이즈에 의한 화질 저하의 영향을 경감시킬 수도 있다.
다음에, 상기 실시형태에서의 비디오 신호 처리 회로(100)를 탑재한 전자기기(400)에 관해서 설명한다. 도 6은 비디오 신호 처리 회로(100)를 탑재한 전자기기(400) 및 표시 장치(210)를 나타낸다. 전자기기(400)에는 휴대전화기나 디지털 카메라 등의 휴대기기가 해당될 수 있다. 전자기기(400)는 비디오 신호 처리 회로(100) 및 그것에 전원 전압을 공급하기 위한 전지(110)를 포함한다. 전자기기(400)는 텔레비전 등의 표시 장치(210)와 케이블(410)로 접속할 수 있고, 비디오 신호를 표시 장치(210)에 출력할 수 있다. 예컨대, 전자기기(400)에 탑재된 도시하지 않은 카메라 등으로 촬상한 영상을 표시 장치(210)에 표시시킬 수 있다.
전술한 바와 같이, 본 발명은 외부로부터 복수의 전원 전압의 공급을 받는 것이 어려운 구성에 유효한 기술이다. 휴대기기는 바로 그 환경에 있다고 말할 수 있다. 상기 실시형태에서의 비디오 신호 처리 회로(100)는 리플 필터 등을 설치하고, 차지 펌프 회로로부터 발생하는 노이즈를 저감시키지 않더라도, 비디오 신호로 부터 생성된 화상의 품질 저하의 영향을 경감시킬 수 있으므로 회로의 소형화와 화상 노이즈 대책을 양립할 수 있다.
이상, 본 발명을 실시의 형태를 바탕으로 설명하였다. 이 실시의 형태는 예시이고, 그들의 각 구성 요소나 각 처리 프로세스의 조합에 여러 가지 변형예가 가능한 것, 또한 그러한 변형예도 본 발명의 범위에 있는 것은 당업자에게 이해되는 바이다.
상기 실시형태에서는 차지 펌프 회로(30)의 동작 클록을 동일 IC 칩 내의 발진 회로(20)로부터 부여하는 예를 설명하였다. 이 점, 외부로부터 원하는 주파수의 클록이 얻어지는 경우, 그 클록을 차지 펌프 회로(30)의 동작 클록으로 해도 좋다. 그 경우, 발진 회로(20)를 탑재하지 않은 만큼 IC 칩을 소규모화할 수 있다.
실시의 형태에 의거하여 본 발명을 설명하였지만, 실시의 형태는 본 발명의 원리, 응용을 나타내고 있는 것에 지나지 않는 것은 말할 필요도 없고, 실시의 형태에는 청구의 범위에 규정된 본 발명의 사상을 일탈하지 않는 범위에 있어서 많은 변형예나 배치의 변경이 가능한 것은 말할 필요도 없다.
본 발명에 따른 비디오 신호 처리 회로는 영상 신호를 취급하는 전자기기에 사용할 수 있다.
Claims (19)
- 비디오 신호에 소정의 처리를 실시하는 비디오 신호 처리부와,상기 비디오 신호 처리부에 각각 상이한 복수의 전원 전압을 공급하기 위해서 소정의 고정 전압으로부터 별도의 전압을 생성하는 회로와,상기 별도의 전압을 생성하는 회로에 동작 클록을 공급하는 클록 생성 회로를 구비하고,상기 클록 생성 회로는 상기 별도의 전압을 생성하는 회로의 동작 클록에 기인하는 노이즈가 혼입되는 상기 비디오 신호 처리부에 의해서 처리된 비디오 신호로부터 생성되는 화상 중에 발생하는 화상 노이즈에 의한 품질 저하를 시각적으로 경감시키도록, 상기 동작 클록의 주파수가 선택되어 있는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 1에 있어서,상기 클록 생성 회로는 상기 화상 중에 발생하는 화상 노이즈의 집합에 의한 선이 경사 방향으로 흐르도록 상기 동작 클록의 주파수를 설정하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 2에 있어서,상기 클록 생성 회로는 상기 선이 소정의 속도 이상으로 이동하도록 상기 동 작 클록의 주파수를 설정하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 2에 있어서,상기 클록 생성 회로는 상기 선이 복수개 생기도록 상기 동작 클록의 주파수를 설정하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 1 내지 청구항 4 중 어느 한 항에 있어서,상기 클록 생성 회로는 상기 동작 클록의 주파수와 상기 비디오 신호의 수평 동기 신호의 주파수가 소정의 관계를 만족하도록 상기 동작 클록의 주파수를 설정하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 5에 있어서,상기 클록 생성 회로는 상기 동작 클록의 주파수가 상기 비디오 신호의 수평 동기 신호의 주파수의 정수배가 되지 않도록 상기 동작 클록의 주파수를 설정하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 6에 있어서,상기 클록 생성 회로는 상기 동작 클록의 주파수를 조정하기 위한 회로를 포함하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 비디오 신호에 소정의 처리를 실시하는 비디오 신호 처리부와,상기 비디오 신호 처리부에 각각 상이한 복수의 전원 전압을 공급하기 위해서 소정의 고정 전압으로부터 별도의 전압을 생성하는 회로와,상기 별도의 전압을 생성하는 회로에 동작 클록을 공급하는 클록 생성 회로를 구비하고,상기 클록 생성 회로는 상기 동작 클록의 주파수가 상기 비디오 신호의 수평 동기 신호의 주파수의 정수배가 되지 않도록 상기 동작 클록의 주파수를 설정하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 8에 있어서,상기 클록 생성 회로는 상기 동작 클록의 주파수를 조정하기 위한 회로를 포함하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 1에 있어서,상기 클록 생성 회로는 상기 동작 클록의 주파수가 상기 비디오 신호의 수평 동기 신호의 주파수의 정수배가 되지 않도록 상기 동작 클록의 주파수를 조정하기 위한 회로를 포함하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 10에 있어서,상기 클록 생성 회로는 상기 동작 클록의 주파수를 결정하고 있는 저항치 또 는 용량치가 트리밍됨으로써 상기 동작 클록을 조정하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 1 내지 청구항 4 중 어느 한 항에 있어서,상기 비디오 신호 처리부는 입력 비디오 신호를 소정의 이득으로 증폭하기 위한 연산 증폭기를 포함하고,상기 연산 증폭기는 정부전원 전압으로 동작하고, 적어도 한 쪽의 전원 전압의 공급을 상기 별도의 전압을 생성하는 회로로부터 받는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 12에 있어서,상기 별도의 전압을 생성하는 회로는 DC-DC 컨버터이고,상기 DC-DC 컨버터는 소정의 고정 전압을 강압하여 부전압을 생성하고,상기 연산 증폭기는 정전원 단자로부터 상기 소정의 고정 전압의 공급을 받고, 부전원 단자로부터 상기 부전압의 공급을 받아 동작하는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 1 내지 청구항 4 중 어느 한 항에 있어서,상기 클록 생성 회로는,윈도우 콤퍼레이터로서 기능하는 제1 콤퍼레이터 및 제2 콤퍼레이터와,상기 제1 콤퍼레이터 및 상기 제2 콤퍼레이터로부터 입력되는 신호를 소정의 기간 래치하여 소정의 타이밍으로 각각 출력하는 플립플롭과,전원 전압과 그라운드 사이에 직렬로 설치된 제1 정전류원 및 제2 정전류원과,상기 제1 정전류원과 상기 제2 정전류원의 접속점에 병렬로 설치되고, 그 접속점의 전압을 삼각파형상으로 하며, 상기 제1 콤퍼레이터 및 상기 제2 콤퍼레이터에 인가하는 용량과,상기 전원 전압과 제1 정전류원 사이에 설치된 제1 스위치와,상기 접속점과 제2 정전류원 사이에 설치된 제2 스위치와,상기 제1 정전류원에 전류를 부여하기 위한 전압-전류 변환 회로를 포함하고,상기 제1 스위치는 상기 플립플롭의 출력 신호에 의해 온 오프 제어되고, 상기 제2 스위치는 그 반전 신호에 의해 온 오프 제어되는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 14에 있어서,소정의 레퍼런스 전압과 그라운드 사이에 설치된 저항 스트링이 트리밍됨으로써 상기 전압-전류 변환 회로에 공급되는 기준 전압이 조정되는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 14에 있어서,상기 전압-전류 변환 회로의 입력 전압과 출력 전류의 비를 조정하기 위한 저항 스트링이 트리밍됨으로써 상기 전압-전류 변환 회로의 출력 전류가 조정되는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 14에 있어서,상기 전원 전압과 그라운드 사이에 설치된 저항 스트링이 트리밍됨으로써 상기 제1 콤퍼레이터 및 상기 제2 콤퍼레이터에 공급되는 기준 전압이 조정되는 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 1 내지 청구항 4 중 어느 한 항에 있어서,적어도 상기 비디오 신호 처리부 및 상기 별도의 전압을 생성하는 회로를 동일 반도체 기판 상에 집적화한 것을 특징으로 하는 비디오 신호 처리 회로.
- 청구항 1 내지 청구항 4 중 어느 한 항에 기재된 비디오 신호 처리 회로와,상기 비디오 신호 처리 회로에 상기 소정의 고정 전압을 공급하는 전지를 구비하는 것을 특징으로 하는 전자기기.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP-P-2005-00189353 | 2005-06-29 | ||
JP2005189353 | 2005-06-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20080016521A true KR20080016521A (ko) | 2008-02-21 |
Family
ID=37595246
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020077007533A KR20080016521A (ko) | 2005-06-29 | 2006-06-27 | 비디오 신호 처리 회로 및 그것을 탑재한 전자기기 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20090086106A1 (ko) |
JP (1) | JP4463827B2 (ko) |
KR (1) | KR20080016521A (ko) |
CN (1) | CN100515031C (ko) |
WO (1) | WO2007000997A1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101303823B (zh) * | 2007-05-09 | 2011-04-20 | 晨星半导体股份有限公司 | 电压提供电路以及其相关方法 |
JP4896812B2 (ja) * | 2007-05-11 | 2012-03-14 | 新日本無線株式会社 | 映像回路 |
JP5712482B2 (ja) * | 2009-11-30 | 2015-05-07 | 株式会社デンソー | ビデオ信号処理装置およびビデオ信号処理装置を備えた電子機器 |
JP5297393B2 (ja) * | 2010-01-13 | 2013-09-25 | 旭化成エレクトロニクス株式会社 | 電流ロック回路 |
JP5867012B2 (ja) * | 2011-11-24 | 2016-02-24 | 株式会社ソシオネクスト | 定電圧回路 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6050576U (ja) * | 1983-09-13 | 1985-04-09 | 三洋電機株式会社 | ビデオテ−プレコ−ダのスイツチングレギユレ−タ回路 |
JPH07106963A (ja) * | 1993-09-29 | 1995-04-21 | Victor Co Of Japan Ltd | アナログ・デジタル混在回路 |
KR100204238B1 (ko) * | 1996-12-12 | 1999-06-15 | 구자홍 | 영상표시기기에서의 에스엠피에스 트랜스 구동주파수 제어장치 |
US6160591A (en) * | 1997-09-19 | 2000-12-12 | Sony Corporation | Apparatus and method of providing switching frequency synchronization |
JP3623670B2 (ja) * | 1998-09-28 | 2005-02-23 | 日本電気エンジニアリング株式会社 | 映像機器用電源回路 |
JP2000217346A (ja) * | 1999-01-21 | 2000-08-04 | Toyota Autom Loom Works Ltd | Dc―dcコンバ―タ |
JP3352048B2 (ja) * | 1999-04-12 | 2002-12-03 | コーセル株式会社 | スイッチング電源用制御回路 |
US20030011625A1 (en) * | 2001-07-13 | 2003-01-16 | Kellis James T. | Brightness control of displays using exponential current source |
JP4764997B2 (ja) * | 2001-08-28 | 2011-09-07 | 富士電機株式会社 | スイッチング電源装置の制御回路 |
JP3952970B2 (ja) * | 2003-03-04 | 2007-08-01 | 富士電機デバイステクノロジー株式会社 | パルス幅変調回路 |
JP2004318235A (ja) * | 2003-04-11 | 2004-11-11 | Renesas Technology Corp | 基準電圧発生回路 |
JP2005151468A (ja) * | 2003-11-19 | 2005-06-09 | Sanyo Electric Co Ltd | アンプ |
KR100574956B1 (ko) * | 2003-11-20 | 2006-04-28 | 삼성전자주식회사 | 시스템 클럭에 동기 되는 전압 기준 클럭을 발생하는 전압기준 클럭 발생 회로 및 방법 |
US7091713B2 (en) * | 2004-04-30 | 2006-08-15 | Integration Associates Inc. | Method and circuit for generating a higher order compensated bandgap voltage |
-
2006
- 2006-06-27 KR KR1020077007533A patent/KR20080016521A/ko not_active Application Discontinuation
- 2006-06-27 CN CNB2006800008204A patent/CN100515031C/zh not_active Expired - Fee Related
- 2006-06-27 JP JP2006548023A patent/JP4463827B2/ja not_active Expired - Fee Related
- 2006-06-27 US US11/994,083 patent/US20090086106A1/en not_active Abandoned
- 2006-06-27 WO PCT/JP2006/312805 patent/WO2007000997A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
US20090086106A1 (en) | 2009-04-02 |
CN100515031C (zh) | 2009-07-15 |
CN101019415A (zh) | 2007-08-15 |
WO2007000997A1 (ja) | 2007-01-04 |
JPWO2007000997A1 (ja) | 2009-01-22 |
JP4463827B2 (ja) | 2010-05-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0185406B1 (ko) | 전기식 제어 발진기 회로 및 이 회로를 구비한 전기식 제어 필터 장치 | |
US5008632A (en) | Temperature compensated feedback circuit for setting and stabilizing amplifier DC bias points | |
KR20080016521A (ko) | 비디오 신호 처리 회로 및 그것을 탑재한 전자기기 | |
WO1991007814A1 (en) | Fully differential cmos power amplifier | |
KR20180094474A (ko) | 자기 센서 회로 | |
US20230096575A1 (en) | Image sensing device having a mirroring circuit suitable for compensating an operating current | |
JPH01318431A (ja) | アナログ/ディジタル変換回路 | |
US20080032658A1 (en) | Analog front end device | |
JP2007189434A (ja) | 半導体集積回路 | |
KR102683726B1 (ko) | 전자 장치 | |
JP2005124022A (ja) | 関数発生回路 | |
JPH0514054A (ja) | 信号発生装置 | |
JPH06232744A (ja) | 信号処理装置 | |
US4694226A (en) | Vertical deflection circuit with service mode operation | |
US7816971B2 (en) | Switch circuit having adjustable linearity of differential mode resistances | |
Marzuki | CMOS RGB colour sensor with a dark current compensation circuit | |
JP2000013193A (ja) | 定電流回路およびパルス幅変換回路 | |
JP2755004B2 (ja) | 階調補正回路 | |
JP3209181B2 (ja) | 緩オン/オフ信号発生回路 | |
US20180054192A1 (en) | Phase interpolator | |
JPH06197241A (ja) | ガンマ補正回路及び輪郭補正装置 | |
JP2008028804A (ja) | インピーダンス回路およびこれを用いた信号生成回路 | |
JP2008136029A (ja) | 近似3次関数発生回路および温度補償型水晶発振回路 | |
JPH06189161A (ja) | 映像信号補正回路 | |
JP2003051717A (ja) | 関数発生回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |