KR20070118447A - 게이트 구동회로 및 이를 갖는 표시장치 - Google Patents

게이트 구동회로 및 이를 갖는 표시장치 Download PDF

Info

Publication number
KR20070118447A
KR20070118447A KR1020060052610A KR20060052610A KR20070118447A KR 20070118447 A KR20070118447 A KR 20070118447A KR 1020060052610 A KR1020060052610 A KR 1020060052610A KR 20060052610 A KR20060052610 A KR 20060052610A KR 20070118447 A KR20070118447 A KR 20070118447A
Authority
KR
South Korea
Prior art keywords
carry
unit
pull
clock
node
Prior art date
Application number
KR1020060052610A
Other languages
English (en)
Other versions
KR101182770B1 (ko
Inventor
김성만
김경욱
서진숙
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060052610A priority Critical patent/KR101182770B1/ko
Priority to US11/760,174 priority patent/US8174478B2/en
Priority to CN200710108992XA priority patent/CN101089939B/zh
Publication of KR20070118447A publication Critical patent/KR20070118447A/ko
Application granted granted Critical
Publication of KR101182770B1 publication Critical patent/KR101182770B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01728Modifications for accelerating switching in field-effect transistor circuits in synchronous circuits, i.e. by using clock signals
    • H03K19/01742Modifications for accelerating switching in field-effect transistor circuits in synchronous circuits, i.e. by using clock signals by means of a pull-up or down element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

게이트 구동회로 및 이를 갖는 표시장치에서, 풀업부와 캐리부는 1H 시간동안 각각 현재단 게이트 신호와 현재단 캐리신호를 제1 클럭으로 풀업시킨다. 풀업 구동부는 풀업부와 캐리부의 제어단(이하, Q-노드)에 연결되고, 이전단 캐리 신호를 입력받아 풀업부와 캐리부를 턴-온시키며, 다음단 게이트 신호에 응답하여 풀업부와 캐리부를 턴-오프시킨다. 리플 방지부는 (n-1)H 시간 중 제1 클럭의 하이구간동안 제1 클럭에 응답하여 Q-노드를 리셋시키고, (n-1)H 시간 중 제2 클럭의 하이구간동안 상기 제2 클럭에 응답하여 Q-노드를 리셋시킨다. 제1 플로팅 방지부는 제2 클럭에 응답하여 현재단 게이트 신호를 캐리부의 출력단으로 제공한다. 따라서, 다음단 스테이지의 Q-노드의 전위를 리셋시킬 수 있다.

Description

게이트 구동회로 및 이를 갖는 표시장치{GATE DRIVING CIRCUIT AND DISPLAY DEVICE HAVING THE SAME}
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 평면도이다.
도 2는 도 1에 도시된 게이트 구동회로의 블럭도이다.
도 3은 도 2에 도시된 스테이지의 내부 회로도이다.
도 4는 제1 클럭의 하이 구간동안 Q-노드의 전위를 나타낸 도면이다.
도 5는 제2 클럭의 하이 구간동안 Q-노드의 전위를 나타낸 도면이다.
도 6은 본 발명의 다른 실시예에 따른 게이트 구동회로의 스테이지의 내부 회로도이다.
도 7은 본 발명의 또 다른 실시예에 따른 게이트 구동회로의 각 스테이지의 내부 회로도이다.
*도면의 주요 부분에 대한 부호의 설명*
100 -- 액정표시패널 210 -- 게이트 구동회로
211 -- 풀업부 212 -- 캐리부
213 -- 풀다운부 214 -- 풀업 구동부
215 -- 리플 방지부 216 -- 홀딩부
217 -- 인버터부 218 -- 리셋부
219a -- 제1 플로팅 방지부 219b -- 제2 플로팅 방지부
400 -- 액정표시장치
본 발명은 게이트 구동회로 및 이를 갖는 표시장치에 관한 것으로, 더욱 상세하게는 고온 신뢰성을 확보할 수 있는 게이트 구동회로 및 이를 갖는 표시장치에 관한 것이다.
일반적으로, 액정표시장치는 하부기판, 하부기판과 대향하여 구비되는 상부기판 및 하부기판과 상부기판과의 사이에 형성된 액정층으로 이루어져 영상을 표시하는 액정표시패널을 구비한다.
액정표시패널에는 다수의 게이트 라인, 다수의 데이터 라인, 다수의 게이트 라인과 다수의 데이터 라인에 연결된 다수의 화소가 구비된다. 액정표시패널에는 다수의 게이트 라인에 게이트 신호를 순차적으로 출력하기 위한 게이트 구동회로가 박막 공정을 통해 직접적으로 형성된다.
일반적으로, 게이트 구동회로는 다수의 스테이지가 종속적으로 연결되어 이루어진 하나의 쉬프트 레지스터로 이루어진다. 즉, 각 스테이지는 대응하는 게이트 라인에 게이트 전압을 출력하기 위해 다수의 구동 트랜지스터로 이루어진다. 구체적으로, 각 스테이지는 게이트 라인에 연결되어 게이트 전압을 출력하는 풀업 트랜지스터 및 다음단 스테이지의 입력단자에 연결되어 다음단 스테이지의 구동을 제어 하는데 이용되는 캐리전압을 출력하는 캐리 트랜지스터를 포함한다. 따라서, 게이트 라인에 연결된 부하로 인해 다음단 스테이지에 왜곡된 신호가 인가되는 것을 방지함으로써, 게이트 구동회로의 구동불량을 방지할 수 있다.
그러나, 종래의 각 스테이지에서 풀업 트랜지스터와 캐리 트랜지스터의 제어단은 하나의 Q-노드에 공통적으로 연결된다. 구체적으로, Q-노드는 게이트 전압 및 캐리 전압이 하이 상태로 유지되는 1H 시간동안에는 턴-온전압(즉, 문턱전압 이상의 전압)의 전위를 갖지만, 게이트 전압 및 캐리전압이 로우상태로 유지되는 (n-1)H 시간동안에는 턴-오프전압(즉, 문턱전압보다 작은 전압)의 전위를 유지되어야한다.
그러나, 종래의 구조에서는 (n-1)H 시간 중 소정 시간동안 상기한 Q-노드의 전위가 플로팅 상태가 되는 경우가 발생한다. 이와 같이, Q-노드의 전위가 턴-오프전압을 갖지 못하면, 상기한 풀업 및 캐리 트랜지스터를 턴-오프 상태로 홀딩시키는 능력이 저하되어 상기한 게이트 전압 및 캐리 전압에 리플이 출력될 수 있다. 특히, 액정표시패널의 고온 테스트 과정에서 풀업 및 캐리 트랜지스터의 전류 특성이 변화되면, 플로팅 상태의 Q-노드를 통해 유입된 노이즈에 의해서 게이트 구동회로의 구동불량이 야기되며, 그 결과 게이트 구동회로의 고온 신뢰성이 저하될 수 있다.
따라서, 본 발명의 목적은 구동 불량을 방지하고 고온 신뢰성을 확보하기 위한 게이트 구동회로을 제공하는 것이다.
또한, 본 발명의 다른 목적은 상기한 게이트 구동회로를 구비하는 표시장치를 제공하는 것이다.
본 발명에 따른 게이트 구동회로는 종속적으로 연결된 n+1개의 스테이지(여기서, n은 1이상의 정수)로 이루어지고, 각 스테이지는 풀업부, 캐리부, 풀다운부, 풀업 구동부, 리플 방지부 및 제1 플로팅 방지부를 포함한다.
상기 풀업부는 1H 시간동안 현재단 게이트 신호를 제1 클럭으로 풀업시키고, 상기 캐리부는 1H 시간동안 현재단 캐리 신호를 상기 제1 클럭으로 풀업시킨다. 상기 풀다운부는 다음단 스테이지들 중 어느 하나로부터 다음단 게이트 신호를 입력받아 상기 현재단 게이트 신호를 오프전압으로 방전시킨다. 상기 풀업 구동부는 상기 풀업부와 캐리부의 제어단(이하, Q-노드)에 연결되고, 이전단 스테이지들 중 어느 하나로부터 이전단 캐리 신호를 입력받아 상기 풀업부와 캐리부를 턴-온시키며, 상기 다음단 게이트 신호에 응답하여 상기 풀업부와 캐리부를 턴-오프시킨다.
상기 리플 방지부는 (n-1)H 시간 중 상기 제1 클럭의 하이구간동안 상기 제1 클럭에 응답하여 상기 현재단 게이트 신호를 상기 Q-노드로 제공하여 상기 풀업부와 캐리부를 턴-오프시켜 상기 현재단 게이트 신호 및 현재단 캐리신호의 리플을 방지한다. 또한, 상기 리플 방지부는 상기 (n-1)H 시간 중 제2 클럭의 하이구간동안 상기 제2 클럭에 응답하여 이전단 캐리부의 출력단(이하, 이전단 캐리노드)으로부터 출력된 이전단 캐리 신호를 상기 Q-노드로 제공하여 상기 풀업부와 캐리부를 턴-오프시켜 상기 현재단 게이트 신호 및 현재단 캐리신호의 리플을 방지한다.
상기 제1 플로팅 방지부는 상기 (n-1)H 시간동안 상기 제1 클럭에 응답하여 상기 현재단 게이트 신호를 상기 캐리부의 출력단(이하, 현재단 캐리노드)로 제공하여 상기 현재단 캐리노드를 리셋시킨다.
본 발명에 따른 표시장치는 게이트 신호와 데이터 신호에 응답하여 영상을 표시하는 표시부, 상기 표시부에 상기 데이터 신호를 제공하는 데이터 구동회로 및 종속적으로 연결된 n+1개의 스테이지(여기서, n은 2이상의 정수)로 이루어져 상기 표시부에 상기 게이트 신호를 순차적으로 출력하는 게이트 구동회로를 포함한다.
상기 게이트 구동회로의 각 스테이지는 풀업부, 캐리부, 풀다운부, 풀업 구동부, 리플 방지부 및 제1 플로팅 방지부를 포함한다.
상기 풀업부는 1H 시간동안 현재단 게이트 신호를 제1 클럭으로 풀업시키고, 상기 캐리부는 1H 시간동안 현재단 캐리 신호를 상기 제1 클럭으로 풀업시킨다. 상기 풀다운부는 다음단 스테이지들 중 어느 하나로부터 다음단 게이트 신호를 입력받아 상기 현재단 게이트 신호를 오프전압으로 방전시킨다. 상기 풀업 구동부는 상기 풀업부와 캐리부의 제어단(이하, Q-노드)에 연결되고, 이전단 스테이지들 중 어느 하나로부터 이전단 캐리 신호를 입력받아 상기 풀업부와 캐리부를 턴-온시키며, 상기 다음단 게이트 신호에 응답하여 상기 풀업부와 캐리부를 턴-오프시킨다.
상기 리플 방지부는 (n-1)H 시간 중 상기 제1 클럭의 하이구간동안 상기 제1 클럭에 응답하여 상기 현재단 게이트 신호를 상기 Q-노드로 제공하여 상기 풀업부와 캐리부를 턴-오프시켜 상기 현재단 게이트 신호 및 현재단 캐리신호의 리플을 방지한다. 또한, 상기 리플 방지부는 상기 (n-1)H 시간 중 제2 클럭의 하이구간동 안 상기 제2 클럭에 응답하여 이전단 캐리부의 출력단(이하, 이전단 캐리노드)으로부터 출력된 이전단 캐리 신호를 상기 Q-노드로 제공하여 상기 풀업부와 캐리부를 턴-오프시켜 상기 현재단 게이트 신호 및 현재단 캐리신호의 리플을 방지한다.
상기 제1 플로팅 방지부는 상기 (n-1)H 시간동안 상기 제1 클럭에 응답하여 상기 현재단 게이트 신호를 상기 캐리부의 출력단(이하, 현재단 캐리노드)로 제공하여 상기 현재단 캐리노드를 리셋시킨다.
이러한 게이트 구동회로 및 이를 갖는 표시장치에 따르면, 각 스테이지는 (n-1)H 시간동안 현재단 캐리노드의 전위를 오프전압으로 리셋시키는 플로팅 방지 트랜지스터를 구비함으로써, 따라서, 상기 (n-1)H 시간동안 다음단 스테이지의 Q-노드의 전위가 상기 오프전압으로 유지되어 다음단 스테이지로부터 출력되는 다음단 게이트 신호 및 다음단 캐리신호의 리플을 방지할 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 평면도이다.
도 1을 참조하면, 액정표시장치(400)는 영상을 표시하는 액정표시패널(100), 상기 액정표시패널(100)에 데이터 전압을 출력하는 다수의 데이터 구동칩(320) 및 상기 액정표시패널(100)에 게이트 전압을 출력하는 게이트 구동회로(210)를 포함한다.
상기 액정표시패널(100)은 하부기판(110), 상기 하부기판(110)과 마주보는 상부기판(120) 및 상기 하부기판(110)과 상기 상부기판(120)과의 사이에 개재된 액 정층(미도시)으로 이루어진다. 상기 액정표시패널(100)은 영상을 표시하는 표시영역(DA), 상기 표시영역(DA)과 인접한 주변영역(PA)으로 이루어진다.
상기 표시영역(DA)에는 다수의 게이트 라인(GL1 ~ GLn) 및 상기 다수의 게이트 라인(GL1 ~ GLn)과 절연되어 교차하는 다수의 데이터 라인(DL1 ~ DLm)에 의해서 매트릭스 형태의 다수의 화소영역이 정의된다. 상기 각 화소영역에는 박막 트랜지스터(Tr) 및 액정 커패시터(Clc)로 이루어진 화소(P1)가 구비된다. 본 발명의 일 예로, 상기 박막 트랜지스터(Tr)의 게이트 전극은 제1 게이트 라인(GL1)에 전기적으로 연결되고, 소오스 전극은 제1 데이터 라인(DL1)에 전기적으로 연결되며, 드레인 전극은 상기 액정 커패시터(Clc)의 제1 전극인 화소전극에 전기적으로 연결된다.
상기 게이트 구동회로(210)는 상기 다수의 게이트 라인(GL1 ~ GLn)의 일단부에 인접하여 상기 주변영역(PA)에 구비된다. 상기 게이트 구동회로(210)는 상기 다수의 게이트 라인(GL1 ~ GLn)의 일단부에 전기적으로 연결되어 상기 다수의 게이트 라인(GL1 ~ GLn)에 상기 게이트 전압을 순차적으로 인가한다.
상기 다수의 데이터 라인(DL1 ~ DLm)의 일단부에 인접하여 상기 주변영역(PA)에는 다수의 테이프 캐리어 패키지(Tape Carrier Package: TCP)(310)가 부착된다. 상기 다수의 TCP(310) 상에는 상기 다수의 데이터 구동칩(320)이 실장된다. 상기 다수의 데이터 구동칩(320)은 상기 다수의 데이터 라인(DL1 ~ DLm)의 일단부에 전기적으로 연결되어 상기 다수의 데이터 라인(DL1 ~ DLm)에 상기 데이터 전압을 출력한다.
상기 액정표시장치(400)는 상기 게이트 구동회로(210)와 상기 다수의 데이터 구동칩(320)의 구동을 제어하기 위한 인쇄회로기판(330)을 더 구비한다. 상기 인쇄회로기판(330)은 상기 다수의 데이터 구동칩(320)의 구동을 제어하는 데이터측 제어신호와 영상 데이터를 출력하고, 상기 게이트 구동회로(210)의 구동을 제어하는 게이트측 제어신호를 출력한다. 상기 데이터측 제어신호와 영상 데이터는 상기 다수의 TCP(310)를 통해 상기 다수의 데이터 구동칩(320)으로 인가된다. 상기 게이트측 제어신호는 상기 게이트 구동회로(210)에 인접하는 TCP를 통해 상기 게이트 구동회로(210)로 인가된다.
이후, 도 2 내지 도 6을 참조하여 상기 게이트 구동회로(210)에 대해서 구체적으로 설명하기로 한다.
도 2는 도 1에 도시된 게이트 구동회로의 블럭도이다.
도 2를 참조하면, 게이트 구동회로(210)는 서로 종속적으로 연결된 다수의 스테이지(SRC1 ~ SRCn+1)로 이루어진 하나의 쉬프트 레지스터(210a)를 포함한다. 각 스테이지는 제1 입력단자(IN1), 제1 및 제2 클럭단자(CK1, CK2), 제2 입력단자(IN2), 전압입력단자(Vin), 리셋단자(RE), 출력단자(OUT) 및 캐리단자(CR)를 포함한다.
상기 다수의 스테이지(SRC1 ~ SRCn+1)의 제1 입력단자(IN1)는 이전단 스테이지의 캐리단자(CR)에 전기적으로 연결되어 이전단 캐리전압을 입력받는다. 단, 상기 다수의 스테이지(SRC1 ~ SRCn+1) 중 첫번째 스테이지(SRC1)의 제1 입력단자(IN1)에는 상기 게이트 구동회로(210)의 구동을 개시하는 개시신호(STV)가 제공 된다. 상기 다수의 스테이지(SRC1 ~ SRCn+1)의 제2 입력단자(IN2)는 다음단 스테이지의 출력단자(OUT)에 전기적으로 연결되어 다음단 게이트 전압을 입력받는다. 단, 상기 다수의 스테이지(SRC1 ~ SRCn+1) 중 마지막 스테이지(SRCn+1)의 제2 입력단자(IN2)에는 상기 개시신호(STV)가 제공된다.
상기 다수의 스테이지(SRC1 ~ SRCn+1) 중 홀수번째 스테이지(SRC1, SRC3,...SRCn+1)의 제1 클럭단자(CK1)에는 제1 클럭(CKV)이 제공되고, 제2 클럭단자(CK2)에는 상기 제1 클럭(CKV)과 반전된 위상을 갖는 제2 클럭(CKVB)이 제공된다. 상기 다수의 스테이지(SRC1 ~ SRCn+1) 중 짝수번째 스테이지(SRC2,...SRCn)의 제1 클럭단자(CK1)에는 상기 제2 클럭(CKVB)이 제공되고, 제2 클럭단자(CK2)에는 상기 제1 클럭(CKV)이 제공된다.
상기 다수의 스테이지(SRC1 ~ SRCn+1)의 전압입력단자(Vin)에는 오프전압(VSS)이 제공된다. 또한, 상기 마지막 스테이지(SRCn+1)의 출력단자(OUT)는 다수의 스테이지(SRC1 ~ SRCn+1)의 리셋단자(RE)에 전기적으로 연결된다.
상기 다수의 스테이지(SRC1 ~ SRCn)의 출력단자(OUT)들에는 다수의 게이트 라인(GL1, GL2, GL3,...GLn)이 전기적으로 연결된다. 따라서, 상기 다수의 스테이지(SRC1 ~ SRCn)는 출력단자들(OUT)을 통해 게이트 전압을 순차적으로 출력하여 상기 다수의 게이트 라인(GL1 ~ GLn)으로 인가한다.
도 2에 도시된 바와 같이, 상기 쉬프트 레지스터(210a)는 상기 다수의 게이트 라인(GL1 ~ GLn)의 제1 단부에 구비된다. 본 발명의 일 예로, 상기 게이트 구동회로(210)는 상기 다수의 게이트 라인(GL1 ~ GLn)의 제2 단부에 구비되어 다음단 스테이지로부터 출력된 다음단 게이트 전압에 응답하여 현재단 게이트 라인을 상기 오프전압(VSS)으로 방전시키는 방전회로(210b)를 더 포함한다. 상기 방전회로(210b)는 상기 게이트 라인들의 개수와 동일한 개수의 방전 트랜지스터(NT15)를 포함하고, 상기 방전 트랜지스터(NT15)는 다음단 게이트 라인에 연결된 제어전극 및 오프전압(VSS)을 입력받는 입력전극 및 현재단 게이트 라인에 연결된 출력전극으로 이루어진다.
도 3은 도 2에 도시된 스테이지의 내부 회로도이다. 단, 게이트 구동회로의 각 스테이지는 서로 동일한 내부 구성을 가지므로, 도 3에서는 하나의 스테이지를 도시하여 설명함으로써 나머지 스테이지들에 대한 설명을 대신한다.
도 3을 참조하면, 각 스테이지는 풀업부(211), 캐리부(212), 풀다운부(213), 풀업 구동부(214), 리플 방지부(215), 홀딩부(216), 인버터부(217), 리셋부(218) 및 제1 플로팅 방지부(219a)를 포함한다.
상기 풀업부(211)는 상기 풀업 구동부(214)의 출력단(이하, Q-노드)(QN)에 연결된 제어전극, 제1 클럭단자(CK1)에 연결된 입력전극 및 출력단자(OUT)에 연결된 출력전극으로 이루어진 풀업 트랜지스터(NT1)를 포함한다. 따라서, 상기 풀업 트랜지스터(NT1)는 상기 풀업 구동부(213)로부터 출력된 제어전압에 응답하여 상기 출력단자(OUT)로 출력되는 현재단 게이트 전압을 제1 클럭단자(CK1)를 통해 제공된 클럭(이하, 제1 클럭(CKV, 도 2에 도시됨))만큼 풀-업시킨다. 상기 풀업 트랜지스터(NT1)는 한 프레임 중 상기 제1 클럭(CKV)의 하이구간인 1H 시간동안만 턴-온되어, 상기 1H 시간동안 상기 현재단 게이트 전압을 하이 상태로 유지시킨다.
상기 캐리부(212)는 상기 Q-노드(QN)에 연결된 제어전극, 상기 제1 클럭단자(CK1)에 연결된 입력전극 및 상기 출력단자(OUT)에 연결된 출력전극으로 이루어진 캐리 트랜지스터(NT2)를 포함한다. 따라서, 상기 캐리 트랜지스터(NT2)는 상기 풀업 구동부(213)로부터 출력된 제어전압에 응답하여 상기 캐리단자(CR)로 출력되는 현재단 캐리전압을 상기 제1 클럭(CKV)만큼 풀-업시킨다. 상기 캐리 트랜지스터(NT2)는 한 프레임 중 상기 1H 시간동안만 턴-온되어, 상기 1H 시간동안 상기 현재단 캐리전압을 하이 상태로 유지시킨다.
상기 풀다운부(213)는 제2 입력단자(NT2)에 연결된 제어전극, 상기 전압입력단자(Vin)에 연결된 입력전극 및 상기 출력단자(OUT)에 연결된 출력전극으로 이루어진 풀다운 트랜지스터(NT3)를 포함한다. 따라서, 상기 풀다운 트랜지스터(NT3)는 다음단 게이트 전압에 응답하여 상기 제1 클럭(CKV)만큼 풀업된 상기 현재단 게이트 전압을 상기 전압입력단자(Vin)를 통해 공급된 오프전압(VSS, 도 2에 도시됨)만큼 풀다운시킨다. 즉, 상기 풀다운 트랜지스터(NT3)는 상기 1H 시간 이후에 턴온되어 상기 현재단 게이트 전압을 로우상태로 다운시킨다.
상기 풀업 구동부(214)는 버퍼 트랜지스터(NT4), 제1 커패시터(C1), 제2 커패시터(C2), 방전 트랜지스터(NT5)를 포함한다. 상기 버퍼 트랜지스터(NT4)는 상기 제1 입력단자(IN1)에 공통으로 연결된 입력전극과 제어전극 및 상기 Q-노드(QN)에 연결된 출력전극으로 이루어진다. 상기 제1 커패시터(C1)는 상기 Q-노드(QN)와 출력단자(OUT) 사이에 연결되고, 상기 제2 커패시터(C2)는 상기 캐리 트랜지스터(NT14)의 제어전극과 캐리단자(CR)와의 사이에 연결된다. 한편, 상기 방전 트랜 지스터(NT5)는 상기 버퍼 트랜지스터(NT4)의 출력전극에 연결된 입력전극, 상기 제2 입력단자(IN2)에 연결된 제어전극 및 상기 전압입력단자(Vin)에 연결된 출력전극으로 이루어진다.
상기 버퍼 트랜지스터(NT4)가 이전단 캐리전압에 응답하여 턴-온되면, 상기 제1 및 제2 커패시터(C1, C2)가 충전된다. 상기 제1 커패시터(C1)에 상기 풀업 트랜지스터(NT1)의 문턱전압 이상의 전하가 충전되면, 상기 Q-노드(QN)의 전위가 문전압 이상으로 상승하여 상기 풀업 트랜지스터(NT1) 및 캐리 트랜지스터(NT2)가 턴온된다. 따라서, 상기 제1 클럭(CKV)이 상기 출력단자(OUT) 및 캐리단자(CR)로 출력되어 상기 현재단 게이트 전압과 현재단 캐리전압은 하이 상태로 전환된다. 즉, 상기 현재단 게이트 전압과 현재단 캐리전압은 상기 제1 클럭(CKV)의 하이 구간(1H) 만큼 하이 상태를 유지한다.
이후, 상기 방전 트랜지스터(NT5)가 다음단 게이트 전압에 응답하여 턴-온되면, 상기 제1 커패시터(C1)에 충전된 전하는 상기 방전 트랜지스터(NT5)를 통해 상기 오프전압(VSS)으로 방전된다. 따라서, 상기 Q-노드(QN)의 전위는 상기 오프전압(VSS)으로 다운되고, 그 결과 상기 풀업 트랜지스터(NT1) 및 캐리 트랜지스터(NT2)는 턴-오프된다. 즉, 상기 방전 트랜지스터(NT5)는 상기 1H 시간 이후에 턴온되어 상기 풀업 트랜지스터(NT1) 및 캐리 트랜지스터(NT2)가 턴-오프시킴으로써, 상기 출력단자(OUT) 및 캐리단자(CR)로 하이 상태의 현재단 게이트 전압 및 현재단 캐리전압이 출력되지 않도록 차단하는 역할을 수행한다.
상기 리플 방지부(214)는 제1 내지 제3 리플 방지 트랜지스터(NT6, NT7, NT8)로 이루어져 상기 한 프레임 중 상기 1H 시간을 제외한 나머지 시간(이하, (n-1)H)동안 상기 현재단 게이트 전압 및 현재단 캐리전압이 상기 제1 또는 제2 클럭(CKV, CKVB)에 의해서 리플되는 것을 방지한다.
상기 제1 리플 방지 트랜지스터(NT6)는 상기 제1 클럭단자(CK1)에 연결된 제어전극, 상기 출력단자(OUT)에 연결된 입력전극 및 상기 Q-노드(QN)에 연결된 출력전극을 포함한다. 상기 제2 리플 방지 트랜지스터(NT7)는 제2 클럭단자(CK2)에 연결된 제어전극, 상기 제1 입력단자(IN1)에 연결된 입력전극 및 상기 Q-노드(QN)에 연결된 출력전극으로 이루어진다. 상기 제3 리플 방지 트랜지스터(NT8)는 상기 제2 클럭단자(C2)에 연결된 제어전극, 상기 출력단자(OUT)에 연결된 입력전극 및 상기 전압입력단자(Vin)에 연결된 출력전극으로 이루어진다.
상기 제1 리플 방지 트랜지스터(NT6)는 상기 제1 클럭(CKV)에 응답하여 상기 출력단자(OUT)로부터 출력된 현재단 게이트 전압(오프전압과 동일한 전압레벨을 가짐)을 상기 Q-노드(QN)로 제공한다. 따라서, 상기 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간에서 상기 Q-노드(QN)의 전위는 상기 오프전압(VSS)으로 유지된다. 이로써, 상기 제1 리플 방지 트랜지스터(NT6)는 상기 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 상기 풀업 및 캐리 트랜지스터(NT1, NT2)가 턴-온되는 것을 방지한다.
상기 제2 리플 방지 트랜지스터(NT7)는 제2 클럭단자(CK2)를 통해 제공된 클럭(이하, 제2 클럭(CKVB, 도 2에 도시됨))에 응답하여 제1 입력단자(IN1)를 통해 입력되는 이전단 캐리전압(상기 오프전압과 동일한 전압레벨을 가짐)을 상기 Q-노 드(QN)로 제공한다. 따라서, 상기 (n-1)H 시간 중 상기 제2 클럭(CKVB)의 하이구간에서 상기 Q-노드(QN)의 전위는 상기 오프전압(VSS)으로 유지된다. 이로써, 상기 제2 리플 방지 트랜지스터(NT7)는 상기 (n-1)H 시간 중 상기 제2 클럭(CKVB)의 하이구간동안 상기 풀업 및 캐리 트랜지스터(NT1, NT2)가 턴-온되는 것을 방지한다.
이후, 상기 제1 플로팅 방지부(219a)를 설명하는 단계에서 상기 이전단 캐리전압이 상기 오프전압(VSS)과 동일한 전압레벨으로 유지되는 원리에 대해서는 구체적으로 설명하기로 한다.
상기 제3 리플 방지 트랜지스터(NT8)는 상기 제2 클럭(CKVB)에 응답하여 상기 현재단 게이트 전압을 상기 오프전압(VSS)으로 방전시킨다. 따라서, 상기 제3 리플 방지 트랜지스터(NT8)는 상기 (n-1)H 시간 중 상기 제2 클럭(CKVB)의 하이구간동안 상기 현재단 게이트 전압을 상기 오프전압(VSS)으로 유지시킨다.
한편, 상기 홀딩부(216)는 상기 인버터부(217)의 출력단에 연결된 제어전극, 상기 전압입력단자(Vin)에 연결된 입력전극 및 상기 출려단자(OUT)에 연결된 출력전극으로 이루어진 홀딩 트랜지스터(NT9)를 포함한다.
상기 인버터부(217)는 제1 내지 제4 인버터 트랜지스터(NT10, NT11, NT12, NT13), 제3 및 제4 커패시터(C3, C4)로 이루어져, 상기 홀딩 트랜지스터(NT9)를 턴-온 또는 턴-오프시킨다.
상기 제1 인버터 트랜지스터(NT10)는 상기 제1 클럭단자(CK1)에 공통적으로 연결된 입력전극과 제어전극, 상기 제4 커패시터(C4)를 통해 상기 제2 인버터 트랜지스터(NT11)의 출력전극에 연결된 출력전극으로 이루어진다. 상기 제2 인버터 트 랜지스터(NT11)는 상기 제1 클럭단자(CK1)에 연결된 입력전극, 상기 제3 커패시터(C3)를 통해 입력전극과 연결된 제어전극 및 상기 홀딩 트랜지스터(NT9)의 제어전극에 연결된 출력전극으로 이루어진다. 상기 제3 인버터 트랜지스터(NT12)는 상기 제1 인버터 트랜지스터(NT10)의 출력전극에 연결된 입력전극, 상기 출력단자(OUT)에 연결된 제어전극 및 상기 전압입력단자(Vin)에 연결된 출력전극으로 이루어진다. 상기 제4 인버터 트랜지스터(NT13)는 상기 홀딩 트랜지스터(NT9)의 제어전극에 연결된 입력전극, 상기 출력단자(OUT)에 연결된 제어전극 및 상기 전압입력단자(Vin)에 연결된 출력전극으로 이루어진다.
상기 제3 및 제4 인버터 트랜지스터(NT12, NT13)는 상기 출력단자(OUT)로 출력되는 하이 상태의 현재단 게이트 전압에 응답하여 턴-온되고, 상기 제1 및 제2 인버터 트랜지스터(NT10, NT11)로부터 출력된 상기 제1 클럭(CKV)은 상기 오프전압(VSS)으로 방전된다. 따라서, 상기 홀딩 트랜지스터(NT9)는 상기 현재단 게이트 전압이 하이상태로 유지되는 1H 시간동안 턴-오프 상태로 유지된다. 이후, 상기 현재단 게이트 전압이 로우 상태로 전환되면, 상기 제3 및 제4 인버터 트랜지스터(NT12, NT13)는 턴-오프된다. 따라서, 상기 제1 및 제2 인버터 트랜지스터(NT10, NT11)로부터 출력된 상기 제1 클럭(CKV)에 응답하여 상기 홀딩 트랜지스터(NT9)가 턴-온된다. 결과적으로, 상기 현재단 게이트 전압은 상기 홀딩 트랜지스터(NT9)에 의해서 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 상기 오프전압(VSS)으로 홀딩될 수 있다.
한편, 상기 리셋부(218)는 리셋단자(RE)에 연결된 제어전극, 상기 풀업 트랜 지스터(NT1)의 제어전극에 연결된 입력전극 및 상기 전압입력단자(Vin)에 연결된 출력전극으로 이루어진 리셋 트랜지스터(NT14)를 포함한다. 상기 리셋 트랜지스터(NT14)는 상기 리셋단자(RE)를 통해 입력된 마지막 스테이지(SRCn+1, 도 2에 도시됨)로부터 출력된 마지막 캐리전압에 응답하여 상기 제1 입력단자(IN1)를 통해 입력된 노이즈를 상기 오프전압(VSS)으로 방전시킨다. 따라서, 상기 풀업 및 캐리 트랜지스터(NT1, NT2)는 상기 마지막 스테이지(SRCn+1)의 마지막 캐리전압에 응답하여 턴-오프된다. 결과적으로, 마지막 캐리전압은 이전단에 존재하는 n개의 스테이지의 리셋단자(RE)로 제공되어 n개의 스테이지의 풀업 및 캐리 트랜지스터(NT1, NT2)를 턴-오프시켜, n개의 스테이지를 리셋시킨다.
상기 제1 플로팅 방지부(219a)는 상기 인버터부(217)의 출력단에 연결된 제어전극, 상기 출력단자(OUT)에 연결된 입력전극 및 현재단 캐리노드(CN)에 연결된 출력전극으로 이루어진 제1 플로팅 방지 트랜지스터(NT16)를 포함한다. 상기 제1 플로팅 방지 트랜지스터(NT16)는 상기 인버터부(217)의 출력신호에 응답하여 온-오프된다. 구체적으로, 상기 제1 플로팅 방지 트랜지스터(NT16)는 상기 1H 시간동안 로우상태로 출력되는 상기 인버터부(217)의 출력신호에 응답하여 턴-오프된다. 이후, 상기 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 상기 제1 플로팅 방지 트랜지스터(NT16)는 하이상태로 출력되는 상기 인버터부(217)의 출력신호에 응답하여 턴-온된다. 턴-온된 상기 제1 플로팅 방지 트랜지스터(NT16)는 상기 (n-1)H 시간동안 로우상태로 유지되는 상기 현재단 게이트 전압을 상기 현재단 캐리노드(CN)로 출력한다. 따라서, 상기 제1 플로팅 방지 트랜지스터(NT16)는 상기 (n- 1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 상기 현재단 캐리노드(CN)의 전위를 오프전압(VSS) 레벨로 리셋시킨다.
도 2에 도시된 바와 같이, 상기 현재단 캐리노드(CN)는 다음단 스테이지의 제1 입력단자(IN1)에 연결된다. 따라서, 상기 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 상기 다음단 스테이지의 제1 입력단자(IN1)에는 오프전압(VSS) 레벨과 동일한 캐리전압이 인가된다. 그 결과, 상기 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 다음단 스테이지의 Q-노드(QN)의 전위는 상기 오프전압(VSS) 레벨로 유지될 수 있다. 즉, 상기 현재단 스테이지에 구비된 상기 제1 플로팅 방지 트랜지스터(NT16)는 다음단 스테이지의 Q-노드(QN)의 전위가 플로팅되는 것을 방지할 수 있다.
도 4는 제1 클럭의 하이 구간동안 Q-노드의 전위를 나타낸 도면이고, 도 5는 제2 클럭의 하이 구간동안 Q-노드의 전위를 나타낸 도면이다. 단, 도 4 및 도 5에서는 쉬프트 레지스터를 구성하는 다수의 스테이지 중 i번째 스테이지(여기서, i는 1보다 크고 n보다 작은 홀수임)의 내부 회로 중 일부분을 나타낸다.
도 4를 참조하면, i번째 게이트 전압(Gi)이 로우상태(오프전압(VSS)의 레벨)로 유지되는 (n-1)H 시간 중 제1 클럭(CKV)의 하이구간동안 Q-노드(QN)의 전위를 상기 오프전압(VSS) 레벨로 홀딩시키기 위해서 홀딩 트랜지스터(NT9) 및 제1 리플 방지 트랜지스터(NT6)이 턴-온된다.
구체적으로, 인버터부(217)는 상기 제1 클럭(CKV)에 응답하여 하이 상태의 출력신호를 출력하고, 상기 홀딩 트랜지스터(NT9)는 상기 인버터부(217)의 출력신 호에 응답하여 턴온되어 상기 오프전압(VSS)을 출력한다. 이때, 상기 제1 리플 방지 트랜지스터(NT6)는 상기 제1 클럭(CKV)에 응답하여 턴-온된 상태이므로, 상기 홀딩 트랜지스터(NT9)로부터 출력된 상기 오프전압(VSS)은 상기 제1 리플 방지 트랜지스터(NT6)를 통과하여 상기 Q-노드(QN)에 인가된다. 따라서, 상기 Q-노드(QN)의 전위는 상기 오프전압(VSS) 레벨로 유지되어, 상기 Q-노드(QN)에 연결된 풀업 트랜지스터(NT1) 및 캐리 트랜지스터(NT2)는 턴-오프된다. 그 결과, 상기 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 상기 i번째 게이트 전압(Gi) 및 i번째 캐리전압(Ci)이 리플되는 것을 방지할 수 있다.
또한, 상기 i번째 스테이지(SRCi)의 출력단자(OUT)에는 상기 홀딩 트랜지스터(NT9)로부터 출력된 상기 오프전압(VSS)이 출력됨으로써, 상기 i번째 게이트 전압(Gi)은 상기 오프전압(VSS) 레벨을 유지한다.
한편, 상기 제1 플로팅 방지 트랜지스터(NT16)는 상기 인버터부(217)로부터 출력된 출력신호에 응답하여 턴-온되어, 상기 i번째 스테이지(SRCi)의 캐리노드(SN)의 전위는 상기 오프전압(VSS) 레벨로 유지된다. 상기 오프전압(VSS) 레벨을 갖는 i번째 캐리전압(Ci)은 상기 i번째 스테이지(SRCi)로부터 출력되어 i+1 스테이지(미도시)의 제1 입력단자로 제공된다.
도 5를 참조하면, i번째 게이트 전압(Gi)이 로우상태(오프전압(VSS)의 레벨)로 유지되는 (n-1)H 시간 중 제2 클럭(CKVB)의 하이구간동안 Q-노드(QN)의 전위를 상기 오프전압(VSS) 레벨로 홀딩시키기 위해서 제2 리플 방지 트랜지스터(NT6)가 턴-온된다.
i번째 스테이지(SRCi)에 구비된 상기 제2 리플 방지 트랜지스터(NT7)의 입력전극은 i-1번째 스테이지(SRCi-1)의 캐리노드(CN)에 연결되고, 상기 i-1번째 스테이지(SRCi-1)의 캐리노드(CN)는 i-1번째 스테이지(SRCi-1)에 구비된 제1 플로팅 방지 트랜지스터(NT16)에 의해서 오프전압(VSS) 레벨로 유지된다(즉, i-1번째 게이트 전압(Gi-1)이 오프전압 레벨을 가지므로). 따라서, 상기 i번째 스테이지(SRCi)에 구비된 제2 리플 방지 트랜지스터(NT7)의 입력전극에는 상기 오프전압(VSS) 레벨을 갖는 i-1번째 캐리전압(Ci-1)이 인가된다. 상기 i-1번째 캐리전압(Ci-1)은 상기 제2 리플 방지 트랜지스터(NT7)를 통과하여 상기 i번째 스테이지(SRCi)의 Q-노드(QN)로 인가된다.
결과적으로, i번째 스테이지(SRCi)에서 상기 Q-노드(QN)의 전위는 상기 오프전압(VSS) 레벨로 유지되고, 상기 Q-노드(QN)에 연결된 풀업 트랜지스터(NT1) 및 캐리 트랜지스터(NT2)는 턴-오프된다. 이로써, 상기 (n-1)H 시간 중 상기 제2 클럭(CKVB)의 하이구간동안 상기 i번째 게이트 전압(Gi) 및 i번째 캐리전압(Ci)이 리플되는 것을 방지할 수 있다.
도 6은 본 발명의 다른 실시예에 따른 게이트 구동회로의 각 스테이지의 내부 회로도이다. 단, 도 6에 도시된 구성요소 중 도 3에 도시된 구성요소와 동일한 구성요소에 대해서는 동일한 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 6을 참조하면, 본 발명의 다른 실시예에 따른 게이트 구동회로의 각 스테이지는 풀업부(211), 캐리부(212), 풀다운부(213), 풀업 구동부(214), 리플 방지 부(215), 홀딩부(216), 인버터부(217), 리셋부(218), 제1 플로팅 방지부(219a) 및 제2 플로팅 방지부(219b)를 포함한다.
상기 제2 플로팅 방지부(219b)는 제1 클럭단자(CK1)에 연결된 제어전극, 전압입력단자(Vin)에 연결된 입력전극 및 제1 입력단자(IN1)에 연결된 출력전극으로 이루어진 제2 플로팅 방지 트랜지스터(NT17)를 포함한다.
상기 제2 플로팅 방지 트랜지스터(NT17)는 현재단 게이트 전압이 로우 상태로 유지되는 (n-1)H 시간 중 상기 제1 클럭단자(CK1)로 입력되는 제1 클럭(CKV, 도 2에 도시됨)의 하이구간동안 상기 제1 클럭(CKV)에 응답하여 턴-온된다. 따라서, 상기 제2 플로팅 방지 트랜지스터(NT17)는 상기 전압입력단자(Vin)로 공급된 오프전압(VSS)을 상기 제1 입력단자(IN1)로 제공한다. 여기서, 상기 제1 입력단자(IN1)는 이전단 스테이지의 캐리노드(CN)(즉, 캐리단자(CR))에 전기적으로 연결된다.
따라서, 상기 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 상기 제2 플로팅 방지 트랜지스터(NT17)는 상기 이전단 스테이지의 이전단 캐리노드(CN)에 상기 오프전압(VSS)을 인가하여 상기 이전단 캐리노드(CN)를 리셋시킨다. 결과적으로, 상기 제2 플로팅 방지 트랜지스터(NT17)는 상기 이전단 캐리노드(CN)의 플로팅을 방지할 수 있다.
도 7은 본 발명의 또 다른 실시예에 따른 게이트 구동회로의 각 스테이지의 내부 회로도이다. 단, 도 7에 도시된 구성요소 중 도 6에 도시된 구성요소와 동일한 구성요소에 대해서는 동일한 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 7을 참조하면, 본 발명의 다른 실시예에 따른 게이트 구동회로의 각 스테이지는 풀업부(211), 캐리부(212), 풀다운부(213), 풀업 구동부(214), 리플 방지부(215), 홀딩부(216), 인버터부(217), 리셋부(218), 제2 플로팅 방지부(219b) 및 제3 플로팅 방지부(219c)를 포함한다.
상기 제3 플로팅 방지부(219c)는 인버터부(217)의 출력단에 연결된 제어전극, 전압입력단자(Vin)에 연결된 입력전극 및 현재단 캐리노드(CN)에 연결된 출력전극으로 이루어진 제3 플로팅 방지 트랜지스터(NT18)를 포함한다. 상기 제3 플로팅 방지 트랜지스터(NT18)는 상기 인버터부(217)의 출력신호에 응답하여 온-오프된다.
구체적으로, 상기 제3 플로팅 방지 트랜지스터(NT18)는 1H 시간동안 로우상태로 출력되는 상기 인버터부(217)의 출력신호에 응답하여 턴-오프된다. 이후, (n-1)H 시간 중 제1 클럭(CKV)의 하이구간동안 상기 제3 플로팅 방지 트랜지스터(NT18)는 하이상태로 출력되는 상기 인버터부(217)의 출력신호에 응답하여 턴-온된다. 턴-온된 상기 제3 플로팅 방지 트랜지스터(NT18)는 상기 전압입력단자로 입력된 오프전압(VSS, 도 2에 도시됨)을 상기 현재단 캐리노드(CN)로 출력한다. 따라서, 상기 제3 플로팅 방지 트랜지스터(NT18)는 상기 (n-1)H 시간 중 상기 제1 클럭(CKV)의 하이구간동안 상기 현재단 캐리노드(CN)의 전위를 상기 오프전압(VSS) 레벨로 리셋시킬 수 있다.
이와 같은 게이트 구동회로 및 이를 갖는 표시장치에 따르면, 각 스테이지는 (n-1)H 시간동안 현재단 캐리노드의 전위를 오프전압으로 리셋시키는 플로팅 방지 트랜지스터를 구비한다.
따라서, 상기 (n-1)H 시간동안 다음단 스테이지의 Q-노드의 전위가 상기 오프전압으로 유지되어 다음단 스테이지로부터 출력되는 다음단 게이트 신호 및 다음단 캐리신호의 리플을 방지함으로써, 게이트 구동회로의 동작 특성을 개선할 수 있다. 특히, 고온 테스트 과정에서의 노이즈로 인한 구동불량을 방지할 수 있어 게이트 구동회로의 고온 신뢰성을 개선할 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (19)

  1. 종속적으로 연결된 n+1개의 스테이지(여기서, n은 2이상의 정수)로 이루어진 게이트 구동회로에서,
    각 스테이지는,
    1H 시간동안 현재단 게이트 신호를 제1 클럭으로 풀업시키는 풀업부;
    상기 1H 시간동안 현재단 캐리 신호를 상기 제1 클럭으로 풀업시키는 캐리부;
    다음단 스테이지들 중 어느 하나로부터 다음단 게이트 신호를 입력받아 상기 현재단 게이트 신호를 오프전압으로 방전시키는 풀다운부;
    상기 풀업부와 상기 캐리부의 제어단(이하, Q-노드)에 연결되고, 이전단 스테이지들 중 어느 하나로부터 이전단 캐리 신호를 입력받아 상기 풀업부와 상기 캐리부를 턴-온시키고, 상기 다음단 게이트 신호에 응답하여 상기 풀업부와 상기 캐리부를 턴-오프시키는 풀업 구동부;
    (n-1)H 시간 중 상기 제1 클럭의 하이구간동안 상기 제1 클럭에 응답하여 상기 출력 단자로부터 출력된 상기 현재단 게이트 신호를 상기 Q-노드로 제공하고, 상기 (n-1)H 시간 중 제2 클럭의 하이구간동안 상기 제2 클럭에 응답하여 이전단 캐리부의 출력단(이하, 이전단 캐리노드)으로부터 출력된 이전단 캐리 신호를 상기 Q-노드로 제공하여 상기 현재단 게이트 신호와 상기 현재단 캐리신호의 리플을 방지하는 리플 방지부; 및
    상기 (n-1)H 시간동안 상기 제1 클럭에 응답하여 상기 현재단 게이트 신호를 상기 캐리부의 출력단(이하, 현재단 캐리노드)로 제공하여 상기 현재단 캐리노드를 리셋시켜 다음단 스테이지의 Q-노드의 플로팅을 방지하는 제1 플로팅 방지부를 포함하는 것을 특징으로 하는 게이트 구동회로.
  2. 제1항에 있어서, 상기 각 스테이지는,
    상기 현재단 게이트 신호를 방전 상태로 유지시키는 홀딩부; 및
    상기 제1 클럭에 응답하여 상기 홀딩부 및 상기 제1 플로팅 방지부를 턴-온 또는 턴-오프시키는 인버터부를 더 포함하는 것을 특징으로하는 게이트 구동회로.
  3. 제2항에 있어서, 상기 제1 플로팅 방지부는 상기 인버터부의 출력단에 연결되는 제어전극, 상기 풀업부의 출력단에 연결된 입력전극 및 상기 현재단 캐리노드에 연결된 출력전극으로 이루어진 제1 플로팅 방지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동회로.
  4. 제2항에 있어서, 상기 제1 플로팅 방지부는 상기 인버터부의 출력단에 연결되는 제어전극, 외부로부터 상기 오프전압을 입력받는 전압입력단자에 연결된 입력전극 및 상기 현재단 캐리노드에 연결된 출력전극으로 이루어진 제2 플로팅 방지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동회로.
  5. 제2항에 있어서, 상기 홀딩부는 상기 인버터부의 출력단에 연결된 제어전극, 상기 오프전압이 인가되는 입력전극 및 상기 풀업부의 출력단에 연결된 출력전극으로 이루어진 홀딩 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동회로.
  6. 제1항에 있어서, 상기 제1 클럭에 응답하여 상기 이전단 캐리신호를 상기 오프전압으로 리셋시켜 상기 이전단 캐리노드의 플로팅을 방지하는 제2 플로팅 방지부를 더 포함하는 것을 특징으로 하는 게이트 구동회로.
  7. 제6항에 있어서, 상기 제2 플로팅 방지부는 상기 제1 클럭이 인가되는 제어전극, 상기 오프전압이 인가되는 입력전극 및 상기 이전단 캐리노드에 연결된 출력전극으로 이루어진 제3 플로팅 방지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동회로.
  8. 제1항에 있어서, 상기 리플 방지부는,
    상기 제1 클럭을 입력받는 제어전극, 상기 풀업부의 출력단에 연결된 입력전극 및 상기 Q-노드에 연결된 출력전극으로 이루어진 제1 리플 방지 트랜지스터;
    상기 제2 클럭을 입력받는 제어전극, 상기 이전단 캐리노드에 연결되어 상기 이전단 캐리신호를 입력받는 입력전극 및 상기 Q-노드에 전기적으로 연결된 출력전극으로 이루어진 제2 리플 방지 트랜지스터; 및
    상기 제2 클럭을 입력받는 제어전극, 상기 오프전압이 인가되는 입력전극 및 상기 풀업부의 출력전극에 연결된 출력전극으로 이루어진 제3 리플 방지 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동회로.
  9. 제1항에 있어서, 상기 풀업부는 상기 Q-노드에 연결된 제어전극, 상기 제1 클럭을 입력받는 입력전극 및 상기 현재단 게이트 신호를 출력하는 출력전극으로 이루어진 풀업 트랜지스터를 포함하고,
    상기 캐리부는 상기 Q-노드에 연결된 제어전극, 상기 제1 클럭을 입력받는 입력전극 및 상기 현재단 캐리신호를 출력하는 출력전극으로 이루어진 캐리 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동회로.
  10. 제9항에 있어서, 상기 풀업 구동부는,
    상기 이전단 캐리신호가 공통으로 제공되는 제어전극과 입력전극 및 상기 Q-노드에 연결된 출력전극으로 이루어진 버퍼 트랜지스터;
    상기 풀업 트랜지스터의 제어전극과 출력전극과의 사이에 연결된 제1 커패시터;
    상기 캐리 트랜지스터의 제어전극과 출력전극과의 사이에 연결된 제2 커패시터; 및
    상기 다음단 게이트 신호가 제공되는 제어전극, 상기 오프전압이 인가되는 입력전극 및 상기 버퍼 트랜지스터의 출력전극에 연결된 출력전극으로 이루어진 방전 트랜지스터를 포함하는 것을 특징으로 하는 게이트 구동회로.
  11. 제1항에 있어서, 상기 제1 및 제2 클럭은 서로 반전된 위상을 갖는 것을 특징으로 하는 게이트 구동회로.
  12. 게이트 신호와 데이터 신호에 응답하여 영상을 표시하는 표시부;
    상기 표시부에 상기 데이터 신호를 제공하는 데이터 구동회로; 및
    종속적으로 연결된 n+1개의 스테이지(여기서, n은 2이상의 정수)로 이루어져 상기 표시부에 상기 게이트 신호를 순차적으로 출력하는 게이트 구동회로를 포함하고,
    상기 게이트 구동회로의 각 스테이지는,
    1H 시간동안 현재단 게이트 신호를 제1 클럭으로 풀업시키는 풀업부;
    상기 1H 시간동안 현재단 캐리 신호를 상기 제1 클럭으로 풀업시키는 캐리부;
    다음단 스테이지들 중 어느 하나로부터 다음단 게이트 신호를 입력받아 상기 현재단 게이트 신호를 오프전압으로 방전시키는 풀다운부;
    상기 풀업부와 상기 캐리부의 제어단(이하, Q-노드)에 연결되고, 이전단 스테이지들 중 어느 하나로부터 이전단 캐리 신호를 입력받아 상기 풀업부와 상기 캐리부를 턴-온시키고, 상기 다음단 게이트 신호에 응답하여 상기 풀업부와 상기 캐리부를 턴-오프시키는 풀업 구동부;
    (n-1)H 시간 중 상기 제1 클럭의 하이구간동안 상기 제1 클럭에 응답 하여 상기 출력 단자로부터 출력된 상기 현재단 게이트 신호를 상기 Q-노드로 제공하고, (n-1)H 시간 중 제2 클럭의 하이구간동안 상기 제2 클럭에 응답하여 이전단 캐리부의 출력단(이하, 이전단 캐리노드)으로부터 출력된 이전단 캐리 신호를 상기 Q-노드로 제공하여 상기 현재단 게이트 신호 및 상기 현재단 캐리신호의 리플을 방지하는 리플 방지부; 및
    상기 (n-1)H 시간동안 상기 제1 클럭에 응답하여 상기 현재단 게이트 신호를 상기 캐리부의 출력단(이하, 현재단 캐리노드)로 제공하여 상기 현재단 캐리노드를 리셋시켜 다음단 스테이지의 Q-노드의 플로팅을 방지하는 제1 플로팅 방지부를 포함하는 것을 특징으로 하는 표시장치.
  13. 제12항에 있어서, 상기 각 스테이지는,
    상기 현재단 게이트 신호를 방전 상태로 유지시키는 홀딩부; 및
    상기 제1 클럭에 응답하여 상기 홀딩부 및 상기 제1 플로팅 방지부의 구동을 제어하는 인버터부를 더 포함하는 것을 특징으로하는 표시장치.
  14. 제13항에 있어서, 상기 제1 플로팅 방지부는 상기 인버터부의 출력단에 연결되는 제어전극, 상기 풀업부의 출력단에 연결된 입력전극 및 상기 현재단 캐리노드에 연결된 출력전극으로 이루어진 제1 플로팅 방지 트랜지스터를 포함하는 것을 특징으로 하는 표시장치.
  15. 제13항에 있어서, 상기 제1 플로팅 방지부는 상기 인버터부의 출력단에 연결되는 제어전극, 외부로부터 상기 오프전압을 입력받는 전압입력단자에 연결된 입력전극 및 상기 현재단 캐리노드에 연결된 출력전극으로 이루어진 제2 플로팅 방지 트랜지스터를 포함하는 것을 특징으로 하는 표시장치.
  16. 제12항에 있어서, 상기 제1 클럭에 응답하여 상기 이전단 캐리신호를 상기 오프전압으로 리셋시켜 상기 이전단 캐리노드의 플로팅을 방지하는 제2 플로팅 방지부를 더 포함하는 것을 특징으로 하는 표시장치.
  17. 제16항에 있어서, 상기 제2 플로팅 방지부는 상기 제1 클럭이 인가되는 제어전극, 상기 오프전압이 인가되는 입력전극 및 상기 이전단 캐리노드에 연결된 출력전극으로 이루어진 제3 플로팅 방지 트랜지스터를 포함하는 것을 특징으로 하는 표시장치.
  18. 제12항에 있어서, 상기 표시부는,
    상기 게이트 신호를 순차적으로 입력받는 다수의 게이트 라인, 상기 데이터 신호를 입력받는 다수의 데이터 라인, 상기 게이트 신호에 응답하여 상기 데이터 신호를 출력하는 박막 트랜지스터 및 상기 데이터 신호를 입력받는 화소전극이 구비된 어레이 기판;
    상기 어레이 기판과 대향하여 결합하고, 상기 화소전극과 마주하는 공통전극 이 구비된 대향기판; 및
    상기 어레이 기판과 상기 대향기판과의 사이에 구비되어, 상기 화소전극과 상기 공통전극에 의해서 광 투과도가 제어되는 액정층을 포함하는 것을 특징으로 하는 표시장치.
  19. 제18항에 있어서, 상기 게이트 구동회로는 상기 박막 트랜지스터와 동일한 박막 공정을 통해서 상기 어레이 기판 상에 형성되는 것을 특징으로 하는 표시장치.
KR1020060052610A 2006-06-12 2006-06-12 게이트 구동회로 및 이를 갖는 표시장치 KR101182770B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020060052610A KR101182770B1 (ko) 2006-06-12 2006-06-12 게이트 구동회로 및 이를 갖는 표시장치
US11/760,174 US8174478B2 (en) 2006-06-12 2007-06-08 Gate driving circuit and display apparatus having the same
CN200710108992XA CN101089939B (zh) 2006-06-12 2007-06-11 栅极驱动电路和具有该栅极驱动电路的显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060052610A KR101182770B1 (ko) 2006-06-12 2006-06-12 게이트 구동회로 및 이를 갖는 표시장치

Publications (2)

Publication Number Publication Date
KR20070118447A true KR20070118447A (ko) 2007-12-17
KR101182770B1 KR101182770B1 (ko) 2012-09-14

Family

ID=38943273

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060052610A KR101182770B1 (ko) 2006-06-12 2006-06-12 게이트 구동회로 및 이를 갖는 표시장치

Country Status (2)

Country Link
KR (1) KR101182770B1 (ko)
CN (1) CN101089939B (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110077108A (ko) * 2009-12-30 2011-07-07 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 표시장치
KR20110140009A (ko) * 2010-06-24 2011-12-30 삼성전자주식회사 표시장치의 구동회로
KR101448910B1 (ko) * 2008-01-25 2014-10-14 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치
US8947409B2 (en) 2009-12-14 2015-02-03 Samsung Display Co., Ltd. Display panel
KR101533743B1 (ko) * 2008-01-29 2015-07-06 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101727859B (zh) * 2008-10-15 2012-12-26 北京京东方光电科技有限公司 液晶显示器栅极驱动装置
KR101573460B1 (ko) 2009-04-30 2015-12-02 삼성디스플레이 주식회사 게이트 구동회로
KR101373979B1 (ko) * 2010-05-07 2014-03-14 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치
KR101170241B1 (ko) * 2010-06-03 2012-07-31 하이디스 테크놀로지 주식회사 Epd 및 디스플레이 장치의 구동회로
CN102629459A (zh) * 2011-10-26 2012-08-08 北京京东方光电科技有限公司 栅线驱动方法、移位寄存器及栅线驱动装置
JP6075922B2 (ja) * 2012-02-29 2017-02-08 株式会社半導体エネルギー研究所 表示装置
KR101994452B1 (ko) * 2012-10-29 2019-09-25 엘지디스플레이 주식회사 액정표시패널
CN103035218B (zh) * 2012-12-14 2016-02-03 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103021318B (zh) * 2012-12-14 2016-02-17 京东方科技集团股份有限公司 移位寄存器及其工作方法、栅极驱动装置、显示装置
KR102102902B1 (ko) * 2013-05-30 2020-04-21 엘지디스플레이 주식회사 쉬프트 레지스터
CN103310755B (zh) * 2013-07-03 2016-01-13 深圳市华星光电技术有限公司 阵列基板行驱动电路
JP6245422B2 (ja) * 2013-07-24 2017-12-13 Tianma Japan株式会社 走査回路、及び表示装置
KR102191977B1 (ko) * 2014-06-23 2020-12-18 엘지디스플레이 주식회사 스캔 구동부 및 이를 이용한 표시장치
CN104409056B (zh) * 2014-11-14 2017-01-11 深圳市华星光电技术有限公司 一种扫描驱动电路
CN105185339B (zh) 2015-10-08 2017-12-29 京东方科技集团股份有限公司 移位寄存器单元、栅线驱动装置以及驱动方法
CN105528985B (zh) * 2016-02-03 2019-08-30 京东方科技集团股份有限公司 移位寄存器单元、驱动方法和显示装置
KR102573847B1 (ko) * 2016-04-08 2023-09-04 삼성디스플레이 주식회사 게이트 구동 장치 및 이를 포함하는 표시 장치
CN106486047B (zh) * 2017-01-03 2019-12-10 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN106548744B (zh) * 2017-01-20 2019-11-01 京东方科技集团股份有限公司 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
CN109147635B (zh) * 2017-06-27 2021-04-16 上海天马有机发光显示技术有限公司 一种移位寄存器、其驱动方法及显示装置
CN108538238A (zh) * 2018-05-24 2018-09-14 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN109920379B (zh) 2018-10-25 2020-11-06 合肥鑫晟光电科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN110428862B (zh) * 2019-07-31 2021-03-12 厦门天马微电子有限公司 一种移位寄存电路及其驱动方法以及显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5325106A (en) * 1992-01-27 1994-06-28 Northrop Corporation Analog driver for scrollable spatial light modulator
JP3185778B2 (ja) * 1999-02-10 2001-07-11 日本電気株式会社 アクティブマトリクス型液晶表示装置、その製造方法及びその駆動方法
KR100878231B1 (ko) * 2002-02-08 2009-01-13 삼성전자주식회사 액정 표시 장치 및 그 구동 방법과 프레임 메모리
CN1272762C (zh) * 2002-06-17 2006-08-30 友达光电股份有限公司 液晶显示板驱动电路和方法及液晶显示器

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101448910B1 (ko) * 2008-01-25 2014-10-14 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치
KR101533743B1 (ko) * 2008-01-29 2015-07-06 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시장치
US8947409B2 (en) 2009-12-14 2015-02-03 Samsung Display Co., Ltd. Display panel
KR20110077108A (ko) * 2009-12-30 2011-07-07 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 표시장치
KR20110140009A (ko) * 2010-06-24 2011-12-30 삼성전자주식회사 표시장치의 구동회로

Also Published As

Publication number Publication date
CN101089939B (zh) 2011-09-14
KR101182770B1 (ko) 2012-09-14
CN101089939A (zh) 2007-12-19

Similar Documents

Publication Publication Date Title
KR101182770B1 (ko) 게이트 구동회로 및 이를 갖는 표시장치
KR101275248B1 (ko) 게이트 구동회로 및 이를 갖는 표시장치
KR101281498B1 (ko) 게이트 구동회로 및 이를 갖는 표시장치
KR101277152B1 (ko) 게이트 구동회로 및 이를 갖는 표시장치
KR101448910B1 (ko) 게이트 구동회로 및 이를 갖는 표시장치
KR101472513B1 (ko) 게이트 드라이버 및 이를 갖는 표시장치
KR101368822B1 (ko) 게이트 구동회로 및 이를 갖는 표시 장치
US8174478B2 (en) Gate driving circuit and display apparatus having the same
KR101256921B1 (ko) 게이트 구동유닛 및 이를 갖는 표시장치
KR101056369B1 (ko) 구동유닛 및 이를 갖는 표시장치
KR101533743B1 (ko) 게이트 구동회로 및 이를 갖는 표시장치
KR20100006063A (ko) 게이트 드라이버 및 이를 갖는 표시장치
KR101298094B1 (ko) 게이트 구동회로 및 이를 갖는 표시장치
EP2549465A1 (en) Scan signal line drive circuit and display device provided therewith
KR20080057601A (ko) 게이트 구동회로 및 이를 갖는 표시장치
KR20100083370A (ko) 게이트 구동회로 및 이를 갖는 표시장치
EP2341507A1 (en) Shift register circuit, display device and shift register circuit driving method
KR20070017600A (ko) 쉬프트 레지스터 및 이를 갖는 표시장치
KR20100077472A (ko) 게이트 구동회로 및 이를 구비한 표시 장치
KR20140094882A (ko) 게이트 구동부 및 이를 포함하는 표시 장치
KR20080000205A (ko) 게이트 구동회로 및 이를 포함하는 표시 장치
KR20100009906A (ko) 표시장치
KR20050121357A (ko) 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시 장치
KR20080056781A (ko) 게이트 구동 회로 및 그것을 사용하는 액정 표시 장치
KR20060091465A (ko) 게이트 구동회로 및 이를 갖는 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160831

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180829

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190822

Year of fee payment: 8