KR20070015827A - 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법 - Google Patents

데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법 Download PDF

Info

Publication number
KR20070015827A
KR20070015827A KR1020050070438A KR20050070438A KR20070015827A KR 20070015827 A KR20070015827 A KR 20070015827A KR 1020050070438 A KR1020050070438 A KR 1020050070438A KR 20050070438 A KR20050070438 A KR 20050070438A KR 20070015827 A KR20070015827 A KR 20070015827A
Authority
KR
South Korea
Prior art keywords
data
transistor
voltage
period
current
Prior art date
Application number
KR1020050070438A
Other languages
English (en)
Other versions
KR100754131B1 (ko
Inventor
정보용
류도형
김홍권
권오경
Original Assignee
한양대학교 산학협력단
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한양대학교 산학협력단, 삼성에스디아이 주식회사 filed Critical 한양대학교 산학협력단
Priority to KR1020050070438A priority Critical patent/KR100754131B1/ko
Priority to JP2006130865A priority patent/JP4611930B2/ja
Priority to US11/491,880 priority patent/US7893897B2/en
Priority to CNB2006101089978A priority patent/CN100492474C/zh
Priority to EP06254047A priority patent/EP1758086B1/en
Publication of KR20070015827A publication Critical patent/KR20070015827A/ko
Application granted granted Critical
Publication of KR100754131B1 publication Critical patent/KR100754131B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 균일한 휘도의 영상을 표시할 수 있도록 한 데이터 구동회로에 관한 것이다.
본 발명의 데이터 구동회로는 복수의 계조전압들을 생성하기 위한 감마 전압부와, 외부로부터 공급되는 k(k는 자연수)비트의 제 1데이터를 이용하여 상기 계조전압들 중 어느 하나의 계조전압을 데이터신호로 선택하기 위한 적어도 하나의 디지털-아날로그 변환기와, 상기 k비트의 제 1데이터를 이용하여 p(p는 자연수)비트의 제 2데이터를 생성하는 적어도 하나의 디코더와, 수평기간의 제 1기간 동안 화소로부터 소정의 전류를 공급받는 적어도 하나의 전류 싱크부와, 상기 소정의 전류에 대응하여 생성되는 보상전압 및 상기 제 2데이터를 이용하여 상기 데이터신호의 전압값을 제어하기 위한 적어도 하나의 전압 제어기와, 상기 수평기간 중 상기 제 1기간을 제외한 제 2기간 동안 상기 전압값이 제어된 상기 데이터신호를 상기 화소로 공급하기 위한 적어도 하나의 스위칭부를 구비한다.

Description

데이터 구동회로와 이를 이용한 유기 발광 표시장치 및 그의 구동방법{Data Driving Circuit and Driving Method of Organic Light Emitting Display Using the same}
도 1은 종래의 발광 표시장치를 나타내는 도면이다.
도 2는 본 발명의 실시예에 의한 발광 표시장치를 나타내는 도면이다.
도 3은 도 2에 도시된 화소의 일례를 나타내는 회로도이다.
도 4는 도 3에 도시된 화소의 구동방법을 나타내는 파형도이다.
도 5는 도 2에 도시된 화소의 다른례를 나타내는 회로도이다.
도 6은 도 2에 도시된 데이터 구동회로의 제 1실시예를 나타내는 블록도이다.
도 7은 도 2에 도시된 데이터 구동회로의 제 2실시예를 나타내는 블록도이다.
도 8은 도 6에 도시된 감마 전압부, 디지털-아날로그 변환기, 디코더, 전압 제어기, 스위칭부, 전류 싱크부 및 화소의 연결관계를 나타내는 도면이다.
도 9는 도 8에 도시된 제어신호의 구동파형을 나타내는 파형도이다.
도 10은 도 8에 도시된 스위칭부의 다른예를 나타내는 도면이다.
도 11은 도 6에 도시된 감마 전압부, 디지털-아날로그 변환기, 디코더, 전압 제어기, 스위칭부, 전류 싱크부 및 화소 연결관계의 다른예를 나타내는 도면이다.
<도면의 주요 부분에 대한 부호의 설명>
110 : 주사 구동부 120 : 데이터 구동부
130 : 화소부 140 : 화소
142 : 화소회로 150 : 타이밍 제어부
200 : 데이터 구동회로 210 : 쉬프트 레지스터부
220 : 샘플링 래치부 230 : 홀딩 래치부
240 : 디코더부 250 : 디지털-아날로그 변환부
260 : 전압 제어부 270 : 버퍼부
280 : 전류 공급부 290 : 선택부
300 : 감마 전압부 310 : 레벨 쉬프터부
본 발명은 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및 그의 구동방법에 관한 것으로, 특히 균일한 휘도의 영상을 표시할 수 있도록 한 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및 그의 구동방법에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시패널(Plasma Display Panel) 및 유기 발광 표시장치(Organic Light Emitting Display) 등이 있다.
평판 표시장치 중 유기 발광 표시장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드(Organic Light Emitting Diode)를 이용하여 영상을 표시한다. 이러한, 유기 발광 표시장치는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되는 장점이 있다.
도 1은 종래의 유기 발광 표시장치를 나타내는 도면이다.
도 1을 참조하면, 종래의 유기 발광 표시장치는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)과 접속된 복수의 화소들(40)을 포함하는 화소부(30)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사 구동부(10)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 데이터 구동부(20)와, 주사 구동부(10) 및 데이터 구동부(20)를 제어하기 위한 타이밍 제어부(50)를 구비한다.
타이밍 제어부(50)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 구동제어신호(DCS) 및 주사 구동제어신호(SCS)를 생성한다. 타이밍 제어부(50)에서 생성된 데이터 구동제어신호(DCS)는 데이터 구동부(20)로 공급되고, 주사 구동제어신호(SCS)는 주사 구동부(10)로 공급된다. 그리고, 타이밍 제어부(50)는 외부로부 터 공급되는 데이터(Data)를 데이터 구동부(20)로 공급한다.
주사 구동부(10)는 타이밍 제어부(50)로부터 주사 구동제어신호(SCS)를 공급받는다. 주사 구동제어신호(SCS)를 공급받은 주사 구동부(10)는 주사신호를 생성하고, 생성된 주사신호를 주사선들(S1 내지 Sn)로 순차적으로 공급한다.
데이터 구동부(20)는 타이밍 제어부(50)로부터 데이터 구동제어신호(DCS)를 공급받는다. 데이터 구동제어신호(DCS)를 공급받은 데이터 구동부(20)는 데이터신호들을 생성하고, 생성된 데이터신호들을 주사신호와 동기되도록 데이터선들(D1 내지 Dm)로 공급한다.
화소부(30)는 외부로부터 제 1전원(ELVDD) 및 제 2전원(ELVSS)을 공급받아 각각의 화소들(40)로 공급한다. 제 1전원(ELVDD) 및 제 2전원(ELVSS)을 공급받은 화소들(40) 각각은 데이터신호에 대응하여 제 1전원(ELVDD)으로부터 유기 발광 다이오드(도시되지 않음)를 경유하여 제 2전원(ELVSS)으로 흐르는 전류를 제어함으로써 데이터신호에 대응되는 빛을 생성한다.
즉, 종래의 유기 발광 표시장치에서 화소들(40) 각각은 데이터신호에 대응되어 소정 휘도의 빛을 생성한다. 하지만, 종래에는 화소들(40) 각각에 포함되는 트랜지스터들의 문턱전압 불균일 및 전자 이동도(electron mobility)의 편차에 의하여 원하는 휘도의 영상을 표시하지 못하는 문제점이 있다. 실제로, 화소들(40) 각각에 포함되는 트랜지스터들의 문턱전압은 화소들(40)에 포함되는 화소회로의 구조를 제어함으로써 어느 정도 보상할 수 있으나, 전자 이동도의 편차는 보상되지 못한다. 따라서, 전자 이동도의 편차와 무관하게 균일한 화상을 표시할 수 있는 유 기 발광 표시장치가 요구되고 있다.
따라서, 본 발명의 목적은 균일한 휘도의 영상을 표시할 수 있도록 한 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및 그의 구동방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명의 제 1측면은 복수의 계조전압들을 생성하기 위한 감마 전압부와, 외부로부터 공급되는 k(k는 자연수)비트의 제 1데이터를 이용하여 상기 계조전압들 중 어느 하나의 계조전압을 데이터신호로 선택하기 위한 적어도 하나의 디지털-아날로그 변환기와, 상기 k비트의 제 1데이터를 이용하여 p(p는 자연수)비트의 제 2데이터를 생성하는 적어도 하나의 디코더와, 수평기간의 제 1기간 동안 화소로부터 소정의 전류를 공급받는 적어도 하나의 전류 싱크부와, 상기 소정의 전류에 대응하여 생성되는 보상전압 및 상기 제 2데이터를 이용하여 상기 데이터신호의 전압값을 제어하기 위한 적어도 하나의 전압 제어기와, 상기 수평기간 중 상기 제 1기간을 제외한 제 2기간 동안 상기 전압값이 제어된 상기 데이터신호를 상기 화소로 공급하기 위한 적어도 하나의 스위칭부를 구비하는 데이터 구동회로를 제공한다.
바람직하게, 상기 디지털-아날로그 변환기와 상기 스위칭부 사이에 설치되어 상기 제 1기간 중 일부기간 동안 턴-온되어 상기 데이터신호를 상기 스위칭부로 전달하기 위한 제 1트랜지스터와, 상기 제 1트랜지스터와 상기 스위칭부 사이에 접속되는 제 1버퍼를 더 구비한다. 상기 디코더는 상기 제 1데이터를 이진수의 가중치(Binary Weighted)를 갖도록 변경하여 상기 제 2데이터를 생성한다. 상기 전압 제어기는 상기 제 1트랜지스터와 상기 제 1버퍼 사이의 라인에 일측단자가 접속되는 p개의 커패시터들과, 상기 커패시터들 각각의 다른측단자와 상기 제 2버퍼 사이에 접속되는 제 2트랜지스터들과, 상기 커패시터들 각각의 다른측단자와 상기 전류 싱크부 사이에 접속되며 상기 제 2트랜지스터들과 다른 도전형으로 설정되는 제 3트랜지스터들을 구비한다.
본 발명의 제 2측면은 주사선들, 데이터선들 및 발광 제어선들과 접속되도록 위치되는 복수의 화소를 포함하는 화소부와; 상기 주사선들로 주사신호를 순차적으로 공급하며, 상기 발광 제어선들로 발광 제어신호를 순차적으로 공급하기 위한 주사 구동부와; 각 수평기간의 제 1기간 동안 상기 주사신호에 의하여 선택된 화소들로부터 소정의 전류를 공급받고, 상기 소정의 전류에 대응하여 생성되는 보상전압과 외부로부터 공급되는 제 1데이터의 가중치를 변경하여 생성되는 제 2데이터를 이용하여 데이터신호의 전압값을 제어하며, 상기 전압값이 제어된 데이터신호를 상기 수평기간 중 제 1기간을 제외한 제 2기간 동안 상기 데이터선들로 공급하기 위한 데이터 구동부를 구비하는 유기 발광 표시장치를 제공한다.
바람직하게, 상기 데이터 구동부는 적어도 하나의 데이터 구동회로를 구비하며 상기 데이터 구동회로 각각은 복수의 계조전압들을 생성하기 위한 감마 전압부 와, k(k는 자연수)비트의 상기 제 1데이터를 이용하여 상기 계조전압들 중 어느 하나의 계조전압을 상기 데이터신호로 선택하기 위한 적어도 하나의 디지털-아날로그 변환기와, 상기 제 1데이터를 이용하여 p(p는 자연수)비트의 상기 제 2데이터를 생성하는 적어도 하나의 디코더와, 상기 제 1기간 동안 화소로부터 상기 소정의 전류를 공급받는 적어도 하나의 전류 싱크부와, 상기 보상전압 및 상기 제 2데이터를 이용하여 상기 데이터신호의 전압값을 제어하기 위한 적어도 하나의 전압 제어기와, 상기 제 2기간 동안 상기 전압값이 제어된 상기 데이터신호를 상기 화소로 공급하기 위한 적어도 하나의 스위칭부를 구비한다.
본 발명의 제 3측면은 외부로부터 공급되는 k비트의 제 1데이터에 대응하여 복수의 계조전압들 중 어느 하나의 계조전압을 데이터신호로 선택하는 제 1단계와, 상기 제 1데이터가 이진수의 가중치를 갖도록 변경하여 p(p는 자연수)비트의 제 2데이터를 생성하는 제 2단계와, 수평기간의 제 1기간 동안 주사신호에 의하여 선택된 화소로부터 소정의 전류를 공급받는 제 3단계와, 상기 전류가 공급될 때 생성되는 보상전압과 상기 제 2데이터를 이용하여 상기 데이터신호의 전압값을 제어하는 제 4단계와, 상기 제 4단계에서 전압값이 제어된 데이터신호를 상기 수평기간 중 제 1기간을 제외한 제 2기간 동안 상기 화소로 공급하는 제 5단계를 포함하는 유기 발광 표시장치의 구동방법을 제공한다.
바람직하게, 상기 소정의 전류의 전류값은 상기 화소가 최대 휘도로 발광될 때 흐르는 전류와 동일하게 설정된다. 상기 제 1단계에서 상기 계조전압들은 기준전원과 제 1전원의 전압값을 분압하여 생성된다. 상기 제 4단계는 상기 제 1기간 동안 복수의 커패시터들의 일측단자로 상기 제 1전원의 전압값을 공급하는 단계와, 상기 제 2기간 동안 상기 제 2데이터의 비트값에 대응하여 상기 복수의 커패시터들의 일측단자로 상기 보상전압의 공급여부를 제어하여 상기 데이터신호의 전압값을 제어하는 단계를 포함한다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 바람직한 실시 예를 첨부된 도 2 내지 도 11을 참조하여 상세히 설명하면 다음과 같다.
도 2는 본 발명의 실시예에 의한 유기 발광 표시장치를 나타내는 도면이다.
도 2를 참조하면, 본 발명의 실시예에 의한 유기 발광 표시장치는 주사선들(S1 내지 Sn), 발광 제어선들(E1 내지 En) 및 데이터선들(D1 내지 Dm)과 접속되는 복수의 화소들(140)을 포함하는 화소부(130)와, 주사선들(S1 내지 Sn) 및 발광 제어선들(E1 내지 En)을 구동하기 위한 주사 구동부(110)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 데이터 구동부(120)와, 주사 구동부(110) 및 데이터 구동부(120)를 제어하기 위한 타이밍 제어부(150)를 구비한다.
화소부(130)는 주사선들(S1 내지 Sn), 발광 제어선들(E1 내지 En) 및 데이터선들(D1 내지 Dm)에 의하여 구획된 영역에 형성되는 화소들(140)을 구비한다. 화소들(140)은 외부로부터 제 1전원(ELVDD), 제 2전원(ELVSS) 및 기준전원(Vref)을 공급받는다. 기준전원(Vref)을 공급받은 화소들(140) 각각은 기준전원(Vref)과 제 1전원(ELVDD)의 차값을 이용하여 제 1전원(ELVDD)의 전압강하를 보상한다. 그리고, 화소들(140) 각각은 데이터신호에 대응하여 제 1전원(ELVDD)으로부터 유기 발광 다이오드(미도시)를 경유하여 제 2전원(ELVSS)으로 소정의 전류를 공급한다. 이를 위하여, 화소들(140) 각각은 도 3 또는 도 5와 같이 구성될 수 있다. 도 3 또는 도 5에 도시된 화소(140)의 상세한 구조는 후술하기로 한다.
타이밍 제어부(150)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 구동제어신호(DCS) 및 주사 구동제어신호(SCS)를 생성한다. 타이밍 제어부(150)에서 생성된 데이터 구동제어신호(DCS)는 데이터 구동부(120)로 공급되고, 주사 구동제어신호(SCS)는 주사 구동부(110)로 공급된다. 그리고, 타이밍 제어부(150)는 외부로부터 공급되는 제 1데이터(Data1)를 데이터 구동부(120)로 공급한다.
주사 구동부(110)는 주사 구동제어신호(SCS)를 공급받는다. 주사 구동제어신호(SCS)를 공급받은 주사 구동부(110)는 주사선들(S1 내지 Sn)로 주사신호를 순차적으로 공급한다. 그리고, 주사 구동제어신호(SCS)를 공급받은 주사 구동부(110)는 발광 제어선들(E1 내지 En)로 발광 제어신호를 순차적으로 공급한다. 여기서, 발광 제어신호는 2개의 주사신호와 중첩되도록 공급된다. 이를 위하여, 발광 제어신호의 폭은 주사신호의 폭과 같거나 넓게 설정된다.
데이터 구동부(120)는 타이밍 제어부(150)로부터 데이터 구동제어신호(DCS)를 공급받는다. 데이터 구동제어신호(DCS)를 공급받은 데이터 구동부(120)는 데이터신호를 생성하고, 생성된 데이터신호를 데이터선들(D1 내지 Dm)로 공급한다. 여 기서, 데이터 구동부(120)는 1수평기간(1H)중 제 1기간 동안 데이터선들(D1 내지 Dm)로 소정의 전류를 공급하고, 1수평기간(1H)중 제 1기간을 제외한 제 2기간 동안 데이터선들(D1 내지 Dm)로 소정의 전압을 공급한다. 이를 위해, 데이터 구동부(120)는 적어도 하나의 데이터 구동회로(200)를 구비한다. 이후, 설명의 편의성을 위하여 제 2기간 동안 데이터선들(D1 내지 Dm)로 공급되는 전압을 데이터신호라 하기로 한다.
도 3은 도 2에 도시된 화소의 일례를 나타내는 도면이다. 도 3에서는 설명의 편의성을 위하여 제 m데이터선(Dm), 제 n-1 및 제 n주사선(Sn-1, Sn) 및 제 n발광 제어선(En)과 접속된 화소를 도시하기로 한다.
도 3을 참조하면, 본 발명의 화소(140)는 유기 발광 다이오드(OLED), 유기 발광 다이오드(OLED)로 전류를 공급하기 위한 화소회로(142)를 구비한다.
유기 발광 다이오드(OLED)는 화소회로(142)로부터 공급되는 전류에 대응하여 소정 색의 빛을 생성한다.
화소회로(142)는 제 n-1주사선(Sn-1)(이전 주사선)으로 주사신호가 공급될 때 제 1전원(ELVDD)의 전압강하와 제 4트랜지스터(M4)의 문턱전압을 보상하고, 제 n주사선(Sn)(현재 주사선)으로 주사신호가 공급될 때 데이터신호에 대응되는 전압을 충전한다. 이를 위해, 화소회로(142)는 제 1 내지 제 6트랜지스터(M1 내지 M6)와, 제 1커패시터(C1) 및 제 2커패시터(C2)를 구비한다.
제 1트랜지스터(M1)의 제 1전극은 데이터선(Dm)에 접속되고, 제 2전극은 제 1노드(N1)에 접속된다. 그리고, 제 1트랜지스터(M1)의 게이트전극은 제 n주사선(Sn)에 접속된다. 이와 같은 제 1트랜지스터(M1)는 제 n주사선(Sn)으로 주사신호가 공급될 때 턴-온되어 데이터선(Dm)과 제 1노드(N1)를 전기적으로 접속시킨다.
제 2트랜지스터(M2)의 제 1전극은 데이터선(Dm)에 접속되고, 제 2전극은 제 4트랜지스터(M4)의 제 2전극에 접속된다. 그리고, 제 2트랜지스터(M2)의 게이트전극은 제 n주사선(Sn)에 접속된다. 이와 같은 제 2트랜지스터(M2)는 제 n주사선(Sn)으로 주사신호가 공급될 때 턴-온되어 데이터선(Dm)과 제 4트랜지스터(M4)의 제 2전극을 전기적으로 접속시킨다.
제 3트랜지스터(M3)의 제 1전극은 기준전원(Vref)에 접속되고, 제 2전극은 제 1노드(N1)에 접속된다. 그리고, 제 3트랜지스터(M3)의 게이트전극은 제 n-1주사선(Sn-1)에 접속된다. 이와 같은 제 3트랜지스터(M3)는 제 n-1주사선(Sn-1)으로 주사신호가 공급될 때 턴-온되어 기준전원(Vref)과 제 1노드(N1)를 전기적으로 접속시킨다.
제 4트랜지스터(M4)의 제 1전극은 제 1전원(ELVDD)에 접속되고, 제 2전극은 제 6트랜지스터(M6)의 제 1전극에 접속된다. 그리고, 제 4트랜지스터(M4)의 게이트전극은 제 2노드(N2)에 접속된다. 이와 같은 제 4트랜지스터(M4)는 제 2노드(N2)에 인가되는 전압, 즉 제 1커패시터(C1) 및 제 2커패시터(C2)에 충전된 전압에 대응되는 전류를 제 6트랜지스터(M6)의 제 1전극으로 공급한다.
제 5트랜지스터(M5)의 제 2전극은 제 2노드(N2)에 접속되고, 제 1전극은 제 4트랜지스터(M4)의 제 2전극에 접속된다. 그리고, 제 5트랜지스터(M5)의 게이트전 극은 제 n-1주사선(Sn-1)에 접속된다. 이와 같은 제 5트랜지스터(M5)는 제 n-1주사선(Sn-1)으로 주사신호가 공급될 때 턴-온되어 제 4트랜지스터(M4)를 다이오드 형태로 접속시킨다.
제 6트랜지스터(M6)의 제 1전극은 제 4트랜지스터(M4)의 제 2전극에 접속되고, 제 2전극은 유기 발광 다이오드(OLED)의 애노드전극에 접속된다. 그리고, 제 6트랜지스터(M6)의 게이트전극은 제 n발광 제어선(En)에 접속된다. 이와 같은 제 6트랜지스터(M6)는 제 n발광 제어선(En)으로 발광 제어신호가 공급될 때 턴-오프되고, 발광 제어신호가 공급되지 않을 때 턴-온된다. 여기서, 제 n발광 제어선(En)으로 공급되는 발광 제어신호는 제 n-1주사선(Sn-1) 및 제 n주사선(Sn)으로 공급되는 주사신호와 중첩되게 공급된다. 따라서, 제 6트랜지스터(M6)는 제 n-1주사선(Sn-1) 및 제 n주사선(Sn)으로 주사신호가 공급되어 제 1커패시터(C1) 및 제 2커패시터(C2)에 소정의 전압이 충전될 때 턴-오프되고, 그 외의 경우에 턴-온되어 제 4트랜지스터(M4)와 유기 발광 다이오드(OLED)를 전기적으로 접속시킨다. 한편, 도 3에서는 설명의 편의성을 위하여 트랜지스터들(M1 내지 M6)을 피모스(PMOS) 타입으로 도시하였지만, 본 발명이 이에 한정되는 것은 아니다.
그리고, 도 3에 도시된 화소에서 기준전원(Vref)은 유기 발광 다이오드(OLED)로 전류를 공급하지 않는다. 즉, 기준전원(Vref)은 화소들(140)로 전류를 공급하지 않기 때문에 전압강하가 발생되지 않고, 이에 따라 화소들(140)의 위치와 무관하게 동일한 전압값을 유지할 수 있다. 여기서, 기준전원(Vref)의 전압값은 제 1전원(ELVDD)과 동일하게 설정되거나, 상이하게 설정될 수 있다.
도 4는 도 3에 도시된 화소의 구동방법을 나타내는 파형도이다. 도 4에서 1수평기간(1H)은 제 1기간 및 제 2기간으로 나누어 구동된다. 제 1기간 동안 데이터선들(D1 내지 Dm)에는 소정의 전류(PC : Predetermined Current)가 흐르고, 제 2기간 동안 데이터신호(DS)가 공급된다. 실제로, 제 1기간 동안에는 화소(140)로부터 데이터 구동회로(200)로 소정의 전류(PC)가 공급된다.(Current Sink) 그리고, 제 2기간 동안에는 데이터 구동회로(200)로부터 화소(140)로 데이터신호(DS)가 공급된다.
도 3 및 도 4를 결부하여 동작과정을 상세히 설명하면, 먼저 제 n-1주사선(Sn-1)으로 주사신호가 공급된다. 제 n-1주사선(Sn-1)으로 주사신호가 공급되면 제 3트랜지스터(M3) 및 제 5트랜지스터(M5)가 턴-온된다. 제 5트랜지스터(M5)가 턴-온되면 제 4트랜지스터(M4)가 다이오드 형태로 접속된다. 제 4트랜지스터(M4)가 다이오드 형태로 접속되면 제 2노드(N2)에는 제 1전원(ELVDD)에서 제 4트랜지스터(M4)의 문턱전압을 감한 전압값이 인가된다.
그리고, 제 3트랜지스터(M3)가 턴-온되면 기준전원(Vref)의 전압이 제 1노드(N1)로 인가된다. 이때, 제 2커패시터(C2)는 제 1노드(N1)와 제 2노드(N2)의 차에 대응되는 전압을 충전한다. 이 경우, 기준전원(Vref)과 제 1전원(ELVDD)의 전압값이 동일하다고 가정하면 제 2커패시터(C2)에는 제 4트랜지스터(M4)의 문턱전압에 대응되는 전압이 충전된다. 그리고, 제 1전원(ELVDD)에서 소정의 전압강하가 발생된다면 제 2커패시터(C2)에는 제 4트랜지스터(M4)의 문턱전압 및 제 1전원(ELVDD) 의 전압강하 전압이 충전된다. 즉, 본 발명에서는 제 n-1주사선(Sn-1)으로 주사신호가 공급되는 기간 동안 제 1전원(ELVDD)의 전압강하 전압 및 제 4트랜지스터(M4)의 문턱전압이 제 2커패시터(C2)에 충전되고, 이에 따라 제 1전원(ELVDD)의 전압강하를 보상할 수 있다.
제 2커패시터(C2)에 소정의 전압이 충전된 후 제 n주사선(Sn)으로 주사신호가 공급된다. 제 n주사선(Sn)으로 주사신호가 공급되면 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)가 턴-온된다. 제 2트랜지스터(M2)가 턴-온되면 1수평기간의 제 1기간 동안 소정의 전류(PC)가 화소(140)로부터 데이터선(Dm)을 경유하여 데이터 구동회로(200)로 공급된다. 실제로, 소정의 전류(PC)는 제 1전원(ELVDD), 제 4트랜지스터(M4), 제 2트랜지스터(M2) 및 데이터선(Dm)을 경유하여 데이터 구동회로(200)로 공급된다.
데이터 구동회로(200)는 소정의 전류(PC)가 싱크될 때 발생되는 소정의 전압값(이후 "보상전압"이라 함)을 이용하여 데이터신호(DS)의 신호의 전압을 재설정하고, 재설정된 데이터신호(DS)의 전압을 수평기간의 제 2기간 동안 제 1트랜지스터(M1)를 경유하여 제 1노드(N1)로 공급한다. 그러면, 제 1커패시터(C1)에는 데이터신호(DS)와 제 1전원(ELVDD)의 차값에 대응하는 전압이 충전된다. 이때, 제 2노드(N2)는 플로팅상태로 설정되기 때문에 제 2커패시터(C2)는 이전에 충전된 전압을 유지한다.
즉, 본 발명에서는 이전 주사선으로 주사신호가 공급되는 기간 동안 제 2커패시터(C2)에 제 4트랜지스터(M4)의 문턱전압 및 제 1전원(ELVDD)의 전압강하에 대 응하는 전압을 충전함으로써 제 1전원(ELVDD)의 전압강하 및 제 4트랜지스터(M4)의 문턱전압을 보상할 수 있다. 그리고, 본 발명에서는 현재 주사선으로 주사신호가 공급되는 기간 동안 화소(140)에 포함된 트랜지스터들의 이동도 등이 보상되도록 데이터신호(DS)의 전압값을 재설정하고, 전압값이 재설정된 데이터신호(DS)를 화소(140)로 공급한다. 따라서, 본 발명에서는 트랜지스터의 문턱전압, 이동도 등의 불균일 등을 보상하여 균일한 화상을 표시할 수 있다.
도 5는 도 2에 도시된 화소의 다른례를 나타내는 도면이다. 도 5는 제 1커패시터(C1)가 제 2노드(N2)와 제 1전원(ELVDD) 사이에 설치되는 것을 제외하고는 도 3과 동일한 구성으로 설정된다.
도 4 및 도 5를 참조하여 동작과정을 상세히 설명하면, 먼저 제 n-1주사선(Sn-1)으로 주사신호가 공급된다. 제 n-1주사선(Sn-1)으로 주사신호가 공급되면 제 3트랜지스터(M3) 및 제 5트랜지터(M5)가 턴-온된다. 제 5트랜지스터(M5)가 턴-온되면 제 4트랜지스터(M4)가 다이오드 형태로 접속된다. 제 4트랜지스터(M4)가 다이오드 형태로 접속되면 제 2노드(N2)에는 제 1전원(ELVDD)에서 제 4트랜지스터(M4)의 문턱전압을 감한 전압값이 인가된다. 따라서, 제 1커패시터(C1)에는 제 4트랜지스터(M4)의 문턱전압에 대응되는 전압이 충전된다.
그리고, 제 3트랜지스터(M3)가 턴-온되면 기준전원(Vref)의 전압이 제 1노드(N1)로 인가된다. 그러면, 제 2커패시터(C2)에는 제 1노드(N1)와 제 2노드(N2)의 차에 대응되는 전압이 충전된다. 여기서, 제 n-1주사선(Sn-1)으로 주사신호가 공 급되는 기간 동안 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)가 턴-오프되기 때문에 데이터신호(DS)는 화소(140)로 공급되지 않는다.
이후, 제 n주사선(Sn)으로 주사신호가 공급되어 제 1트랜지스터(M1) 및 제 2트랜지스터(M2)가 턴-온된다. 제 2트랜지스터(M2)가 턴-온되면 1수평기간의 제 1기간 동안 소정의 전류(PC)가 화소(140)로부터 데이터선(Dm)을 경유하여 데이터 구동회로(200)로 공급된다. 실제로, 소정의 전류(PC)는 제 1전원(ELVDD), 제 4트랜지스터(M4), 제 2트랜지스터(M2) 및 데이터선(Dm)을 경유하여 데이터 구동회로(200)로 공급된다.
데이터 구동회로(200)는 소정의 전류(PC)가 싱크될 때 발생되는 보상전압을 이용하여 데이터신호(DS)의 전압을 재설정하고, 전압이 재설정된 데이터신호(DS)를 수평기간의 제 2기간 동안 제 1트랜지스터(M1)를 경유하여 제 1노드(N1)로 공급한다. 그러면, 제 1커패시터(C1) 및 제 2커패시터(C2)에는 데이터신호(DS)에 대응하여 소정의 전압이 충전된다.
실제로, 데이터신호(DS)가 공급되면 제 1노드(N1)의 전압이 하강된다. 제 2노드(N2)가 플로팅되어 있기 때문에 제 1노드(N1)의 전압 하강량에 대응되어 제 2노드(N2)의 전압값도 하강된다. 이 경우, 제 2노드(N2)에서 하강되는 전압값은 제 1커패시터(C1) 및 제 2커패시터(C2)의 용량에 의해서 결정된다.
제 2노드(N2)의 전압이 하강되면 제 1커패시터(C1)에는 제 2노드(N2)의 전압값에 대응하여 소정의 전압이 충전된다. 여기서, 제 1노드(N1)의 하강 전압은 데이터신호(DS)에 의하여 결정되고, 이에 따라 제 1커패시터(C1)에 충전되는 전압도 데이터신호(DS)에 의하여 결정된다. 그리고, 본 발명에서는 화소(140)에 포함된 트랜지스터들의 이동도 등이 보상되도록 데이터신호(DS)의 전압을 재설정하기 때문에 트랜지스터의 이동도 등의 불균일 등을 보상하여 균일한 화상을 표시할 수 있다.
도 6은 도 2에 도시된 데이터 구동회로의 일례를 나타내는 블록도이다. 도 6에서는 설명의 편의성을 위하여 데이터 구동회로(200)가 j(j는 2이상의 자연수)개의 채널을 갖는다고 가정하기로 한다.
도 6을 참조하면, 본 발명의 데이터 구동회로(200)는 쉬프트 레지스터부(210), 샘플링 래치부(220), 홀딩 래치부(230), 디코더부(240), 디지털-아날로그 변환부(이하 "DAC부"라 함)(250), 전압 제어부(260), 제 1버퍼부(270), 전류 공급부(280), 선택부(290) 및 감마 전압부(300)를 구비한다.
쉬프트 레지스터부(210)는 타이밍 제어부(150)로부터 소스 쉬프트 클럭(SSC) 및 소스 스타트 펄스(SSP)를 공급받는다. 타이밍 제어부(150)로부터 소스 쉬프트 클럭(SSC) 및 소스 스타트 펄스(SSP)를 공급받은 쉬프트 레지스터부(210)는 소스 쉬프트 클럭(SSC)의 1주기 마다 소스 스타트 펄스(SSP)를 쉬프트 시키면서 순차적으로 j개의 샘플링 신호를 생성한다. 이를 위해, 쉬프트 레지스터부(210)는 j개의 쉬프트 레지스터(2101 내지 210j)를 구비한다.
샘플링 래치부(220)는 쉬프트 레지스터부(210)로부터 순차적으로 공급되는 샘플링신호에 응답하여 제 1데이터(Data1)를 순차적으로 저장한다. 여기서, 샘플링 래치부(220)는 j개의 제 1데이터(Data1)를 저장하기 위하여 j개의 샘플링 래치 (2201 내지 220j)를 구비한다. 그리고, 각각의 샘플링 래치들(2201 내지 220j)은 제 1데이터(Data1)의 비트수에 대응되는 크기를 갖는다. 예를 들어, 제 1데이터(Data1)들이 k(k는 자연수)비트로 구성되는 경우 샘플링 래치(2201 내지 220j) 각각은 k비트의 크기로 설정된다.
홀딩 래치부(230)는 소스 출력 인에이블(SOE) 신호가 입력될 때 샘플링 래치부(220)로부터 제 1데이터(Data1)들을 입력받아 저장한다. 그리고, 홀딩 래치부(230)는 소스 출력 인에이블(SOE)가 입력될 때 자신에게 저장된 제 1데이터(Data1)들을 DAC부(250) 및 디코더부(240)로 공급한다. 여기서, 홀딩 래치부(230)는 j개의 제 1데이터(Data)를 저장하기 위하여 j개의 홀딩 래치(2301 내지 230j)를 구비한다. 그리고, 각각의 홀딩 래치들(2301 내지 230j)은 제 1데이터(Data)의 비트수에 대응되는 크기를 갖는다. 예를 들어, 홀딩 래치들(2301 내지 230j) 각각은 제 1데이터(Data)들이 저장될 수 있도록 k비트로 설정된다.
디코더부(240)는 j개의 디코더(2401 내지 240j)를 구비한다. 각각의 디코더(2401 내지 240j)는 자신에게 공급되는 k비트의 제 1데이터(Data)를 p(p는 자연수)비트의 제 2데이터(Data2)로 변환한다. 여기서, 디코더(2401 내지 240j) 이진수의 가중치(Binary Weighted)를 갖도록 p비트의 제 2데이터(Data2)를 생성한다.
이를 상세히 설명하면, 외부로부터 공급되는 제 1데이터(Data1)는 감마 전압부(300)로부터 소정의 전압이 설정될 수 있도록 그 가중치가 결정된다. 즉, 제 1데이터(Data1)들은 감마 전압부(300)에서 생성되는 복수의 계조전압들 중 원하는 계조전압이 선택될 수 있도록 비트값이 결정된다. 디코더(2401 내지 240j)는 계조 전압들에 대응되어 비트값이 설정된 k비트의 데이터(Data)를 이진수의 가중치를 가지는 p비트의 제 2데이터(Data)로 변환한다. 예를 들어, 디코더(2401 내지 240j)는 8비트의 제 1데이터(Data1)를 이용하여 5비트의 제 2데이터(Data2)를 생성한다.
전류 공급부(280)는 1수평기간의 제 1기간 동안 데이터선들(D1 내지 Dj)을 경유하여 주사신호에 의하여 선택된 화소들(140)로부터 소정의 전류(PC)를 싱크한다. 실제로, 전류 공급부(280)는 각각의 화소들(140)에서 흐를 수 있는 최대 전류, 즉 화소(140)가 최대 휘도로 발광될 때 유기 발광 다이오드(OLED)로 공급되어야 할 전류를 싱크한다. 그리고, 전류 공급부(280)는 전류가 싱크될 때 발생되는 소정의 보상전압을 전압 제어부(260)로 공급한다. 이를 위해, 전류 공급부(280)는 j개의 전류 싱크부(2801 내지 280j)를 구비한다.
감마 전압부(300)는 k비트의 제 1데이터(Data)에 대응하여 소정의 계조전압들을 생성한다. 실제로, 전압 생성부(300)는 도 8에 도시된 바와 같이 복수의 분압 저항들(R1 내지 Rl)로 구성되어 2k개의 계조전압을 생성한다. 감마 전압부(300)에서 생성된 계조전압들은 DAC(2501 내지 250j)들로 공급된다.
DAC부(250)는 j개의 DAC(2501 내지 250j)를 구비한다. DAC(2501 내지 250j) 각각은 홀딩 래치부(2301 내지 230j)로부터 공급되는 제 1데이터(Data1)의 비트값에 대응하여 감마 전압부(300)로부터 공급되는 계조전압들 중 어느 하나를 데이터신호(DS)로 선택한다.
전압 제어부(260)는 j개의 전압 제어기(2601 내지 260j)를 구비한다. 각각 의 전압 제어기(2601 내지 260j)는 보상전압, 제 2데이터(Data2) 및 제 3전원(VSS)을 공급받는다. 여기서, 제 3전원(VSS)은 감마 전압부(300)의 일측단자로 공급되는 전압이다. 보상전압, 제 2데이터(Data2) 및 제 3전원(VSS)을 공급받은 전압 제어기(2601 내지 260j)는 화소들(140)에 포함된 트랜지스터들의 이동도 등이 보상될 수 있도록 데이터신호(DS)의 전압값을 제어한다.
제 1버퍼부(270)는 전압 제어부(260)에 의하여 전압이 제어된 데이터신호(DS)를 선택부(290)로 공급한다. 이를 위하여, 제 1버퍼부(270)는 j개의 제 1버퍼(2701 내지 270j)를 구비한다.
선택부(290)는 데이터선들(D1 내지 Dj)과 제 1버퍼들(2701 내지 270j)의 전기적 연결을 제어한다. 실제로, 선택부(290)는 1수평기간의 제 2기간 동안만 데이터선들(D1 내지 Dj)과 제 1버퍼들(2701 내지 270j)을 전기적으로 접속시키고, 그 외에는 데이터선들(D1 내지 Dj)과 제 1버퍼들(2701 내지 270j)을 접속시키지 않는다. 이를 위해, 선택부(290)는 j개의 스위칭부(2901 내지 290j)를 구비한다.
한편, 본 발명의 데이터 구동회로(200)는 도 7과 같이 홀딩 래치부(230)의 다음단에 레벨 쉬프터부(310)를 더 포함할 수 있다.(제 2실시예) 레벨 쉬프터부(310)는 홀딩 래치부(230)로부터 공급되는 제 1데이터(Data1)의 전압레벨을 상승시켜 DAC부(250) 및 디코더부(240)로 공급한다. 외부 시스템으로부터 데이터 구동회로(200)로 높은 전압레벨을 가지는 제 1데이터(Data1)가 공급되면 전압레벨에 대응되어 높은 내압을 가지는 회로 부품들이 설치되어야 하기 때문에 제조비용이 증가된다. 따라서, 데이터 구동회로(200)의 외부에서는 낮은 전압레벨을 가지는 제 1 데이터(Data1)를 공급하고, 이 낮은 전압레벨을 가지는 제 1데이터(Data1)를 레벨 쉬프터부(310)에서 높은 전압레벨로 승압시킨다.
도 8은 도 6에 도시된 감마 전압부, DAC, 디코더, 전압 제어기, 스위칭부, 전류 싱크부 및 화소의 연결관계를 나타내는 도면이다. 도 8에서는 설명의 편의성을 위하여 j번째 채널을 도시하며, 데이터선(Dj)이 도 3에 도시된 화소(140)와 접속된다고 가정하기로 한다.
도 8을 참조하면, 감마 전압부(300)는 복수의 분압 저항들(R1 내지 Rl)을 구비한다. 분압 저항들(R1 내지 Rl)은 기준전원(Vref)과 제 3전원(VSS) 사이에 위치되어 전압을 분압한다. 실제로, 분압 저항들(R1 내지 Rl)은 기준전원(Vref)과 제 3전원(VSS) 사이의 전압을 분압하여 복수의 계조전압(V0 내지 2K-1)을 생성하고, 생성된 계조전압들(V0 내지 2K-1)을 DAC(250j)로 공급한다. 그리고, 감마 전압부(300)는 제 3전원(VSS)의 전압을 제 3버퍼(301)를 경유하여 전압 제어기(260j)로 공급한다.
DAC(250j)는 제 1데이터(Data1)의 비트값에 대응하여 계조전압들(V0 내지 2K-1) 중 어느 하나의 계조전압을 데이터신호(DS)로 선택하여 제 1버퍼(270j)로 공급한다. 여기서, DAC(250j)와 제 1버퍼(270j) 사이에는 도 9에 도시된 제 3제어신호(CS3)에 의하여 제어되는 제 41트랜지스터(M41)가 설치된다. 즉, 제 41트랜지스터(M41)는 수평기간의 제 1기간 중 일부기간 동안 턴-온되어 DAC(250j)로부터 공급 되는 데이터신호(DS)를 제 1버퍼(270j)로 공급한다. 실제로, 제 3제어신호(CS3)는 제 2제어신호(CS2)보다 늦게 상승하고, 제 2제어신호(CS2)와 동일시점에 하강된다.
전류 싱크부(280j)는 제 2제어신호(CS2)에 의해 제어되는 제 12트랜지스터(M12) 및 제 13트랜지스터(M13)와, 제 13트랜지스터(M13)의 제 1전극에 접속되는 전류원(Imax)과, 제 3노드(N3)와 기저전압원(GND) 사이에 접속되는 제 3커패시터(C3)와, 제 3노드(N3)와 전압 제어기(260j) 사이에 접속되는 제 2버퍼(281)를 구비한다.
제 12트랜지스터(M12)의 게이트전극은 제 13트랜지스터(M13)의 게이트전극에 접속되고, 제 2전극은 제 13트랜지스터(M13)의 제 2전극과 데이터선(Dj)에 접속된다. 그리고, 제 12트랜지스터(M12)의 제 1전극은 제 2버퍼(281)에 접속된다. 이와 같은 제 12트랜지스터(M12)는 제 2제어신호(CS2)에 의하여 1수평기간(1H)의 제 1기간 동안 턴-온되고 제 2기간 동안 턴-오프된다.
제 13트랜지스터(M13)의 게이트전극은 제 12트랜지스터(M12)의 게이트전극에 접속되고, 제 2전극은 데이터선(Dj)에 접속된다. 그리고, 제 13트랜지스터(M13)의 제 1전극은 전류원(Imax)에 접속된다. 이와 같은 제 13트랜지스터(M13)는 제 2제어신호(CS2)에 의하여 1수평기간(1H)의 제 1기간 동안 턴-온되고 제 2기간 동안 턴-오프된다.
전류원(Imax)은 화소(140)가 최대 휘도로 발광될 때 유기 발광 다이오드(OLED)로 공급되어야 할 전류를 제 12트랜지스터(M12) 및 제 13트랜지스터(M13)가 턴-온되는 제 1기간 동안 화소(140)로부터 공급받는다.(Current Sink)
제 3커패시터(C3)는 전류원(Imax)에 의하여 화소(140)로부터 전류가 싱크될 때 제 3노드(N3)에 인가되는 보상전압을 저장한다. 실제로, 제 3커패시터(C3)는 제 1기간 동안 제 3노드(N3)에 인가되는 보상전압을 충전하고, 제 12트랜지스터(M13) 및 제 13트랜지스터(M13)가 턴-오프되더라도 제 3노드(N3)의 보상전압을 일정하게 유지한다.
제 2버퍼(281)는 제 3노드(N3)에 인가된 보상전압을 전압 제어기(260j)로 전달한다.
디코더(240j)는 자신에게 공급되는 k비트의 제 1데이터(Data1)를 이진수의 가중치를 갖도록 p비트의 제 2데이터(Data2)로 변환한다. 그리고, 디코더(240j)는 수평기간의 제 1기간 동안 초기화신호를 전압 제어기(260j)로 공급하고, 제 2기간 동안 p비트의 제 2데이터(Data2)를 전압 제어기(260j)로 공급한다. 이후, 설명의 편의성을 위하여 p비트를 5비트라 가정하기로 한다.
전압 제어기(260j)는 보상전압, 제 2데이터(Data2) 및 제 3전원(VSS)의 전압을 공급받아 데이터신호(DS)의 전압값을 제어한다. 이를 위하여, 전압 제어기(260j)는 제 41트랜지스터(M41)와 제 1버퍼(270j) 사이의 라인과 접속되는 5개(즉 p개)의 제 4커패시터들(C, 2C, 4C, 8C, 16C)과, 제 4커패시터들(C, 2C, 4C, 8C, 16C)과 제 3버퍼(301) 사이에 접속되는 5개의 PMOS 트랜지스터들(M31, M32, M33, M34, M35)과, 제 4커패시터들(C, 2C, 4C, 8C, 16C)과 제 2버퍼(281) 사이에 접속되는 5개의 NMOS 트랜지스터들(M21, M22, M23, M24, M25)을 구비한다.
제 4커패시터들(C, 2C, 4C, 8C, 16C)의 용량은 20, 21, 22, 23, 24의 형태로 증가된다. 즉, 제 4커패시터들(C, 2C, 4C, 8C, 16C)의 용량은 제 2데이터(Data2)에 대응하여 이진수의 가중치 형태로 증가된다.
PMOS 트랜지스터들(M31, M32, M33, M34, M35) 각각은 제 4커패시터들(C, 2C, 4C, 8C, 16C) 중 어느 하나와 제 3버퍼(301) 사이에 설치된다. 이와 같은 PMOS 트랜지스터들(M31, M32, M33, M34, M35)은 디코더(240j)로부터 초기화신호가 공급될 때 턴-온되어 제 4커패시터들(C, 2C, 4C, 8C, 16C)의 일측단자의 전압을 제 3전원(VSS)의 전압으로 설정한다.
NMOS 트랜지스터들(M21, M22, M23, M24, M25) 각각은 제 4커패시터들(C, 2C, 4C, 8C, 16C) 중 어느 하나와 제 2버퍼(281) 사이에 설치된다. 이와 같은 NMOS 트랜지스터들(M21, M22, M23, M24, M25)은 디코더(240j)로부터 생성되는 제 2데이터(Data2)에 대응하여 제 2기간 동안 턴-온 또는 턴-오프된다. 여기서, NMOS 트랜지스터들(M21, M22, M23, M24, M25)은 제 2데이터(Data2)의 비트 가중치에 대응하는 제 4커패시터들(C, 2C, 4C, 8C, 16C)이 선택되도록 제어된다. 예를 들어, 디코더(240j)에서 생성되는 제 2데이터(Data2)의 비트가 "00011"로 설정된다면 제 24트랜지스터(M24) 및 제 25트랜지스터(M25)가 턴-온되어 첫번째 제 4커패시터(C) 및 두번째 제 4커패시터(2C)의 일측단자로 보상전압을 인가한다. 다시 말하여, 20, 21에 대응되는 비트가 "1"의 값을 가질 때 20, 21에 대응되는 용량을 가지는 첫번째 제 4커패시터(C) 및 두번째 제 4커패시터(2C)의 일측단자로 보상전압이 인가되도록 NMOS 트랜지스터들(M21, M22, M23, M24, M25)의 턴-온 및 턴-오프가 제어된다.
한편, 제 4커패시터들(C, 2C, 4C, 8C, 16C) 중 적어도 하나의 일측단자로 보상전압이 인가되면 제 41트랜지스터(M41)와 제 1버퍼(270j) 사이의 라인에 인가된 데이터신호(DS)의 전압값이 증가 또는 감소된다.(실제로, 데이터신호(DS)의 전압값의 증가 또는 감소는 보상전압의 전압값에 의하여 결정된다.) 여기서, 데이터신호(DS)의 전압값이 보상전압에 의하여 제어되기 때문에 화소(140)에 포함된 트랜지스터들의 이동도가 보상되도록 데이터신호(DS)의 전압값이 제어되고, 이에 따라 화소부(130)에서 균일한 화상을 표시할 수 있다. 다시 말하여, 본 발명의 데이터 구동회로(200)는 이동도 등에 의하여 결정된 보상전압을 이용하여 데이터신호(DS)의 전압값을 제어하기 때문에 트랜지스터들의 이동도 불균일 현상을 보상할 수 있다.
제 1버퍼(270j)는 제 41트랜지스터(M41)와 제 1버퍼(270j) 사이의 라인에 인가된 데이터신호(DS)를 스위칭부(290j)로 전달한다.
스위칭부(290j)는 제 11트랜지스터(M11)를 구비한다. 이와 같은 제 11트랜지스터(M11)는 도 9에 도시된 제 1제어신호(CS1)에 의하여 제어된다. 즉, 제 11트랜지스터(M11)는 1수평기간(1H)의 제 2기간 동안 턴-온되고 제 1기간 동안 턴-오프된다. 따라서, 데이터신호(DS)는 1수평기간(1H) 중 제 2기간 동안 데이터선(Dj)으로 공급되고, 그 외의 기간 동안에는 공급되지 않는다.
도 9는 도 8에 도시된 스위칭부, 전류 싱크부 및 제 41트랜지스터로 공급되는 구동파형을 나타내는 도면이다.
도 8 및 도 9를 결부하여 화소(140)로 공급되는 데이터신호(DS)의 전압 제어과정을 상세히 설명하기로 한다.
먼저 제 n-1주사선(Sn-1)으로 주사신호가 공급된다. 제 n-1주사선(Sn-1)으로 주사신호가 공급되면 제 3트랜지스터(M3) 및 제 5트랜지스터(M5)가 턴-온된다. 그러면, 제 2노드(N2)에는 제 1전원(ELVDD)에서 제 4트랜지스터(M4)의 문턱전압을 감한 전압값이 인가되고, 제 1노드(N1)에는 기준전원(Vref)의 전압이 인가된다. 이때, 제 2커패시터(C2)에는 제 1전원(ELVDD)의 전압강하 전압 및 제 4트랜지스터(M4)의 문턱전압에 대응되는 전압이 충전된다.
실제로, 제 1노드(N1) 및 제 2노드(N2) 각각에 인가되는 전압은 수학식 1과 같이 표현될 수 있다.
Figure 112005042571794-PAT00001
수학식 1에서 VN1은 제 1노드(N1)에 인가되는 전압, VN2는 제 2노드(N2)에 인가되는 전압, VthM4는 제 4트랜지스터(M4)의 문턱전압을 나타낸다.
한편, 제 n-1주사선(Sn-1)으로 공급되는 주사신호가 오프되는 시점과 제 n주사선(Sn)으로 주사신호가 공급되는 시점 사이의 기간 동안 제 1노드(N1) 및 제 2노드(N2)는 플로팅 상태로 설정된다. 따라서, 제 2커패시터(C2)에 충전되는 전압값은 변화되지 않는다.
이후, 제 n주사선(Sn)으로 주사신호가 공급되어 제 1트랜지스터(M1) 및 제 2 트랜지스터(M2)가 턴-온된다. 그리고, 제 n주사선(Sn)으로 주사신호가 공급되는 기간 중 제 1기간 동안 제 12트랜지스터(M12) 및 제 13트랜지스터(M13)가 턴-온된다. 제 12트랜지스터(M12) 및 제 13트랜지스터(M13)가 턴-온되면 제 1전원(ELVDD), 제 4트랜지스터(M4), 제 2트랜지스터(M2), 데이터선(Dj) 및 제 13트랜지스터(M13)를 경유하여 전류원(Imax)에 대응되는 전류가 싱크된다.
이때, 제 4트랜지스터(M4)에는 전류원(Imax)의 전류가 흐르기 때문에 수학식 2와 같이 표현될 수 있다.
Figure 112005042571794-PAT00002
수학식 2에서 u는 이동도를 나타내고, Cox는 산화층의 용량, W는 채널 폭, L은 채널 길이를 나타낸다.
수학식 2와 같은 전류가 제 4트랜지스터(M4)에 흐를 때 제 2노드(N2)에 인가되는 전압은 수학식 3과 같이 표현될 수 있다.
Figure 112005042571794-PAT00003
그리고, 제 2커패시터(C2)의 커플링에 의하여 제 1노드(N1)에 인가되는 전압은 수학식 4와 같이 표현될 수 있다.
Figure 112005042571794-PAT00004
여기서, 제 1노드(N1)에 인가되는 전압(VN1)은 이상적으로 제 3노드(N3)에 인가되는 전압(VN3)과 동일하게 설정된다. 즉, 전류원(Imax)에 의하여 전류가 싱크될 때 제 3노드(N3)에는 수학식 4와 같은 전압이 인가된다. 한편, 수학식 4에 도시된 바와 같이 제 3노드(N3)에 인가되는 보상전압은 현재 전류가 싱크되는 화소(140)에 포함된 트랜지스터의 이동도 등의 영향을 받게 된다. 따라서, 전류원(Imax)에 의하여 전류가 싱크될 때 제 3노드(N3)에 인가되는 전압값은 각각의 화소들(140) 마다 상이하게 결정된다.(이동도가 상이한 경우)
한편, 수평기간의 제 1기간 동안 DAC(250j)에서는 제 1데이터(Data1)에 대응하여 f(f는 자연수)개의 계조전압 중 h(h는 f이하의 자연수)번째 계조전압을 선택한다. 그리고, DAC(250j)는 제 41트랜지스터(M41)가 턴-온되는 기간 동안 선택된 계조전압을 데이터신호(DS)로써 제 41트랜지스터(M41)와 제 1버퍼(270j) 사이의 라인으로 공급한다. 여기서, 제 41트랜지스터(M41)와 제 1버퍼(270j) 사이의 라인 사이의 전압(VL)은 수학식 5와 같이 표현될 수 있다.
Figure 112005042571794-PAT00005
한편, 디코더(240j)는 수평기간의 제 1기간 동안 초기화신호를 공급하여 제 31트랜지스터(M31), 제 32트랜지스터(M32), 제 33트랜지스터(M33), 제 34트랜지스터(M34) 및 제 35트랜지스터(M35)를 턴-온시킨다. 그러면, 제 1기간 동안 제 4커패시터들(C, 2C, 4C, 8C, 16C)의 일측단자가 제 3전원(VSS)의 전압값으로 설정된다. 여기서, 제 3전원(VSS)의 전압값은 기준전원(Vref)의 전압값보다 낮은 전압, 예를 들어 화소부(130)에 포함된 화소들(140)에서 생성될 수 있는 보상전압들의 평균 전압으로 설정될 수 있다.
제 4커패시터들(C, 2C, 4C, 8C, 16C)의 일측단자가 제 3전원(VSS)의 전압값으로 설정된 후 수평기간의 제 2기간 동안 디코더(240j)에서 공급되는 제 2데이터(Data2)에 대응하여 제 21트랜지스터(M21), 제 22트랜지스터(M22), 제 23트랜지스터(M23), 제 24트랜지스터(M24) 및 제 25트랜지스터(M25)가 턴-온 또는 턴-오프된다. 실제로, 디코더(240j)는 수학식 5에서 h/f의 값과 대략 동일한 값을 가질 수 있도록 제 21트랜지스터(M21), 제 22트랜지스터(M22), 제 23트랜지스터(M23), 제 24트랜지스터(M24) 및 제 25트랜지스터(M25)가 턴-온 또는 턴-오프를 제어한다.
예를 들어, 디코더(240j)에서 생성되는 제 2데이터(Data2)의 비트가 "00011"로 설정된다면 제 24트랜지스터(M24) 및 제 25트랜지스터(M25)가 턴-온되어 첫번째 제 4커패시터(C) 및 두번째 제 4커패시터(2C)의 일측단자로 보상전압을 인가한다. 이 경우, 첫번째 제 4커패시터(C) 및 두번째 제 4커패시터(2C)의 일측단자로 보상전압이 인가되기 때문에 수학식 6과 같이 표현될 수 있다.
Figure 112005042571794-PAT00006
여기서, 제 2데이터(Data2)는 제 1데이터(Data1)에 의하여 생성되기 때문에 수학식 6의 값은 대략 h/f로 표현될 수 있다.
한편, 수학식 제 4커패시터들(C, 2C, 4C, 8C, 16C) 중 적어도 하나로 보상전압이 인가된다면 제 41트랜지스터(M41)와 제 1버퍼(270) 사이의 라인 사이의 전압(VL)은 수학식 7과 같이 표현될 수 있다.
Figure 112005042571794-PAT00007
Figure 112005042571794-PAT00008
Figure 112005042571794-PAT00009
수학식 7과 같은 전압은 제 1버퍼(270j)를 경유하여 제 11트랜지스터(M11)로 공급된다. 여기서, 제 2기간 동안 제 11트랜지스터(M11)가 턴-온되기 때문에 제 1버퍼(270j)로 공급된 전압은 제 11트랜지스터(M11), 데이터선(Dj) 및 제 1트랜지스터(M1)를 경유하여 제 1노드(N1)로 공급된다. 즉, 제 1노드(N1)로는 수학식 7과 같은 전압이 공급된다. 그리고, 제 2커패시터(C2)의 커플링에 의하여 제 2노드(N2)에 인가되는 전압은 수학식 8과 같이 표현될 수 있다.
Figure 112005042571794-PAT00010
이때, 제 4트랜지스터(M4)를 경유하여 흐르는 전류는 수학식 9와 같이 나타낼 수 있다.
Figure 112005042571794-PAT00011
Figure 112005042571794-PAT00012
Figure 112005042571794-PAT00013
수학식 9을 참조하면, 본 발명에서 제 4트랜지스터(M4)에서 흐르는 전류는 데이터신호(DS)에 의하여 결정된다. 즉, 본 발명에서는 제 4트랜지스터(M4)의 문턱전압, 이동도 등과 무관하게 데이터신호(DS)에 의하여 결정된 전류가 제 4트랜지 스터(M4)로 흐를 수 있고, 이에 따라 균일한 화상을 표시할 수 있다.
한편, 본 발명에서 스위칭부(290j)의 구성은 다양하게 설정될 수 있다. 예를 들어, 스위칭부(290j)는 도 10과 같이 제 11트랜지스터(M11) 및 제 14트랜지스터(M14)가 트랜스미션 게이트(Transmission Gate) 형태로 접속될 수 있다. PMOS 타입으로 형성된 제 14트랜지스터(M14)는 제 2제어신호(CS2)를 공급받고, NMOS 타입으로 형성된 제 11트랜지스터(M11)는 제 1제어신호(CS1)를 공급받는다. 여기서, 제 1제어신호(CS1) 및 제 2제어신호(CS2)는 서로 반대의 극성을 갖기 때문에 제 11트랜지스터(M11) 및 제 14트랜지스터(M14)는 동일한 시간에 턴-온 및 턴-오프된다.
한편, 제 11트랜지스터(M11) 및 제 14트랜지스터(M14)가 트랜스미션 게이트(Transmission Gate) 형태로 접속되면 전압-전류 특성 곡선이 대략 직선 형태로 설정되기 때문에 스위칭에러를 최소화할 수 있다.
도 11은 도 6에 도시된 감마 전압부, DAC, 디코더, 전압 제어기, 스위칭부, 전류 싱크부 및 화소 연결관계의 다른예를 나타내는 도면이다. 도 11에서는 설명의 편의성을 위하여 j번째 채널을 도시하며, 데이터선(Dj)이 도 5에 도시된 화소(140)와 접속된다고 가정하기로 한다.
도 9 및 도 11을 참조하여 동작과정을 설명하면, 먼저 제 n-1주사선(Sn-1)으로 주사신호가 공급될 때 제 1노드(N1) 및 제 2노드(N2)에는 수학식 1에 기재된 전압이 인가된다.
그리고, 제 n주사선(Sn)으로 주사신호가 공급되고, 제 12트랜지스터(M12) 및 제 13트랜지스터(M13)가 턴-온되는 제 1기간 동안 제 4트랜지스터(M4)에 흐르는 전류는 수학식 2와 같이 표현되고, 제 2노드(N2)에 인가되는 전압은 수학식 3과 같이 표현된다.
그리고, 제 2커패시터(C2)의 커플링에 의하여 제 1노드(N1)에 인가되는 전압은 수학식 10과 같이 표현될 수 있다.
Figure 112005042571794-PAT00014
한편, 수평기간의 제 1기간 동안 DAC(250j)에서는 제 1데이터(Data1)에 대응하여 f(f는 자연수)개의 계조전압 중 h(h는 f이하의 자연수)번째 계조전압을 선택한다. 그리고, DAC(250j)는 제 41트랜지스터(M41)가 턴-온되는 기간 동안 선택된 계조전압을 데이터신호(DS)로써 제 41트랜지스터(M41)와 제 1버퍼(270) 사이의 라인으로 수학식 5와 같은 전압을 인가한다.
한편, 디코더(240j)는 수평기간의 제 1기간 동안 초기화신호를 제 31트랜지스터(M31), 제 32트랜지스터(M32), 제 33트랜지스터(M33), 제 34트랜지스터(M34) 및 제 35트랜지스터(M35)를 턴-온시킨다. 그러면, 제 1기간 동안 제 4커패시터들(C, 2C, 4C, 8C, 16C)의 일측단자가 제 3전원(VSS)의 전압값으로 설정된다.
그리고, 디코더(240j)는 수평기간의 제 2기간 동안 디코더(240j)에서 공급되는 제 2데이터(Data2)에 대응하여 제 21트랜지스터(M21), 제 22트랜지스터(M22), 제 23트랜지스터(M23), 제 24트랜지스터(M24) 및 제 25트랜지스터(M25)가 턴-온 또는 턴-오프된다. 실제로, 디코더(240j)는 수학식 5에서 h/f의 값과 대략 동일한 값을 가질 수 있도록 제 21트랜지스터(M21), 제 22트랜지스터(M22), 제 23트랜지스터(M23), 제 24트랜지스터(M24) 및 제 25트랜지스터(M25)가 턴-온 또는 턴-오프를 제어한다.
이때, 제 41트랜지스터(M41)와 제 1버퍼(270) 사이의 라인 사이의 전압(VL)은 수학식 11과 같이 표현될 수 있다.
Figure 112005042571794-PAT00015
Figure 112005042571794-PAT00016
Figure 112005042571794-PAT00017
수학식 11과 같은 전압은 제 1버퍼(270j)를 경유하여 제 11트랜지스터(M11)로 공급된다. 여기서, 제 2기간 동안 제 11트랜지스터(M11)가 턴-온되기 때문에 제 1버퍼(270j)로 공급된 전압은 제 11트랜지스터(M11), 데이터선(Dj) 및 제 1트랜지스터(M1)를 경유하여 제 1노드(N1)로 공급된다. 즉, 제 1노드(N1)로는 수학식 11과 같은 전압이 공급된다.
그리고, 제 2커패시터(C2)의 커플링에 의하여 제 2노드(N2)에 인가되는 전압은 수학식 8과 같이 표현될 수 있다. 따라서, 제 4트랜지스터(M4)를 경유하여 흐르는 전류는 수학식 9과 같이 나타낼 수 있다. 즉, 본 발명에서 제 4트랜지스터(M4)를 경유하여 발광소자(OLED)로 공급되는 전류는 제 4트랜지스터(M4)의 문턱전압, 이동도 등과 무관하게 데이터신호(DS)에 의하여 결정되기 때문에 균일한 화상을 표시할 수 있다.
한편, 도 5에 도시된 바와 같은 화소(140)는 제 1노드(N1)의 전압이 크게 변하더라도 제 2노드(N2)의 전압이 둔감하게 변화된다.(즉, C1+C2/C2) 따라서, 도 5에 도시된 화소(140)가 적용되면 도 3에 도시된 화소(140)가 적용되는 경우보다 감마 전압부(300)의 전압 범위를 넓게 설정할 수 있다. 이와 같이, 감마 전압부(300)의 전압 범위가 넓게 설정되면 제 11트랜지스터(M11) 및 제 1트랜지스터(M1) 등의 스위칭에러에 의한 영향을 줄일 수 있다는 장점이 있다.
상기 발명의 상세한 설명과 도면은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 따라서, 이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 보호 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여 져야만 할 것이다.
상술한 바와 같이, 본 발명의 실시 예에 따른 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및 그의 구동방법에 의하면 화소로부터 전류를 싱크할 때 발생되는 보상전압을 이용하여 데이터신호의 전압값을 재설정하기 때문에 트랜지스터들의 이동도와 무관하게 균일한 화상을 표시할 수 있다.

Claims (37)

  1. 복수의 계조전압들을 생성하기 위한 감마 전압부와,
    외부로부터 공급되는 k(k는 자연수)비트의 제 1데이터를 이용하여 상기 계조전압들 중 어느 하나의 계조전압을 데이터신호로 선택하기 위한 적어도 하나의 디지털-아날로그 변환기와,
    상기 k비트의 제 1데이터를 이용하여 p(p는 자연수)비트의 제 2데이터를 생성하는 적어도 하나의 디코더와,
    수평기간의 제 1기간 동안 화소로부터 소정의 전류를 공급받는 적어도 하나의 전류 싱크부와,
    상기 소정의 전류에 대응하여 생성되는 보상전압 및 상기 제 2데이터를 이용하여 상기 데이터신호의 전압값을 제어하기 위한 적어도 하나의 전압 제어기와,
    상기 수평기간 중 상기 제 1기간을 제외한 제 2기간 동안 상기 전압값이 제어된 상기 데이터신호를 상기 화소로 공급하기 위한 적어도 하나의 스위칭부를 구비하는 데이터 구동회로.
  2. 제 1항에 있어서,
    상기 디지털-아날로그 변환기와 상기 스위칭부 사이에 설치되어 상기 제 1기간 중 일부기간 동안 턴-온되어 상기 데이터신호를 상기 스위칭부로 전달하기 위한 제 1트랜지스터와,
    상기 제 1트랜지스터와 상기 스위칭부 사이에 접속되는 제 1버퍼를 더 구비하는 데이터 구동회로.
  3. 제 2항에 있어서,
    상기 디코더는 상기 제 1데이터를 이진수의 가중치(Binary Weighted)를 갖도록 변경하여 상기 제 2데이터를 생성하는 데이터 구동회로.
  4. 제 3항에 있어서,
    상기 감마 전압부는
    기준전원과 제 1전원의 전압값을 분압하여 상기 계조전압들을 생성하기 위한 복수의 분압저항들과,
    상기 제 1전원을 상기 전압 제어기로 공급하기 위한 제 2버퍼를 구비하는 데이터 구동회로.
  5. 제 4항에 있어서,
    상기 전압 제어기는
    상기 제 1트랜지스터와 상기 제 1버퍼 사이의 라인에 일측단자가 접속되는 p개의 커패시터들과,
    상기 커패시터들 각각의 다른측단자와 상기 제 2버퍼 사이에 접속되는 제 2트랜지스터들과,
    상기 커패시터들 각각의 다른측단자와 상기 전류 싱크부 사이에 접속되며 상기 제 2트랜지스터들과 다른 도전형으로 설정되는 제 3트랜지스터들을 구비하는 데이터 구동회로.
  6. 제 5항에 있어서,
    상기 디코더는 상기 제 1기간 동안 상기 제 2트랜지스터들을 턴-온시켜 상기 커패시터들의 다른측단자로 상기 제 1전원의 전압을 공급하는 데이터 구동회로.
  7. 제 5항에 있어서,
    상기 커패시터들의 용량은 20, 21, 22, 23, 24 ...과 같이 이진수 가중치 형태로 설정되는 데이터 구동회로.
  8. 제 7항에 있어서,
    상기 디코더는 상기 제 2기간 동안 상기 제 2데이터의 비트값에 대응하여 상기 제 3트랜지스터들의 턴-온 및 턴-오프시키면서 상기 커패시터들의 다른측단자로 상기 보상전압의 공급여부를 제어하는 데이터 구동회로.
  9. 제 1항에 있어서,
    상기 전류 싱크부는
    상기 소정의 전류를 공급받기 위한 전류원과,
    상기 화소와 접속된 데이터선과 상기 전압 제어기 사이에 설치되어 상기 제 1기간 동안 턴-온되는 제 1트랜지스터와,
    상기 데이터선과 상기 전류원 사이에 설치되어 상기 제 1기간 동안 턴-온되는 제 2트랜지스터와,
    상기 보상전압을 충전하기 위한 커패시터와,
    상기 제 1트랜지스터와 상기 전압 제어기 사이에 설치되어 상기 보상전압을 상기 전압 제어기로 전달하기 위한 버퍼를 구비하는 데이터 구동회로.
  10. 제 9항에 있어서,
    상기 소정의 전류의 전류값은 상기 화소가 최대 휘도로 발광될 때 흐르는 전류와 동일하게 설정되는 데이터 구동회로.
  11. 제 1항에 있어서,
    상기 스위칭부는 상기 제 2기간 동안 턴-온되는 적어도 하나의 트랜지스터를 구비하는 데이터 구동회로.
  12. 제 11항에 있어서,
    상기 스위칭부는 2개의 트랜지스터를 구비하며 상기 2개의 트랜지스터는 트랜스미션 게이트 형태로 접속되는 데이터 구동회로.
  13. 제 1항에 있어서,
    순차적으로 샘플링 펄스를 생성하기 위한 적어도 하나의 쉬프트 레지스터를 포함하는 쉬프트 레지스터부와;
    상기 샘플링 펄스에 응답하여 상기 제 1데이터를 공급받기 위한 적어도 하나의 샘플링 래치를 포함하는 샘플링 래치부와;
    상기 샘플링 래치에 저장된 제 1데이터를 공급받고, 자신들에게 저장된 제 1데이터를 상기 디지털 아날로그 변환기 및 디코더로 공급하기 위한 적어도 하나의 홀딩 래치를 포함하는 홀딩 래치부를 구비하는 데이터 구동회로.
  14. 제 13항에 있어서,
    상기 홀딩 래치에 저장된 상기 제 1데이터의 전압레벨을 상승시켜 상기 디지털 아날로그 변환기 및 디코더로 공급하기 위한 레벨 쉬프터부를 더 구비하는 데이터 구동회로.
  15. 주사선들, 데이터선들 및 발광 제어선들과 접속되도록 위치되는 복수의 화소를 포함하는 화소부와;
    상기 주사선들로 주사신호를 순차적으로 공급하며, 상기 발광 제어선들로 발광 제어신호를 순차적으로 공급하기 위한 주사 구동부와;
    각 수평기간의 제 1기간 동안 상기 주사신호에 의하여 선택된 화소들로부터 소정의 전류를 공급받고, 상기 소정의 전류에 대응하여 생성되는 보상전압과 외부로부터 공급되는 제 1데이터의 가중치를 변경하여 생성되는 제 2데이터를 이용하여 데이터신호의 전압값을 제어하며, 상기 전압값이 제어된 데이터신호를 상기 수평기간 중 제 1기간을 제외한 제 2기간 동안 상기 데이터선들로 공급하기 위한 데이터 구동부를 구비하는 유기 발광 표시장치.
  16. 제 15항에 있어서,
    상기 데이터 구동부는 적어도 하나의 데이터 구동회로를 구비하며 상기 데이터 구동회로 각각은
    복수의 계조전압들을 생성하기 위한 감마 전압부와,
    k(k는 자연수)비트의 상기 제 1데이터를 이용하여 상기 계조전압들 중 어느 하나의 계조전압을 상기 데이터신호로 선택하기 위한 적어도 하나의 디지털-아날로그 변환기와,
    상기 제 1데이터를 이용하여 p(p는 자연수)비트의 상기 제 2데이터를 생성하는 적어도 하나의 디코더와,
    상기 제 1기간 동안 화소로부터 상기 소정의 전류를 공급받는 적어도 하나의 전류 싱크부와,
    상기 보상전압 및 상기 제 2데이터를 이용하여 상기 데이터신호의 전압값을 제어하기 위한 적어도 하나의 전압 제어기와,
    상기 제 2기간 동안 상기 전압값이 제어된 상기 데이터신호를 상기 화소로 공급하기 위한 적어도 하나의 스위칭부를 구비하는 유기 발광 표시장치.
  17. 제 16항에 있어서,
    상기 디지털-아날로그 변환기와 상기 스위칭부 사이에 설치되어 상기 제 1기간 중 일부기간 동안 턴-온되어 상기 데이터신호를 상기 스위칭부로 전달하기 위한 제 1트랜지스터와,
    상기 제 1트랜지스터와 상기 스위칭부 사이에 접속되는 제 1버퍼를 더 구비하는 유기 발광 표시장치.
  18. 제 17항에 있어서,
    상기 디코더는 상기 제 1데이터를 이진수의 가중치(Binary Weighted)를 갖도록 변경하여 상기 제 2데이터를 생성하는 유기 발광 표시장치.
  19. 제 18항에 있어서,
    상기 감마 전압부는
    기준전원과 제 1전원의 전압값을 분압하여 상기 계조전압들을 생성하기 위한 복수의 분압저항들과,
    상기 제 1전원을 상기 전압 제어기로 공급하기 위한 제 2버퍼를 구비하는 유기 발광 표시장치.
  20. 제 19항에 있어서,
    상기 전압 제어기는
    상기 제 1트랜지스터와 상기 제 1버퍼 사이의 라인에 일측단자가 접속되는 p개의 커패시터들과,
    상기 커패시터들 각각의 다른측단자와 상기 제 2버퍼 사이에 접속되는 제 2트랜지스터들과,
    상기 커패시터들 각각의 다른측단자와 상기 전류 싱크부 사이에 접속되며 상기 제 2트랜지스터들과 다른 도전형으로 설정되는 제 3트랜지스터들을 구비하는 유기 발광 표시장치.
  21. 제 20항에 있어서,
    상기 디코더는 상기 제 1기간 동안 상기 제 2트랜지스터들을 턴-온시켜 상기 커패시터들의 다른측단자로 상기 제 1전원의 전압을 공급하는 유기 발광 표시장치.
  22. 제 20항에 있어서,
    상기 커패시터들의 용량은 20, 21, 22, 23, 24 ...과 같이 이진수 가중치 형태로 설정되는 유기 발광 표시장치.
  23. 제 22항에 있어서,
    상기 디코더는 상기 제 2기간 동안 상기 제 2데이터의 비트값에 대응하여 상기 제 3트랜지스터들의 턴-온 및 턴-오프시키면서 상기 커패시터들의 다른측단자로 상기 보상전압의 공급여부를 제어하는 유기 발광 표시장치.
  24. 제 16항에 있어서,
    상기 전류 싱크부는
    상기 소정의 전류를 공급받기 위한 전류원과,
    상기 화소와 접속된 데이터선과 상기 전압 제어기 사이에 설치되어 상기 제 1기간 동안 턴-온되는 제 1트랜지스터와,
    상기 데이터선과 상기 전류원 사이에 설치되어 상기 제 1기간 동안 턴-온되는 제 2트랜지스터와,
    상기 보상전압을 충전하기 위한 커패시터와,
    상기 제 1트랜지스터와 상기 전압 제어기 사이에 설치되어 상기 보상전압을 상기 전압 제어기로 전달하기 위한 버퍼를 구비하는 유기 발광 표시장치.
  25. 제 24항에 있어서,
    상기 소정의 전류의 전류값은 상기 화소가 최대 휘도로 발광될 때 흐르는 전류와 동일하게 설정되는 유기 발광 표시장치.
  26. 제 16항에 있어서,
    상기 스위칭부는 상기 제 2기간 동안 턴-온되는 적어도 하나의 트랜지스터를 구비하는 유기 발광 표시장치.
  27. 제 16항에 있어서,
    순차적으로 샘플링 펄스를 생성하기 위한 적어도 하나의 쉬프트 레지스터를 포함하는 쉬프트 레지스터부와;
    상기 샘플링 펄스에 응답하여 상기 제 1데이터를 공급받기 위한 적어도 하나의 샘플링 래치를 포함하는 샘플링 래치부와;
    상기 샘플링 래치에 저장된 제 1데이터를 공급받고, 자신들에게 저장된 제 1데이터를 상기 디지털 아날로그 변환기 및 디코더로 공급하기 위한 적어도 하나의 홀딩 래치를 포함하는 홀딩 래치부를 구비하는 유기 발광 표시장치.
  28. 제 27항에 있어서,
    상기 홀딩 래치에 저장된 상기 제 1데이터의 전압레벨을 상승시켜 상기 디지털 아날로그 변환기 및 디코더로 공급하기 위한 레벨 쉬프터부를 더 구비하는 유기 발광 표시장치.
  29. 제 15항에 있어서,
    상기 화소들 각각은
    제 1전원과,
    상기 제 1전원으로부터 전류를 공급받는 유기 발광 다이오드와,
    상기 데이터선과 접속되며 현재 주사선으로 주사신호가 공급될 때 턴-온되는 제 1트랜지스터 및 제 2트랜지스터와,
    상기 제 1트랜지스터의 제 2전극과 기준전원 사이에 접속되며 이전 주사선으로 주사신호가 공급될 때 턴-온되는 제 3트랜지스터와,
    상기 유기 발광 다이오드로 공급되는 전류량을 제어하기 위한 제 4트랜지스터와,
    상기 제 4트랜지스터의 게이트전극과 제 2전극 사이에 접속되며 상기 이전 주사선으로 주사신호가 공급될 때 턴-온되어 제 4트랜지스터를 다이오드 형태로 접속시키기 위한 제 5트랜지스터를 구비하는 유기 발광 표시장치.
  30. 제 29항에 있어서,
    상기 화소들 각각은 상기 제 1트랜지스터의 제 2전극과 상기 제 1전원 사이에 접속되는 제 1커패시터와,
    상기 제 1트랜지스터의 제 2전극과 상기 제 4트랜지스터의 게이트전극 사이에 접속되는 제 2커패시터를 구비하는 유기 발광 표시장치.
  31. 제 29항에 있어서,
    상기 화소들 각각은 상기 제 4트랜지스터의 게이트전극과 상기 제 1전원 사이에 접속되는 제 1커패시터와,
    상기 제 1트랜지스터의 제 2전극과 상기 제 4트랜지스터의 게이트전극 사이에 접속되는 제 2커패시터를 구비하는 유기 발광 표시장치.
  32. 제 29항에 있어서,
    상기 제 4트랜지스터의 제 2전극과 상기 유기 발광 다이오드 사이에 접속되며 상기 발광 제어신호가 공급될 때 턴-오프되고, 그 외의 기간 동안 턴-온되는 제 6트랜지스터를 더 구비하는 유기 발광 표시장치.
  33. 외부로부터 공급되는 k비트의 제 1데이터에 대응하여 복수의 계조전압들 중 어느 하나의 계조전압을 데이터신호로 선택하는 제 1단계와,
    상기 제 1데이터가 이진수의 가중치를 갖도록 변경하여 p(p는 자연수)비트의 제 2데이터를 생성하는 제 2단계와,
    수평기간의 제 1기간 동안 주사신호에 의하여 선택된 화소로부터 소정의 전류를 공급받는 제 3단계와,
    상기 전류가 공급될 때 생성되는 보상전압과 상기 제 2데이터를 이용하여 상기 데이터신호의 전압값을 제어하는 제 4단계와,
    상기 제 4단계에서 전압값이 제어된 데이터신호를 상기 수평기간 중 제 1기간을 제외한 제 2기간 동안 상기 화소로 공급하는 제 5단계를 포함하는 유기 발광 표시장치의 구동방법.
  34. 제 33항에 있어서,
    상기 소정의 전류의 전류값은 상기 화소가 최대 휘도로 발광될 때 흐르는 전류와 동일하게 설정되는 유기 발광 표시장치의 구동방법.
  35. 제 33항에 있어서,
    상기 제 1단계에서 상기 계조전압들은 기준전원과 제 1전원의 전압값을 분압하여 생성되는 유기 발광 표시장치의 구동방법.
  36. 제 35항에 있어서,
    상기 제 4단계는
    상기 제 1기간 동안 복수의 커패시터들의 일측단자로 상기 제 1전원의 전압값을 공급하는 단계와,
    상기 제 2기간 동안 상기 제 2데이터의 비트값에 대응하여 상기 복수의 커패시터들의 일측단자로 상기 보상전압의 공급여부를 제어하여 상기 데이터신호의 전압값을 제어하는 단계를 포함하는 유기 발광 표시장치의 구동방법.
  37. 제 36항에 있어서,
    상기 커패시터들의 용량은 20, 21, 22, 23, 24 ...과 같이 이진수 가중치 형태로 설정되는 유기 발광 표시장치의 구동방법.
KR1020050070438A 2005-08-01 2005-08-01 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법 KR100754131B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050070438A KR100754131B1 (ko) 2005-08-01 2005-08-01 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법
JP2006130865A JP4611930B2 (ja) 2005-08-01 2006-05-09 データ駆動回路、これを利用した有機発光表示装置、及びその駆動方法
US11/491,880 US7893897B2 (en) 2005-08-01 2006-07-25 Voltage based data driving circuits and driving methods of organic light emitting displays using the same
CNB2006101089978A CN100492474C (zh) 2005-08-01 2006-07-31 有机发光显示器的数据驱动电路和驱动方法
EP06254047A EP1758086B1 (en) 2005-08-01 2006-08-01 Data driving circuit and driving method of organic light emitting display using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050070438A KR100754131B1 (ko) 2005-08-01 2005-08-01 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법

Publications (2)

Publication Number Publication Date
KR20070015827A true KR20070015827A (ko) 2007-02-06
KR100754131B1 KR100754131B1 (ko) 2007-08-30

Family

ID=37074559

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050070438A KR100754131B1 (ko) 2005-08-01 2005-08-01 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법

Country Status (5)

Country Link
US (1) US7893897B2 (ko)
EP (1) EP1758086B1 (ko)
JP (1) JP4611930B2 (ko)
KR (1) KR100754131B1 (ko)
CN (1) CN100492474C (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100939211B1 (ko) * 2008-02-22 2010-01-28 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
KR101361275B1 (ko) * 2007-08-08 2014-02-11 엘지전자 주식회사 디지털 디스플레이의 디지털 아날로그 변환 장치
KR101361877B1 (ko) * 2009-09-18 2014-02-13 엘지디스플레이 주식회사 레귤레이터와 이를 이용한 유기발광다이오드 표시장치

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100658265B1 (ko) * 2005-08-10 2006-12-14 삼성에스디아이 주식회사 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
US8659511B2 (en) 2005-08-10 2014-02-25 Samsung Display Co., Ltd. Data driver, organic light emitting display device using the same, and method of driving the organic light emitting display device
KR100926591B1 (ko) * 2007-07-23 2009-11-11 재단법인서울대학교산학협력재단 유기 전계 발광 표시 장치
KR100893482B1 (ko) * 2007-08-23 2009-04-17 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
JP5028207B2 (ja) * 2007-09-28 2012-09-19 エルジー ディスプレイ カンパニー リミテッド 画像表示装置および画像表示装置の駆動方法
KR100902238B1 (ko) * 2008-01-18 2009-06-11 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
US8405582B2 (en) * 2008-06-11 2013-03-26 Samsung Display Co., Ltd. Organic light emitting display and driving method thereof
TWI407408B (zh) * 2008-09-04 2013-09-01 Innolux Corp 畫素單元及具有畫素單元之顯示面板及電子系統
CN101673503A (zh) * 2008-09-12 2010-03-17 统宝光电股份有限公司 像素单元及具有像素单元的电子系统
JP5260230B2 (ja) * 2008-10-16 2013-08-14 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
CN102044221B (zh) * 2009-10-13 2012-11-14 联咏科技股份有限公司 液晶显示器的驱动电路
US8638199B2 (en) * 2011-03-29 2014-01-28 Eldon Technology Limited Apparatus, systems and methods for power line carrier data communication to DC powered electronic device
KR101813192B1 (ko) * 2011-05-31 2017-12-29 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시장치, 및 그 구동방법
US10356106B2 (en) * 2011-07-26 2019-07-16 Palo Alto Networks (Israel Analytics) Ltd. Detecting anomaly action within a computer network
KR20130046006A (ko) * 2011-10-27 2013-05-07 삼성디스플레이 주식회사 화소 회로, 이를 포함하는 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법
KR101893167B1 (ko) 2012-03-23 2018-10-05 삼성디스플레이 주식회사 화소 회로, 이의 구동 방법 및 유기 발광 표시 장치
KR101928379B1 (ko) * 2012-06-14 2018-12-12 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 그 구동방법
KR101351247B1 (ko) * 2012-07-17 2014-01-14 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
CN103578405B (zh) * 2012-07-19 2016-12-07 群康科技(深圳)有限公司 显示面板、像素驱动电路、驱动像素方法与电子装置
CN102768821B (zh) * 2012-08-07 2015-02-18 四川虹视显示技术有限公司 Amoled显示器及其驱动方法
KR20160020650A (ko) * 2014-08-13 2016-02-24 삼성디스플레이 주식회사 데이터 드라이버 및 이의 구동 방법
US10115344B2 (en) 2014-10-27 2018-10-30 Everdisplay Optronics (Shanghai) Limited Pixel circuit and light emitting display device
KR20160103567A (ko) * 2015-02-24 2016-09-02 삼성디스플레이 주식회사 데이터 구동 장치 및 이를 포함하는 유기 발광 표시 장치
CN105096819B (zh) * 2015-04-21 2017-11-28 北京大学深圳研究生院 一种显示装置及其像素电路
CN106448526B (zh) * 2015-08-13 2019-11-05 群创光电股份有限公司 驱动电路
CN105206239B (zh) * 2015-10-16 2018-03-30 深圳市华星光电技术有限公司 Mura现象补偿方法
CN105741743B (zh) * 2016-05-11 2019-01-04 京东方科技集团股份有限公司 像素驱动电路、像素结构及像素驱动方法
CN107293258B (zh) * 2017-07-03 2019-11-26 武汉华星光电半导体显示技术有限公司 Oled显示装置及oled的补偿电路
TWI728759B (zh) * 2020-03-24 2021-05-21 友達光電股份有限公司 顯示面板
TWI724840B (zh) * 2020-03-26 2021-04-11 友達光電股份有限公司 顯示面板
CN113939862B (zh) * 2020-03-27 2023-12-08 京东方科技集团股份有限公司 显示面板及其驱动方法
CN111933073B (zh) * 2020-09-27 2021-03-26 南京芯视元电子有限公司 一种灰阶电压产生电路
TWI780844B (zh) * 2021-07-29 2022-10-11 友達光電股份有限公司 驅動電路
US20230124629A1 (en) * 2021-10-20 2023-04-20 Innolux Corporation Electronic device
CN115019729B (zh) * 2022-08-04 2022-11-25 惠科股份有限公司 像素驱动电路、显示面板及其控制方法

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10254410A (ja) * 1997-03-12 1998-09-25 Pioneer Electron Corp 有機エレクトロルミネッセンス表示装置及びその駆動方法
JP3767877B2 (ja) * 1997-09-29 2006-04-19 三菱化学株式会社 アクティブマトリックス発光ダイオード画素構造およびその方法
JP3620985B2 (ja) * 1999-01-11 2005-02-16 パイオニア株式会社 容量性発光素子ディスプレイ装置及びその駆動方法
EP1130565A4 (en) * 1999-07-14 2006-10-04 Sony Corp ATTACK CIRCUIT AND DISPLAY INCLUDING THE SAME, PIXEL CIRCUIT, AND ATTACK METHOD
KR100741891B1 (ko) * 2000-12-28 2007-07-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로
JP2002311898A (ja) * 2001-02-08 2002-10-25 Semiconductor Energy Lab Co Ltd 発光装置及びそれを用いた電子機器
TWI248319B (en) * 2001-02-08 2006-01-21 Semiconductor Energy Lab Light emitting device and electronic equipment using the same
JP2003043993A (ja) * 2001-07-27 2003-02-14 Canon Inc アクティブマトリックス型ディスプレイ
JP3800050B2 (ja) * 2001-08-09 2006-07-19 日本電気株式会社 表示装置の駆動回路
JP2003081080A (ja) * 2001-09-14 2003-03-19 Toyoda Mach Works Ltd リザーバ
JP3833100B2 (ja) * 2001-11-08 2006-10-11 キヤノン株式会社 アクティブマトリックス型ディスプレイ
JP2003177709A (ja) * 2001-12-13 2003-06-27 Seiko Epson Corp 発光素子用の画素回路
JP3627710B2 (ja) * 2002-02-14 2005-03-09 セイコーエプソン株式会社 表示駆動回路、表示パネル、表示装置及び表示駆動方法
US6806497B2 (en) * 2002-03-29 2004-10-19 Seiko Epson Corporation Electronic device, method for driving the electronic device, electro-optical device, and electronic equipment
JP3866606B2 (ja) 2002-04-08 2007-01-10 Necエレクトロニクス株式会社 表示装置の駆動回路およびその駆動方法
JP2004028655A (ja) * 2002-06-24 2004-01-29 Sony Corp 測位計算方法および測位用受信機
JP2004061902A (ja) * 2002-07-30 2004-02-26 Chiaki Yoshioka 飾り部の構造及び飾り部の製造方法
US20040056852A1 (en) * 2002-09-23 2004-03-25 Jun-Ren Shih Source driver for driver-on-panel systems
JP4230746B2 (ja) * 2002-09-30 2009-02-25 パイオニア株式会社 表示装置及び表示パネルの駆動方法
JP4032922B2 (ja) * 2002-10-28 2008-01-16 三菱電機株式会社 表示装置および表示パネル
JP2004170787A (ja) * 2002-11-21 2004-06-17 Toshiba Corp 表示装置およびその駆動方法
DE10254511B4 (de) * 2002-11-22 2008-06-05 Universität Stuttgart Aktiv-Matrix-Ansteuerschaltung
US8035626B2 (en) * 2002-11-29 2011-10-11 Semiconductor Energy Laboratory Co., Ltd. Current driving circuit and display device using the current driving circuit
US7030842B2 (en) 2002-12-27 2006-04-18 Lg.Philips Lcd Co., Ltd. Electro-luminescence display device and driving method thereof
KR100509760B1 (ko) 2002-12-31 2005-08-25 엘지.필립스 엘시디 주식회사 일렉트로-루미네센스 표시장치 및 그 구동방법
JP4046617B2 (ja) * 2003-01-14 2008-02-13 ローム株式会社 有機el駆動回路およびこれを用いる有機el表示装置
KR20040071802A (ko) * 2003-02-07 2004-08-16 주식회사 엘리아테크 스캔구간을 데이터에 따라 변화하는 스캔 변조장치 및방법
JP4158570B2 (ja) * 2003-03-25 2008-10-01 カシオ計算機株式会社 表示駆動装置及び表示装置並びにその駆動制御方法
US20040222953A1 (en) * 2003-05-06 2004-11-11 Smith Joseph T. Low voltage frame buffer for high contrast LCD microdisplay and method therefor
JP2005004118A (ja) * 2003-06-16 2005-01-06 Hitachi Ltd 表示装置
US7961160B2 (en) * 2003-07-31 2011-06-14 Semiconductor Energy Laboratory Co., Ltd. Display device, a driving method of a display device, and a semiconductor integrated circuit incorporated in a display device
EP1676257A4 (en) 2003-09-23 2007-03-14 Ignis Innovation Inc CIRCUIT AND METHOD FOR CONTROLLING AN ARRAY OF LIGHT-EMITTING PIXELS
KR100517734B1 (ko) * 2003-12-12 2005-09-29 삼성전자주식회사 감마보정 디지털 아날로그 변환기 및 그 변환방법과, 이를사용한 소스구동 집적회로 및 평판표시장치
GB0400216D0 (en) * 2004-01-07 2004-02-11 Koninkl Philips Electronics Nv Electroluminescent display devices
DE102004022424A1 (de) * 2004-05-06 2005-12-01 Deutsche Thomson-Brandt Gmbh Schaltung und Ansteuerverfahren für eine Leuchtanzeige
EP1796070A1 (en) 2005-12-08 2007-06-13 Thomson Licensing Luminous display and method for controlling the same

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101361275B1 (ko) * 2007-08-08 2014-02-11 엘지전자 주식회사 디지털 디스플레이의 디지털 아날로그 변환 장치
KR100939211B1 (ko) * 2008-02-22 2010-01-28 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
KR101361877B1 (ko) * 2009-09-18 2014-02-13 엘지디스플레이 주식회사 레귤레이터와 이를 이용한 유기발광다이오드 표시장치
US8817007B2 (en) 2009-09-18 2014-08-26 Lg Display Co., Ltd. Regulator and organic light emitting diode display using the same

Also Published As

Publication number Publication date
US7893897B2 (en) 2011-02-22
KR100754131B1 (ko) 2007-08-30
EP1758086B1 (en) 2012-02-01
US20070024542A1 (en) 2007-02-01
JP4611930B2 (ja) 2011-01-12
EP1758086A3 (en) 2007-09-12
CN100492474C (zh) 2009-05-27
EP1758086A2 (en) 2007-02-28
JP2007041532A (ja) 2007-02-15
CN1909043A (zh) 2007-02-07

Similar Documents

Publication Publication Date Title
KR100754131B1 (ko) 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법
KR100703492B1 (ko) 데이터 구동회로와 이를 이용한 유기 발광 표시장치
KR100703500B1 (ko) 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
KR100703463B1 (ko) 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법
KR100698699B1 (ko) 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
KR100698700B1 (ko) 발광 표시장치
KR100658265B1 (ko) 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
KR100613091B1 (ko) 데이터 집적회로 및 이를 이용한 발광 표시장치와 그의구동방법
US9812065B2 (en) Data driver, organic light emitting display device using the same, and method of driving the organic light emitting display device
KR100707623B1 (ko) 화소 및 이를 이용한 발광 표시장치
KR100703430B1 (ko) 화소 및 이를 이용한 유기 발광 표시장치
KR100645696B1 (ko) 화소 및 이를 이용한 발광 표시장치
KR100703429B1 (ko) 화소 및 이를 이용한 유기 발광 표시장치
KR100645695B1 (ko) 화소 및 이를 이용한 발광 표시장치
KR100658266B1 (ko) 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
KR100707625B1 (ko) 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
KR100613087B1 (ko) 화소 및 이를 이용한 발광 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20120730

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130731

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160801

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180802

Year of fee payment: 12