KR20070001485A - 액정 표시장치의 구동장치 및 구동방법 - Google Patents

액정 표시장치의 구동장치 및 구동방법 Download PDF

Info

Publication number
KR20070001485A
KR20070001485A KR1020050057002A KR20050057002A KR20070001485A KR 20070001485 A KR20070001485 A KR 20070001485A KR 1020050057002 A KR1020050057002 A KR 1020050057002A KR 20050057002 A KR20050057002 A KR 20050057002A KR 20070001485 A KR20070001485 A KR 20070001485A
Authority
KR
South Korea
Prior art keywords
gate
voltage
shift clocks
supplying
line
Prior art date
Application number
KR1020050057002A
Other languages
English (en)
Other versions
KR101157941B1 (ko
Inventor
김도헌
문수환
채지은
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020050057002A priority Critical patent/KR101157941B1/ko
Priority to US11/208,417 priority patent/US7586476B2/en
Priority to TW094132492A priority patent/TWI317918B/zh
Priority to JP2005376171A priority patent/JP4244227B2/ja
Publication of KR20070001485A publication Critical patent/KR20070001485A/ko
Priority to US12/535,418 priority patent/US8199099B2/en
Application granted granted Critical
Publication of KR101157941B1 publication Critical patent/KR101157941B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

본 발명은 세로 딤을 최소화하여 화질을 향상시킬 수 있도록 한 액정 표시장치의 구동장치 및 구동방법에 관한 것이다.
본 발명에 따른 액정 표시장치의 구동장치는 복수의 데이터 라인과 n(단, n은 양의 정수)개의 게이트 라인을 가지며, 상기 각 데이터 라인의 제 1 측에 접속된 홀수번째 화소 열과, 상기 각 데이터 라인의 제 2 측에 접속된 짝수번째 화소 열을 가지는 화상 표시부를 포함하는 액정패널과; 상기 홀수번째 화소 열과 상기 짝수번째 화소 열에 서로 다른 전압의 게이트 펄스를 공급하는 게이트 구동부와; 상기 각 데이터 라인에 정극성 또는 부극성 데이터 전압을 공급하는 복수의 데이터 집적회로와; 상기 각 데이터 라인에 상기 정극성 또는 부극성 데이터 전압을 공급하도록 데이터 신호를 공급함과 아울러 제어하고, 상기 게이트 구동부를 제어하는 타이밍 제어부를 구비하는 것을 특징으로 한다.
이러한 구성에 의하여 본 발명은 세로 딤을 최소화하여 화질을 향상시킬 수 있다.
액정 표시장치, 극성, 라인 반전, 세로 딤, 게이트 펄스

Description

액정 표시장치의 구동장치 및 구동방법{APPARATUS AND METHOD FOR DRIVING LIQUID CRYSTAL DISPLAY DEVICE}
도 1a 및 도 1b는 관련기술에 따른 라인 반전을 나타내는 도면.
도 2는 도 1a 및 도 1b에 도시된 각 화소에 공급되는 데이터 전압의 극성 및 게이트 펄스를 나타내는 파형도.
도 3은 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치를 나타내는 도면.
도 4는 도 3에 도시된 타이밍 제어부에서 발생되는 제 1 내지 제 4 게이트 쉬프트 클럭을 나타내는 파형도.
도 5는 도 4에 도시된 게이트 구동부를 나타내는 도면.
도 6은 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동방법을 나타내는 구동 파형도.
도 7은 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치를 나타내는 도면.
도 8은 도 7에 도시된 게이트 구동부를 나타내는 도면.
도 9는 본 발명의 제 3 실시 예에 따른 액정 표시장치의 구동장치에서 게이트 구동부를 나타내는 도면.
도 10은 본 발명의 제 3 실시 예에 따른 액정 표시장치의 구동방법을 나타내는 구동 파형도.
도 11은 본 발명의 제 4 실시 예에 따른 액정 표시장치의 구동장치에서 게이트 구동부를 나타내는 도면.
< 도면의 주요 부분에 대한 부호설명 >
16, 116 : 화소 110 : 액정패널
112 : 화상 표시부 120 : 인쇄회로기판
122 : 타이밍 제어부 130 : TCP
140 : 데이터 집적회로 150 : 제 1 게이트 구동회로
160 : 제 2 게이트 구동회로 164, 155, 166 : 전압 변환부
본 발명은 액정 표시장치에 관한 것으로, 특히 세로 딤을 최소화하여 화질을 향상시킬 수 있도록 한 액정 표시장치의 구동장치 및 구동방법에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 대두되고 있다. 이러한 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시 패널(Plasma Display Panel) 및 발광 표시장치(Light Emitting Display) 등이 있다.
이러한, 평판 표시장치 중 액정 표시장치는 전계를 이용하여 액정의 광 투과율을 조절함으로써 화상을 표시하게 된다.
이를 위하여, 액정 표시장치는 스위칭 소자로서의 TFT(Thin Film Transistor; 박막 트랜지스터)를 이용한 액티브 매트릭스 방식의 액정 표시장치가 알려져 있다. 이 액티브 매트릭스 방식의 액정 표시장치는 게이트 라인과 데이터 라인을 매트릭스 형상으로 배치하여, 그 교차점에 TFT가 배치된 TFT 어레이 기판과, 그 기판과 소정의 간격을 두고 배치되는 대향 기판 사이에 액정 재료를 봉입하고, 이 액정 재료에 인가되는 전압을 TFT에 의해 제어하여, 액정의 전기 광학적 효과를 이용하여 표시를 가능하게 하고 있다.
이러한, 액티브 매트릭스 방식의 액정 표시장치의 고선명화를 수반하는 화소 수의 증대에 따라 화소 수의 증대에 따른 게이트 라인과 데이터 라인의 수량이 매우 많아지고, 구동 집적회로의 수도 증가하여 비용의 상승을 초래하고 있다. 또한, 구동 집적회로와 어레이 기판에서의 접속을 위한 패드간의 피치가 좁아져서 상호간의 접속이 곤란하여 접속 작업의 수율을 저하시킨다.
이러한 문제를 동시에 해결하기 위하여, 대한민국 특허공개번호 2005-0000105호(공개일자, 2005년 01월03일)에서는 인접하는 2개의 화소에 1개의 데이터 라인으로부터 시분할로 전위를 공급함으로써 데이터 구동 집적회로의 수효를 줄여 원가를 절감할 수 있는 액정 표시장치 및 그의 구동방법이 제안되었다.
이러한, 대한민국 특허공개번호 2005-0000105호에서는 액정의 열화 방지 및 표시품질의 향상을 위하여, 데이터 전압의 극성을 프레임, 라인 및 도트 중 어느 하나로 반전시키고, 1 수평기간 동안 게이트 펄스를 1/2 수평기간 단위로 중첩시켜 게이트 라인에 공급한다.
도 2는 도 1a 및 도 1b에 도시된 각 화소에 공급되는 데이터 전압의 극성 및 게이트 펄스를 나타내는 파형도이다.
먼저, 데이터 전압의 극성은 수평라인 단위로 반전되도록 공급되며, 게이트 펄스는 이전 게이트 라인(GL)에 공급되는 게이트 펄스와 1/2 수평기간이 중첩되도록 공급된다. 이때, 게이트 라인(GL)에 공급되는 게이트 펄스는 동일한 폭을 가지게 된다.
이에 따라, 각 화소(16)는 1 수평기간 중 이전 게이트 라인(GL)에 공급되는 게이트 펄스와 중첩되는 제 1 기간 동안 데이터 전압을 예비 충전(Pre-charging)하고, 나머지 제 2 기간에 실제 데이터 전압을 충전하게 된다.
도 2를 도 1a 및 도 1b와 결부하여 구체적으로 설명하면 다음과 같다.
먼저, 제 1 수평기간의 제 1 기간 이전 기간 동안 제 1 게이트 라인(GL1)에 접속된 홀수번째 화소(16)는 제 n 게이트 라인(GLn)에 공급된 게이트 펄스와 중첩되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터 마지막 수평라인의 각 화소(16)에 공급된 부극성(-)의 데이터 전압에 의해 예비 충전된다.
그런 다음, 제 1 수평기간의 제 1 기간 동안 부극성(-)의 데이터 전압으로 예비 충전된 제 1 게이트 라인(GL1)에 접속된 홀수번째 화소(16)는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 정극성(+)의 데이터 전압을 충전한다.
이와 동시에, 제 1 수평기간의 제 1 기간 동안 제 2 게이트 라인(GL2)에 접속된 짝수번째 화소(16)는 제 1 게이트 라인(GL1)에 공급되는 게이트 펄스와 중첩되도록 공급되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 정극성(+)의 데이터 전압을 예비 충전하게 된다.
이어서, 제 1 수평기간의 제 2 기간 동안 홀수번째 화소용 정극성(+)의 데이터 전압으로 예비 충전된 제 2 게이트 라인(GL2)에 접속된 홀수번째 화소(16)는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 정극성(+)의 데이터 전압을 충전한다.
이와 동시에, 제 1 수평기간의 제 2 기간 동안 제 3 게이트 라인(GL3)에 접속된 홀수번째 화소(16)는 제 2 게이트 라인(GL2)에 공급되는 게이트 펄스와 중첩되도록 공급되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 정극성(+)의 데이터 전압을 예비 충전하게 된다.
이에 따라, 제 1 수평기간에 각 데이터 라인(DL)의 좌측 및 우측에 접속된 홀수번째 및 짝수번째 화소(16)는 정극성(+)의 데이터 전압을 충전하게 된다.
그런 다음, 제 2 수평기간의 제 1 기간 동안 정극성(+)의 데이터 전압으로 예비 충전된 제 3 게이트 라인(GL3)에 접속된 홀수번째 화소(16)는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 부극성(-)의 데이터 전압을 충전한다.
이와 동시에, 제 2 수평기간의 제 1 기간 동안 제 4 게이트 라인(GL4)에 접속된 짝수번째 화소(16)는 제 3 게이트 라인(GL3)에 공급되는 게이트 펄스와 중첩 되도록 공급되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 부극성(-)의 데이터 전압을 예비 충전하게 된다.
이어서, 제 2 수평기간의 제 2 기간 동안 홀수번째 화소용 부극성(-)의 데이터 전압으로 예비 충전된 제 4 게이트 라인(GL4)에 접속된 짝수번째 화소(16)는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 부극성(-)의 데이터 전압을 충전한다.
이와 동시에, 제 2 수평기간의 제 2 기간 동안 제 5 게이트 라인(GL5)에 접속된 홀수번째 화소(16)는 제 4 게이트 라인(GL4)에 공급되는 게이트 펄스와 중첩되도록 공급되는 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 부극성(-)의 데이터 전압을 예비 충전하게 된다.
이에 따라, 제 2 수평기간에 각 데이터 라인(DL)의 좌측 및 우측에 접속된 홀수번째 및 짝수번째 화소(16)는 부극성(-)의 데이터 전압을 충전하게 된다.
이와 같은, 제 1 및 제 2 수평기간과 동일한 방식으로 제 3 내지 제 n 수평기간 동안 각 화소(16)에 게이트 라인들(GL)에 동일한 폭의 게이트 펄스를 공급함과 동시에 각 데이터 라인에 정극성(+) 및 부극성(-)의 데이터 전압을 공급하게 된다.
따라서, 대한민국 특허공개번호 2005-0000105호는 라인 반전 구동방식으로 액정 표시장치를 구동하게 된다.
그러나 상술한 대한민국 특허공개번호 2005-0000105호는 각 게이트 라인(GL)에 순차적으로 동일한 폭의 게이트 펄스를 공급하기 때문에 각 데이터 라인(DL)의 제 1 측과 홀수번째 게이트 라인(GL1, GL3,...)에 접속된 홀수번째 화소 열(Po)과 각 데이터 라인(DL)의 제 2 측과 짝수번째 게이트 라인(GL2, GL4,...)에 접속된 짝수번째 화소 열(Pe) 간의 휘도차에 의해 세로 딤(Dim)이 발생하는 문제점이 있다.
구체적으로, 홀수번째 화소 열(Po)는 실제 극성의 데이터 전압과 상반된 극성으로 예비 충전되는 반면에 짝수번째 화소 열(Pe)은 실제 극성의 데이터 전압과 동일한 극성으로 예비 충전된다. 즉, 홀수번째 화소 열(Po)은 부극성(-)으로 예비 충전된 후 정극성(+)의 데이터 전압으로 충전되거나 정극성(+)으로 예비 충전된 후 부극성(-)의 데이터 전압으로 충전된다. 반면에, 짝수번째 화소 열(Pe)은 부극성(-)으로 예비 충전된 후 부극성(-)의 데이터 전압으로 충전되거나 정극성(+)으로 예비 충전된 후 정극성(+)의 데이터 전압으로 충전된다. 결과적으로, 예비 충전시 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe)에 인가되는 데이터 전압의 극성이 다르게 된다.
따라서, 상술한 대한민국 특허공개번호 2005-0000105호는 홀수번째 화소 열(Po)의 각 화소(16)에 충전되는 실제 데이터 전압과 짝수번째 화소 열(Pe)의 각 화소(16)에 충전되는 실제 데이터 전압간의 차이로 인한 세로 딤에 의해 화질이 저하되는 문제점이 있다.
따라서 상기와 같은 문제점을 해결하기 위하여, 본 발명은 세로 딤을 최소화하여 화질을 향상시킬 수 있도록 한 액정 표시장치의 구동장치 및 구동방법을 제공하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 실시 예에 따른 액정 표시장치의 구동장치는 복수의 데이터 라인과 n(단, n은 양의 정수)개의 게이트 라인을 가지며, 상기 각 데이터 라인의 제 1 측에 접속된 홀수번째 화소 열과, 상기 각 데이터 라인의 제 2 측에 접속된 짝수번째 화소 열을 가지는 화상 표시부를 포함하는 액정패널과; 상기 홀수번째 화소 열과 상기 짝수번째 화소 열에 서로 다른 전압의 게이트 펄스를 공급하는 게이트 구동부와; 상기 각 데이터 라인에 정극성 또는 부극성 데이터 전압을 공급하는 복수의 데이터 집적회로와; 상기 각 데이터 라인에 상기 정극성 또는 부극성 데이터 전압을 공급하도록 데이터 신호를 공급함과 아울러 제어하고, 상기 게이트 구동부를 제어하는 타이밍 제어부를 구비하는 것을 특징으로 한다.
본 발명의 실시 예에 따른 액정 표시장치의 구동장치는 복수의 데이터 라인과 n(단, n은 양의 정수)개의 게이트 라인을 가지며, 상기 각 데이터 라인의 제 1 측에 접속된 홀수번째 화소 열과, 상기 각 데이터 라인의 제 2 측에 접속된 짝수번째 화소 열을 가지는 화상 표시부를 포함하는 액정패널을 포함하는 액정 표시장치에 있어서; 상기 홀수번째 화소 열과 상기 짝수번째 화소 열에 서로 다른 전압의 게이트 펄스를 공급하는 단계와; 상기 게이트 펄스에 동기되도록 상기 각 데이터 라인에 정극성 또는 부극성 데이터 전압을 공급하는 단계를 포함하는 것을 특징으로 한다.
이하에서, 첨부된 도면 및 실시 예를 통해 본 발명의 실시 예를 구체적으로 살펴보면 다음과 같다.
도 3은 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치를 나타내는 도면이다.
도 3을 참조하면, 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치는 복수의 데이터 라인(DL)과 n개의 게이트 라인(GL)을 가지며, 각 데이터 라인(DL)의 제 1 측과 홀수번째 게이트 라인(GL1, GL3,...)에 접속된 홀수번째 화소 열(Po)과 각 데이터 라인(DL)의 제 2 측과 짝수번째 게이트 라인(GL2, GL4,...)에 접속된 짝수번째 화소 열(Pe)을 가지는 화상 표시부(112)를 포함하는 액정패널(110)과; 홀수번째 게이트 라인(GL1, GL3,...)과 짝수번째 게이트 라인(GL2, GL4,...)에 서로 다른 전압의 게이트 펄스를 공급하는 게이트 구동부와; 각 데이터 라인(DL)에 정극성(+) 또는 부극성(-) 데이터 전압을 공급하는 복수의 데이터 집적회로(Data Integrated Circuit)(140)와; 각 데이터 라인(DL)에 정극성(+) 또는 부극성(-) 데이터 전압을 공급하도록 데이터 신호를 공급함과 아울러 제어하고, 게이트 구동부를 제어하는 타이밍 제어부(140)를 구비한다.
또한, 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치는 타이밍 제어부(122)와 도시하지 않은 전원회로가 실장된 인쇄회로기판(Printed Circuit Board)(120)과, 각 데이터 집적회로(140)가 실장되며 인쇄회로기판(120)과 액정패널(110)간에 접속된 복수의 테이프 캐리어 패키지(Tape Carrier Package; 이하, TCP라 함)(130)를 더 구비한다.
또한, 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치에서 게이트 구동부는 홀수번째 게이트 라인(GL1, GL3,...)에 제 1 전압의 게이트 펄스를 공급하기 위한 제 1 게이트 구동회로(150)와; 짝수번째 게이트 라인(GL2, GL4,...)에 제 1 전압과 다른 제 2 전압의 게이트 펄스를 공급하기 위한 제 2 게이트 구동회로(160)를 구비한다.
화상 표시부(112)는 각 게이트 라인(GL)에 공급되는 게이트 펄스와 각 화소 열(Po, Pe)에 공급되는 데이터 전압에 따라 각 화소의 광투과율을 조절하여 실제 화상을 표시하게 된다.
각 TCP(130)는 TAB(Tape Automated Bonding) 방식에 의해 인쇄회로기판(120)과 액정패널(110)간에 전기적으로 접속된다. 이때, 각 TCP(130)의 입력패드들은 인쇄회로기판(120)에 전기적으로 접속되고, 출력패드들은 액정패널(110)에 전기적으로 접속된다.
타이밍 제어부(122)는 외부의 구동 시스템으로부터 공급되는 수직, 수평 동기신호 및 데이터 인에이블 신호에 따라 구동 시스템으로부터 공급되는 소스 데이터를 액정패널(110)의 구동에 알맞도록 정렬하여 각 데이터 집적회로(140)에 공급한다.
또한, 타이밍 제어부(122)는 구동 시스템으로부터 공급되는 수직, 수평 동기신호 및 데이터 인에이블 신호를 이용하여 각 데이터 집적회로(140)의 구동 타이밍을 제어하기 위한 소스 스타트 펄스(Source Start Pulse : SSP), 소스 쉬프트 클럭(Source Shift Clock : SSC), 극성 제어신호(Polarity : POL) 및 소스 출력 인에이블 신호(SOE)를 포함하는 데이터 제어신호를 생성하여 각 데이터 집적회로(140)에 공급한다. 이때. 타이밍 제어부(122)는 화상 표시부(112)에 공급되는 화상의 극성패턴이 수평라인 단위로 반전, 즉 라인 반전되도록 극성 제어신호(POL)를 생성하게 된다.
그리고, 타이밍 제어부(122)는 구동 시스템으로부터 공급되는 수직, 수평 동기신호 및 데이터 인에이블 신호를 이용하여 제 1 및 제 2 게이트 구동회로(150, 160) 각각의 구동 타이밍을 제어하기 위한 게이트 스타트 펄스(Gate Start Pulse : GSP), 복수의 게이트 쉬프트 클럭(Gate Shift Clock : GSC) 및 게이트 출력 인에이블 신호(Gate Output Enable : GOE)를 포함하는 게이트 제어신호를 생성하여 제 1 및 제 2 게이트 구동회로(150, 160) 각각에 공급한다.
한편, 타이밍 제어부(122)는 제 1 및 제 2 게이트 구동회로(150, 160)를 구성하는 쉬프트 레지스터를 구동하기 위한 게이트 쉬프트 클럭의 수에 따라 복수의 게이트 쉬프트 클럭을 발생한다. 이때, 제 1 및 제 2 게이트 구동회로(150, 160) 각각이 2개의 게이트 쉬프트 클럭을 이용하여 게이트 펄스를 생성하는 것으로 가정하기로 한다.
이에 따라, 타이밍 제어부(122)는 수직, 수평 동기신호 및 데이터 인에이블 신호를 이용하여 도 4에 도시된 제 1 전압(V1)을 가지는 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3)과, 제 1 전압(V1)과 다른 제 2 전압(V2)을 가지는 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4)을 생성하게 된다. 여기서, 제 1 전압(V1)은 제 2 전압(V2)보다 크도록 설정된다.
그리고, 타이밍 제어부(122)는 제 1 및 제 2 전압(V1, V2)을 가지는 제 1 내 지 제 4 게이트 쉬프트 클럭(CLK1, CLK2, CLK4)의 위상을 1/2 수평기간만큼 중첩되도록 순차적으로 지연시켜 제 1 및 제 2 게이트 구동회로(150, 160)에 공급한다. 이때, 제 1 전압(V1)의 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3)은 제 1 게이트 구동회로(150)에 공급되고, 제 2 전압(V2)의 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4)은 제 2 게이트 구동회로(160)에 공급된다.
각 데이터 집적회로(140)는 타이밍 제어부(122)로부터 TCP(130)의 입력패드를 통해 입력되는 데이터 제어신호에 따라 타이밍 제어부(122)로부터의 데이터 신호를 아날로그 데이터 전압으로 변환하여 TCP(130)의 출력패드를 통해 액정패널(110)의 각 데이터 라인(DL)에 공급한다. 이때, 각 데이터 집적회로(140)는 타이밍 제어부(122)로부터의 극성 제어신호(POL)에 따라 정극성(+) 또는 부극성(-) 데이터 전압을 생성하여 타이밍 제어부(122)로부터의 소스 출력 인에이블 신호(SOE)에 따라 각 데이터 라인(DL)에 공급한다.
제 1 게이트 구동회로(150)는 도 5에 도시된 바와 같이 액정패널(110) 상에 직접 형성되는 제 1 전압(V1)의 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3) 입력라인과, 구동전압(Vdd) 및 기저전압(Vss) 입력라인과, 게이트 스타트 펄스(GSP) 입력라인과, 각 입력라인에 종속적으로 접속되어 홀수번째 게이트 라인(GL1, GL3 내지 GLn-1)에 제 1 전압(V1)의 게이트 펄스를 공급하는 m(단, m은 n/2인 양의 정수)개의 스테이지(1521 내지 152m)를 구비한다.
제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3) 입력라인에는 도 4에 도시된 바와 같이 타이밍 제어부(122)로부터의 1수평주기로 위상이 지연되어 반복되는 제 1 전압(V1)의 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3)이 공급된다.
각 스테이지(1521 내지 152m)는 제 1 스테이지(1521)를 제외하고는 전단 스테이지(1522 내지 152m)로부터의 출력신호에 따라 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3) 입력라인 중 어느 하나로부터 공급되는 제 1 전압(V1)의 클럭신호(CLK1, CLK3)를 해당 홀수번째 게이트 라인(GL1, GL3 내지 GLn-1)에 공급한다. 이때, 제 1 스테이지(1521)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 따라 제 1 게이트 쉬프트 클럭(CLK1) 입력라인으로부터 공급되는 제 1 전압(V1)의 제 1 게이트 쉬프트 클럭(CLK1)을 제 1 게이트 라인(GL1)에 공급한다.
이러한, 제 1 게이트 구동회로(150)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 의해 구동되어 타이밍 제어부(122)로부터의 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3)에 따라 1 수평기간 단위로 위상이 순차적으로 지연되는 제 1 전압(V1)의 게이트 펄스를 생성하고, 타이밍 제어부(122)로부터의 게이트 출력 인에이블 신호(GOE)에 따라 제 1 전압(V1)의 게이트 펄스를 순차적으로 홀수번째 게이트 라인(GL1, GL3 내지 GLn-1)에 순차적으로 공급된다.
제 2 게이트 구동회로(160)는 액정패널(110) 상에 직접 형성되는 제 1 전압(V1)의 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4) 입력라인과, 구동전압(Vdd) 및 기저전압(Vss) 입력라인과, 게이트 스타트 펄스(GSP) 입력라인과, 각 입력라인에 종속적으로 접속되어 짝수번째 게이트 라인(GL2, GL4 내지 GLn)에 제 2 전압(V2)의 게이트 펄스를 공급하는 m(단, m은 n/2인 양의 정수)개의 스테이지(1621 내지 162m)를 구비한다.
제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4) 입력라인의 일단에는 도 4에 도시된 바와 같이 타이밍 제어부(122)로부터의 1수평주기로 위상이 지연되어 반복되는 제 1 전압(V1)의 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4)이 공급된다.
각 스테이지(1621 내지 162m)는 제 1 스테이지(1621)를 제외하고는 전단 스테이지(1622 내지 162m)로부터의 출력신호에 따라 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4) 입력라인 중 어느 하나로부터 공급되는 제 2 전압(V2)의 클럭신호(CLK2, CLK4)를 해당 짝수번째 게이트 라인(GL2, GL4 내지 GLn)에 공급한다. 이때, 제 1 스테이지(1621)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 따라 제 2 게이트 쉬프트 클럭(CLK2) 입력라인으로부터 공급되는 제 2 전압(V2)의 제 2 게이트 쉬프트 클럭(CLK2)을 제 2 게이트 라인(GL2)에 공급한다.
이러한, 제 2 게이트 구동회로(160)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 의해 구동되어 타이밍 제어부(122)로부터의 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4)에 따라 1 수평기간 단위로 위상이 순차적으로 지연되는 제 2 전압(V2)의 게이트 펄스를 생성하고, 타이밍 제어부(122)로부터의 게이트 출력 인에이블 신호(GOE)에 따라 제 2 전압(V2)의 게이트 펄스를 순차적으로 짝수번째 게이트 라인(GL2, GL4 내지 GLn)에 순차적으로 공급된다.
이에 따라, 제 1 및 제 2 게이트 구동회로(150, 160)는 1/2 수평기간 단위로 중첩되도록 게이트 펄스를 화상 표시부(112)의 게이트 라인들(GL)에 순차적으로 공급된다.
한편, 도 6은 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동방법을 나타내는 구동 파형도이다.
먼저, 도 6에 도시된 데이터 전압의 극성은 수평라인(1수평 기간) 단위로 반전되며, 홀수번째 게이트 라인(GL1, GL3 내지 GLn-1)과 짝수번째 게이트 라인(GL1, GL4 내지 GLn)에는 1/2 수평기간 동안 중첩되는 제 1 및 제 2 전압(V1, V2)의 게이트 펄스가 순차적으로 공급된다.
이에 따라, 각 화소(116)는 1 수평기간 중 이전 게이트 라인(GL)에 공급되는 게이트 펄스와 중첩되는 제 1 기간 동안 데이터 전압을 예비 충전(Pre-charging)하고, 나머지 제 2 기간에 실제 데이터 전압을 충전하게 된다. 이때, 제 1 전압(V1)의 게이트 펄스에 의한 홀수번째 화소 열(Po)에 충전되는 실제 데이터 전압의 충전전압은 제 2 전압(V2)의 게이트 펄스에 의한 짝수번째 화소 열(Pe)보다 크게 된다.
도 6를 도 3과 결부하여 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동방법을 구체적으로 설명하면 다음과 같다.
먼저, 제 1 수평기간의 이전 기간에서 제 1 게이트 라인(GL1)에 접속된 홀수번째 화소(116)는 제 n 게이트 라인(GLn)에 공급되는 제 2 전압(V2)의 게이트 펄스와 중첩되도록 제 1 게이트 구동회로(150)로부터 공급되는 제 1 전압(V1)의 게이트 펄스에 의해 부극성(-)의 데이터 전압이 예비 충전된 것으로 가정한다.
이에 따라, 제 1 수평기간에서 제 2 게이트 구동회로(160)는 제 1 게이트 구동회로(150)로부터 제 1 게이트 라인(GL1)에 공급되는 제 1 전압(V1)의 게이트 펄스와 중첩되도록 제 2 게이트 라인(GL2)에 제 2 전압(V2)의 게이트 펄스를 공급한다. 이에 따라, 제 1 게이트 라인(GL1)에 공급되는 제 1 전압(V1)의 게이트 펄스 와 제 2 게이트 라인(GL2)에 공급되는 제 2 전압(V2)의 게이트 펄스가 중첩되는 제 1 수평기간의 제 1 기간 동안, 부극성(-)의 데이터 전압으로 예비 충전된 제 1 게이트 라인(GL1)에 접속된 홀수번째 화소(116)는 제 1 전압(V1)의 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 정극성(+)의 데이터 전압을 충전하고, 제 2 게이트 라인(GL2)에 접속된 짝수번째 화소(116)는 제 2 전압(V2)의 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 정극성(+)의 데이터 전압을 예비 충전하게 된다.
그런 다음, 제 1 게이트 구동회로(150)는 제 2 게이트 구동회로(160)로부터 제 2 게이트 라인(GL2)에 공급되는 제 2 전압(V2)의 게이트 펄스와 중첩되도록 제 3 게이트 라인(GL3)에 제 1 전압(V1)의 게이트 펄스를 공급한다. 이에 따라, 제 2 게이트 라인(GL2)에 공급되는 제 2 전압(V2)의 게이트 펄스와 제 3 게이트 라인(GL3)에 공급되는 제 1 전압(V1)의 게이트 펄스가 중첩되는 제 1 수평기간의 제 2 기간 동안, 정극성(+)의 데이터 전압으로 예비 충전된 제 2 게이트 라인(GL2)에 접속된 짝수번째 화소(116)는 제 2 전압(V2)의 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 정극성(+)의 데이터 전압을 충전하고, 제 3 게이트 라인(GL3)에 접속된 홀수번째 화소(116)는 제 1 전압(V1)의 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 정극성(+)의 데이터 전압을 예비 충전하게 된다.
이에 따라, 제 1 수평기간 동안 각 데이터 라인(DL)의 좌측 및 우측에 접속된 홀수번째 및 짝수번째 화소(16)는 정극성(+)의 데이터 전압을 충전하게 된다. 이때, 정극성(+)의 데이터 전압으로 예비 충전된 짝수번째 화소(116)는 제 2 전압(V2)의 게이트 펄스에 의해 부극성(-)의 데이터 전압으로 예비 충전된 홀수번째 화소(116)의 충전전압보다 낮은 정극성(+)의 데이터 전압을 충전한다.
그런 다음, 제 2 수평기간에서 제 2 게이트 구동회로(160)는 제 1 게이트 구동회로(150)로부터 제 3 게이트 라인(GL3)에 공급되는 제 1 전압(V1)의 게이트 펄스와 중첩되도록 제 4 게이트 라인(GL4)에 제 2 전압(V2)의 게이트 펄스를 공급한다. 이에 따라, 제 3 게이트 라인(GL3)에 공급되는 제 1 전압(V1)의 게이트 펄스와 제 4 게이트 라인(GL4)에 공급되는 제 2 전압(V2)의 게이트 펄스가 중첩되는 제 2 수평기간의 제 1 기간 동안, 정극성(+)의 데이터 전압으로 예비 충전된 제 3 게이트 라인(GL3)에 접속된 홀수번째 화소(116)는 제 1 전압(V1)의 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 부극성(-)의 데이터 전압을 충전하고, 제 4 게이트 라인(GL4)에 접속된 짝수번째 화소(116)는 제 2 전압(V2)의 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 홀수번째 화소용 부극성(-)의 데이터 전압을 예비 충전하게 된다.
이어서, 제 1 게이트 구동회로(150)는 제 2 게이트 구동회로(160)로부터 제 4 게이트 라인(GL4)에 공급되는 제 2 전압(V2)의 게이트 펄스와 중첩되도록 제 5 게이트 라인(GL5)에 제 1 전압(V1)의 게이트 펄스를 공급한다. 이에 따라, 제 4 게이트 라인(GL4)에 공급되는 제 2 전압(V2)의 게이트 펄스와 제 5 게이트 라인(GL5)에 공급되는 제 1 전압(V1)의 게이트 펄스가 중첩되는 제 2 수평기간의 제 2 기간 동안, 부극성(-)의 데이터 전압으로 예비 충전된 제 4 게이트 라인(GL4)에 접 속된 짝수번째 화소(116)는 제 2 전압(V2)의 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 부극성(-)의 데이터 전압을 충전하고, 제 5 게이트 라인(GL5)에 접속된 홀수번째 화소(116)는 제 1 전압(V1)의 게이트 펄스에 의해 각 데이터 라인(DL)으로부터의 짝수번째 화소용 부극성(-)의 데이터 전압을 예비 충전하게 된다.
이에 따라, 제 2 수평기간 동안 각 데이터 라인(DL)의 좌측 및 우측에 접속된 홀수번째 및 짝수번째 화소(16)는 부극성(-)의 데이터 전압을 충전하게 된다. 이때, 부극성(-)의 데이터 전압으로 예비 충전된 짝수번째 화소(116)는 제 2 전압(V2)의 게이트 펄스에 의해 정극성(+)의 데이터 전압으로 예비 충전된 홀수번째 화소(116)의 충전전압보다 낮은 부극성(-)의 데이터 전압을 충전한다.
이와 같은, 제 1 및 제 2 수평기간과 동일한 방식으로 제 3 내지 제 n 수평기간 동안 각 화소(116)에 홀수번째 게이트 라인(GL1, GL3 내지 GLn-1)에 제 1 전압(V1)의 게이트 펄스와 짝수번째 게이트 라인(GL2, GL4 내지 GLn)에 제 2 전압(V2)의 게이트 펄스를 1/2 수평기간으로 중첩되도록 공급함과 동시에 각 데이터 라인에 정극성(+) 및 부극성(-)의 데이터 전압을 공급하게 된다.
따라서, 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치 및 구동방법은 서로 다른 전압의 게이트 펄스에 따라 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe) 각각의 충전전압을 다르게 함으로써 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe)간의 휘도차에 의해 발생되는 세로 딤(Dim)을 최소화할 수 있다.
구체적으로, 홀수번째 화소 열(Po)은 실제 데이터 전압의 극성과 상반된 극 성으로 예비 충전되는 반면에 짝수번째 화소 열(Pe)은 실제 데이터 전압의 극성과 동일한 극성으로 예비 충전된다. 즉, 홀수번째 화소 열(Po)은 부극성(-)으로 예비 충전된 후 정극성(+) 데이터 전압으로 충전되거나 정극성(+)으로 예비 충전된 후 부극성(-)의 데이터 전압으로 충전된다. 반면에, 짝수번째 화소 열(Pe)은 부극성(-)으로 예비 충전된 후 부극성(-)의 데이터 전압으로 충전되거나 정극성(+)으로 예비 충전된 후 정극성(+)의 데이터 전압으로 충전된다.
이에 따라, 본 발명은 제 1 전압(V1)의 게이트 펄스를 이용하여 홀수번째 화소 열(Po)에 데이터 전압을 충전시키는 반면에 제 1 전압(V1)보다 낮은 제 2 전압(V2)의 게이트 펄스를 이용하여 짝수번째 화소 열(Pe)에 데이터 전압을 충전시키게 된다. 즉, 본 발명은 홀수번째 화소 열(Po)의 경우 예비 충전시 다른 극성이 충전되므로 제 1 전압(V1)의 게이트 펄스를 이용하여 실제 데이터 전압의 충전전압을 크게 하고, 반면에 짝수번째 화소 열(Pe)의 경우 예비 충전시 동일한 극성이 충전되므로 제 2 전압(V2)의 게이트 펄스를 이용하여 실제 데이터 전압의 충전전압을 작게 한다.
따라서, 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치 및 구동방법은 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe) 각각에 공급되는 게이트 펄스의 전압(V1, V2)을 다르게 함으로써 화상 표시부(112)의 라인 반전 구동시 발생되는 세로 딤을 최소화할 수 있다.
도 7은 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치를 나타내는 도면이고, 도 8은 도 7에 도시된 제 1 및 제 2 게이트 구동회로(150, 160)를 나 타내는 도면이다.
도 7 및 도 8을 참조하면, 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치는 m개의 데이터 라인(DL)과 n개의 게이트 라인(GL)을 가지며, 각 데이터 라인(DL)의 제 1 측과 홀수번째 게이트 라인(GL1, GL3,...)에 접속된 홀수번째 화소 열(Po)과 각 데이터 라인(DL)의 제 2 측과 짝수번째 게이트 라인(GL2, GL4,...)에 접속된 짝수번째 화소 열(Pe)을 가지는 화상 표시부(112)를 포함하는 액정패널(110)과; 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe)에 서로 다른 전압의 게이트 펄스를 공급하는 게이트 구동부와; 각 데이터 라인(DL)에 정극성(+) 또는 부극성(-) 데이터 전압을 공급하는 복수의 데이터 집적회로(Data Integrated Circuit)(140)와; 각 데이터 라인(DL)에 정극성(+) 또는 부극성(-) 데이터 전압을 공급하도록 데이터 신호를 공급함과 아울러 제어하고, 게이트 구동부를 제어하는 타이밍 제어부(140)를 구비한다.
이와 같은, 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치는 게이트 구동부를 제외하고는 도 3에 도시된 본 발명의 제 1 실시 예와 동일한 구성을 갖는다. 이에 따라, 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치에서는 게이트 구동부만을 설명하기로 하고, 나머지 구성은 상술한 본 발명의 제 1 실시 예로 대신하기로 한다.
또한, 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치에서 게이트 구동부는 제 4i+1(단, i는 0 ~ n/4인 양의 정수) 게이트 라인(GL1, GL5...)에 제 1 전압의 게이트 펄스를 공급하고, 제 4i+4 게이트 라인(GL4, GL8,...)에 제 1 전압 과 다른 제 2 전압의 게이트 펄스를 공급하기 위한 제 1 게이트 구동회로(150)와; 제 4i+2 게이트 라인(GL2, GL6,...)에 제 1 전압의 게이트 펄스를 공급하고, 제 4i+3 게이트 라인(GL3, GL7,...)에 제 2 전압의 게이트 펄스를 공급하기 위한 제 2 게이트 구동회로(160)를 구비한다.
이와 같은, 제 1 게이트 구동회로(150)는 액정패널(110)의 일측에 직접 형성되어 화상 표시부(112)의 제 4i+1 및 제 4i+4 게이트 라인(GL1, GL4, GL5, GL8)에 전기적으로 접속된다. 이러한, 제 1 게이트 구동회로(150)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 의해 구동되어 타이밍 제어부(122)로부터의 제 1 및 제 4 게이트 쉬프트 클럭(CLK1, CLK4)에 따라 1 수평기간 단위로 위상이 순차적으로 지연되는 제 1 및 제 2 전압(V1, V2)의 게이트 펄스를 생성하고, 타이밍 제어부(122)로부터의 게이트 출력 인에이블 신호(GOE)에 따라 제 1 및 제 2 전압(V1, V2)의 게이트 펄스를 순차적으로 제 4i+1 및 제 4i+4 게이트 라인(GL1, GL4, GL5, GL8)에 순차적으로 공급된다.
제 2 게이트 구동회로(160)는 액정패널(110)의 타측에 직접 형성되어 화상 표시부(112)의 제 4i+2 및 제 4i+3 게이트 라인(GL2, GL3, GL6, GL7,...)에 전기적으로 접속된다. 이러한, 제 2 게이트 구동회로(160)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 의해 구동되어 타이밍 제어부(122)로부터의 제 2 및 제 3 게이트 쉬프트 클럭(CLK2, CLK3)에 따라 1 수평기간 단위로 위상이 순차적으로 지연되는 제 2 및 제 1 전압(V2, V1)의 게이트 펄스를 생성하고, 타이밍 제어부(122)로부터의 게이트 출력 인에이블 신호(GOE)에 따라 제 2 및 제 1 전압(V2, V1) 의 게이트 펄스를 순차적으로 제 4i+2 및 제 4i+3 게이트 라인(GL2, GL3, GL6, GL7,...)에 순차적으로 공급된다.
이와 같은, 본 발명의 제 2 실시 예에 따른 액정 표시장치의 구동장치 및 구동방법은 본 발명의 제 1 실시 예와 같이 서로 다른 전압의 게이트 펄스에 따라 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe) 각각의 충전전압을 다르게 함으로써 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe)간의 휘도차에 의해 발생되는 세로 딤(Dim)을 최소화할 수 있다.
도 9는 본 발명의 제 3 실시 예에 따른 액정 표시장치의 구동장치에서 제 1 및 제 2 게이트 구동회로(150, 160)를 나타내는 도면이다.
도 8을 도 3과 결부하면, 제 1 게이트 구동회로(150)는 액정패널(110) 상에 직접 형성되는 제 1 전압(V1)의 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3) 입력라인과, 구동전압(Vdd) 및 기저전압(Vss) 입력라인과, 게이트 스타트 펄스(GSP) 입력라인과, 각 입력라인에 종속적으로 접속되어 홀수번째 게이트 라인(GL1, GL3 내지 GLn-1)에 제 1 전압(V1)의 게이트 펄스를 공급하는 m(단, m은 n/2인 양의 정수)개의 스테이지(1521 내지 152m)를 구비한다.
제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3) 입력라인에는 타이밍 제어부(122)로부터의 1수평주기로 위상이 지연되어 반복되는 제 1 전압(V1)의 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3)이 공급된다.
각 스테이지(1521 내지 152m)는 제 1 스테이지(1521)를 제외하고는 전단 스테이지(1522 내지 152m)로부터의 출력신호에 따라 제 1 및 제 3 게이트 쉬프트 클 럭(CLK1, CLK3) 입력라인 중 어느 하나로부터 공급되는 제 1 전압(V1)의 클럭신호(CLK1, CLK3)를 해당 홀수번째 게이트 라인(GL1, GL3 내지 GLn-1)에 공급한다. 이때, 제 1 스테이지(1521)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 따라 제 1 게이트 쉬프트 클럭(CLK1) 입력라인으로부터 공급되는 제 1 전압(V1)의 제 1 게이트 쉬프트 클럭(CLK1)을 제 1 게이트 라인(GL1)에 공급한다.
이러한, 제 1 게이트 구동회로(150)는 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3)을 이용하여 1수평 단위로 위상이 지연되는 제 1 전압(V1)의 게이트 펄스를 홀수번째 게이트 라인(GL1, GL3 내지 GLn-1)에 순차적으로 공급한다.
제 2 게이트 구동회로(160)는 액정패널(110) 상에 직접 형성되는 제 1 전압(V1)의 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4) 입력라인과, 구동전압(Vdd) 및 기저전압(Vss) 입력라인과, 게이트 스타트 펄스(GSP) 입력라인과, 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4) 입력라인 각각과 기저전압(Vss) 입력라인 사이에 접속되어 제 1 전압(V1)의 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4)을 제 2 전압(V2)으로 변환하는 전압 변환부(164)와, 각 입력라인에 종속적으로 접속되어 짝수번째 게이트 라인(GL2, GL4 내지 GLn)에 제 2 전압(V2)의 게이트 펄스를 공급하는 m(단, m은 n/2인 양의 정수)개의 스테이지(1621 내지 162m)를 구비한다.
제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4) 입력라인의 일단에는 타이밍 제어부(122)로부터의 1수평주기로 위상이 지연되어 반복되는 제 1 전압(V1)의 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4)이 공급된다.
전압 변환부(164)는 제 2 게이트 쉬프트 클럭(CLK2) 입력라인의 타단과 기저 전압(Vss) 입력라인 사이에 접속된 제 1 가변저항(VR1)과, 제 4 게이트 쉬프트 클럭(CLK4) 입력라인의 타단과 기저전압(Vss) 입력라인 사이에 접속된 제 2 가변저항(VR2)을 구비한다.
제 1 가변저항(VR1)은 제 2 게이트 쉬프트 클럭(CLK2) 입력라인에 입력되는 제 1 전압(V1)의 제 2 게이트 쉬프트 클럭(CLK2)을 제 1 전압(V1)보다 낮은 제 2 전압(V2)으로 변환한다.
제 2 가변저항(VR2)은 제 4 게이트 쉬프트 클럭(CLK4) 입력라인에 입력되는 제 1 전압(V1)의 제 4 게이트 쉬프트 클럭(CLK4)을 상기 제 2 전압(V2)으로 변환한다.
각 스테이지(1621 내지 162m)는 제 1 스테이지(1621)를 제외하고는 전단 스테이지(1622 내지 162m-1)로부터의 출력신호에 따라 제 2 및 제 4 게이트 쉬프트 클럭(CLK1, CLK3) 입력라인 중 어느 하나로부터 공급되는 제 2 전압(V2)의 클럭신호(CLK2, CLK4)를 해당 짝수번째 게이트 라인(GL2, GL4 내지 GLn)에 공급한다. 이때, 제 1 스테이지(1621)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 따라 제 2 게이트 쉬프트 클럭(CLK2) 입력라인으로부터 공급되는 제 2 전압(V2)의 제 2 게이트 쉬프트 클럭(CLK2)을 제 2 게이트 라인(GL2)에 공급한다.
이러한, 제 2 게이트 구동회로(160)는 전압 변환부(164)에 의해 변환된 제 2 전압(V2)의 제 2 및 제 4 게이트 쉬프트 클럭(CLK1, CLK3)을 이용하여 1수평 단위로 위상이 지연되는 제 2 전압(V2)의 게이트 펄스를 짝수번째 게이트 라인(GL2, GL4 내지 GLn)에 순차적으로 공급한다.
도 10은 본 발명의 제 3 실시 예에 따른 액정 표시장치의 구동장치에서 타이밍 제어부로부터 출력되는 구동파형 및 게이트 라인에 공급되는 게이트 펄스를 나타내는 구동 파형도이다.
도 10을 도 3 및 도 9와 결부하면, 먼저 본 발명의 제 3 실시 예에 따른 액정 표시장치의 구동장치에서 타이밍 제어부(122)는 동일한 제 1 전압(V1)의 제 1 내지 제 4 게이트 쉬프트 클럭(CLK1 내지 CLK4)을 출력하는 것을 제외하고는 도 6에 도시된 구동파형과 동일한 게이트 및 데이터 제어신호를 출력한다.
즉, 타이밍 제어부(122)는 수직 및 수평 동기신호와 데이터 인에이블 신호를 이용하여 동일한 제 1 전압(V1)을 가지는 제 1 내지 제 4 게이트 쉬프트 클럭(CLK1 내지 CLK4)의 위상을 1/2 수평기간 단위로 중첩되도록 순차적으로 지연시켜 제 1 및 제 2 게이트 구동회로(150, 160)에 공급한다. 이때, 제 1 및 제 3 게이트 쉬프트 클럭(CLK1, CLK3)은 제 1 게이트 구동회로(150)에 공급되며, 제 2 및 제 4 게이트 쉬프트 클럭(CLK2, CLK4)은 제 2 게이트 구동회로(160)에 공급된다.
따라서, 본 발명의 제 3 실시 예에 따른 액정 표시장치의 구동장치 및 구동방법은 제 2 게이트 구동회로(160)에 구비된 전압 변환부(164)를 이용하여 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe) 각각에 공급되는 게이트 펄스의 전압(V1, V2)을 다르게 함으로써 화상 표시부(112)의 라인 반전 구동시 발생되는 세로 딤을 최소화할 수 있다.
도 11은 본 발명의 제 4 실시 예에 따른 액정 표시장치의 구동장치에서 제 1 및 제 2 게이트 구동회로(150, 160)를 나타내는 도면이다.
도 11을 참조하면, 먼저 본 발명의 제 4 실시 예에 따른 액정 표시장치의 구동장치에서 타이밍 제어부(122)는 동일한 제 1 전압(V1)의 제 1 내지 제 4 게이트 쉬프트 클럭(CLK1 내지 CLK4)을 출력하는 것을 제외하고는 도 6에 도시된 구동파형과 동일한 게이트 및 데이터 제어신호를 출력한다.
제 1 게이트 구동회로(150)는 액정패널(110) 상에 직접 형성되는 제 1 전압(V1)의 제 1 및 제 4 게이트 쉬프트 클럭(CLK1, CLK4) 입력라인과; 구동전압(Vdd) 및 기저전압(Vss) 입력라인과; 게이트 스타트 펄스(GSP) 입력라인과; 제 4 게이트 쉬프트 클럭(CLK4) 입력라인과 기저전압(Vss) 입력라인 사이에 접속되어 제 1 전압(V1)의 제 4 게이트 쉬프트 클럭(CLK4)을 제 1 전압(V1)과 다른 제 2 전압(V2)으로 변환하는 제 1 전압 변환부(155)와, 각 입력라인에 종속적으로 접속되어 제 4i+1(단, i는 0 ~ n/4인 양의 정수) 게이트 라인(GL1, GL5...)에 제 1 전압의 게이트 펄스를 공급하고, 제 4i+4 게이트 라인(GL4, GL8,...)에 제 2 전압의 게이트 펄스를 공급하기 위한 m(단, m은 n/2인 양의 정수)개의 스테이지(1521 내지 152m)를 구비한다.
제 1 및 제 4 게이트 쉬프트 클럭(CLK1, CLK4) 입력라인에는 타이밍 제어부(122)로부터의 1수평주기로 위상이 지연되어 반복되는 제 1 전압(V1)의 제 1 및 제 4 게이트 쉬프트 클럭(CLK1, CLK4)이 공급된다.
제 1 전압 변환부(155)는 제 4 게이트 쉬프트 클럭(CLK4) 입력라인의 타단과 기저전압(Vss) 입력라인 사이에 접속된 제 1 가변저항(VR1)을 구비한다.
제 1 가변저항(VR1)은 제 4 게이트 쉬프트 클럭(CLK4) 입력라인에 입력되는 제 1 전압(V1)의 제 4 게이트 쉬프트 클럭(CLK4)을 제 1 전압(V1)보다 낮은 제 2 전압(V2)으로 변환한다.
각 스테이지(1521 내지 152m)는 제 1 스테이지(1521)를 제외하고는 전단 스테이지(1522 내지 152m)로부터의 출력신호에 따라 제 1 및 제 4 게이트 쉬프트 클럭(CLK1, CLK4) 입력라인 중 어느 하나로부터 공급되는 제 1 또는 제 2 전압(V1, V2)의 클럭신호(CLK1, CLK4)를 해당 게이트 라인(GL1, GL4 내지 GLn)에 공급한다.
즉, 홀수번째 스테이지(1521, 1523 내지 152m-1)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 따라 제 1 게이트 쉬프트 클럭(CLK1) 입력라인으로부터 공급되는 제 1 전압(V1)의 제 1 게이트 쉬프트 클럭(CLK1)을 제 4i+1 게이트 라인(GL1, GL5...)에 순차적으로 공급한다. 이때, 제 1 스테이지(1521)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 따라 제 1 게이트 쉬프트 클럭(CLK1) 입력라인으로부터 공급되는 제 1 전압(V1)의 제 1 게이트 쉬프트 클럭(CLK1)을 제 1 게이트 라인(GL1)에 공급한다.
그리고, 짝수번째 스테이지(1522, 1524 내지 152m)는 제 1 전압 변환부(155)에 의해 전압 강하된 제 4 게이트 쉬프트 클럭(CLK4) 입력라인으로부터의 제 2 전압(V2)의 제 4 게이트 쉬프트 클럭(CLK4)을 제 4i+4 게이트 라인(GL4, GL8,...)에 순차적으로 공급한다.
제 2 게이트 구동회로(160)는 액정패널(110) 상에 직접 형성되는 제 1 전압(V1)의 제 2 및 제 3 게이트 쉬프트 클럭(CLK2, CLK3) 입력라인과; 구동전압(Vdd) 및 기저전압(Vss) 입력라인과; 게이트 스타트 펄스(GSP) 입력라인과; 제 2 게이트 쉬프트 클럭(CLK2) 입력라인과 기저전압(Vss) 입력라인 사이에 접속되어 제 1 전압(V1)의 제 2 게이트 쉬프트 클럭(CLK2)을 제 1 전압(V1)과 다른 제 2 전압(V2)으로 변환하는 제 2 전압 변환부(166)와, 각 입력라인에 종속적으로 접속되어 제 4i+2(GL2, GL6...)에 제 2 전압의 게이트 펄스를 공급하고, 제 4i+3 게이트 라인(GL3, GL7,...)에 제 1 전압의 게이트 펄스를 공급하기 위한 m개의 스테이지(1621 내지 162m)를 구비한다.
제 2 및 제 3 게이트 쉬프트 클럭(CLK2, CLK3) 입력라인에는 타이밍 제어부(122)로부터의 1수평주기로 위상이 지연되어 반복되는 제 1 전압(V1)의 제 2 및 제 3 게이트 쉬프트 클럭(CLK2, CLK3)이 공급된다.
제 2 전압 변환부(166)는 제 2 게이트 쉬프트 클럭(CLK2) 입력라인의 타단과 기저전압(Vss) 입력라인 사이에 접속된 제 2 가변저항(VR2)을 구비한다.
제 2 가변저항(VR2)은 제 2 게이트 쉬프트 클럭(CLK2) 입력라인에 입력되는 제 1 전압(V1)의 제 2 게이트 쉬프트 클럭(CLK2)을 제 1 전압(V1)보다 낮은 제 2 전압(V2)으로 변환한다.
각 스테이지(1621 내지 162m)는 제 1 스테이지(1621)를 제외하고는 전단 스테이지(1622 내지 162m)로부터의 출력신호에 따라 제 2 및 제 3 게이트 쉬프트 클럭(CLK2, CLK3) 입력라인 중 어느 하나로부터 공급되는 제 1 또는 제 2 전압(V1, V2)의 클럭신호(CLK2, CLK3)를 해당 게이트 라인(GL2, GL3 내지 GLn-1)에 공급한다.
즉, 홀수번째 스테이지(1621, 1623 내지 162m-1)는 타이밍 제어부(122)로부 터의 게이트 스타트 펄스(GSP)에 따라 제 2 전압 변환부(166)에 의해 전압 강하된 제 2 게이트 쉬프트 클럭(CLK2) 입력라인으로부터 공급되는 제 2 전압(V2)의 제 2 게이트 쉬프트 클럭(CLK2)을 제 4i+2 게이트 라인(GL2, GL6...)에 순차적으로 공급한다. 이때, 제 1 스테이지(1621)는 타이밍 제어부(122)로부터의 게이트 스타트 펄스(GSP)에 따라 제 2 게이트 쉬프트 클럭(CLK2) 입력라인으로부터 공급되는 제 2 전압(V2)의 제 2 게이트 쉬프트 클럭(CLK2)을 제 2 게이트 라인(GL2)에 공급한다.
그리고, 짝수번째 스테이지(1622, 1624 내지 162m)는 타이밍 제어부(122)로부터의 제 3 게이트 쉬프트 클럭(CLK3) 입력라인으로부터의 제 1 전압(V1)의 제 3 게이트 쉬프트 클럭(CLK3)을 제 4i+3 게이트 라인(GL3, GL7,...)에 순차적으로 공급한다.
따라서, 본 발명의 제 4 실시 예에 따른 액정 표시장치의 구동장치 및 구동방법은 제 1 및 제 2 게이트 구동회로(150, 160)에 구비된 전압 변환부(155, 166)를 이용하여 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe) 각각에 공급되는 게이트 펄스의 전압(V1, V2)을 다르게 함으로써 화상 표시부(112)의 라인 반전 구동시 발생되는 세로 딤을 최소화할 수 있다.
한편, 본 발명의 다른 실시 예에 따른 액정 표시장치의 구동장치에 있어서, 게이트 구동부는 홀수번째 화소 열(Po)과 짝수번째 화소 열(Pe) 각각에 공급되는 게이트 펄스의 전압(V1, V2)을 다르게 하기 위하여, 제 1 내지 제 4 게이트 쉬프트 클럭(CLK1 내지 CLK4) 중 2개의 게이트 쉬프트 클럭(CLK1, CLK2)(CLK1, CLK3)(CLK1, CLK4)(CLK2, CLK3)(CLK3, CLK4)에 따라 제 1 전압(V1) 및/또는 제 2 전압(V2)의 게이트 펄스를 생성하여 게이트 라인에 공급하는 제 1 게이트 구동회로(150)와, 제 1 내지 제 4 게이트 쉬프트 클럭(CLK1 내지 CLK4) 중 나머지 2개의 게이트 쉬프트 클럭(CLK3, CLK4)(CLK2, CLK4)(CLK2, CLK3)(CLK1, CLK4)(CLK1, CLK2)에 따라 제 1 전압(V1) 및/또는 제 2 전압(V2)의 게이트 펄스를 생성하여 게이트 라인에 공급하는 제 2 게이트 구동회로(160)를 구비할 수 있다.
다른 한편, 이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.
상기와 같은 본 발명의 제 1 실시 예에 따른 액정 표시장치의 구동장치 및 구동방법은 라인 반전 구동시 동일한 데이터 라인 양측에 배치된 홀수번째 화소 열과 짝수번째 화소 열에 공급되는 게이트 펄스의 전압을 다르게하여 예비 충전시 다른 극성의 충전되는 홀수번째 화소 열과 짝수번째 화소 열 각각의 실제 데이터 전압의 충전전압을 다르게 함으로써 세로 딤을 최소화하여 화질을 향상시킬 수 있다.

Claims (27)

  1. 복수의 데이터 라인과 n(단, n은 양의 정수)개의 게이트 라인을 가지며, 상기 각 데이터 라인의 제 1 측에 접속된 홀수번째 화소 열과, 상기 각 데이터 라인의 제 2 측에 접속된 짝수번째 화소 열을 가지는 화상 표시부를 포함하는 액정패널과;
    상기 홀수번째 화소 열과 상기 짝수번째 화소 열에 서로 다른 전압의 게이트 펄스를 공급하는 게이트 구동부와;
    상기 각 데이터 라인에 정극성 또는 부극성 데이터 전압을 공급하는 복수의 데이터 집적회로와;
    상기 각 데이터 라인에 상기 정극성 또는 부극성 데이터 전압을 공급하도록 데이터 신호를 공급함과 아울러 제어하고, 상기 게이트 구동부를 제어하는 타이밍 제어부를 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  2. 제 1 항에 있어서,
    상기 타이밍 제어부는 제 1 전압을 가지며 1수평 기간 단위로 위상이 지연되도록 반복되는 제 1 및 제 2 게이트 쉬프트 클럭과, 상기 제 1 전압과 다른 제 2 전압을 가지며 1수평 기간 단위로 위상이 지연되도록 반복되는 제 3 및 제 4 게이트 쉬프트 클럭을 발생하여 상기 게이트 구동부에 공급하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  3. 제 2 항에 있어서,
    상기 게이트 구동부는,
    상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭을 이용하여 홀수번째 게이트 라인에 제 1 전압의 게이트 펄스를 공급하기 위한 제 1 게이트 구동회로와;
    상기 제 2 전압의 제 3 및 제 4 게이트 쉬프트 클럭을 이용하여 짝수번째 게이트 라인에 제 2 전압의 게이트 펄스를 공급하기 위한 제 2 게이트 구동회로를 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  4. 제 2 항에 있어서,
    상기 게이트 구동부는,
    상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 어느 하나와 상기 제 2 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 어느 하나를 이용하여 제 4i+1(단, i는 0 ~ n/4인 양의 정수) 게이트 라인에 제 1 전압의 게이트 펄스를 공급하고, 제 4i+4 게이트 라인에 제 2 전압의 게이트 펄스를 공급하기 위한 제 1 게이트 구동회로와;
    상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 나머지 하나와 상기 제 2 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 나머지 하나를 이용하여 제 4i+2 게이트 라인에 상기 제 1 전압의 게이트 펄스를 공급하고, 제 4i+3 게이트 라인에 상기 제 2 전압의 게이트 펄스를 공급하기 위한 제 2 게이트 구동회로를 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  5. 제 1 항에 있어서,
    상기 타이밍 제어부는 제 1 전압을 가지며 1/2수평 기간 단위로 위상이 지연되도록 반복되는 제 1 내지 제 4 게이트 쉬프트 클럭을 발생하여 상기 게이트 구동부에 공급하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  6. 제 5 항에 있어서,
    상기 게이트 구동부는,
    상기 제 1 전압의 제 1 및 제 3 게이트 쉬프트 클럭을 이용하여 상기 홀수번째 게이트 라인에 제 1 전압의 게이트 펄스를 공급하기 위한 제 1 게이트 구동회로와;
    상기 제 1 전압의 제 2 및 제 4 게이트 쉬프트 클럭을 상기 제 1 전압과 다른 제 2 전압으로 변환하고, 상기 변환된 제 2 전압의 제 2 및 제 4 게이트 쉬프트 클럭을 이용하여 상기 짝수번째 게이트 라인에 상기 제 2 전압의 게이트 펄스를 공급하기 위한 제 2 게이트 구동회로를 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  7. 제 6 항에 있어서,
    상기 제 2 게이트 구동회로는 상기 타이밍 제어부로부터 공급되는 상기 제 1 전압의 제 2 및 제 4 게이트 쉬프트 클럭을 상기 제 2 전압으로 변환하는 전압 변환부를 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  8. 제 7 항에 있어서,
    상기 전압 변환부는 상기 제 1 전압의 제 2 및 제 4 게이트 쉬프트 클럭 입력라인 각각과 기저전압 입력라인 사이에 접속된 제 1 및 제 2 저항을 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  9. 제 5 항에 있어서,
    상기 게이트 구동부는,
    상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 어느 하나를 제 2 전압으로 변환하고, 상기 제 2 전압으로 변환된 제 1 및 제 2 게이트 쉬프트 클럭 중 어느 하나와 상기 제 1 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 어느 하나를 이용하여 제 4i+1(단, i는 0 ~ n/4인 양의 정수) 게이트 라인에 제 1 전압의 게이트 펄스를 공급하고, 제 4i+4 게이트 라인에 제 2 전압의 게이트 펄스를 공급하기 위한 제 1 게이트 구동회로와;
    상기 제 1 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 나머지 하나를 상기 제 2 전압으로 변환하고, 상기 제 2 전압으로 변환된 제 3 및 제 4 게이트 쉬프트 클럭 중 나머지 하나와 상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 나머지를 이용하여 제 4i+2 게이트 라인에 상기 제 1 전압의 게이트 펄스를 공급하 고, 제 4i+3 게이트 라인에 상기 제 2 전압의 게이트 펄스를 공급하기 위한 제 2 게이트 구동회로를 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  10. 제 9 항에 있어서,
    상기 제 1 게이트 구동회로는 상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 어느 하나를 제 2 전압으로 변환하기 위한 제 1 전압 변환부를 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  11. 제 10 항에 있어서,
    상기 제 1 전압 변환부는 상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 입력라인 중 어느 하나와 기저전압 입력라인 사이에 접속된 제 1 저항을 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  12. 제 9 항에 있어서,
    상기 제 2 게이트 구동회로는 상기 제 1 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 어느 하나를 제 2 전압으로 변환하기 위한 제 2 전압 변환부를 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  13. 제 12 항에 있어서,
    상기 제 2 전압 변환부는 상기 제 1 전압의 제 3 및 제 4 게이트 쉬프트 클 럭 입력라인 중 어느 하나와 기저전압 입력라인 사이에 접속된 제 2 저항을 구비하는 것을 특징으로 하는 액정 표시장치의 구동장치.
  14. 제 2 항, 제 6 항 및 제 9 항 중 어느 한 항에 있어서,
    상기 제 1 전압은 상기 제 2 전압보다 큰 것을 특징으로 하는 액정 표시장치의 구동장치.
  15. 제 2 항, 제 6 항 및 제 9 항 중 어느 한 항에 있어서,
    상기 제 1 전압의 게이트 펄스와 상기 제 2 전압의 게이트 펄스는 1/2 수평기간 단위로 중첩되는 것을 특징으로 하는 액정 표시장치의 구동장치.
  16. 제 1 항에 있어서,
    상기 복수의 데이터 집적회로는 1 수평기간 단위로 상기 데이터 전압의 극성을 반전시키는 것을 특징으로 하는 액정 표시장치의 구동장치.
  17. 제 1 항에 있어서,
    상기 게이트 구동부는 상기 액정패널에 형성되는 것을 특징으로 하는 액정 표시장치의 구동장치.
  18. 복수의 데이터 라인과 n(단, n은 양의 정수)개의 게이트 라인을 가지며, 상 기 각 데이터 라인의 제 1 측에 접속된 홀수번째 화소 열과, 상기 각 데이터 라인의 제 2 측에 접속된 짝수번째 화소 열을 가지는 화상 표시부를 포함하는 액정패널을 포함하는 액정 표시장치에 있어서;
    상기 홀수번째 화소 열과 상기 짝수번째 화소 열에 서로 다른 전압의 게이트 펄스를 공급하는 단계와;
    상기 게이트 펄스에 동기되도록 상기 각 데이터 라인에 정극성 또는 부극성 데이터 전압을 공급하는 단계를 포함하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  19. 제 18 항에 있어서,
    제 1 전압을 가지며 1수평 기간 단위로 위상이 지연되도록 반복되는 제 1 및 제 3 게이트 쉬프트 클럭을 발생하는 단계와,
    상기 제 1 전압과 다른 제 2 전압을 가지며 1수평 기간 단위로 위상이 지연되도록 반복되는 제 2 및 제 4 게이트 쉬프트 클럭을 발생하는 단계를 더 포함하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  20. 제 19 항에 있어서,
    상기 서로 다른 폭의 게이트 펄스를 공급하는 단계는,
    상기 제 1 및 제 3 게이트 쉬프트 클럭에 따라 제 1 전압의 게이트 펄스를 발생하여 상기 홀수번째 게이트 라인에 공급하는 단계와,
    상기 제 2 및 제 4 게이트 쉬프트 클럭에 따라 제 2 전압의 게이트 펄스를 발생하여 상기 짝수번째 게이트 라인에 공급하는 단계를 포함하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  21. 제 19 항에 있어서,
    상기 서로 다른 폭의 게이트 펄스를 공급하는 단계는,
    상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 어느 하나와 상기 제 2 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 어느 하나를 이용하여 제 4i+1(단, i는 0 ~ n/4인 양의 정수) 게이트 라인에 제 1 전압의 게이트 펄스를 공급하고, 제 4i+4 게이트 라인에 제 2 전압의 게이트 펄스를 공급하는 단계와,
    상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 나머지 하나와 상기 제 2 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 나머지 하나를 이용하여 제 4i+2 게이트 라인에 상기 제 1 전압의 게이트 펄스를 공급하고, 제 4i+3 게이트 라인에 상기 제 2 전압의 게이트 펄스를 공급하는 단계를 포함하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  22. 제 18 항에 있어서,
    제 1 전압을 가지며 1/2수평 기간 단위로 위상이 지연되도록 반복되는 제 1 내지 제 4 게이트 쉬프트 클럭을 발생하는 단계를 포함하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  23. 제 22 항에 있어서,
    상기 서로 다른 폭의 게이트 펄스를 공급하는 단계는,
    상기 제 1 전압의 제 2 및 제 4 게이트 쉬프트 클럭을 상기 제 1 전압과 다른 제 2 전압으로 변환하는 단계와,
    상기 제 1 전압의 제 1 및 제 3 게이트 쉬프트 클럭을 이용하여 상기 홀수번째 게이트 라인에 제 1 전압의 게이트 펄스를 공급하는 단계와,
    상기 제 2 전압의 제 2 및 제 4 게이트 쉬프트 클럭을 이용하여 상기 짝수번째 게이트 라인에 상기 제 2 전압의 게이트 펄스를 공급하는 단계를 포함하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  24. 제 22 항에 있어서,
    상기 서로 다른 폭의 게이트 펄스를 공급하는 단계는,
    상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 어느 하나를 제 2 전압으로 변환하는 단계와,
    상기 제 1 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 나머지 하나를 상기 제 2 전압으로 변환하는 단계와,
    상기 제 2 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 어느 하나와 상기 제 1 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 어느 하나를 이용하여 제 4i+1(단, i는 0 ~ n/4인 양의 정수) 게이트 라인에 제 1 전압의 게이트 펄스를 공급하고, 제 4i+4 게이트 라인에 제 2 전압의 게이트 펄스를 공급하는 단계와,
    상기 제 2 전압의 제 3 및 제 4 게이트 쉬프트 클럭 중 나머지 하나와 상기 제 1 전압의 제 1 및 제 2 게이트 쉬프트 클럭 중 나머지를 이용하여 제 4i+2 게이트 라인에 상기 제 1 전압의 게이트 펄스를 공급하고, 제 4i+3 게이트 라인에 상기 제 2 전압의 게이트 펄스를 공급하는 단계를 포함하는 액정 표시장치의 구동방법.
  25. 제 18 항, 제 23 항 및 제 24 항 중 어느 한 항에 있어서,
    상기 제 1 전압은 상기 제 2 전압보다 큰 것을 특징으로 하는 액정 표시장치의 구동방법.
  26. 제 18 항, 제 23 항 및 제 24 항 중 어느 한 항에 있어서,
    상기 제 1 전압의 게이트 펄스와 상기 제 2 전압의 게이트 펄스는 1/2 수평기간 단위로 중첩되는 것을 특징으로 하는 액정 표시장치의 구동방법.
  27. 제 18 항에 있어서,
    상기 데이터 전압을 공급하는 단계는 1 수평기간 단위로 상기 데이터 전압의 극성을 반전시키는 것을 특징으로 하는 액정 표시장치의 구동방법.
KR1020050057002A 2005-06-15 2005-06-29 액정 표시장치의 구동장치 및 구동방법 KR101157941B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020050057002A KR101157941B1 (ko) 2005-06-29 2005-06-29 액정 표시장치의 구동장치 및 구동방법
US11/208,417 US7586476B2 (en) 2005-06-15 2005-08-19 Apparatus and method for driving liquid crystal display device
TW094132492A TWI317918B (en) 2005-06-15 2005-09-20 Apparatus and method for driving liquid crystal display device
JP2005376171A JP4244227B2 (ja) 2005-06-15 2005-12-27 液晶表示装置の駆動装置及び駆動方法
US12/535,418 US8199099B2 (en) 2005-06-15 2009-08-04 Apparatus and method for driving liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050057002A KR101157941B1 (ko) 2005-06-29 2005-06-29 액정 표시장치의 구동장치 및 구동방법

Publications (2)

Publication Number Publication Date
KR20070001485A true KR20070001485A (ko) 2007-01-04
KR101157941B1 KR101157941B1 (ko) 2012-06-22

Family

ID=37868870

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050057002A KR101157941B1 (ko) 2005-06-15 2005-06-29 액정 표시장치의 구동장치 및 구동방법

Country Status (1)

Country Link
KR (1) KR101157941B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101319323B1 (ko) * 2006-12-29 2013-10-16 엘지디스플레이 주식회사 액정표시장치
KR101341906B1 (ko) * 2008-12-23 2013-12-13 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
US8624820B2 (en) 2005-11-02 2014-01-07 Samsung Display Co., Ltd. Liquid crystal display with plural gate lines and pairs of pixels
US8698722B2 (en) 2007-08-07 2014-04-15 Samsung Display Co., Ltd. Display apparatus and driving method thereof

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08248385A (ja) * 1995-03-08 1996-09-27 Hitachi Ltd アクティブマトリックス型液晶ディスプレイとその駆動方法
TW552573B (en) 2001-08-21 2003-09-11 Samsung Electronics Co Ltd Liquid crystal display and driving method thereof
KR100631118B1 (ko) * 2002-12-28 2006-10-04 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그 구동 방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8624820B2 (en) 2005-11-02 2014-01-07 Samsung Display Co., Ltd. Liquid crystal display with plural gate lines and pairs of pixels
US9293101B2 (en) 2005-11-02 2016-03-22 Samsung Display Co., Ltd. Liquid crystal display including pixels arranged in columns
KR101319323B1 (ko) * 2006-12-29 2013-10-16 엘지디스플레이 주식회사 액정표시장치
US8698722B2 (en) 2007-08-07 2014-04-15 Samsung Display Co., Ltd. Display apparatus and driving method thereof
KR101341906B1 (ko) * 2008-12-23 2013-12-13 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법

Also Published As

Publication number Publication date
KR101157941B1 (ko) 2012-06-22

Similar Documents

Publication Publication Date Title
JP4244227B2 (ja) 液晶表示装置の駆動装置及び駆動方法
US8400390B2 (en) Gate driving device and liquid crystal display having the same
KR101211219B1 (ko) 액정표시장치와 그 구동방법
KR101337256B1 (ko) 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
CN102117659B (zh) 移位寄存器和使用移位寄存器的显示设备
EP2525349B1 (en) Gate driver and liquid crystal display including the same
KR101296624B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101473843B1 (ko) 액정표시장치
JP2007114771A (ja) ゲート駆動回路及びこれを備える液晶表示装置
KR102023939B1 (ko) 영상 표시장치 및 그 구동방법
KR20140056542A (ko) 액정표시패널
KR20150005259A (ko) 표시 패널 및 이를 포함하는 표시 장치
KR20160017390A (ko) 디스플레이 장치의 게이트 드라이버
KR101157941B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR101394925B1 (ko) 액정 표시장치 및 그의 구동방법
KR101429909B1 (ko) 액정 표시 장치
KR101147091B1 (ko) 액정 표시장치의 구동장치
KR102115462B1 (ko) 디스플레이 장치와 이의 구동 방법
KR20080035146A (ko) 액정 표시 장치
KR101407297B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
US20130278570A1 (en) Gate driving circuit and display apparatus having the same
KR20060096859A (ko) 액정 표시 장치 및 그 구동 방법
KR101157962B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR100934093B1 (ko) 액정표시장치
KR20150030831A (ko) 액정 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150528

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180515

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 8