KR101429909B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR101429909B1
KR101429909B1 KR1020070120949A KR20070120949A KR101429909B1 KR 101429909 B1 KR101429909 B1 KR 101429909B1 KR 1020070120949 A KR1020070120949 A KR 1020070120949A KR 20070120949 A KR20070120949 A KR 20070120949A KR 101429909 B1 KR101429909 B1 KR 101429909B1
Authority
KR
South Korea
Prior art keywords
data
odd
signal
gate
link
Prior art date
Application number
KR1020070120949A
Other languages
English (en)
Other versions
KR20090054205A (ko
Inventor
이종혁
채지은
김태환
안중성
문수환
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070120949A priority Critical patent/KR101429909B1/ko
Publication of KR20090054205A publication Critical patent/KR20090054205A/ko
Application granted granted Critical
Publication of KR101429909B1 publication Critical patent/KR101429909B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Abstract

본 발명은 신호 링크 형성 영역의 마진을 확보함과 아울러 신호 링크 간의 저항차를 보상할 수 있는 액정 표시 장치에 관한 것이다.
본 발명에 따른 액정 표시 장치는 기수 신호 라인과 접속된 기수 신호 링크와, 우수 신호 라인과 접속된 우수 신호 링크가 서로 다른 평면 상에 서로 다른 금속으로 형성된 액정 표시 패널과; 상기 기수 신호 링크 및 우수 신호 링크의 저항 차이를 보상하도록 상기 기수 신호 라인 및 우수 신호 라인에 서로 다른 구동 신호를 공급하는 구동 집적 회로를 구비하며, 상기 구동 집적 회로는 상기 기수 신호 링크 및 우수 신호 링크 중 비저항이 높은 금속으로 이루어진 신호 링크와 접속된 신호 라인에, 상기 비저항이 낮은 금속으로 이루어진 신호 링크와 접속된 신호 라인보다 폭이 넓거나 레벨이 높은 구동 전압을 공급하는 것을 특징으로 한다.
기수 신호 링크, 우수 신호 링크, 감마, 게이트 하이 전압, 디지털 데이터

Description

액정 표시 장치{Liquid Crystal Display}
본 발명은 액정 표시 장치에 관한 것으로, 특히 신호 링크 형성 영역의 마진을 확보함과 아울러 신호 링크 간의 저항차를 보상할 수 있는 액정 표시 장치에 관한 것이다.
액정 표시 장치는 전계에 따라 유전 이방성을 갖는 액정의 광투과율을 조절하여 화상을 표시하게 된다. 이러한 액정 표시 장치는 게이트 라인 및 데이터 라인의 교차로 마련된 각 화소 영역에 형성된 액정셀마다 박막 트랜지스터가 형성된 액티브 매트릭스(Active Matrix) 타입의 액정 패널과, 액정 패널의 게이트 라인을 구동하기 위한 게이트 구동 집적 회로와, 액정 패널의 데이터 라인을 구동하기 위한 데이터 구동 집적 회로를 구비한다.
액정 패널의 게이트 라인 및 데이터 라인 중 적어도 어느 하나의 신호 라인은 신호 패드와, 그 신호 패드와 신호 라인 사이에 형성된 신호 링크를 통해 구동 집적 회로와 접속된다. 여기서, 신호 라인 사이의 간격은 신호 패드들 사이의 간격보다 넓다.
한편, 액정 표시 장치가 고해상도로 갈수록 신호 라인 및 신호 패드 수가 증 가하게 되면, 신호 라인과 신호 패드를 연결하는 신호 링크 간의 길이가 좁아져 신호 링크 간의 쇼트현상이 발생되는 문제점이 있다.
상기와 같은 문제점을 해결하기 위하여, 본 발명은 신호 링크 형성 영역의 마진을 확보함과 아울러 신호 링크 간의 저항차를 보상할 수 있는 액정 표시 장치를 제공하는 것이다.
상기 기술적 과제를 달성하기 위하여, 본 발명에 따른 액정 표시 장치는 기수 신호 라인과 접속된 기수 신호 링크와, 우수 신호 라인과 접속된 우수 신호 링크가 서로 다른 평면 상에 서로 다른 금속으로 형성된 액정 표시 패널과; 상기 기수 신호 링크 및 우수 신호 링크의 저항 차이를 보상하도록 상기 기수 신호 라인 및 우수 신호 라인에 서로 다른 구동 신호를 공급하는 구동 집적 회로를 구비하며, 상기 구동 집적 회로는 상기 기수 신호 링크 및 우수 신호 링크 중 비저항이 높은 금속으로 이루어진 신호 링크와 접속된 신호 라인에, 상기 비저항이 낮은 금속으로 이루어진 신호 링크와 접속된 신호 라인보다 폭이 넓거나 레벨이 높은 구동 전압을 공급하는 것을 특징으로 한다.
여기서, 상기 구동 집적 회로는 상기 액정 표시 패널의 데이터 라인을 구동하는 데이터 구동 집적 회로이며, 상기 데이터 구동 집적 회로는 상기 기수 데이터 링크 및 우수 데이터 링크 중 비저항이 높은 금속으로 이루어진 데이터 링크와 접속된 상기 데이터 라인에 상기 비저항이 낮은 금속으로 이루어진 상기 데이터 링크와 접속된 상기 데이터 라인보다 높은 레벨의 데이터 전압을 공급하는 것을 특징으로 한다.
또한, 상기 액정 표시 장치는 상기 데이터 구동 집적 회로에서 데이터 신호가 생성될 수 있도록 다수의 감마 전압을 상기 데이터 구동 집적 회로에 공급하는 감마 전압 생성부를 추가로 구비하며, 상기 감마 전압 생성부는 서로 다른 구동 전압을 이용하여 상기 기수 데이터라인과 대응하는 기수 감마 전압을, 상기 우수 데이터 라인과 대응하는 우수 감마 전압을 생성하는 것을 특징으로 한다.
또한, 상기 액정 표시 장치는 상기 데이터 구동 집적 회로를 제어하는 타이밍 제어부를 추가로 구비하며, 상기 타이밍 제어부는 상기 기수 데이터 링크와 대응되는 기수데이터 및 상기 우수 데이터 링크와 대응되는 우수 데이터 중 어느 하나의 데이터를 변조하는 것을 특징으로 한다.
여기서, 상기 구동 집적 회로는 상기 액정 표시 패널의 게이트 라인을 구동하는 게이트 구동 집적 회로이며, 상기 게이트 구동 집적 회로는 상기 기수 게이트 라인과 접속된 기수 게이트 링크와, 상기 우수 게이트 라인과 접속된 우수 게이트 링크의 비저항의 차이를 고려하여 상기 기수 게이트 라인 및 우수 게이트 라인에 서로 다른 폭 또는 레벨의 게이트 하이 전압을 공급하는 것을 특징으로 한다.
구체적으로, 상기 기수 게이트 링크 및 우수 게이트 링크 중 비저항이 높은 금속으로 이루어진 게이트 링크와 접속된 게이트 라인에는 상기 비저항이 낮은 금속으로 이루어진 상기 게이트 링크와 접속된 상기 게이트 라인보다 폭이 넓거나 레벨이 높은 게이트 하이 전압을 공급하는 것을 특징으로 한다.
한편, 상기 데이터 구동 집적 회로들 중 첫번째 데이터 구동 집적 회로는 신호 전송 필름을 통해 구동 신호가 공급되며, 나머지 데이터 구동 집적 회로들은 제 1 라인 온 글래스형 라인을 통해 상기 구동 신호가 공급되며, 상기 게이트 구동 집적 회로들 중 첫번째 게이트 구동 집적 회로는 상기 신호 전송 필름을 통해 구동 신호가 공급되며, 나머지 게이트 구동 집적 회로들은 제2 라인 온 글래스형 라인을 통해 상기 구동 신호가 공급되는 것을 특징으로 한다.
구체적으로, 상기 데이터 구동 집적 회로는 상기 신호 전송 필름에서 멀어질수록 높은 레벨의 데이터 전압을 생성하며, 상기 게이트 구동 집적 회로는 상기 신호 전송 필름에서 멀어질수록 폭이 넓거나 레벨이 높은 게이트 하이 전압을 생성하는 것을 특징으로 한다.
본 발명에 따른 액정 표시 장치는 기수 신호 링크와 우수 신호 링크가 서로 다른 평면 상에 서로 다른 금속으로 형성하여 기수 및 우수 신호 링크의 형성 영역의 마진을 확보할 수 있어 기수 및 우수 신호 링크 간의 쇼트 현상을 방지할 수 있다. 또한, 본 발명에 따른 액정 표시 장치는 기수 신호 링크와 우수 신호 링크가 서로 다른 평면 상에 서로 다른 금속으로 형성되는 경우, 감마 전압, 디지털 데이터, 게이트 하이 전압 중 적어도 어느 하나를 조절함으로써 기수 액정셀 및 우수 액정셀 간의 휘도차이를 보상할 수 있다. 뿐만 아니라, 본 발명에 따른 액정 표시 장치는 캐스케이드방식으로 구동 집적 회로가 실장되는 경우, 감마 전압, 디지털 데이터, 게이트 하이 전압 중 적어도 어느 하나를 조절함으로써 구동 집적 회로 영역 간의 휘도 차이를 보상할 수 있으며 공정 진행 중 발생하는 편차에 대해서도 부분적인 보상도 가능하다.
이하, 첨부된 도면 및 실시 예를 통해 본 발명의 실시 예를 구체적으로 살펴보면 다음과 같다.
도 1은 본 발명에 따른 액정 표시 장치를 나타내는 블럭도이다.
도 1에 도시된 액정 표시 장치는 화상을 표시하는 액정 패널(102)과, 액정 패널(102)을 구동하는 게이트 구동 집적 회로(108) 및 데이터 구동 집적 회로(106)와, 게이트 구동 집적 회로(108) 및 데이터 구동 집적 회로(106)를 제어하는 타이밍 제어부(104)와, 데이터 구동 집적 회로(106)에 공급되는 감마 전압을 생성하는 감마 전압부(110)와, 상기 각 회로 블록에 필요한 다수의 구동 전압을 생성하여 공급하는 전원부(116)를 구비한다.
액정 패널(102)은 표시 영역(102a)과 비표시 영역(102b)으로 구분된다.
표시 영역(102a)에는 액정셀(Clc) 매트릭스와, 게이트 라인(GL) 및 데이터 라인(DL)과 접속되어 액정셀(Clc) 각각을 구동하는 박막 트랜지스터(TFT)가 형성된다. 액정 패널(102)의 박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터의 게이트 하이 전압에 의해 턴-온되어 데이터 라인(DL)의 데이터 전압이 액정셀(Clc)에 공급되어 액정셀(Clc)은 공통 전압(Vcom)과 데이터 전압과의 차만큼의 전압이 인가되고, 게이트 로우 전압에 의해 턴-오프되어 액정셀(Clc)에 인가된 전압이 유지되게 한다. 액정셀(Clc)은 인가된 전압에 따라 액정을 구동하여 광투과율을 조절함으로써 액정 패널(102)은 화상을 표시하게 된다.
비표시 영역(102b)에는 게이트 구동 집적 회로(108)와 접속되는 게이트 패 드(도시하지 않음)와, 게이트 패드와 게이트 라인(GL) 사이에 형성된 게이트 링크(GLK)와, 데이터 구동 집적 회로와 접속되는 데이터 패드(도시하지 않음), 데이터 패드와 데이터 라인 사이에 형성된 데이터 링크(DLK)가 형성된다.
여기서, 데이터 링크(DLK)는 도 2에 도시된 바와 같이 기수 데이터 라인(DL1,DL3,...)과 접속된 기수 데이터 링크(DLK1,DLK3,...)와, 우수 데이터 라인(DL2,DL4,...)과 접속된 우수 데이터 링크(DLK2,DLK4,...)로 구분된다.
기수 데이터 링크(DLK1,DLK3,...) 및 우수 데이터 링크(DLK2,DLK4,...)는 서로 다른 평면 상에 서로 다른 금속으로 형성된다. 기수 데이터 링크(DLK1,DLK3,...) 및 우수 데이터 링크(DLK2,DLK4,...) 중 어느 하나는 기판(101) 상에 게이트 라인(GL)과 동일한 게이트 금속으로 형성되며, 나머지 데이터 링크(DLK)는 게이트 절연막(118) 상에 데이터 라인(DL)과 동일한 데이터 금속으로 형성된다. 이는 기수 데이터 링크(DLK1,DLK3,...)와 우수 데이터 링크(DLK2,DLK4,...)를 서로 다른 층에 다른 금속으로 형성함으로써 기수 데이터 링크(DLK1,DLK3,...) 및 우수 데이터 링크(DLK2,DLK4,...)의 형성 영역의 마진을 확보할 수 있어 기수 데이터 링크(DLK1,DLK3,...) 및 우수 데이터 링크(DLK2,DLK4,...) 간의 쇼트 현상을 방지할 수 있다.
게이트 링크(GLK) 역시 서로 다른 평면 상에 다른 금속으로 형성되는 기수 게이트 링크(GLK1,GLK3,...)와 우수 게이트 링크(GLK2,GLK4,...)로 구분된다.
타이밍 제어부(104)는 외부로부터 입력된 다수의 동기 신호를 이용하여 다수의 제어 신호를 생성하고 그 제어 신호를 게이트 구동 집적 회로(108)와 데이터 구 동 집적 회로(106)로 공급한다. 그리고, 외부로부터 입력된 화소 데이터 신호를 정렬하여 데이터 구동 집적 회로(106)로 공급한다.
전원부(116)는 외부로부터의 구동 전압(VDD)을 이용하여 게이트 하이 전압 및 게이트 로우 전압 등을 포함하는 게이트 전압(VG)을 생성하여 게이트 구동 집적 회로(108)로 공급하고, 공통 전압(VCOM)을 생성하여 액정 패널(102)에 공급한다. 또한 전원부는(116)는 입력 구동 전압(VDD)을 이용하여 기수 구동 전압(VDDO)과 우수 구동 전압(VDDE)을 각각 생성하여 감마 전압부(110)로 공급한다. 여기서, 기수 구동 전압(VDDO)은 기수 데이터 링크(DLK1,DLK3,...)와 우수 데이터 링크(DLK2,DLK4,...)를 이루는 금속의 비저항차이를 고려하여 우수 구동 전압(VDDE)과 다르게 형성된다. 구체적으로, 기수 데이터 라인(DL)과 접속된 기수 데이터 링크(DLK1,DLK3,...)를 이루는 금속의 비저항이 우수 데이터 데이터 라인(DL)과 접속된 우수 데이터 링크(DLK2,DLK4,...)를 이루는 금속의 비저항보다 낮은(높은) 경우, 기수 구동 전압(VDDO)은 우수 구동 전압(VDDE)보다 낮게(높게) 형성된다.
감마 전압부(110)는 기수 감마 전압부(112)와 우수 감마 전압부(114)를 포함한다. 기수 감마 전압부(112)는 전원부(116)로부터의 기수 구동 전압(VDDO)을 도 3a에 도시된 저항 스트링을 이용하여 분압함으로써 다수의 기수 감마 전압(GMAO1 내지 GMAOi)을 생성하여 데이터 구동 집적 회로(106)로 공급한다. 우수 감마 전압부(114)는 전원부(116)로부터의 우수 구동 전압(VDDE)을 도 3b에 도시된 저항 스트링을 이용하여 분압함으로써 다수의 우수 감마 전압(GMAE1 내지 GMAEi)을 생성하여 데이터 구동 집적 회로(106)로 공급한다. 이에 따라, 감마 전압 생성부(110)는 기 수 감마 전압(GMAO)과 우수 감마 전압(GMAE)을 수직 기간 단위로 교번하면서 데이터 구동 집적 회로(106)로 공급한다.
데이터 구동 집적 회로(106)는 타이밍 제어부(104)로부터의 디지털 데이터 신호에 따라 감마 전압부(110)를 통해 공급된 감마 전압(GMAO,GMAE)을 선택하여 액정 패널(102)의 데이터 라인(DL)으로 공급한다. 이때, 데이터 구동 집적 회로(106)는 타이밍 제어부(104)로부터의 R, G, B 데이터 신호를 한 수직 기간에서는 기수 감마 전압부(112)에서 출력되는 다수의 기수 감마 전압(GMAO)을 포함하는 기수 계조 감마 전압 세트를 이용하여 기수 계조 데이터 전압으로 변환하여 액정 패널(102)로 공급한다. 그리고, 다음 수직 기간에서는 우수 감마 전압부(114)에서 출력되는 다수의 우수 감마 전압(GMAE)을 포함하는 우수 계조 감마 전압 세트를 이용하여 우수 계조 데이터 전압으로 변환하여 액정 패널(102)로 공급하게 된다.
게이트 구동 집적 회로(108)는 타이밍 제어부(104)로부터의 제어 신호에 따라 스캔 신호를 발생하여 게이트 라인(GL)으로 공급한다. 이때, 게이트 구동 집적 회로(108)는 타이밍 제어부(104)로부터의 제어 신호에 따라 전원부(116)의 게이트 하이 전압(VGH)을 선택하여 게이트 라인(GL)으로 공급하고, 나머지 기간에는 게이트 로우 전압(VGL)을 선택하여 게이트 라인(GL)으로 공급한다.
이와 같이, 본 발명의 제1 실시 예에 따른 액정 표시 장치는 서로 다른 금속으로 형성된 기수 데이터 링크(DLK1,DLK3,...) 및 우수 데이터 링크(DLK2,DLK4,...)에 서로 다른 감마 전압을 기준으로 생성된 데이터 전압을 공급한다. 이에 따라, 본 발명의 제1 실시 예에 따른 액정 표시 장치는 기수/우수 데 이터 라인 각각과 접속된 기수 액정셀 및 우수 액정셀 간의 휘도차를 보상할 수 있다.
도 4는 본 발명의 제2 실시 예에 따른 액정 표시 장치의 타이밍 제어부를 나타내는 블럭도이다.
도 4에 도시된 액정 표시 장치는 도 1에 도시된 액정 표시 장치와 대비하여 타이밍 제어부(104)를 제외하고는 동일한 구성요소를 구비한다. 이에 따라, 동일한 구성요소에 대한 상세한 설명은 생략하기로 한다.
도 4에 도시된 타이밍 제어부(104)는 제어 신호 발생부(126), 데이터 정렬부(122) 및 데이터 변조부(124)를 구비한다.
제어 신호 발생부(126)는 게이트 구동 집적 회로(108) 및 데이터 구동 집적 회로(106) 각각을 제어하기 위한 다수의 제어 신호를 생성한다.
데이터 정렬부(122)는 외부로부터의 한 프레임의 디지털 데이터를 기수 수직 기간의 데이터(OData)와 우수 수직 기간의 데이터(EData)로 나누어 정렬한다.
데이터 변조부(124)는 데이터 정렬부(122)에서 정렬된 우수 수직 기간의 데이터(EData)를 우수 데이터 링크(DLK2,DLK4,...)와 기수 데이터 링크(DLK1,DLK3,...)의 비저항차이만큼 변조하여 변조된 우수 데이터(MEData)를 데이터 구동 집적 회로(106)에 공급한다.
예를 들어 도 5에 도시된 바와 같이 기수/우수 데이터 라인(DL)과 대응되는 디지털 데이터가 "101010"인 경우, 기수/우수 데이터 라인(DL) 중 어느 하나와 대응되는 디지털 데이터를 변조한다. 기수 데이터 라인(DL1,DL3,...,DLn-1)과 접속 된 기수 데이터 링크(DLK1,DLK3,...)의 비저항이 우수 데이터 라인(DL2,DL4,...,DLn)과 접속된 우수 데이터 링크(DLK2,DLK4,...)의 비저항보다 낮은(높은) 경우, 우수 데이터 라인(DL2,DL4,...,DLn)[기수 데이터 라인(DL1,DL3,...,DLn-1)]과 대응되는 디지털 데이터를 변조한다. 따라서, 기수 데이터 라인과 대응되는 기수 데이터(OData)는 "101010"이며, 우수 데이터 라인과 대응되는 디지털 데이터는 원래의 우수 데이터(EData)의 하위 비트를 변조하여 "101011"의 변조 우수 데이터(MEDatat)이다.
이와 같이, 본 발명의 제2 실시 예에 따른 액정 표시 장치는 서로 다른 평면 상에 서로 다른 금속으로 형성된 기수 데이터 링크 및 우수 데이터 링크에 서로 다른 디지털 데이터가 변환된 아날로그 형태의 데이터 전압을 공급한다. 이에 따라, 본 발명의 제1 실시 예에 따른 액정 표시 장치는 기수/우수 데이터 라인 각각과 접속된 기수 액정셀 및 우수 액정셀 사이의 휘도차이를 보상할 수 있다.
도 6은 본 발명의 제3 실시 예에 따른 액정 표시 장치의 게이트 구동 집적 회로를 나타내는 블럭도이다.
도 6에 도시된 액정 표시 장치는 도 1에 도시된 액정 표시 장치와 대비하여 게이트 구동 집적 회로에서 서로 다른 레벨의 제1 및 제2 게이트 하이 전압을 생성하는 것을 제외하고는 동일한 구성요소를 구비한다. 이에 따라, 동일한 구성요소에 대한 상세한 설명은 생략하기로 한다.
게이트 구동 집적 회로(108)는 교번적으로 배치되는 기수 스테이지(SR1,SR3,...,SRm-1)와 우수 스테이지(SR2,SR4,...,SRm)를 구비한다.
기수 스테이지(SR1,SR3,...,SRm-1)는 기수 게이트 링크(GLK)를 통해 기수 게이트 라인(GL1,GL3,...)과 접속되며, 우수 스테이지(SR2,SR4,...,SRm)는 우수 게이트 링크(GLK)를 통해 우수 게이트 라인(GL2,GL4,...)과 접속된다. 여기서, 기수 게이트 링크(GLK)와 우수 게이트 링크(GLK)는 도 2에 도시된 데이터 링크(DLK)와 마찬가지로 서로 다른 평면 상에 다른 금속으로 형성된다.
기수 스테이지(SR1,SR3,...,SRm-1) 및 우수 스테이지(SR2,SR4,...,SRm)는 이전단 스테이지(SR)의 출력 신호 또는 하이 논리의 스타트 펄스와 클럭 신호에 응답하여 해당 게이트 라인(GL)에 스캔 신호를 출력한다.
구체적으로, 기수 스테이지(SR1,SR3,...,SRm-1)에는 전원부(116)로부터의 제1 게이트 전압(VG1)과 함께 타이밍 제어부(104)로부터의 제어 신호가 공급된다. 이러한 기수 스테이지(SR1,SR3,...,SRm-1)는 제어신호에 따라 1수평 기간 단위로 위상이 순차적으로 지연되는 제1 게이트 하이 전압(VGH1)의 제1 스캔 신호를 생성한다.
우수 스테이지(SR2,SR4,...,SRm)에는 전원부(116)로부터의 제2 게이트 전압(VG2)과 함께 타이밍 제어부(104)로부터의 제어 신호가 공급된다. 이러한 우수 스테이지(SR2,SR4,...,SRm)는 제어 신호에 따라 1수평 기간 단위로 위상이 순차적으로 지연되는 제2 게이트 하이 전압(VGH2)의 제2 스캔 신호를 생성한다.
여기서, 제1 및 제2 게이트 하이 전압(VGH1,VGH2)은 도 7에 도시된 바와 같이 기수 게이트 링크(GLK)와 우수 게이트 링크(GLK) 간의 저항 차이를 고려하여 서로 다른 레벨을 가지도록 형성된다. 제2 게이트 하이 전압(VGH2)을 공급하는 우수 게이트 링크(GLK)의 비저항이 제1 게이트 하이 전압(VGH1)을 공급하는 기수 게이트 링크(GLK)의 비저항보다 높은 경우, 비저항 차이를 보상하기 위해 제2 게이트 하이 전압(VGH2)의 레벨은 도 7에 도시된 바와 같이 제1 게이트 하이 전압(VGH1)의 레벨보다 높게 형성된다.
이에 따라, 본 발명에 따른 액정 표시 장치는 기수 게이트 라인(GL)과 대응되는 기수 액정셀(Clc)에 제1 게이트 하이 전압(VGH1)을 이용하여 데이터 전압을 충전시키며, 우수 게이트 라인(GL)과 대응되는 우수 액정셀(Clc)에 제1 게이트 하이 전압(VGH1)보다 높은 제2 게이트 하이 전압(VGH2)을 이용하여 데이터 전압을 충전시킨다. 이 경우, 제1 게이트 하이 전압(VGH1)이 공급되는 기수 박막트랜지스터(TFT)의 응답속도는 제2 게이트 하이 전압(VGH2)이 공급되는 우수 박막트랜지스터(TFT)의 응답속도보다 느리다. 따라서, 우수 박막트랜지스터(TFT)에 의한 우수 액정셀(Clc)의 데이터 전압 충전시간은 기수 박막트랜지스터(TFT)에 의한 기수 액정셀(Clc)의 데이터 전압 충전시간보다 길게 형성되므로 기수 게이트 링크(GLK)와 우수 게이트 링크(GLK) 간의 저항 차이로 인한 기수 액정셀과 우수 액정셀간의 휘도차를 최소화할 수 있다.
도 8은 본 발명의 제3 실시 예에 따른 액정 표시 장치의 게이트 구동 집적 회로를 나타내는 블럭도이다.
도 8에 도시된 액정 표시 장치는 도 6에 도시된 액정 표시 장치와 대비하여 게이트 구동 집적 회로에서 게이트 라인별로 서로 다른 폭의 스캔 신호를 생성하는 것을 제외하고는 동일한 구성요소를 구비한다. 이에 따라, 동일한 구성요소에 대 한 상세한 설명은 생략하기로 한다.
기수 스테이지(SR1,SR3,...,SRm-1)에는 전원부(116)로부터의 게이트 전압(VG)과 함께 타이밍 제어부(104)로부터의 제1 클럭 신호(CLK1)가 공급된다. 이러한 기수 스테이지(SR1,SR3,...,SRm-1)는 제1 클럭 신호(CLK1)에 따라 1수평 기간 단위로 위상이 순차적으로 지연되는 제1 폭(W1)의 제1 스캔 신호를 생성한다.
우수 스테이지(SR2,SR4,...,SRm)에는 전원부(116)로부터의 게이트 전압(VG)과 함께 타이밍 제어부(104)로부터의 제2 클럭 신호(CLK2)가 공급된다. 이러한 우수 스테이지(SR2,SR4,...,SRm)는 제2 클럭 신호(CLK2)에 따라 1수평 기간 단위로 위상이 순차적으로 지연되는 제2 폭(W2)의 제2 스캔 신호를 생성한다.
여기서, 제1 및 제2 폭(W1,W2)은 도 9에 도시된 바와 같이 기수 게이트 링크(GLK)와 우수 게이트 링크(GLK) 간의 저항 차이를 고려하여 서로 다른 폭을 가지도록 형성된다. 제2 폭(W2)의 제2 스캔 신호를 공급하는 우수 게이트 링크(GLK)의 비저항이 제1 폭(W1)의 제1 스캔 신호를 공급하는 기수 게이트 링크(GLK)의 비저항보다 높은 경우, 비저항 차이를 보상하기 위해 제2 폭(W2)은 도 9에 도시된 바와 같이 제1 폭(W1)보다 넓게 형성된다.
이에 따라, 제1 폭(W1)의 스캔 신호를 이용하여 기수 게이트 라인(GL1,GL3,...,GLm-1)과 대응되는 기수 액정셀에 데이터 전압이 충전되고, 제1 폭(W1)보다 넓은 제2 폭(W2)의 스캔 신호를 이용하여 우수 게이트 라인(GL2,GL4,...,GLm)과 대응되는 우수 액정셀(Clc)에 데이터 전압이 충전된다. 이 경우, 우수 액정셀(Clc)의 데이터 전압 충전시간은 기수 액정셀(Clc)의 데이터 전 압 충전시간보다 길게 형성되므로 기수 게이트 링크(GLK)와 우수 게이트 링크(GLK) 간의 저항 차이로 인한 기수 액정셀과 우수 액정셀간의 휘도차를 최소화할 수 있다.
도 10은 본 발명의 제5 실시 예에 따른 액정 표시 장치를 나타내는 단면도이다.
도 10에 도시된 액정 표시 장치는 도 1에 도시된 액정 표시 장치와 대비하여 게이트 구동 집적 회로 및 데이터 구동 집적 회로가 캐스케이드(Cascade) 방식으로 실장되는 것을 제외하고는 동일한 구성요소를 구비한다. 이에 따라, 동일한 구성요소에 대한 상세한 설명은 생략하기로 한다.
게이트 구동 집적 회로들(108)은 제2 라인 온 글래스(Line On Glass : LOG) 라인(158)을 통해 제어 신호 및 전원 신호가 공급된다. 이 제2 LOG 라인(158)은 전원부 및 타이밍 제어부 등이 실장된 인쇄 회로 기판(도시하지 않음)과 접속되는 신호 전송 필름(150)으로부터의 제어 신호 및 전원 신호를 첫번째 게이트 구동 집적 회로(108)에 공급한다. 또한, 제2 LOG 라인(138)은 첫번째 게이트 구동 집적 회로(108)에 공급되는 제어 신호 및 전원 신호를 다음 게이트 구동 집적 회로(108)에 차례대로 공급한다.
데이터 구동 집적 회로들(106)은 제1 LOG 라인(156)을 통해 데이터 신호, 제어 신호 및 전원 신호가 공급된다. 이 제1 LOG 라인(156)은 전원부 및 타이밍 제어부 등이 실장된 인쇄 회로 기판(도시하지 않음)과 접속되는 신호 전송 필름(150)으로부터의 데이터 신호, 제어 신호 및 전원 신호를 첫번째 데이터 구동 집적 회 로(1061)에 공급한다. 또한, 제1 LOG 라인(156)은 첫번째 데이터 구동 집적 회로(1061)에 공급되는 데이터 신호, 제어 신호 및 전원 신호를 다음 데이터 구동 집적 회로(1062,...,106k)에 차례대로 공급한다.
이러한 캐스케이드 방식으로 실장되는 데이터 구동 집적 회로(106) 및 게이트 구동 집적 회로(108)는 신호 전송 필름(150)으로부터 멀어질수록 LOG라인(156,158)의 저항이 증가하게 되므로 구동 집적 회로(106,108) 단위의 영역별로 휘도차가 발생하게 된다. 이 휘도차를 보상하기 위해 도 11에 도시된 바와 같은 감마 전압부를 이용한다.
도 11에 도시된 감마 전압부는 데이터 구동 집적 회로(106) 별로 서로 다른 구동 전압을 이용하여 감마 전압을 생성한다.
구체적으로, 신호 전송 필름(150)과 가장 인접한 첫번째 데이터 구동 집적 회로(1061)에 감마 전압을 공급하는 감마 전압부는 전원부(116)로부터의 제1 구동 전압(VDD1)을 저항 스트링을 이용하여 분압함으로써 다수의 제1 감마 전압(GMA11 내지 GMA1i)을 생성하여 첫번째 데이터 구동 집적 회로(1061)로 공급한다. 두번째 데이터 구동 집적 회로(1062)에 감마 전압을 공급하는 감마 전압부는 제1 구동 전압(VDD1)보다 높은 제2 구동 전압(VDD2)을 저항 스트링을 이용하여 분압함으로써 다수의 제2 감마 전압(GMA21 내지 GMA2i)을 생성하여 두번째 데이터 구동 집적 회로(1062)로 공급한다. 나머지 데이터 구동 집적 회로(1063,...106k)에 감마 전압을 공급하는 감마 전압부는 상술한 방법으로 점진적으로 증가하는 구동 전압(VDD3,...,VDDk)을 이용하여 다수의 감마 전압을 생성한다.
여기서, 제1 내지 제k 구동 전압(VDD1 내지 VDDk)은 데이터 LOG라인(156)의 저항 성분과 기수 데이터 링크(DLK) 및 우수 데이터 링크(DLK) 간의 비저항 차이를 고려하여 전압 레벨을 설정한다.
한편, 데이터 구동 집적 회로(106) 및 게이트 구동 집적 회로(108)가 캐스케이드 방식으로 실장되는 액정 표시 장치는 감마 전압을 이용하여 휘도차를 보상하는 것 이외에도 상술한 바와 같이 데이터 구동 집적 회로(106)에 공급되는 디지털 데이터를 변조하거나 게이트 구동 집적 회로(108)에서 생성되는 게이트 하이 전압(VGH)의 폭 및 레벨을 조정할 수도 있다.
이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 본 발명의 제1 실시 예에 따른 액정 표시 장치를 나타내는 블럭도이다.
도 2는 도 1에 도시된 데이터 링크를 상세히 나타내는 단면도이다.
도 3a 및 도 3b는 도 1에 도시된 기수/우수 감마 전압부를 나타내는 도면이다.
도 4는 본 발명의 제2 실시 예에 따른 액정 표시 장치의 타이밍 제어부를 나타내는 블럭도이다.
도 5는 도 4에 도시된 데이터 변조부를 설명하기 위한 도면이다.
도 6은 본 발명의 제3 실시 예에 따른 액정 표시 장치의 게이트 구동 집적 회로를 나타내는 도면이다.
도 7은 도 6에 도시된 게이트 구동 집적 회로에서 생성된 스캔 신호를 나타내는 파형도이다.
도 8은 본 발명의 제4 실시 예에 따른 액정 표시 장치의 게이트 구동 집적 회로를 나타내는 도면이다.
도 9는 도 8에 도시된 게이트 구동 집적 회로에서 생성된 스캔 신호를 나타내는 파형도이다.
도 10은 본 발명의 제5 실시 예에 따른 액정 표시 장치를 나타내는 블럭도이다.
도 11은 도 10에 도시된 데이터 구동 집적 회로에 공급되는 감마 전압을 생 성하는 감마 전압부를 나타내는 도면이다.
< 도면의 주요 부분에 대한 부호의 설명 >
102 : 액정 패널 104 : 타이밍 제어부
106 : 데이터 구동 집적 회로 108 : 게이트 구동 집적 회로
110,112,114 : 감마 전압부 116 : 전원부
122 : 데이터 정렬부 124 : 데이터 변조부
126 : 제어 신호 발생부 150 : 신호 전송 필름
156,158 : LOG라인

Claims (8)

  1. 기수 신호 라인과 접속된 기수 신호 링크와, 우수 신호 라인과 접속된 우수 신호 링크가 서로 다른 평면 상에 서로 다른 금속으로 형성된 액정 표시 패널과;
    상기 기수 신호 링크 및 우수 신호 링크의 저항 차이를 보상하도록 상기 기수 신호 라인 및 우수 신호 라인에 서로 다른 구동 신호를 공급하는 구동 집적 회로를 구비하며,
    상기 구동 집적 회로는 상기 기수 신호 링크 및 우수 신호 링크 중 비저항이 높은 금속으로 이루어진 신호 링크와 접속된 신호 라인에, 상기 비저항이 낮은 금속으로 이루어진 신호 링크와 접속된 신호 라인보다 폭이 넓거나 레벨이 높은 구동 전압을 공급하는 것을 특징으로 하는 액정 표시 장치.
  2. 제 1 항에 있어서,
    상기 구동 집적 회로는 상기 기수 신호 링크인 기수 데이터 링크와 상기 우수 신호 링크인 우수 데이터 링크를 통해 상기 액정 표시 패널의 기수 및 우수 데이터 라인을 구동하는 데이터 구동 집적 회로이며,
    상기 데이터 구동 집적 회로는 상기 기수 데이터 링크 및 상기 우수 데이터 링크 중 비저항이 높은 금속으로 이루어진 데이터 링크와 접속된 상기 데이터 라인에 상기 비저항이 낮은 금속으로 이루어진 상기 데이터 링크와 접속된 상기 데이터 라인보다 높은 레벨의 데이터 전압을 공급하는 것을 특징으로 하는 액정 표시 장치.
  3. 제 2 항에 있어서,
    상기 데이터 구동 집적 회로에서 데이터 신호가 생성될 수 있도록 다수의 감마 전압을 상기 데이터 구동 집적 회로에 공급하는 감마 전압 생성부를 추가로 구비하며,
    상기 감마 전압 생성부는 서로 다른 구동 전압을 이용하여 상기 기수 데이터라인과 대응하는 기수 감마 전압을, 상기 우수 데이터 라인과 대응하는 우수 감마 전압을 생성하는 것을 특징으로 하는 액정 표시 장치.
  4. 제 2 항에 있어서,
    상기 데이터 구동 집적 회로를 제어하는 타이밍 제어부를 추가로 구비하며,
    상기 타이밍 제어부는 상기 기수 데이터 링크와 대응되는 기수데이터 및 상기 우수 데이터 링크와 대응되는 우수 데이터 중 어느 하나의 데이터를 변조하는 것을 특징으로 하는 액정 표시 장치.
  5. 제 2 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 구동 집적 회로는 상기 액정 표시 패널의 기수 및 우수 게이트 라인을 구동하는 게이트 구동 집적 회로를 더 구비하며,
    상기 게이트 구동 집적 회로는 상기 기수 게이트 라인과 접속된 기수 게이트 링크와, 상기 우수 게이트 라인과 접속된 우수 게이트 링크의 비저항의 차이를 고려하여 상기 기수 게이트 라인 및 우수 게이트 라인에 서로 다른 폭 또는 레벨의 게이트 하이 전압을 공급하는 것을 특징으로 하는 액정 표시 장치.
  6. 제 5 항에 있어서,
    상기 기수 게이트 링크 및 우수 게이트 링크 중 비저항이 높은 금속으로 이 루어진 게이트 링크와 접속된 게이트 라인에는 상기 비저항이 낮은 금속으로 이루어진 상기 게이트 링크와 접속된 상기 게이트 라인보다 폭이 넓거나 레벨이 높은 게이트 하이 전압을 공급하는 것을 특징으로 하는 액정 표시 장치.
  7. 제 6 항에 있어서,
    상기 데이터 구동 집적 회로들 중 첫번째 데이터 구동 집적 회로는 신호 전송 필름을 통해 구동 신호가 공급되며, 나머지 데이터 구동 집적 회로들은 제1 라인 온 글래스형 라인을 통해 상기 구동 신호가 공급되며,
    상기 게이트 구동 집적 회로들 중 첫번째 게이트 구동 집적 회로는 상기 신호 전송 필름을 통해 구동 신호가 공급되며, 나머지 게이트 구동 집적 회로들은 제2 라인 온 글래스형 라인을 통해 상기 구동 신호가 공급되는 것을 특징으로 하는 액정 표시 장치.
  8. 제 7 항에 있어서,
    상기 데이터 구동 집적 회로는 상기 신호 전송 필름에서 멀어질수록 높은 레벨의 데이터 전압을 생성하며,
    상기 게이트 구동 집적 회로는 상기 신호 전송 필름에서 멀어질수록 폭이 넓거나 레벨이 높은 게이트 하이 전압을 생성하는 것을 특징으로 하는 액정 표시 장치.
KR1020070120949A 2007-11-26 2007-11-26 액정 표시 장치 KR101429909B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070120949A KR101429909B1 (ko) 2007-11-26 2007-11-26 액정 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070120949A KR101429909B1 (ko) 2007-11-26 2007-11-26 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20090054205A KR20090054205A (ko) 2009-05-29
KR101429909B1 true KR101429909B1 (ko) 2014-08-14

Family

ID=40861415

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070120949A KR101429909B1 (ko) 2007-11-26 2007-11-26 액정 표시 장치

Country Status (1)

Country Link
KR (1) KR101429909B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018014375A1 (zh) * 2016-07-20 2018-01-25 深圳市华星光电技术有限公司 数据信号驱动方法以及驱动装置、液晶显示器
US11574596B2 (en) 2020-06-05 2023-02-07 Samsung Display Co., Ltd. Gate driver and display device including the same

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120109720A (ko) 2011-03-25 2012-10-09 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102089312B1 (ko) * 2013-01-31 2020-03-17 엘지디스플레이 주식회사 표시장치용 구동회로
KR102342586B1 (ko) * 2015-06-29 2021-12-24 엘지디스플레이 주식회사 표시장치 및 데이터드라이버
KR102563847B1 (ko) * 2018-07-19 2023-08-04 주식회사 엘엑스세미콘 소스 드라이버 집적 회로와 그 제조방법 및 그를 포함한 표시장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05150263A (ja) * 1991-11-29 1993-06-18 Toshiba Corp アクテイブマトリツクス型液晶表示素子
KR19990009167A (ko) * 1997-07-08 1999-02-05 윤종용 감마 기준전압 보정을 통한 플리커 보상 기능을 갖는 액정 표시 장치
KR20000033315A (ko) * 1998-11-23 2000-06-15 윤종용 듀얼 뱅크 구조의 액정 구동 장치
KR20070003178A (ko) * 2005-06-30 2007-01-05 엘지.필립스 엘시디 주식회사 액정표시소자

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05150263A (ja) * 1991-11-29 1993-06-18 Toshiba Corp アクテイブマトリツクス型液晶表示素子
KR19990009167A (ko) * 1997-07-08 1999-02-05 윤종용 감마 기준전압 보정을 통한 플리커 보상 기능을 갖는 액정 표시 장치
KR20000033315A (ko) * 1998-11-23 2000-06-15 윤종용 듀얼 뱅크 구조의 액정 구동 장치
KR20070003178A (ko) * 2005-06-30 2007-01-05 엘지.필립스 엘시디 주식회사 액정표시소자

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018014375A1 (zh) * 2016-07-20 2018-01-25 深圳市华星光电技术有限公司 数据信号驱动方法以及驱动装置、液晶显示器
US11574596B2 (en) 2020-06-05 2023-02-07 Samsung Display Co., Ltd. Gate driver and display device including the same

Also Published As

Publication number Publication date
KR20090054205A (ko) 2009-05-29

Similar Documents

Publication Publication Date Title
US8154500B2 (en) Gate driver and method of driving display apparatus having the same
US8044908B2 (en) Liquid crystal display device and method of driving the same
KR102396469B1 (ko) 디스플레이 장치
EP2993663B1 (en) Liquid crystal display device
TWI404008B (zh) 行驅動器及具有此驅動器之平坦面板顯示器
EP2234098B1 (en) Display device and method for driving display device
KR101264719B1 (ko) 액정 표시장치
CN111179798A (zh) 显示装置及其驱动方法
US20090278782A1 (en) Gate Driving Waveform Control
KR20070121318A (ko) 액정표시장치 및 이의 구동방법
KR101429909B1 (ko) 액정 표시 장치
KR102255618B1 (ko) 표시장치
KR101351379B1 (ko) 액정 표시장치
KR101588898B1 (ko) 액정표시장치
KR20140134532A (ko) 액정표시장치 및 이의 클록신호 발생회로
KR101493219B1 (ko) 액정 표시장치 및 그의 구동방법
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR20080060681A (ko) 액정 표시 장치의 게이트 구동 장치 및 방법
KR100606973B1 (ko) 액정표시장치의 구동부 및 이의 구동방법
KR101407297B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20080018607A (ko) 게이트 구동회로와 이를 갖는 액정표시장치
KR101107676B1 (ko) 액정표시장치의 화소 충전량 보상 회로 및 방법
KR20130143335A (ko) 액정표시장치
KR101318248B1 (ko) 액정 표시장치 및 그의 구동방법
KR101074411B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170713

Year of fee payment: 4