KR20050009285A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20050009285A
KR20050009285A KR10-2004-7014537A KR20047014537A KR20050009285A KR 20050009285 A KR20050009285 A KR 20050009285A KR 20047014537 A KR20047014537 A KR 20047014537A KR 20050009285 A KR20050009285 A KR 20050009285A
Authority
KR
South Korea
Prior art keywords
electrode
discharge
discharge space
priming
substrate
Prior art date
Application number
KR10-2004-7014537A
Other languages
English (en)
Other versions
KR100620422B1 (ko
Inventor
다치바나히로유키
무라코소도모히로
노구치야스유키
시라이데츠야
Original Assignee
마쯔시다덴기산교 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마쯔시다덴기산교 가부시키가이샤 filed Critical 마쯔시다덴기산교 가부시키가이샤
Publication of KR20050009285A publication Critical patent/KR20050009285A/ko
Application granted granted Critical
Publication of KR100620422B1 publication Critical patent/KR100620422B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers

Abstract

초기화 동작과 어드레스 동작 특성을 안정화시킨 플라즈마 디스플레이 패널이다.
전면 기판(1) 상에 형성되며 주사 전극(6)과 접속된 보조 전극(17)과, 배면 기판(2) 상에 형성된 프라이밍 전극(14)과의 사이에서 프라이밍 방전을 행하도록 구성하는 동시에, 배면 기판(2)의 프라이밍 방전 공간(30)(간극부(13))에 대응하는 영역에 알칼리 금속의 산화물, 알칼리토류 금속의 산화물, 또는 불화물의 적어도 어느 하나를 포함하는 재료층(5)을 형성함으로써, 프라이밍 방전의 마진을 확대하고, 방전 셀에 대한 프라이밍 입자 공급을 안정화시켜, 어드레스시의 방전 지연을 작게 하고 어드레스 특성을 안정시킨다.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
AC형으로서 대표적인 교류 면방전형 플라즈마 디스플레이 패널(이하, PDP라고 부름)은, 면방전을 행하는 주사 전극 및 유지 전극을 배열하여 형성한 유리 기판으로 이루어지는 전면판과, 데이터 전극을 배열하여 형성한 유리 기판으로 이루어지는 배면판을, 양 전극이 매트릭스를 형성하도록, 또한 간극에 방전 공간을 형성하도록 평행으로 대향 배치하고, 그 외주부를 유리 프릿(glass frit) 등의 봉착재에 의해 봉착함으로써 구성되어 있다. 그리고, 기판 사이에는, 격벽에 의해 구획된 방전 셀이 설치되고, 이 격벽 사이의 셀 공간에 형광체층이 형성된 구성이다. 이러한 구성의 PDP에서는, 가스 방전에 의해 자외선을 발생시키고, 이 자외선으로 R, G, B의 각 색의 형광체를 여기하여 발광시킴으로써 컬러 표시를 행하고 있다(일본국 특개 2001-195990호 공보 참조).
이 PDP는, 1필드 기간을 다수의 서브필드로 분할하고, 발광시키는 서브필드의 조합에 의해 구동하여 계조 표시를 행한다. 각 서브필드는, 초기화 기간, 어드레스 기간 및 유지 기간으로 이루어진다. 화상 데이터를 표시하기 위해서는, 초기화 기간, 어드레스 기간 및 유지 기간에서 각각 다른 신호 파형을 각 전극에 인가하고 있다.
초기화 기간에는, 예를 들면, 양극성의 펄스 전압을 모든 주사 전극에 인가하여, 주사 전극 및 유지 전극을 덮는 유전체층 상의 보호막 및 형광체층 상에 필요한 벽 전하를 축적한다.
어드레스 기간에서는, 모든 주사 전극에, 순차로 음극성의 주사 펄스를 인가함으로써 주사하고, 표시 데이터가 있는 경우, 주사 전극을 주사하고 있는 동안에, 데이터 전극에 양극성의 데이터 펄스를 인가하면, 주사 전극과 데이터 전극의 사이에서 방전이 일어나, 주사 전극 상의 보호막의 표면에 벽 전하가 형성된다.
이어지는 유지 기간에서는, 일정한 기간, 주사 전극과 유지 전극의 사이에 방전을 유지하기에 충분한 전압을 인가한다. 이에 의해, 주사 전극과 유지 전극의 사이에 방전 플라즈마가 생성되어, 일정한 기간, 형광체층을 여기 발광시킨다. 어드레스 기간에 있어서 데이터 펄스가 인가되지 않은 방전 공간에서는, 방전은 발생하지 않고 형광체층의 여기 발광은 일어나지 않는다.
이러한 PDP에서는, 어드레스 기간의 방전에 큰 방전 지연이 발생하여, 어드레스 동작이 불안정해지거나, 또는 어드레스 동작을 완전히 행하기 위해 어드레스 시간을 길게 설정하여 어드레스 기간에 소비하는 시간이 지나치게 커지는 문제가 있었다. 이들 문제를 해결하기 위해서, 전면판에 보조 방전 전극을 설치하여 전면판측의 면 내 보조 방전에 의해 발생한 프라이밍 방전(priming discharge)에 의해 방전 지연을 작게 하는 PDP와 그 구동 방법이 제안되어 있다(일본국 특개 2002-297091호 공보 참조).
그러나, 이들 PDP에서, 고정세화하여 라인 수가 늘어났을 때는, 더욱 더 어드레스 시간에 소비되는 시간이 길어져, 유지 기간에 소비되는 시간을 줄이지 않으면 안 되어, 고정세화했을 때 휘도의 확보가 어렵다고 하는 문제가 발생한다. 또한, 고휘도·고효율화를 달성하기 위해, 크세논(Xe) 분압을 올린 경우에도 방전 개시 전압이 상승하여, 초기화 방전이 불안정해지고, 그 결과, 기입 불량이 발생할 위험이 있어, 그 때문에 기입 동작의 구동 전압 마진이 좁아진다는 과제가 있었다.
본 발명은, 이들 과제를 감안하여 이루어진 것으로, 프라이밍 방전을 안정적으로 발생시킴으로써, 고정세화한 경우나 크세논(Xe) 분압을 올린 경우라도, 초기화 동작 또는 어드레스 동작을 안정시킨 PDP를 제공하는 것을 목적으로 한다.
본 발명은, 벽걸이 TV나 대형 모니터에 사용되는 플라즈마 디스플레이 패널 및 그 제조 방법에 관한 것이다.
도 1은 본 발명의 제1 실시 형태에서의 PDP를 도시하는 단면도,
도 2는 상기 PDP의 전면 기판측의 전극 배열을 모식적으로 도시하는 평면도,
도 3은 상기 PDP의 배면 기판측을 모식적으로 도시하는 사시도,
도 4는 상기 PDP의 배면 기판측을 모식적으로 도시하는 평면도,
도 5는 상기 PDP를 동작하기 위한 구동 파형의 일례를 도시하는 파형도,
도 6은 본 발명의 제2 실시 형태에서의 PDP를 도시하는 단면도,
도 7은 상기 PDP의 방전 동작을 설명하기 위한 단면도이다.
이러한 목적을 달성하기 위해, 본 발명의 PDP는, 제1 기판 상에 서로 평행이 되도록 배치한 제1 전극 및 제2 전극과, 제1 기판에 방전 공간을 사이에 끼고 대향 배치되는 제2 기판 상에 상기 제1 전극 및 제2 전극과 교차하는 방향으로 배치한 제3 전극과, 제2 기판 상에, 제1 전극 및 제2 전극과 병행으로 배치한 제4 전극과, 제2 기판 상에 격벽에 의해 구획하여 형성된 제1 방전 공간과 제2 방전 공간을 갖고, 제1 방전 공간은 제1 전극, 제2 전극 및 제3 전극으로 방전을 행하는 주 방전 공간을 형성하는 동시에, 제2 방전 공간은 제1 전극 및 제2 전극의 적어도 한쪽과 제4 전극으로 방전을 행하는 프라이밍 방전 공간을 형성하고, 프라이밍 방전 공간에서 제4 전극의 방전 공간측에, 알칼리 금속의 산화물, 알칼리토류 금속의 산화물, 또는 불화물의 적어도 어느 하나를 포함하는 재료층을 형성하고 있다.
이 구성에 의해, 제2 기판측에 설치한 전극을 음극으로서 작용시켜 프라이밍 방전을 행할 때에, 알칼리 금속의 산화물, 알칼리토류 금속의 산화물, 또는 불화물의 적어도 어느 하나를 포함하는 재료층을 개재하면, 프라이밍 방전의 방전 전압을 크게 저감할 수 있고, 또한 방전 발생을 균일화할 수 있다. 따라서, 프라이밍 방전의 동작 마진의 증가와 방전 전압의 저감 등에 의해, 크로스토크(crosstalk) 등의 주위에 대한 영향을 억제하면서, 프라이밍 방전을 안정적으로 형성함으로써, 어드레스 특성이 우수한 고정세화에 적합한 PDP를 실현할 수 있다.
이하, 본 발명의 실시 형태에 있어서의 PDP에 관해, 도면을 이용하여 설명한다.
(제1 실시 형태)
도 1은 본 발명의 제1 실시 형태에서의 PDP를 도시하는 단면도, 도 2는 제1 기판인 전면 기판측의 전극 배열을 모식적으로 도시하는 평면도, 도 3은 제2 기판인 배면 기판측을 모식적으로 도시하는 사시도이고, 도 4는 그 평면도이다.
도 1에 도시하는 바와 같이, 제1 기판인 유리제의 전면 기판(1)과, 제2 기판인 유리제의 배면 기판(2)이 방전 공간(3)을 사이에 끼고 대향하여 배치되고, 그 방전 공간(3)에는 방전에 의해 자외선을 방사하는 가스로서, 네온(Ne) 및 크세논(Xe) 등이 봉입되어 있다. 전면 기판(1) 상에는, 유전체층(4) 및 보호막(도시 생략)으로 덮히고, 또한, 쌍을 이루는 제1 전극인 주사 전극(6)과 제2 전극인 유지 전극(7)으로 이루어지는 띠형상의 전극군이, 서로 평행이 되도록 배치되어 있다. 이 주사 전극(6) 및 유지 전극(7)은, 각각 투명 전극(6a, 7a)과, 이 투명 전극(6a, 7a) 상에 겹쳐지도록 형성되고 또한 도전성을 높이기 위한 은 등으로 이루어지는 금속 모선(6b, 7b)으로 구성되어 있다. 또, 도 1, 도 2에 도시하는 바와 같이, 주사 전극(6)과 유지 전극(7)은, 주사 전극(6)-주사 전극(6)-유지 전극(7)-유지 전극(7)…이 되도록 2개씩 교대로 배열되며, 서로 인접하는 2개의 주사 전극(6)의 사이에 보조 전극(17)이 형성되어 있다. 또, 서로 인접하는 2개의 유지 전극(7)의 사이와 주사 전극(6)의 사이에는 발광시의 콘트라스트를 높이기 위한 광 흡수층(8)이 형성되어 있다. 보조 전극(17)은, PDP의 비표시부(단부)에서 주사 전극(6)과 접속되어 있다. 도 1, 도 3 및 도 4에 도시하는 바와 같이, 배면 기판(2) 상에는, 주사 전극(6) 및 유지 전극(7)과 직교하는 방향으로, 다수의 띠형상의 제3 전극인 데이터 전극(9)이 서로 평행이 되도록 배치되어 있다. 또, 배면 기판(2) 상에는, 주사 전극(6) 및 유지 전극(7)과 데이터 전극(9)으로 형성되는 다수의 방전 셀을 구획하기 위한 격벽(10)이 형성되어 있다. 격벽(10)은, 전면 기판(1)에 설치된 주사 전극(6) 및 유지 전극(7)과 직교하는 방향, 즉 데이터 전극(9)과 평행한 방향으로 연장되는 종 벽부(10a)와, 이 종 벽부(105a)에 교차하도록 설치하여 제1 방전 공간인 주 방전 공간(11)을 형성하고, 또한 주 방전 공간(11)의 사이에 간극부(13)를 형성하는 횡 벽부(10b)로 구성되어 있다. 주 방전 공간(11)에는 형광체층(12)이 설치되어 있다.
또, 도 3에 도시하는 바와 같이, 배면 기판(2)의 간극부(13)는 데이터 전극(9)과 직교하는 방향으로 연속적으로 형성되고, 주사 전극(6)들이 서로 인접하는 부분에 대응하는 간극부(13)에만, 전면 기판(1)과 배면 기판(2) 사이에서 방전을 발생시키기 위한 제4 전극인 프라이밍 전극(14)이 데이터 전극(9)과 직교하는 방향으로 형성되어, 제2 방전 공간인 프라이밍 방전 공간(30)을 형성하고 있다. 프라이밍 전극(14)은, 데이터 전극(9)을 덮는 유전체층(15) 상에 형성되고, 또한 프라이밍 전극(14)을 덮도록 유전체층(16)이 형성되어 있다. 따라서, 프라이밍 전극(14)은 데이터 전극(9)보다도 간극부(13)에 가까운 위치에 형성되어 있다. 이 구성에 의해, 보조 전극(17)과, 배면 기판(2)측에 형성된 프라이밍 전극(14)과의 사이에서 프라이밍 방전이 행해진다. 또한, 프라이밍 전극(14)과 보조 전극(17)은, 서로 평행한데, 도 1의 C-C선으로 도시하는 바와 같이, 각각의 중심선이 일치하도록 형성하는 것이 바람직하다.
또, 본 실시 형태에서는, 도 1에 도시하는 바와 같이, 배면 기판(2) 상의 프라이밍 방전 공간(30)에 있어서, 프라이밍 전극(14)을 덮는 유전체층(16) 상에 2차 전자 방출 계수가 큰 재료층(5)이 대략 균일한 막 두께로 형성되어 있다. 이 재료층(5)에는, 알칼리 금속의 산화물(예를 들면, Cs2O 등), 알칼리토류 금속의 산화물(예를 들면, MgO, CaO, SrO, BaO 등), 또는 불화물(예를 들면, LiF, CaF2, MgF2등)의 적어도 어느 하나를 포함하는 재료의 사용을 생각할 수 있다. 본 실시 형태에서는, AC형 PDP의 재료로서 사용 실적이 있고, 네온(Ne) 및 크세논(Xe) 가스를 봉입한 경우에, 2차 전자 방출 계수가 크고 내구성이 우수한 MgO를 주 성분으로 하는 재료에 의해 재료층(5)을 형성하고 있다. 따라서, 재료층(5)은, 프라이밍 전극(14)과 보조 전극(17)의 사이에 전압을 인가한 경우에, 재료층(5)으로부터 프라이밍 방전 공간(30) 내에 효과적으로 2차 전자를 방출하는 기능을 갖고 있다. 그 결과, 본 실시 형태에서는, 프라이밍 방전 공간(30)의 길이 방향으로 연속하여 형성된 재료층(5)으로부터 프라이밍 방전 공간(30) 내에 균일하게 2차 전자를 공급할 수 있다. 따라서, 가늘고 긴 형상을 갖는 프라이밍 방전 공간(30)에서의 프라이밍 방전의 불균일을 억제하여, 각 주 방전 공간(11)에 대해 균일한 프라이밍 방전을 발생시킬 수 있다. 또, 프라이밍 방전의 발생을 균일하게 촉진하여, 프라이밍 방전에 인가해야 할 전압을 저감할 수 있다.
또한, 본 실시 형태에서는, 유전체층(16)에 의해 프라이밍 전극(14)을 피복하고 있으나, 유전체층(16)을 형성하지 않고, 프라이밍 전극(14) 상에 직접, 재료층(5)을 형성하도록 구성할 수도 있다.
다음에, PDP에 화상 데이터를 표시시키는 방법에 관해 도 5를 이용하여 설명한다.
PDP를 구동하는 방법으로서, 1필드 기간을 2진법에 기초한 발광 기간의 가중치를 갖는 다수의 서브필드로 분할하고, 발광시키는 서브필드의 조합에 의해 계조 표시를 행하고 있다. 각 서브필드는, 초기화 기간, 어드레스 기간 및 유지 기간으로 이루어진다.
도 5는 본 발명에서의 PDP를 구동하기 위한 구동 파형의 일례를 나타낸 파형도이다. 먼저 초기화 기간에 있어서, 프라이밍 전극(Pr)(도 1의 프라이밍 전극(14))이 형성된 프라이밍 방전 공간(도 1의 프라이밍 방전 공간(30))에서는, 양의 펄스 전압을 모든 주사 전극(Y)(도 1의 주사 전극(6))에 인가하여, 보조 전극(도 1의 보조 전극(17))과 프라이밍 전극(Pr)(도 1의 프라이밍 전극(14))의 사이에서 초기화가 행해진다. 다음 어드레스 기간에 있어서는, 프라이밍 전극(Pr)에는 양의 전위가 항상 인가된다. 이 때문에, 프라이밍 방전 공간에서는, 주사 전극(Yn)에 주사 펄스(SPn)가 인가되었을 때에, 프라이밍 전극(Pr)과 보조 전극의 사이에서 프라이밍 방전이 발생한다.
다음에, n+1번째의 방전 셀의 주사 전극(Yn+1)에 주사 펄스(SPn+1)가 인가되는데, 이 때는 직전에 프라이밍 방전이 발생하고 있으므로, n+1번째의 방전 셀의 어드레스시의 방전 지연도 작아진다. 또한, 여기서는, 어떤 1필드의 구동 시퀀스만 설명했으나, 다른 서브필드에서의 동작 원리도 같다. 도 5에 도시하는 구동 파형에 있어서, 어드레스 기간에 프라이밍 전극(Pr)에 양의 전압을 인가함으로써, 상술한 동작을 보다 확실히 발생시킬 수 있다. 또한, 어드레스 기간의 프라이밍 전극(Pr)의 인가 전압은, 어드레스 전극(D)에 인가하는 데이터 전압치보다도 큰 값으로 설정하는 것이 바람직하다.
이렇게 하여, 본 실시 형태에서는, 프라이밍 방전은, 전면 기판(1)에 설치된 보조 전극(17)과 배면 기판(2)에 설치된 프라이밍 전극(14)과의 사이에서 상하 방향으로 발생시키고 있다. 또한, 배면 기판(2)의 프라이밍 방전 공간(30)에 2차 전자 방출 계수가 큰 재료층(5)을 형성하고 있다. 따라서, 보조 전극(17)으로부터 방출된 전자는 배면 기판(2)측의 재료층(5)에 닿는데, 재료층(5)이 2차 전자 방출 계수가 큰 재료이므로, 재료층(5)으로부터 2차 전자를 방출시켜 프라이밍 방전 공간(30) 내에 2차 전자를 공급하여 프라이밍 방전의 발생을 균일화한 뒤, 방전을 촉진할 수 있다.
따라서, 종래와 동일한 동작 마진을 확보하면서, 방전 전압을 저감함으로써 방전의 강도를 작게 하여, 예를 들면 크로스토크 등의 프라이밍 방전에 의한 다른 것에 대한 영향을 억제할 수 있다. 또, 종래와 같은 방전 전압으로 하는 경우는, 종래보다도 방전의 동작 마진을 크게 할 수 있다. 물론, 인가 전압을 조정함으로써, 크로스토크의 억제 효과와 동작 마진 증대의 효과를 병용할 수도 있다. 이에 의해, 고정세도의 PDP에서도, 어드레스 특성을 보다 안정화시킬 수 있다.
(제2 실시 형태)
도 6은 본 발명의 제2 실시 형태에서의 PDP를 도시하는 단면도, 도 7은 본발명의 제2 실시 형태에서의 방전 동작을 설명하기 위한 단면도이다.
도 1에 도시하는 제1 실시 형태와의 상이점을 설명한다. 제1 실시 형태에서는 배면 기판(2) 상의 프라이밍 방전 공간(30)에 프라이밍 전극(14)을 설치하고, 어드레스 기간에 프라이밍 전극(14)과 주사 전극(6)으로부터 연장된 보조 전극(17)과의 사이에서 프라이밍 방전을 형성하고 있었다. 도 6에 도시하는 제2 실시 형태에서는, 배면 기판(2) 상의 프라이밍 방전 공간(30)에는 프라이밍 전극은 없고, 프라이밍 방전을 주사 전극(6)으로부터 연장하여 설치한 보조 전극(32)과 데이터 전극(9)의 사이에서 초기화 기간에 방전을 행하는 것이다. 따라서, 제1 실시 형태와 다른 것은, 배면 기판(2)에 프라이밍 전극이 없는 것이며, 그 밖의 구성은 동일하고, 프라이밍 방전 공간(30) 내에 2차 전자 방출 계수가 큰 재료층(5)을 형성하고 있는 것도 동일하다.
도 7은, 데이터 전극(9)과 보조 전극(32)의 사이에서 초기화 기간, 특히 초기화 기간의 전반부에 프라이밍 방전을 발생시키는 의의에 관해 설명하기 위한 도면이고, 도 7을 이용하여 본 실시 형태에 관해 설명한다.
초기화 기간 전반부의 방전은, 도 7에 도시하는 바와 같이, A는 주 방전 공간(11) 내의 주사 전극(6)을 양극으로 하고 유지 전극(7)을 음극으로 하는 방전, B는 주 방전 공간(11) 내의 주사 전극(6)을 양극으로 하고 데이터 전극(9)을 음극으로 하는 방전, C는 프라이밍 방전 공간(30) 내의 보조 전극(32)을 양극으로 하고 데이터 전극(9)을 음극으로 하는 방전의 3가지 방전에 관해 생각할 필요가 있다. 또한, 도 7에는, 음극측에서 양극측으로 향하는 화살표를 사용하여 A, B, C의 각방전을 나타내고 있다. 초기화 방전의 목적은 주 방전 공간(11) 내의 벽 전압의 조정이기 때문에, A와 B의 방전을 안정적으로 발생시킬 수 있으면 된다. 그러나, B의 방전은 2차 전자 방출 계수가 작은 형광체층(33)이 음극이 되기 때문에 방전이 발생하기 어려워, 불안정한 방전이 되는 경향이 있다. 또 A의 방전은 2차 전자 방출 계수가 큰 보호층(34)이 음극이 되지만, 대향 방전과 비교하여 방전이 발생하기 어려운 면방전이기 때문에, 예를 들면 크세논(Xe) 분압을 높인 경우는 방전이 불안정해지는 경우가 있다. 그런데 C의 방전은 2차 전자 방출 계수가 큰 재료층(5)이 음극이고, 또한 대향 방전이므로 대단히 안정된 방전을 발생시킬 수 있다.
따라서, 데이터 전극(9)에 전압(Vx)을 인가함으로써, A의 방전을 발생시키기 전에 C의 방전을 발생시키고, C의 방전에서 발생한 프라이밍을 이용하여 A의 방전을 안정적으로 발생시킨다는 것이다. 즉, 초기화 기간의 전반부에서, 주 방전 공간(11) 내의 주사 전극(6)을 양극으로 하고 유지 전극(7)을 음극으로 하는 방전을 발생시키기 전에 프라이밍 방전 공간(30) 내의 보조 전극(32)을 양극으로 하고 데이터 전극(9)을 음극으로 하는 방전을 발생시키기 위한 전압(Vx)을 데이터 전극(9)에 인가하는 것을 특징으로 하고 있다. 또한, 프라이밍 방전 공간(30) 내에 형성한 재료층(5)이 보조 전극(32)과 데이터 전극(9) 사이의 방전 개시 전압을 저하시키기 때문에, B의 방전이 C의 방전보다 먼저 발생할 위험은 없다.
이렇게, 본 발명의 제2 실시 형태에 의하면, 초기화 동작을 안정적으로 발생시킬 수 있기 때문에, 예를 들면 방전 가스의 크세논 분압을 증가시킨 패널이라도, 초기화 방전을 안정화시켜 양호한 품질로 화상 표시시킬 수 있다.
본 발명의 플라즈마 디스플레이 패널은, 프라이밍 방전을 안정적으로 발생시킴으로써, 고정세화한 경우나 크세논(Xe) 분압을 올린 경우라도, 초기화 동작 또는 어드레스 동작을 안정시켜 양호한 품질로 화상 표시시킬 수 있기 때문에, 벽걸이 TV나 대형 모니터 등에 사용되는 플라즈마 디스플레이 장치 등에 유용하다.

Claims (4)

  1. 제1 기판 상에 서로 평행이 되도록 배치한 제1 전극 및 제2 전극과,
    상기 제1 기판에 방전 공간을 사이에 끼고 대향 배치되는 제2 기판 상에 상기 제1 전극 및 상기 제2 전극과 교차하는 방향으로 배치한 제3 전극과,
    상기 제2 기판 상에, 상기 제1 전극 및 상기 제2 전극과 병행으로 배치한 제4 전극과,
    상기 제2 기판 상에 격벽에 의해 구획하여 형성된 제1 방전 공간과 제2 방전 공간을 갖고,
    상기 제1 방전 공간은 상기 제1 전극, 상기 제2 전극 및 상기 제3 전극으로 방전을 행하는 주 방전 공간을 형성하는 동시에, 상기 제2 방전 공간은 상기 제1 전극 및 상기 제2 전극의 적어도 한쪽과 상기 제4 전극으로 방전을 행하는 프라이밍 방전 공간을 형성하고,
    상기 프라이밍 방전 공간에서 상기 제4 전극의 방전 공간측에, 알칼리 금속의 산화물, 알칼리토류 금속의 산화물, 또는 불화물의 적어도 어느 하나를 포함하는 재료층을 형성한 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제2항에 있어서, 유전체층으로 덮힌 제4 전극에 재료층이 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제1 기판 상에 서로 평행이 되도록 배치한 제1 전극 및 제2 전극과,
    상기 제1 기판에 방전 공간을 사이에 끼고 대향 배치되는 제2 기판 상에 상기 제1 전극 및 상기 제2 전극과 교차하는 방향으로 배치한 제3 전극과,
    상기 제2 기판 상에 격벽에 의해 구획하여 형성된 제1 방전 공간과 제2 방전 공간을 갖고,
    상기 제1 방전 공간은 상기 제1 전극, 상기 제2 전극 및 상기 제3 전극으로 방전을 행하는 주 방전 공간을 형성하는 동시에, 상기 제2 방전 공간은 상기 제1 전극 또는 상기 제2 전극과 상기 제3 전극으로 방전을 형성하는 프라이밍 방전 공간을 형성하고,
    상기 프라이밍 방전 공간에서 상기 제2 기판측에, 알칼리 금속의 산화물, 알칼리토류 금속의 산화물, 또는 불화물의 적어도 어느 하나를 포함하는 재료층을 형성한 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서, 재료층이 MgO를 주 성분으로 하는 재료에 의해 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020047014537A 2003-03-27 2004-03-25 플라즈마 디스플레이 패널 KR100620422B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2003088459 2003-03-27
JPJP-P-2003-00088459 2003-03-27
PCT/JP2004/004143 WO2004086447A1 (ja) 2003-03-27 2004-03-25 プラズマディスプレイパネル

Publications (2)

Publication Number Publication Date
KR20050009285A true KR20050009285A (ko) 2005-01-24
KR100620422B1 KR100620422B1 (ko) 2006-09-08

Family

ID=33095120

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020047014537A KR100620422B1 (ko) 2003-03-27 2004-03-25 플라즈마 디스플레이 패널

Country Status (5)

Country Link
US (1) US7112922B2 (ko)
EP (1) EP1528587A4 (ko)
KR (1) KR100620422B1 (ko)
CN (1) CN100351981C (ko)
WO (1) WO2004086447A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI285389B (en) * 2002-11-05 2007-08-11 Matsushita Electric Ind Co Ltd Plasma display panel
JP4325244B2 (ja) * 2003-03-27 2009-09-02 パナソニック株式会社 プラズマディスプレイパネル
JP4285040B2 (ja) * 2003-03-27 2009-06-24 パナソニック株式会社 プラズマディスプレイパネル
US7378796B2 (en) * 2003-06-05 2008-05-27 Matsushita Electric Industrial Co., Ltd. Plasma display panel
KR100757573B1 (ko) * 2005-11-25 2007-09-10 엘지전자 주식회사 플라즈마 디스플레이 패널
JP2008091093A (ja) * 2006-09-29 2008-04-17 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネル
KR101073317B1 (ko) * 2009-08-17 2011-10-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
CN103311072A (zh) * 2013-06-21 2013-09-18 四川虹欧显示器件有限公司 一种新型pdp功能层浆料配方与量产应用工艺

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08335440A (ja) * 1995-06-08 1996-12-17 Matsushita Electron Corp 気体放電型表示装置およびその製造方法
JP3259681B2 (ja) * 1998-04-14 2002-02-25 日本電気株式会社 交流放電型プラズマディスプレイパネル及びその駆動方法
JP3912567B2 (ja) * 1998-08-20 2007-05-09 株式会社日立プラズマパテントライセンシング ガス放電表示装置
JP3726667B2 (ja) 1999-11-02 2005-12-14 松下電器産業株式会社 Ac型プラズマディスプレイ装置
KR100490527B1 (ko) * 2000-02-07 2005-05-17 삼성에스디아이 주식회사 카본나노튜브를 채용한 2차 전자 증폭 구조체 및 이를 이용한 플라즈마 표시 패널 및 백라이트
US6873106B2 (en) * 2000-06-01 2005-03-29 Pioneer Corporation Plasma display panel that inhibits false discharge
JP4278856B2 (ja) 2000-07-28 2009-06-17 パイオニア株式会社 プラズマディスプレイパネル
JP2002297091A (ja) 2000-08-28 2002-10-09 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル、その駆動方法、及びプラズマディスプレイ装置
US6674238B2 (en) * 2001-07-13 2004-01-06 Pioneer Corporation Plasma display panel
TWI285389B (en) * 2002-11-05 2007-08-11 Matsushita Electric Ind Co Ltd Plasma display panel
JP4179138B2 (ja) * 2003-02-20 2008-11-12 松下電器産業株式会社 プラズマディスプレイパネル
JP4285040B2 (ja) * 2003-03-27 2009-06-24 パナソニック株式会社 プラズマディスプレイパネル
JP4325244B2 (ja) * 2003-03-27 2009-09-02 パナソニック株式会社 プラズマディスプレイパネル

Also Published As

Publication number Publication date
KR100620422B1 (ko) 2006-09-08
WO2004086447A1 (ja) 2004-10-07
EP1528587A4 (en) 2008-12-03
US7112922B2 (en) 2006-09-26
US20050104807A1 (en) 2005-05-19
EP1528587A1 (en) 2005-05-04
CN100351981C (zh) 2007-11-28
CN1698166A (zh) 2005-11-16

Similar Documents

Publication Publication Date Title
KR100618544B1 (ko) 플라즈마 디스플레이 패널
KR100620425B1 (ko) 플라즈마 디스플레이 패널
KR100620422B1 (ko) 플라즈마 디스플레이 패널
KR100620424B1 (ko) 플라즈마 디스플레이 패널
JP4212184B2 (ja) プラズマディスプレイ装置
KR100625496B1 (ko) 플라즈마 디스플레이 패널
JP2001318645A (ja) Ac型プラズマディスプレイパネルの駆動方法
JP4341442B2 (ja) プラズマディスプレイパネル
KR100323973B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR19990081215A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100324261B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100366939B1 (ko) 플라즈마 디스플레이 패널의 전극
JP2004165172A (ja) プラズマディスプレーパネル
JP4507760B2 (ja) プラズマディスプレイパネル
KR100246224B1 (ko) Ac 플라즈마 디스플레이 패널
KR20030026777A (ko) 플라즈마 디스플레이 패널
JP2006351259A (ja) プラズマディスプレイパネル
KR100453161B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법과 그의 하판 제조방법
JP4228872B2 (ja) プラズマディスプレイパネル
KR100373529B1 (ko) 플라즈마 디스플레이 패널 및 그구동방법
JP4461733B2 (ja) プラズマディスプレイパネルの駆動方法
JP2006085965A (ja) プラズマディスプレイパネル
JP2005203171A (ja) プラズマディスプレイパネル
KR20010077578A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP2006108023A (ja) プラズマディスプレイパネル

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110720

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee