KR20040083647A - 다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판 - Google Patents

다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판 Download PDF

Info

Publication number
KR20040083647A
KR20040083647A KR1020030018195A KR20030018195A KR20040083647A KR 20040083647 A KR20040083647 A KR 20040083647A KR 1020030018195 A KR1020030018195 A KR 1020030018195A KR 20030018195 A KR20030018195 A KR 20030018195A KR 20040083647 A KR20040083647 A KR 20040083647A
Authority
KR
South Korea
Prior art keywords
signal line
insulating substrate
electrode
liquid crystal
pixel
Prior art date
Application number
KR1020030018195A
Other languages
English (en)
Other versions
KR100929675B1 (ko
Inventor
송장근
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030018195A priority Critical patent/KR100929675B1/ko
Priority to US10/806,379 priority patent/US7580102B2/en
Priority to EP04006908A priority patent/EP1462846A3/en
Priority to JP2004086443A priority patent/JP4544886B2/ja
Priority to TW093107938A priority patent/TWI360703B/zh
Priority to CNB2004100430218A priority patent/CN100380210C/zh
Publication of KR20040083647A publication Critical patent/KR20040083647A/ko
Priority to US12/535,456 priority patent/US8040479B2/en
Application granted granted Critical
Publication of KR100929675B1 publication Critical patent/KR100929675B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136231Active matrix addressed cells for reducing the number of lithographic steps
    • G02F1/136236Active matrix addressed cells for reducing the number of lithographic steps using a grey or half tone lithographic process
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/137Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells characterised by the electro-optical or magneto-optical effect, e.g. field-induced phase transition, orientation effect, guest-host interaction or dynamic scattering
    • G02F1/139Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells characterised by the electro-optical or magneto-optical effect, e.g. field-induced phase transition, orientation effect, guest-host interaction or dynamic scattering based on orientation effects in which the liquid crystal remains transparent
    • G02F1/1393Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells characterised by the electro-optical or magneto-optical effect, e.g. field-induced phase transition, orientation effect, guest-host interaction or dynamic scattering based on orientation effects in which the liquid crystal remains transparent the birefringence of the liquid crystal being electrically controlled, e.g. ECB-, DAP-, HAN-, PI-LC cells

Abstract

절연 기판 위에 형성되어 있으며 게이트 전극과 게이트선을 포함하는 게이트 배선, 게이트 배선 위에 형성되어 있는 게이트 절연막, 게이트 절연막 위에 형성되어 있는 반도체층, 반도체층 위에 형성되어 있으며 굽은 부분과 게이트선과 직교하는 부분을 가지는 데이터선, 데이터선과 연결되어 있는 소스 전극, 게이트 전극 상부에서 소스 전극과 각각 대향하고 있는 드레인 전극을 포함하는 데이터 배선, 데이터 배선 위에 형성되어 있는 제1 보호막, 제1 보호막 위에 형성되어 있으며, 드레인 전극과 전기적으로 연결되어 있고, 데이터선과 인접한 변이 데이터선을 따라 굽어져 있는 화소 전극을 포함하는 박막 트랜지스터 표시판을 마련한다. 이렇게 하면, 인접한 화소 사이의 측방향 전계가 도메인의 형성을 돕는 방향으로 작용하여 도메인이 안정하게 형성된다.

Description

다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판{MULTI-DOMAIN LIQUID CRYSTAL DISPLAY AND A THIN FILM TRANSISTOR SUBSTRATE OF THE SAME}
본 발명은 액정 표시 장치에 관한 것으로서, 특히 광시야각을 얻기 위하여 화소를 복수의 도메인으로 분할하는 수직 배향 액정 표시 장치에 관한 것이다.
액정 표시 장치는 일반적으로 공통 전극과 색 필터(color filter) 등이 형성되어 있는 상부 기판과 박막 트랜지스터와 화소 전극 등이 형성되어 있는 하부 기판 사이에 액정 물질을 주입해 놓고 화소 전극과 공통 전극에 서로 다른 전위를 인가함으로써 전계를 형성하여 액정 분자들의 배열을 변경시키고, 이를 통해 빛의 투과율을 조절함으로써 화상을 표현하는 장치이다.
그런데 액정 표시 장치는 시야각이 좁은 것이 중요한 단점이다. 이러한 단점을 극복하고자 시야각을 넓히기 위한 다양한 방안이 개발되고 있는데, 그 중에서도 액정 분자를 상하 기판에 대하여 수직으로 배향하고 화소 전극과 그 대향 전극인 공통 전극에 일정한 절개 패턴을 형성하거나 돌기를 형성하는 방법이 유력시되고 있다.
그런데 돌기나 절개 패턴을 형성하는 방법에서는 돌기나 절개 패턴 부분으로 인하여 개구율이 떨어진다. 이를 보완하기 위하여 화소 전극을 최대한 넓게 형성하는 초고개구율 구조를 고안하였으나, 이러한 초고개구율 구조는 인접한 화소 전극 사이의 거리가 매우 가까워서 화소 전극 사이에 형성되는 측방향 전기장(lateral field)이 강하게 형성된다. 따라서 화소 전극 가장자리에 위치하는 액정들이 이 측방향 전기장에 영향을 받아 배향이 흐트러지고, 이로 인하여 텍스쳐나 빛샘이 발생하게 된다.
본 발명이 이루고자 하는 기술적 과제는 안정한 다중 도메인을 형성하는 액정 표시 장치를 제공하는 것이다.
도 1은 본 발명의 제1 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판의 배치도이고,
도 2는 본 발명의 제1 실시예에 따른 액정 표시 장치의 공통 전극 표시판의 배치도이고,
도 3 본 발명의 제1 실시예에 따른 액정 표시 장치의 배치도이고,
도 4는 도 3의 IV-IV'선에 대한 단면도이고,
도 5는 도 4의 V-V'선 및 V'-V''선에 대한 단면도이고,
도 6a 및 도 6b는 본 발명의 제1 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 제조하는 중간 단계에서의 단면도이고,
도 7a 및 도 7b는 도 6a 및 도 6b의 다음 단계에서의 단면도이고,
도 8은 본 발명의 제2 실시예에 따른 액정 표시 장치의 배치도이고,
도 9는 도 8의 IX-IX'선에 대한 단면도이고,
도 10은 도 8의 X-X'선 및 X'-X''선에 대한 단면도이고,
도 11a 및 도 11b는 본 발명의 제2 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 제조하는 중간 단계에서의 단면도이고,
도 12a 및 도 12b는 도 11a 및 도 11b의 다음 단계에서의 단면도이고,
도 13a 및 도 13b는 도 12a 및 도 12b의 다음 단계에서의 단면도이고,
도 14는 본 발명의 제3 실시예에 따른 액정 표시 장치의 배치도이고,
도 15는 도 14의 XV-XV'선에 대한 단면도이고,
도 16은 도 14의 XVI-XVI'선 및 XVI'-XVI''선에 대한 단면도이고,
도 17은 본 발명의 제4 실시예에 따른 액정 표시 장치의 배치도이고,
도 18은 도 17의 XVIII-XVIII'선에 대한 단면도이고,
도 19는 도 17의 XIX-XIX'선 및 XIX'-XIX''선에 대한 단면도이고,
도 20과 도 21은 본 발명의 제5 실시예에 따른 액정 표시 장치의 단면도이고,
도 22와 도 23은 본 발명의 제6 실시예에 따른 액정 표시 장치의 단면도이고,
도 24와 도 25는 본 발명의 제7 실시예에 따른 액정 표시 장치의 단면도이고,
도 26과 도 27은 본 발명의 제8 실시예에 따른 액정 표시 장치의 단면도이고,
도 28은 본 발명의 제9 실시예에 따른 액정 표시 장치의 배치도이고,
도 29는 본 발명의 제10 실시예에 따른 액정 표시 장치의 배치도이다.
이러한 과제를 해결하기 위하여 본 발명에서는 다음과 같은 박막 트랜지스터 표시판과 액정 표시 장치를 마련한다.
절연 기판, 상기 절연 기판 위에 형성되어 있으며 제1 방향으로 뻗어 있는 제1 신호선, 상기 절연 기판 위에 형성되어 있으며 상기 제1 신호선과 절연되어 교차하고 있으며 굽은 부분과 제2 방향으로 뻗어 있는 부분을 가지는 제2 신호선, 상기 제1 신호선과 상기 제2 신호선이 교차하여 정의하는 화소마다 형성되어 있는 화소 전극, 상기 제1 신호선, 상기 제2 신호선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터를 포함하고, 상기 제2 신호선의 굽은 부분과 제2 방향으로 뻗은 부분은 상기 화소의 길이를 단위로 하여 반복적으로 나타나는 박막 트랜지스터 표시판을 마련한다.
이 때, 상기 제2 신호선의 굽은 부분은 2개의 직선 부분을 포함하고, 상기 2개의 직선 부분 중 하나는 상기 제1 신호선에 대하여 실질적으로 45도를 이루고 나머지 하나는 상기 제1 신호선에 대하여 실질적으로 -45도를 이루는 것이 바람직하다.
또, 제1 방향으로 뻗어 있는 제3 신호선을 더 포함하고, 상기 화소 전극과 연결되는 상기 박막 트랜지스터의 단자가 상기 제3 신호선과 중첩하여 유지 용량을형성할 수 있다.
상기 박막 트랜지스터는 상기 제2 신호선과 연결되는 단자는 상기 제2 방향으로 뻗은 부분에 연결되어 있고, 상기 제1 신호선은 상기 제2 신호선과 상기 제2 방향으로 뻗은 부분에서 교차하는 것이 바람직하다.
또는, 절연 기판, 상기 절연 기판 위에 형성되어 있으며 게이트 전극과 게이트선을 포함하는 게이트 배선, 상기 게이트 배선 위에 형성되어 있는 게이트 절연막, 상기 게이트 절연막 위에 형성되어 있는 반도체층, 상기 반도체층 위에 형성되어 있으며 굽은 부분과 상기 게이트선과 직교하는 부분을 가지는 데이터선, 상기 데이터선과 연결되어 있는 소스 전극, 상기 게이트 전극 상부에서 상기 소스 전극과 각각 대향하고 있는 드레인 전극을 포함하는 데이터 배선, 상기 데이터 배선 위에 형성되어 있는 제1 보호막, 상기 제1 보호막 위에 형성되어 있으며, 상기 드레인 전극과 전기적으로 연결되어 있고, 상기 데이터선과 인접한 변이 상기 데이터선을 따라 굽어져 있는 화소 전극을 포함하는 박막 트랜지스터 표시판을 마련한다.
이 때, 상기 데이터선의 굽은 부분은 상기 게이트선과 45도를 이루는 제1 부분과 상기 게이트선과 -45도를 이루는 제2 부분으로 이루어져 있는 것이 바람직하다.
또, 상기 게이트선과 나란하게 형성되어 있는 유지 전극선 및 상기 유지 전극선에 연결되어 있으며 상기 유지 전극선보다 폭이 넓은 유지 전극을 더 포함하고, 상기 드레인 전극은 상기 화소 전극과 연결되는 부분의 폭이 확장되어 있고 이 부분이 상기 유지 전극과 중첩하는 것이 바람직하다.
상기 제1 보호막은 유기 절연 물질로 이루어져 있을 수 있고, 특히 상기 제1 보호막은 감광성이 있은 물질을 노광 및 현상하여 형성하는 것이 바람직하다.
또, 상기 제1 보호막은 무기 절연 물질로 형성하고, 상기 제1 보호막 위에 형성되어 있는 색필터를 더 포함하며, 상기 색필터는 상기 데이터선에 의하여 구분되어 있는 화소 열을 따라 적색, 녹색 및 청색 색필터가 각각 길게 형성되어 있으며 적색, 녹색 및 청색이 반복적으로 나타난다.
또, 상기 색필터는 상기 드레인 전극 위에서 제거되어 있으며 상기 화소 전극은 상기 색필터가 제거된 영역과 상기 제1 보호막을 관통하는 접촉구를 통하여 상기 드레인 전극과 연결되어 있을 수 있다. 이 때, 상기 접촉구 주변의 상기 제1 보호막은 상기 색필터가 제거된 영역을 통하여 노출되어 있을 수 있다.
상기 색필터는 상기 데이터선 위에서 서로 중첩하여 이웃하는 두 화소 전극 사이에 돌출부를 형성하는 것이 바람직하다.
상기 화소 전극과 동일한 물질로 이루어져 있으며 상기 게이트선 및 상기 데이터선의 일단과 각각 접촉하는 제1 및 제2 접촉 보조 부재를 더 포함하고, 상기 색필터는 상기 제1 및 제2 접촉 보조 부재의 아래에도 형성되어 있을 수 있다.
상기 색필터 위에 형성되어 있으며 감광성 유기 물질로 이루어진 제2 보호막을 더 포함하고, 상기 화소 전극은 상기 제1 및 제2 보호막을 관통하는 접촉구를 통하여 상기 드레인 전극과 연결되어 있고, 상기 접촉구의 측벽은 상기 절연 기판 면에 대하여 30도에서 85도 사이의 경사각을 가지는 것이 바람직하다. 또는 상기 화소 전극은 상기 제1 및 제2 보호막을 관통하는 접촉구를 통하여 상기 드레인 전극과 연결되어 있고, 상기 접촉구의 측벽은 계단형 프로파일을 가질 수 있다.
상기 반도체층은 상기 데이터선 아래에 형성되어 있으며 상기 데이터선과 실질적으로 동일한 평면 패턴을 가지는 데이터선부와 상기 소스 전극 및 상기 드레인 전극의 아래 및 그 주변에 형성되어 있는 채널부를 포함할 수 있다.
상기 데이터선의 굽은 부분과 상기 게이트선과 직교하는 부분의 길이 비율은 1:1 내지 9:1 사이인 것이 바람직하다.
또는 ,제1 절연 기판, 상기 제1 절연 기판 위에 형성되어 있는 제1 신호선, 상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 신호선과 절연되어 교차하고 있고 굴절부를 가지는 제2 신호선, 상기 제1 신호선과 상기 제2 신호선이 교차하여 정의하는 화소마다 형성되어 있는 화소 전극, 상기 제1 신호선, 상기 제2 신호선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터, 상기 제1 절연 기판과 대향하고 있는 제2 절연 기판, 상기 제2 절연 기판 위에 형성되어 있는 공통 전극, 상기 제1 절연 기판과 상기 제2 절연 기판 중의 적어도 일측에 형성되어 있는 도메인 분할 수단, 상기 제1 절연 기판과 상기 제2 절연 기판 사이에 주입되어 있는 액정층을 포함하고, 상기 화소는 상기 도메인 분할 수단에 의하여 복수의 도메인으로 분할되고 상기 도메인의 장변 2개는 인접한 상기 제2 신호선의 굴절부와 실질적으로 나란한 액정 표시 장치를 마련한다.
이 때, 상기 액정층에 포함되어 있는 액정은 음의 유전율 이방성을 가지며 상기 액정은 그 장축이 상기 제1 및 제2 기판에 대하여 수직으로 배향되어 있고, 상기 도메인 분할 수단은 상기 공통 전극이 가지는 절개부일 수 있다.
상기 절개부의 폭은 9㎛에서 12㎛ 사이인 것이 바람직하다.
상기 도메인의 두 장변간 거리는 10㎛에서 30㎛ 사이이고, 상기 도메인을 그 내부에 포함되어 있는 상기 액정의 주 방향자가 전계 인가시 배열하는 방향에 따라 종류를 구별할 경우 4개의 종류로 구별되는 것이 바람직하다.
또, 하나의 화소에 포함되는 상기 도메인의 수는 화소의 크기가 100㎛ X 300㎛ 미만이면 4개이고, 100㎛ X 300㎛ 이상이면 4개 또는 8개인 것이 바람직하다.
상기 제1 절연 기판과 상기 제2 절연 기판의 바깥쪽에 각각 배치되어 있는 제1 편광판과 제2 편광판을 더 포함하고, 상기 제1 편광판의 투과축과 상기 제2 편광판의 투과축 중 어느 하나는 상기 제1 신호선과 나란하고 나머지 하나는 수직으로 이루는 것이 바람직하다.
또, 상기 도메인 분할 수단은 공통 전극에 형성되어 있는 돌기이고 상기 돌기의 폭은 5㎛에서 10㎛ 사이일 수 있다.
또는, 제1 절연 기판, 상기 제1 절연 기판 위에 형성되어 있는 제1 신호선, 상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 신호선과 절연되어 교차하고 있고 굴절부를 가지는 제2 신호선, 상기 제1 신호선과 상기 제2 신호선이 교차하여 정의하는 화소마다 형성되어 있는 화소 전극, 상기 제1 신호선, 상기 제2 신호선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터, 상기 제1 절연 기판과 대향하고 있는 제2 절연 기판, 상기 제2 절연 기판 위에 형성되어 있는 공통 전극, 상기 제1 절연 기판과 상기 제2 절연 기판 중의 적어도 일측에 형성되어 있는 도메인 분할 수단, 상기 제1 절연 기판과 상기 제2 절연 기판 사이에 주입되어 있는 액정층을 포함하고, 상기 화소는 상기 도메인 분할 수단에 의하여 복수의 도메인으로 분할되고, 상기 각 도메인에 포함되어 있는 상기 액정층의 액정의 주 방향자는 이웃하는 상기 화소 전극 사이에서 형성되는 전계의 방향과 나란한 액정 표시 장치를 마련한다.
이 때, 상기 제1 절연 기판과 상기 제2 절연 기판의 바깥쪽에 각각 배치되어 있는 제1 편광판과 제2 편광판을 더 포함하고, 상기 제1 편광판의 투과축과 상기 제2 편광판의 투과축 중 어느 하나는 상기 제1 신호선과 나란하고 나머지 하나는 수직으로 이루는 것이 바람직하다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
그러면 도면을 참고로 하여 본 발명의 실시예에 따른 다중 도메인 액정 표시 장치에 대하여 설명한다.
도 1은 본 발명의 제1 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판의 배치도이고, 도 2는 본 발명의 제1 실시예에 따른 액정 표시 장치의 공통 전극 표시판의 배치도이고, 도 3 본 발명의 제1 실시예에 따른 액정 표시 장치의 배치도이고, 도 4는 도 3의 IV-IV'선에 대한 단면도이고, 도 5는 도 3의 V-V'선 및 V'-V''선에 대한 단면도이다.
본 발명의 제1 실시예에 따른 액정 표시 장치는 박막 트랜지스터 표시판과 이와 마주보고 있는 공통 전극 표시판 및 이들 두 표시판 사이에 주입되어 있고 그에 포함되어 있는 액정 분자의 장축이 이들 표시판에 대하여 수직으로 배향되어 있는 액정층(3)으로 이루어진다.
먼저, 도 1, 도 4 및 도 5를 참고로 하여 박막 트랜지스터 표시판에 대하여 좀 더 상세히 설명한다.
절연 기판(110) 위에 가로 방향으로 게이트선(121)이 형성되어 있고, 게이트선(121)에 돌기의 형태로 게이트 전극(123)이 연결되어 있다. 게이트선(121)의 한쪽 끝부분(125)은 외부 회로와의 연결을 위하여 폭이 확장되어 있다.
또 절연 기판(110) 위에는 유지 전극선(131)과 유지 전극(133)이 형성되어 있다. 유지 전극선(131)은 가로 방향으로 뻗어 있고 유지 전극(133)은 마름모꼴 또는 직사각형을 유지 전극선(131)에 대하여 45도 기울여 놓은 형태로 유지 전극선(131)에 연결되어 있다.
게이트 배선(121, 123, 125) 및 유지 전극 배선(131, 133)은 물리 화학적 특성이 우수한 Cr 또는 Mo 합금 등으로 이루어지는 제1층(211, 231, 251, 311, 331)과, 저항이 작은 Al 또는 Ag 합금 등으로 이루어지는 제2층(212, 232, 252, 312, 332)의 이중층으로 형성되어 있다. 이들 게이트 배선(121, 123, 125) 및 유지 전극 배선(131, 133)은 필요에 따라서는 단일층으로 형성하거나 또는 3중층 이상으로 형성할 수도 있다.
게이트 배선(121, 123, 125) 및 유지 전극 배선(131, 133)의 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 비정질 규소 등의 반도체로 이루어진 반도체층(151, 154)이 형성되어 있다. 반도체층(151, 154)은 박막 트랜지스터의 채널을 형성하는 채널부 반도체층(154)과 데이터선(171) 아래에 위치하는 데이터선부 반도체층(151)을 포함한다.
반도체층(151, 154)의 위에는 실리사이드 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어진 저항성 접촉층(161, 163, 165)이 형성되어 있다. 저항성 접촉층(161, 163, 165)도 데이터선 아래에 위치하는 데이터선부 접촉층(161)과 소스 전극(173) 및 드레인 전극(175) 아래에 각각 위치하는 소스부 접촉층(163)과 드레인부 접촉층(165)으로 이루어져 있다.
저항성 접촉층(161, 163, 165) 및 게이트 절연막(140) 위에는 데이터 배선(171, 173, 175, 179)이 형성되어 있다. 데이터 배선(171, 173, 175, 179)은 길게 뻗어 있으며 게이트선(121)과 교차하여 화소를 정의하는 데이터선(171), 데이터선(171)의 분지이며 저항성 접촉층(163)의 상부까지 연장되어 있는 소스 전극(173), 소스 전극(173)과 분리되어 있으며 게이트 전극(123)에 대하여 소스 전극(173)의 반대쪽 저항성 접촉층(165) 상부에 형성되어 있는 드레인 전극(175)으로 이루어져 있다. 데이터선(171)의 한쪽 끝부분(179)은 외부 회로와 연결하기 위하여 폭이 확장되어 있다.
여기서, 데이터선(171)은 화소의 길이를 주기로 하여 반복적으로 굽은 부분과 세로로 뻗은 부분이 나타나도록 형성되어 있다. 이 때, 데이터선(171)의 굽은 부분은 두 개의 직선 부분으로 이루어지며, 이들 두 개의 직선 부분 중 하나는 게이트선(121)에 대하여 45도를 이루고, 다른 한 부분은 게이트선(121)에 대하여 -45도를 이룬다. 데이터선(171)의 세로로 뻗은 부분에는 소스 전극(173)이 연결되어 있고, 이 부분이 게이트선(121) 및 유지 전극선(131)과 교차한다.
이 때, 데이터선(171)의 굽은 부분과 세로로 뻗은 부분의 길이의 비는 1:1 내지 9:1 사이(즉, 데이터선(171) 중 굽은 부분이 차지하는 비율이 50%에서 90% 사이)이다.
따라서, 게이트선(121)과 데이터선(171)이 교차하여 이루는 화소는 꺾인 띠 모양으로 형성된다.
또, 드레인 전극(175)은 화소 전극(190)과 연결되는 부분이 직사각형 모양으로 넓게 확장되어서 유지 전극(133)과 중첩하고 있다. 이와 같이, 드레인 전극(175)은 유지 전극(133)과 게이트 절연막(140)만을 사이에 두고 중첩함으로써 유지 용량을 형성한다.
데이터 배선(171, 173, 175, 179) 위에는 유기 절연막으로 이루어진 보호막(180)이 형성되어 있다. 여기서 보호막(180)은 감광성 유기 물질을 노광 및현상하여 형성한다. 필요에 따라서는 보호막(180)을 감광성이 없는 유기 물질을 도포하고 사진 식각 공정을 통하여 형성할 수도 있으나 감광성 유기 물질로 보호막(180)을 형성하는 것에 비하여 형성 공정이 복잡해진다.
보호막(180)에는 드레인 전극을 드러내는 접촉구(181b)와 데이터선의 폭이 확장되어 있는 끝부분(179)을 드러내는 접촉구(183b)가 형성되어 있다. 또, 게이트선의 폭이 확장되어 있는 끝부분(179)을 드러내는 접촉구(182b)는 보호막(180)과 함께 게이트 절연막(140)을 관통하여 형성되어 있다.
이때, 이들 접촉구(181b, 182b, 183b)의 측벽(181a, 182a, 183a)은 기판 면에 대하여 30도에서 85도 사이의 완만한 경사를 가지거나, 계단형 프로파일(profile)을 가진다.
또, 이들 접촉구(181b, 182b, 183b)는 각을 가지거나 원형의 다양한 모양으로 형성될 수 있으며, 면적은 2mm×60㎛를 넘지 않으며, 0.5mm×15㎛ 이상인 것이 바람직하다.
한편, 보호막(180)은 질화 규소 또는 산화 규소 등의 무기 절연 물질로 형성할 수도 있다.
보호막(180) 위에는 접촉구(181b)를 통하여 드레인 전극(175)과 연결되어 있으며 화소의 모양을 따라 꺾인 띠 모양으로 화소 전극(190)이 형성되어 있다. 이 때, 화소 전극(190)은 가장자리가 데이터선과 중첩할 정도로 넓게 형성되어 있어서 최대한의 개구율을 확보하고 있다.
또 보호막(180) 위에는 접촉구(182b, 183b)를 통하여 게이트선의끝부분(125)과 데이터선의 끝부분(179)과 각각 연결되어 있는 접촉 보조 부재(95, 97)가 형성되어 있다. 여기서, 화소 전극(190) 및 접촉 보조 부재(95, 97)는 ITO(indium tin oxide) 또는 IZO(indium zinc oxide)로 이루어져 있다.
이제, 도 2, 도 4 및 도 5를 참고로 하여 공통 전극 표시판에 대하여 설명한다.
유리 등의 투명한 절연 물질로 이루어진 상부 기판(210)의 아래 면에 빛샘을 방지하기 위한 블랙 매트릭스(220)와 적, 녹, 청색의 색필터(230)가 형성되어 있고, 색필터(230) 위에는 유기 물질로 이루어진 오버코트막(250)이 형성되어 있다. 오버코트막(250)의 위에는 ITO 또는 IZO 등의 투명한 도전 물질로 이루어져 있으며 절개부(271)를 가지는 공통 전극(270)이 형성되어 있다.
이 때, 절개부(271)는 도메인 규제 수단으로서 작용하며 그 폭은 9㎛에서 12㎛ 사이인 것이 바람직하다. 만약 도메인 규제 수단으로 절개부(271) 대신 유기물 돌기를 형성하는 경우에는 폭을 5㎛에서 10㎛ 사이로 하는 것이 바람직하다.
여기서 블랙 매트릭스(220)는 데이터선(171)의 굽은 부분에 대응하는 선형 부분과 데이터선(171)의 세로로 뻗은 부분 및 박막 트랜지스터 부분에 대응하는 삼각형 부분을 포함한다.
색필터(230)는 블랙 매트릭스(220)에 의하여 구획되는 화소 열을 따라 세로로 길게 형성되어 있고 화소의 모양을 따라 주기적으로 구부러져 있다.
공통 전극(270)의 절개부(271) 역시 구부러져 있어서 굽은 화소를 좌우로 양분하는 모양으로 형성되어 있다. 또, 절개부(271)의 양단은 한번 더 구부러져서한쪽 끝은 게이트선(121)과 나란하고 다른 한쪽 끝은 데이터선(171)의 세로로 뻗은 부분과 나란하다.
이상과 같은 구조의 박막 트랜지스터 표시판과 공통 전극 표시판을 결합하고 그 사이에 액정을 주입하여 액정층(3)을 형성하면 본 발명의 제1 실시예에 따른 액정 표시 장치의 기본 패널이 이루어진다.
액정층(3)에 포함되어 있는 액정 분자는 화소 전극(190)과 공통 전극(270) 사이에 전계가 인가되지 않은 상태에서 그 방향자가 하부 기판(110)과 상부 기판(210)에 대하여 수직을 이루도록 배향되어 있고, 음의 유전율 이방성을 가진다. 하부 기판(110)과 상부 기판(210)은 화소 전극(190)이 색필터(230)와 대응하여 정확하게 중첩되도록 정렬된다. 이렇게 하면, 화소는 절개부(271)에 의하여 복수의 도메인으로 분할된다. 이 때, 화소는 절개부(271)에 의하여 좌우로 양분되나, 화소의 꺾인 부분을 중심으로 하여 상하에서 액정의 배향 방향이 서로 달라서 4종류의 도메인으로 분할된다.
이 때, 도메인의 두 장변간 거리, 즉 도메인의 폭은 10㎛에서 30㎛ 사이인 것이 바람직하다.
또, 하나의 화소에 포함되는 상기 도메인의 수는 화소의 크기가 100㎛ X 300㎛ 미만이면 4개이고, 100㎛ X 300㎛ 이상이면 4개 또는 8개인 것이 바람직하다.
액정 표시 장치는 이러한 기본 패널 양측에 편광판(12, 22), 백라이트, 보상판 등의 요소들을 배치하여 이루어진다. 이 때 편광판(12, 22)은 기본 패널 양측에 각각 하나씩 배치되며 그 투과축은 게이트선(121)에 대하여 둘 중 하나는 나란하고 나머지 하나는 수직을 이루도록 배치한다.
이상과 같은 구조로 액정 표시 장치를 형성하면 액정에 전계가 인가되었을 때 각 도메인 내의 액정이 도메인의 장변에 대하여 수직을 이루는 방향으로 기울어지게 된다. 그런데 이 방향은 데이터선(171)에 대하여 수직을 이루는 방향이므로 데이터선(171)을 사이에 두고 인접하는 두 화소 전극(190) 사이에서 형성되는 측방향 전계에 의하여 액정이 기울어지는 방향과 일치하는 것으로서 측방향 전계가 각 도메인의 액정 배향을 도와주게 된다.
액정 표시 장치는 데이터선(171) 양측에 위치하는 화소 전극에 극성이 반대인 전압을 인가하는 점반전 구동, 열반전 구동, 2점 반전 구동 등의 반전 구동 방법을 일반적으로 사용하므로 측방향 전계는 거의 항상 발생하고 그 방향은 도메인의 액정 배향을 돕는 방향이 된다.
또한, 편광판의 투과축을 게이트선(121)에 대하여 수직 또는 나란한 방향으로 배치하므로 편광판을 저렴하게 제조할 수 있으면서도 모든 도메인에서 액정의 배향 방향이 편광판의 투과축과 45도를 이루게 되어 최고 휘도를 얻을 수 있다.
다만, 데이터선(171)이 구부러지므로 배선의 길이가 증가하게 되는데, 데이터선(171)에서 굽은 부분이 50%를 차지할 경우 배선의 길이는 약 20% 증가하게 된다. 데이터선(171)의 길이가 증가할 경우 배선의 저항과 부하가 증가하게 되어 신호 왜곡이 증가하는 문제점이 있다. 그러나 초고개구율 구조에서는 데이터선(171)의 폭을 충분히 넓게 형성할 수 있고, 두꺼운 유기물 보호막(180)을 사용하므로 배선의 부하도 충분히 작아서 데이터선(171)의 길이 증가에 따른 신호 왜곡 문제는무시할 수 있다.
이러한 구조의 액정 표시 장치에 있어서 박막 트랜지스터 표시판을 제조하는 방법에 대하여 설명한다.
도 6a 및 도 6b는 본 발명의 제1 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 제조하는 중간 단계에서의 단면도이고, 도 7a 및 도 7b는 도 6a 및 도 6b의 다음 단계에서의 단면도이다.
먼저, 도 6a 및 도 6b에 도시한 바와 같이, Cr 또는 Mo 합금 등으로 이루어지는 제1 금속층(211, 231, 251, 311, 331)과 저항이 작은 Al 또는 Ag 합금 등으로 이루어지는 제2 금속층(212, 232, 252, 312, 332)을 스퍼터링 따위의 방법으로 연속 적층하고 마스크를 이용한 첫 번째 사진 식각 공정으로 건식 또는 습식 식각하여, 기판(110) 위에 게이트선(121, 125) 및 게이트 전극(123)을 포함하는 게이트 배선과 유지 전극선(131) 및 유지 전극(133)을 포함하는 유지 배선을 형성한다.(제1 마스크)
다음, 게이트 절연막(140), 수소화 비정질 규소층 및 인(P) 따위의 n형 불순물이 고농도로 도핑되어 있는 비정질 규소층을 화학 기상 증착법을 이용하여 각각 1,500 Å 내지 5,000 Å, 500 Å 내지 2,000 Å, 300 Å 내지 600 Å의 두께로 연속 증착하고, 마스크를 이용한 사진 식각 공정으로 도핑된 비정질 규소층과 비정질 규소층을 차례로 패터닝하여 채널부가 연결되어 있는 저항성 접촉층과 비정질 규소층(151, 154)을 형성한다.(제2 마스크)
이어, Cr 또는 Mo 합금 등으로 이루어지는 제1 금속층(711, 731, 751, 791)과, 저항이 작은 Al 또는 Ag 합금 등으로 이루어지는 제2 금속층(712, 732, 752, 792) 따위의 도전체층을 스퍼터링 등의 방법으로 1,500 Å 내지 3,000 Å의 두께로 증착한 다음 마스크를 이용한 사진 식각 공정으로 패터닝하여 데이터선(171, 179), 소스 전극(173), 드레인 전극(175)을 포함하는 데이터 배선을 형성한다.(제3 마스크)
이어, 소스 전극(173)과 드레인 전극(175)으로 가려지지 않은 저항성 접촉층을 식각하여 소스 전극(173)과 드레인 전극(175) 사이의 반도체층(154)을 드러내고 양쪽으로 분리된 저항성 접촉층(163, 165)을 형성한다.
이어, 도 7a 및 도 7b에 나타낸 바와 같이, 감광성 유기 절연 물질을 도포하여 보호막(180)을 형성하고, 슬릿 부분(501)을 가지는 광마스크(500)를 통하여 노광한다.
이 때, 광마스크의 슬릿 부분(501)은 접촉구(181b, 182b, 183b)의 단차를 문제를 완화시켜 주기 위하여 접촉구 측벽(181a, 182a, 183a)의 경사를 완만하게 하거나 계단형 프로파일을 가지도록 하기 위한 부분으로 접촉구의 측벽(181a, 182a, 183a)이 될 부분에 대응하도록 배치한다.
이와 같이 슬릿 부분(501)을 가지는 광마스크를 통하여 보호막(180)을 노광하면 도 7a 및 도 7b에 나타낸 바와 같이, 보호막(180)의 접촉구(181b, 182b, 183b)가 될 부분은 모두 감광되고 접촉구의 측벽(181a, 182a, 183a)이 될 부분은 부분적으로 감광된다. 감광되었다 함은 빛에 의하여 폴리머가 분해된 것을 의미한다.
이어서, 보호막(180)을 현상하여 접촉구(181b, 182b, 183b)와 그 측벽(181a, 182a, 183a)을 형성한다.(제4 마스크)
다음, 도 4 및 도 5에 나타낸 바와 같이, 접촉구(181b, 182b, 183b)를 통해 노출되어 있는 배선의 제2 금속층(252, 752, 792)을 식각하여 제거하고, ITO 또는 IZO를 400 Å 내지 500 Å 두께로 증착하고 사진 식각하여 화소 전극(190)과 접촉 보조 부재(95, 97)를 형성한다.(제5 마스크)
이러한 방법은 5매의 마스크를 이용하는 제조 방법이지만, 4매 마스크를 이용해서도 본 발명에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 제조할 수 있다. 이에 대하여 도 8 내지 도 13b를 참조하여 상세하게 설명한다.
도 8은 본 발명의 제2 실시예에 따른 액정 표시 장치의 배치도이고,
도 9는 도 8의 IX-IX'선에 대한 단면도이고, 도 10은 도 8의 X-X'선 및 X'-X''선에 대한 단면도이다.
제2 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판은 4매 마스크 공정으로 제조한 것으로서 5매 마스크 공정으로 제조한 박막 트랜지스터 표시판에 비하여 다음과 같은 특징을 가진다.
데이터선(171, 179), 소스 전극(173) 및 드레인 전극(175)을 포함하는 데이터 배선 아래에 이와 실질적으로 동일한 패턴으로 접촉층(161, 163, 165, 169)이 형성되어 있고, 소스 전극(173)과 드레인 전극(175) 사이의 채널부가 연결되어 있는 것을 제외하고 비정질 규소층(151, 154, 159)도 데이터 배선과 실질적으로 동일한 패턴을 가진다.
그러면 이러한 구조적 특징을 가지는 박막 트랜지스터 표시판의 제조 방법에 대하여 설명한다.
도 11a 및 도 11b는 본 발명의 제2 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판을 제조하는 중간 단계에서의 단면도이고, 도 12a 및 도 12b는 도 11a 및 도 11b의 다음 단계에서의 단면도이고, 도 13a 및 도 13b는 도 12a 및 도 12b의 다음 단계에서의 단면도이다.
먼저, 도 11a 및 11b에 도시한 바와 같이, Cr 또는 Mo 합금 등으로 이루어지는 제1 금속층(211, 231, 251, 311, 331)과 저항이 작은 Al 또는 Ag 합금 등으로 이루어지는 제2 금속층(212, 232, 252, 312, 332)을 스퍼터링 따위의 방법으로 연속 적층하고 마스크를 이용한 첫 번째 사진 식각 공정으로 건식 또는 습식 식각하여, 기판(110) 위에 게이트선(121, 125) 및 게이트 전극(123)을 포함하는 게이트 배선과 유지 전극선(131) 및 유지 전극(133)을 포함하는 유지 배선을 형성한다.(제1 마스크)
다음, 질화 규소로 이루어진 게이트 절연막(140), 비정질 규소층(150), n형 불순물이 고농도로 도핑된 비정질 규소로 이루어진 접촉층(160)을 화학 기상 증착법을 이용하여 각각 1,500 Å 내지 5,000 Å, 500 Å 내지 2,000 Å, 300 Å 내지 600 Å의 두께로 연속 증착하고, 이어 Cr 또는 Mo 합금 등으로 이루어지는 제1 금속층(701)과 저항이 작은 Al 또는 Ag 합금 등으로 이루어지는 제2 금속층(702)을 스퍼터링 따위의 방법으로 연속 적층하고, 그 위에 감광막(PR)을 1㎛ 내지 2㎛의 두께로 도포한다.
그 후, 마스크를 통하여 감광막(PR)을 노광하여, 도 11a 및 11b에 도시한 바와 같이, 두께 전체가 감광된 부분과 두께의 일부만 감광된 부분을 가지는 감광막 패턴(PR)을 형성한다.
이어서 감광막(PR)을 현상하면 박막 트랜지스터의 채널부, 즉 소스 전극(173)과 드레인 전극(175) 사이에 위치한 부분은 데이터 배선이 형성될 부분(데이터 배선부)에 위치한 부분보다 두께가 작게 되고, 기타 부분의 감광막은 모두 제거된다. 이 때, 채널부에 남아 있는 감광막의 두께와 데이터 배선부에 남아 있는 감광막의 두께의 비는 후술할 식각 공정에서의 공정 조건에 따라 다르게 하여야 하되, 전자의 두께를 후자의 두께의 1/2 이하로 하는 것이 바람직하며, 예를 들면, 4,000 Å 이하인 것이 좋다.(제2 마스크)
이와 같이, 위치에 따라 감광막의 두께를 달리하는 방법으로 여러 가지가 있을 수 있으며, 도 11a 및 도 11b에서와 같이 슬릿(slit)을 이용하거나 격자 형태의 패턴을 형성하거나 반투명막을 사용한다.
이때, 슬릿 사이에 위치한 패턴의 선 폭이나 패턴 사이의 간격, 즉 슬릿의 폭은 노광시 사용하는 노광기의 분해능보다 작은 것이 바람직하며, 반투명막을 이용하는 경우에는 마스크를 제작할 때 투과율을 조절하기 위하여 다른 투과율을 가지는 박막을 이용하거나 두께가 다른 박막을 이용할 수 있다.
이와 같은 마스크를 통하여 감광막에 빛을 조사하면 빛에 직접 노출되는 부분에서는 고분자들이 완전히 분해되며, 슬릿 패턴이나 반투명막이 형성되어 있는 부분에서는 빛의 조사량이 적으므로 고분자들은 완전 분해되지 않은 상태이며, 차광막으로 가려진 부분에서는 고분자가 거의 분해되지 않는다. 이어 감광막을 현상하면, 고분자 분자들이 분해되지 않은 부분만이 남고, 빛이 적게 조사된 중앙 부분에는 빛에 전혀 조사되지 않은 부분보다 얇은 두께의 감광막을 남길 수 있다. 이때, 노광 시간을 길게 하면 모든 분자들이 분해되므로 그렇게 되지 않도록 해야 한다.
이러한 얇은 두께의 감광막은 리플로우가 가능한 물질로 이루어진 감광막을 도포하고 빛이 완전히 투과할 수 있는 부분과 빛이 완전히 투과할 수 없는 부분으로 나뉘어진 통상적인 마스크를 사용하여 노광한 다음, 현상하고 리플로우시켜 감광막이 잔류하지 않는 부분으로 감광막의 일부를 흘러내리도록 함으로써 형성할 수도 있다.
이어, 감광막 패턴(PR) 및 그 하부의 막들, 즉 제1 및 제2 금속층(701, 702), 접촉층(160) 및 반도체층(150)에 대한 식각을 진행한다. 이때, 데이터 배선부에는 데이터 배선 및 그 하부의 막들이 그대로 남아 있고, 채널부에는 반도체층만 남아 있어야 하며, 나머지 부분에는 위의 3개 층(150, 160, 701, 702)이 모두 제거되어 게이트 절연막(140)이 드러나야 한다.
먼저, 노출되어 있는 제1 제2 금속층(701, 702)을 제거하여 그 하부의 중간층(160)을 노출시킨다. 이 과정에서는 건식 식각 또는 습식 식각 방법을 모두 사용할 수 있으며, 이때 제1 및 제2 금속층(701, 702)은 식각되고 감광막 패턴(PR)은 거의 식각되지 않는 조건 하에서 행하는 것이 좋다. 그러나, 건식 식각의 경우 금속층(701, 702)만을 식각하고 감광막 패턴(PR)은 식각되지 않는 조건을 찾기가 어려우므로 감광막 패턴(PR)도 함께 식각되는 조건 하에서 행할 수 있다. 이 경우에는 습식 식각의 경우보다 채널부 감광막의 두께를 두껍게 하여 이 과정에서 채널부 감광막이 제거되어 그 아래의 제2 금속층(702)이 드러나는 일이 생기지 않도록 한다.
이렇게 하면, 채널부 및 데이터 배선부의 제1 및 제2 금속층(701, 702)만이 남고 기타 부분의 제1 및 제2 금속층(701, 702)은 모두 제거되어 그 하부의 접촉층(160)이 드러난다.
이어, 기타 부분의 노출된 접촉층(160) 및 그 하부의 비정질 규소층(150)을 채널부 감광막과 함께 건식 식각 방법으로 동시에 제거한다. 이 때의 식각은 감광막 패턴(PR)과 접촉층(160) 및 반도체층(150)(반도체층과 접촉층은 식각 선택성이 거의 없음)이 동시에 식각되며 게이트 절연막(140)은 식각되지 않는 조건 하에서 행하여야 하며, 특히 감광막 패턴(PR)과 반도체층(150)에 대한 식각비가 거의 동일한 조건으로 식각하는 것이 바람직하다. 예를 들어, SF6과 HCl의 혼합 기체나, SF6과 O2의 혼합 기체를 사용하면 거의 동일한 식각율로 두 막을 식각할 수 있다. 감광막 패턴(PR)과 반도체층(150)에 대한 식각율이 동일한 경우 채널부 감광막의 두께는 반도체층(150)과 중간층(160)의 두께를 합한 것과 같거나 그보다 작아야 한다.
이렇게 하면, 채널부의 감광막이 제거되어 제2 금속층(702)이 드러나고, 기타 부분의 접촉층(160) 및 반도체층(150)이 제거되어 그 하부의 게이트절연막(140)이 드러난다. 한편, 데이터 배선부의 감광막 역시 식각되므로 두께가 얇아진다. 또한, 이 단계에서 반도체층 패턴(151, 154, 159)이 완성된다.
이어 애싱(ashing)을 통하여 채널부(C)의 제2 금속층(702)의 표면에 남아 있는 감광막 찌꺼기를 제거한다.
다음, 도 12a 및 12b에 도시한 바와 같이 채널부의 제1 및 제2 금속층(701, 702) 및 그 아래의 접촉층(160)을 식각하여 제거한다. 이 때, 식각은 제1 및 제2 금속층(701, 702)과 접촉층(160) 모두에 대하여 건식 식각만으로 진행할 수도 있으며, 제1 및 제2 금속층(701, 702)에 대해서는 습식 식각으로, 접촉층(160)에 대해서는 건식 식각으로 행할 수도 있다. 전자의 경우 제1 및 제2 금속층(701, 702)과 접촉층(160)의 식각 선택비가 큰 조건 하에서 식각을 행하는 것이 바람직하다. 이는 식각 선택비가 크지 않을 경우 식각 종점을 찾기가 어려워 채널부에 남는 반도체 패턴(154)의 두께를 조절하기가 쉽지 않기 때문이다. 습식 식각과 건식 식각을 번갈아 하는 후자의 경우에는 습식 식각되는 제1 및 제2 금속층(701, 702)은 언더컷이 발생하나, 건식 식각되는 접촉층(160)은 언더컷이 거의 발생하지 않으므로 계단 모양으로 만들어진다. 접촉층(160a, 160b) 및 반도체 패턴(151a, 151b)을 식각할 때 사용하는 식각 기체의 예로는 CF4와 HCl의 혼합 기체나 CF4와 O2의 혼합 기체를 들 수 있으며, CF4와 O2를 사용하면 균일한 두께로 채널부 반도체 패턴(154)을 남길 수 있다.
이렇게 하면, 소스 전극(173)과 드레인 전극(175)이 분리되면서 데이터배선(171, 173, 175, 179)과 그 하부의 접촉층 패턴(161, 163, 165, 169)이 완성된다.
다음, 도 13a 및 도 13b에 도시한 바와 같이, 감광성 유기 절연 물질을 도포하여 보호막(180)을 형성하고, 슬릿 부분(501)을 가지는 광마스크(500)를 통하여 노광한다.
이 때, 광마스크의 슬릿 부분(501)은 접촉구(181b, 182b, 183b)의 단차를 문제를 완화시켜 주기 위하여 접촉구 측벽(181a, 182a, 183a)의 경사를 완만하게 하거나 계단형 프로파일을 가지도록 하기 위한 부분으로 접촉구의 측벽(181a, 182a, 183a)이 될 부분에 대응하도록 배치한다.
이와 같이 슬릿 부분(501)을 가지는 광마스크를 통하여 보호막(180)을 노광하면 도 13a 및 도 13b에 나타낸 바와 같이, 보호막(180)의 접촉구(181b, 182b, 183b)가 될 부분은 모두 감광되고 접촉구의 측벽(181a, 182a, 183a)이 될 부분은 부분적으로 감광된다.
이어서, 보호막(180)을 현상하여 접촉구(181b, 182b, 183b)와 그 측벽(181a, 182a, 183a)을 형성한다.(제3 마스크)
보호막(180)은 감광성이 없는 유기 물질이나 유전율이 4이하인 저유전율 무기 물질로 형성할 수도 있으나, 이 경우에는 접촉구(181b, 182b, 183b) 형성을 위하여 사진 식각 공정을 사용하여야 한다.
다음, 도 9 및 도 10에 나타낸 바와 같이, 접촉구(181b, 182b, 183b)를 통해 노출되어 있는 배선의 제2 금속층(252, 752, 792)을 식각하여 제거하고, ITO 또는IZO를 400 Å 내지 500 Å 두께로 증착하고 사진 식각하여 화소 전극(190)과 접촉 보조 부재(95, 97)를 형성한다.(제4 마스크)
이때, 화소 전극(190) 및 접촉 보조 부재(95, 97)를 IZO로 형성하는 경우에는 식각액으로 크롬 식각액을 사용할 수 있어서 이들을 형성하기 위한 사진 식각 과정에서 접촉구를 통해 드러난 데이터 배선이나 게이트 배선 금속이 부식되는 것을 방지할 수 있다. 이러한 크롬 식각액으로는 (HNO3/(NH4)2Ce(NO3)6/H2O) 등이 있다. 또한, 접촉부의 접촉 저항을 최소화하기 위해서는 IZO를 상온에서 200℃ 이하의 범위에서 적층하는 것이 바람직하며, IZO 박막을 형성하기 위해 사용하는 표적(target)은 In2O3및 ZnO를 포함하는 것이 바람직하며, ZnO의 함유량은 15-20 at% 범위인 것이 바람직하다.
한편, ITO나 IZO를 적층하기 전의 예열(pre-heating) 공정에서 사용하는 기체로는 질소를 사용하는 것이 바람직하며, 이는 접촉구(181b, 182b, 183b)를 통해 드러난 금속막의 상부에 금속 산화막이 형성되는 것을 방지하기 위함이다.
위의 제1 및 제2 실시예에서는 색필터가 공통 전극 표시판에 형성되어 있으나 이와 달리 박막 트랜지스터 기판에 형성될 수도 있다. 이러한 구조에 대하여 제3 내지 제8 실시예로서 설명한다.
도 14는 본 발명의 제3 실시예에 따른 액정 표시 장치의 배치도이고, 도 15는 도 14의 XV-XV'선에 대한 단면도이고, 도 16은 도 14의 XVI-XVI'선 및 XVI'-XVI''선에 대한 단면도이다.
먼저, 박막 트랜지스터 표시판에 대하여 상세히 설명한다.
절연 기판(110) 위에 가로 방향으로 게이트선(121)이 형성되어 있고, 게이트선(121)에 돌기의 형태로 게이트 전극(123)이 연결되어 있다. 게이트선(121)의 한쪽 끝부분(125)은 외부 회로와의 연결을 위하여 폭이 확장되어 있다.
또 절연 기판(110) 위에는 유지 전극선(131)과 유지 전극(133)이 형성되어 있다. 유지 전극선(131)은 가로 방향으로 뻗어 있고 유지 전극(133)은 마름모꼴 또는 직사각형을 유지 전극선(131)에 대하여 45도 기울여 놓은 형태로 유지 전극선(131)에 연결되어 있다.
게이트 배선(121, 123, 125) 및 유지 전극 배선(131, 133)은 물리 화학적 특성이 우수한 Cr 또는 Mo 합금 등으로 이루어지는 제1층(211, 231, 251, 311, 331)과, 저항이 작은 Al 또는 Ag 합금 등으로 이루어지는 제2층(212, 232, 252, 312, 332)의 이중층으로 형성되어 있다. 이들 게이트 배선(121, 123, 125) 및 유지 전극 배선(131, 133)은 필요에 따라서는 단일층으로 형성하거나 또는 3중층 이상으로 형성할 수도 있다.
게이트 배선(121, 123, 125) 및 유지 전극 배선(131, 133)의 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 비정질 규소 등의 반도체로 이루어진 반도체층(151, 154)이 형성되어 있다. 반도체층(151, 154)은 박막 트랜지스터의 채널을 형성하는 채널부 반도체층(154)과 데이터선(171) 아래에 위치하는 데이터선부 반도체층(151)
반도체층(151, 154)의 위에는 실리사이드 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어진 저항성 접촉층(161, 163, 165)이 형성되어 있다. 저항성 접촉층(161, 163, 165)도 데이터선 아래에 위치하는 데이터선부 접촉층(161)과 소스 전극(173) 및 드레인 전극(175) 아래에 각각 위치하는 소스부 접촉층(163)과 드레인부 접촉층(165)으로 이루어져 있다.
저항성 접촉층(161, 163, 165) 및 게이트 절연막(140) 위에는 데이터 배선(171, 173, 175, 179)이 형성되어 있다. 데이터 배선(171, 173, 175, 179)은 길게 뻗어 있으며 게이트선(121)과 교차하여 화소를 정의하는 데이터선(171), 데이터선(171)의 분지이며 저항성 접촉층(163)의 상부까지 연장되어 있는 소스 전극(173), 소스 전극(173)과 분리되어 있으며 게이트 전극(123)에 대하여 소스 전극(173)의 반대쪽 저항성 접촉층(165) 상부에 형성되어 있는 드레인 전극(175)으로 이루어져 있다. 데이터선(171)의 한쪽 끝부분(179)은 외부 회로와 연결하기 위하여 폭이 확장되어 있다.
여기서, 데이터선(171)은 화소의 길이를 주기로 하여 반복적으로 굽은 부분과 세로로 뻗은 부분이 나타나도록 형성되어 있다. 이 때, 데이터선(171)의 굽은 부분은 두 개의 직선 부분으로 이루어지며, 이들 두 개의 직선 부분 중 하나는 게이트선(121)에 대하여 실질적으로 45도를 이루고, 다른 한 부분은 게이트선(121)에 대하여 실질적으로 -45도를 이룬다. 데이터선(171)의 세로로 뻗은 부분에는 소스 전극(173)이 연결되어 있고, 이 부분이 게이트선(121) 및 유지 전극선(131)과 교차한다.
따라서, 게이트선(121)과 데이터선(171)이 교차하여 이루는 화소는 꺾인 띠 모양으로 형성된다.
또, 드레인 전극(175)은 화소 전극(190)과 연결되는 부분이 직사각형 모양으로 넓게 확장되어서 유지 전극(133)과 중첩하고 있다. 이와 같이, 드레인 전극(175)은 유지 전극(133)과 게이트 절연막(140)만을 사이에 두고 중첩함으로써 유지 용량을 형성한다.
데이터 배선(171, 173, 175, 179) 위에는 질화규소 등의 무기 절연 물질로 이루어진 제1 보호막(801)이 형성되어 있다.
제1 보호막(801) 위에는 적색, 녹색 및 청색의 색필터(230R, 230G, 230B)가 형성되어 있다. 색필터(230R, 230G, 230B)는 각각 데이터선(171)에 의하여 구획되는 화소 열을 따라 세로로 길게 형성되어 있고 화소의 모양을 따라 주기적으로 구부러져 있다. 또한, 색필터(230R, 230G, 230B)는 이웃하는 색필터(230R, 230G, 230B)가 데이터선(171) 위에서 서로 부분적으로 중첩되어 있어서 데이터선(171) 위에서 언덕을 이루고 있다.
색필터(230R, 230G, 230B) 위에는 감광성 유기 물질로 이루어진 제2 보호막(802)이 형성되어 있다. 제2 보호막(802)도 색필터(230R, 230G, 230B)의 중첩에 의하여 형성된 언덕을 타고 넘으면서 언덕을 이루고 있다. 이와 같이 유기막 언덕은 일종의 도메인 규제 수단으로 작용하여 각 도메인에서의 액정의 방향 제어력이 강화된다.
드레인 전극(175) 위와 데이터선의 폭이 확장되어 있는 끝부분(179)의 위에는 제1 및 제2 보호막(801, 802)을 관통하여 드레인 전극(175)과 데이터선의 끝부분(179)을 각각 드러내는 접촉구(181b, 183b)가 형성되어 있다. 또, 게이트선의 폭이 확장되어 있는 끝부분(179)의 위에는 제1 및 제2 보호막(801, 802)과 함께 게이트 절연막(140)을 관통하여 게이트선의 끝부분(179)을 노출하는 접촉구(182b)가 형성되어 있다.
이때, 이들 접촉구(181b, 182b, 183b)의 측벽(181a, 182a, 183a)은 기판 면에 대하여 30도에서 85도 사이의 완만한 경사를 가지거나, 계단형 프로파일(profile)을 가진다.
또, 이들 접촉구(181b, 182b, 183b)는 각을 가지거나 원형의 다양한 모양으로 형성될 수 있으며, 면적은 2mm×60㎛를 넘지 않으며, 0.5mm×15㎛ 이상인 것이 바람직하다.
한편, 색필터(230R, 230G, 230B)는 드레인 전극(175) 위에서는 제거되어 있어서 드레인 전극(175)을 노출하는 접촉구(181b)는 제1 및 제2 보호막(801, 802)만을 관통하고 있다. 또한, 화소를 구성하지 않는 게이트선의 끝부분(125)과 데이터선의 끝부분(179)에도 색필터(230R, 230G, 230B)를 형성하지 않는다.
한편, 제2 보호막(802)도 질화 규소 또는 산화 규소 등의 무기 절연 물질로 형성할 수도 있다.
제2 보호막(802) 위에는 접촉구(181b)를 통하여 드레인 전극(175)과 연결되어 있으며 화소의 모양을 따라 꺾인 띠 모양으로 화소 전극(190)이 형성되어 있다.
또 보호막(180) 위에는 접촉구(182b, 183b)를 통하여 게이트선의끝부분(125)과 데이터선의 끝부분(179)과 각각 연결되어 있는 접촉 보조 부재(95, 97)가 형성되어 있다. 여기서, 화소 전극(190) 및 접촉 보조 부재(95, 97)는 ITO(indium tin oxide) 또는 IZO(indium zinc oxide)로 이루어져 있다.
이제, 공통 전극 표시판에 대하여 설명한다.
유리 등의 투명한 절연 기판(210)의 아래 면에 빛샘을 방지하기 위한 블랙 매트릭스(220)가 형성되어 있고, 블랙 매트릭스(220)의 위에는 ITO 또는 IZO 등의 투명한 도전 물질로 이루어져 있으며 절개부(271)를 가지는 공통 전극(270)이 형성되어 있다.
여기서 블랙 매트릭스(220)는 데이터선(171)의 굽은 부분에 대응하는 선형 부분과 데이터선(171)의 세로로 뻗은 부분 및 박막 트랜지스터 부분에 대응하는 삼각형 부분을 포함한다.
공통 전극(270)의 절개부(271) 역시 구부러져 있어서 굽은 화소를 좌우로 양분하는 모양으로 형성되어 있다. 또, 절개부(271)의 양단은 한번 더 구부러져서 한쪽 끝은 게이트선(121)과 나란하고 다른 한쪽 끝은 데이터선(171)의 세로로 뻗은 부분과 나란하다.
이상과 같은 구조의 박막 트랜지스터 표시판과 공통 전극 표시판을 결합하고 그 사이에 액정을 주입하여 액정층(3)을 형성하면 본 발명의 제2 실시예에 따른 액정 표시 장치의 기본 패널이 이루어진다.
액정층(3)에 포함되어 있는 액정 분자는 화소 전극(190)과 공통 전극(270) 사이에 전계가 인가되지 않은 상태에서 그 방향자가 하부 기판(110)과 상부기판(210)에 대하여 수직을 이루도록 배향되어 있고, 음의 유전율 이방성을 가진다. 박막 트랜지스터 표시판과 공통 전극 표시판은 공통 전극(270)의 절개부(271)가 화소 전극(190)의 좌우 중앙에 정확하게 중첩되도록 정렬된다. 이렇게 하면, 화소는 절개부(271)에 의하여 복수의 도메인으로 분할된다. 이 때, 화소는 절개부(271)에 의하여 좌우로 양분되나, 화소의 꺾인 부분을 중심으로 하여 상하에서 액정의 배향 방향이 서로 달라서 4개의 도메인으로 분할된다.
액정 표시 장치는 이러한 기본 패널 양측에 편광판, 백라이트, 보상판 등의 요소들을 배치하여 이루어진다. 이 때 편광판은 기본 패널 양측에 각각 하나씩 배치되며 그 투과축은 게이트선(121)에 대하여 나란하거나 수직을 이루도록 배치한다.
이러한 구조의 액정 표시 장치는 제1 실시예에서의 이점 이외에도 색필터(230R, 230G, 230B)가 박막 트랜지스터 기판에 형성되므로 두 표시판의 정렬마진이 확대되고, 오버코트막(250)을 생략할 수 있는 등의 추가적인 이점을 갖는다.
이러한 구조의 액정 표시 장치용 박막 트랜지스터 표시판을 제조하는 방법은 제1 실시예에 따른 박막 트랜지스터 표시판의 제조 방법에서 감광성 유기막을 도포하여 보호막(180)을 형성하고, 접촉구(181b, 182b, 183b)를 형성하는 공정을 제1 보호막을 증착하는 공정, 색소가 첨가된 감광 물질을 도포, 노광 및 현상하는 과정을 3회 반복하여 적, 녹, 청색 색필터(230R, 230G, 230B)를 형성하는 공정, 감광성 유기막을 도포하여 제2 보호막(802)을 형성하고 제2 보호막(802)을 관통하는 접촉구를 형성하는 공정 및 제2 보호막(802)을 관통하는 접촉구를 통하여 노출되는 제1 보호막(801)을 식각하여 제거하는 공정으로 대체한 것이다.
도 17은 본 발명의 제4 실시예에 따른 액정 표시 장치의 배치도이고, 도 18은 도 17의 XVIII-XVIII'선에 대한 단면도이고, 도 19는 도 17의 XIX-XIX'선 및 XIX'-XIX''선에 대한 단면도이다.
제4 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판은 제3 실시예에 비하여 다음과 같은 특징을 가진다.
데이터선(171, 179), 소스 전극(173) 및 드레인 전극(175)을 포함하는 데이터 배선 아래에 이와 실질적으로 동일한 패턴으로 접촉층(161, 163, 165, 169)이 형성되어 있다. 또, 소스 전극(173)과 드레인 전극(175) 사이의 채널부가 연결되어 있는 것을 제외하고 비정질 규소층(151, 154, 159)도 데이터 배선과 실질적으로 동일한 패턴을 가진다.
제4 실시예는 제3 실시예에 비하여 사진 식각 공정을 1회 감소시킨 공정에 의하여 제조된 박막 트랜지스터 표시판을 사용한 것이다. 즉, 제1 실시예와 제2 실시예의 관계와 유사하다.
따라서 그 제조 방법은 제2 실시예에 따른 박막 트랜지스터 표시판의 제조 방법에서 감광성 유기막을 도포하여 보호막(180)을 형성하고, 접촉구(181b, 182b, 183b)를 형성하는 공정을 제1 보호막을 증착하는 공정, 색소가 첨가된 감광 물질을 도포, 노광 및 현상하는 과정을 3회 반복하여 적, 녹, 청색 색필터(230R, 230G, 230B)를 형성하는 공정, 감광성 유기막을 도포하여 제2 보호막(802)을 형성하고제2 보호막(802)을 관통하는 접촉구(181b, 182b, 183b)를 형성하는 공정 및 제2 보호막(802)을 관통하는 접촉구(181b, 182b, 183b)를 통하여 노출되는 제1 보호막(801)을 식각하여 제거하는 공정으로 대체한 것이다.
도 20과 도 21은 본 발명의 제5 실시예에 따른 액정 표시 장치의 단면도이다.
제5 실시예에 따른 액정 표시 장치의 배치도는 발명의 특징적인 면에서 제3 실시예에 따른 액정 표시 장치의 배치도와 별반 차이가 없으므로 생략한다.
제5 실시예에 따른 액정 표시 장치는 제3 실시예에서 제2 보호막(802)을 생략한 구조이다. 색소 등의 이물질을 거의 방출하지 않는 색필터(230R, 230G, 230B)를 사용하는 경우에 가능한 구조이다.
제조 방법에 있어서는 제1 실시예에 따른 박막 트랜지스터 표시판의 제조 방법에서 감광성 유기막을 도포하여 보호막(180)을 형성하고 접촉구(181b, 182b, 183b)를 형성하는 공정을 질화규소를 증착하여 보호막(180)을 형성하고 접촉구(181b, 182b, 183b)를 형성하는 공정 및 색소가 첨가된 감광 물질을 도포, 노광 및 현상하는 과정을 3회 반복하여 적, 녹, 청색 색필터(230R, 230G, 230B)를 형성하는 공정으로 대체한 것이다.
도 22와 도 23은 본 발명의 제6 실시예에 따른 액정 표시 장치의 단면도이다.
제6 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판은 제5 실시예에 비하여 다음과 같은 특징을 가진다.
데이터선(171, 179), 소스 전극(173) 및 드레인 전극(175)을 포함하는 데이터 배선 아래에 이와 실질적으로 동일한 패턴으로 접촉층(161, 163, 165, 169)이 형성되어 있다. 또, 소스 전극(173)과 드레인 전극(175) 사이의 채널부가 연결되어 있는 것을 제외하고 비정질 규소층(151, 154, 159)도 데이터 배선과 실질적으로 동일한 패턴을 가진다.
제6 실시예는 제5 실시예에 비하여 사진 식각 공정을 1회 감소시킨 공정에 의하여 제조된 박막 트랜지스터 표시판을 사용한 것이다.
그 제조 방법은 제2 실시예에 따른 박막 트랜지스터 표시판의 제조 방법에서 감광성 유기막을 도포하여 보호막(180)을 형성하고 접촉구(181b, 182b, 183b)를 형성하는 공정을 질화규소를 증착하여 보호막(180)을 형성하고 접촉구(181b, 182b, 183b)를 형성하는 공정 및 색소가 첨가된 감광 물질을 도포, 노광 및 현상하는 과정을 3회 반복하여 적, 녹, 청색 색필터(230R, 230G, 230B)를 형성하는 공정으로 대체한 것이다.
도 24와 도 25는 본 발명의 제7 실시예에 따른 액정 표시 장치의 단면도이다.
제7 실시예에 따른 액정 표시 장치는 제6 실시예에 비하여 접촉구(181b, 182b, 183b) 부분의 프로파일에 특징이 있다. 즉, 제7 실시예에서는 접촉구(181b, 182b, 183b)에서 보호막(180)과 색필터(230R, 230G, 230G)의 제거된 영역이 일치한다. 또한, 접촉 보조 부재(95, 97)의 아래에도 색필터(230R)가 형성되어 있다.
이러한 특징은 다음과 같은 제조 방법상의 차이에 기인한다.
제6 실시예에서는 보호막(180)에 접촉구(181b, 182b, 183b)를 형성하는 공정을 별도의 사진 식각 공정에 의하여 진행하지만, 제7 실시예에서는 색필터(230R, 230G, 230B)를 형성하는 공정에서 색필터(230R, 230G, 230B)를 관통하는 접촉구(181b, 182b, 183b)를 형성하고, 이를 통하여 노출되는 보호막(180)을 색필터(230R, 230G, 230B)를 식각 마스크로 하여 식각함으로써 접촉구(181b, 182b, 183b)를 형성한다.
도 26과 도 27은 본 발명의 제8 실시예에 따른 액정 표시 장치의 단면도이다.
제8 실시예에 따른 액정 표시 장치용 박막 트랜지스터 표시판은 제7 실시예에 비하여 다음과 같은 특징을 가진다.
데이터선(171, 179), 소스 전극(173) 및 드레인 전극(175)을 포함하는 데이터 배선 아래에 이와 실질적으로 동일한 패턴으로 접촉층(161, 163, 165, 169)이 형성되어 있다. 또, 소스 전극(173)과 드레인 전극(175) 사이의 채널부가 연결되어 있는 것을 제외하고 비정질 규소층(151, 154, 159)도 데이터 배선과 실질적으로 동일한 패턴을 가진다.
제8 실시예는 제7 실시예에 비하여 사진 식각 공정을 1회 감소시킨 공정에 의하여 제조된 박막 트랜지스터 표시판을 사용한 것이다.
한편, 제7 및 제8 실시예에서 접촉 보조 부재(95, 97) 아래에 형성되는 색필터는 적색 이외에 청색, 녹색 중의 어느 하나이거나 또는 이들 삼색 색필터의 조합이 될 수도 있다.
이상의 제1 내지 제8 실시예로서 설명한 액정 표시 장치에서 공통 전극 절개부의 모양은 변형될 수 있고, 화소 전극에도 절개부를 형성할 수 있다. 이러한 변형의 예를 제9 및 제10 실시예로서 설명한다.
도 28은 본 발명의 제9 실시예에 따른 액정 표시 장치의 배치도이다.
제9 실시예는 제1 실시예에 비하여 공통 전극 절개부(271) 중 게이트선(121)과 나란한 부분이 생략된 것이 특징이다.
도 29는 본 발명의 제10 실시예에 따른 액정 표시 장치의 배치도이다.
제10 실시예는 제1 실시예에 비하여 공통 전극 절개부(271)의 중앙 굴절부에 가로 방향으로 가지 절개부가 연결되어 있고, 화소 전극(190)에도 절개부(191)가 형성되어 있는 것이 특징이다.
이러한 공통 전극(270)의 가지 절개부나 화소 전극(190)의 절개부는 화소가 구부러지는 부분에서의 도메인 분할을 도와준다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
이상과 같이, 데이터선을 굴절시켜 화소를 꺾인 띠 모양으로 형성하면 인접한 화소 사이의 측방향 전계가 도메인의 형성을 돕는 방향으로 작용하여 도메인이 안정하게 형성되고, 또한, 편광판의 투과축을 게이트선에 대하여 수직 또는 나란한방향으로 배치하므로 편광판을 저렴하게 제조할 수 있으면서도 모든 도메인에서 액정의 배향 방향이 편광판의 투과축과 45도를 이루게 되어 최고 휘도를 얻을 수 있다.

Claims (32)

  1. 절연 기판,
    상기 절연 기판 위에 형성되어 있으며 제1 방향으로 뻗어 있는 제1 신호선,
    상기 절연 기판 위에 형성되어 있으며 상기 제1 신호선과 절연되어 교차하고 있으며 굽은 부분과 제2 방향으로 뻗어 있는 부분을 가지는 제2 신호선,
    상기 제1 신호선과 상기 제2 신호선이 교차하여 정의하는 화소마다 형성되어 있는 화소 전극,
    상기 제1 신호선, 상기 제2 신호선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터
    를 포함하고, 상기 제2 신호선의 굽은 부분과 제2 방향으로 뻗은 부분은 상기 화소의 길이를 단위로 하여 반복적으로 나타나는 박막 트랜지스터 표시판.
  2. 제1항에서,
    상기 제2 신호선의 굽은 부분은 2개의 직선 부분을 포함하고, 상기 2개의 직선 부분 중 하나는 상기 제1 신호선에 대하여 실질적으로 45도를 이루고 나머지 하나는 상기 제1 신호선에 대하여 실질적으로 -45도를 이루는 박막 트랜지스터 표시판.
  3. 제1항에서,
    상기 제1 방향으로 뻗어 있는 제3 신호선을 더 포함하고, 상기 화소 전극과 연결되는 상기 박막 트랜지스터의 단자가 상기 제3 신호선과 중첩하여 유지 용량을 형성하는 박막 트랜지스터 표시판.
  4. 제1항에서,
    상기 박막 트랜지스터는 상기 제2 신호선과 연결되는 단자는 상기 제2 방향으로 뻗은 부분에 연결되어 있고, 상기 제1 신호선은 상기 제2 신호선과 상기 제2 방향으로 뻗은 부분에서 교차하는 박막 트랜지스터 표시판.
  5. 절연 기판,
    상기 절연 기판 위에 형성되어 있으며 게이트 전극과 게이트선을 포함하는 게이트 배선,
    상기 게이트 배선 위에 형성되어 있는 게이트 절연막,
    상기 게이트 절연막 위에 형성되어 있는 반도체층,
    상기 반도체층 위에 형성되어 있으며 굽은 부분과 상기 게이트선과 직교하는 부분을 가지는 데이터선, 상기 데이터선과 연결되어 있는 소스 전극, 상기 게이트 전극 상부에서 상기 소스 전극과 각각 대향하고 있는 드레인 전극을 포함하는 데이터 배선,
    상기 데이터 배선 위에 형성되어 있는 제1 보호막,
    상기 제1 보호막 위에 형성되어 있으며, 상기 드레인 전극과 전기적으로 연결되어 있고, 상기 데이터선과 인접한 변이 상기 데이터선을 따라 굽어져 있는 화소 전극
    을 포함하는 박막 트랜지스터 표시판.
  6. 제5항에서,
    상기 데이터선의 굽은 부분은 상기 게이트선과 45도를 이루는 제1 부분과 상기 게이트선과 -45도를 이루는 제2 부분으로 이루어져 있는 박막 트랜지스터 표시판.
  7. 제5항에서,
    상기 게이트선과 나란하게 형성되어 있는 유지 전극선 및 상기 유지 전극선에 연결되어 있으며 상기 유지 전극선보다 폭이 넓은 유지 전극을 더 포함하고, 상기 드레인 전극은 상기 화소 전극과 연결되는 부분의 폭이 확장되어 있고 이 부분이 상기 유지 전극과 중첩하고 있는 박막 트랜지스터 표시판.
  8. 제5항에서,
    상기 제1 보호막은 유기 절연 물질로 이루어져 있는 박막 트랜지스터 표시판.
  9. 제8항에서,
    상기 제1 보호막은 감광성이 있은 물질을 노광 및 현상하여 형성한 것인 박막 트랜지스터 표시판.
  10. 제5항에서,
    상기 제1 보호막은 무기 절연 물질로 이루어져 있고, 상기 제1 보호막 위에 형성되어 있는 색필터를 더 포함하는 박막 트랜지스터 표시판.
  11. 제10항에서,
    상기 색필터는 상기 데이터선에 의하여 구분되어 있는 화소 열을 따라 적색, 녹색 및 청색 색필터가 각각 길게 형성되어 있으며 적색, 녹색 및 청색이 반복적으로 나타나는 박막 트랜지스터 표시판.
  12. 제10항에서,
    상기 색필터는 상기 드레인 전극 위에서 제거되어 있으며 상기 화소 전극은 상기 색필터가 제거된 영역과 상기 제1 보호막을 관통하는 접촉구를 통하여 상기 드레인 전극과 연결되어 있는 박막 트랜지스터 표시판.
  13. 제12항에서,
    상기 접촉구 주변의 상기 제1 보호막은 상기 색필터가 제거된 영역을 통하여 노출되어 있는 박막 트랜지스터 표시판.
  14. 제10항에서,
    상과 화소 전극과 동일한 물질로 이루어져 있으며 상기 게이트선 및 상기 데이터선의 일단과 각각 접촉하는 제1 및 제2 접촉 보조 부재를 더 포함하는 박막 트랜지스터 표시판.
  15. 제14항에서,
    상기 색필터는 상기 제1 및 제2 접촉 보조 부재의 아래에도 형성되어 있는 박막 트랜지스터 표시판.
  16. 제10항에서,
    상기 색필터 위에 형성되어 있으며 감광성 유기 물질로 이루어진 제2 보호막을 더 포함하는 박막 트랜지스터 표시판.
  17. 제16항에서,
    상기 화소 전극은 상기 제1 및 제2 보호막을 관통하는 접촉구를 통하여 상기 드레인 전극과 연결되어 있고, 상기 접촉구의 측벽은 상기 절연 기판 면에 대하여 30도에서 85도 사이의 경사각을 가지는 박막 트랜지스터 표시판.
  18. 제16항에서,
    상기 화소 전극은 상기 제1 및 제2 보호막을 관통하는 접촉구를 통하여 상기 드레인 전극과 연결되어 있고, 상기 접촉구의 측벽은 계단형 프로파일을 가지는 박막 트랜지스터 표시판.
  19. 제10항에서,
    상기 색필터는 상기 데이터선 위에서 서로 중첩하여 이웃하는 두 화소 전극 사이에 돌출부를 형성하는 박막 트랜지스터 표시판.
  20. 제5항에서,
    상기 반도체층은 상기 데이터선 아래에 형성되어 있으며 상기 데이터선과 실질적으로 동일한 평면 패턴을 가지는 데이터선부와 상기 소스 전극 및 상기 드레인 전극의 아래 및 그 주변에 형성되어 있는 채널부를 포함하는 박막 트랜지스터 표시판.
  21. 제5항에서,
    상기 데이터선의 굽은 부분과 상기 게이트선과 직교하는 부분의 길이 비율은 1:1 내지 9:1 사이인 박막 트랜지스터 표시판.
  22. 제1 절연 기판,
    상기 제1 절연 기판 위에 형성되어 있는 제1 신호선,
    상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 신호선과 절연되어 교차하고 있고 굴절부를 가지는 제2 신호선,
    상기 제1 신호선과 상기 제2 신호선이 교차하여 정의하는 화소마다 형성되어 있는 화소 전극,
    상기 제1 신호선, 상기 제2 신호선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터,
    상기 제1 절연 기판과 대향하고 있는 제2 절연 기판,
    상기 제2 절연 기판 위에 형성되어 있는 공통 전극,
    상기 제1 절연 기판과 상기 제2 절연 기판 중의 적어도 일측에 형성되어 있는 도메인 분할 수단,
    상기 제1 절연 기판과 상기 제2 절연 기판 사이에 주입되어 있는 액정층
    을 포함하고, 상기 화소는 상기 도메인 분할 수단에 의하여 복수의 도메인으로 분할되고 상기 도메인의 장변 2개는 인접한 상기 제2 신호선의 굴절부와 실질적으로 나란한 액정 표시 장치.
  23. 제22항에서,
    상기 액정층에 포함되어 있는 액정은 음의 유전율 이방성을 가지며 상기 액정은 그 장축이 상기 제1 및 제2 기판에 대하여 수직으로 배향되어 있는 액정 표시 장치.
  24. 제22항에서,
    상기 도메인 분할 수단은 상기 공통 전극이 가지는 절개부인 액정 표시 장치.
  25. 제24항에서,
    상기 절개부의 폭은 9㎛에서 12㎛ 사이인 액정 표시 장치.
  26. 제22항에서,
    상기 도메인의 두 장변간 거리는 10㎛에서 30㎛ 사이인 액정 표시 장치.
  27. 제22항에서,
    상기 도메인을 그 내부에 포함되어 있는 상기 액정의 주 방향자가 전계 인가시 배열하는 방향에 따라 종류를 구별할 경우 4개의 종류로 구별되는 액정 표시 장치.
  28. 제22항에서,
    하나의 화소에 포함되는 상기 도메인의 수는 화소의 크기가 100㎛ X 300㎛ 미만이면 4개이고, 100㎛ X 300㎛ 이상이면 4개 또는 8개인 액정 표시 장치.
  29. 제22항에서,
    상기 제1 절연 기판과 상기 제2 절연 기판의 바깥쪽에 각각 배치되어 있는 제1 편광판과 제2 편광판을 더 포함하고, 상기 제1 편광판의 투과축과 상기 제2 편광판의 투과축 중 어느 하나는 상기 제1 신호선과 나란하고 나머지 하나는 수직으로 이루는 액정 표시 장치.
  30. 제22항에서,
    상기 도메인 분할 수단은 공통 전극에 형성되어 있는 돌기이고 상기 돌기의 폭은 5㎛에서 10㎛ 사이인 액정 표시 장치.
  31. 제1 절연 기판,
    상기 제1 절연 기판 위에 형성되어 있는 제1 신호선,
    상기 제1 절연 기판 위에 형성되어 있으며 상기 제1 신호선과 절연되어 교차하고 있고 굴절부를 가지는 제2 신호선,
    상기 제1 신호선과 상기 제2 신호선이 교차하여 정의하는 화소마다 형성되어 있는 화소 전극,
    상기 제1 신호선, 상기 제2 신호선 및 상기 화소 전극과 연결되어 있는 박막 트랜지스터,
    상기 제1 절연 기판과 대향하고 있는 제2 절연 기판,
    상기 제2 절연 기판 위에 형성되어 있는 공통 전극,
    상기 제1 절연 기판과 상기 제2 절연 기판 중의 적어도 일측에 형성되어 있는 도메인 분할 수단,
    상기 제1 절연 기판과 상기 제2 절연 기판 사이에 주입되어 있는 액정층
    을 포함하고, 상기 화소는 상기 도메인 분할 수단에 의하여 복수의 도메인으로 분할되고, 상기 각 도메인에 포함되어 있는 상기 액정층의 액정의 주 방향자는 이웃하는 상기 화소 전극 사이에서 형성되는 전계의 방향과 나란한 액정 표시 장치.
  32. 제31항에서,
    상기 제1 절연 기판과 상기 제2 절연 기판의 바깥쪽에 각각 배치되어 있는 제1 편광판과 제2 편광판을 더 포함하고, 상기 제1 편광판의 투과축과 상기 제2 편광판의 투과축 중 어느 하나는 상기 제1 신호선과 나란하고 나머지 하나는 수직으로 이루는 액정 표시 장치.
KR1020030018195A 2003-03-24 2003-03-24 다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판 KR100929675B1 (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020030018195A KR100929675B1 (ko) 2003-03-24 2003-03-24 다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판
US10/806,379 US7580102B2 (en) 2003-03-24 2004-03-23 Liquid crystal display and thin film transistor array panel therefor
EP04006908A EP1462846A3 (en) 2003-03-24 2004-03-23 Active matrix LCD having non-straight data lines
JP2004086443A JP4544886B2 (ja) 2003-03-24 2004-03-24 多重ドメイン液晶表示装置及びその薄膜トランジスタ基板
TW093107938A TWI360703B (en) 2003-03-24 2004-03-24 Liquid crystal display and thin film transistor ar
CNB2004100430218A CN100380210C (zh) 2003-03-24 2004-03-24 液晶显示器及其薄膜晶体管阵列面板
US12/535,456 US8040479B2 (en) 2003-03-24 2009-08-04 Liquid crystal display and thin film transistor array panel therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030018195A KR100929675B1 (ko) 2003-03-24 2003-03-24 다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판

Publications (2)

Publication Number Publication Date
KR20040083647A true KR20040083647A (ko) 2004-10-06
KR100929675B1 KR100929675B1 (ko) 2009-12-03

Family

ID=33028850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030018195A KR100929675B1 (ko) 2003-03-24 2003-03-24 다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판

Country Status (6)

Country Link
US (2) US7580102B2 (ko)
EP (1) EP1462846A3 (ko)
JP (1) JP4544886B2 (ko)
KR (1) KR100929675B1 (ko)
CN (1) CN100380210C (ko)
TW (1) TWI360703B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8305507B2 (en) 2005-02-25 2012-11-06 Samsung Display Co., Ltd. Thin film transistor array panel having improved storage capacitance and manufacturing method thereof
KR101309779B1 (ko) * 2005-09-06 2013-09-25 삼성디스플레이 주식회사 액정 표시 장치

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100569718B1 (ko) 2003-05-20 2006-04-10 삼성전자주식회사 다중 도메인 액정 표시 장치
US7256849B2 (en) * 2003-06-11 2007-08-14 Samsung Electronics Co., Ltd. Liquid crystal display
TW200531284A (en) * 2003-07-29 2005-09-16 Samsung Electronics Co Ltd Thin film array panel and manufacturing method thereof
KR101006436B1 (ko) * 2003-11-18 2011-01-06 삼성전자주식회사 표시 장치용 박막 트랜지스터 표시판
KR101171176B1 (ko) * 2004-12-20 2012-08-06 삼성전자주식회사 박막 트랜지스터 표시판 및 표시 장치
US8040444B2 (en) 2005-06-03 2011-10-18 Samsung Electronics Co., Ltd. Display device, method of manufacturing the same and mask for manufacturing the same
KR101137735B1 (ko) * 2005-06-03 2012-04-24 삼성전자주식회사 표시장치, 표시장치의 제조 방법 및 마스크
KR20070001466A (ko) * 2005-06-29 2007-01-04 삼성전자주식회사 액정 표시 장치
KR101251996B1 (ko) * 2005-12-07 2013-04-08 삼성디스플레이 주식회사 액정 표시 장치
KR20070084825A (ko) * 2006-02-22 2007-08-27 삼성전자주식회사 액정 표시 장치
CN100456090C (zh) * 2006-10-16 2009-01-28 友达光电股份有限公司 液晶显示器及其薄膜晶体管基板
KR101329779B1 (ko) 2007-04-12 2013-11-15 삼성디스플레이 주식회사 표시 기판, 이의 제조 방법 및 이를 갖는 표시 장치
JP4609525B2 (ja) * 2008-05-14 2011-01-12 ソニー株式会社 液晶表示装置
KR101490480B1 (ko) * 2008-07-07 2015-02-06 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
KR20140032155A (ko) * 2012-09-06 2014-03-14 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조방법
CN103278974B (zh) * 2013-05-24 2016-03-16 深圳市华星光电技术有限公司 像素单元和阵列基板
KR102248240B1 (ko) * 2014-02-11 2021-05-06 삼성디스플레이 주식회사 표시장치 및 그 제조방법
KR20150108984A (ko) * 2014-03-18 2015-10-01 삼성디스플레이 주식회사 액정 표시 장치 및 이의 제조 방법
TWI581043B (zh) 2016-10-04 2017-05-01 友達光電股份有限公司 畫素結構
CN109087902B (zh) * 2018-08-15 2021-01-26 京东方科技集团股份有限公司 一种走线结构及其制备方法、显示装置
KR20200135620A (ko) * 2019-05-23 2020-12-03 삼성디스플레이 주식회사 표시 장치

Family Cites Families (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05210110A (ja) 1992-01-31 1993-08-20 Canon Inc アクティブマトリクス液晶表示装置
JPH06289423A (ja) 1993-03-31 1994-10-18 Sanyo Electric Co Ltd 液晶表示装置
TW454101B (en) 1995-10-04 2001-09-11 Hitachi Ltd In-plane field type liquid crystal display device comprising liquid crystal molecules with more than two different kinds of reorientation directions and its manufacturing method
US5745207A (en) * 1995-11-30 1998-04-28 Matsushita Electric Industrial Co., Ltd. Active matrix liquid crystal display having electric fields parallel to substrates
JP3759426B2 (ja) 1995-11-30 2006-03-22 松下電器産業株式会社 液晶表示素子
JP3120751B2 (ja) * 1996-11-06 2000-12-25 日本電気株式会社 横電界方式の液晶表示装置
EP1621923B8 (en) 1997-06-12 2010-03-24 Sharp Kabushiki Kaisha Vertically-aligned (VA) liquid crystal display device
KR100262405B1 (ko) 1997-06-27 2000-08-01 김영환 액정 표시 소자
JP3036512B2 (ja) * 1998-05-26 2000-04-24 日本電気株式会社 液晶表示装置
JP2000002889A (ja) * 1998-06-16 2000-01-07 Mitsubishi Electric Corp 液晶表示装置
US6074582A (en) * 1998-07-28 2000-06-13 Jacino; Gerald Flow regulator for glass break repair apparatus
KR100443840B1 (ko) * 1998-09-01 2005-01-13 엘지.필립스 엘시디 주식회사 액정표시장치의제조방법
US6671009B1 (en) * 1998-09-03 2003-12-30 Matsushita Electric Industrial Co., Ltd. Liquid crystal display with method for OCB splay-bend transition
CN1139837C (zh) 1998-10-01 2004-02-25 三星电子株式会社 液晶显示器用薄膜晶体管阵列基板及其制造方法
KR100312753B1 (ko) * 1998-10-13 2002-04-06 윤종용 광시야각액정표시장치
KR20000027749A (ko) 1998-10-29 2000-05-15 김영환 액정표시소자
JP3085530B2 (ja) * 1998-11-18 2000-09-11 日本電気株式会社 液晶表示装置及びその製造方法
US7119870B1 (en) * 1998-11-27 2006-10-10 Sanyo Electric Co., Ltd. Liquid crystal display device having particular drain lines and orientation control window
JP3378820B2 (ja) * 1999-01-20 2003-02-17 三洋電機株式会社 垂直配向型液晶表示装置
JP4242963B2 (ja) * 1999-02-10 2009-03-25 三洋電機株式会社 カラー液晶表示装置
US6075582A (en) * 1999-04-22 2000-06-13 Chisso Corporation LCD with zig-zag electrodes on both substrates
JP2001083518A (ja) * 1999-09-14 2001-03-30 Toshiba Corp マルチドメイン型の液晶表示素子
KR100354906B1 (ko) * 1999-10-01 2002-09-30 삼성전자 주식회사 광시야각 액정 표시 장치
KR100658522B1 (ko) * 1999-12-17 2006-12-15 엘지.필립스 엘시디 주식회사 액정표시장치의 제조방법
JP2001174824A (ja) * 1999-12-20 2001-06-29 Nec Corp 配向分割型液晶表示装置、その製造方法及びその画像表示方法
JP2001183701A (ja) * 1999-12-27 2001-07-06 Matsushita Electronics Industry Corp 液晶表示装置
JP2001255519A (ja) * 2000-03-13 2001-09-21 Toray Ind Inc 液晶表示装置
KR100670058B1 (ko) * 2000-03-30 2007-01-16 삼성전자주식회사 액정 표시 장치
KR100348288B1 (ko) 2000-08-11 2002-08-09 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시장치
TWI284240B (en) * 2000-09-27 2007-07-21 Matsushita Electric Ind Co Ltd Liquid crystal display device
US6784965B2 (en) * 2000-11-14 2004-08-31 Lg.Philips Lcd Co., Ltd. In-plane switching mode liquid crystal display device and manufacturing method thereof
KR100783357B1 (ko) * 2001-01-18 2007-12-07 엘지.필립스 엘시디 주식회사 수평 전계 구동 방식 액정 표시 장치용 어레이 기판 및 그제조 방법
JP2002319321A (ja) * 2000-12-11 2002-10-31 Sony Corp Ito膜の形成方法
KR100730495B1 (ko) * 2000-12-15 2007-06-20 엘지.필립스 엘시디 주식회사 횡전계 방식의 액정표시장치 및 그 제조방법
US6900852B2 (en) * 2001-01-31 2005-05-31 Matsushita Electric Industrial Co., Ltd. Active matrix liquid crystal display element
KR100748442B1 (ko) * 2001-02-26 2007-08-10 엘지.필립스 엘시디 주식회사 수평전계 구동방식 액정 표시 장치용 어레이 기판 및 그제조 방법
JP3793915B2 (ja) * 2001-02-28 2006-07-05 株式会社日立製作所 液晶表示装置
JP2003066482A (ja) * 2001-08-29 2003-03-05 Hitachi Ltd 液晶表示装置
JP2003066455A (ja) * 2001-08-30 2003-03-05 Toshiba Corp 液晶表示装置、液晶表示装置の製造方法及びカラーフィルタ基板
JP4019697B2 (ja) * 2001-11-15 2007-12-12 株式会社日立製作所 液晶表示装置
TW554304B (en) * 2001-12-12 2003-09-21 Hannstar Display Corp Two-domain In-plane switching mode LCD
US6862052B2 (en) * 2001-12-14 2005-03-01 Samsung Electronics Co., Ltd. Liquid crystal display, thin film transistor array panel for liquid crystal display and manufacturing method thereof
JP3782015B2 (ja) * 2002-01-22 2006-06-07 株式会社日立製作所 液晶表示装置
TW588182B (en) * 2002-06-07 2004-05-21 Hannstar Display Corp Pixel electrode for a liquid crystal display with a high aperture ratio
JP4363823B2 (ja) * 2002-07-04 2009-11-11 富士通マイクロエレクトロニクス株式会社 半導体装置の実装システム
JP2004109794A (ja) * 2002-09-20 2004-04-08 Hitachi Displays Ltd 液晶表示装置
KR20040089141A (ko) * 2003-04-10 2004-10-21 삼성전자주식회사 액정표시장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8305507B2 (en) 2005-02-25 2012-11-06 Samsung Display Co., Ltd. Thin film transistor array panel having improved storage capacitance and manufacturing method thereof
KR101309779B1 (ko) * 2005-09-06 2013-09-25 삼성디스플레이 주식회사 액정 표시 장치

Also Published As

Publication number Publication date
EP1462846A2 (en) 2004-09-29
US7580102B2 (en) 2009-08-25
CN100380210C (zh) 2008-04-09
US8040479B2 (en) 2011-10-18
CN1542531A (zh) 2004-11-03
JP4544886B2 (ja) 2010-09-15
JP2004287446A (ja) 2004-10-14
TW200428115A (en) 2004-12-16
US20090290115A1 (en) 2009-11-26
EP1462846A3 (en) 2004-11-03
TWI360703B (en) 2012-03-21
KR100929675B1 (ko) 2009-12-03
US20040189916A1 (en) 2004-09-30

Similar Documents

Publication Publication Date Title
KR100929675B1 (ko) 다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판
KR100951348B1 (ko) 다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판
KR100935670B1 (ko) 액정표시장치, 박막 트랜지스터 표시판 및 그의 제조 방법
US8253913B2 (en) Liquid crystal display and thin film transistor array panel therefor
US7995017B2 (en) Liquid crystal display and thin film transistor array panel therefor
US20090225248A1 (en) Panel for Display Device, Manufacturing Method Thereof and Liquid Crystal Display
EP1643298B1 (en) Method of manufacturing a liquid crystal display and a mask for use in same
KR100848095B1 (ko) 박막 트랜지스터 기판, 액정 표시 장치 및 박막 트랜지스터 기판의 제조 방법
US20070091220A1 (en) Thin film transistor array panel and manufacturing method thereof
KR20050014414A (ko) 다중 도메인 액정 표시 장치
KR100878239B1 (ko) 액정 표시 장치 및 그 박막 트랜지스터 기판
KR100569718B1 (ko) 다중 도메인 액정 표시 장치
KR20050036128A (ko) 다중 도메인 액정 표시 장치
CN100365491C (zh) 多域液晶显示器及其薄膜晶体管基板
KR20070025458A (ko) 컬러필터 기판, 이의 제작방법 및 이를 포함하는 다중도메인 액정 표시 장치
KR101032939B1 (ko) 표시판 및 이를 포함하는 다중 도메인 액정 표시 장치
KR101160821B1 (ko) 표시판 및 이를 포함하는 다중 도메인 액정 표시 장치
KR100992121B1 (ko) 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR101071253B1 (ko) 다중 도메인 액정 표시 장치 및 그의 박막 트랜지스터표시판
KR20040085415A (ko) 박막 트랜지스터 표시판
KR20110005766A (ko) 액정 표시 장치
KR20040023239A (ko) 수직 배향형 액정 표시 장치 및 이에 사용되는 박막트랜지스터 기판
KR20050081319A (ko) 액정 표시 장치
KR20050010138A (ko) 박막 트랜지스터 표시판 및 이를 포함하는 다중 도메인액정 표시 장치
KR20100118556A (ko) 액정 표시 장치 및 그의 박막 트랜지스터 표시판

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121115

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20131031

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20141030

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151030

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20171101

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20181101

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20191028

Year of fee payment: 11