KR20020019525A - 텔레비전 수상기 내의 동조기로부터의 iic 버스 잡음을절연시키기 위한 방법 및 장치 - Google Patents

텔레비전 수상기 내의 동조기로부터의 iic 버스 잡음을절연시키기 위한 방법 및 장치 Download PDF

Info

Publication number
KR20020019525A
KR20020019525A KR1020027000545A KR20027000545A KR20020019525A KR 20020019525 A KR20020019525 A KR 20020019525A KR 1020027000545 A KR1020027000545 A KR 1020027000545A KR 20027000545 A KR20027000545 A KR 20027000545A KR 20020019525 A KR20020019525 A KR 20020019525A
Authority
KR
South Korea
Prior art keywords
buffer
clock
locked loop
output
phase locked
Prior art date
Application number
KR1020027000545A
Other languages
English (en)
Other versions
KR100660451B1 (ko
Inventor
화이트데이빗글렌
메이어메튜토마스
Original Assignee
추후제출
톰슨 라이센싱 에스.에이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 추후제출, 톰슨 라이센싱 에스.에이. filed Critical 추후제출
Publication of KR20020019525A publication Critical patent/KR20020019525A/ko
Application granted granted Critical
Publication of KR100660451B1 publication Critical patent/KR100660451B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/911Television signal processing therefor for the suppression of noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42607Internal components of the client ; Characteristics thereof for processing the incoming bitstream
    • H04N21/4263Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners
    • H04N21/42638Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners involving a hybrid front-end, e.g. analog and digital tuners

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)
  • Picture Signal Circuits (AREA)
  • Superheterodyne Receivers (AREA)
  • Circuits Of Receivers In General (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 잡음원으로부터 잡음 억제 소자, 예컨대 텔레비전 수상기 내의 동조기의 위상 동기 루프를 절연시키는 방법 및 장치에 관한 것이다. 일실시예에서, 본 발명에 따른 장치는 동조 명령이 마이크로프로세서에 의해 발행될 때 수상기가 동조기의 위상 동기 루프 IC에 데이터를 단지 통과시키도록 할 수 있는 절연 버퍼를 제공함으로써 버스로부터 위상 동기 루프 집적 회로(IC)를 절연시킨다. 동조되지 않는 경우, 동조기로의 IIC 회선은 동조 기능을 다시 수행할 필요가 있을 때까지 버퍼에 의해 하이 상태로 유지된다. 이러한 하이 상태의 유지에 의해 복조 회로가 비트 에러율 성능을 최적화하는 반송파 트랙킹 루프에 대한 설정을 이용하도록 할 수 있다.

Description

텔레비전 수상기 내의 동조기로부터의 IIC 버스 잡음을 절연시키기 위한 방법 및 장치{METHOD AND APPARATUS FOR ISOLATING IIC BUS NOISE FROM A TUNER IN A TELEVISION RECEIVER}
통상의 고화질 텔레비전(High Definition Televisions; HDTV) 시스템은 동조기, 디지털 IF 회로 및 디지털 복조 집적 회로(IC)를 포함하는 전단부를 이용한다. 이러한 고화질 텔레비전 시스템은 상호 집적 회로(inter-integrated circuit; I2C) 버스를 이용하여 디지털 디코더 기판으로부터 제어된다. 본원 명세서에 사용되는 용어인 IIC 버스, I2C 버스 또는 I2C 버스는 동일한 의미의 용어로서 사용된다.
IIC 버스는 단지 2 개의 집적 회로(IC)가 하나의 버스 경로 상에서 동시에 통신 가능한 2 선식 양방향 버스이다. "마스터" 동작 모드로 동작하는 IC(이하, 마스터 IC라 칭함)는 상기 IIC 버스를 통해 데이터 전송을 개시하고, 데이터 전송을 허용하는 클록 신호를 발생시킨다. "슬레이브" 동작 모드로 동작하는 IC(이하, 슬레이브 IC라 칭함)는 마스터 IC에 의해 동작하거나 또는 통신하는 IC로서, 슬레이브 IC는 데이터를 전송하거나 수신하도록 하는 명령이 전송된다. 각각의 IC는 자신들 만의 고유의 7 비트 어드레스를 가지며, 마스터 IC는 통신을 개시하고, 또한 통신을 종료하는 기능을 수행한다.
직렬 클록 회선(SCL)은 마스터 IC로부터 슬레이브 IC로 IIC 버스를 통해서 클록 신호를 전송한다. 각각의 마스터 IC는 데이터를 버스로 전송시 자체적인 클록 신호를 발생시킨다. IIC 버스의 제2의 양방향 회선은 8 비트의 직렬 트랜잭션을 사용하여 데이터를 전송하는 직렬 데이터 회선(SDA)이다. 일반적으로, 9 번째의 비트는 확인 비트로서 사용된다. 클록 및 데이터 회선의 양쪽 모두가 하이(HIGH) 상태로 유지되는 경우, 2 개의 IC 사이에는 어떠한 데이터도 전송될 수 없다. SCL 회선이 하이 상태를 유지하는 동안, SDA 회선 상에서 하이 상태에서 로우(LOW) 상태로의 변화는 데이터 비트의 교환을 위한 개시 상태를 나타낸다. 반대로, SCL 회선이 하이 상태를 유지하는 동안, SDA 회선 상에서 로우 상태에서 하이 상태로의 변화는 정지 상태를 나타낸다. 마스터 IC는 SDA 회선을 통해 전송되는 각각의 데이터 비트에 대해 하나의 클록 펄스를 발생시키고, 데이터 회선의 하이 또는 로우 상태는 SCL 회선 상의 클록 신호가 로우 상태일 때에만 변화할 수 있다.
다수의 IC들은 IIC 버스를 공유한다. 예를 들면, 텔레비전 수상기의 제어기 내의 마이크로프로세서는 IIC 버스를 통해 텔레비전 수상기 내의 다수의 IC와 통신한다. 텔레비전 신호를 특정의 중간 주파수(IF) 신호로 하향 변환시에 문제가 발생되었다. 마스터 IC로서 기능하는 마이크로프로세서에 의해 동시에 발생하는 버스 통신 체증(bus traffic)은 TV 수상기의 동조기 내에서 위상 잡음 간섭을 발생시키는 것으로 판명되고 있다. 특히, 위상 동기 루프(PLL) 집적 회로는 텔레비전 수상기의 동조기 내의 IIC 버스에 직렬로 결합되어, 가변 주파수 톤 발생기(tone generator)로서 동작한다. 마이크로프로세서는 IIC 버스를 통해 PLL의 발진 주파수를 제어한다. 위상 동기 루프는 마이크로프로세서가 버스 상의 다른 IC로 명령을 전송할 때 버스 통신 체증에 영향을 받기가 쉽기 때문에, 특정 주파수로 동조되는 톤을 생성하는 대신에 소정의 톤 주파수 범위 부근의 다른 주파수 범위를 생성한다.
예를 들어, 4 ㎒ 발진기를 갖는 PLL에서, 마이크로프로세서에 의해 부수적으로 생성되는 잡음 신호는 IIC 버스에 접속된 PLL 집적 회로의 다른 핀에 의해 수신될 수 있다. 이러한 잡음은 합성 신호 주파수에 부가될 것이다. 사용자가 701 ㎒의 채널을 선택하고 수상기 시스템이 44 ㎒의 하향 변환된 IF 신호를 필요로 하는 경우에, PLL은 745 ㎒의 주파수로 동조된 톤을 생성한다. 통상적으로, 701 ㎒의 텔레비전 신호와 745 ㎒의 톤 신호가 혼합되어 44 ㎒로 동조된 IF 신호를 생성한다. 그러나, 부가적인 잡음이 톤 주파수 범위 부근의 다른 고조파를 발생시켜, IF 주파수를 44 ㎒ 부근의 범위에서 변동하도록 할 것이다.
이와 같이, 버스 채터(bus chatter)는 입력되는 디지털 비디오/오디오 신호에 부가되어, 텔레비전 수상기의 비트 오류율(BER)의 성능 저하를 초래한다. 결국, 비트 오류는 오디오 출력 내의 "클릭 및 팝"("clicks and pops") 뿐만 아니라 사용자가 시청하고 있는 비디오 내의 부가되거나 누락된 휘도 및 색도 픽셀 성분으로 그 자체를 나타낸다. 이와 유사하게, 아날로그 텔레비전 신호를 처리할 때, IIC 버스 채터는 왜곡된 픽쳐 및/또는 오디오 출력 내의 바람직하지 않은 와우(wow) 및/또는 플러터(flutter)로서 그 자체를 나타낼 것이다.
IIC 버스 통신 체증에 의해 발생된 위상 잡음 간섭은 복조 IC의 반송파 트랙킹 루프의 대역폭을 확장시킴으로써 다소 보상될 수 있어서, 손상을 추적하는 것이 가능할 수 있다. 그러나, 상기 방법으로 인하여 부가적인 저주파수 잡음을 비디오/오디오 신호와 결합 할 수 있도록 함으로써, 텔레비전 수상기의 비트 오차율을 저감시킬 수 있다.
이와 같이, IIC 버스 상의 IC 트래픽에 의해 생성된 IIC 버스의 채터를 감소시킬 필요성이 있다. 또한, 동조기의 위상 동기 루프 회로에 영향이 미치기 전에 IIC 버스 채터를 감소시킬 필요성이 있다.
본 발명은 텔레비전 수상기에 관한 것으로, 특히 텔레비전 수상기의 위상 동기 루프 회로 내에서의 위상 잡음 간섭을 감소시키는 방법에 관한 것이다.
도 1a 및 도 1b는 IIC 버스용 버퍼를 포함하는 텔레비전 수상기의 일부에 관한 블록도.
도 2는 본 발명에 따른 제어기 어셈블리로부터 동조기를 절연시키는 방법에 관한 흐름도.
지금까지의 종래 기술과 관련된 문제점은 잡음 억제 장치, 즉 텔레비전 수상기 내의 동조기의 위상 동기 루프를 잡음원으로부터 절연시키는 본 발명에 따른 방법 및 장치에 의해 극복될 수 있다. 일실시예에서, 본 발명에 따른 장치는 동조 명령이 프로세서에 의해 발행될 때 수상기가 동조기의 위상 동기 루프 IC로 데이터만을 통과시키도록 할 수 있는 절연 버퍼를 제공함으로써 위상 동기 루프 집적 회로(IC)를 버스로부터 절연시킨다.
동조되지 않는 경우, 동조기로의 IIC 회선은 동조 기능을 다시 수행할 필요가 있을 때까지 버퍼에 의해 하이 상태로 유지된다. 이러한 하이 상태로의 유지에 의하여 복조 회로가 비트 에러율 성능을 최적화하는 반송파 트랙킹 루프에 대한 설정을 사용하도록 할 수 있다.
본 발명에 대한 특징은 첨부된 도면을 참조하여 이하의 상세한 설명을 고려함으로써 보다 명확히 이해할 수 있을 것이다.
본 발명에 대한 이해를 돕기 위해, 전체 도면을 통하여 공통적으로 사용되는 동일한 구성 요소에는 동일한 참조 부호를 부여해서 사용하였다.
본 발명은 오디오 및 비디오 텔레비전 신호를 수신하는 텔레비전 수상기에 대해 주로 설명될 것이다. 그러나, 당업자라면 본 발명은 디지털 신호가 I2C 버스를 통해 전달되는 어떠한 시스템에도 매우 적합하다는 사실을 인식할 수 있을 것이다. 다른 신호 및 시스템은 텔레비전 수상기로 전송되는 등시성 정보, 즉 케이블 시스템 상의 케이블 모뎀을 통해서 컴퓨터들 사이에 전송되는 디지털화된 데이터를 예시적으로 포함할 수 있지만, 이러한 정보나 데이터로 제한되지는 않는다. 도 1a 및 도 1b는 본 발명에 따른 IIC 버스(118)용 버퍼(114)를 포함하는 텔레비전 수상기(이하, 수상기(100)로 칭함)의 일부에 대한 블록도를 도시하고 있다.
수상기(100)는 입력 장치(104)를 사용하여 텔레비전 신호(120)를 선택하기위한 제어기 어셈블리(102)(도 1a)를 포함하고 있다. 제어기 어셈블리(102)는 마이크로프로세서(106), 버스 확장기(108) 및 버퍼(114)를 포함하고 있다. 동조기(140)(도 1b)는 텔레비전 신호(120)를 동조시키고 하향 변환하기 위한 적어도 하나의 위상 동기 루프(142)와, 적어도 하나의 다운 컨버터(144)를 포함하고 있다. 동조기(140)는 버퍼(114)의 출력으로부터 위상 동기 루프(142)의 입력에 접속된다. 버퍼(114)는 동조기(140)로의 데이터 전송을 선택적으로 제어한다. 프로세서와 마이크로프로세서라는 용어는 본 명세서에서 상호 교환 가능하도록 대체할 수 있다.
이러한 방식으로, 마이크로프로세서(106)가 시스템 내의 다른 수상기의 집적 회로(105)와 통신할 때 생성되는 마이크로프로세서(106)로부터의 트래픽 잡음은 위상 동기 루프(142)로의 통과로부터 차단될 것이다. 위상 동기 루프(142)로부터의 잡음의 제거로 인하여 위상 동기 루프(142)가 특정 주파수에 동기되는 것이 가능하고, 그후 다운 컨버터(144)의 주파수와 혼합하기 위한 클리어톤(clear tone)을 생성할 수 있다. 그에 따라, 실질적으로 잡음이 없는 IF 텔레비전 신호가 생성된다.
특히, 수상기(100)는 아날로그 또는 디지털 형태로 전송된 오디오 및 비디오 정보를 갖는 복수의 텔레비전 신호(120) 중의 적어도 하나의 신호를 선택적으로 동조하거나, 복조하거나 또는 수신하기 위하여, 적어도 하나의 동조기(140), 적어도 하나의 디지털 복조기(131), 적어도 하나의 아날로그 복조기(132), 디지털 IF 다운 컨버터(133) 및 아날로그 IF 다운 컨버터(134)로 구성된 전단부 어셈블리(130)(도 1b)를 포함하고 있다. 아날로그 포맷은 NTSC 전송 규격 등에 따른 시스템과 같은종래의 아날로그 방송 시스템을 구비하고 있다. 디지털 포맷은 예를 들어 ATSC 및 MPEG 전송 규격에 각각 따르는 고화질 텔레비전(HDTV) 및 케이블 포맷 등과 같은 지상파 방송 뿐만 아니라 디지털 방송 위성(DBS)과, 디지털 비디오 방송(DVB)을 구비하고 있다.
제어기 어셈블리(102)(도 1a)는 위상 동기 루프(142)의 입력 클록 회선(145)과 입력 데이터 회선(146)을 통해 전단부 어셈블리(130)(도 1b)에 결합된다. 제어기 어셈블리(102)에 의해서 사용자가 텔레비전 신호(120) 중의 임의의 신호를 선택하여 전단부 어셈블리(130)를 그 임의의 신호로 동조시킬 수 있다. 사용자는 원격 제어기 등과 같은 입력 장치(104)를 통해 채널 선택을 수행하고, 제어기 어셈블리(102)에 의해 IIC 버스(118)를 통해 채널 선택 신호를 전단부 어셈블리(130)로 전송한다.
제어기 어셈블리(102)에 의해 제공된 채널 선택 신호에 응답하여 전단부 어셈블리(130)는 수신을 위해 선택된 텔레비전 신호(120)를 동조시키도록 동작한다. 선택된 텔레비전 신호가 HDTV 채널 등과 같은 디지털 텔레비전 신호인 경우에, 전단부 어셈블리(130)의 디지털 복조기(131)는 비트 스트림을 복조시킨다. 그후, 복조된 디지털 IF 신호는 MPEG 전송 프로세서(126)에서 처리하기 위해 전송된다. MPEG 전송 프로세서(126)는 비디오 및 오디오 신호 정보를 분리하여 그 비디오 및 오디오 정보를 비디오 프로세서(122)[신호 경로(123)를 통해] 및 오디오 프로세서(124)[신호 경로(125)를 통해]로 각각 전송한다.
아날로그 텔레비전 신호가 선택되는 경우에, 전단부 어셈블리(130)의 아날로그 복조기(132)는 선택된 텔레비전 신호 내의 비디오 및 오디오 정보를 복조시키고, 그 비디오 및 오디오 정보를 비디오 프로세서(122) 및 오디오 프로세서(124)에 각각 제공한다. 따라서, 아날로그 신호 환경에 있어서, 복조된 오디오/비디오 IF 신호를 MPEG 전송 프로세서(126)로 전송하는 것이 반드시 필요하지는 않다. 결국, 디지털 또는 아날로그의 기저 대역 신호가 복구된 후에, 비디오 프로세서(122) 및 오디오 프로세서(124)는 비디오 및 오디오 정보를 처리한 후, 비디오 및 오디오 정보를 표시 패널(display panel) 및 스피커 등과 같은 출력 장치로 전송한다.
특히, 제어기 어셈블리(102)는 IIC 버스(118)의 직렬 클록 및 데이터 신호 경로(110, 112)를 통해 버스 확장기(108)에 접속된 마이크로프로세서(106)와, 또 다른 데이터 처리의 목적을 위해 IIC 버스에 추가로 접속된 복수의 또 다른 수상기 집적 회로(105)를 포함하고 있다. 마이크로프로세서(106)는 IIC 버스 상의 마스터 IC로서 기능하고, 언제든지 IIC 버스(118)를 제어한다. 이와 같이 해서, IIC 버스(118)에 결합된 나머지 IC의 모두는 슬레이브 동작 모드로 동작한다.
버스 확장기의 마이크로프로세서(106)는 IIC 버스(118)에 결합되어, 비-IIC 에 따른 집적 회로를 IIC 버스(118) 상의 IIC에 따른 IC와 인터페이스하도록 할 수 있다. 버스 확장기의 마이크로프로세서(106)는 버퍼(114)에도 결합된다. 버퍼(114)는 한쌍의 OR 게이트(116, 117)를 포함하고 있다. 그러나, 당업자라면 본 발명에서 이산 트랜지스터 회로 등과 같은 다른 버퍼링 장치가 또한 사용될 수 있다는 점을 인식할 수 있을 것이다.
버스 확장기(108)의 출력 제어 포트(109)는 각각의 OR 게이트(116, 117) 상의 제1 입력 포트(1161, 1171)를 통해 제1 및 제2 OR 게이트(116, 117)에 결합된다. 추가적으로, 직렬 클록 회선(110)은 제1 OR 게이트(116) 상의 제2 입력 포트(1162)에 결합된다. 유사하게, 직렬 데이터 회선(112)은 제2 OR 게이트(117) 상의 제2 입력 포트(1172)에 결합된다. 그후, OR 게이트 쌍(116, 117)은 각각의 출력 포트(1163, 1173)를 통해 전단부 수상기(130) 내의 동조기(140)에 결합된다. 제1 OR 게이트(1163)의 출력 포트는 위상 동기 루프(142)의 입력 클록 회선(145)에 결합된다. 또한, 제2 OR 게이트(1173)의 출력 포트는 위상 동기 루프(142)의 입력 데이터 회선(146)에 결합된다.
그 동작에 있어서, 마이크로프로세서(106)는 명령 신호를 버스 확장기(108)로 전송하여, 버스 확장기의 출력 제어 포트(109)를 논리 하이 상태로 설정한다. 버스 확장기(108)의 내부 회로(도시 생략됨)는 출력 제어 포트(109)를 하이 상태로 설정함으로써, 한쌍의 OR 게이트(116, 117) 중의 제1 입력 포트(1161, 1171)를 하이 상태로 설정한다. 따라서, OR 게이트에 대한 부울 논리는 입력 신호가 제1 및 제2 OR 게이트(116, 117)의 제2 입력 포트(1162, 1172)에 있을 지라도, OR 게이트(116, 117)의 각각의 출력(1163, 1173)은 항상 논리 하이 상태, 즉 동조기(140)에 접속되도록 버스 통신 체증 잡음이 차단되어야 할 것을 명령한다.
수상기(100)의 동조기(140)는 신호 경로(147)를 통해 다운 컨버터(144)에 접속된 발진기(143)[예컨대, 전압 제어 발진기(VCO)]를 갖는 위상 동기 루프IC(PLL)(142)를 포함하고 있다. 사용자가 아날로그 채널을 선택하는 경우에, 동조기(140)는 비디오 및 오디오 정보를 처리하기 위해 비디오 및 오디오 프로세서(122, 124)에 전송된 비디오 및 오디오 IF 신호를 생성한다. 사용자가 디지털 채널을 선택하는 경우에, 동조기(140)는 디지털 복조기(131)로 전송된 디지털 IF 신호(즉, 5.38 ㎒)를 생성하여 신호 중의 반송파 성분을 분리하고 기저 대역 신호를 제공한다. 그후, 기저 대역 신호는 비디오 및 오디오 서브스트림이 비디오 및 오디오 프로세서(122, 124)에서 처리하기 위해 분리되는 MPEG 전송 프로세서(126)로 전송된다.
제1 OR 게이트(1163)의 출력은 동조기(140) 내의 위상 동기 루프 IC(142)의 입력 클록 회선(145)에 접속된다. 또한, 제2 OR 게이트(1173)의 출력은 위상 동기 루프 IC(142)의 입력 데이터 회선(146)에 접속된다. 이와 같이, 버퍼(114)는 IIC 버스(118) 및 마이크로프로세서(106)로부터 위상 동기 루프 IC(142)의 위상 동기 루프 입력(145, 146)을 선택적으로 분리하도록 작용한다.
그 동작에 있어서, 버스 확장기(108)는 출력 제어 포트(109)를 하이 상태로 유지하기 위해 마이크로프로세서(106)로부터의 명령 신호를 전송받을 때, 각각의 OR 게이트(116, 117)는 논리적으로 각각의 출력(1163, 1173)을 하이 상태로 유지할 것이다. 이와 같이, 위상 동기 루프 IC(142)의 입력 클록 회선(145) 및 입력 데이터 회선(146)은 논리 하이 상태에 있다. IIC 버스 상의 직렬 클록 및 직렬 데이터 회선이 하이 상태로 유지되는 경우에, 2 개의 장치 사이에는 어떠한 데이터도 전송될 수 없다. 따라서, 이러한 예에서, 마이크로프로세서(106)가 시스템 내의 다른 수상기 IC(105)와 통신할 때 존재하는 마이크로프로세서(106)로부터의 통신 체증 잡음은 위상 동기 루프 IC(142)의 입력 클록 회선 입력 및 데이터 회선(145, 146)의 통과로부터 차단되어야 할 것이고, 발진기(143)의 일예인 전압 제어 발진기(VCO)에 의한 톤의 생성에 영향을 미치지 않아야 할 것이다.
도 2는 본 발명에 따라 버스로부터 동조기를 절연시키기 위한 방법에 관한 흐름도를 도시하고 있다. 이러한 방법은 단계(200)에서 시작되어 사용자가 제어 장치로부터 텔레비전 신호를 선택하는 단계(202)로 진행한다. 단계(204)에서, 텔레비전 신호는 추가의 처리를 위해 다운 컨버터 또는 믹서에 결합된다.
단계(206)에서, 마이크로프로세서(마스터)는 제1의 IIC 명령을 통해 버스 확장기에 신호를 보내어, 버스 확장기의 출력을 로우 상태로 설정한다. 이후, 위상 동기 루프는 SCL 및 SDA 회선을 통해 마이크로프로세서로부터 데이터 전송을 수신할 수 있다. 데이터 전송을 개시하기 위해, 마이크로프로세서는 정상 상태인 하이 상태로부터 IIC 버스의 SDA 회선을 로우 상태로 설정하고, 반면에 SCL은 정상 상태인 하이 상태로 유지한다. 이러한 변이는 데이터 비트의 교환의 개시 상태를 나타낸다. 데이터 회선(SDA)의 하이 상태 또는 로우 상태는 SCL 회선 상의 클록 신호가 로우 상태일 때 단지 변경될 수 있다. 마이크로프로세서로부터의 다음의 클록 펄스에서, 직렬 클록 회선은 로우 상태로 설정되어, 위상 동기 루프의 클록 입력에 결합된 버퍼의 출력 클록 회선(즉, 도 1의 제1의 OR 게이트)이 로우 상태가 되도록 한다.
각각의 다음의 로우 클록 펄스에서, 데이터는 SDA 회선을 통해 전송될 수 있어, 위상 동기 루프 IC가 마이크로프로세서로부터의 IIC 버스를 통해 데이터 전송을 수신하도록 할 수 있다. 데이터 전송은 위상 동기 루프가 톤을 생성하는데 필요한 정보를 포함하고 있어, 특정 채널에 위치하는 텔레비전 신호의 복조를 용이하게 할 수 있다. 마이크로프로세서가 각각의 바이트를 전송하기 이전에 반복되는 개시 신호를 전송하는 한, IIC 버스는 비지 상태(busy state)에 존재한다. 마이크로프로세서가 데이터 전송을 종결할 때, 마이크로프로세서는 SDA 회선 상에서 로우 상태에서 하이 상태로 변경하고, 반면에 SCL은 정지 상태를 규정하기 위해 하이 상태로 유지된다.
단계(208)에서, 위상 동기 루프가 톤을 생성하는데 필요한 정보를 수신하면, 위상 동기 루프는 마이크로프로세서에 의해 지정된 특정 주파수로 고정된다. 이러한 방법은 마이크로프로세서로부터의 제2의 IIC 명령을 통해, 마이크로프로세서가 버스 확장기 상의 출력을 하이 상태로 하는 단계(210)로 진행한다. 그래서, 버스 확장기 출력으로부터의 하이 상태는 버퍼가 또한 전술된 방식과 유사한 방식으로 하이 상태가 되도록 한다. 이점에서, 위상 동기 루프는 특정 주파수에 적절히 동조되고, 위상 동기 루프는 IIC 버스 상의 다른 IC 와의 마이크로프로세서의 동작으로부터의 임의의 추가적인 통신(잡음)으로부터 격리된다.
단계(212)에서, 텔레비전 신호 및 동조된 주파수 톤은 다운 컨버터에서 결합되어, IF 신호가 생성된다. 이와 같이, 톤이 다운 컨버터 내의 텔레비전 신호와 혼합될 때, 마이크로프로세서가 생성한 버스 잡음으로 인한 주파수 내의 어떠한 변동없이 IF 신호가 생성된다. 단계(214)에서, IF 신호는 복조(그후, 신호가 디지털 IF 신호인 경우에 비디오 및 오디오 서브스트림을 생성하기 위해 MPEG 프로세서에 전송됨)되고, 소정의 오디오 및 비디오 출력을 생성하기 위해 처리된다. 단계(216)에서, 사용자가 본 발명에 따른 방법이 반복되는 상이한 텔레비전 채널을 요청할 때까지, 방법은 종료되어 있다.
지상파 텔레비전 신호 동조기의 입력으로부터 잡음을 차단하기 위한 신규의 방법 및 장치가 제공될 수도 있음을 당업자라면 분명하게 이해할 수 있을 것이다. 버퍼 장치는 IIC 버스 상에서 발생되는 잡음으로부터 위상 동기 루프 IC를 절연시키는 기능을 한다. 비록 본 발명의 원리를 포함하는 각종 실시예가 본 명세서에 상세히 도시하여 설명되고 있을지라도, 당업자라면 이러한 원리를 이탈하지 않는 범위 내에서 여러 가지의 변형 및 수정이 가능함을 이해할 수 있을 것이다.

Claims (11)

  1. 잡음원으로부터 잡음 억제 소자를 절연시키기 위한 장치에 있어서,
    클록 및 데이터 신호와 제어 신호를 생성하기 위한 프로세서와;
    상기 클록 및 데이터 신호를 버퍼에 결합시키는 디지털 버스를 포함하고,
    상기 제어 신호에 응답하여, 상기 버퍼는 상기 클록 및 데이터 신호를 상기 잡음 억제 소자의 각각의 클록 및 데이터 입력단에 선택적으로 결합시키는 것을 특징으로 하는 잡음 억제 소자의 절연 장치.
  2. 제1항에 있어서, 상기 디지털 버스는 상호 직접 회로(inter integrated circuit; IIC) 버스이고, 상기 제어 신호를 상기 버퍼로 전송하기 위한 IIC 버스 확장기를 더 포함하는 것인 잡음 억제 소자의 절연 장치.
  3. 제1항에 있어서, 클록 펄스를 상기 프로세서로부터 상기 IIC 버스 확장기 및 버퍼의 클록 입력단으로 전송하기 위한 클록 신호 경로를 갖는 IIC 버스와;
    각각의 상기 클록 펄스가 상기 클록 신호 경로 상에 있는 동안 데이터 신호 경로를 통해서 상기 프로세서로부터 제공되는 데이터를 상기 IIC 버스 확장기 및 버퍼의 클록 및 데이터 입력단으로 전송하기 위한 데이터 신호 경로를 포함하고,
    상기 IIC 버스 확장기의 출력은 상기 버퍼에 결합되어 상기 IIC 버스 및 상기 프로세서로부터 상기 잡음 소자를 절연시키기 위해 상기 버퍼의 클록 출력 및데이터 출력을 선택적으로 제어하는 것인 잡음 억제 소자의 절연 장치.
  4. 제3항에 있어서, 상기 잡음 억제 장치는,
    상기 버퍼 장치의 상기 클록 및 데이터 출력에 결합되고, 가변 주파수 톤을 생성하는 위상 동기 루프와, 이 위상 동기 루프에 결합되어 복수의 텔레비전 신호중의 하나의 신호를 상기 가변 주파수 톤 중의 하나와 혼합하여 IF 텔레비전 신호를 생성하는 다운 컨버터를 구비한 동조기를 포함하는 것인 잡음 억제 소자의 절연 장치.
  5. 제4항에 있어서, 상기 버퍼는,
    상기 IIC 버스 확장기의 출력에 결합된 제1 입력을 갖는 제1 OR 게이트 및 제2 OR 게이트와;
    상기 IIC 버스의 클록 신호 경로에 결합된 상기 제1 OR 게이트의 제2 입력 및 상기 IIC 버스의 데이터 신호 경로에 결합된 상기 제2 OR 게이트의 제2 입력과;
    상기 버퍼의 클록 출력으로서 상기 위상 동기 루프의 클록 입력에 결합되는 상기 제1 OR 게이트의 출력 및 상기 버퍼의 데이터 출력으로서 상기 위상 동기 루프의 데이터 입력에 결합되는 상기 제2 OR 게이트의 출력을 포함하는 것인 잡음 억제 소자의 절연 장치.
  6. 텔레비전 신호를 수신하여 처리하기 위한 텔레비전 수상기에 있어서,
    클록 신호 경로 및 데이터 신호 경로를 갖는 상호 집적 회로(IIC) 버스와, 상기 클록 및 데이터 경로에 결합된 마이크로프로세서와, 상기 클록 및 데이터 경로를 통해 상기 마이크로프로세서에 결합된 IIC 버스 확장기와, 상기 IIC 버스 확장기의 출력에 결합된 버퍼를 구비한 제어기 어셈블리와;
    상기 버퍼의 출력에 접속되는 위상 동기 루프에 결합된 다운 컨버터를 갖는 동조기와, 상기 다운 컨버터에 결합되어 상기 텔레비전 신호를 복조하기 위한 적어도 하나의 복조기를 구비한 전단부 어셈블리와;
    상기 복조된 텔레비전 신호를 처리하여 오디오 및 비디오 신호를 생성하기 위한 적어도 하나의 비디오 및 오디오 프로세서를 포함하는 것을 특징으로 하는 텔레비전 수상기.
  7. 제6항에 있어서, 상기 버퍼는,
    상기 IIC 버스 확장기의 출력에 결합된 제1 입력을 갖는 제1 OR 게이트 및 제2 OR 게이트와;
    상기 IIC 버스의 클록 신호 경로에 결합된 상기 제1 OR 게이트의 제2 입력 및 상기 IIC 버스의 데이터 신호 경로에 결합된 상기 제2 OR 게이트의 제2 입력과;
    상기 버퍼의 클록 출력으로서 상기 위상 동기 루프의 클록 입력에 결합되는 상기 제1 OR 게이트의 출력 및 상기 버퍼의 데이터 출력으로서 상기 위상 동기 루프의 데이터 입력에 결합되는 상기 제2 OR 게이트의 출력을 포함하는 것인 텔레비전 수상기 장치.
  8. 텔레비전 수상기의 동조기 내에서 위상 동기 루프를 절연시키는 방법에 있어서,
    주파수톤을 생성하기 위해 프로세서로부터 디지털 버스를 통해 위상 동기 루프로 제1 명령을 전송하는 단계와;
    상기 프로세서로부터 상기 위상 동기 루프를 절연시키기 위해 제2 명령을 버퍼로 전송하는 단계를 포함하는 것을 특징으로 하는 위상 동기 루프의 절연 방법.
  9. 제8항에 있어서, 상기 제1 명령 전송 단계는,
    상기 프로세서에 의한 제1 명령에 응답하여 사용자로부터 선택된 텔레비전 신호에 대한 요구를 수신한 후에 집적 회로(IIC)간 버스 확장기의 출력을 논리 로우 상태로 설정하는 단계와;
    상기 주파수톤을 생성하기 위해 상기 프로세서가 상기 위상 동기 루프와 통신하도록 상기 위상 동기 루프를 IIC 버스에 결합시키는 단계를 포함하는 것인 위상 동기 루프의 절연 방법.
  10. 제9항에 있어서, 상기 결합 단계는,
    버스 확장기 출력에 응답하여 버퍼가 상기 위상 동기 루프를 상기 IIC 버스에 결합시키도록 하는 단계를 더 포함하는 것인 위상 동기 루프의 절연 방법.
  11. 제9항에 있어서, 상기 제2 명령 전송 단계는,
    상기 프로세서로부터의 상기 제2 명령에 응답하여 상기 위상 동기 루프를 단일 주파수톤에 동조시킨 후에 상기 버퍼의 출력을 논리 하이 상태로 설정하는 단계를 더 포함하는 것인 위상 동기 루프의 절연 방법.
KR1020027000545A 1999-07-15 1999-12-22 Iic 버스 잡음을 텔레비전 수상기 내의 동조기로부터 격리시키기 위한 잡음 반응 디바이스 격리 장치, 텔레비전 수상기 및 위상 동기 루프 격리 방법 KR100660451B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14384599P 1999-07-15 1999-07-15
US60/143,845 1999-07-15

Publications (2)

Publication Number Publication Date
KR20020019525A true KR20020019525A (ko) 2002-03-12
KR100660451B1 KR100660451B1 (ko) 2006-12-22

Family

ID=22505928

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020027000545A KR100660451B1 (ko) 1999-07-15 1999-12-22 Iic 버스 잡음을 텔레비전 수상기 내의 동조기로부터 격리시키기 위한 잡음 반응 디바이스 격리 장치, 텔레비전 수상기 및 위상 동기 루프 격리 방법

Country Status (9)

Country Link
EP (1) EP1228636B1 (ko)
JP (1) JP4695800B2 (ko)
KR (1) KR100660451B1 (ko)
CN (1) CN1188792C (ko)
AU (1) AU2484800A (ko)
DE (1) DE69920776T2 (ko)
ES (1) ES2228166T3 (ko)
MX (1) MXPA02000477A (ko)
WO (1) WO2001006767A2 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6816203B2 (en) * 2001-08-28 2004-11-09 Thomson Licensing S.A. Method and apparatus for isolating noise from a tuner in a television signal receiver
JP2007129490A (ja) * 2005-11-02 2007-05-24 National Institute Of Information & Communication Technology ディジタル放送対応型ソフトウェア無線機及び、画像信号処理装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5972243A (ja) * 1982-10-18 1984-04-24 Trio Kenwood Corp デジタルデ−タミユ−ト回路
JPS60144857A (ja) * 1984-01-06 1985-07-31 Nec Corp Cpu周辺回路
JPS60233965A (ja) * 1984-05-07 1985-11-20 Yaesu Musen Co Ltd ノイズ混入防止回路
US4713779A (en) * 1985-03-08 1987-12-15 Ing.C. Olivetti & Co. S.P.A. Video converter
JPH04160487A (ja) * 1990-10-23 1992-06-03 Mitsubishi Electric Corp 半導体集積回路
JPH07271490A (ja) * 1994-03-31 1995-10-20 Casio Comput Co Ltd バス入出力回路
JPH0884154A (ja) * 1994-09-13 1996-03-26 Sony Corp バスラインシステム
JP3143387B2 (ja) * 1996-01-31 2001-03-07 三洋電機株式会社 電子機器ユニット
JPH1066125A (ja) * 1996-08-21 1998-03-06 Nec Shizuoka Ltd 無線選択呼び出し受信機
KR100641744B1 (ko) * 1997-12-18 2006-11-06 톰슨 라이센싱 고속 데이터 버스 드라이버

Also Published As

Publication number Publication date
DE69920776T2 (de) 2005-02-10
WO2001006767A3 (en) 2002-05-23
EP1228636B1 (en) 2004-09-29
AU2484800A (en) 2001-02-05
JP4695800B2 (ja) 2011-06-08
CN1188792C (zh) 2005-02-09
JP2003505943A (ja) 2003-02-12
ES2228166T3 (es) 2005-04-01
KR100660451B1 (ko) 2006-12-22
EP1228636A2 (en) 2002-08-07
DE69920776D1 (de) 2004-11-04
MXPA02000477A (es) 2002-07-02
WO2001006767A2 (en) 2001-01-25
CN1378669A (zh) 2002-11-06

Similar Documents

Publication Publication Date Title
US7268831B2 (en) Method and apparatus for isolating IIC bus noise from a tuner in a television receiver
CN100379274C (zh) 处理电视信号的方法和系统
KR100281885B1 (ko) 디지털 신호 수신장치의 클럭 주파수 변환장치
US7847866B2 (en) Method and apparatus for isolating IIC bus noise from a tuner in a television receiver
US6002449A (en) Integrated television processor
KR100660451B1 (ko) Iic 버스 잡음을 텔레비전 수상기 내의 동조기로부터 격리시키기 위한 잡음 반응 디바이스 격리 장치, 텔레비전 수상기 및 위상 동기 루프 격리 방법
US6816203B2 (en) Method and apparatus for isolating noise from a tuner in a television signal receiver
US20030002598A1 (en) Receiving device and receiving method
KR100661253B1 (ko) 수신장치 및 수신 복호방법
JP2005507616A (ja) ビデオ信号を受信する装置およびその装置を制御する方法
KR20020035097A (ko) 다중 프로토콜 수신기 내의 복조 섹션
US6597789B1 (en) Video/audio scrambling with single conversion tuners
KR20050024596A (ko) 네트워크 인터페이스 장치
JP2001128162A (ja) 復号装置及び復号方法
JP2007228164A (ja) テレビジョン装置、またはチューナ制御回路
KR19980036671A (ko) 인터네트 콘버터

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121119

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131119

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141124

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20161123

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20171117

Year of fee payment: 12