KR20020014770A - 코드화된 신호를 분리 및 합병하는 방법과 그 장치 및컴퓨터 프로그램 제품 - Google Patents

코드화된 신호를 분리 및 합병하는 방법과 그 장치 및컴퓨터 프로그램 제품 Download PDF

Info

Publication number
KR20020014770A
KR20020014770A KR1020010049741A KR20010049741A KR20020014770A KR 20020014770 A KR20020014770 A KR 20020014770A KR 1020010049741 A KR1020010049741 A KR 1020010049741A KR 20010049741 A KR20010049741 A KR 20010049741A KR 20020014770 A KR20020014770 A KR 20020014770A
Authority
KR
South Korea
Prior art keywords
video sequence
sequence signal
coded video
coded
macroblock
Prior art date
Application number
KR1020010049741A
Other languages
English (en)
Inventor
하나무라츠요시
나가요시이사오
가사이히로유키
도미나가히데요시
Original Assignee
가부시키가이샤 미디어 글루
도미나가 히데요시
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 미디어 글루, 도미나가 히데요시 filed Critical 가부시키가이샤 미디어 글루
Publication of KR20020014770A publication Critical patent/KR20020014770A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • H04N19/36Scalability techniques involving formatting the layers as a function of picture distortion after decoding, e.g. signal-to-noise [SNR] scalability
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/40Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using video transcoding, i.e. partial or full decoding of a coded input stream followed by re-encoding of the decoded output stream

Abstract

본래의 MPEG-2 비트 스트림을 입력하고 트랜스코딩하고, 본래의 MPEG-2 비트 스트림과 트랜스코딩된 비트 스트림간의 차동 비트 스트림인 차동 비트 스트림과 트랜스코딩된 MPEG-2 비트 스트림을 발생시키기 위해 트랜스코딩된 MPEG-2 비트 스트림을 분리하는 비트 스트림 분리 장치(1000)와, 트랜스코딩된 MPEG-2 비트 스트림을 분리 및 병합하기 위한 비트 스트림 병합 장치(2000)가 개시되었다. 비트 스트림 분리 장치(1000)는 비트 스트림 병합 장치(2000)가 이미 수신된 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림로부터의 본래의, 고화질의 MPEG-2 비트 스트림을 복원할 수 있게 하고, 이렇게하여 본래의 MPEG-2 비트 스트림을 전송할 시간 및 수고를 제거한다.

Description

코드화된 신호를 분리 및 합병하는 방법과 그 장치 및 컴퓨터 프로그램 제품{CODED SIGNAL SEPARATING AND MERGING APPARATUS, METHOD AND COMPUTER PROGRAM PRODUCT}
본 발명은 코드화된 동영상 시퀀스 신호를 분리하고 합병하는 방법, 장치 및 컴퓨터 프로그램 제품에 관한 것이고, 더 상세하게는, 제 1 코드화된 동영상 시퀀스 신호를 분리해서, 제 2 코드화된 동영상 시퀀스 신호 및, 제 1 코드화된 동영상 시퀀스 신호와 제 2 코드화된 동영상 시퀀스 신호의 차이인 차동 코드화된 동영상 신호를 발생하기 위해 트랜스코딩하고, 제 1 코드화된 동영상 시퀀스 신호를 재구성하기 위해 제 2 코드화된 동영상 신호와 차동 코드화된 동영상 신호를 합병하는 장치, 방법 및 컴퓨터 프로그램 제품에 관한 것이다.
종래의 기술에 대한 설명
상당한 양의 데이터를 갖는 동영상을 압축하고 코드화해서 코드화된 동영상 시퀀스 신호를 발생하기 위해 수많은 시스템이 제안되어 왔다. 국제 표준 ISO-IEC13818은 디지털 비디오 신호를 관련된 디지털 오디오 신호와 함께 운영할 수 있는 시스템으로, 소위 "동화상 전문가 그룹2", 즉 "MPEG-2"를 만들었다. 이런 인코딩 시스템에서, 코드화된 동영상 시퀀스 신호는 비트스트림의 형태로 출력된다. 상세하게는, 상기 MPEG-2 표준의 형식으로 규격화할 수 있는 비트스트림을 이하 "MPEG-2 비트스트림"이라 한다. 최근, 이런 타입은 통신 시스템, 텔레비전 방송 서비스 시스템 등과 같은 다양한 기술분양에서 더 많이 사용되어 가고 있다.
상기 MPEG-2 비트스트림은 상위, 시퀀스 층, GROUP OF PICTURE 층, 화상 층, 슬라이스 층, 마크로블록 층 및 하위의 블록층로 구성된 계층 구조이다.
전형적인 인코더는 하기와 간은 동영상 압축 및 인코딩 방법을 통해서 MPEG-2표준하에서, 동작한다. 상기 방법은:
(a) 일련의 화상으로 구성된 동영상을 입력하는 단계;
(b) 일련의 화상을 프레임단위로 메모리에 경시적으로 각각 저장하는 단계;
(c) 하나의 프레임과 다른 프레임 사이의 차이를 계산해서 시간축 방향으로의 여분을 제거하는 단계;
(d) 각각의 프레임내의 복수의 화상 성분을 직교 변환 예를들어 이산 코사인 변환해서, 공간축 방향으로의 여분을 제거하는 단계;를 포함한다.
이와같이 구성된 인코더는 동영상을 압축하고 인코딩해서 MPEG-2 비트스트림의 형태로 코드화된 동영상 시퀀스 신호를 전송 경로를 통해서 소정의 비트 속도로 발생하고 출력할 수 있다. 코드화된 동영상 시퀀스 신호는 인코더로부터, 동영상을 재생하기 위해 코드화된 신호를 인코딩하는 동작을 하는 디코더로 전송된다.
전형적인 디코더는 소위 양방향 예측 방법을 통해서 코드화된 동영상 시퀀스 신호를 인코딩하도록 동작하고, 상기 방법은:
(a) 소위 "인트라-화상" 이라 불리는 즉, "I-화상"인 재생된 화상을 제 1 프레임 메모리에 저장하는 단계;
(b) 소위 "예측-화상"이라 불리는 즉, "P-화상"인 다른 화상을 I-화상에 따라서 I-화상과 P-화상의 차에 대한 정보에 기초해서 제거하는 단계;
(c) 제거된 P-화상을 제 2 프레임 메모리에 저장하는 단계; 및
(d) I-화상과 P-화상사이에 놓인 또 다른 화상, 소위 "양방향 예측 화상" 즉"B-화상"이라 불리는 화상을 제거하는 단계;
여기서, I-화상은 다른 타입의 화상과는 독립적으로 인코딩되어서 I-화상은 자기 자신에 의해서만 단일 정지화상으로 재생될 수 있다. P-화상은 I-화상이나 인코딩될 P-화상보다 앞선 위치에 있는 다른 P-화상에 기초해서 예측될 수 있다. P-화상과 B-화상이 "인터-화상"이라 불리는 반면에 I-화상은 "인트라-화상"으로 불린다.
그러나, 상기 인코더에서, 코드화된 동영상 시퀀스 신호에 관한 정보의 양은 다양하다. 상세하게는, 정보의 양은 장면이 바뀔 때 상당히 증가한다. 디코더에는 일반적으로 인코더로부터 코드화된 동영상 시퀀스 신호를 수신하는 입력버퍼가 제공된다. 인코더의 입력 버퍼는, 그러나 저장능력에 한계가 있다. 따라서, 인코더로부터 디코더로 너무 많은 양의 코드화된 동영상 시퀀스 신호의 비트가 전송되면, 코드화된 동영상 시퀀스 신호의 비트에 입력버퍼가 오버플로해서 디코더가 코드화된 동영상 시퀀스 신호를 처리하는 것을 어렵게 한다. 다양한 수의 비트를 갖는 코드화된 동영상 시퀀스 신호를 전송 경로를 통해서 소정의 비트속도로 처리하고, 코드화된 동영상 시퀀스 신호 전체를 오버플로없이 어떤 디코더에서도 수신할 수 있도록하기 위해서 상기 인코더는: 코드화된 동영상 시퀀스 신호가 전송 경로를 통해서 전송되기 이전에 코드화된 동영상 시퀀스 신호를 경시적으로 저장하는 출력버퍼; 출력 버퍼에 저장된 코드화된 동영상 시퀀스 신호의 비트의 양을 제어해서, 소정의 시간동안 디코더에 전송될 코드화된 동영상 시퀀스 신호의 양이 디코더의 입력버퍼의 성능을 초과하지 않도록 제어하고, 이로써 코드화된 동영상 시퀀스 신호의 비트 속도를 제어하는 속도 제어기;를 포함한다.
MPEG-2표준의 전형적인 속도 제어 방법은 1993년 4월에 발표된 "ISO-IEC/JTC1/SC/29/WG11/N0400 Test MODEL 5"에 설명되어 있고, 이하 "TM-5"로 표기한다. TM-5에 따른 속도 제어 방법은:
(Ⅰ) 전체 비트의 수에 기초해서 각각의 타입의 화상에 대한 목표비트의 수, 즉 GROUP OF PICTURES에 코드화될 화상에 이용가능한 R을 할당하는 단계;
(Ⅱ) 속도 제어를 수행하기 위해 "가상 버퍼"의 가용용량에 기초해서 각각의 화상의 마크로블록의 양자화에 사용되는 양자화 파라미터의 평균값을 계산하는 단계
(Ⅲ) 마크로블록의 공간 활용도에 따라 양자화 파라미터의 평균값을 변조하는 단계;를 포함한다.
또한, 많은 타입의 디코더가 있다. 예를들어, 어떤 디코더는 MPEG-2와는 다른 독특한 압축 방식으로 코드화된 신호를 인코딩하도록 설계되고, 어떤 디코더는 상이한 비트 속도를 갖는 전송 경로에 접속할 수 있다. 이들 타입의 디코더에는 따라서, 소망의 비트 속도를 갖는 특정 방식으로 MPEG-2 비트스트림을 다른 적절한 코드화된 신호로 변환하는 장치, 소위 트랜스코더가 제공되어야 한다. 트랜스코더는 인코더가 코드화된 신호를 임의의 타입의 디코더에 전송하는 것을 가능하게 한다.
도 27을 참조하면, 제 1 종래의 트랜스코더(50)와 같은 타입의 트랜스코더가 도시되어 있다. 종래의 트랜스코더(50)는 도시되지 않은 제 1 전송 경로에 전기적으로 접속된 입력 단자(a 1 )와 도시되지 않은 제 2 전송 경로에 전기적으로 접속된 출력 단자(a 2 )를 구비하고 있다. 종래의 디코더(50)는, 제 1 비트스트림(b 1 )을 소정의 출력 비트 속도 즉, 입력된 제 1 비트스트림(b 1 )의 입력 비트 속도보다 낮은 목표 비트 속도로 출력되는 제 2 비트스트림(b 2 )로 변환하기 위해 입력 단자(a 1 )를 통해서 소정의 비트 속도로 제 1 비트스트림(b 1 )을 입력하고, 출력 단자(a 2 )를 통해서 제 2 비트스트림(b2)을 출력하도록 설계된다. 종래의 트랜스코더(50)는 도면에 "VLD"로 표기되어 있는 가변 길이 디코더(51), 도면에 "IQ"로 표기되어 있는 역양자화기(53), 도면에 "Q"로 표기되어 있는 양자화기(55), 도면에 "VLC"로 표기되어 있는 가변 길이 인코더(57) 및 속도 제어기(59)를 포함한다. 가변 길이 디코더(51)는 입력 단자(a1)에 전기적으로 접속되고, 입력 단자(a1)를 통해서 입력된 제 1 비트스트림(b 1 )내의 코드화된 동영상 시퀀스 신호를 인코딩해서, 이하 "레벨"이라하는 본래의 양자화 계수의 매트릭스를 포함하고 있는 각각의 화상의 본래의 화상 및 각각의 화상내의 마크로블록 및 이하 "제 1 양자화 파라미터(Q 1 )"로 표기되어 있는 본래의 양자화 파라미터의 본래의 화상을 복원하도록 설계된다.
역양자화기(53)는 가변 길이 디코더(51)에 전기적으로 접속되고, 가변 길이 디코더(51) 및 제 1 양자화 파라미터(Q 1 )로부터 본래의 양자화 계수레벨의 매트릭스를 입력하도록 설계된다. 역 양자화기(53)는 입력된 본래의 양자화 계수레벨의 매트릭스를 제 1 양자화 파라미터(Q 1 )로 더 역양자화해서, 이하 "dequant"라 하는 역 양자화 계수의 매트릭스, 즉 하기의 식에 따라서 각각의 마크로블록에 대해 DCT계수를 발생하도록 설계된다.
....식 (a1)
또는
...식(a2)
여기서 식(a1)은 식(a2)가 인터 화상에 사용되는 반면에, 인트라-화상에 사용된다. QM은 소정의 양자화 테이블에 저장된 양자화 파라미터의 메트릭스이다. 제 1 양자화 파라미터(Q1) 및 양자화 파라미터(QM)의 매트릭스는 디코더(51)에 의해 입력된 제 1 비트스트림(b1)으로부터 분리된다. 여기서, 본래의 양자화 계수레벨, 역양자화 계수 디퀀트(dequant), 양자화 파라미터 매트릭스(QM), 및 제 1 양자화 파라미터(Q1)는 정수이다. 식(a1) 및 (a2)에 의해 계산된 역양자화 계수디퀀트는 가장 가까운 정수로 버림된다.
양자화기(55)는 역 양자화기(53)에 전기적으로 접속되어고, 역 양자화기(53)로부터 역양자화 계수디퀀트의 매트릭스를 입력하고, 이하 "Q2"로 하는 제 2 양자화 파라미터를 갖는 각각의 마크로블록에 대해서 역 양자화 계수디퀀트의 매트릭스를 양자화하고, 이하 "t레벨"로 하는 재 양자화 계수의 매트릭스를 발생하도록 설계된다.
...식(a3)
또는
...식(a4)
여기서 식(a3)은 인트라 화상에 사용되고, 식(a4)는 인터 화상에 사용된다. 제 2 양자화 파라미터(Q 2 )는 속도 제어기에 의해 얻어진다. 여기서, 재 양자화 계수(t레벨) 및 제 2 양자화 파라미터(Q 2 )도 정수이다. 식(a3) 및 식(a4)에 의해 계산된 재 양자화 계수t레벨는 가장 가까운 정수로 버림되어야 한다. 이런 정수의버림 동작은 지루하게 반복되는 것을 피하기 위해 하기의 설명에서는 생략하기로 한다.
가변 길이 디코더(57)는 양자화기(55)에 접속되고, 양자화기(55)로부터 역양자화 계수t레벨를 입력하고, 출력단자(a 2 )를 통해서 제 2 비트스트림의 형태로 대상 화상을 경시적으로 출력하도록 각각의 화상의 대상 화상 데이터를 발생하도록 설계된다. 가변 길이 디코더(57)는 가변 길이 디코더(51)에 전기적으로 접속되고, 가변 길이 디코더(51)로부터 제 2 비트스트림(b2)에 필요한 제 1 비트스트림(b1)에 포함된 다양한 정보 데이터를 입력하도록 설계된다.
속도 제어기(59)는 역 양자화기(53)에 전기적으로 접속되고, 하기에 설명한 바와 같이 역 양자화기(53)으로부터 얻어진 정보에 기초해서 TM-5에 따라 속도 제어 처리를 수행하도록 설계된다.
도 28을 참조하면, 종래의 트랜스코더(50)에서 수행되는 TM-5에 따른 속도 제어 처리의 흐름도가 도시되어 있다. 도 20을 참조하면, 속도 제어 처리는 단계(A1) 내지 단계(A14)를 포함한다.
단계(A1)에서, "1"은 제 1 비트스트림(b 1 )내의 화상의 일련번호를 나타내는 화상 변수(n), 에 할당된다. 이하, 제 1 비트스트림(b 1 )내의n번째화상은 "pic(n)"으로 한다.
하기의 단계(A2)에서, 대응하는 타입의 화상 즉, I, B, 또는 P-에 대해서 이하X i , X p 또는X b 으로 하는, 전지구 복합 측정은 하기에 따라 계산된다.
Xi=Si×Qi식(a5)
또는
Xp=Sp×Qp식(a6)
Xb=Sb×Qb식(a7)
S i, S p ,또는 Sb는 코드화된 I, P 또는 B-화상에 대해 발생된 비트의 수이고,Q i , Q p 또는Q b 는 I, P 또는 B-화상내의 모든 마크로블록의 양자화 동안 사용되는 활성 양자화값을 평균함으로써 계산된 평균 양자화 파라미터이다. 평균 양자화 파라미터(Q i , Q p , Q b )는 1내지 31의 범위에서 표준화된다. 평균 양자화 파라미터(Q i , Q p , Q b )는 각각 가변 길이 디코더로부터 얻어진 제 1 양자화 파라미터(Q 1 )에 각각 대응한다.
대응하는 화상의 전지구(global) 복합 측정(X i , X p , X b )은 동영상의 압축 비율, 제 1 비트스트림(b1)내의 정보의 양에 대한 제 2 비트스크림(b2)내의 정보의 양의 비율에 반비례한다. 즉, 제 1 비트스트림(b1)내의 정보의 양이 증가됨에 따라 압축비율은 감소한다. 대응하는 화상의 전지구 복합 측정(X i , X p , X b )이 커질수록 압축비율은 감소한다. 반대로, 대응하는 화상의 전지구 복합 측정(X i , X p , X b )이 작아질수록 압축비율은 증가한다.
대응하는 화상의 전지구 복합 측정(X i , X p , X b )의 시작값은 하기와 같이 주어진다.
Xi=160×Target_Bitrate/115 식(a8)
Xp=60×Target_Bitrate/115 식(a9)
Xb=42×Target_Bitrate/115 식(a10)
여기서Target_Bitrate는 bit/s로 측정되고, 제 1 종래의 트랜스코더(50)의 목표 비트속도에 대응한다.
하기의 단계(A3)에서, 대응하는 타입 즉, 현재의 GROUP OF PICTURES에 코드화될 I, B 또는 B-화상에 비트의 목표수는 여기에서T i , T p , T b 로 하고, 하기와 같이 계산된다.
...식(a11)
또는
...식(a12)
또는
.....식(a13)
여기서N p N b 는 각각 GROUP OF PICTURES에 코드화되지 않고 남아 있는 P-화상 및 B-화상의 수이다.K p 및 Kb는 각각 I-화상의 양자화 값에 대한 P-화상의 양자화값의 비율 및 I-화상의 양자화 값에 대해 B-화상의 양자화 파라미터의 비율에 기초해서 계산된 상수이다. 이미지의 질이 항상 Kp=1.0에서 최적화된다고 하면, Kb=1.4에서 최적화된다.
하기의 단계(A4)에서, 화상 변수(n)가 "1"이거나 "1"이 아닌 즉, 현재의 화상이 제 1 화상 pic(1)이거나 그렇지 않은지가 판정된다. 화상 변수(n)가 "1", 즉 현재의 화상이 제 1 화상pic(1)로 판정되면, 단계(A4)는 단계(A5)로 넘어간다. 반면에, 화상 변수(n)가 "1"이 아닌, 즉 현재의 화상이 제 1 화상이 아닌 것으로 판정되면, 단계(A4)는 단계(A6)로 넘어간다. 단계(A5)에서 현재의 GROUP OF PICTURES에 코드화될 화상에 이용가능한 전체 비트의 수, 즉 GROUP OF PICTURES에 이용가능한 남아 있는 비트의 수는, 여기서는R이라하고, 하기의 식(a14)에 따라 개시된다. 이 GROUP OF PICTURES에 이용가능한 남아 있는 비트의 수(R)는 GROUP OF PICTURES내의 제 1 화상 pic(1)를 코드화하기전에 하기의 식에 따라서 계산된다:
R=Target_Bitrate×NPIC/picture_rate+R 식(a14)
여기서NPIC는 GROUP OF PICTURES의 임의의 타입의 화상의 전체 수이고,picture_rate는 초당 디코딩되고 지시되는 화상의 수로 표현된다. 시퀀스의 시작시에R=0이다.
단계(A6)에서, GROUP OF PICTURES에 이용가능한 상기 남아있는 비트의 수(R)는 하기에 따라 현재의 화상(pic(n))을 인코딩하기전에 업데이트된다.
R=R-Si식(a15)
또는
R=R-Sp식(a16)
또는
R=R-Sb식(a17)
S i , S p 또는S b 는 대응하는 타입(I, P, B)의 이전의 암호화된 화상(pic(n-1))에서 발생된 비트의 수이다.
단계(A5) 또는 단계(A6)는 단계 A7로 가고, 화상중의 하나의 마크로블록의 일련번호를 나타내는 마크로블록 변수(j(j>=1)에 할당된다. 이하, 화상내의 j-번째 마크로블록은 "MB(j)"로 하기로 한다.
하기의 단계(A8)에서, I, P 또는 B-화상에 대한 가상 버퍼의 용량의 가용볼륨은d i (j), d p (j)또는d b (j)로 하기로 하고, 마크로블록(MB(j))를 인코딩하기 이전에 하기와 같이 계산된다.
...식(a18)
또는
...식(a19)
또는
....식(a20)
여기서,B(j-1)화상내의 코드화된 마크로블록에서 (j-1)번째 마크로블록(MB(j-1))까지 발생된 전체 비트의 수이다. NMB는 화상내의 전체 마크로블록의 수이다.d i (j), d p (j)또는d b (j)는 I, B 또는 B-화상에서의 J-번째 마크로블록 MB(j)에서의 가상 버퍼의 용량의 가용볼륨이다.
d i (0), d p (0)또는d b (0)은 I, P 또는 B-화상에서의 가상버퍼의 개시 가용 볼륨이고 , 하기에 의해 주어진다
di(0)=10×r/31 식(a21)
또는
dp(0)=Kp×di(0) 식(a22)
또는
db(0)=Kb×di(0) 식(a23)
여기서r은 "리액션(reaction) 파라미터"라하고, 하기 식에 따라서 피드백 루프의 리액션 속도를 제어하기 위해 사용된다.
r=2×Target_Bitratepicture_rate 식(a24)
가상 버퍼의 마지막 가용볼륨은 여기서 마지막 배크로블록의d i (NMB),d p (NMB)또는d b (NMB). 즉 현재의 화상 pic(n)의 마크로블록MB(NMB)NMB번째 마크로이고, I, P 또는 B-화상의 가상 버퍼의 개시 가용볼륨, 즉, 이후의 화상(pic(n+1))내의 제 1 마크로블록MB(1)을 코드화하기 위해 동일 타입의d i (0), d p (0)또는d b (0)으로서 사용될 수 있다.
하기의 단계(A9)에서, 각각의 화상에 대한 j-번째 기준 양자화 파라미터Q(j)는 상기 가상 버터의 가용 볼륨 즉, d(j)에 기초해서 계산된다.
Q(j)=d(j)×31/r 식(a25)
기준 양자화 파라미터(Q(j))는j-번째 마크로블록MB(j)의 상기 제 2 양자화 파라미터Q 2 와 동일하다.
하기의 단계(A10)에서, j-번째 마크로블록(MB(j))은 단계(A9)에서 계산된 기준 양자화 파라미터(Q(j))와 함께 양자화된다. 다음 단계(A11)에서, 마크로블록 변수(j)는 하나씩 증가한다. 단계(A11)은 단계(A12)로 넘어가고, 여기서, 마크로블록 변수(j)가 n-번째 화상에서 전체 마크로블록의 수(NMB)의 이상인지 아닌지를 판정한다. 마크로블록 변수(j)가 n-번째 화상(pic(n))에서 전채 마크로블록의 수(NMB)보다 많지 않다면, 단계(A12)는 단계(A8)로 넘어간다. 반면에, 마크로블록 변수(j)가 n-번째 화상(pic(n))에서 전채 마크로블록의 수(NMB)보다 많다면, 단계(A12)는단계(A13)로 넘어간다.
마크로블록 변수(j)는 이와같이 단계(A8) 내지 단계(A11)의 과정을 반복하게 하는 루프카운터의 역할을 해서 현재의 화상 (pic(n))내에서 첫 번째 마크로블록부터 j-번째 마크로블록MB(j)까지 모든 마크로블록이 코드화되게 한다. n-번째 화상(pic(n))에서 첫 번째 마크로블록 MB(1)에서 시작한 마크로블록부터NMB번째 마크로블록MB(NMB)까지의 전체 마크로블록은 이와같이 경시적으로 코드화된다.
단계(A13)에서, 화상 변수(n)는 하나씩 증가한다. 이후에 단계(A13)는 단계(A14)로 넘어가서, 전체 화상의 수, 즉NPIC보다 화상 변수(n)의 수가 더 많은지 판정한다. 화상 변수(n)의 수가 전체 화상의 수(NPIC)보다 많지 않다고 판정되면 단계(A14)는 단계(A2)로 돌아간다. 반면에, 화상 변수(n)의 수가 전체 화상의 수(NPIC)보다 많다고 판정되면, 속도 제어과정의 이 루틴은 종료된다. 화상변수(n)는
마크로블록 변수(j)는 이와같이 단계(A2) 내지 단계(A13)의 과정을 반복하게 해서, 현재의 GROUP OF PICTURES내의 첫 번째 화상 pic(1)부터n-번째 화상까지의 모든 화상을 처리하게 하는 루프카운터의 역할을 한다. 현재의 GROUP OF PICTURES내의 첫 번째 화상 pic(1)부터 NPIC번째 화상(pic(NPIC))까지 개시되는 모든 화상은 모두 경시적으로 처리될 수 있다.
그러나, 상술한 종래의 트랜스코더(50)는 각각의 GROUP OF PICTURES내의 I 또는 P-화상의 화상 사이클과 같은 GROUP OF PICTURES의 구조에 대한 정보를 가지고 있지 않아서, 트랜스코더(50)가 입력된 동영상 시퀀스 신호내의 GROUP OFPICTURES의 구조를 계산해서 계산된 GROUP OF PICTURES의 구조내의 각각의 화상에 대해 비트의 수를 할당해야 한다.
또한, 제 1 종래의 트랜스코더(50)는, 제 1 비트스트림(b 1 )을 제 2 비트스트림(b 2 )으로 트랜스코딩하기 위해 필요한데이터를 얻기 위해, 시퀀스 층, GROUP OF PICTURES층, 화상 층, 슬라이스 층 및 마크로블록 층와 같은 거의 모든 층에 대해서 제 1 비트스트림(b1)을 인코딩하기 위해 필요하다. 동작에 필요한 시간은 트랜스코딩과정을 지연시킨다.
도 29를 참조하면, 제 2 종래의 트랜스코더(60)와 같은 상기 트랜스코더(50)의 실시예가 도시되어 있다. 제 2 종래의 트랜스코더(60)는 GROUP OF PICTURES의 구조를 계산하는 것과 관계없이 속도 제어를 수행하는 동작을 한다. 도 29를 참조하면, 제 2 종래의 트랜스코더(60)는 도 27에 도시된 제 1 종래의 트랜스코더(50)와 같이 가변 길이 부호기(51), 역양자화기(53), 양자화기(55), 및 가변길이 부호기(57)를 포함하고 있는 것에 더해서 지연 회로(61) 및 속도 제어기(62)를 포함하고 있다. 동일한 종래의 구성요소는 종래의 트랜스코더(50)와 동일한 부재번호를 붙여서 지루하게 동일한 설명이 반복되는 것을 피하였다.
지연 회로(61)는 가변길이 부호기(51)와 역양자화기(53)사이에 놓여서, 가변 길이 부호기(51)로부터 역양자화기(53)으로의 신호의 흐름을 제어하도록 설계된다. 지연회로(61)는 역양자화기의 동작 개시시간을 지연시기는 동작을 해서 역양자화기(53)가 가변 길이 디코더(51)가 코드화된 동영상 시퀀스 신호내의 화상중의 하나를 디코딩하는 것을 종료하는 동안에는 역양자화기가 처리를 개시하지 않게 하는 동작을 한다.
도 29를 참조하면, 제 2종래의 트랜스코더(60)의 속도 제어기(62)는 목표 속도 계산 유닛(63), 입력 비트 합산 유닛(65), 비트 차 계산 유닛(67), 목표 출력 비트 업테이트 유닛(69) 및 양자화 파라미터 계산 유닛(71)을 포함한다.
목표 속도 계산 유닛(63)은 가변 길이 디코더에 전기적으로 접속해서 이하 "Input_Bitrate"로 하는, 가변 길이 디코더(51)로부터의 제 1 비트스트림(b1)의 입력 비트 속도를 입력하도록 설계되고, 이하 "Target_Bitrate"로 하는 목표 비트 속도를 단자(a 3 )를 통해서 입력한다. 대안적으로 목표 비트 속도(Target_Bitrate)는 메모리에 저장되거나 목표 비트 속도(Target_Bitrate)의 "ioRatio"라 하는 목표 비트 속도를 각각의 화상에 대해서 하기의 식에 따라 계산하도록 설계된다.
. ..식(a26)
가변 길이 디코더(51)에 의해 인코딩된 화상의 입력 비트의 수를 합산해서 하기에서"T in "이라하는, 입력 비트의 전체수를 발생한다. 반면에, 목표 출력 비트 업데이트 유닛(69)은 하기에 "T out "로 하는, 가변 길이 부호기(57)에 의해 발생될 목표 입력 비트의 수를 계산하도록 설계된다. 목표 입력 비트의 수(Tout)는 하기의 식에 따라 목표 속도(ioRatio)로 전체 입력 비트의 수를 곱해서 계산된다.
Tout=Tin×ioRatio 식(a27)
비트 차 계산 유닛(67)은 가변 길이 인코더(57)와 목표 출력 비트 업데이트 유닛(69)에 전기적으로 접속되고, 이하 "T real "라 하는 가변길이 인코더(57)에 의해 인코딩된 실제 출력비트의 수를 입력하고, 목표 출력 비트의 수(T out )를 입력하도록 설계된다. 비트차 계산 유닛(67)은 목표 출력 비트의 수(Tout)와 실제 출력 비트의 수(Treal), 이하 "비트의 차수", 즉 "T diff "를 하기와 같이 계산하도록 설계된다.
Tdiff=Treal-Tout식(a28)
목표 출력 비트 업데이트 유닛(69)는 목표 비율 계산 유닛(63), 입력 비트 합산 유닛(65) 및 비트 차 계산 유닛(67)에 전기 적으로 접속된다. 목표 출력 비트 업데이트 유닛(69)은 하기의 식과 같이 비트의 차수(T diff )에 기초해서 목표 출력 비트의 수(T out )를 업데이트하도록 설계된다.
Tout=Tout-Tdiff식(a29)
양자화 파라미터 계산유닛(71)은 목표 출력 비트 업데이트 유닛(69)에 전기적으로 접속되고, TM-5의 단계(Ⅱ)에 따라서, 목표 출력 비트 업데이트 유닛(69)에 의해 업데이트된 목표 출력 비트(Tout)에 기초해서 각각의 마크로블록(MB(j))의 기준 양자화 파라미터(Q(j))를 계산하도록 설계된다.
도 30은 상기 종래의 트랜스코더(60)에 의해 수행된 속도 제어 과정의 흐름도이다. 트랜스코더(60)에 의해 수행되는 속도 제어 과정은 단계(B1) 내지단계(B13)를 포함한다. 단계(B6) 내지 단계(B13)는, 단계(B7)를 제외하고는 도 20에 도시된 속도 제어 과정인 단계(A17) 내지 단계(A14)와 각각 거의 동일하고, 상기 단계(B7)는 가상 버퍼의 성능의 사용 볼륨이 도 20에 도시된 단계(A3)에서 계산되 목표 비트 수(T i , T p , T b )대신에, 목표 출력 비트 업데이트 유닛(69)에 의해 주어진 목표 출력비트의 수(T out )에 기초해서 계산된다. 동일한 단계는 지루한 반복을 피하기 위해 설명에서 생략하기로 한다.
단계(B1)에서, "1"이 화상 변수(n)에 할당된다. 단계(B1)는 이후에 단계(B2)로 가서, 목표 속도(ioRatio)가 상기 식(a26)에 의해 계산된다. 하기의 단계(B3)에서, 비트의 차수(Tdiff)가 상기 식(a28)에 의해서 현재의 화상(pic(n))에 대해서 계산된다. 단계(B3)는 이후에 단계(B4)로 넘어가고, 여기서, 입력 비트의 수(T in )는 제 1 비트스트림(b 1 )에 합산된다. 단계(B5)에서, 목표 출력 비트의 수(T out )는 상기 식(a27)에 의해 계산되고, 상기 식(a29)에 의해 업데이트된다.
그러나, 이와 같이 구성된 제 2 종래의 트랜스코더(60)에서, 역 양자화기(53)는 목표 트랜스코딩 프레임이 완전히 디코딩되는 도중에는 역 양자화 처리를 시작할 수 없어서, 트랜스코딩 처리중에 지역을 유발한다.
도 32 및 33을 참조하면, 제 3 트랜스코더(80)와 같은 상기 트랜스코더(50)의 실시예가 도시된다. 제 3 종래의 트랜스코더(80)는 또한 GROUP OF PICTURES의 구조를 짐작하지 않고, 속도 제어를 수행하기에 적당하다. 도 31에 도시된 바와 같이, 제 3 종래의 트랜스코더(80)는 제 1 전송 경로에 전기적으로 접속되어서 입력 비트 속도로 입력 비트스트림(b 3 )을 입력하도록 설계된 입력 단자(a 1 ) 및 제 2 전송 경로에 전기적으로 접속해서 목표 비트 속도로 출력 비트스트림(b 4 )을 출력하도록 설계된 출력 단자(a 2 )를 포함한다.
제 3 종래의 트랜스코더(80)는, 도 29에 도시된 제 2 트랜스코더(60)와 동일한 역 양자화기(53), 양자화기(55) 및 가변 길이 인코더(57)에 더해서 입력 단자에 전기적으로 접속된 가변 길이 디코더(81) 및 속도 제어기(82)를 포함한다. 속도 제어기(82)는 도 29에 도시된 제 2 트랜스코더(60)과 동일한 비트 차 계산 유닛(67) 및 비트 차 계산 유닛(67)에 더해서, 목표 출력 비트 업데이트 유닛(83) 및 양자화 파라미터 계산 유닛을 포함한다.
이와 같이 구성된 제 3 종래의 트랜스코더(80)는 입력 비트스트림(b3)에 미리 기록된 코딩 비트의 수에 대한 정보에 기초해서 속도 제어를 수행할 수 있다. 가변 길이 디코더(81)는 제 3 비트스트림(b 3 )내의 코드화된 동영상 시퀀스 신호를 디코딩해서 화상 및 코딩 비트의 수에 대한 정보를 복원하고, 이 정보를 역 양자화기(53)에 전송하는 동작을 한다. 가변 길이 디코더(81)는 또한 목표 출력 비트 업데이트 유닛(83)으로 입력 비트의 수(T in )를 전송한다.
출력 비트 업데이트 유닛(82)은 입력 비트의 수(T in ) 및 목표 비율(ioRatio)에 기초해서 상기 식(a26)에 의해 목표 출력 비트의 수(T out )를 계산하도록 설계된다. 양자화 파라미터 계산 유닛(85)은 TM-5의 단계(Ⅱ)에 따라서, 출력 비트 업데이트 유닛(83)에 의해 업데이트된 목표 출ㄺ비ㅌ의 수(T out )에 기초한 각각의 화상에 대한 마크로블록(MB(j))의 기준 양자화 파라미터(Q(j))를 계산하도록 설계된다. 양자화가(55)는 양장화 파라미터 계산 유닛(85)에 의해 주어진 기준 양자화 파라미터(Q(j))에 기초해서j-번째 마크로블록(MB(j))을 양자화 하는 동작을 한다.
도 32에는 상기 제 3 종래의 트랜스코더(80)에 의해 수행되는 속도 제어 처리의 흐름도가 도시된다. 트랜스코더(80)에 의해 수행되는 속도제어 처리는 단계(C1) 내지 단계(C13)를 포함한다. 모든 단계(C1) 내지 단계(C13)는, 현재의 화상(pic(n))의 입력 비트의 수(T in )가 디코더(81)에 의한 제 3 비트스트림(b3)으로부터 얻어져서 전체 입력 비트의 수(Tin)를 계산하는 단계(C4)를 제외하고는 도 30에 도시된 속도 제어 처리 중에서 단계(B1) 내지 단계(B13)와 동일하다.
이와같이 구성된 제 3 종래의 트랜스코더(80)는 제 3 비트스트림(b3)에 미리 기록된 코딩 비트의 수에 대한 정보를 가짐으로써 제 2 트랜스코더(60)에서의 지연 문제를 해결할 수 있다. 재 3 트랜스코더(80)는 그러나, 입력된 비트스트림의 형식을 제한하는 다른 문제에 직면한다. 또한, 제 3 트랜스코더(80)와 연결된 인코더에는 비트스트림에 기록될 코딩 비트의 수에 대한 상기 정보가 제공됨으로써 인코더에서의 처리 지연을 유발한다.
종래의 트랜스코더(50, 60, 80)중 임의의 하나에서, 역양자화 계수디퀀트(dequant)의 매트릭스는 단지 양자화기에서만 필요하고, 소망의 비트스트림을 발생하기 위해 트랜스코더 자체에는 필요하지 않다. 역양자화 계수디퀀트의 여분 매트릭스를 제거하기 위해, 도 33에 도시된 바와 같이, 트랜스코더(50)의 역 양자화기(53) 및 양자화기(55) 대신에 레벨 변환기(91)를 포함하고 있는 제 4 종래의 트랜스코더(90)가 제안된다.
레벨 변환기(91)는 가변 길이 디코더(51)와 가변 길이 인코더 사이에 놓인다. 레벨 변환기(91)는 각각의 화상에 대해서 본래의 화상 데이터를 입력하도록 설계된다. 본래의 화상 데이터는 대응하는 화상내의 각각의 마크로블록에 대한 본래의 양자화 계수의 매트릭스를 포함한다.레벨변환기(91)는 속도 제어기(59)에 전기적으로 접속되고, 속도 제어기(59)로부터 제 2 양자화 파라미터(Q 2 )를 입력하도록 설계된다.
레벨 변환기(91)는 본래의 양자화 계수 레벨(레벨)을 포함하는 각각의 화상에 대한 본해의 화상 데이터를 역 양자화 계수 디퀀트의 매트릭스를 발생하지 않고, 재-양자화 계수t레벨의 매트릭스를 포함하는 대상 화상 데이터로 변화하도록 설계된다. 재-양자화 계수(t레벨)에 대한 하기의 식(30a) 및 식(31a)는 상기 식(a1), (a2), (a3) 및 (a4)로부터 역 양자화 계수(dequant)의 매트릭스를 제거함으로써 유도된다.
....식(a30)
또는
.....식(a31)
여기서 상기 식(30a)은 입터-화상에 사용되고, 상기 식(31a)은 인트라-화상에 사용된다. 레벨 변환기(91)는 각각의 화상에 대한 본래의 화상 데이터를 제 1 양자화 파라미터(Q 1 )와 제 2 양자화 파라미터(Q 2 )를 가지고 제 2 화상 데이터로 변환하는 동작을 한다. 제 2 양자화 파라미터(Q 2 )가 속도 제어기(59)로부터 획득되는 반면에, 제 1 양자화 파라미터(Q 1 )는 가변 길이 디코더(51)에 의해 제 1 비트스트림(b 1 )으로부터 디코딩된다.
제 4 종래의 트랜스코더(90)에서, 속도 제어기(59)는 TM-5에 따라서, 트랜스코더(90)에서의 인코딩 처리 동안 속도제어를 처리하도록 설계된다. 가변 길이 인코더(57)는 레벨 변환기(91)에 전기적으로 접속되어서 레벨 변환기(91)로부터 상기 재-양자화 계수t레벨의 매트릭스를 입력한다.
이와 같이 구성된 제 4 종래의 트랜스코더(90)는 역 양자화 계수 디퀀트의 매트릭스를 매트릭스에 저장하지 않고, 고속으로 트랜스코딩 처리를 효율적으로 수행한다.
그러나, 상기 종래의 트랜스코더(50, 60, 80, 90)는 양자화 레벨을 변환할 때, 속도 왜곡 성능을 갖는 문제에 직면한다. 즉, 양자화 레벨을 변환할 때, 속도 왜곡 성능은 제 1 및 제 2 양자화 파라미터 및 본래의 양자화 계수의 레벨(레벨)에 따라 비안정적이고 가변적이다. 따라서, 감소된 정보의 양이 많아질수록, 양자화에러는 증가되기 쉽고, 이에 따라서 트랜스코딩 시에 비안정적인 속도 제어를 유발한다.
본 출원의 출원인은 일본국 특원평 11-278867을 출원했다.
본 출원인은 역양자화 파라미터, 및 양자화 파라미터와 역 양자화 파라미터에 따른 속도 왜곡 수행의 특성을 고려해서 미리 계산된 양자화 파라미터에 기초해서 최적의 양자화 파라미터를 계산하는 동작을 하는, 코드화된 동영상 시퀀스 신호를 트랜스코드하는 장치, 방법 및 컴퓨터 프로그램 제품을 일본국 특원평 11-278867호에 개시하고 있다.
상기 일본국 특원평 11-279967호에 개시된 트랜스코더는 역양자화 동작을 수행하는 역양자화기 및 양자화 동작을 수행하는 양자화기를 포함하고, 상기 트랜스코더는 입력된 양자화 파라미터에 기초해서 양자화 파라미터를 스위칭하는 속도-왜곡 수행양자화 파라미터 스위칭 수단을 더 포함함으로써, 상기 트랜스코더가 본래의 양자화 계수의 매트릭스가 재-양자화 계수의 매트릭스에 전송될 때 발생되는 양자화 에러를 최소화하는 것을 가능하게 하는 것을 특징으로 한다.
화상 정보를 전송하는 화질의 저하를 방지하기 위해 화상 신호를, 기초 화상 정보를 나타내는 베이스 층 화상 신호 및 고화질의 정보를 나타내는 강화 층 화상 신호로 구성된 두개의 화상 정보로 분리하는 데이터 파티셔닝 및 SNR 비례축소가능법(scalability)과 같은 방법이 제공된다.
더 상세하게는, 데이터 파티셔닝은 화상 정보를 전송하는 비트스트림을, 인코딩 이전에 저주파 DCT 계수를 나타내는 베이스 층 비트스트림 및 고주파 DCT 계수를 나타내는 강화 층 비트스트림으로 구성된 두개의 비트스트림으로 분리하는 방법이고, 이와 같이 분리된 베이스 층 비트스트림 및 광화 층 비트스트림은 디코딩되기 이전에 재 결합된다. 본래의 화상 정보는 개략적으로 디코딩되어서 저주파 DCT 계수를 나타내는 베이스 층 비트스트림에 기초해서 재생될 수 있지만, 고주파 DCT 계수를 나타내는 강화 층 비트스트림에 기초해서는 재생될 수 없다. 본래의 화상 정보의 화질은 저주파 DCT 계수를 나타내는 베이스 층 비트스트림 및 고주파 DCT 계수를 나타내는 강화 층 비트스트림의 결합에 기초해서 디코딩되고, 재생될 수 있다.
SNR 비례축소 가능법은 화상정보를 포함하고 있는 화상 정보를 로우 SNR-이미지를 나타내는 베이스 층 화상 신호 및 하이 SNR-이미지를 나타내는 강화 층 화상 신호로 구성된 분리 화상 신호로, 코딩 이전에 분할하는 방법이다. SNR 비례축소 가능 방법은 상세하게 설명된다. 본래의 화상 신호는 본래의 DCT 계수를 가지고 있다. 양자화기는 로우 SNR 이미지를 나타내는 베이스 층 비트 화상 신호를 개략적으로 양자화해서 로우 SNR 비트스트림을 발생한다. 역 양자화기는 이렇게 발생된 로우-SNR 비트스트림을 역 양자화해서 DCT 계수를 개략적으로 생성하는 동작을 한다. 이후에, 본래의 DCT 계수 및 재생된 DCT 계수 사이의 다른 정보가 추ㅊㄹ되고 양자화되어서, 강화 층 화상 신호를 생성한다. 이와같이 구성된 강화 층 화상 신호는 베이스 층 화상 신호(로우-SNR 신호)와 결합된 추가정보로서 사용되어서 하이 SNR 신호를 재생한다.
상기 설명된 방법은, 그러나, 서비스의 품질 즉, QoS이 저하되는 문제에 직면한다. 상기 설명된 트랜스코딩 처리는 되돌릴 수 없다. 일반적으로 트랜스코더는 입력 비트스트림의 DCT 계수를 디코딩하고 역 양자화하고, 이와같이 역 양자화된 DCT 계수를 본래의 양자화 파라미터보다 큰 재 양자화 파라미터를 가지고 재양자화해서 비트의 양을 감소시킨다. 이는 입력 비트스트림의 QoS가 재생될 수 없음을 의미한다.
데이터 파티셔닝은 비트스트림을, 인코딩 이전에 저주파 DCT 계수를 나타내는 베이스 층 비트스트림 및 고주파 DCT 계수를 나타내는 강화 층 비트스트림으로 구성된 두개의 비트스트림으로 분리하는 동작을 한다. 그러나, MP@ML로 규격화된 계층구조가 아닌 MPEG-2 비트스트림을 베이스 층 비트스트림과 강화 층 비트스트림으로 분리하는 방법은 제공되지 않는다. 또한, 비록 데이터 파티셔닝이 인코딩 이전에 비트스트림을 베이스 층 비트스트림과 광화 층 비트스트림으로 분리하기 위해 수행되더라도, MP@ML로 규격화가능한 디코더는 이와같이 분리된 베이스 층 비트스트림과 강화 층 비트스트림을 디코딩할 수 없다. 이는 MP@ML로 규격화가능한 디코더에 데이터 파티셔닝 전용 디코더가 설치될 필요가 있다믄 사실을 입증한다. 데이터 파티셔닝의 신택스에 따라, 저주파 계수와 고주파 계수의 경계를 나타내는 코드는 "priority_break_point"로 하기로 하고, 이는 디코더가 저주파 계수를 고주파계수와 구분할 수 있게 한다. 반면에 MP@ML로 규격화가능한 디코더는 "priority_break_point"를 인식할 수 없다. 저주파 계수를 나타내는 비트스트림은 EOB코드를 포함하지 않기 때문에, MP@ML디코더가 저주파 계수를 나타내는 비트스트림을 재생할 수 없게 한다.
데이터 파티셔닝과 유사하게, SNR 비례축소가능법은 비트스트림을 인코딩 이전에 로우 SNR 신호를 나타내는 베이스 층 비트스트림 및 하이 SNR 신호를 나타내는 강화 층 비트스트림으로 구성된 두개의 분리 비트스트림으로 분할하는 동작을 한다. MP@ML로 규격화가능한 디코더는 비트스트림을 로우 SNR 신호를 나타내는 베이스 층 비트스트림 및 하이 SNR 신호를 나타내는 강화 층 비트스트림으로 분할할 수 없고, 이와 같이 분리된 베이스 층 비트스트림과 하이 층 비트스트림을 인코딩할 수 없다. MP@ML로 규격화가능한 디코더는 베이스 층 비트스트림과 강화 층 비트스트림을 디코딩할 수 없다. 이는 SNR비례 축소가능법 전용의 인코더 및 디코더가 MP@ML로 규격화가능한 인코더 및 디코더에 설치되어야 한다는 사실을 나타낸다.
또한, 베이스 층 비트스트림과 강화 층 비트스트림이 병행해서 처리될 필요가 있기 때문에, SNR비례 축소가능법으로 규격화가능한 인코더 및 디코더를 서례하는 것을 복잡하게 하고 어렵게 한다. 또한, SNR비례 축소가능으로 규격화된 인코더 및 디코더는 베이스 층 비트스트림과 강화 층 비트스트림을 수신해서, 비트스트림의 형태가 아닌 본래의 화상 신호를 재생하고 출력하는 동작을 한다. 이는 이렇게 생성되고 출력된 화상 신호가 비트스트림의 형식이 되어야할 필요가 있다면, 다시 트랜스코딩되어야 한다는 사실을 나타낸다. 데이터 파티셔닝 및 SNR 비례축소가능법 동작이 각각 인코더 및 디코더를 필요로 한다는 것은 각각의 디코더 및 인코더가 비트스트림을 베이스 층 비트스트림과 강화층 비트스트림으로 분할하는 처리 및 베이스 층 비트스트림과 강화 층 비트스트림을 결합시켜서 본래의 비트스트림을 복원하는 처리를 수행하는 동작을 해야한다는 사실 때문이다.
상기 문제를 해결하기 위해, 본 발명은 제 1 코드화된 동영상 시퀀스 신호를 제 2 코드화된 동영상 시퀀스 신호와 차동 코드화된 동영상 시퀀스 신호로 분리하고, 생성하기 위해 트랜스코딩하고, 제 2 코드화된 동영상 시퀀스 신호와 차동 코드화된 동영상 시퀀스 신호를 제 1 코드화된 동영상 시퀀스 신호로 합병하는 장치, 방법 및 컴퓨터 프로그램 제품이 제안되고, 상기 차동 코드화된 동영상 시퀀스 신호는 제 1 코드화된 동영상 시퀀스 신호와 제 2 코드화된 동영상 시퀀스 신호의 차이다. 이와 같이 구성된 장치, 방법 및 컴퓨터 프로그램 제품은 유저가 트랜스코딩된 MPEG-2비트스트림을 본래의 MPEG-2 비트스트림보다 낮은 비트 속도로 수신해서 저 화질의 화상 정보를 재생하고, 이후에 기타 비트스트림을 수신해서 고화질 화상정보를 미리 수신된 트랜스코딩된 MPEG-2비트스트림과 결합해서 재생하는 것을 가능하게 한다.
또한 이와같이 구성된 장치, 방법 및 컴퓨터 프로그램 제품은 유저가 상기 비례 축소가능법 및 데이터 파티셔닝법과는 상이하게, 추가적인 디바이스 없이 MPEG-2비트스트림을 디코딩하고, 트랜스코딩하는 것을 가능하게 한다.
본 발명의 목적은 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 장치를 제공하는 것이다.
본 발명의 다른 목적은 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 방법을 제공하는 것이다.
본 발명의 또다른 목적은 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 컴퓨터 프로그램 제품을 제공하는 것이다.
본 발명의 또다른 목적은 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 장치를 제공하는 것이다.
본 발명의 또다른 목적은 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 방법을 제공하는 것이다.
본 발명의 또다른 목적은 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 컴퓨터 프로그램 제품을 제공하는 것이다.
도 1은 본 발명에 따른 비트 스트림 분리 장치(1000) 및 비트 스트림 병합 장치(2000)의 바람직한 실시예가 이용된 환경의 렌더링을 도시하는 다이아그램;
도 2는 차동 비트 스트림의 계층 구조를 도시하는 데이터 구조의 다이아그램,
도 3은 도 1에 도시된 비트 스트림 분리 장치(1000)의 블록도,
도 4는 본 발명에 따른 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림의 스위칭 제어를 설명하는 개념 다이아그램,
도 5는 도 1에 도시된 비트 스트림 병합 장치(2000)의 블록도,
도 6(a)는 차동 비트 스트림의 시퀀스 헤더의 콘텐츠를 도시하는 테이블,
도 6(b)는 차동 비트 스트림의 화상 헤더의 콘텐츠를 도시하는 테이블,
도 6(c)는 차동 비트 스트림의 슬라이스 헤더의 콘텐츠를 도시하는 테이블,
도 6(d)는 차동 비트 스트림의 MB 속성 정보의 콘텐츠를 도시하는 테이블,
도 7은 MB 어드레스를 도시하는 개략도,
도 8은 본 발명에 따른 인코딩 동작 동안 실행되는 MB 어드레스 제어의 프로세스의 흐름을 도시하는 플로우차트,
도 9는 본 발명에 따른 디코딩 동작 동안 실행되는 MB 어드레스 제어의 프로세스의 흐름을 도시하는 플로우차트,
도 10은 트랜스코딩된 MPEG-2 비트 스트림의 MB 어드레스 및 차동 비트 스트림의 MB 어드레스 사이의 관계를 설명하는 개략도,
도 11은 본 발명에 따른 차동 양자화 파라미터 정보를 인코딩하는 프로세스를 도시하는 플로우차트,
도 12는 가변 길이 코드에 일정한 차동 MB 양자화 파라미터 유도상수를 인코딩하기 위해 사용된 코드 테이블,
도 13은 본 발명에 코드화된 차동 양자화 파라미터 정보를 디코딩하는 프로세스의 흐름을 도시하는 플로우차트,
도 14는 본 발명에 따른 차동 CBP 값 스트링의 인코딩 원리를 설명하는 개략도,
도 15는 본 발명에 따른 차동 CBP 값 스트링을 인코딩하는 프로세스를 도시하는 플로우차트,
도 16은 본 발명에 따른 각 가변 길이 코드로 차동 휘도 CBP 값 스트링 및 차동 색-차이 CBP 값 스트링을 인코딩하기 위해 사용되는 코드 테이블의 세트,
도 17은 본 발명에 따른 차동 CBP 값 스트링을 디코딩하는 원리를 설명하는 개략도,
도 18은 본 발명에 따른 CBP 값 스트링을 디코딩하는 프로세스를 도시하는플로우차트,
도 19는 본 발명에 따른 차동 계수 정보를 인코딩하는 원리를 설명하는 개략도,
도 20은 본 발명에 따른 차동 계수 정보를 발생시키는 프로세스의 흐름을 도시하는 플로우차트,
도 21은 본 발명에 따른 가변 길이 코드로을 인코딩하기 위해 사용된 코드 테이블의 세트,
도 22는 본 발명에 따른 가변 길이 코드로레벨을 인코딩하기 위해 사용된 코드 테이블,
도 23은 본 발명에 따른 가변 길이 코드로 예상 에러를 인코딩하기 위해 사용된 코드 테이블,
도 24는 본 발명에 따른 차동 계수 정보를 디코딩하는 원리를 설명하는 개략도,
도 25는 본 발명에 따른 비트 스트림 분리 장치(1000)에 의해 분리된 차동 비트 스트림 및 트랜스코딩된 MPEG-2 비트 스트림의 전체 비트율과 본래의 MPEG-2 비트 스트림의 비트율을 비교하는 그래프,
도 26는 본 발명에 따른 차동 정보의 다양한 타입을 도시하는 테이블,
도 27은 제1 종래 트랜스코더(50)를 도시하는 개략 블록도,
도 28은 도 27에 도시된 제1 종래 트랜스코더에 의해 실행되는 MPEG-2의 비율 제어 동작의 흐름을 도시하는 플로우차트,
도 29는 제2 종래 트랜스코더(60)를 도시하는 개략 블록도,
도 30은 도 29에 도시된 제2 종래 트랜스코더에 의해 실행되는 MPEG-2의 비율 제어 동작의 흐름을 도시하는 플로우차트,
도 31은 제3 종래 트랜스코더(80)를 도시하는 개략 블록도,
도 32는 도 31에 도시된 제3 종래 트랜스코더에 의해 실행되는 MPEG-2의 비율 제어 동작의 흐름을 도시하는 플로우차트, 및
도 33은 제4 종래 트랜스코더(90)를 도시하는 개략 블록도.
본 발명의 제1 태양에 따라, 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하는 코드화된 신호 분리 장치로서; 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 입력수단으로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 입력수단과; 상기 입력수단으로부터의 상기 제1 코드화된 동화상 시퀀스 신호를 입력하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 입력수단을 통해 상기 제1 코드화된 동화상 시퀀스 신호를 변환시키기 위한 코드화된 신호 변환수단으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조의 형태이고, 하나이상의 시퀀스 층의 각각은 복수의 스크린 공유 공통 정보를 갖고, 하나이상의 시퀀스 층의 각각은 상기 스크린중의 하나에 대해 복수의 슬라이스 공유 공통 정보를 갖고, 하나이상의 슬라이스층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 마크로블록 층의 각각은 상기 복수의 마크로블록중의 하나에 대해 복수의 블록을 갖고, 하나이상의 블록 층의 각각은 상기 복수의 블록중의 하나에 대해 블록 정보를 갖는, 상기 코드화된 신호 변환수단; 및 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 코드화된 신호 변환수단으로부터의 상기 제2 코드화된 동화상 시퀀스 신호와 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생수단을 포함하고, 이렇게하여 상기 차동 코드화된 신호 발생수단은 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키도록 동작하는 코드화된 신호 분리 장치가 제공된다.
상기 코드화된 신호 분리 장치에서, 상기 차동 코드화된 신호 발생수단은 상기 계층구조 형태로 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 제2 계수 정보는 제로 계수로 이루어 진 제2 제로 계수 정보와 비제로 계수로 이루어 진 제2 비제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 제로 계수로 상기 코드화된 신호 변환수단에 의해 변환되어지는 제로 변환 제1 계수 정보와, 상기 비제로 계수로 상기 코드화된신호 변환수단에 의해 변환되어지는 비제로 변환 제1 계수 정보를 포함한다. 차동 코드화된 신호 발생 수단은: 각각, 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보로부터의 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보로 분리시키기 위해 상기 코드화된 신호 변환수단으로부터 상기 제1 계수 정보 및 상기 제2 계수 정보를 입력시키기 위한 계수 정보 분리 유닛; 차동 제로 계수 정보를 발생시키기 위해 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보간의 차동 정보를 추출하기 위해 상기 계수 정보 분리 유닛으로부터의 상기 제로 변환 제1 계수 정보를 입력시키기 위한 제로 계수 인코딩 유닛; 및 차동 비제로 계수 정보를 발생시키기 위해 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보간의 차동 정보를 추출하기 위해 상기 계수 정보 분리 유닛으로부터의 상기 비제로 변환 제1 계수 정보와 상기 비제로 변환 제2 계수 정보를 입력시키기 위한 비제로 계수 인코딩 유닛을 포함한다.
상기 코드화된 신호 분리 장치에서, 비제로 계수 인코딩 유닛은 상기 비제로 변환 제1 계수 정보의 상기 제1 계수의 값과 상기 비제로 변환 제2 계수 정보의 상기 제1 계수의 값을 기초로 하여 상기 차동 비제로 계수 정보를 발생시키도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 코드화된 신호 변환 수단은 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 상기 마크로블록을 발생시키기 위해 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용된 제1 마크로블록 양자화 파라미터 및 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제2 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 마크로블록 양자화 파라미터를 획득하도록 동작한다. 상기 비제로 계수 인코딩 유닛은 상기 코드화된 신호 변환 수단으로부터의 상기 제2 마크로블록 양자화 파라미터와 상기 제1 마크로블록 양자화 파라미터를 입력하고, 상기 제1 마크로블록 양자화 파라미터에 대한 상기 제2 마크로블록 양자화 파라미터의 비율을 기초로 하여 상기 비제로 변환 제1 계수 정보와 산정된 비제로 변환 제1 계수 정보간의 예측에러를 계산하도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 제로 계수 인코딩 유닛은 실행 및 레벨의 조합을 포함하는 상기 차동 제로 계수 정보를 발생시키기 위해 지그재그 방식으로 상기 제로 변환 제1 계수 정보를 스캐닝하도록 동작하고, 상기 실행은 연속적인 제로-값 계수의 수로 되고, 상기 레벨은 상기 연속적인 제로-값 계수가 바로 뒤이어지는 비제로-값 계수의 값으로 되고 이렇게하여 상기 제로 계수 인코딩 유닛은 상기 차동 제로 계수 정보의 정보의 양을 압축시키기 위해 상기 제로 변환 제1 계수 정보의 제로 계수를 제거하도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 된 블록과, 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드화된 블록 패턴을 포함한다. 차동 코드화된 신호 발생 유닛은 상기 제2 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴간의 차동 코드화된 블록 패턴을 발생시키도록 동작하는 코드화된 블록 패턴 발생 유닛이 구비된다.
코드화된 신호 분리 장치에서, 코드화된 블록 패턴 발생 유닛은 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 비인코딩된 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 블록 층내의 상기 인코딩된 블록 및 비인코딩된 블록의 위치를 각각 지시하는 차동 CBP 값 스트링을 발생시키도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 마크로블록 층은 마크로블록의 위치를 지시하는 마크로블록 어드레스와, 스킵되어야 할 상기 마크로블록 어드레스의 수를 지시하는 MBAI인 마크로블록 어드레스 증분을 포함하는 마크로블록 속성 정보를 포함한다. 상기 차동 코드화된 신호 발생 수단은: 상기 차동 코드화된 동화상 시퀀스 신호의 마크로블록을 발생시키기 위해 상기 코드화된 신호 변환 수단으로부터 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록을 입력시키도록 동작하는 차동 마크로블록 코딩 유닛으로서, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록은 상기 각각의 마크로블록 어드레스에 대해 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 변경되지 않고 남아있는마크로블록을 제거하기 위해 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록간의 차이로 되는, 상기 차동 마크로블록 코딩 유닛; 및 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록 속성 정보의 상기 MBAIs를 발생시키도록 동작하는 MBAI 코딩 유닛으로서, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 MBAIs는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록이 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대응하도록 상기 차동 마크로블록 코딩 유닛에 의해 발생된 상기 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대해 상기 차동 마크로블록 코딩 유닛에 의해 제거된 상기 마크로블록의 마크로블록 수를 지시하는, 상기 MBAI 코딩 유닛을 포함한다.
상기 코드화된 신호 분리 장치에서, 상기 코드화된 신호 변환 수단은 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 제1 마크로블록 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 각각의 상기 마크로블록을 양자화하도록 동작하고, 및 상기 차동 코드화된 신호 발생 수단은 상기 제1 마크로블록 양자화 파라미터를 복원하는 데에 사용되는 마크로블록 양자화 파라미터 복원 정보를 발생시키도록 동작하는 마크로블록 양자화 파라미터 복원 정보 발생 유닛을 포함한다.
상기 코드화된 신호 분리 장치에서, 상기 코드화된 신호 변환 수단은 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 대한 상기 제1 마크로블록 양자화 파라미터의 비율에 기초하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환시키도록 동작하고, 상기 차동 코드화된 신호 발생 수단은 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 마크로블록 양자화 파라미터 복원 정보를 발생시키도록 동작하는 마크로블록 양자화 파라미터 복원 정보 발생 유닛을 포함한다.
상기 코드화된 신호 분리 장치에서, 상기 마크로블록 양자화 복원 정보 발생 유닛은 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 상기 마크로블록 양자화 파라미터 복원 정보 발생 유닛은 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록의 이전에 발생된 마크로블록 양자화 파라미터 복원 정보와 상기 제1 양자화 파라미터 유도 상수간의 파이를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 코드화된 신호 변환수단은 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용된 제1 슬라이스 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 슬라이스 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 상기슬라이스 층내의 각각의 상기 마크로블록을 양자화하도록 동작하고; 및 상기 차동 코드화된 신호 발생 수단은 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 발생시키도록 동작하는 슬라이스 양자화 파라미터를 복원 정보 발생 유닛을 포함한다.
상기 코드화된 신호 분리 장치에서, 상기 코드화된 신호 변환수단은 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 슬라이스 양자화 파라미터에 대한 상기 제1 슬라이스 양자화 파라미터의 비율을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환하도록 동작하고; 및 상기 차동 코드화된 신호 발생수단은 상기 제1 슬라이스 양자화 파라미터를 복원하는 데에 사용된 슬라이스 양자화 파라미터 복원 정보를 발생시키도록 동작하는 슬라이스 양자화 파라미터 복원 정보 발생 유닛을 포함한다.
상기 코드화된 신호 분리 장치에서, 상기 슬라이스 양자화 파라미터 복원 정보 발생 유닛은 상기 제2 슬라이스 양자화 파라미터로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 제1 슬라이스 양자화 파라미터 유도 상수를 기초로 하여 상기 슬라이스 양자화 파라미터 복원 정보를 발생시키도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 차동 코드화된 신호 발생 수단은 상기 차동 코드화된 동화상 시퀀스 신호에 VBV_지연을 첨부하고 상기 제1 코드화된 동화상 시퀀스 신호로부터의 VBV 버퍼 용량을 지시하는 상기 VBV_지연 정보를 획득하도록 동작하는 VBV_지연 첨부 유닛이 구비된다.
상기 코드화된 신호 분리 장치에서, 가변 길이 코드는 각각의 테이블에 따라각각의 차동 비제로 계수 정보와 상기 각각의 차동 제로 계수 정보에 할당되고; 차동 코드화된 신호 발생 수단은 제1 양자화 파라미터 유도 상수에 응답하여 테이블을 스위칭시키도록 동작하는 가변 길이 코드 테이블 선택 유닛이 구비되고; 및 가변 길이 코딩 유닛은 가변 길이 코드 테이블 선택 유닛에 의해 스위칭된 테이블에 따라 차동 제로 계수 정보와 차동 비제로 계수 정보를 할당하도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 차동 코드화된 신호 발생 수단은 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 예측 에러에 할당된 가변길이 코드를 계산하도록 동작한다.
상기 코드화된 신호 분리 장치에서, 차동 코드화된 신호 발생 수단은, 실행을 발생빈도를 고려하여 실행 테이블에 따라 가변길이 코드로 인코딩하도록 동작하는 실행 코드 유닛; 및 상기 레벨을 발생빈도를 고려하여 레벨 테이블에 따라 가변길이 코드로 인코딩하도록 동작하는 실행 코드 유닛이 구비된다.
상기 코드화된 신호 분리 장치에서, 각각의 상기 마크로블록은 휘도 블록과 색-차이 블록으로 이루어 진 상기 블록들을 포함하고, 상기 차동 CBP 값 스트링은 차동 휘도 CBP 값과 차동 색-차이 CBP 값 스트링으로 이루어지고, 상기 차동 휘도 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 휘도 블록에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 휘도 블록과 인코딩되지 않은 휘도 블록의 위치를 지시하고, 상기 차동 색-차이 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 색-차이 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 색-차이 블록과 인코딩되지 않은 색-차이 블록의 위치를 지시한다. 상기 코드화된 블록 패턴 발생 유닛은: 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록내의 불필요한 색-차이 블록의 수와 상기 불필요한 휘도 블록의 수를 카운팅하도록 동작하는 상기 불필요한 블록 카운팅 섹션; 휘도 가변길이 코드 테이블에 따라 차동 휘도 CBP 값 스트링을 가변길이 코드에 할당하도록 동작하는 차동 휘도 CBP 인코딩 섹션; 및 차동 색-차이 가변길이 테이블에 따라 차동 색-차이 CBP 값 스트링을 가변길이 코드에 할당하도록 동작하는 차동 색-차이 CBP 인코딩 섹션이 구비된다. 상기 차동 휘도 CBP 인코딩 섹션은 상기 불필요한 블록 카운팅 섹션에 의해 카운팅된 상기 불필요한 차동 색-차이 블록의 수에 응답하여 상기 휘도 가변길이 코드 테이블을 스위칭하도록 동작하고, 상기 차동 색-차이 CBP 인코딩 섹션은 상기 불필요한 블록 카운팅 섹션에 의해 카운팅된 상기 불필요한 차동 색-차이 블록의 수에 응답하여 상기 색-차이 가변길이 코드 테이블을 스위칭하도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 마크로블록 양자화 파라미터 복원 정보 발생 유닛은 상기 마크로블록 양자화 파라미터 복원 정보의 절대값에 따라 상기 마크로블록 양자화 파라미터 복원 정보에 할당된 가변 길이 코드를 계산하도록 동작한다.
본 발명의 제2 태양에 따라, 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위해 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생 장치로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 신호의 결과로서 발생되고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 차동 코드화된 신호 발생 장치에 서: 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제1 코드화된 입력수단으로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 제1 코드화된 입력수단; 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제2 코드화된 입력수단으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제2 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하는, 상기 제2 코드화된 입력수단; 및 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 코드화된 신호 입력수단으로부터의 상기 제2 코드화된 동화상 시퀀스 신호와 상기 제1 코드화된 신호 입력수단으로부터의 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생수단을 포함하고, 이렇게하여 상기 차동 코드화된 신호 발생수단은 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키도록 동작하는 차동 코드화된 신호 발생 장치가 제공된다.
본 발명의 제3 태양에 따라, 제1 코드화된 동화상 시퀀스 신호를 발생시키기 위해 제2 코드화된 동화상 시퀀스 신호와 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 코드화된 신호 병합 장치로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 코드화된 신호 병합 장치에서: 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제2 입력 수단으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 결과로서 발생되고 제2 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 제2 입력 수단; 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 코드화된 코드화된 신호 입력 수단으로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차동 계수 정보를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조 형태이고, 하나이상의 화상 층의 각각은 상기 스크린중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 슬라이스 층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 블록 층의 각각은 상기 블록중의 하나에 대해 블록 정보를 갖는, 상기 차동 코드화된 신호 입력 수단; 및 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 신호 입력수단으로 부터 상기 차동 코드화된 동화상 시퀀스 신호을 입력하고 상기 제2 코드화된 신호 입력 수단으로부터 상기 제2 코드화된 동화상 시퀀스 신호를 입력하는, 상기 제1 코드화된 신호 병합 수단을 포함하고, 이렇게하여, 상기 제1 코드화된 신호 병합 수단은 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보와, 상기 차동 코드화된 신호 입력 수단으로부터 획득된 상기 차동 계수 정보를 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호를 복원하도록 동작하는 코드화된 신호 병합 장치가 제공된다.
상기 코드화된 신호 병합 장치에서, 상기 제2 계수 정보는 비제로 계수로 이루어 진 제2 비제로 계수 정보와 제로 계수로 이루어 진 제2 제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 제로 계수로 변환되어야 할 제로 변환 제1 계수로 이루어 진 제로 변환 제1 계수 정보와 상기 비제로 계수로 변환되어야 할 비제로 변환 제1 계수로 이루어 진 비제로 변환 제1 계수 정보를 포함한다. 제1 코드화된 신호 병합 수단은: 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 제로 변환 제1 계수를 복원하도록 동작하는 제로 변환 제1 계수 정보 발생 유닛; 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 비제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 비제로 변환 제1 계수를 복원하도록 동작하는 비제로 변환 제1 계수 정보 발생 유닛; 및 상기 제1 계수 정보를 복원하기 위해 상기 제로 변환 제1 계수 정보 발생 유닛에 의해 복원된 상기 제로 변환 제1 계수 정보와 상기 비제로 변환 제1 계수 정보 발생 유닛에 의해 복원된 상기 비제로 변환 제1 계수 정보를 병합하도록 동작하는 제1 계수 정보 병합 유닛이 구비된다.
상기 코드화된 신호 병합 장치에서, 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 이루어 진 블록과, 상기 마크로블록 층의 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드 블록 패턴을 포함하고, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록은 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의의 마크로블록 층의 상기 코드화된 블록 패턴간의 차이로 되는 차동 코드화된 블록을 포함하고, 상기 코드화된 병합 수단에는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 코드화된 블록 패턴을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 상기 코드화된 블록 패턴을 복원하도록 동작하는 코드화된 블록 패턴 복원 섹션이 구비된다.
상기 코드화된 신호 병합 장치에서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 마크로블록 양자화 파라미터를 포함하고, 상기 제1 코드화된 신호 병합 수단에는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 상기 제1 마크로블록 양자화 파라미터 복원 정보를 복원하도록 동작하는 마크로블록 양자화 파라미터 복원 정보 복원 섹션이 구비된다.
상기 코드화된 신호 병합 장치에서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 슬라이스 양자화 파라미터를 포함하고, 상기 제1 코드화된 신호 병합 수단에는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 복원하도록 동작하는 슬라이스 양자화 파라미터 복원 정보 복원 섹션이 구비된다.
상기 코드화된 신호 병합 장치에서, 상기 제1 코드화된 신호 병합 수단에는 상기 차동 코드화된 동화상 시퀀스 신호로부터 VBV 버퍼의 용량을 지시하는 VBV_지연 정보를 획득하여 상기 제1 코드화된 동화상 시퀀스 신호에 상기 VBV_지연 정보를 첨부하도록 동작하는 VBV_지연 첨부 유닛이 구비된다.
본발명의 제4 태양에 따라, 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 코드화된 신호 분리 수단; 및 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 입력하기 위한 코드화된 신호 병합 수단을 포함한다. 코드화된 신호 분리 수단은: 상기 제1 코드화된 동화상 시퀀스 신호를 입력하기 위한 입력 유닛; 상기 입력 유닛으로부터의 상기 제1 코드화된 동화상 시퀀스 신호를 입력하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 입력 유닛을 통하여 입력된 상기 제1 코드화된 동화상 시퀀스 신호를 변환하는 코드화된 신호 변환 유닛; 상기 차동 동화상 시퀀스 신호를 발생시키기 위해 상기 코드화된 신호 변환 유닛으로부터의 상기 제2 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생 유닛; 상기 차동 코드화된 신호 변환 유닛에 의해 발생된 상기 제2 코드화된 동화상 시퀀스 신호를 출력시키기 위한 제2 코드화된 신호 출력 유닛; 및 상기 차동 코드화된 신호 변환 유닛에 의해 발생된 상기 차동 코드화된 동화상 시퀀스 신호를 출력시키기 위한 차동 코드화된 신호 출력 유닛을 포함한다. 코드화된 신호 병합 수단은: 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제2 코드화된 신호 입력 유닛; 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동코드화된 신호 입력 유닛; 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 신호 입력 유닛으로부터의 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키고 상기 제2 코드화된 신호 입력 유닛으로부터의 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제1 코드화된 신호 병합 유닛; 및 상기 제1 코드화된 신호 병합 유닛에 의해 복원된 상기 제1 코드화된 동화상 시퀀스 신호를 출력시키기 위한 제1 코드화된 신호 출력 수단을 포함하는 코드화된 신호 분리 및 병합 장치가 제공된다.
본 발명의 제5 태양에 따라, 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하는 코드화된 신호 분리 방법에서: (a) 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 단계; (b) 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 상기 단계(a)를 통해 상기 제1 코드화된 동화상 시퀀스 신호를 변환시키기 위한 코드화된 신호 변환 단계로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조의 형태이고, 하나이상의 시퀀스 층의 각각은 복수의 스크린 공유 공통 정보를 갖고, 하나이상의 시퀀스 층의 각각은 상기 스크린중의 하나에 대해 복수의 슬라이스 공유 공통 정보를 갖고, 하나이상의 슬라이스층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 마크로블록 층의 각각은 상기 복수의 마크로블록중의 하나에 대해 복수의 블록을 갖고, 하나이상의 블록 층의 각각은 상기 복수의 블록중의 하나에 대해 블록 정보를 갖는, 상기 단계; 및 (c) 상기 단계(b)에서 입력된 상기 제2 코드화된 동화상 시퀀스 신호와 상기 제1 코드화된 동화상 시퀀스 신호에 응답하여 상기 차동 코드화된 신호를 발생시키는 단계를 포함하고, 이렇게하여 상기 단계(c)는 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 단계를 포함하는 코드화된 신호 분리 방법이 제공된다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c)는 상기 계층구조 형태로 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 단계를 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 제2 계수 정보는 제로 계수로 이루어 진 제2 제로 계수 정보와 비제로 계수로 이루어 진 제2 비제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 단계(b)에서 변환되어지는 제로 변환 제1 계수 정보와 상기 단계(b)에서 변환되어지는 제로 변환 제1 계수로 이루어지는 비제로변환 제1 계수 정보를 포함한다. 상기 단계(c)는: (c1) 각각, 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보로부터의 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보로 분리시키는 단계; (c2) 차동 제로 계수 정보를 발생시키기 위해 상기 단계(c1)에서 분리된 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보간의 차동 정보를 추출하는 단계; 및 (c3) 차동 비제로 계수 정보를 발생시키기 위해 상기 단계(c1)에서 분리된 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보간의 차동 정보를 추출하는 단계를 더 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c)는 비제로 계수 인코딩 유닛은 상기 비제로 변환 제1 계수 정보의 상기 제1 계수의 값과 상기 비제로 변환 제2 계수 정보의 상기 제1 계수의 값을 기초로 하여 상기 차동 비제로 계수 정보를 발생시키는 단계를 갖는다.
상기 코드화된 신호 분리 방법에서, 상기 단계(b)는 상기 코드화된 신호 변환 수단은 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 상기 마크로블록을 발생시키기 위해 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 제1 마크로블록 양자화, 및 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제2 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 마크로블록 양자화 파라미터를 획득하는 단계를 갖고, 이렇게하여 상기 단계(c3)는 상기 제1 마크로블록 양자화 파라미터에 대한 상기 제2 마크로블록 양자화 파라미터의 비율을 기초로 하여 상기 비제로 변환 제1 계수 정보와 산정된 비제로 변환 제1계수 정보간의 예측에러를 계산하는 단계를 갖는다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c2)는 실행 및 레벨의 조합을 포함하는 상기 차동 제로 계수 정보를 발생시키기 위해 지그재그 방식으로 상기 제로 변환 제1 계수 정보를 스캐닝하는 단계를 포함하고, 상기 실행은 연속적인 제로-값 계수의 수로 되고, 상기 레벨은 상기 연속적인 제로-값 계수가 바로 뒤이어지는 비제로-값 계수의 값으로 되고 이렇게하여 상기 단계(c2)는 상기 차동 제로 계수 정보의 정보의 양을 압축시키기 위해 상기 제로 변환 제1 계수 정보의 제로 계수를 제거하도록 동작한다.
상기 코드화된 신호 분리 방법에서, 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 된 블록과, 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드화된 블록 패턴을 포함한다. 상기 단계(c)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴간의 차동 코드화된 블록 패턴을 발생시키는 상기 단계(c4)를 더 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c4)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 비인코딩된 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 블록 층내의 상기 인코딩된 블록 및 비인코딩된 블록의 위치를 각각 지시하는 차동 CBP 값 스트링을 발생시키는 단계를 갖는다.
상기 코드화된 신호 분리 방법에서, 상기 마크로블록 층은 마크로블록의 위치를 지시하는 마크로블록 어드레스와, 스킵되어야 할 상기 마크로블록 어드레스의 수를 지시하는 MBAI인 마크로블록 어드레스 증분을 포함하는 마크로블록 속성 정보를 포함한다. 상기 단계(c)는: (c5) 상기 각각의 마크로블록 어드레스에 대해 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 변경되지 않고 남아있는 마크로블록을 제거하기 위해 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록간의 차이로 되는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록을 방법시키는 단계; 및 (c6) 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록 속성 정보를 발생시키는 단계로서, 상기 MBAI를 발생상기 차동 코드화된 동화상 시퀀스 신호의 상기 MBAIs는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록이 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대응하도록 상기 차동 마크로블록 코딩 유닛에 의해 발생된 상기 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대해 상기 차동 마크로블록 코딩 유닛에 의해 제거된 상기 마크로블록의 마크로블록 수를 지시하는, 상기 단계를 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(b)는 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 제1 마크로블록 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 각각의 상기 마크로블록을 양자화하는 단계를 갖는다. 상기 단계(c)는 상기 제1 마크로블록 양자화 파라미터를 복원하는 데에 사용되는 마크로블록 양자화 파라미터 복원 정보를 발생시키는 단계를 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(b)는 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 대한 상기 제1 마크로블록 양자화 파라미터의 비율에 기초하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환시키는 단계를 포함한다. 상기 단계(c)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 마크로블록 양자화 파라미터 복원 정보를 발생시키는 단계를 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c7)는 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키는 단계를 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c7)는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록의 이전에 발생된 마크로블록 양자화 파라미터 복원 정보와 상기 제1 양자화 파라미터 유도 상수간의 파이를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키시키는 단계를 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(b)는 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에포함된 각각의 상기 마크로블록의 양자화를 위해 사용된 제1 슬라이스 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 슬라이스 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 상기 슬라이스 층내의 각각의 상기 마크로블록을 양자화하는 단계를 갖고; 및 상기 단계(c)는 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 발생시키는 단계(c8)를 더 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(b)는 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 슬라이스 양자화 파라미터에 대한 상기 제1 슬라이스 양자화 파라미터의 비율을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환시키는 단계를 갖고, 및 상기 단계(c)는 상기 제1 슬라이스 양자화 파라미터를 복원하는 데에 사용된 슬라이스 양자화 파라미터 복원 정보를 발생시키시키는 단계를 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c8)는 상기 제2 슬라이스 양자화 파라미터로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 제1 슬라이스 양자화 파라미터 유도 상수를 기초로 하여 상기 슬라이스 양자화 파라미터를 발생시키는 단계를 갖는다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c)는 상기 차동 코드화된 동화상 시퀀스 신호에 VBV_지연을 첨부하고 상기 제1 코드화된 동화상 시퀀스 신호로부터의 VBV 버퍼 용량을 지시하는 상기 VBV_지연 정보를 획득하는 단계(c9)를 갖는다.
상기 코드화된 신호 분리 방법에서, 각각의 테이블에 따라 가변길이 코드가 각각의 차동 비제로 계수 정보와 상기 각각의 차동 제로 계수 정보에 할당된다. 단계(c)는; (c10) 상기 제1 양자화 파라미터 유도 상수에 응답하여 상기 테이블을 스위칭하는 단계; 및 (c11) 상기 단계(c10)에서 스위칭된 상기 테이블에 따라 가변길이 코드에 차동 비제로 계수 정보와 차동 제로 계수 정보를 할당하는 단계를 더 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c)는 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 예측 에러에 할당된 가변길이 코드를 계산하는 단계를 갖는다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c)는:
상기 실행을 발생빈도를 고려하여 상기 실행 테이블에 따라 가변길이 코드에 할당하는 단계(c12); 및 상기 레벨을 발생빈도를 고려하여 상기 레벨 테이블에 따라 가변길이코드에 할당하는 단계(c13)를 더 포함한다.
상기 코드화된 신호 분리 방법에서, 각각의 상기 마크로블록은 휘도 블록과 색-차이 블록으로 이루어 진 상기 블록들을 포함하고, 상기 차동 CBP 값 스트링은 차동 휘도 CBP 값과 차동 색-차이 CBP 값 스트링으로 이루어지고, 상기 차동 휘도CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 휘도 블록에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 휘도 블록과 인코딩되지 않은 휘도 블록의 위치를 지시하고, 상기 차동 색-차이 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 색-차이 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 색-차이 블록과 인코딩되지 않은 색-차이 블록의 위치를 지시하고, 상기 (c4)단계는: 각각이 상기 차동 휘도 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 휘도 테이블을 저장하고, 각각이 상기 차동 색-차이 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 색-차이 테이블을 저장하기 위한 단계를 포함한다. 상기 단계(c4)는: 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록내의 불필요한 색-차이 블록의 수와 상기 불필요한 휘도 블록의 수를 카운팅하는 단계(c41); 휘도 가변길이 코드 테이블에 따라 상기 휘도 CBP 값 스트링을 상기 가변길이 코드에 할당하는 단계(c42); 및 색-차이 가변길이 코드 테이블에 따라 상기 색-차이 CBP 값 스트링을 상기 가변길이 코드에 할당하는 단계(c43)를 더 포함하고, 이렇게하여, 단계(c42)는 단계(c41)에서 카운팅된 불필요한 차동 휘도 블록의 수에 응답하여 휘도 가변길이 코드 테이블을 스위칭하는 단계를 갖고, 단계(c43)는 단계(c41)에서 카운팅된 불필요한 차동 색-차이 블록의 수에 응답하여 색-차이 가변길이 코드 테이블을 스위칭하는 단계를 갖는다.
상기 코드화된 신호 분리 방법에서, 상기 단계(c7)은 마크로블록 양자화 파라미터 복원 정보의 절대값에 따라 상기 마크로블록 양자화 파라미터 복원 정보에 할당된 가변 길이 코드를 계산하는 단계를 갖는다.
본 발명의 제6 태양에 따라, 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위해 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생 방법으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 신호의 결과로서 발생되고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 차동 코드화된 신호 발생 방법에서: (d) 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 단계; (e) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제2 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하는, 상기 단계; 및 (f) 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위한 단계를 포함하고, 이렇게하여 상기 단계(f)는 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 단계를 갖는 차동 코드화된 신호 발생 방법이 제공된다.
본 발명의 제7 태양에 따라, 제1 코드화된 동화상 시퀀스 신호를 발생시키기 위해 제2 코드화된 동화상 시퀀스 신호와 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 코드화된 신호 병합 방법으로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 코드화된 신호 병합 방법에서: (g) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 결과로서 발생되고 제2 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 단계; (h) 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차동 계수 정보를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조 형태이고, 하나이상의 화상 층의 각각은 상기 스크린중의 하나에 대해 복수의 마크로블록을 갖고,하나이상의 슬라이스 층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 블록 층의 각각은 상기 블록중의 하나에 대해 블록 정보를 갖는, 상기 단계; 및 (i) 상기 단계(h)에서 입력된 상기 차동 코드화된 동화상 시퀀스 신호 및 상기 단계(g)에서 입력된 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호를 복원하는 단계를 포함하고, 이렇게하여, 상기 단계(i)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보와, 상기 단계(h)에서 획득된 상기 차동 계수 정보를 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호를 복원하는 단계를 갖는 코드화된 신호 병합 방법이 제공된다.
상기 코드화된 신호 병합 방법에서, 상기 제2 계수 정보는 비제로 계수로 이루어 진 제2 비제로 계수 정보와 제로 계수로 이루어 진 제2 제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 제로 계수로 변환되어야 할 제로 변환 제1 계수로 이루어 진 제로 변환 제1 계수 정보와 상기 비제로 계수로 변환되어야 할 비제로 변환 제1 계수로 이루어 진 비제로 변환 제1 계수 정보를 포함한다. 상기 단계(i)는: (i1) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 제로 변환 제1 계수를 복원하는 단계; (i2) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 비제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 비제로 변환 제1 계수를 복원하는 단계; 및 (i3) 상기 제1 계수 정보를 복원하기 위해 상기 단계(i2)에서 복원된 상기 비제로 변환 제1 계수 정보와 상기 단계(i1)에서 복원된 상기 제로 변환 제1 계수 정보를 병합하는 단계를 더 포함한다.
상기 코드화된 신호 병합 방법에서, 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 이루어 진 블록과, 상기 마크로블록 층의 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드 블록 패턴을 포함하고, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록은 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의의 마크로블록 층의 상기 코드화된 블록 패턴간의 차이로 되는 차동 코드화된 블록을 포함하고, 상기 단계(i)는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 코드화된 블록 패턴을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 상기 코드화된 블록 패턴을 복원하는 단계(i31)를 포함한다.
상기 코드화된 신호 병합 방법에서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 마크로블록 양자화 파라미터를 포함하고, 상기 단계(i)는 제1 코드화된 신호 병합 수단에는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 상기 제1 마크로블록 양자화 파라미터 복원 정보를 복원하는 단계(i32)를 갖는다.
상기 코드화된 신호 병합 방법에서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 슬라이스 양자화 파라미터를 포함하고, 상기 단계(i)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 복원하는 단계(i33)를 포함한다.
상기 코드화된 신호 병합 방법에서, 상기 단계(i)는 제1 코드화된 신호 병합 수단에는 상기 차동 코드화된 동화상 시퀀스 신호로부터 VBV 버퍼의 용량을 지시하는 VBV_지연 정보를 획득하는 단계(i34)를 포함한다.
본 발명의 제 8 태양에 따라, (j) 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하는 단계; 및 (k) 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 입력하는 단계를 포함한다. 상기 (j)단계는: (j1) 상기 제1 코드화된 동화상 시퀀스 신호를 입력하는 단계; (j2) 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 단계(j1)을 통하여 입력된 상기 제1 코드화된 동화상 시퀀스 신호를 변환하는 단계; (j3) 상기 단계(j2)에서 발생된 상기 제2 코드화된 동화상 시퀀스 신호 및 상기 단계(j1)에서 입력된 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 차동 코드화된 신호를 발생시키는 단계; (j4) 상기 단계(j2)에서 발생된 상기 제2 코드화된 동화상 시퀀스 신호를 출력시키는 단계; 및 (j5) 상기 단계(j2)에서 발생된 상기 차동 코드화된 동화상 시퀀스 신호를 출력시키는 단계를 더 포함한다. 상기 (k) 단계는: (k1) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키는 단계; (k2) 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키는 단계; (k3) 상기 단계(k2)에서 입력된 상기 차동 코드화된 동화상 시퀀스 신호와 상기 단계(k1)에서 입력된 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호를 복원하는 단계; 및 (k4) 상기 제1 코드화된 신호 병합 유닛에 의해 복원된 상기 제1 코드화된 동화상 시퀀스 신호를 출력시키는 단계를 포함하는 코드호화된 신호 분리 방법 및 장치가 제공된다.
본 발명의 제9 태양에 따라, 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위해 그 내부에 구체화된 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 사용가능 저장 매체를 포함하는 컴퓨터 프로그램 제품에서: (a) 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 컴퓨터 판독가능 프로그램 코드; (b) 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기컴퓨터 판독가능 프로그램 코드(a)에 의해 입력된 상기 제1 코드화된 동화상 시퀀스 신호를 변환시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조의 형태이고, 하나이상의 시퀀스 층의 각각은 복수의 스크린 공유 공통 정보를 갖고, 하나이상의 시퀀스 층의 각각은 상기 스크린중의 하나에 대해 복수의 슬라이스 공유 공통 정보를 갖고, 하나이상의 슬라이스층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 마크로블록 층의 각각은 상기 복수의 마크로블록중의 하나에 대해 복수의 블록을 갖고, 하나이상의 블록 층의 각각은 상기 복수의 블록중의 하나에 대해 블록 정보를 갖는, 상기 컴퓨터 판독가능 프로그램 코드; 및 (c) 상기 컴퓨터 판독가능 프로그램 코드(b)에 의해 입력된 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호에 응답하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함하고, 이렇게하여 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 컴퓨터 프로그램 제품이 제공된다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 계층구조 형태로 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 컴퓨터 판독가능 프로그램 코드를 갖는다.
상기 컴퓨터 프로그램 제품에서, 상기 제2 계수 정보는 제로 계수로 이루어 진 제2 제로 계수 정보와 비제로 계수로 이루어 진 제2 비제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 컴퓨터 판독가능 프로그램 코드(b)에 의해 상기 제로 계수로 변환되어지는 제로 변환 제1 계수 정보와, 상기 컴퓨터 판독가능 프로그램 코드(b)에 의해 상기 비제로 계수로 변환되어지는 비제로 변환 제1 계수 정보를 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(c)는: (c1) 각각, 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보로부터의 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보로 분리시키기 위한 컴퓨터 판독가능 프로그램 코드; (c2) 차동 제로 계수 정보를 발생시키기 위해 상기 컴퓨터 판독가능 프로그램 코드(c1)에 의해 분리된 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보간의 차동 정보를 추출하기 위한 컴퓨터 판독가능 프로그램 코드; 및 (c3) 차동 비제로 계수 정보를 발생시키기 위해 상기 컴퓨터 판독가능 프로그램 코드(c1)에 의해 분리된 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보간의 차동 정보를 추출하기 위한 컴퓨터 판독가능 프로그램 코드를 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c3)는 상기 비제로 변환 제1 계수 정보의 상기 제1 계수의 값과 상기 비제로 변환 제2 계수 정보의 상기 제1 계수의 값을 기초로 하여 상기 차동 비제로 계수 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 상기 마크로블록을 발생시키기 위해 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 제1 마크로블록 양자화 파라미터와, 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제2 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 마크로블록 양자화 파라미터를 획득하기 위한 컴퓨터 판독가능 프로그램 코드를 갖고, 이렇게하여 상기 컴퓨터 판독가능 프로그램 코드(c3)는 상기 제1 마크로블록 양자화 파라미터에 대한 상기 제2 마크로블록 양자화 파라미터의 비율을 기초로 하여 상기 비제로 변환 제1 계수 정보와 산정된 비제로 변환 제1 계수 정보간의 예측에러를 계산기 위한 컴퓨터 판독가능 프로그램 코드를 갖는다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c2)는 실행 및 레벨의 조합을 포함하는 상기 차동 제로 계수 정보를 발생시키기 위해 지그재그 방식으로 상기 제로 변환 제1 계수 정보를 스캐닝하는 컴퓨터 판독가능 프로그램 코드를 갑고, 상기 실행은 연속적인 제로-값 계수의 수로 되고, 상기 레벨은 상기 연속적인 제로-값 계수가 바로 뒤이어지는 비제로-값 계수의 값으로 되고 이렇게하여 상기 컴퓨터 판독가능 프로그램 코드(c2)는 상기 차동 제로 계수 정보의 정보의 양을 압축시키기 위해 상기 제로 변환 제1 계수 정보의 제로 계수를 제거하기 위한 컴퓨터 판독가능 프로그램 코드를 갖는다.
상기 컴퓨터 프로그램 제품에서, 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 된 블록과, 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드화된 블록 패턴을 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴간의 차동 코드화된 블록 패턴을 발생시키기 위한 컴퓨터 판독가능 프로그램 코드(c4)를 더 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c4)은 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 비인코딩된 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 블록 층내의 상기 인코딩된 블록 및 비인코딩된 블록의 위치를 각각 지시하는 차동 CBP 값 스트링을 발생시키는 컴퓨터 판독가능 프로그램 코드를 갖는다.
상기 컴퓨터 프로그램 제품에서,, 상기 마크로블록 층은 마크로블록의 위치를 지시하는 마크로블록 어드레스와, 스킵되어야 할 상기 마크로블록 어드레스의 수를 지시하는 MBAI인 마크로블록 어드레스 증분을 포함하는 마크로블록 속성 정보를 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(c)는: (c5) 상기 차동 코드화된 동화상 시퀀스 신호의 마크로블록을 발생시키기 위해 상기 코드화된 신호 변환 수단으로부터 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록을 발생시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록은 상기 각각의 마크로블록 어드레스에 대해 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 변경되지 않고 남아있는 마크로블록을 제거하기 위해 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록간의 차이로 되는, 상기 컴퓨터 판독가능 프로그램 코드; 및 (c6) 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록 속성 정보의 상기 MBAIs를 발생시키는 상기 컴퓨터 판독가능 프로그램 코드로서, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 MBAIs는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록이 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대응하도록 상기 컴퓨터 판독가능 프로그램 코드(c5)에 의해 발생된 상기 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대해 상기 상기 컴퓨터 판독가능 프로그램 코드(c5)에 의해 제거된 상기 마크로블록의 마크로블록 수를 지시하는, 상기 컴퓨터 판독가능 프로그램 코드를 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 제1 마크로블록 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 각각의 상기 마크로블록을 양자화하도록 동작한다. 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 마크로블록 양자화 파라미터를 복원하는 데에 사용되는 마크로블록 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드(c7)을 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 대한 상기 제1 마크로블록 양자화 파라미터의 비율에 기초하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환시키기 위한 상기 컴퓨터 판독가능 프로그램 코드를 갖는다. 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 마크로블록 양자화 파라미터 복원 정보를 발생시키기 위한 상기 컴퓨터 판독가능 프로그램 코드(c7)을 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c7)는 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키기 위한 상기 컴퓨터 판독가능 프로그램 코드(c7)를 갖는다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c7)은 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록의 이전에 발생된 마크로블록 양자화 파라미터 복원 정보와 상기 제1 양자화 파라미터 유도 상수간의 파이를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 갖는다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용된 제1 슬라이스 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 슬라이스 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 상기 슬라이스 층내의 각각의 상기 마크로블록을 양자화하도록 동작한다. 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 슬라이스 양자화 파라미터에 대한 상기 제1 슬라이스 양자화 파라미터의 비율을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환하도록 동작한다. 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 슬라이스 양자화 파라미터를 복원하는 데에 사용된 슬라이스 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드(c8)를 더 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c8)는 상기 제2 슬라이스 양자화 파라미터로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 제1 슬라이스 양자화 파라미터 유도 상수를 기초로 하여 상기 슬라이스 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c8)는 상기 차동 코드화된 동화상 시퀀스 신호에 VBV_지연을 첨부하고 상기 제1 코드화된 동화상 시퀀스 신호로부터의 VBV 버퍼 용량을 지시하는 상기 VBV_지연 정보를 획득하기 위한 상기 컴퓨터 판독가능 프로그램 코드(c9)를 갖는다. 것을 특징으로 하는 .
상기 컴퓨터 프로그램 제품에서, 가변 길이 코드가 각각의 테이블에 따라 각각의 차동 비제로 계수 정보와 상기 각각의 차동 제로 계수 정보에 할당된다. 상기 컴퓨터 판독가능 프로그램 코드(c)는: (c10) 상기 제1 양자화 파라미터 유도 상수에 응답하여 상기 테이블을 스위칭하기 위한 컴퓨터 판독가능 프로그램 코드; 및 (c11) 상기 컴퓨터 판독가능 프로그램 코드(c10)에 의해 스위칭된 상기 테이블에 따라 상기 차동 제로 계수 정보와 상기 차동 비제로 계수 정보를 가변길이 코드에할당하는 컴퓨터 판독가능 프로그램 코드를 더 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 예측 에러에 할당된 가변길이 코드를 계산하기 위한 컴퓨터 판독가능 프로그램 코드를 갖는다.
상기 컴퓨터 프로그램 제품에서, 컴퓨터 판독가능 프로그램 코드(c)는: (c12) 상기 실행을 발생빈도를 고려하여 실행 테이블에 따라 가변길이 코드에 할당하기 위한 컴퓨터 판독가능 프로그램 코드; 및 (c13) 상기 레벨을 발생빈도를 고려하여 레벨 테이블에 따라 가변길이 코드에 할당하기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함한다.
상기 컴퓨터 프로그램 제품에서, 각각의 상기 마크로블록은 휘도 블록과 색-차이 블록으로 이루어 진 상기 블록들을 포함하고, 상기 차동 CBP 값 스트링은 차동 휘도 CBP 값과 차동 색-차이 CBP 값 스트링으로 이루어지고, 상기 차동 휘도 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 휘도 블록에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 휘도 블록과 인코딩되지 않은 휘도 블록의 위치를 지시하고, 상기 차동 색-차이 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 색-차이 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 색-차이 블록과 인코딩되지 않은 색-차이 블록의 위치를 지시하고, 각각이 상기 차동 휘도 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 휘도 테이블과, 상기 차동 색-차이 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 색-차이 테이블을 더 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(c4)는: 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록내의 불필요한 색-차이 블록의 수와 상기 불필요한 휘도 블록의 수를 카운팅하는 컴퓨터 판독가능 프로그램 코드(c41); 휘도 가변길이 코드 테이블에 따라 상기 휘도 CBP 값 스트링을 상기 가변길이 코드에 할당하는 컴퓨터 판독가능 프로그램 코드(c42); 및 색-차이 가변길이 코드 테이블에 따라 상기 색-차이 CBP 값 스트링을 상기 가변길이 코드에 할당하는 컴퓨터 판독가능 프로그램 코드(c43)를 더 포함하고, 이렇게하여, 컴퓨터 판독가능 프로그램 코드(c42)는 컴퓨터 판독가능 프로그램 코드(c41)에서 카운팅된 불필요한 차동 휘도 블록의 수에 응답하여 휘도 가변길이 코드 테이블을 스위칭하는 컴퓨터 판독가능 프로그램 코드를 갖고, 컴퓨터 판독가능 프로그램 코드(c43)는 컴퓨터 판독가능 프로그램 코드(c41)에서 카운팅된 불필요한 차동 색-차이 블록의 수에 응답하여 색-차이 가변길이 코드 테이블을 스위칭하는 컴퓨터 판독가능 프로그램 코드를 더 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(c7)은 상기 마크로블록 양자화 파라미터 복원 정보의 절대값에 따라 상기 마크로블록 양자화 파라미터 복원 정보에 할당된 가변 길이 코드를 계산하기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함한다.
본 발명의 제10 태양에 따라, 차동 코드화된 동화상 시퀀스 신호를 발생시키도록 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위해 그 내부에 구체화된 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 사용가능 저장 매체를 포함하는 컴퓨터 프로그램 제품으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 신호의 결과로서 발생되고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 컴퓨터 프로그램 제품에서: (d) 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 컴퓨터 판독가능 프로그램 코드; (e) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제2 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하는, 상기 컴퓨터 판독가능 프로그램 코드; 및 (f) 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함하고, 이렇게하여 상기 컴퓨터 판독가능 프로그램 코드(f)는 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 갖는다.
본 발명의 제11 태양에 따라, 제1 코드화된 동화상 시퀀스 신호를 발생시키도록 제2 코드화된 동화상 시퀀스 신호와 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위해 그 내부에 구체화된 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 사용가능 저장 매체를 포함하는 컴퓨터 프로그램 제품으로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 컴퓨터 프로그램 제품에서: (g) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 결과로서 발생되고 제2 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 컴퓨터 판독가능 프로그램 코드; (h) 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차동 계수 정보를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조 형태이고, 하나이상의 화상 층의 각각은 상기 스크린중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 슬라이스 층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 블록 층의 각각은 상기 블록중의 하나에 대해 블록 정보를 갖는, 상기 컴퓨터 판독가능 프로그램 코드; 및 (i) 상기 컴퓨터 판독가능 프로그램 코드(g)에 의해 입력된 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호와 상기 컴퓨터 판독가능 프로그램 코드(h)에 의해 입력된 상기 차동 코드화된 신호를 복원하기 위한 컴퓨터 판독가능 프로그램 코드를 포함하고, 이렇게하여, 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보와, 상기 컴퓨터 판독가능 프로그램 코드(h)에 의해 획득된 상기 차동 계수 정보를 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호를 복원하는 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 프로그램 제품이 제공된다.
상기 컴퓨터 프로그램 제품에서, 상기 제2 계수 정보는 비제로 계수로 이루어 진 제2 비제로 계수 정보와 제로 계수로 이루어 진 제2 제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 제로 계수로 변환되어야 할 제로 변환 제1 계수로 이루어 진 제로 변환 제1 계수 정보와 상기 비제로 계수로 변환되어야 할 비제로 변환 제1 계수로 이루어 진 비제로 변환 제1 계수 정보를 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(i)는: (i1) 상기 제2 코드화된 동화상 시퀀스 신호의상기 제2 제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 제로 변환 제1 계수를 복원하기 위한 컴퓨터 판독가능 프로그램 코드; (i2) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 비제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 비제로 변환 제1 계수를 복원하기 위한 컴퓨터 판독가능 프로그램 코드; 및 (i3) 상기 제1 계수 정보를 복원하기 위해 상기 컴퓨터 판독가능 프로그램 코드(i1)에 의해 복원된 상기 제로 변환 제1 계수 정보와 상기 상기 컴퓨터 판독가능 프로그램 코드(i2)에 의해 복원된 상기 비제로 변환 제1 계수 정보를 병합하기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 이루어 진 블록과, 상기 마크로블록 층의 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드 블록 패턴을 포함하고, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록은 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의의 마크로블록 층의 상기 코드화된 블록 패턴간의 차이로 되는 차동 코드화된 블록을 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 코드화된 블록 패턴을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 상기 코드화된 블록 패턴을 복원하기 위한 컴퓨터 판독가능 프로그램 코드(i31)를 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 마크로블록 양자화 파라미터를 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 상기 제1 마크로블록 양자화 파라미터 복원 정보를 복원하기 위한 컴퓨터 판독가능 프로그램 코드(i32)를 갖는다.
상기 컴퓨터 프로그램 제품에서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 슬라이스 양자화 파라미터를 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 복원하기 위한 컴퓨터 판독가능 프로그램 코드(i33)을 포함한다.
상기 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드(i)는상기 차동 코드화된 동화상 시퀀스 신호로부터 VBV 버퍼의 용량을 지시하는 VBV_지연 정보를 획득하여 상기 제1 코드화된 동화상 시퀀스 신호에 상기 VBV_지연 정보를 첨부하기 위한 컴퓨터 판독가능 프로그램 코드(i34)를 포함한다.
본 발명의 제12 태양에 따라, 코드화된 신호를 분리 및 병합하 위해 그 내부에 구체화된 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 사용가능 저장 매체를 포함하는 컴퓨터 프로그램 제품에 있어서, (i) 상기 제1 코드화된 화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 컴퓨터 판독가능 프로그램 코드; 및 (k) 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 입력하기 위한 컴퓨터 판독가능 프로그램 코드를 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(j)는: (j1) 상기 제1 코드화된 동화상 시퀀스 신호를 입력하기 위한 컴퓨터 판독가능 프로그램 코드; (j2) 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 컴퓨터 판독가능 프로그램 코드(j1)을 통하여 입력된 상기 제1 코드화된 동화상 시퀀스 신호를 변환하기 위한 컴퓨터 판독가능 프로그램 코드; (j3) 상기 컴퓨터 판독가능 프로그램 코드(j2)에 의해 발생된 상기 제2 코드화된 동화상 시퀀스 신호 및 상기 컴퓨터 판독가능 프로그램 코드(j1)에 의해 입력된 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 차동 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드; (j4) 상기 컴퓨터 판독가능 프로그램코드(j2)에 의해 발생된 상기 제2 코드화된 동화상 시퀀스 신호를 출력시키기 위한 컴퓨터 판독가능 프로그램 코드; 및 (j5) 상기 컴퓨터 판독가능 프로그램 코드(j3)에 의해 발생된 상기 차동 코드화된 동화상 시퀀스 신호를 출력시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함한다. 상기 컴퓨터 판독가능 프로그램 코드(k)는: (k1) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드; (k2) 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드; (k3) 상기 컴퓨터 판독가능 프로그램 코드(k2)에 의해 발생된 상기 차동 코드화된 동화상 시퀀스 신호 및 상기 컴퓨터 판독가능 프로그램 코드(k1)에 의해 입력된 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드; 및 (k4) 상기 컴퓨터 판독가능 프로그램 코드(k3)에 의해 복원된 상기 제1 코드화된 동화상 시퀀스 신호를 출력시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함한다.
상기 코드화된 신호 분리 장치에서, 상기 시퀀스 층의 각각은 상기 시퀀스층의 시작을 지시하는 시퀀스 헤더를 포함하고, 상기 차동 코드화된 신호 발생 수단은 상기 시퀀스 헤더를 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 시퀀스 층에 첨부하도록 동작하는 시퀀스 헤더 부착 유닛을 포함한다.
상기 코드화된 신호 분리 장치에서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되고, 상기 차동 코드화된 신호 발생 수단은 상기 제1 비트율을 지시하는 제1 비트율 정보를 발생시키고 상기 차동 코드화된 동화상 시퀀스 신호에 상기 제1 비트율 정보를 첨부하도록 동작하는 비트율 정보 첨부 유닛을 포함한다.
상기 코드화된 신호 분리 장치에서, 상기 비트율 정보 첨부 유닛은 400으로 나누어 진 상기 제1 비트율의 값을 기초로하여 상기 제1 비트율 정보를 발생시키고 상기 차동 코드화된 동화상 시퀀스 신호에 상기 제1 비트율 정보를 첨부하도록 동작한다.
상기 코드화된 신호 분리 장치에서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 비트율을 지시하는 상기 제1 비트율 정보를 포함하고, 상기 제1 코드화된 신호 병합 수단은 상기 제1 비트율로 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 비트율 정보를 획득하도록 동작한다.
상기 코드화된 신호 분리 방법에 있어서, 상기 시퀀스 층의 각각은 상기 시퀀스 층의 시작을 지시하는 시퀀스 헤더를 포함하고, 상기 단계(c)는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 시퀀스 층에 상기 시퀀스 헤더를 첨부한다.
상기 코드화된 신호 분리 방법에서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 단계(c)는 상기 제1 비트율을 지시하는 제1 비트율 정보를 발생시키고 상기 제1 비트율 정보를 상기 차동 코드화된 동화상 시퀀스 신호 첨부하는 상기 단계 (c15)를 포함한다.
상기 코드화된 신호 분리 방법에서, 상기 단계 (c15)는 상기 비트율 정보 첨부 유닛은 400으로 나누어 진 상기 제1 비트율의 값을 기초로 하여 상기 제1 비트율 정보를 발생시키고 상기 차동 코드화된 동화상 시퀀스 신호에 상기 제1 비트율 정보를 첨부하도록 동작한다.
상기 코드화된 신호 병합 방법에서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 비트율을 지시하는 상기 제1 비트율 정보를 포함하고, 상기 단계(i)는 상기 제1 비트율로 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 비트율 정보를 획득하는 단계(j4)를 포함한다.
상기 코드화된 컴퓨터 프로그램 제품에서, 상기 시퀀스 층의 각각은 상기 시퀀스 층의 시작을 지시하는 시퀀스 헤더를 포함하고, 상기 컴퓨터 판독가능 프로그램 코드 단계(c)는 상기 시퀀스 헤더를 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 시퀀스 층에 첨부하기 위한 (c14) 컴퓨터 판독가능 프로그램 코드를 포함한다.
상기 코드화된 컴퓨터 프로그램 제품에서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 컴퓨터 판독가능 프로그램 코드 단계(c)는 상기 제1 비트율을 지시하는 상기 제1 비트율 정보를 바시키고 상기 제1 비트율 정보를 상기 차동 코드화된 동화상 시퀀스 신호에 첨부하기 위한 (c15) 컴퓨터 판독가능 프로그램 코드를 포함한다.
상기 코드화된 컴퓨터 프로그램 제품에서, 상기 컴퓨터 판독가능 프로그램 코드 (c15)는 400으로 나누어 진 상기 제1 비트율의 값을 기초로 하여 상기 제1 비트율 정보를 발생시키고 상기 차동 코드화된 동화상 시퀀스 신호에 상기 제1 비트율 정보를 첨부한다.
상기 코드화된 컴퓨터 프로그램 제품에서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 비트율을 지시하는 제1 비트율 정보를 포함하고, 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 제1 비트율로 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 비트율 정보를 획득하기 위한 (i4) 컴퓨터 판독가능 프로그램 코드를 포함한다.
도 1을 참조하면, 본 발명에 따른 비트 스트림 분리 장치(1000)의 바람직한 실시예, 본 발명에 따른 비트 스트림 병합 장치(2000)의 바람직한 실시예, 인코더(600) 및 전송 경로가 도시되어 있다.
인코더(600)는 고품질의 MPEG-2 비트 스트림, 즉 본래의 MPEG-2 비트 스트림을 출력하기 위해 본래의 동화상 시퀀스 정보, 즉 고품질의 동화상 시퀀스 정보를 입력하도록 적용된다. 본 발명에 따른 비트 스트림 분리 장치(1000)는 인코더(600)로부터의 본래의 MPEG-2 비트 스트림을 입력하고, 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림을 발생시키기 위해 본래의 MPEG-2 비트 스트림을 트랜스코딩하고 분리시키도록 적용된다. 차동 비트 스트림은 본래의 MPEG-2 비트 스트림 및 트랜스코딩된 MPEG-2 비트 스트림 사이의 차이이다. 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림은 전송 경로를 통해 사용자에게 전송된다.
사용자는 도 1에 도시된 바와 같이 저품질의 동화상 시퀀스 정보를 재생하기 위해 트랜스코딩된 MPEG-2 비트 스트림을 디코딩하도록, 도시되지 않은 종래 트랜스코더를 동작할 수 있다.
다른 한편, 사용자는 본래의 MPEG-2 비트 스트림, 즉 고품질의 MPEG-2 비트 스트림을 복원하기 위해 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림을 병합하도록 본 발명에 따른 비트 스트림 병합 장치(2000)를 동작할 수 있어서, 본래의, 고품질의 동화상 시퀀스 정보를 재생하도록 이네이블할 수 있다. 차동 비트 스트림은 트랜스코딩된 MPEG-2 비트 스트림과 동시에 전송될 수 있거나 트랜스코딩된 MPEG-2 비트 스트림이 전송된 후에 전송될 수 있다.
종래에는, 본래의, 고품질의 동화상 시퀀스 정보를 재생하기 위해 전송 경로를 통해 본래의 MPEG-2 비트 스트림을 다시 전송할 필요가 있었다.
이에 반해서, 비트 스트림 분리 장치(1000)는 트랜스코딩된 MPEG-2 비트 스트림에 더하여 차동 비트 스트림으로 분리되어 차동 비트 스트림을 발생시키기 위하여 본래의 MPEG-2 비트 스트림을 트랜스코딩하도록 이네이블한다. 본 발명에 따른 비트 스트림 병합 장치(2000)는 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림으로부터 본래의 고품질 동화상 시퀀스 정보를 재생하도록 이네이블한다.
비트 스트림 병합 장치(2000)는 예를 들어, 이미 수신된 트랜스코딩된 MPEG-2 비트 스트림 및 방금 수신된 차동 비트 스트림으로부터 고품질의 동화상 시퀀스 정보를 재생하는 것을 가능하게 하여 전송 경로를 통해 본래의 MPEG-2 비트 스트림을 다시 전송할 필요를 제거한다. 이것은 본 발명에 따른 비트 스트림 분리 장치(1000) 및 비트 스트림 병합 장치(2000)가 트랜스코딩된 MPEG-2 비트 스트림 및 전송 경로를 효과적으로 이용하는 것을 가능하게 한다는 사실에 이르게 한다.
그러나, 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림의 전체 비트율이 본래의 MPEG-2 비트 스트림의 비트율을 초과한다면, 비트 스트림 분리 장치(1000) 및 비트 스트림 병합 장치(2000)의 효율은 감소된다. 따라서, 본 발명에 따른 비트 스트림 분리 장치(1000) 및 비트 스트림 병합 장치(2000)는 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림의 전체 비트율이 본래의 MPEG-2 비트 스트림의 비트율을 초과하지 못하도록 적용되며, 이것은 나중에 설명될 것이다.
비트 스트림 분리 장치(1000)는 입력 단자(a1)를 통해 본래의 MPEG-2 비트 스트림을 입력하는 도시되지 않은 입력 전송 경로에 연결된 입력 단자(a1), 트랜스코딩된 MPEG-2 비트 스트림을 발생시키기 위해 입력 단자(a1)로부터 본래의 MPEG-2 비트 스트림을 입력하고 입력 단자(a1)를 통해 입력된 본래의 MPEG-2 비트 스트림을 변환시키는 트랜스코딩부(1100), 차동 비트 스트림을 발생시키기 위해 본래의 MPEG-2 비트 스트림 및 트랜스코딩부(1100)로부터의 트랜스코딩된 MPEG-2 비트 스트림을 입력하는 차동 비트 스트림 발생부(1200), 도시되지 않은 출력 전송 경로로 제1 출력 단자(b1)를 통해 트랜스코딩된 MPEG-2 비트 스트림을 출력하는, 트랜스코딩부(1100)에 연결된 제1 출력 단자(b1), 및 도시되지 않은 출력 전송 경로로 제2 출력 단자(b2)를 통해 차동 비트 스트림을 출력하는, 차동 비트 스트림 발생부(1200)에 연결된 제2 출력 단자(b2)를 포함하는 것으로 도 3에 도시되었다.
보다 상세하게는, 비트 스트림 분리 장치(1000)는 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림으로 분리하여 발생시키기 위해 MP@ML("메인 프로파일 메인 레벨", 4:2:0 샘플링을 사용하여 30 fps 에서 576라인으로 720 화소까지의 방송 텔레비전 포맷을 커버하는 MPEG-2 코딩 포맷)으로 규격화된 본래의 MPEG-2 비트 스트림을 입력시키기 위해 적용된다. 차동 비트스트림은 본래 MPEG-2 비트 스트림 및 트랜스코딩된 MPEG-2 비트 스트림 사이의 차이이다.
MPEG-2 비트 스트림은 계층 구조의 형태를 취한다. 이것은 MPEG-2 비트 스트림이 화상 사이즈와 같은 공동 속성 정보를 공유하는 복수의 스크린을 각각 갖는 시퀀스 층를 포함하고, 각 화상 층는 스크린중 하나에 대하여 화소 타입과 같은 공통 화상 정보를 공유하는 복수의 슬라이스를 갖고, 각 슬라이스 층는 슬라이스중 하나에 대하여 복수의 마크로블록을 갖고, 각 마크로블록은 마크로블록중 하나에 대하여 복수의 블록을 가지며, 각 블록 층는 블록중 하나에 대하여 블록 정보를 갖는 것을 의미한다. 시퀀스 층, 화상 층, 슬라이스 층, 마크로블록 층 및 블록 층는 각각 시퀀스 층 데이터 요소, 화상 층 데이터 요소, 슬라이스 층 데이터 요소, 마크로블록 데이터 요소 및 블록 층 데이터 요소를 포함한다. 이것은 시퀀스 층가 시퀀스 헤더 및 화상 층 데이터 요소를 포함하는 시퀀스 층 데이터 요소를 포함하는 것을 의미한다. 화상 층는 화상 헤더 및 화상 데이터 요소를 포함하는 화상 층 데이터 요소를 포함한다. 화상 데이터 요소는 슬라이스 층 데이터 요소를 포함한다. 슬라이스 층 데이터 요소는 슬라이스 헤더 및 MB 층 데이터 요소를 포함한다. MB 층 데이터 요소는 MB 속성 정보 및 블록 층 데이터 요소를 포함한다. 블록 층 데이터 요소는 계수 정보를 포함한다. 계수 정보는 계수의 매트릭스를 포함한다.
아래에, 시퀀스 층, 화상 층 및 슬라이스 층는 전체가 "상위 층"로 불리고, 마크로블록 층, 즉 MB 층는 "중간 층"로서 불리고, 블록 층는 "하위 층"로서 불린다. 더욱이, 상위 층, 중간 층 및 하위 층에 관한 정보는 각각 "상위 층 정보", "중간 층 정보" 및 "하위 층 정보"로 불린다.
본래의 MPEG-2 비트 스트림은 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상 정보로 구성된다. 제1 계수 정보는 제1 계수의 매트릭스를 포함하고, 이것은 나중에 설명될 것이다.
이렇게 트랜스코딩부(1100)에 의해 트랜스코딩된, 상기 트랜스코딩된 MPEG-2 비트 스트림은 제2 계수 정보를 갖는 일련의 제2 화상 정보로 구성된다. 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 이것은 나중에 설명될 것이다.
차동 비트 스트림 발생부(1200)는 본래의 MPEG-2 비트 스트림의 일련의 제1 화상 정보로부터 얻어진 제1 계수 정보 및 트랜스코딩된 MPEG-2 비트 스트림의 일련의 제2 화상 정보로부터 얻어진 제2 계수 정보를 기초로 하여 차동 비트 스트림을 발생시키도록 동작한다.
본래의 MPEG-2 비트 스트림 및 트랜스코딩된 MPEG-2 비트 스트림과 마찬가지로, 차동 비트 스트림 발생부(1200)에 의해 그렇게 발생된 차동 비트 스트림은 시퀀스 층, 화상 층, 슬라이스 층, 마크로블록 층 및 블록 층를 포함하는 계층 구조의 형태를 취한다. MPEG-2 비트 스트림의 구조는 도 2에 도시되었다. 차동 비트 스트림은 시퀀스 층의 시퀀스 헤더로부터 시작한다. 이 시퀀스 헤더에 이어, 화상 층데이터 요소는 시퀀스 층내에 포함된 화상의 수에 대해 계속한다. 이 화상 층 데이터 요소는 화상 헤더 및 화상 데이터 요소를 포함한다. 이 화상 데이터 요소는 복수의 슬라이스 층 데이터 요소를 포함한다. 이 슬라이스 층 데이터 요소는 슬라이스 헤더 및 복수의 MB 층 데이터 요소를 포함한다. 이 MB 층 데이터 요소는 MB 속성 정보 및 블록 층 데이터 요소를 포함한다. 이 블록 층 데이터 요소는 계수 정보를 포함한다. 이 계수 정보는 계수의 매트릭스를 포함한다.
비트 스트림 분리 장치(1000)는 본 발명에 따른 코드화된 신호 분리 장치를 구성한다. 비트 스트림 분리 장치(1000)의 입력 단자(a1)는 본 발명에 따른 입력 수단을 구성한다. 본래의 MPEG-2 비트 스트림, 트랜스코딩된 MPEG-2 비트 스트림, 차동 비트 스트림 및 본래의 동화상 시퀀스 신호는 각각 본 발명에 따른 제1 코드화된 동화상 시퀀스 신호, 제2 코드화된 동화상 시퀀스 신호, 차동 코드화된 동화상 시퀀스 신호 및 본래의 동화상 시퀀스 정보를 구성한다.
트랜스코딩부(1100)는 본 발명에 따른 코드화된 신호 변환 수단을 구성한다.
차동 비트 스트림 발생부(1200)는 본 발명에 따른 차동 코드화된 신호 발생 수단을 구성한다.
본래의 MPEG-2 비트 스트림의 계수 정보는 "제1 계수 정보"로 불리고, 트랜스코딩된 MPEG-2 비트 스트림의 계수 정보는 "제2 계수 정보"로 불리고, 차동 비트 스트림의 계수 정보는 "차동 계수 정보"로 불린다.
시퀀스 헤더, 화상 헤더 및 슬라이스 헤더는 각각 시퀀스 층, 화상 층 및 슬라이스 층의 단위로 출력 MPEG-2 비트 스트림을 동기화시키기 위해 사용된다.
MB 속성 정보는 마크로블록, 즉 MBs의 위치를 지시하기 위해 사용된다. 계수 정보는 양자화 계수에 대한 정보를 포함한다.
MPEG-2 비트 스트림의 계수 정보내에 포함된 계수의 값은 제로 및 비제로를 포함한다. 아래에, 값이 제로인 계수는 "제로 계수"로 불리고, 값이 제로가 아닌 계수는 "비제로 계수"로 불린다. 따라서, 트랜스코딩된 MPEG-2 비트 스트림의 제2 계수 정보는 제로 계수 및 비제로 계수를 포함한다. 제2 계수 정보는 제로 계수로 구성되는 제2 제로 계수 정보 및 비제로 계수로 구성되는 제2 비제로 계수 정보로 분리된다.
본래의 MPEG-2 비트 스트림의 제1 계수 정보내의 계수는 트랜스코딩된 MPEG-2 비트 스트림의 제2 계수 정보내의 제로 계수 또는 비제로 계수로 트랜스코딩부(1100)에 의해 변환된다. 따라서, 트랜스코딩부(1100)에 의해 제로 계수로 변환되는 제1 계수 정보내의 계수는 "제로 변환 제1 계수"로 불리고 트랜스코딩부(1100)에 의해 비제로 계수로 변환되는 제1 계수 정보내의 계수는 "비제로 변환 제1 계수"로 불린다. 제1 계수 정보는 제로 변환 제1 계수로 구성되는 제로 변환 제1 계수 정보 및 비제로 변환 제1 계수로 구성되는 비제로 변환 제1 계수 정보로 분리된다.
도 3에 도시된 바와 같이, 트랜스코딩부(1100)는 디멀티플렉싱 및 디코딩 유닛(1110), 코드 모드 스위칭 유닛(1120), 양자화 제어 유닛(1130), 양자화 계수 변환 유닛(1140), 및 멀티플렉싱 및 인코딩 유닛(1190)을 포함한다.
디멀티플렉싱 및 디코딩 유닛(1110)은 입력 단자(a1)로부터 본래의 MPEG-2비트 스트림을 입력하고, 상위 층 정보, 중간 층 정보 및 하위 층 정보를 복원하기 위해 입력 단자(a1)로부터 입력된 본래의 MPEG-2 비트 스트림을 디멀티플렉싱하고 디코딩하며, 상위 층 정보 및 중간 층 정보를 코드 모드 스위칭 유닛(1120)으로 그리고 하위 층 정보를 양자화 계수 변환 유닛(1140) 및 예상 에러 계산 유닛(1230)으로 출력하도록 적용된다.
코드 모드 스위칭 유닛(1120)은 코드의 타입에 관련하여 코드를 변경되어야 하는지를 결정하기 위해 디멀티플렉싱 및 디코딩 유닛(1110)으로부터 상위 층 정보 및 중간 층 정보내에 포함된 코드를 입력하도록 적용된다. 변경될 코드의 타입은 예를 들어 MB 또는 CBP의 코드이며, 이것들은 나중에 설명될 것이다. 이 코드가 변경될 것으로 결정되면, 코드 모드 스위칭 유닛(1120)은 코드의 타입에 따라 코드를 변경하고 이렇게 변경된 코드를 포함하는 상위 층 정보 및 중간 층 정보를 멀티플렉싱 및 인코딩 유닛(1190) 및 차동 비트 스트림 발생부(1200)에 출력하도록 적용된다. 관련된 코드가 변경되지 않을 것으로 결정되면, 코드 모드 스위칭 유닛(1120)은 상위 층 정보 및 중간 층 정보를 멀티플렉싱 및 인코딩 유닛(1190) 및 차동 비트 스트림 발생부(1200)으로 출력하도록 적용된다.
양자화 제어 유닛(1130)은 비트의 양을 제어하기 위해 각 마크로블록, 즉MB에 관련된 마크로블록 재양자화 파라미터(MQ2)를 예상 에러 계산 유닛(1230) 및 양자화 계수 변환 유닛(1140)으로 출력하도록 적용된다.MQ2는 본래의 동화상 시퀀스 정보의 마크로블록을 복원하기 위해, 트랜스코딩된 MPEG-2 비트 스트림내에 포함된 각 마크로블록을 역양자화하는 마크로블록 역양자화 파라미터는 물론, 트랜스코딩된 MPEG-2 비트 스트림내에 포함된 마크로블록을 발생시키기 위해, 본래의 MPEG-2 비트 스트림으로부터 디코딩된 본래의 동화상 시퀀스 정보내에 포함된 각 마크로블록을 양자화하는 마크로블록 재양자화 파라미터로서 사용된다.
양자화 계수 변환 유닛(1140)은 디멀티플렉싱 및 디코딩 유닛(1110)로부터의QF1MQ1, 그리고 양자화 제어 유닛(1130)으로부터의 재양자화 파라미터(MQ2)를 입력하도록 적용된다.QF1은 제1 계수 정보, 즉 본래의 MPEG-2 비트 스트림으로부터 디코딩된 계수의 매트릭스이고,MQ1은 본래의 동화상 시퀀스 정보내에 포함된 마크로블록을 복원하기 위해, 본래의 MPEG-2 비트 스트림내에 포함된 각 마크로블록을 역양자화하도록 사용된 마크로블록 역양자화 파라미터는 물론, 본래의 MPEG-2 비트 스트림내에 포함된 마크로블록을 발생시키기 위해, 본래의 동화상 시퀀스 정보내에 포함된 각 마크로블록을 양자화하도록 사용된 마크로블록 양자화 파라미터이다. 그다음, 양자화 계수 변환기 유닛(1140)은 제2 계수 정보(QF2)를 발생시키기 위해 양자화 파라미터(MQ1)으로 제1 계수 정보(QF1)을 역양자화하고 재양자화 파라미터(MQ2)로 이렇게 역양자화된 계수 정보를 양자화하도록 적용된다. 양자화 계수 변환기 유닛(1140)은 제2 계수 정보(QF2)를 멀티플렉싱 및 인코딩 유닛(1190)으로, 그리고 제1 계수 정보(QF1) 및 제2 계수 정보(QF2)를 차동 비트 스트림 발생부(1200)으로 출력하도록 적용된다. 제1 계수 정보(QF1) 및 제2 계수 정보(QF2)는 하위 층 정보이다.
멀티플렉싱 및 인코딩 유닛(1190)은 코드 모드 스위칭 유닛(1120)으로부터 상위 층 정보 및 중간 층 정보를 그리고 양자화 계수 변환기 유닛(1140)으로부터하위 층 정보를 입력하고, 출력 단자(b1)로 출력되는 트랜스코딩된 MPEG-2 비트 스트림을 발생시키기 위해 코드 모드 스위칭 유닛(1120)로부터 입력된 상위 층 정보 및 중간 층 정보를 그리고 양자화 계수 변환기 유닛(1140)으로부터 입력된 하위 층 정보를 인코딩하고 멀티플렉싱하도록 적용된다.
도 3에 도시된 바와 같이, 차동 비트 스트림 발생부(1200)는 차동 계수 정보 분리 유닛(1220), 예상 에러 계산 유닛(1230), 차동 계수 정보 지그재그 스캐닝 유닛(1240) 및 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)을 포함한다.
차동 계수 정보 분리 유닛(1220)은 비제로 변환 제1 계수 정보(QF1(QF2≠0)) 및 제2 비제로 계수 정보(QF2≠0)로부터 각각 제로 변환 제1 계수 정보(QF1(QF2=0)) 및 제2 제로 계수 정보(QF2=0)로 분리하기 위해 트랜스코딩부(1100)로부터 제1 계수 정보(QF1) 및 제2 계수 정보(QF2)를 입력시키고, 비제로 변환 제1 계수 정보(QF1(QF2≠0)) 및 제2 비제로 계수 정보(QF2≠0)를 예상 에러 계산 유닛(1230)으로 그리고 제로 변환 제1 계수 정보(QF1(QF2=0))를 차동 계수 정보 지그재그 스캐닝 유닛(1240)으로 출력시키도록 적용된다.
예상 에러 계산 유닛(1230)은 비제로 변환 제1 계수 정보(QF1(QF2≠0) 및 제2 비제로 계수 정보(QF2≠0) 사이의 차동 정보를 끌어내어 예상 에러 계산 유닛(1230)은 차동 비제로 계수 정보를 발생시키기 위해 차동 계수 정보 분리 유닛(1220)으로부터 비제로 변환 제1 계수 정보(QF1(QF2≠0)) 및 제2 비제로 계수 정보(QF2≠0)를, 디멀티플렉싱 및 디코딩 유닛(1110)으로부터 마크로블록 양자화 파라미터(MQ1)를, 그리고 양자화 제어 유닛(1130)으로부터 마크로블록 재양자화 파라미터(MQ2)를 입력시키도록 적용된다.
차동 계수 정보 지그재그 스캐닝 유닛(1240)은 제로 변환 제1 계수 정보(QF1(QF2=0)) 및 제2 제로 계수 정보(QF2=0) 사이에서 차동 정보를 끌어내어 차동 제로 계수 정보를 발생시키기 위해 차동 계수 정보 분리 유닛(1220)으로부터 제로 변환 제1 계수 정보(QF1(QF2=0))를 입력시키도록 적용된다.
보다 상세하게는, 예상 에러 계산 유닛(1230)은 아래에 "ΔQF"로 불리는, 참 비제로 변환 제1 계수 정보(QF1(QF2≠0)) 및, 마크로블록 양자화 파라미터(MQ1)에 대한 마크로블록 재양자화 파라미터(MQ2)의 비, 비제로 변환 제1 계수 정보(QF1(QF2≠0)) 정보의 계수값 및 제2 비제로 계수 정보(QF2≠0)의 계수값을 기초로 하여 추정된 비제로 변환 제1 계수 정보 사이의 예상 에러를 계산하기 위해 차동 계수 정보 분리 유닛(1220)으로부터 비제로 변환 제1 계수 정보(QF1(QF2≠0)) 및 제2 비제로 계수 정보(QF2≠0) 및 트랜스코딩부(1100)로부터 마크로블록 양자화 파라미터(MQ1) 및 마크로블록 재양자화 파라미터(MQ2)를 입력시키고, 하위 층 정보로서 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)으로 이렇게 계산된 예상 에러(ΔQF)를 출력시키도록 적용된다.
여기에서, 이 추정된 비제로 변환 제1 계수 정보는 마크로블록 재양자화 파라미터(MQ2) 및 마크로블록 양자화 파라미터(MQ1), 및 제2 비제로 계수 정보(QF2≠0)를 기초로 하여 추정된 비제로 변환 제1 계수 정보를 의미하는 것으로 의도되었다.
보다 상세하게는, 차동 계수 정보 지그재그 스캐닝 유닛(1240)은 지그재그방식으로 제로 변환 제1 계수 정보(QF1(QF2=0))를 스캐닝하여 차동 제로 계수 정보를 발생시키기 위해 차동 계수 정보 분리 유닛(1220)으로부터 제로 변환 제1 계수 정보(QF1(QF2=0))를 입력시키고, 하위 층 정보로서 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)으로 차동 제로 계수 정보를 출력시키도록 적용된다.
차동 제로 계수 정보는실행레벨의 조합을 포함한다. 실행은 연속 제로값 계수의 수이고,레벨은 즉시 연속 제로값 계수를 따르는 비제로값 계수의 값이다.
따라서 차동 계수 정보 지그재그 스캐닝 유닛(1240)은 제로 변환 제1 계수 정보(QF1(QF2=0))내에서 제로 계수를 제거하도록 적용되어 차동 제로 계수 정보내의 정보의 양을 감소시킨다.
차동 BS 멀티플렉싱 및 인코딩 유닛(1290)은 제2 출력 단자(b2)에 출력되는 차동 비트 스트림을 발생시키기 위해 코드 모드 스위칭 유닛(1120)으로부터 입력된 상위 층 정보 및 중간 층 정보를, 그리고 예상 에러 계산 유닛(1230) 및 차동 계수 정보 지그재그 스캐닝 유닛(1240)으로부터 입력된 하위 층 정보를 인코딩 및 멀티플렉싱하도록 적용된다.
차동 계수 정보 분리 유닛(1220)은 본 발명에 따른 계수 정보 분리 유닛을 구성한다. 예상 에러 계산 유닛(1230)은 본 발명에 따른 비제로 계수 인코딩 유닛을 구성한다. 차동 계수 정보 지그재그 스캐닝 유닛(1240)은 본 발명에 따른 제로 계수 인코딩 유닛을 구성한다.
앞서의 설명에서 이해할 수 있는 것처럼, 이렇게 구성된 비트 스트림 분리장치(1000)는 본래의 MPEG-2 비트 스트림을 입력시키고 트랜스코딩된 MPEG-2 비트 스트림 및 차동 비트 스트림을 출력시키도록 적용된다.
비트 스트림 분리 장치(1000)는 순차적으로 입력된 본래의 MPEG-2 비트 스트림의 코드에 응하여 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림의 코드를 교대로 출력하도록 응용된다. 이것은 비트 스트림 분리 장치(1000)가 코드를 교대로 스위치하도록 응용되어, 코드가 출력 동작 동안에 트랜스코딩된 MPEG-2 비트 스트림으로부터 차동 비트 스트림으로 및 그 역으로 출력되는 것을 의미한다.
출력 동작 동안에 수행되는 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 스위칭하는 동작 과정이 이하에서 상세하게 기술될 것이다.
출력되는 차동 비트 스트림 코드는 시퀀스 헤더, 화상 헤더, 슬라이스 헤더, MB 데이터 성분, 즉 MB 속성 정보, 및 블럭 데이터 성분, 즉 도4에 도시된 계수 정보이다. 시퀀스 헤더, 화상 헤더 및 슬라이스 헤더는 "상부층 정보 코드" 또는 "상부층 코드"로 불려진다. MB 속성 정보와 계수 정보는 "중간층 정보"와 "하부층 정보 코드" 또는 "중간층 코드"와 "하부층 코드"로 각각 불려진다.
상부층 코드에 대하여, 트랜스코딩된 MPEG-2 비트 스트림의 코드는 일대일 관계로 차동 비트 스트림의 코드에 대응하며, 따라서 비트 스트림 분리 장치(1000)가 도4에 도시된 것과 같이 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림의 코드를 하나씩 하나씩 교대로 출력하는 것을 가능하게 한다.
이는 비트 스트림 분리 장치(1000)는 트랜스코딩된 MPEG-2 비트 스트림의 시퀀스 헤더시퀀서_헤더_코드를 출력하고, 이어서 차동 비트 스트림의 시퀀스 헤더시퀀서_헤더_코드를 출력하도록 동작 한다.
유사한 방법으로, 비트 스트림 분리 장치(1000)는 차동 비트 스트림의 화상 헤더화상_시작_코드를 출력하고, 이어서 차동 비트 스트림의 화상 헤더화상_시작_코드를 출력하도록 동작 한다.
비트 스트림 분리 장치(1000)는 트랜스코딩된 MPEG-2 비트 스트림의 슬라이스 헤더 슬라이스_시작_코드를 출력하고, 이어서 차동 비트 스트림의 화상 헤더 슬라이스_시작_코드를 출력하도록 동작 한다.
중간층 및 하부층 코드에 대하여는, 트랜스코딩된 MPEG-2 비트 스트림의 중간층 및 하부층 코드가 출력된 후, 비트 스트림 분리 장치(1000)는 계수 정보가 본래의 MPEG-2 비트 스트림과 대응하는 마크로블록에 대한 트랜스코딩된 MPEG-2 비트 스트림사이에서 변하는지 여부를 판단하며, 이어서 계수 정보가 도4에 도시된 것과 같이 본래의 MPEG-2 비트 스트림과 트랜스코딩된 MPEG-2 비트 스트림사이에서 변한다고 판단될 때만 차동 비트 스트림의 중간층 코드 및 하부층 코드를 출력하도록 동작 한다.
이는 비트 스트림 분리 장치(1000)가 본래의 MPEG-2 비트 스트림과 트랜스코딩된 MPEG-2 비트 스트림사에서 변한다고 판단되는 마크로블록에 대한 계수 정보와 MB 속성 정보에 관한 차동 정보를 발생하여 출력하고, 도4에 도시된 것과 같이 트랜스코딩된 MPEG-2 비트 스트림의 대응 중간층 및 하부층이 뒤따르는 차동 비트 스트림의 중간층 및 하부층 코드를 출력하도록 동작 되는 것을 의미한다.
비트 스트림 병합 장치(2000)는 도5에 도시된 것과 같이, 트랜스코딩된MPEG-2 비트 스트림을 입력하기 위하여 네트워크 및 저장장치(도시안됨)과 같은 전송 경로에 연결된 트랜스코딩된 비트 스트림 입력 터미널(a3), 차동 비트 스트림을 입력하기 위하여 네트워크 및 저장(도시안됨)과 같은 전송 경로에 연결된 차동 비트 스트림 입력 터미널(a4), BS 멀티플렉싱과 디코딩 유닛(2110), 차동 BS 디멀티플렉싱과 디코딩 유닛(2120), 코드 모드 스위칭 유닛(2130), 계수 정보 복원 유닛(2140), 차동 계수 정보 복원 유닛(2150), 가산 유닛(2160), 복원된 계수 정보 스캐닝 유닛(2170), 멀티플렉싱과 인코딩 유닛(2190), 및 전송 경로(도시안됨)에 연결된 출력 터미널(b3)를 포함한다.
BS 멀티플렉싱과 디코딩 유닛(2110)은 트랜스코딩된 비트 스트림 입력 터미널(a3)로부터 디멀티플럭서로 트랜스코딩된 MPEG-2 비트 스트림을 입력하고 상부층 정보, 중간층 정보 및 하부층 정보를 디코딩하고, 코드 모드 스위칭 유닛(2130)으로 멀티플렉싱과 디코딩된 상부층 정보와 중간층 정보 및 계수 정보 복원 유닛(2140)으로 멀티플렉싱과 디코딩된 하부층 정보를 출력하도록 부착된다. 트랜스코딩된 MPEG-2 비트 스트림의 하부층 정보는 계수 정보, 즉실행레벨의 조합을 포함한다.
차동 BS 디멀티플렉싱과 디코딩 유닛(2120)은 차동 비트 스트림 입력 터미널(a4)로부터 디멀티플렉스로 차동 비트 스트림을 입력하고 상부층 정보, 중간층 정보 및 하부층 정보를 디코딩하고, 코드 모드 스위칭 유닛(2130)으로 디멀티플렉싱과 디코딩된 상부층 정보와 중간층 정보 및 계수 정보 복원 유닛(2140)과 차동 계수 정보 복원 유닛(2150)으로 디멀티플렉싱과 디코딩된 후부층 정보를 출력하도록 부착된다.
차동 비트 스트림의 하부층 정보는 계수 정보를 포함한다. 차동 비트 스트림의 계수 정보, 즉 차동 계수 정보는 비제로 계수 정보, 즉 예측 에러△QF, 및 제로 계수 정보, 즉 하기 기술된 것과 같이실행레벨의 조합을 포함한다.
더욱 상세히는, 차동 BS 디멀티플렉싱과 디코딩 유닛(2120)은 예측 에러 인△QF인 차동 비제로 계수 정보를 계수 정보 복원 유닛(2140)에 출력하고 계수 정보실행레벨을 차동 계수 정보 복원 유닛(2150)에 출력하도록 응용된다.
코드 모드 스위칭 유닛(2130)은 본래의 MPEG-2 비트 스트림 정보, 마크로블럭 양자화 파라미터MQ1, 및 마크로 재-양자화 파라미터MQ2의 상부층 정보와 중간층 정보를 복원하기 위하여 BS 디멀티플렉싱 디코딩 유닛(2110) 및 차동 BS 디멀티플렉싱 디코딩 유닛(2120)으로부터 상부층 정보와 중간층 정보를 입력하고, 멀티플렉싱 인코딩 유닛(2190)으로 복원된 본래의 MPEG-2 비트 스트림 정보 및 계수 정보 복원 유닛(2140)으로 복원된 마크로블럭 양자화 파라미터MQ1과 마크로블럭 재-양자화 파라미터MQ2의 상부층 정보와 중간층 정보를 출력하도록 부착된다.
계수 정보 복원 유닛(2140)은 BS 디멀티플렉싱 디코딩 유닛(2110)으로부터 트랜스코딩된 MPEG-2 비트 스트림의 하부층 정보, 즉 실행과 레벨의 조합을, 차동 BS 디멀티플렉싱 디코딩 유닛(2120)으로부터 차동 비트 스트림의 비제로 계수 정보, 즉 예측 에러△QF를, 차동 비제로 계수 정보, 즉 8 대 8 매트릭스 계수를 복원하기 위하여 코드 모드 스위칭 유닛(2130)으로부터 마크로블럭 양자화 파라미터MQ1및 마크로블럭 재양자화 파라미터MQ2를 입력하고, 가산 유닛(2160)으로 복원된 8 대 8 매트릭스 계수를 출력하도록 부착된다.
차동 계수 정보 복원 유닛(2150)은 차동 제로 계수 정보, 즉 8 대 8 매트릭스 계수를 복원하기 위하여 차동 BS 디멀티플렉싱 디코딩 유닛(2120)으로부터 차동 제로 계수 정보, 즉 계수 정보실행레벨을 입력하고 가산 유닛(2160)으로 복원된 8 대 8 매트릭스 계수를 출력하도록 부착된다.
가산 유닛(2160)은 계수 정보 복원 유닛(2140)으로부터 차동 비제로 계수 정보, 즉 8 대 8 매트릭스 계수를 입력하며 차동 계수 정보 복원 유닛(2150)으로부터 차동 제로 계수 정보, 즉 8 대 8 매트릭스 계수를 입력하고, 본래의 MPEG-2 비트 스트림의 8 대 8 제1 계수를 복원하기 위하여 차동 비제로 계수 정보, 즉 8 대 8 매트릭스 계수를 차동 제로 계수 정보, 즉 8 대 8 매트릭스 계수에 가산하고, 본원된 계수 정보 스캐닝 유닛(2170)으로 복원된 본래의 MPEG-2 비트 스트림의 8 대 8 매트릭스 제1 계수를 출력하도록 부착된다.
복원된 계수 정보 스캐닝 유닛(2170)은실행레벨의 일차원 조합, 즉 제1 계수 정보를 복원하기 위하여 지그재그 형태로실행레벨을 스캔하도록 가산 유닛(2160)으로부터 복원된 8 대 8 매트릭스를 입력하고, 제1 계수 정보, 즉 멀티플렉싱 인코딩 유닛(2190)으로 복원된 하부층 정보를 출력하도록 부착된다.
멀티플렉싱 인코딩 유닛(2190)은 코드 모드 스위칭 유닛(2130)으로부터 상부층 정보와 중간층 정보를 입력하며 복원된 계수 정보 스캐닝 유닛(2170)으로부터 하부층 정보를 입력하고, 본래의 MPEG-2 비트 스트림을 복원하기 위하여 상부층 정보, 중간층 정보 및 하부층 정보를 멀티플렉싱하여 인코딩하고, 출력 터미널(b3)로복원된 본래의 MPEG-2 비트 스트림을 출력하도록 부착된다.
따라서 구성된 비트 스트림 병합 장치(2000)는 본래의 MPEG-2 비트 스트림을 복원하기 위하여 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 입력하여 병합하도록 부착된다.
비트 스트림 병합 장치(2000)는 본 발명에 따라 코드 신호 병합 장치를 구성한다. 트랜스코딩된 비트 스트림 입력 터미널(a3)와 차동 비트 스트림 입력 터미널(a4) 각각은 본 발명에 따라 제2 코드화된 신호 입력 수단과 차동 코드화된 신호입력 수단을 구성한다.
BS 디멀티플렉싱 디코딩 유닛(2110), 차동 BS 디멀티플렉싱 디코딩 유닛(2120), 코드 모드 스위칭 유닛(2130), 계수 정보 복원 유닛(2140), 차동 계수 정보 복원 유닛(2150), 가산 유닛(2160), 복원된 계수 정보 스캐닝 유닛(2170), 및 멀티플렉싱 인코딩 유닛(2190)은 집합적으로 본 발명에 따라 제1 코드화된 신호 병합 수단을 구성한다.
계수 정보 복원 유닛(2140)은 본 발명에 따라 비제로 변환 제1 계수 정보 발생 유닛을 구성한다. BS 디멀티플렉싱 디코딩 유닛(2110)으로부터실행레벨의 조합 및 차동 BS 디멀티플렉싱 디코딩 유닛(2120)으로부터 예측 에러△QF각각은 제2 코드화된 동화상 시퀀스 신호의 제2 비제로 계수 정보 및 차동 코드화된 동화상 시퀀스 신호의 차동 계수 정보를 구성한다.
차동 계수 정보 복원 유닛(2150) 및 가산 유닛(2160)은 집합적으로 본 발명에 따라 제로 변환 제1 계수 정보 발생 유닛을 구성한다. BS 디멀티플렉싱 디코딩유닛(2110)으로부터 계수 정보 복원 유닛(2140)을 통하여 수용된실행레벨의 조합 및 차동 BS 디멀티플렉싱 디코딩 유닛(2120)으로부터의 계수 정보실행레벨각각은 제2 코드화된 동화상 시퀀스 신호의 제2 제로 계수 정보 및 차동 코드화된 동화상 시퀀스 신호의 차동 계수 정보를 구성한다.
가산 유닛(2160) 및 복원 계수 정보 스캐닝 유닛(2170)은 집합적으로 본 발명에 따라 제1 계수 정보 병합 유닛을 구성한다.
따라서 구성된 비트 스트림 병합 장치(2000)는 본래의 MPEG-2 비트 스트림을 복원하기 위하여 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 입력할 수 있다.
상기 기재로부터 이해할 수 있는 것과 같이, 구성된 비트 스트림 병합 장치(2000)는 본래의 MPEG-2 비트 스트림을 복원하기 위하여 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 입력하도록 부착된다. 비트 스트림 병합 장치(2000)는 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림의 코드를 교대로 입력하도록 부착된다. 이는 비트 스트림 병합 장치(2000)가 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림의 코드를 교대로 입력하도록 부착되는 것을 의미한다. 이는 비트 스트림 병합 장치(2000)가 입력 동작 동안에 트랜스코딩된 MPEG-2 비트 스트림으로부터 차동 비트 스트림으로 및 그 역으로 입력되게 코드를 교대로 스위치하도록 부착되는 것을 의미한다.
입력 동작 동안에 수행되는 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림의 스위칭 동작 은 이하에서 상세히 기술될 것이다.
시퀀스 헤더, 화상 헤더 및 슬라이스 헤더와 같은 상부층 코드에 대하여, 트랜스코딩된 MPEG-2 비트 스트림의 코드는 일대일 관계로 차동 비트 스트림의 코드에 대응하며, 따라서 비트 스트림 병합 장치(2000)가 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 하나씩 하나씩 교대로 입력하는 것을 가능하게 한다.
MB 속성 정보와 계수 정보와 같은 중간층 코드 및 하부층 코드에 대하여, 비트 스트림 병합 장치(2000)는 MB 속성 정보와 계수 정보가 트랜스코딩된 MPEG-2 비트 스트림의 하나의 마크로블럭에서의 MB 속성 정보와 계수 정보가 판독될 때마다 차동 비트 스트림의 마크로블럭내에서 제공되는지 여부를 판단하도록 동작 된다. 비트 스트림 병합 장치(2000)는 MB 속성 정보와 계수 정보가 차동 비트 스트림의 마크로블럭내에서 제공되는지를 판단하는 마크로블럭내의 트랜스코딩된 MPEG-2 비트 스트림의 대응 MB 속성 정보와 계수 정보가 뒤따르는 차동 비트 스트림의 마크로블럭내에 MB 속성 정보 및 계수 정보를 입력하도록 동작 된다.
게다가, 본 발명에 따라 비트 스트림 분리 장치(1000)의 차동 비트 스트림 발생부(1200)를 비트 스트림 분리 장치(1000)의 트랜스코딩 부(1100)로부터 분리하여 구성할 수 있다.
이 경우에, 차동 비트 스트림 발생부(1200)에 본래의 MPEG-2 비트 스트림 입력 수단 및 트랜스코딩된 MPEG-2 비트 스트림 입력 수단(도시 안됨)을 제공할 수 있다.
본래의 MPEG-2 비트 스트림 입력 수단은 그 자신을 통하여 본래의 MPEG-2 비트 스트림을 입력하도록 동작 될 수 있다. 트랜스코딩된 MPEG-2 비트 스트림 입력수단은 그 자신을 통하여 트랜스코딩된 MPEG-2 비트 스트림을 입력하도록 동작 될 수 있다.
본래의 MPEG-2 비트 스트림 입력 수단은 본 발명에 따라 제1 코드화된 신호 입력 수단을 구성하고, 트랜스코딩된 MPEG-2 비트 스트림 입력 수단은 본 발명에 따라 제2 코드화된 신호 입력 수단을 구성한다.
한편, 본 발명에 따라 비트 스트림 분리 장치(1000) 및 비트 스트림 병합 장치(2000)는 MPEG-2 비트 스트림을 분리 및 병합할 수 있도록 단독 장치에 통합될 수 있다.
본 발명에 따라 비트 스트림 분리 장치(1000) 및 비트 스트림 병합 장치(2000)의 주된 구성 및 기능을 지금까지 설명하였다.
트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 발생하기 위하여 본래의 MPEG-2 비트 스트림를 분리하는 과정 및 본래의 MPEG-2 비트 스트림을 복원하기 위하여 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 병합하는 과정이 상세하게 기술될 것이다.
상술한 것과 같이, 차동 비트 스트림은 시퀀스 층, 화상 층, 슬라이스 층, 마크로블럭 층, 및 블럭 층을 포함하는 계층 구조의 형태이다.
트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 발생하기 위하여 본래의 MPEG-2 비트 스트림을 분리하는 프로세스 및 본래의 MPEG-2 비트 스트림을 복원하기 위하여 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 병합하는 프로세스는 차동 비트 스트림의 구조를 참조하여 이하에서 기술될 것이다.
1.차동 비트 스트림의 상부층 코드
차동 비트 스트림의 상부층 코드는 앞에서 기술한 것과 같이 시퀀스 헤더, 화상 헤더, 및 슬라이스 헤더를 포함한다.
도6(a)에 도시된 것과 같이, 차동 비트 스트림의 시퀀스 헤더는 "시퀀스 헤더 코드(Sequence_Header_Code)"를 포함한다. 시퀀스 헤더 코드는 32 비트 길이의 단일 코드로서 정의되며, 각각의 시퀀스 층마다 비트 스트림을 동기하기 위해 사용된다.
비트 스트림 분리 장치(1000)는 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 동기하기 위하여 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림의 시퀀스 스타트 코드를 하나씩 하나씩 교대로 출력하도록 동작 된다. 비트 스트림 병합 장치(2000)는 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 동기화기 위하여 트랜스코딩된 MPEG-2 비트 스트림과 읽기 전용 차동 비트 스트림의 시퀀스 헤더 코드를 교대로 입력하도록 동작 된다.
도6(a)에 도시된 것과 같이, 차동 비트 스트림의 시퀀스 헤더는 "시퀀스 스타트 코드(Sequence_Start_Code)"와 "본래의 비트율 값(Original_Bit_Rate Value)"을 포함할 수 있다.
시퀀스 스타트 코드는 32비트 길이의 단일 코드로서 정의되며, 각각의 시퀀스 층마다 차동 비트 스트림 및 트랜스코딩된 MPEG-2 비트 스트림을 동기하기 위하여 사용된다. 시퀀스 스타트 코드는 시퀀스 층의 스타트를 감지하기 위하여 MPEG-2 비트 스트림내에서 서치될 수 있다.
본래의 비트율 값은 18 비트 길이 코드로 정의되며 본래의 MPEG-2의 비트율을 400으로 나눈 값을 지시하기 위해 사용된다.
본래의 MPEG-2 비트 스트림 및 트랜스코딩된 MPEG-2 비트 스트림 각각은 본래의 비트율 값 대신에 시퀀스 스타트 코드와 비트율 값을 포함한다. 본래의 MPEG-2 비트 스트림 또는 트랜스코딩된 MPEG-2 비트 스트림의 비트율 값은 본래의 MPEG-2 비트 스트림 또는 트랜스코딩된 MPEG-2 비트 스트림의 비트율 값을 지시한다.
비트 스트림 분리 장치(1000)의 차동 BS 멀티플렉싱 인코딩 유닛(1290)은 시퀀스 헤더, 즉 시퀀스 스타트 코드 또는 시퀀스 스타트 코드를 발생시켜 차동 비트 스트림의 각각의 시퀀스 층에 부착하기 위하여 시퀀스 헤더 부착 유닛(도시 안됨)을 가진다.
게다가, 비트 스트림 분리 장치(1000)의 차동 BS 멀티플렉싱 인코딩 유닛(1290)은 제1 비트율 정보, 즉 400으로 나누어진 비트율 값에 근거하는 본래의 비트율 값을 발생시키고, 제1 비트율 정보를 차동 비트 스트림의 각각의 시퀀스 층에 부착하기 위하여, 비트율 정보 부착 유닛(도시 안됨)을 가진다.
비트 스트림 병합 장치(2000)의 멀티플렉싱 인코딩 유닛(2190)은 제1 비트율 정보, 즉 제1 비트율 정보에 의해 지시되는 비트율에서 본래의 MPEG-2 비트 스트림을 복원하기 위한 차동 비트 스트림의 시퀀스 층으로부터의 본래의 비트율 값을 얻기 위하여 비트율 정보 복원 유닛(도시 안됨)을 가진다.
비트 스트림 분리 장치(1000)는 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 동기화하기 위하여, 트랜스코딩된 MPEG-2 비트 스트림의 시퀀스 스타트 코드 및 비트율 값과 차동 비트 스트림의 시퀀스 스타트 코드 및 본래의 비트율 값을 교대로 출력하도록 동작 된다. 비트 스트림 병합 장치(2000)는 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림을 동기하기 위하여, 트랜스코딩된 MPEG-2 비트 스트림의 시퀀스 스타트 코드 및 비트율 값과 차동 비트 스트림의 시퀀스 스타트 코드 및 본래의 비트율 값을 교대로 입력하도록 동작 된다. 비트 스트림 병합 장치(2000)의 멀티플렉싱 인코딩 유닛(2190)은 본래의 MPEG-2 비트 스트림의 시퀀스 헤더를 정확하게 복원하기 위하여 차동 비트 스트림의 본래의 비트율 값을 읽자마자, 트랜스코딩된 MPEG-2 비트 스트림의 비트율 값을 차동 비트 스트림의 본래의 비트율 값으로 대체하도록 동작 된다.
도6(b)에서 도시된 것과 같이, 차동 비트 스트림의 화상 헤더는 "화상 스타트 코드(Picture_Start_code)", "임시 참조(Temporal_Reference)", "화상 코딩 타입(Picture_Coding_Type)", 및 "VBV 지연(VBV_Delay)"을 포함한다.
화상 시작 코드는 32비트 길이 코드로 정의되며 각각의 화상 층마다 비트 스트림을 동기하기 위하여 사용된다. 이하에서 "TR"로 나타내어지는 임시 참조는 10비트 길이 코드로 정의되며 GOP층내에서 화상 시퀀스를 지시하기 위하여 사용된다. 이하에서 "PCT"로 나타내어지는 화상 코딩 타입은 2비트 길이 코드로 정의되며 화상 타입을 지시하기 위하여 사용된다.
VBV 지연은 16비트 길이 코드로 정의되며 VBV 버퍼의 용량, 즉90kHz 클록 단위의 비디오 버퍼링 검정기를 지시하기 위해 사용된다.
TR과 PCT는 본래의 MPEG-2 비트 스트림과 트랜스코딩된 MPEG-2 비트 스트림사이에서 불변상태로 유지된다. TR과 PCT는 각각의 화상층마다 화상 스타트 코드에 더하여 MPEG-2 비트 스트림을 동기하기 위하여 사용될 수 있다.
비트율이 본래의 MPEG-2 비트 스트림과 트랜스코딩된 MPEG-2 비트 스트림사이에서 변하기 때문에 트랜스코딩된 MPEG-2 비트 스트림의 VBV 지연값은 본래의 MPEG-2 비트 스트림의 VBV 지연값과 다르다. 트랜스코딩된 MPEG-2 비트 스트림의 VBV 지연은 이하에서 "Vbv 지연(Vbv_Delay)"으로 나타내어진다. 본래의 MPEG-2 비트 스트림의 VBV 지연값은 차동 비트 스트림의 VBV 지연내에 기록된다. 차동 비트 스트림의 VBV 지연값은 본래의 MPEG-2 비트 스트림의 VBV 지연값과 같다.
차동 비트 스트림 발생부(1200)의 차동 BS 멀티플렉싱 인코딩 유닛(1290)은 코드 모드 스위칭 유닛(1120)으로부터 본래의 MPEG-2 비트 스트림의 TR, PCT, 및VBV_Delay를 얻고, 이어서 화상 스타트 코드, TR, PCT, 및 VBV_Delay를 차동 비트 스트림의 화상층에 부착하기 위하여 화상 헤더 부착 유닛(도시 안됨)으로 구비된다.
이는 차동 BS 멀티플렉싱 인코딩 유닛(1290)가 트랜스코딩부(1100)로부터 VBV 버퍼 용량을 나타내는VBV_Delay를 얻고,VBV_Delay정보를 차동 비트 스트림에 부착하도록 동작 하는 것을 의미하는데, 이는 뒤에서 기술될 것이다.
차동 BS 멀티플렉싱 인코딩 유닛(1290)은 본 발명에 따라VBV_Delay첨부 유닛을 구성한다.
비트 스트림 병합 장치(2000)의 코드 모드 스위칭 유닛(2130)과 멀티플렉싱인코딩 유닛(2190)은 트랜스코딩된 MPEG-2 비트 스트림의 Vbv 지연을 차동 비트 스트림의 VBV 지연으로 대체하기 위하여 차동 비트 스트림으로부터의 VBV 버퍼 용량을 나타내는VBV_Delay를 얻도록 동작 하며, 그 결과 본래의 MPEG-2 비트 스트림의 VBV 지연을 복원하게 된다.
비트 스트림 병합 장치(2000)의 코드 모드 스위칭 유닛(2130)과 멀티플렉싱 인코딩 유닛(2190)은 집합적으로 본 발명에 따라 VBV_Delay 부착 유닛을 구성한다.
도6(c)에 도시된 것과 같이, 차동 비트 스트림의 슬라이스 헤더는 "슬라이스 스타트 코드(Slice_Start_Code)" 및 "슬라이스 MQm 값(Slice_MQm_Value)"를 포함한다.
슬라이스 스타트 코드는 32비트 길이의 단일 코드로 정의되며 각각의 슬라이스층마다 비트 스트림을 동기하기 위하여 사용된다.Slice MQm Value는 슬라이스 양자화 파라미터 복원 코드, 즉 1 내지 31 비트 길이의 슬라이스 양자화 파라미터 복원 정보로서 정의된다.
본 발명에 따라 비트 스트림 분리 장치(1000)와 비트 스트림 병합 장치(2000)는 양자화 파라미터 금지 영역을 설정함으로써 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림의 전체 비트율이 본래의 MPEG-2 비트 스트림의 비트율을 초과하지 못하도록 동작 한다.
양자화 파라미터 금지 영역을 설정함으로써 트랜스코딩된 MPEG-2 비트 스트림과 차동 비트 스트림의 전체 비트율이 본래의 MPEG-2 비트 스트림의 비트율을 초과하지 못하도록 하는 동작 은 이하에서 "양자화 파라미터 금지 영역 설정에 의한제어동작 "으로 불려진다.
역으로 본래의 MPEG-2 비트 스트림을 양자화하기 위해 사용되는 슬라이스 양자화 파라미터는 "SMQ1"으로 나타내어진다. 트랜스코딩된 MPEG-2 비트 스트림을 발생시키기 위해 재-양자화용으로 사용되는 슬라이스 양자화 파라미터는 "SMQ2"로 나타내어진다.
슬라이스 재-양자화 파라미터SMQ2에 관한 양자화 파라미터 금지 영역 설정에 의한 제어 동작 은 상세하게 기술될 것이다.
양자화 파라미터 금지 영역 설정에 의한 제어 동작 은 슬라이스 재-양자화 파라미터SMQ2를 제한함으로써 수행된다. 보다 상세하게는, 트랜스코더는 그 고유의 양자화 특징에 따라 "SMQ2 * "로 지시되는 슬라이스 재-양자화 파라미터를 계산한다. 제어 동작 은 슬라이스 재-양자화 파라미터SMQ2를 발생시키기 위하여 이하에서 기술되는 방식으로SMQ2 * 를 갱신함으로써 수행되며, 그 결과 슬라이스 재-양자화 파라미터를 제한하게 된다.
슬라이스 재-양자화 파라미터SMQ2는 이하에서"sm"으로 나타내어지는 슬라이스 재-양자화 파라미터 유도 상수에 따라SMQ2 * 를 갱신함으로써 계산된다. "sm"은 정수이다. 슬라이스 재-양자화 파라미터 유도 상수 sm은 슬라이스 양자화 파라미터SMQ1을 복원하기 위하여 사용될 수 있다. 슬라이스 재-양자화 파라미터 유도 상수sm은 또한 "슬라이스 양자화 파라미터 유도상수"로 불려지는데, 이는 뒤에서 기술될 것이다.
보다 상세하게는, 비트 스트림 분리 장치(1000)의 트랜스코딩부(1100)는 본래의 동화상 시퀀스 신호를 복원하기 위하여, 본래의 동화상 시퀀스 정보의 슬라이스층내에 포함된 마크로블럭 각각의 양자화를 위해 사용되는 슬라이스 양자화 파라미터 SMQ1에 따라 본래의 MPEG-2 비트 스트림의 슬라이스층내에 포함된 마크로블럭 각각을 역으로 양자화하고, 트랜스코딩된 MPEG-2 비트 스트림을 발생시키기 위하여, 트랜스코딩된 MPEG-2 비트 스트림의 슬라이스층내에 포함된 마크로블럭 각각의 역-양자화를 위해 사용되는 슬라이스층 재-양자화 파라미터SMQ2에 따라 복원된 본래의 동화상 시퀀스 신호의 슬라이스층내에 포함된 마크로블럭 각각을 양자화하도록 동작 한다.
비트 스트림 분리 장치(1000)의 차동 비트 스트림 발생부(1200)는 슬라이스 양자화 파라미터SMQ1를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보Slice MQm Value를 발생시키도록 동작 하는 슬라이스 양자화 파라미터 복원 정보 발생 유닛을 포함한다.
차동 비트 스트림 발생부(1200)의 예측 에러 계산 유닛(1230)과 차동 BS 멀티플렉싱 인코딩 유닛(1290)은 집합적으로 본 발명에 따라 슬라이스 양자화 파라미터 복원 정보 발생 유닛을 구성한다.
차동 비트 스트림 발생부(1200)는 다음의 식(1) 및 (2)에 따라 슬라이스 양자화 파라미터 복원 정보 sm를 발생시키도록 동작 한다.
ㆍ인트라-화상
... 식 (1)
ㆍ인터-화상
...식 (2)
상기 식에서 라운딩 동작 을 의미하도록 의도된다.
다음으로, 슬라이스 재-양자화 파라미터SMQ2는 다음의 식(3) 및 (4)에 의해 슬라이스 양자화 파라미터SMQ1과 슬라이스 양자화 파라미터 유도 상수sm을 사용하여 계산된다.
ㆍ인터라-화상
SMQ2= 2sm×SMQ1 + 1 (sm≠0)
=SMQ1(sm=0) ... 식 (3)
ㆍ인터 화상
SMQ= (sm+ 1) ×SMQ1... 식 (4)
식(1)과 식(2)에서의 분수부분은 드랍(drop)된다. 게다가, 슬라이스 양자화 파라미터 유도 상수 sm 및 계산된 슬라이스 재-양자화 파라미터SMQ2는 정수이다. 이는 슬라이스 재-양자화 파라미터SMQ2가 어떤 값으로 제한되며, 그에 의해 슬라이스 재-양자화 파라미터SMQ2를 위한 금지 영역을 설정하게된다는 사실에 이르게 한다.
비트 스트림 분리 장치(1000)에 의해 수행되는 차동 비트 스트림의 슬라이스헤더를 인코딩하는 과정은 이하에서 기술될 것이다.
비트 스트림 분리 장치(1000)는 식(1) 및 (2)에 따라SMQ1,SMQ2 * 에 근거하여 슬라이스 양자화 파라미터 유도 상수sm을 계산하고, 슬라이스 양자화 파라미터 유도 상수를Slice MQm Value내에 기록하고, 슬라이스 스타트 코드가 뒤따르는Slice MQm Value를 인코딩하여 출력하도록 동작 된다.
따라서 슬라이스 재-양자화 파라미터 유도 상수(sm)는 슬라이스 양자화 파라미터SMQ1을 복원하기 위하여 사용되는 슬라이스 양자화 파라미터 복원 코드Slice MQm Value에 할당된다. 슬라이스 재-양자화 파라미터 유도 상수sm은 슬라이스 재-양자화 파라미터SMQ2로부터 슬라이스 양자화 파라미터SMQ1을 복원하기 위해 사용되며, 따라서 이하에서는 슬라이스 양자화 파라미터 유도 상수로 불려진다.
이는 비트 스트림 분리 장치(1000)의 차동 비트 스트림 발생부(1200)가 슬라이스 재-양자화 파라미터 SMQ2로부터 슬라이스 양자화 파라미터 SMQ1을 복원하기 위하여 사용되는 슬라이스 양자화 파라미터 유도 상수sm에 근거하여, 슬라이스 양자화 파라미터 복원 정보Slice MQm Value를 발생시키도록 동작 하는 것을 의미한다.
슬라이스 양자화 파라미터 유도 상수 sm는 또한 인코딩 동작 동안에 각각의 슬라이스층내에서 마크로블럭 각각의 마크로블럭 양자화 파라미터를 갱신하기 위해 사용되는m_prev의 초기값으로 사용될 것이며, 이는 뒤에서 기술될 것이다.
비트 스트림 병합 장치(2000)에 의해 수행되는 차동 비트 스트림의 슬라이스헤더를 디코딩하는 과정은 이하에서 기술될 것이다.
비트 스트림 병합 장치(2000)의 코드 모드 스위칭 유닛(2130), 계수 정보 복원 유닛(2140), 차동 계수 정보 복원 유닛(2150), 가산 유닛(2160), 및 복원된 계수 정보 스캐닝 유닛(2170)은 집합적으로 슬라이스 마크로블럭 양자화 파라미터 복원 정보 복원 섹션(도시 안됨)을 구성한다.
슬라이스 마크로블럭 양자화 파라미터 복원 정보 복원 섹션은슬라이스 양자화 파라미터 복원 정보, 제1 마크로블럭 양자화 파라미터 복원 정보, 슬라이스 양자화 파라미터(SMQ1)를 복원하기 위한 차동 비트 스트림으로부터 슬라이스 양자화 파라미터(SMQ1)를 복원하기 위해 사용되는sm을 복원하도록 동작 한다.
비트 스트림 병합 장치(2000)의 코드 모드 스위칭 유닛(2130), 계수 정보 복원 유닛(2140), 차동 계수 정보 복원 유닛(2150), 가산 유닛(2160) 및 복원된 계수 정보 스캐닝 유닛(2170)은 집합적으로 본 발명에 따라 슬라이스 양자화 파라미터 복원 정보 복원부를 구성한다.
비트 스트림 병합 장치(2000)는 슬라이스 양자화 파라미터 유도 상수 sm를 얻기 위하여 슬라이스 스타트 코드가 뒤따르는Slice MQm Value를 디코딩하도록 동작 한다. 비트 스트림 병합 장치(2000)는 또한 트랜스코딩된 MPEG-2 비트 스트림으로부터SMQ2를 얻도록 동작 한다. 그 다음, 비트 스트림 병합 장치(2000)는 다음의 식(5) 및 (6)에 따라 sm 및SMQ2에 근거하여SMQ1을 계산하도록 동작 한다.
ㆍ인터라-화상
SMQ1=(sm≠0)
=SMQ2(sm=0) ... 식 (5)
ㆍ인터-화상
SMQ1=SMQ2/(sm+1) ... 식 (6)
슬라이스 양자화 파라미터 유도 상수sm은 또한 디코딩 동작 동안 각각의 슬라이스층내에서 마크로블럭 각각의 마크로블럭 양자화 파라미터를 갱신하기 위해 사용되는m_prev의 초기값으로 사용될 것이며, 이는 뒤에서 기술될 것이다.
2.차동 비트 스트림의 중간층 코드
MPEG-2 비트 스트림의 마크로블럭층은 마크로블럭의 위치를 나타내는 마크로블럭 어드레스를 포함하는 마크로블럭 속성 정보, 마크로블럭 어드레스 증분,즉 스킵되는 마크로블럭 어드레스의 수를 나타내는MBAI, 및 마크로블럭층내에서 코드화된 블럭과 코드화되지 않은 블럭의 위치를 나타내는 코드화된 블럭 패턴을 포함한다.
마크로블럭 어드레스, 즉 마크로블럭의 MB 어드레스는 수평방향으로 MB 위치 인덱스으로 정의되는데, 이는 "0"으로부터 시작하여 "MB길이-1"까지이다. 여기서, "MB길이"는 한 라인을 위해 할당된 마크로블럭의 수를 나타낸다. 도7은 704[픽셀]×480[라인]의 공간 해상도로서 화상 정보의 MB 어드레스를 도시한다.
도6(d)에 도시된 것과 같이, 차동 비트 스트림의 마크로블록 층은, 스킵(skip)되는 마크로블록 어드레스의 수를 지시하는 마크로블록 어드레스증분(increment), 즉MBAI를 포함하는 마크로블록 속성 정보, 즉 MB 속성 정보, 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 마크로블록 양자화 파라미터 복원 정보, 즉 MB 양자화 파라미터 복원 코드(MQ Δm Value), 본래의 MPEG-2 비트 스트림의 코드화된 블록 패턴과 트랜스코드화된 MPEG-2 비트 스트림 사이의 차동 코드화된 블록 패턴인 차동 CBP 값 스트링(CBP_y, CBP_uv)를 포함한다. 차동 비트 스트림의 마크로블록에 포함된MBAI를 "차동MBAI"라고 부른다. 차동 비트 스트림에 포함된 마크로블록은 "차동 마크로블록"이라 불린다.
비트 스트림 분리장치(1000)의 차동 비트 스트림 발생부분(1200)은, 도4에 도시된 것같이 각각의 마크로블록 어드레스에 대해 본래의 MPEG-2 비트 스트림과 트랜스코드화된 MPEG-2 비트 스트림의 마크로블록 사이의 차이인 차동 비트 스트림의 마크로블록을 발생하기 위해 트랜스코딩 부분(1100)으로부터 본래의 MPEG-2 비트 스트림과 트랜스코드화된 MPEG-2 비트 스트림의 마크로블록을 입력하도록 동작한다. 이것은, 마크로블록 어드레스에 대해 차동 비트 스트림의 차동 마크로블록을 발생하여 각각의 마크로블록 어드레스에 대해 본래의 MPEG-2 비트 스트림과 트랜스코드화된 MPEG-2 비트 스트림 사이의 변하지 않고 남아있는 마크로블록을 제거하기 위해, 차동 비트 스트림 발생부분(1200)이 동작한다는 것을 뜻한다.
차동 비트 스트림 발생부분(1200)의 차동 계수 정보 분리유닛(1220), 예측(prediction) 에러 계산유닛(1230), 차동 계수 정보 지그재그 스캐닝 유닛(1240), 및 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)은 본원발명에 따른 차동 마크로블록 코딩 유닛을 구성한다.
비트 스트림 분리장치(1000)의 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)이MBAI코딩 유닛에 제공되지만 도시되지는 않았다. 차동 비트 스트림의 마크로블록 속성 정보의MBAI를 발생하기 위해MBAI코딩 유닛이 부착된다.MBAI는 차동 비트 스트림 발생부분(1200)에 의해 발생된 차동 비트 스트림의 마크로블록에 대해 차동 비트 스트림 발생부분(1200)에 의해 제거된 마크로블록 어드레스의 수를 지시하고, 차동 비트 스트림의 마크로블록은 각각의 마크로블록 어드레스에 대해 본래의 MPEG-2 비트 스트림의 마크로블록과 트랜스코드화된 MPEG-2 비트 스트림의 마크로블록에 대응한다.
차동 비트 스트림의 마크로블록 어드레스 증분(MBAI)은 상세히 설명된다.
차동 비트 스트림은 본래의 MPEG-2 비트 스트림과 트랜스코드화된 MPEG-2 비트 스트림의 차이를 인코딩함으로써 발생된다. 그 계수 정보가 재-양자화(re-quantization) 동작 이후에도 변하지 않고 남아있는 마크로블록이 제공된다. 또한, 단지 제로 계수를 구성하는 마크로블록은 재-양자화 동작 이후에도 변하지 않고 남아있다. 이들 마크로블록은 어떤 중요한 정보를 포함하지 않으며 따라서 스킵된다. 더 상세하게는, 트랜스코드화된 MPEG-2 비트 스트림의 어떤 마크로블록도 차동 비트 스트림을 위해 인코드되어야 할 중요한 정보를 포함하지 않는다.
따라서 차동 비트 스트림 발생부분(1200)은 마크로블록 어드레스에 대해 그 계수 정보가 재-양자화 동작 이후에 변하는 마크로블록에 대한 차동 비트 스트림의 차동 마크로블록을 발생하도록 동작하게 되고, 각각의 마크로블록 어드레스에 대해 본래의 MPEG-2 비트 스트림과 트랜스코드화된 MPEG-2 비트 스트림 사이에서 변하지않고 남아있는 마크로블록을 제거한다.
이것은, 차동 비트 스트림의 마크로블록은 트랜스코드화된 MPEG-2 비트 스트림의 마크로블록과 일대일 관계로 대응하지 않는다는 것을 의미한다.
차동 비트 스트림의 마크로블록 어드레스 증분(MBAI)은 차동 비트 스트림의 마크로블록의 위치를, 이전에 인코드된 마크로블록의 어드레스 및 관련 마크로블록의 어드레스 사이의 차이로서 지시한다.
비트 스트림 분리장치(1000)에 의해 수행되는 슬라이스 층에서의 마크로블록 어드레스 증분(MBAI)을 계산하고 인코딩하는 절차가 도8의 플로챠트를 참조하여 설명된다. 마크로블록 어드레스 증분(MBAI)의 인코딩 및 디코딩 절차를 "MB 어드레스 제어"라고 한다.
도8에서, 관련 마크로블록의 어드레스를 "MBAddress"라 하고, 이전에 인코드된 마크로블록의 어드레스를 "MBAddress*prev"라 한다.
단계(S102)에서,MBAddress*prev는 -1로 초기화된다. 단계(S102)는, 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 마크로블록이 인코드되는 단계(S103)로 진행된다. 단계(S103)는, 방금 발생된 트랜스코드화된 MPEG-2 비트 스트림의 마크로블록의 양자화 파라미터가 본래의 MPEG-2 비트 스트림의 슬라이스 층의 대응 마크로블록의 양자화 파라미터로부터 변화되었는지를 판단하는 단계(S104)로 진행한다. 만약 양자화 파라미터가 변하지 않았다고 판단하면, 단계(S104)는 단계(S121)로 진행한다. 그렇지 않으면, 단계(S104)는MBAI가 다음과 같이 계산되는 단계(S112)로 진행한다.
MBAI=MBAddress-MBAddress*prev
여기서MBAddress는 방금 판단된 관련 마크로블록의 어드레스이다. 이것은,MBAddress*prev가 초기 루틴에서 -1이므로, 플로챠트의 초기 루틴에서MBAddress에 1을 더함으로써MBAI의 값이 계산된다는 것을 의미한다.
단계(S112)는, 후술될 가변길이 코드 테이블에 따라MBAI가 가변길이 코드로 인코드되는 단계(S113)로 진행한다. 단계(S113)는MBAddress*prevMBAddress를 할당함으로써MBAddress*prev가 갱신되는 단계(S114)로 진행한다. 단계(S114)는 차동 마크로블록의 모든가 인코드되는 단계(S115)로 진행한다. 단계(S115)는, 슬라이스 층이 끝났는지를 판단하는, 즉 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 모든 마크로블록이 처리되었는지를 판단하는 단계(S121)로 진행한다. 만약 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 모든 마크로블록이 아직 처리되지 않았다고 판단하면 단계(S121)는 단계(S103)로 진행하고, 그렇지 않다면 단계(S121)는 단계(END)로 진행한다.
지금까지 설명한 바와 같이, 차동 비트 스트림의 마크로블록은 트랜스코드화된 MPEG-2 비트 스트림의 마크로블록과 일대일 관계로 대응하지 않는다. 이것은, 차동 비트 스트림의 MB 어드레스는 트랜스코드화된 MPEG-2 비트 스트림의 그것과 대응하지 않는다는 의미이다. 이것은, 차동 비트 스트림의MBAI는 트랜스코드화된 MPEG-2 비트 스트림의MBAI와는 독립적이라는 사실로 귀결된다. 차동 비트 스티림의MBAI디코딩 절차, 즉 MB 어드레스 제어 절차에서, 차동 비트 스트림의 마크로블록은 그 후 트랜스코드화된 MPEG-2 비트 스트림의 대응 마크로블록과 매치된다.
비트 스트림 병합장치(2000)에 의해 수행되는 슬라이스 층의MBAI의 디코딩 절차가 도9의 플로챠트를 참조하여 설명된다.
도9의 플로챠트에서, 관련 마크로블록의 어드레스는 "MBAddress"로 불리고, 그 이후에 디코드되는 마크로블록의 어드레스는 "next_MBAddress"라 불린다.
단계(S202)에서, 차동 비트 스트림의 슬라이스 층의 리딩(leading)마크로블록의 차동MBAI가 판독지고 디코드된다. 단계(S202)는, 다음의 식에 따라 방금 디코드된 차동MBAI에 근거하여next_MBAddress가 계산되는 단계(S203)으로 진행한다.
next_MBAddress= -1 +MBAI
도10의 개략도는 트랜스코드화된 MPEG-2 비트 스트림의 MB 어드레스와 차동 비트 스트림의 MB 어드레스 사이의 관계를 설명하기 위해 트랜스코드화된 MPEG-2 비트 스트림과 차동 비트 스트림의 MB 어드레스이 예를 도시한 개략도이다.
도10의 예에서, 트랜스코드화된 MPEG-2 비트 스트림을 "메인(Main)"이라 부르고 차동 비트 스트림을 "서브(Sub)"라 부른다. 차동 비트 스트림(서브)의 슬라이스 층의 제1 마크로블록의 어드레스는 트랜스코드화된 MPEG-2 비트 스트림(메인)의 MB 어드레스(3)에 대응하고, 차동 비트 스트림의 제1 마크로블록의MBAI는 4이다. 이것은next_MBAddress가 단계(S203)에서 다음과 같이 계산된다는 것을 의미한다.
next_MBAddress= -1 + 4 = 3
단계(S211)에서, 트랜스코드화된 MPEG-2 비트 스트림의 하나의 마크로블록이 판독된다. 단계(S211)는, 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층이 끝났는지, 즉 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 모든 마크로블록이 판독되었는지를 판단하는 단계(S214)로 진행한다. 만약 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 모든 마크로블록이 판독되었다고 판단되면 단계(S214)는 단계(END)로 진행하고, 그렇지 않다면, 단계(S214)는 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 관련 마크로블록이 디코드되는 단계(S217)로 진행한다. 단계(S217)은MBAddressnext_MBAddress보다 작은지 판단하는 단계(S218)로 진행한다. 만약MBAddressnext_MBAddress보다 작다고 판다되면 단계(S218)는 단계(S211)로 되돌아온다. 단계(S211)로부터 단계(S217)로의 과정은MBAddressnext_MBAddress보다 작지않게 될 때가지 반복된다. 단계(S218)에서MBAddressnext_MBAddress보다 작지 않다고 판단되면 단계(S218)는 차동 비트 스트림의MBAddress의 마크로블록이 디코드되는 단계(S221)로 진행한다. 단계(S221)는 차동 비트 스트림의 마크로블록(MBAddress)가 판독되는 단계(S222)로 진행한다. 단계(S222)는, 차동 비트 스트림의 슬라이스 층이 끝났는지, 즉 차동 비트 스트림의 슬라이스 층의 모든 마크로블록이 처리되었는지 판단하는 단계(S224)로 진행한다. 만약 차동 비트 스트림의 슬라이스 층의 모든 마크로블록이 처리되었다면 단계(S224)는MBAI의 최대값이MBAI로 할당되는 단계(S231)로 진행한다. 여기서,MBAI의 최대값은, 예를들어, 차동 비트 스트림의 가장큰 MB 어드레스와 가장 작은 MB 어드레스의 차이로서 계산될 수 있다. 그 후, 단계(S231)는 단계(S228)로 진행한다. 만약 단계(S224)에서 차동 비트 스트림의 슬라이스 층의 모든 마크로블록이 아직 처리되지 않았다고 판단되면, 단계(S224)는 차동 비트 스트림의 그다음 차동MBAI가 판독되고 디코드되는 단계(S227)로 진행한다. 단계(S227)는next_MBAddress가 다음과 같이 갱신되는 단계(S228)로 진행된다.
next_MBAddress=MBAddress+MBAI‥‥ 식 (7)
도10의 예에서, 차동 비트 스트림은 MB 어드레스(3)의 제1 마크로블록의 옆에 MB 어드레스(5)의 또다른 마크로블록을 가진다. 이것은, 단계(S227)에서MBAI= 2가 디코드되고 단계(S228)에서next_MBAddress가 다음과 같이 계산되는 것을 의미한다.
next_MBAddress= 3 + 2 = 5
그후, 단계(S228)는 단계(S211)로 되돌아온다. 단계(S211) 내지 단계(S217)는MBAddressnext_MBAddress보다 작지 않게 될 때까지 반복된다.
마크로블록 양자화 파라미터 복원 정보, 즉 차동 비트 스트림의 MB 양자화 파라미터 복원 코드(MQ Δm Value)가 상세히 설명된다. MB 양자화 파라미터 복원 코드(MQ Δm Value)는 "차동 MB 양자화 파라미터 유도 상수"라 불린다.
본래의 MPEG-2 비트 스트림을 역으로 양자화하는데 사용하는 양자화 파라미터는 "MQ1"로 불린다. 트랜스코드화된 MPEG-2 비트 스트림을 발생하기 위해 재-양자화하는데 사용되는 양자화 파라미터는 "MQ2"로 불린다.
양자화 파라미터 금지 영역의 세팅에 의한 제어 동작은, 슬라이스 재-양자화 파라미터(SMQ2)에 대해 양자화 파라미터 영역에 의한 제어 동작에서 설명한 것과 같은 방법으로, 마크로블록 재-양자화 파라미터(MQ2)에 대해 수행된다.
트랜스코더는, 트랜스코더에 고유한 양자화 특성에 따라서 "MQ2*"로 불리는재-양자화 파라미터를 계산한다. 제어 동작은 양자화 파라미터를 제한하기 위해서 재-양자화 파라미터(MQ2)를 발생하기 위해MQ2*를 갱신함으로써 수행된다.
이것은, 재-양자화 파라미터(MQ2)는 이후에 "m"이라 불리는 양자화 파라미터 유도 상수에 의해서MQ2*를 갱신함으로써 계산된다는 것을 의미한다. "m"은 정수이다. MB 양자화 파라미터 복원 코드(MQ Δm Value)는 마크로블록 양자화 파라미터(MQ1)를 복원하기 위해 사용된다. "m"은 또한 "재-양자화 파라미터 유도 상수"라고 불린다.
더욱 상세히, 비트 스트림 분리장치(1000)의 트랜스코딩 부분(1100)은, 본래의 동화상 시퀀스 정보를 복원하기 위해 마크로블록 양자화 파라미터(MQ1)에 따라서 본래의 MPEG-2 비트 스트림에 포함된 각각의 마크로블록을 역으로 양자화하기 위해, 그리고 트랜스코드화된 MPEG-2 비트 스트림을 발생하기 위해 마크로블록 재-양자화 파라미터(MQ2)에 따라서 복원된 본래의 동화상 시퀀스 정보의 각각의 마크로블록을 양자화하기 위해, 본래의 MPEG-2 비트 스트림의 마크로블록을 입력하도록 동작된다.
차동 비트 스트림 발생부분(1200)은, 마크로블록 양자화 파라미터 복원 정보, 즉 마크로블록 양자화 파라미터(MQ1)를 복원하는데 사용되는 MB 양자화 파라미터 복원 코드(MQ Δm Value)를 발생하도록 동작하는 도시되지 않은 마크로블록 양자화 파라미터 복원 정보 발생유닛을 포함한다.
본발명에 따라, 차동 비트 스트림 발생부분(1200)의 예측 에러 계산유닛(1230) 및 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)은 집합적으로 마크로블록 양자화 파라미터 복원 정보 발생부분을 구성한다.
차동 비트 스트림 발생부분(1200)은, 마크로블록 재-양자화 파라미터(MQ2)로부터 마크로블록 양자화 파라미터(MQ1)를 복원하는데 사용되는 마크로블록 양자화 파라미터 유도 상수(m)에 기초하여, 마크로블록 양자화 파라미터 복원 정보(MQ Δm Value)를 발생하도록 동작한다.
차동 비트 스트림 발생부분(1200)은 다음의 식(8) 및 식(9)에 따라 m을 계산하도록 동작한다.
·인트라-화상
‥‥ 식(8)
·인터-화상
‥‥ 식(9)
상기 식은 라운딩 연산(rounding operation)을 의미하기 위한 것이다.
그후, 차동 비트 스트림 발생부분(1200)은 양자화 파라미터(MQ1)를 사용하여 재-양자화 파라미터(MQ2)를 계산하고 다음의 식(10) 및 식(11)에 의해 재-양자화 파라미터 유도 상수(m)를 계산한다.
·인트라-화상
MQ2=2m×MQ1+ 1 (sm≠0)
=MQ1(sm= 0) ‥‥ 식(10)
·인터-화상
MQ2= (m+1) ×MQ1‥‥ 식(11)
식(8) 및 식(9)의의 분수부분은 드롭(drop)된다. 또한, 재-양자화 파라미터 유도 상수(m) 및 계산된 재-양자화 파라미터(MQ2)는 정수이다. 이것은, 재-양자화 파라미터(MQ2)가 어떤 특정값에 제한되고 따라서 재-양자화 파라미터(MQ2)에 대한 금지 영역에 세팅한다는 것에 귀결된다.
비트 스트림 분리장치(1000)의 차동 비트 스트림 발생부분(1200)은 식(8) 및 식(9)에 따라서MQ1, MQ2에 근거하여 MB 양자화 파라미터 유도 상수(m)를 계산하도록 동작하고, 방금 계산된 현재의 MB 양자화 파라미터 유도 상수(m) 및 이전에 계산되었던 이전의 MB 양자화 파라미터 유도 상수, 즉 "m_prev"와의 차이인 차동 MB 양자화 유도 상수(Δm)를 계산하고, 또한 차동 MB 양자화 파라미터 유도 상수(Δm)를 기입하고 따라서 MB 양자화 파라미터 복원 정보, 즉 MB 양자화 파라미터 복원 코드(MQ Δm Value)를 계산한다.
이것은, 비트 스트림 분리장치(1000)의 비트 스트림 발생부분(1200)이, 마크로블록 양자화 파라미터 유도 상수(m) 및 이전에 계산되었던 마크로블록 양자화 파라미터 유도 상수, 즉m_prev와의 차이(Δm)에 근거하여, 마크로블록 양자화 파라미터 복원 정보(MQ Δm Value)를 발생하도록 동작함을 의미한다.
비트 스트림 분리장치(1000)에 의해 수행되는 MB 양자화 파라미터 복원 코드(MQ Δm Value)의 인코딩 절차가 도11을 참조하여 이하에서 설명된다.
도11에서, 슬라이스 헤더 프로세싱의 결과로서 계산된 슬라이스 재-양자화파라미터 유도 상수는 "sm"으로 불리우고, 이전에 인코드된 이전의 MB 양자화 파라미터 유도는 "m_prev"라 한다.
단계(S301)에서,m_prevsm으로 초기화된다. 단계(S301)는, 본래의 MPEG-2 비트 스트림의 관련 슬라이스 층의 마크로블록으로부터 MB 양자화 파라미터(MQ1)가 수신되고 디멀티플렉싱 및 디코딩 유닛(1110)에 의해 디코드되는 단계(S312)로 진행된다. 단계(S312)는 MB 양자화 파라미터 유도 상수(m)가 얻어지는 단계(S313)로 진행된다. 단계(S313)는 차동 MB 양자화 파라미터 유도 상수(Δm)가 다음의 식에 의해 계산되는 단계(S314)로 진행된다.
Δm = m - m_prev
단계(S314)는, 후술될Δm특정(specific) 코드 테이블에 따라서 Δm이 가변길이 코드로 인코드되는 단계(S315)로 진행된다. 단계(S315)는, 현재의 m을m-prev에 할당함으로써m_prev가 갱신되는 단계(S316)로 진행한다.
단계(S316)는, 슬라이스 층이 끝났는지 판단하는, 즉 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 모든 마크로블록이 처리되었는지를 판단하는 단계(S317)로 진행한다. 만약 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 모든 마크로블록이 단계(S317)에서 처리되었다고 판단되면 단계(S317)는 단계(END)로 진행하고, 그렇지 않다면, 단계(S312)로 되돌아온다. S312 내지 S316의 단계는 트랜스코드화된 MPEG-2 비트 스트림의 슬라이스 층의 모든 마크로블록이 처리될 때까지 반복된다.
더 상세히, 차동 MB 양자화 유도 상수(Δm)를 가변길이 코드로 인코딩하는두가지 방법이 제공된다.
차동 MB 양자화 유도 상수(Δm)는 마크로블록 양자화 파라미터를 복원하는데 사용될 수 있고, 따라서 마크로블록 양자화 파라미터 복원 정보이다.
마크로블록 양자화 파라미터 복원 정보, 즉Δm를 가변길이 코드로 인코딩하는 제1 방법은 발생확률, 즉 발생의 빈도수에 근거하여 생성된 코드 테이블에 따라서 수행하는 것이다.
마크로블록 양자화 파라미터 복원 정보, 즉Δm를 가변길이 코드로 인코딩하는 제2 방법은 마크로블록 양자화 파라미터 복원 정보, 즉Δm에 할당될 가변길이 코드를 방정식에 따라 계산함으로써 수행되는 것이다.
마크로블록 양자화 파라미터 복원 정보(Δm)를 가변길이 코드로 인코딩하는 제2 방법은 이하에서 설명된다.
차동 비트 스트림 발생부분(1200)의 마크로블록 양자화 파라미터 복원 정보발생유닛은 마크로블록 양자화 파라미터 복원 정보(Δm)를 가변길이 코드로 인코딩하도록 동작된다.
차동 MB 양자화 파라미터 유도 상수, 즉 마크로블록 양자화 파라미터 복원 정보(Δm)를 가변길이 코드로 인코드하는데 사용되는 코드 테이블이 도12에 도시되어 있다. 가변길이 코드는 이후에 "코드워드"로 언급된다.Δm에 할당될 코드워드는 -30 내지 30으로 한정된다. 코드워드의 마지막 코드, 즉 "s"는Δm가 양인지 음인지 지시하는 "부호비트"로서 언급된다. 이것은, 만일Δm이 양수이면 0이 "s"에 할당되고 만일Δm이 음수이면 1이 "s"에 할당됨을 의미한다. 코드 테이블에 따라Δm에 할당되고 따라서 구성되는 가변길이 코드는, 연속되는 1의 개수에 의해Δm의 절대값, 즉 |Δm|와, "s"의 부호에 의해Δm의 부호를 지시하는 것이 가능하게 한다. 부호비트는 또한 워드코드의 끝을 지시한다.
코드워드의 길이, 즉 "코드길이" 및 코드워드의 값, 즉 "코드워드"는 다음 식에 따라 계산될 수 있다.
코드길이 = 1 (Δm= 0)
= |Δm|+2 (Δm≠0)
코드워드 = 2(|Δm|+2)-22+1 (Δm< 0)
= 0 (Δm= 0)
= 2(|Δm|+2)-22(Δm> 0)
상기 식에서, 차동 MB 양자화 유도 상수에 할당될 가변길이 코드, 마크로블록 양자화 파라미터 복원 정보(Δm)는 임의의 코드 테이블을 사용하는 대신 방정식에 따라서 계산될 수 있음을 알 수 있다.
본발명에 의한 차동 비트 스트림 발생부분(1200)의 마크로블록 양자화 파라미터 복원 정보 발생유닛은, 마크로블록 양자화 파라미터 복원 정보(Δm)를 가변길이 코드에 인코드하기 위해, 마크로블록 양자화 파라미터 복원 정보(Δm)에 따라 마크로블록 양자화 파아미터 복원 정보(Δm)에 할당될 가변길이 코드를 계산할 수 있다.
비트 스트림 병합장치(2000)에 의해 수행되는 MB 양자화 파라미터 복원코드(MQ Δm Value)의 처리가 도13의 플로챠트를 참조하여 이하에서 설명된다.
비트 스트림 병합장치(2000)의 코드 모드 스위칭 유닛(2130), 계수 정보 복원 유닛(2140), 차동 계수 정보 복원 유닛(2150), 가산 유닛(2160), 및 복원된 계수 정보 스캐닝 유닛(2170)은, 도시되지 않은 마크로블록 양자화 파라미터 복원 정보 복원유닛을 집합적으로 구성한다.
마크로블록 양자화 파라미터 복원 정보 복원유닛은, 마크로블록 양자화 파라미터(MQ1)을 복원하기 위해 차동 비트 스트림으로부터 마크로블록 양자화 파라미터(MQ1)을 복원하는데 사용되는 마크로블록 양자화 파라미터 복원 정보(m, Δm)를 복원하도록 동작된다.
비트 스트림 병합장치(2000)의 코드 모드 스위칭 유닛(2130), 계수 정보 복원 유닛(2140), 차동 계수 정보 복원 유닛(2150), 가산 유닛(2160), 및 복원된 계수 정보 스캐닝 유닛(2170)은, 본발명에 의한 마크로블록 양자화 파라미터 복원 정보 복원섹션을 집합적으로 구성한다.
도13에서, 슬라이스 헤더 프로세싱의 결과로서 계산된 슬라이스 재-양자화 파라미터 유도 상수는 "sm"으로 언급되고, 이전에 디코드된 이전 MB 양자화 파라미터 유도는 "m_prev"로 언급된다.
단계(S401)에서,m_prevsm으로 초기화된다. 단계(S401)는, 차동 비트 스트림의 관련 슬라이스 층의 하나의 마크로블록이 판독되는 단계(S411)로 진행한다. 단계(S411)는 차동 MB 양자화 유도 상수(Δm)가 차동 비트 스트림으로부터 디코드되는 단계(S412)로 진행한다. 단계(S412)는, MB 양자화 파라미터 유도 상수(m)가마크로블록에 대해 다음 식에 따라 계산되는 단계(S413)로 진행한다.
m = Δm + m_prev
단계(S413)는MQ2가 트랜스코드화된 MPEG-2 비트 스트림으로부터 수신되는 단계(S414)로 진행한다. 단계(S414)는MQ1이 다음 식에 따라 계산되는 단계(S415)로 진행한다.
인트라-화상
(m≠0)
=MQ2(m= 0) .....식(12)
인터-화상
MQ1=MQ2(m + 1) ....식(13)
단계(S415)는 현재의mm_prev에 할당함으로써m_prev가 갱신되는 단계(S416)으로 진행한다. 단계(S416)는, 슬라이스 층이 끝나는지 판단하는, 즉 차동 비트 스트림의 슬라이스 층의 모든 마크로블록이 처리되었는지 판단하는 단계(S417)로 진행한다. 만약 차동 비트 스트림의 슬라이스 층의 모든 마크로블록이 처리되었다고 판단되면 단계(S417)는 단계(END)로 진행하고, 그렇지 않다면 단계(S417)는 단계(S411)로 되돌아온다. S411 내지 S416의 단계는 차동 비트 스트림의 슬라이스 층의 모든 마크로블록이 처리될 때까지 반복된다.
도6(d)에 도시된 바와 같이, 차동 비트 스트림의 마크로블록 층은, 본래의 MPEG-2 비트 스트림과 트랜스코드화된 MPEG-2 비트 스트림의 코드화된 블록 패턴사이의 차동 코드화된 블록 패턴인 차동 CBP 값 스트링(CBP_y, CBP_uv)를 포함한다. 차동 비트 스트림 발생부분(1200)의 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)은 도시되지 않은 차동 코드화된 블록 패턴 발생부분에 제공되고, 본래의 MPEG-2 비트 스트림의 코드화된 블록 패턴과 트랜스코드화된 MPEG-2 비트 스트림의 코드화된 블록 패턴 사이의 차동 코드화된 블록 패턴을 발생하도록 동작한다. 차동 코드화된 블록 패턴 발생유닛은 본발명에 의한 코드화된 블록 패턴 발생유닛을 구성한다.
마크로블록 층은, 인코드된 블록과 인코드되지 않은 블록으로 구성된 블록, 마크로블록 층내에 각각의 인코드된 블록 및 인코드되지 않은 블록의 위치를 지시하는 코드화된 블록 패턴을 포함한다.
차동 CBP 값 스트링(CBP_y,CBP_uv)의 각각은, 트랜스코드화된 MPEG-2 비트 스트림의 마크로블록 층의 인코드되지 않은 블록에 대해, 본래의 MPEG-2 비트 스트림ㅁ의 마크로블록 층내의 인코드된 블록 및 인코드되지 않은 블록의 위치를 지시한다.
차동 CBP 값 스트링(CBP_y,CBP_uv)은 후술된다.
본래의 MPEG-2 비트 스트림, 트랜스코드화된 MPEG-2 비트 스트림, 및 차동 비트 스트림의 차동 CBP 값 스트링의 코드화된 블록 패턴이 도14에 도시되어 있다. 코드화된 블록 패턴은 "CBP"로서 언급된다. CBP=1은 인코드된 블록을 지시하고 CBP=0은 인코드되지 않은 블록을 지시한다. 마크로블록 층은 인코드된 블록과 인코드되지 않은 블록으로 구성된 6개의 블록을 포함한다. 코드화된 블록 패턴은, 마크로블록 내에서 인코드된 블록 및 인코드되지 않은 블록의 위치를 지시하는 값 스트링이다. 본래의 MPEG-2 비트 스트림과 트랜스코드화된 MPEG-2 비트 스트림의 코드화된 블록 패턴은 "CBPin" 및 "CBPout"으로 각각 언급된다. 본래의 MPEG-2 비트 스트림 및 트랜스코드화된 MPEG-2 비트 스트림의 코드화된 블록 패턴 사이의 차이는 "CBP*"로서 언급된다. 마크로블록 층의 블록은 네개의 휘도블록과 두개의 색-차이 블록으로 구성된다. 차동 CBP 값 스트링은 차동 휘도 CBP 값 스트링(CBP_y) 및 차동 색-차이 CBP 값 스트링(CBP_uv)로 구성된다.
본래의 MPEG-2 비트 스트림과 트랜스코딩된 MPEG-2 비트 스트림의 6 블록은 [p1]으로 인덱스된다. 차동 비트 스트림의 6 블록은 [p2] 및 [p3]로 인덱스된다. p1, p2 및 p3는 "블록 인덱스"로 불려진다.
각각의 p1은 0, 1, 2, 3, 4, 5중의 어떤 정수이다. p1에 대하여, 0 내지 3의 정수는 4휘도 블록을 지시하며,4 및 5의 정수는 2 색-차이 블록을 지시한다.
각각의 p2는 0, 1, 2 및 3중의 어떤 정수이다. 각각의 p3은 0과 1중의 어떤 정수이다. p2에 대하여, 0, 1, 2 및 3의 정수는 4 휘도 블록을 지시하며, p3에 대하여, 0과 1의 정수는 2 색-차이 블록을 지시한다. 이는 [p2] 및 [p3] 각각이 휘도 블록의 위치 및 색-차이 블록을 지시하는 것을 의미한다. 보다 상세하게는, 차동 CBP 값 스트링은CBP_y[0],CBP_y[1],CBP_y[2],CBP_y[3]을 포함하는CBP_y[p2] 및 인코딩된 색-차이 블록과 인코딩되지 않은 색-차이 블록을 각각 지시하는CBP_uv[0]과CBP_uv[1]을 포함하는CBP_uv[p3]으로 구성될 수 있다.
본래의 MPEG-2 비트 스트림의 마크로블록층의 인코딩된 블록은 트랜스코딩작동후 트랜스코딩된 MPEG-2 비트 스트림의 대응하는 마크로블록 층내에서 인코딩된 블록 또는 인코딩되지 않은 블록으로 변환되는 반면, 본래의 MPEG-2 비트 스트림의 마크로블록 층의 인코딩되지 않은 블록은 트랜스코딩 작동후 트랜스코딩된 MPEG-2 비트 스트림의 대응하는 마크로블록 층내에서 인코딩되지 않은 블록으로 변환되어진다. 이것은 트랜스코딩된 MPEG-2 비트 스트림의 마크로블록 층의 인코딩된 블록이 본래의 MPEG-2 비트 스트림의 대응하는 마크로블록 층의 인코딩된 블록에 대응한다는 사실에 이르게 한다.
이것은 트랜스코딩된 MPEG-2 비트 스트림의 마크로블록층의 코드화된 블록 패턴, 즉CBPout[p1]=1이 본래의 MPEG-2 비트 스트림의 관련된 마크로블록층의 코드화된 블록 패턴, 즉CBPin[p1]=1 및 도14에 도시된 것과 같이 코드화된 블록 패턴의 차이, CBP*[p1]=1에 대응한다는 것을 의미한다.
따라서 차동 비트 스트림 발생부(1200)의 차동 코드화된 블록 패턴 발생 유닛은 트랜스코딩된 MPEG-2 비트 스트림의 인코드화된 블록에 대하여 차동 CBP 값 스트링을 발생시키지 않도록 작동한다. 따라서 도14에서, 트랜스코딩된 MPEG-2 비트 스트림의 코드화된 블록 패턴, 즉CBPout[p1]=1에 대응하는CBP_y[0],CBP_y[3] 및CBP_uv[1]는 발생하지 않는다.
다른 한편, 차동 비트 스트림 발생부(1200)의 차동 코드화된 블록 패턴 발생 유닛은 트랜스코딩된 MPEG-2 비트 스트림의 마크로블록층의 인코딩되지 않은 블록, 즉CBPout[p1]=0에 대하여 본래의 MPEG-2 비트 스트림의 마크로블록층내에서 인코딩된 블록과 인코딩되지 않은 블록의 위치를 각각 지시하는CBP_y[p2]와CBP_uv[p3]와 같은 차동 CBP 값 스트링을 발생시키도록 작동한다. 이는 차동 비트 스트림 발생부(1200)의 차동 코드화된 블록 패턴 발생 유닛이 CBP*를 발생시키고 CBP*를 도14에 도시된 것과 같이 트랜스코딩된 MPEG-2 비트 스트림의 인코딩되지 않은 블록, 즉CBPout[p1]=0에 대하여CBP_y[p2] 및CBP_uv[p3]와 같은 차동 CBP 값 스트링내로 기록하도록 작동한다.
따라서 차동 CBP 값 스트링(CBP_y,CBP_uv)각각은 트랜스코딩된 MPEG-2 비트 스트림의 마크로블록층의 인코딩되지 않은 블록에 대하여 본래의 MPEG-2 비트 스트림의 마크로블록층내에서 인코딩된 블록과 인코딩되지 않은 블록의 위치를 지시한다.
비트 스트림 분리 장치(1000)에 의해 수행되며 차동 CBP 값 스트링을 인코딩하는 과정은 도15를 참조하여 기술될 것이다.
단계(S501)에서, CBP*[p1]이 계산된다. 단계(S501)은 블록 인덱스 p1, p2 및 p3가 0으로 초기화되는 단계(S502)로 진행한다. 단계(S502)는CBPout[p1]이 0과 같은지 아닌지를 판단하는 단계(S511)로 진행한다.CBPout[p1]이 0과 같지 않다고 판단되면, 단계(S511)는 단계(S541)로 진행한다. 그렇지 않다면, 단계(S511)은 p1이 4보다 작은지 아닌지를 판단하는 단계(S512)로 진행한다. p1이 4보다 작지 않다고 판단되면, 단계(S512)는 단계(S531)로 진행한다. 그렇지 않다면, 단계(S512)는 CBP*가CBP_y[p1]으로 할당되는 단계(S521)로 진행한다. 단계(S522)는 p2가 하나씩 증가하는 단계(S522)로 진행한다. 단계(S522)는 p1이 하나씩 증가하는 단계(S541)로 진행한다. 단계(S531)에서, CBP*는CBP_uv[p3]에 할당된다.단계(S531)은 p3가 하나씩 증가하는 단계(S532)로 진행한다. 단계(S532)는 단계(S541)로 진행한다.
단계(S541)는 p1이 6보다 작은지를 판단하는 단계(S542)로 진행한다. p1이 6보다 작지 않다면, 단계(S542)는 단계(S551)로 진행한다. 그렇지 않다면, 단계(S542)는 단계(S511)로 리턴한다. 단계 S511 내지 S541이 p1이 6보다 작지 않게 될 때(6과 같을 때)까지 반복된다.
단계(S542)에서 p1이 6보다 작지 않다고 판단되면, 단계(S542)는CBP_y[]가 인코딩되는 단계(S551)로 진행한다. 이는 차동 CBP 값 스트링CBP_y[]가 가변 길이 코드로 인코딩된다는 것을 의미한다. 단계(S551)은CBP_uv[]가 인코딩되는 단계(S552)로 진행한다. 이는 차동 CBP 값 스트링CBP_uv[]가 가변 길이 코드로 인코딩된다는 것을 의미한다. 그 다음 단계(S552)는 단계(END)로 진행한다.
더 상세하게는, 차동 비트스트림 생성부(1200)의 차동 코드화된 블록 패턴 생성 유닛이, 불필요한 블록 카운팅부, 저장부, 차동 휘도 CBP 인코딩부, 차동 색-차이 CBP 인코딩부에 장착된다.
불필요한 블록 카운팅부는 불필요한 휘도 블록, 즉 이하 "n_y"로 하는 코딩되지 않은 휘도 블록의 수 및 이하 트랜스 코딩된 MPEG-2 비트스트림의 마크로블록의 "n_uv"로 하는 인코딩 되지 않은 색-차이 블록의 수인 불필요한 색-차이 블록의 수를 카운트하는 동작을 한다.
저장부는 차동 휘도 CBP 값 스트링을 가변 길이 코드로 각각 인코딩하기 위해 각각 사용되는 복수의 휘도 테이블 및 차동 색 차이 CBP 값 스트링을 가변 길이코드로 각각 인코딩하기 위해 사용되는 복수의 색-차이 테이블을 저장하는 동작을 한다.
차동 휘도 CBP 인코딩부는 차동 휘도 CBP 인코딩부는 상기 휘도 테이블 중에서 상기 불필요한 블록 카운팅부에 의해 카운트된 상기 불필요한 휘도 블록(n_y)의 수에 응답해서 휘도 테이블을 선택하고, 이와 같이 선택된 휘도 테이블에 따라서 가변 길이 코드로 차동 휘도 CBP 값 스트링을 인코딩하는 동작을 한다.
차동 색-차이 CBP 인코딩부는 상기 불필요한 블록부에 의해 카운트된 상기 불필요한 차동 색-차이블록(n_uv)의 수에 대응해서 상기 색-차이 테이블중에서 하나의 색-차이 테이블을 선택하고, 이렇게 선택된 색-차이 테이블에 따라서 차동 색-차이 CBP 값스트링을 가변 길이 코드로 인코딩하는 동작을 한다.
트랜스코딩부(1200)의 예측에러 계산 유닛(1230), 차 계수 정보 지그재그 스캐닝 유닛(1240) 및 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)은 불필요한 블록 카운팅부, 저장부, 차동 휘도 CBP 인코딩부, 및 차동 색-차이 CBP 인코딩부를 본발명에 따라서 구성한다.
차동 CBP 값 스트링 CBP_y[] 및 CBP_uv[]를 가변 길이 코드로 인코딩하기 위해 사용되는 코드 테이블이 도 16에 도시된다.
차동 CBP 값 스트링을 인코딩하는 과정이 지금까지 설명되어 왔다. 차동 CBP 값 스트링을 디코딩하는 과정이 이제부터 상세하게 설명될 것이다.
차동 CBP 값 스트링을 디코딩하는 원리는 도 17을 참조로 설명될 것이다. 도 17에서, 비트스트림 병합 장치(2000)에 의해 복원된 코드화된 블록 패턴을"CBPrec"라 하기로 한다.
더 상세하게는, 코드 모드 스위칭 유닛(2130), 계수 정보 복원 유닛(2140), 차 계수 정보 복원 유닛(2150), 추가 유닛(2160) 및 복원 계수 정보 스캐닝 유닛(2170)은 차동 비트스트림의 코드화된 블록패턴(CBP_y, CBP_uv)에 기초해서 본래의 MPEG-2비트스트림의 마크롭ㄹ록 층의 코드화된 블록 패턴"CBPrec"을 복원하는 동작을 하는 코드화된 블록 패턴 복원부를 선택적으로 포함한다.
트랜스코딩된 MPEG-2 비트스트림의 인코딩된 블록, 즉 CBPout[p1]=1에 대응해서, 본래의 MPEG-2의 대응하는 블록은 블록으로 인코딩되고, 상기 CBP_y[p2]와 CBP_[p3]와 같은 차동 CBP 값 스트링은 상기 설명된 바와 같이 차동 비트스트림에 제공되지 않는다. 비트스트림 병합 장치(2000)의 코드화된 블록 패턴 복원부는 따라서, 도 17에 도시된 바와 같이, 트랜스코딩된 MPEG-2 비트스트림의 인코딩된 블록, 즉 CBPout[p1]=1에 대응해서, 대응하는 코드화된 블록패턴 CBPrec[p1]에 1을 할당하는 동작을 한다.
트랜스코딩된 MPEG-2 비트스트림의 인코딩되지 않은 블록 즉, CBPout[p1]=0에 대응해서, 비트스트림 병합 장치(2000)는 CBP_y[p2] 및 CBP_uv[p3]와 같은 대응하는 차동 CBP값 스트링을 대응하는 CBPrec[p1]에 할당하는 동작을 한다.
비트스트림 병합장치(2000)의 코드화된 블록패턴 복원부는 본래의 MPEG-2 비트스트림의 코드화된 블록 패턴 즉, CBPin[p1]을 복원하기 위해 CBPrec[p1]을 발생하는 동작을 한다. 이는 비트스트림 병합장치(2000)가 도 17에 도시된 바와 같이 복원된 본래의 MPEG-2 비트스트림의 CBPin[p1]에 CBPrec[p1]을 할당하는 동작을 한다는 것을 의미한다.
비트스트림 병합 장치(2000)중의 코드화된 블록 패턴 복원부에 의해 수행된 하나의 마크로블록에 대해 차동 CBP 값 스트링을 디코딩하는 과정은 도 18을 참조로 설명될 것이다.
도 18의 흐름도에서, 트랜스코딩된 MPEG-2 비트스트림의 마크로블록 층의 코드화된 블록 패턴의 수는 이하 "n_y"로 하는 마크로 블록 층내의 인코딩되지 않은 휘도 블록의 수 및 트랜스코딩된 MPEG-2 비트스트림의 마크로블록 층의 코드화된 블록 패턴의 수를 나타내고, 이하 "n_uv"로 하는 마크로층내의 코드화되지 않은 색-차이블록을 나타낸다. 비트스트림 병합 장치(2000)는 복수의 휘도 코드 테이블 및 색-차이 코드 테이블이 저장된, 도시생략한 테이블 메모리 유닛을 구비하고 있다. 휘도 코드 테이블은 차동 CBP 값 을 가변 길이 코드로 인코딩하기 위해 사용되고, 색-차이 코드 테이블은 색-차이 CBP 값 스트링을 가변 길이 코드로 색-차이 CBP값 스트링에 사용될 수 있다.
단계(S601)에서, n_y, 및 n-uv는, 비트스트림 병합장치(2000)의 테이블 메모리 유닛에 저장된, 복수의 휘도 코드 테이블 및 색-차이 코드 테이블중에서 차동 CBP값 스트링 CBP_y[] 및 CBP_uv[]를 디코딩하기 위해 사용된 하나의 휘도 코드 테이블과 하나의 색-차이 코드 테이블을 판정하기 위해 카운트된다. 단계(S601)는 단계(S604)로 넘어가고, 여기서, 차동 CBP값 스트링 CBP_y[p2]이 휘도 코드 테이블에 따라서 디코딩된다. 단계(S604)는 단계(S608)로 넘어가고, 여기서 차동 CBP 값 스트링 CBP_uv[P3]은 색-차이 코드 테이블에 따라서 디코딩된다. 단계(S608)는단계(S610)에 따라서, 블록 인뎃스(p1, p2, p3)가 0까지 개시된다.
단계(S610)는 단계(S611)로 넘어가서, CBPout[p1]가 제로인지 아닌지를 판정한다. 만약 CBPout[p1]가 제로가 아니라면, 단계(S611)는 단계(S641)로 넘어간다. 만약 CBPout[p1]가 제로와 같다면, 단계(S611)는 단계 (S612)로 넘어가서, p1이 4미만인지 판정한다. 만약 p1이 4 미만이면, 단계(S612)는 단계(S631)로 넘어가서, CBP_uv[p3]이 CBP_rec[p1]에 할당된다. 그렇지 않으면, 단계(S612)는 단계(S621)로 넘어가서, CBP_y[p2]가 CBP_rec[p1]에 할당된다. 단계(S621)는 단계(S622)로 넘어가서, p2가 하나씩 증가된다. 이후에 단계(S622)는 단계(S651)로 넘어간다. 단계(S631)는 단계(S632)로 넘어가서, p3가 하나씩 증가된다. 이후에, 단계(S632)는 단계(S651)로 넘어간다. 만약 CBPout[p1]이 제로와 같지 않다면, 단계(S611)은 단계(S641)로 넘어가서 일이 CBP_rec[p1]에 하나씩 할당된다. 단계(S651)는 단계(S652)로 넘어가서 p1이 6 미만인지 아닌지를 판정한다. 만약 p1이 6 미만인 것으로 판정되면, 단계(S652)는 단계(S611)로 돌아온다. 단계(S611)에서 단계(S651)는 p1이 6이상이 될 때까지 반복된다. 만약 p1이 단계(S622)에서 6이상이면 단계(S652)는 단계(END)로 넘어간다.
하나의 마크로블록에 대해서 차동 CBP 값 스트링을 디코딩하는 과정을 종료할 때, 비트스트림 병합 장치(2000)의 코드화된 블록 복원부는 마크로블록에 대해서 모든 코드화된 블록 패턴 즉 CBPrec[p1]을 생성해서, CBPrec[p1]를 CBPin[p1], 즉 복원된 본래의 MPEG-2의 비트스트림의 코드화된 블록 패턴에 할당함으로써 복원된 본래의 MPEG-2 비트스트림의 코드화된 블록패턴 즉, CBPin[p1]을 복원하는 동작을 한다.
상기 설명으로부터 이해할 수 있는 바와 같이, 마크로블록 어드레스와 같은 차동 비트스트림의 중간 층 코드 즉, MBAI, MB양자화 파라미터 복원코드(MQΔmValue)는 증가하고, 차동 CBP 값 스트링(CBP_y, CBP-uv)는 각각의 마크로블록에 대해서 경시적으로 인코딩되고 디코딩된다.
3. 차동 비트스트림의 하위 층 코드
본래의 MPEG-2비트스트림 및 트랜스코딩된 MPEG-2 비트스트림과 같은 MPEG-2비트스트림의 블록 층는 계수의 8 대 8 매트릭스를 포함하고 있는 계수정보를 포함한다.
도 26은 차동 비트스트림의 상위 층, 중간 층 및 하위 층에 포함된 차동 정보를 설명하는 테이블을 도시하고 있다. 테이블에서 볼 수 있는 바와 같이, 차동 비트스트림에 포함된 정보의 양은 본래의 MPEG-2 비트스트림에 포함된 정보의 양보다 작다. 이는 차동 비트스트림으로부터의 초당전송되는 비트의 양이 본래의 MPEG-2 비트스트림의 비트의 양을 초과하지 않는다는 것을 의미한다.
도 26에 도시된 바와 같이 차동 비트스트림의 블록층는 본래의 MPEG-2 비트스트림과 트랜스코딩된 MPEG-2 비트스트림 사이의 차 계수 정보를 포함한다.
차 계수 정보를 인코딩하는 원리는 도 19를 참조로 하기에 설명된다. 도 19에서, 본래의 MPEG-2 비트스트림의 계수를 포함하고 있는 계수 정보는 "QFin[v][u]"로 하기로 하고, 트랜스코딩된 MPEG-2 비트스트림의 계수를 포함하고 있는 계수정보는 "QFout[v][u]"로 하기로하고, 차동 비트스트림의 차 계수정보는"QFdiff[v][u]"로 하기로 한다.
계수정보는 상기 설명된 바와 같이 (그 값이 제로인)제로 계수 및 (그 값이 제로가 아닌)비제로 계수를 포함한다. 도 19에 도시된 바와 같이, 본래의 MPEG-2 비트스트림의 제로계수는 트랜스코딩된 MPEG-2 비트스트림내의 제로 계수로 변환되고; 본래의 MPEG-2 비트스트림의 비제로계수는 트랜스코딩된 MPEG-2 비트스트림내의 차 계수로 변환된다. 이는 본래의 MPEG-2비트스트림의 비제로 계수의 값이 트랜스코딩된 MPEG-2 비트스트림의 비제로 계수의 차 값으로 변환된다는 것을 의미한다. 이는 트랜스코딩된 MPEG-2 비트스트림의 비제로 계수의 차 값이 본래의 MPEG-2 비트스트림의 비제로 계수에 대응한다는 사실을 유도한다.
본래의 MPEG-2 비트스트림의 비제로 계수 및 제로 계수는 각각 "QFnonzero-in"과 "QFzero-in"이라 하기로 하고, 트랜스코딩된 MPEG-2 비트스트림의 비제로 계수 및 제로 계수는 각각 "QFnonzero-out"과 "QFzero-out"라 하기로 한다.
본래의 MPEG-2 비트스트림의 계수는 MPEG-2 비트스트림의 제로 계수"QFzero-out" 및 트랜스코딩된 MPEG-2 비트스트림의 비제로 계수"QFnonzero-out"를 포함한다. 트랜스코딩된 MPEG-2 비트스트림의 제로계수로 변환될 본래의 MPEG-2 비트스트림의 계수는 이하 "QFin-to-zero"라 하기로 하고, 트랜스코딩된 MPEG-2 비트스트림의 비제로 계수로 변환될 본래의 MPEG-2 비트스트림의 계수는 "QFin-to-nonzero"라 하기로 한다.
비트스트림 분리 장치(1000)는 본래의 MPEG-2 비트스트림의 계수 "QFin-to-nonzero"를 지그재그 방식으로 판독해서 본래의 MPEG-2 비트스트림의 계수와 트랜스코딩된 MPEG-2 비트스트림사이의 차를 계산함으로써 차동 비제로 계수를 발생하는 동작을 한다. 비트스트림 분리 장치(1000)는, 반면에, 본래의 MPEG-2 비트스트림의 계수 "QFin-to-zero"를 지그재그 방식으로 스캔해서 본래의 MPEG-2 비트스트림의 계수를 사용해서 도 19에 도시된 바와 같이 제로 계수 정보를 발생하는 동작을 한다.
본래의 MPEG-2 비트스트림를 트랜스코딩해서 트랜스코딩된 MPEG-2비트스트림을 발생하는 과정은:
a) 본래의 동영상 시퀀스 정보를 복원하기 위해 본래의 MPEG-2 비트스트림를 역양자화는 단계;
b) 본래의 MPEG-2 비트스트림을 발생하기 위해 이렇게 역양자화된 본래의 동영상 시퀀스 정보를 경시적으로 재양자화하는 단계;를 포함한다.
본래의 동영상 정보를 복원하기 위해 본래의 MPEG-2 비트스트림을 역양자화 하는 과정 및 본래의 MPEG-2 비트스트림을 복원하기 위해 이렇게 복원된 본래의 동영상 정보를 경시적으로 재-양자화하는 과정은, 그러나 복원된 동영상 정보를 경시적으로 저장하기 위해 많은 용량의 메모리를 필요로한다.
비트스트림 분리 장치(1000)는 반면에, 본래의 MPEG-2비트스트림을 역 양자화하고 재 양자화하는 대신에 하나로 결합한 단일 역양자화 및 재양자화 과정을 통해서 본래의 MPEG-2비트스트림으로부터 직접 트랜스코딩된 MPEG-2비트스트림을 발생함으로써, 본래의 동영상 시퀀스 정보를 복원하는 과정을 제거하고, 트랜스코딩 과정의 효율과 속도를 높이기 위해, 본래의 MPEG-2 비트스트림을 트랜스코딩하기에적합하다.
이는 비트스트림 분리 장치(1000)가, 본래의 MPEG-2 비트스트림의 계수정보(QF1), 양자화 파라미터(MQ1), 및 재양자화 파라미터(MQ2)에 기초해서 직접적으로 트랜스코딩된 MPEG-2 비트스트림의 계수 정보(QF2)를 발생하고 생성할 수 있다는 것을 의미한다.
비트스트림 분리 장치(1000)는 하기의 식에 따라, 본래의 MPEG-2 비트스트림의 계수정보(QF1), 양자화 파라미터(MQ1), 및 재양자화 파라미터(MQ2)에 기초해서 직접적으로 트랜스코딩된 MPEG-2 비트스트림의 계수 정보(QF2)를 발생하고 생성할 수 있다.
·인트라 화상
QF2=QF1×MQ1/MQ2+sign(QF1)/2
·인터 화상
QF2=(QF1+sign(QF1)×1/2)×MQ1/MQ2
여기서, QF1이 양수일 때, 사인 (QF1)은 "+1"되고, QF1이 음수일 때, 사인 (QF1)은 "-1"된다.
더 상세하게는 비트스트림 분리 장치(1000)의 트랜스코딩부(1100)는 마크로블록 재양자화 파라미터(MQ2)에 대한 마크로블록 양자화 파라미터(MQ1)의 비율에 기초해서 본래의 MPEG-2 비트스트림에 포함된 각각의 마크로블록을 변환해서 트랜스코딩된 MPEG-2비트스트림을 발생하는 동작을 한다.
마크로블록 양자화 파라미터(MQ1)와 마크로블록 재양자화 파라미터(MQ2)와유사하게, 비트스트림 분리 장치(1000)의 트랜스코딩부(1100)는 슬라이스 재양자화 파라미터(SMQ2)에 대한 슬라이스 양자화 파라미터(SMQ1)의 비율에 기초해서 본래의 MPEG-2 비트스트림의 슬라이스 층에 포함된 각각의 마크로블록을 변환시켜서 트랜스코딩된 MPEG-2 비트스트림을 생성하는 동작을 한다.
비트스트림 분리 장치(1000)에 의해 수행된 차동 비트스트림의 블록 층의 계수 정보를 인코딩하는 과정이 상세하게 설명될 것이다.
블록 층의 계수 정보를 인코딩하는 과정은:
a) 차동 제로 계수 정보 및 비제로 계수 정보를 포함하고 있는 차동 계수 정보를 발생하는 단계;
b) 차동 제로 계수 정보를 인코딩하는 단계; 및
c) 차동 비제로 계수정보를 인코딩하는 단계;를 포함한다.
차동 비트스트림의 차동 계수 정보는 "QFdiff[v][u]"로 하기로 한다. 여기서 (u, v)는 "인트라-블록 인덱스"라 하기로 하고, 계수의 위치를 나타내며, (u, v)∈[0, 7]이다.
비트스트림 분리 장치(1000)는 도 19에 도시된 바와 같이, QFdiff[v][u]에 QFin[v][u]를 할당해서 QFzero-out[v][u]로 변환되도록 하고, 이하 "QFnonzero-in[w]"로 하기로 하는, 일차원 값 스트링에 QFin[v][u]를 할당해서 QFzero-out[v][u]로 변환되도록 하고, 이하 "QFnonzero-out[w]"로 하기로 하는, 다른 일차원 값 스트링에 QFnonzero-in[w]를 할당해서 QFzero-out[v][u]로 변환되도록 한다.
더 상세하게는, 비트스트림 분리장치(1000)에 QF메모리 유닛이 제공되고,QFdiff[v][u], QFnonzero-in[w], 및 QFnonzero-rec[w]를 포함하고 있는 QF 메모리 유닛에 메모리부를 생성하는 동작을 하고, 이는 후술된다. 이후에 비트스트림 분리 장치(1000)는 QFdiff[v][u]내의 QFzero-out[v][u]로 변환될 QFin[v][u]를 저장하고, QFnonzero-in[w]내의 QFnonzero-out[w]로 변환될 QFin[v][u]를 저장하고, QFnonzero-out[w]로 변환될 QFnonzero-out[v][u]를 저장하는 동작을 한다.
재 양자화과정동안
와 같은 분수부분은 상기 설명에서 제외되었다. 이는 이하 "real QFnonzero-in[w]"로 하기로 하는 본래의 MPEG-2 비트스트림의 실제 비제로 계수와 트랜스코딩된 MPEG-2 비트스트림의 비제로 계수 즉, QFnonzero-out[w]에 기초해서 계산된 본래의 MPEG-2 비트스트림의 비제로 계수 "estimated QFnonzero-in[w]"사이에 예측 에러가 존재할 것이라는 것을 의미한다. 예측에러는 이하 "△QF[w]"로 하기로 한다. QFnonzero-out[w]에 기초해서 복원된 계수 정보와 예측에러 △QF[w]는 "QFnonzero-rec[w]"라 하기로 한다.
(a) QFin[v][u], QFnonzero-in[w] 및 QFnonzero-out[w]를 포함하고 있는 차동 계수 정보를 생성하는 과정이 도 20의 흐름도를 참조로 설명될 것이다.
단계(S701)에서, QFin[v][u]는 NULL로 초기화된다. 단계(S701)은 단계(S702)로 넘어가서 (v, u)는 (0, 0)으로 초기화된다. 단계(S702)는 단계(S703)으로 넘어가서 w는 제로로 초기화된다. 단계(S703)은 단계(S711)로 넘어가서, QFout[v][u]가제로와 같은지 아닌지 판정한다. 만약 QFout[v][u]가 제로와 같다면, 단계(S711)은 단계(S721)로 넘어가서 QFout[v][u]에 대응하는 QFin[v][u]이 하기 식에 따라서 QFdiff[v][u]가 할당되었는가 판정한다.
QFdiff[v][u]=QFin[v][u] (QFout[v][u]=0) 식(14)
이후에 단계(S721)는 단계(S741)로 넘어간다.
만약 QFout[v][u]가 단계(S711)에서 제로와 같다고 판정되면, 단계(S711)는 단계(S731)로 넘어가서 QFout[v][u]에 대응하는 QFin[v][u]가 QFnonzero-in[w]에 할당된다. 여기서 QFdiff[v][u]는 NULL로 남아있다. NULL은 "비었다" 또는 "정의되지 않았다"는 것을 나타낸다.
단계(S731)는 단계(S732)로 넘어가서 QFout[v][u]가 QFnonzero-out[w]에 할당된다. 단계(S732)는 단계(S733)으로 넘어가서 w가 하나씩 증가된다. 이후에 단계(S733)는 단계(S741)로 넘어간다.
단계(S741)에서, (v, u)가 (7, 7)인지 아닌지를 판정한다. 만약 (v, u)가 (7, 7)이면, 단계(S741)는 단계(END)로 넘어간다. 그렇제 않으면, 단계(S741)는 단계(S742)로 넘어가서 (v, u)가 지그재그 방식으로 다음위치로 가도록 한다. 이는 블록 층내의 계수를 가르키는 인트라블록 인덱스(v, u)가 지그재그 방식으로 이동하는 것을 의미한다. 이후에, 단계(S742)는 단계(S711)로 넘어간다. 단계(S711) 내지 단계(S733) 및 단계(S742)는 (v, u)가 (7, 7)이 될 때까지 반복되고, 이는 블록 층 내의 모든 계수가 처리되었다는 것을 의미한다.
(b) 차동 제로 계수 정보를 인코딩하는 과정이 하기에 설명된다.
상기 설명한 바와 같이, QFdiff[v][u]는 QFout[v][u]에 대응하는 정의된 QFin[v][u]의 값과 정의되지 않은 NULL값을 포함한다. 비트스트림 분리 장치(1000)의 차동 계수 정보 지그재그 스캐닝 유닛(1240)은 정의된 값만을 판독하기 위해 지그재그 방식으로 QFdiff[v][u]를 스캔해서 일차원 값스트링을 발생한다.
차동 계수 정보 지그재그 스캐닝 유닛(1240)은실행레벨의 값을 포함한 차동 제로 계수 정보를 발생하도록 경시적으로 동작하고, 상기 실행은 이렇게 발생된 일차원값 스트링에 기초한다.
비트스트림 분리 장치(1000)는 실행과 레벨의 결합을 인코딩하고, 실행과 레벨의 결합, 및 상기 실행의 각각의 끝에는 EOB 코드가 첨부된다.
실행과 레벨의 결합과 상기 실행을 인코딩하는 세가지 방법이 제공된다.
실행과 레벨의 결합을 인코딩하는 첫번째 방법은 실행과 레벨의 결합의 각각을 하나의 유닛으로 인코딩하는 단계를 통해서 수행된다. 이 경우에ㅡ 실행과 레벨의 결합의 각각은 MPEG-2 표준 코드에 따라서 인코딩될 수 있다. 또한, 실행과 레벨 코드 테이블은 실행과 레벨의 결합의 각각을 가변 길이 코드로 인코딩할 수 있다.
실행과 레벨의 결합을 인코딩하는 두번째 방법은 실행과 레벨을 분리해서 인코딩함으로써, 즉, 우선 실행을 인코딩하고, 그다음에 레벨을 인코딩하는 단계를 통해서 수행하는 것이다. 이경우에, 가변 길이 코드가 실행과 레벨 각각에 대해서 준비되어야 한다.
실행과 레벨의 결합을 인코딩하는 세번째 방법은 우선 실행을 인코딩하고,재 양자화 파라미터 검색 상수(m) 및 레벨의 값에 기초해서 레벨의 값을 인코딩하는 단계를 통해서 수행된다.
더 상세하게는, 차동 비트스트림 발생부(1200)에 도시되지 않은, 저장 유닛, 가변 길이 코드 테이블 선택 유닛, 및 가변 길이 인코딩 유닛이 제공된다. 저장유닛은 복수의 레벨 코드 테이블을 저장하는 동작을 한다. 레벨 코드 테이블은 차동 제로 계수 정보를 인코딩하기 위해, 즉 레벨을 가변 길이 코드로 인코딩하기 위해 사용된다. 가변 길이 코드 테이블 선택 유닛은 재 양자화 파라미터 검색 상수(m)에 대응해서 레벨코드 테이블 중에서 하나의 레벨 코드 테이블을 선택하는 동작을 한다. 가변 길이 인코딩 유닛은 가변 길이 코드 테이블 선택 유닛에 의해 선택된 테이블에 따라서 가변 길이 코드에 차동 제로 계수 정보를 인코딩하는 동작을 한다.
대안적으로, 차동 비트스트림 발생부(1200)는 레벨코드 테이블을 계산할 수 있다. 이는 실행과 레벨의 결합을 인코딩하는 가장 효율적인 방법이다.
실행과 레벨의 결합을 인코딩하는 세번째 방법이 하기에 설명된다.
가변 길이 코드 즉, 실행과 레벨에 대한 코드 워드가 도 21 및 도 22에 도시된다. 인트라 화상에 대한 실행코드 테이블이 도 21(a)에 도시되고, 인터 화상에 대한 실행 코드 테이블이 도 21(b)에 도시된다. 도 21(a)과 도 21(b)에 도시된 실행코드 테이블은 실행 발생 확률, 즉 실행 발생 회수에 기초해서 Huffman 코딩 알고리즘에 따라서 생성된다.
도 21에 도시된 바와 같이, 원-비트 코드 워드는 실행=0에 할당된다. 코드 워드는 재 양자화 파라미터 검색 상수(m)에 기초해서 선택된 레벨에 따라서 레벨에할당된다. 이는 (실행, 레벨)=(0, ±1)에 할당된 가변 길이 코드가 세번째 방법에 따라 "0s" (m=1) 또는 "00s" (m≥2)이라는 것을 의미한다. 코드 위드의 제 1 코드는 실행의 코드 워드에 대해 정해지고, 코드 워드의 나머지 코드는 레벨의 코드워드에 대해서 정해진다.
반면에, (실행, 레벨)=(0, ±1)에 할당된 가변 길이 코드는MPEG-2표준에 따라서 "1s"(제 1 DCT 계수) 또는 "11s"(제 1 DCT 계수 이외의 DCT 계수)로 결정된다.
상기 설명에서도 알 수 있는 바와 같이, 세번째 방법에 따라 (실행, 레벨)=(0, ±1)에 할당된 가변 길이 코드의 코드 길이는 MPEG-2표준에 따라 (실행, 레벨)=(0, ±1)에 할당된 가변 길이 코드의 코드 길이와 동일하다.
그 값이 0과 같은 실행의 발생확률은 50%이상이고, 그 값이 0 또는 1과 같은 실행의 발생확률은 인트라 화상에 대해서 70%이상이다. 또한, 그 값이 0 또는 1과 같은 실행의 발생확률은 인터 확률에 대해서 50%이상이다. 세번째 방법에 사용되는 실행코드 테이블은 상기 설명된 실행 발생확률에 기초해서 Huffman 코딩 알고리즘에 따라서 생성된다. 세변째 방법의 경우에는 짧은 코드 길이가 높은 발생 확률의, 예를들어 그 값이 0 또는 1인 실행에 할당되어서, 전체 코드 길이를 줄이고, 인코딩 동작의 효율을 높인다.
도 22는 재-양자화 파라미터 검색 상수(m)=6에 대한 레벨코드 테이블의 실시예가 도시된다. 도 22에서, 레벨의 코드 워드는 |레벨|-1의 수 에 대한 연속 "일(ones)" 에 따라 "제로"와 기호 비트"s"로 표현될 수 있다. |레벨| 의 최대값은재 양자화 파라미터 검색 상수(m)의 값이다.
도 22에 도시된 코드 워드는 도 12에 도시된 차동 MB 양자화 파라미터 검색 상수(△m)의 코드 워드와 동일하다. 이는 만약 가변 길이 코드 즉, 도 22에 도시된 코드워드가 레벨에 할당된다면, 각각의 코드 워드는 코드 워드 내의 연속적인 일의 수를 카운트함으로써 레벨을 디코딩하고, 이로써 레벨 코드 테이블을 사용하지 않고, 코드 워트를 계산할 수 있도록 계산될 수 있다.
더 상세하게는, 차동 비트스트림 발생부(1200)에는 저장 유닛, 실행 코딩 유닛, 및 레벨코딩 유닛이 제공된다. 저장 유닛은 가변 길이 코드 각각에 실행을 인코딩하기 위해 사용되는 실행을 저장하는 동작을 한다. 레벨 코딩 유닛은, 제 1 마크로블록 양자화 파라미터(MQ2)로부터 제 1 마크로블록 양자화 파라미터(MQ1)를 복원하기 위해 사용된 제 1 양자화 파라미터 검색 상수(△m)에 기초해서, 레벨에 할당될 가변 길이 코드를 계산함으로써, 가변 길이 코드에 대한 레벨을 계산하는 동작을 한다.
차동 비트스트림 발생부(1200)의 차동 계수 정보 지그재그 스캐닝 유닛(1240)과 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)은 본 발명에 따른 저장 유닛, 실행 코딩 유닛, 및 레벨코딩 유닛을 선택적으로 포함한다.
블록 층내의 차동 제로 계수 정보를 인코딩하는 과정을 종료할 때, 차동 비제로 계수 정보는 블록 층 내에 인코딩될 것이다.
차동 비제로 계수 정보를 인코딩하는 방법이 하기에 설명된다.
일차원 값 스트링 QFnonzero-in[w]과 일차원값 스트링 QFnonzero-out[w]내에저장된 차동 비제로 계수 정보는 하기의 방식으로 판독되고 인코딩된다.
예측 에러(△QF[w])는 하기의 방식에 따라, 양자화 파라미터(MQ1), 재양자화 파라미터(MQ2) 및 QFnonzero-out[w]로부터 계산된다.
...식(15)
여기서 는 반올림 연산을 의미하고, △QF[w]는 실제 QFnonzero-out[w]와 QFnonzero-out[w]에 기초해서 상기 설명된 바에 따라 계산된 QFnonzero-in[w]사이의 예측에러를 상징한다.
이후에, 이렇게 계산된 예측에러(△QF[w])는 가변 길이 코드에 인코딩된다.
예측에러(△QF[w])를 인코딩하는 두가지 방법이 제공된다.
예측에러(△QF[w])를 인코딩하는 첫번째 방법은 소정의 예측에러 코드 테이블을 사용해서 수행된다. 이는 비트스트림 계산 유닛(1000)에 예측에러 코드 테이블이 저장되는 예측에러 코드 테이블 저장 유닛이 제공된다는 것을 의미한다. 이 비트스트림 분리 장치(1000)는 예측에러 코드 테이블에 따라서 가변 길이 코드에 예측에러(△QF[w])를 인코딩하는 동작을 한다.
예측에러(△QF[w])를 인코딩하는 두번째 방법은 재 양자화 파라미터 검색 상수(m)와 레벨의 값에 기초해서 수행된다.
더 상세하게는 비트스트림 발생부(1200)에 도시되지 않은 저장 유닛, 가변 길이 코드 테이블 선택 유닛, 및 가변 길이 인코딩 유닛이 제공된다. 저장 유닛은 복수의 예측 에러 코드 테이블을 저장하는 동작을 한다. 예측 에러 코드 테이블은차동 비제로 계수 정보 즉, 예측에러(△QF[w])를 가변 길이 코드로 인코딩하기 위해 사용된다. 가변 길이 코드 테이블 선택 유닛은 재 양자와 파라미터 검색 상수(m)에 응답해서 예측에서 코드 테이블중에서 하나의 예측에러 코드 테이블을 선택하는 동작을 한다. 가변 길이 인코딩 유닛은 가변 길이 코드 테이블 선택 유닛에 의해 선택된 테이블에 따라서 차동 비제로 계수 정보를 인코딩하는 동작, 즉 가변 길이 코드에 △QF[w]를 인코딩하는 동작을 한다.
차동 비트스트림 발생부(1200)의 예측 에러 계산 유닛(1230), 차동 계수 정보 지그재그 스캐닝 유닛, 및 차동 BS 멀티플렉싱 및 인코딩 유닛(1290)은 본 발명에 따른 저장 유닛, 가변 길이 코드 테이블 선택 유닛 및 가변 길이 코드 인코딩 유닛을 선택적으로 포함한다.
대안적으로, 비트스트림 분리 장치(1000)는 △QF[w]코드 테이블을 계산한다. 이는 예측 에러(△QF[w])를 인코딩하는 매우 효과적인 방법이다.
예측에러(△QF[w])를 인코딩하는 두번째 방법이 상세하게 설명된다.
인트라 화상 및 재양자화 파라미터 검색 상수(m)=6에 대한 가변 길이 코드 즉 예측 에러(△QF[w])의 코드 워드의 실시예가 도 23을 참조로 설명된다.
|△QF[w]|의 최대값은 재양자화 파라미터 검색 상수(m), 즉 6의 값이다. |△QF[w]|는 따라서 0 내지 6의 임의의 정수이다.
신호 비트"s"는 △QF[w]가 양수 인지 음수 인지를 판정한다. 이는 만약 △QF[w]가 양수 이면 0이 "s"에 할당되고, △QF[w]가 음수이면 1이 "s"에 할당된다는 것을 의미한다. 이는 신호 비트"s"가 인트라 화상에서는 생략된다는 것을 의미한다.
인트라 화상에 대한 예측 에러(△QF[w])의 코드 워드는 도 12에 도시된 바와 같이 차동 MB 양자화 파라미터 검색 상수(△m)의 코드 테이블의 코드워드와 동일하다는 것을 의미한다. 이는 만약 가변 길이 코드 즉 도 23 에 도시된 코드 워드가 예측에러(△QF[w])에 할당되면, 각각의 코드 워드는 코드워드내의 연속된 일의 수를 카운트함으로써, 예측에러 코드 테이블을 사용하지 않고도 코드 워드를 계산할 수 있게 한다는 것을 의미한다.
이는 차동 비트스트림 발생부(1200)가 예측 에러(△QF[w])에 할당될 가변 길이 코드를, 마크로블록 양자화 파라미터(MQ2)와 예측에러(△QF[w])로 부터 마크로블록 양자화 파라미터(MQ1)를 복원하기 위해 사용되는 양자화 파라미터 검색 상수(△m)에 기초해서 계산한다는 것을 의미한다.
블록 층의 계수 정보를 인코딩하는 과정이 지금까지 설명되었다.
차동 계수 정보를 디코딩하는 원리가 도 24를 참조로 설명될 것이다. 차동 계수 정보는 (3, 1), (1, 1), (1, 1) 및 (0, -1)과 같은 실행 및 레벨의 결합을 갖는 차동 계수 제로 정보 및 도 24에 도시된 바와 같은 순서로 정렬된 0, -1, 0 및 1과같은 예측 에러(△QF[w])를 갖는 차동 비제로 계측정보를 포함한다.
본래의 MPEG-2의 블록 층의 계수 정보, 즉 비트스트림 병합 장치(2000)에 의해 수행된 QFin[v][u]를 복원하기 위해 차동 계수 정보를 디코딩하는 과정이 상세하게 설명된다.
본래의 MPEG-2의 블록 층의 계수 정보, 즉 QFin[v][u]를 복원하기 위해 블록층 내의 차동 계수 정보를 디코딩하는 과정은:
a) 재 양자화 파라미터 검색 상수(m)를 수신하는 단계;
b) 본래의 MPEG-2비트스트림의 블록 층의 계수정보를 복원하기 위해 차동 제로 계수 정보를 디코딩하는 단계;
c) 본래의 MPEG-2비트스트림의 블록 층내의 계수 정보를 복원하기 위해 비제로 계수 정보를 디코딩하는 단계;
d) 단계 b)에서 복원된 차동 비제로 계수 정보와 단계 c)에서 복원된 비제로 계수 정보를 결합해서 본래의 MPEG-2비트스트림의 블록 층내의 계수정보를 복원하는 단계:를 포함한다.
(a) 재양자화 파라미터 검색 상수(m)를 수신하는 과정은 차동 비트스트림으로부터 비트스트림 병합 장치(2000)에 의해 수행된다.
더 상세하게는, 비트스트림 병합 장치(2000)의 코드 모드 스위칭 유닛(2130), 계수 정보 복원 유닛(2140), 차동 계수 정보 복원 유닛(2150), 추가 유닛(2160) 및 복원된 계수 정보 스캐닝 유닛(2170)에는 도시되지 않은 마크로블록 양자화 파라미터 복원 정보 복원부가 제공된다. 마크로블록 양자화 파라미터 복원 정보 복원부는 마크로블록 양자화 파라미터(MQ1)를 복원하기 위해 상기 차동 정보 코드화된 동영상 시퀀스 신호로 부터 마크로블록 양자화 파라미터(MQ1)를 복원하기 위해 사용되는 재 양자화 파라미터 검색 상수(m)를 복원하는 동작을 한다.
비트스트림 병합 유닛의 코드 모드 스위칭 유닛(2130), 계수정보 복원 유닛(2140), 차동 계수 정보 복원 유닛(2150), 추가 유닛(2160) 및 복원된 계수 정보 스캐닝 유닛(2170)은 본 발명에 따른 마크로블록 양자화 파라미터 복원 정보 복원부를 선택적으로 포함한다.
(b) 본래의 MPEG-2비트스트림의 블록 층의 계수정보를 복원하기 위해 차동 제로 계수 정보를 디코딩하는 과정이 하기에 상세하게 설명된다.
비트스트림 병합 장치(2000)의 차동 계수 정보 복원 유닛(2150)은, 미리 수신된 재 양자화 파라미터 검색 상수(m)에 따라서 실행 및 레벨의 결합을 포함한 차동 제로 비트 정보를 차동 비트스트림으로부터 입력하고, 인트라 블록 인덱스(v, u)에 따라 블록 층 즉, 계수의 8 대 8 매트릭스를 복원하는 동작을 한다. 이 과정까지 복원된 계수의 8 대 8 매트릭스는 그 값이 NULL(도시생략)인 계수를 포함한다. 차동 계쑤 정보 복원 유닛(2150)은 EOB가 블록 층내의 제로 계수 정보를 복원하기 위해 판독될 때까지, 상기 동작을 계속해서 반복한다.
본래의 MPEG-2 비트스트림의 블록 층내의 비제로 계수정보를 복원하기 위해 차동 비제로 계수정보를 디코딩하는 과정이 하기에 설명된다.
비트스트림 병합 장치(2000)에는 일차원 값 스트링(QFnonzero-out[w])으로 저장하는 메모리가 제공된다. 비트스트림 병합장치(2000)의 계수 정보 복원 유닛(2140)은 BS 디멀티플렉싱 및 디코딩 유닛(2110)으로부터 트랜스코딩된 MPEG-2 비트스트림의 실행 및 레벨의 결합을 입력 및 판독하고, 이렇게 판독된 계수를 8 대 8 계수의 매트릭스를 복원하기 위해 하나씩 지그 재그 방식으로 일차원 값 스트링(QFnonzero-out[w])으로 저장하는 동작을 한다.
비트스트림 병합 장치(2000)의 계수 정보 복원 유닛(2140)은 차동 BS 디멀티플렉싱 및 디코딩 유잇(2120)으로부터 예측 에러(△QF)를 입력해서 재 양자화 파라미터 검색 상수(m)에 기초해서 선택된 예측 에러 코드 테이블에 따라서 예측 에러를 디코딩하는 동작을 한다.
비트스트림 병합 장치(2000)의 계수 정보 복원 유닛(2140)은 이후에, QFnonzero-rec[w], 이와 같이 디코딩된 예측 에러(△QF), 트랜스코딩된 MPEF-2 비트스트림으로부터 수신된 재 양자화 파라미터(MQ2) 및 MB정보로 부터 복원된 양자화 파라미터 MQ1에 기초해서, QFnonzero-out[w]를 판독해서 하기의 식에 따라서 비제로 계수 정보를 복원하는 동작을 한다.
...식(16)
여기서 상기 식중의 는 반올림 연산을 의미한다.
(d) 본래의 MPEG-2 비트스트림의 블록층내의 계수정보를 복원하기 위해단계 (b)에서 복원된 차동 제로 계수 정보와 단계(c)에서 복원된 차동 제로 계수 정보를 결합하는 과정이 하기에 설명된다.
추가 유닛(2160) 및 비트스트림 병합 장치(2000)의 복원된 계수정보 스캐닝 유닛(2170)은 계수정보 복원유닛(2140)와 계수 정보(QFnonzero-out[w])에 의해 복원된 8 대 8 매트릭스를 입력해서, 8 대 8 매트릭스의 계수를 지그 재그 방식으로 스캔하고, 과정 (b)에서 디코딩된 계수정보(QFnonzero-rec[w])로 8 대 8 매트릭스의 NULL을 대치함으로써 8 대 8 매트릭스 즉, 도 24에 도시된 본래의 MPEG-2 비트스트림의 블록 층를 복원하는 동작을 한다.
비트스트림 병합 유닛(2000)의 추가 유닛(2160)과 복원된 정보 스캐닝 유닛(2170)은 이후에 지그재그 방시으로 상기 복원된 8 대 8 매트릭스를 스캐닝하고 인코딩해서 실행과 레벨의 결합을 발생하는 동작을 한다.
실시예의 시뮬레이션이 하기의 조건 하에서 비트스트림 분리 장치(1000)의 성능을 테스트하기 위해 수행된다.
·테스트 시퀀스 : 150 피스의 버스(크기 704픽셀 480라인, 4:2:0 방식)
·입력 MPEG-2 비트스트림 : GOP 구조; N=15, M=3, 15Mbps의 비트 속도.
실시예 시뮬레이션의 결과는 도 25에 도시된다. 도 25에서, 가로축은 트랜스코딩된 MPEG-2 비트스트림의 비트 속도를 나타내고, 세로 축은 각각의 비트스트림의 비트 속도를 나타낸다. 도 25에 도시된 바와 같이, 트랜스코딩된 MPEG-2 비트스트림과 차동 비트스트림의 전체 비트 속도는 입력된(본래의) MPEG-2비트스트림의 비트 속도를 넘지 않는다.
상기 설명으로부터 이해할 수 있는 바와 같이, 이와 같이 구성된 비트스트림 분리 장치(1000)는 본래의 MPEG-2 비트스트림을 입력해서 트랜스코딩된 MPEG-2비트스트림과 차동 비트스트림을 분리해서 발생하기 위해 본래의 MPEG-2비트스트림을 트랜스코딩할 수 있다. 이와 같이 구성된 비트스트림 병합 장치(2000)는 트랜스코딩된 MPEG-2 비트스트림과 차동 비트스트림을 입력하고 병합해서 본래의 MPEG-2 비트스트림을 발생하게 할 수 있다.
이는 비트스트림 분리 장치(1000)가 본래의 MPEG-2 비트스트림, 예를들어 비디오 영화를 입력해서 트랜스코딩된 MPEG-2 비트스트림과 차동 비트스트림을 발생할 수 있다. 비트스트림 분리 장치(1000)의 운영자는 트랜스코딩된 MPEG-2 비트스트림을 클라이언트에게 전송하고 차동 비트스트림을 저장할 수 있다. 클라이언트는 트랜스코딩된 MPEG-2 비트스트림을 디코딩해서 비디오 영화를 볼 수 있다. 만약 클라이언트가 비디오 영화에 관심이 있고, 고화질의 비디오 영화를 보기를 원한다면, 클라이언트는 운영자에게 차동 비트스트림을 전송해 줄 것을 요청한다. 비트스트림 분리 장치(1000)의 운영자는 클라이언트의 요청에 응답래서 클라이언트에게 저장된 차동 비트스트림을 전송한다. 차동 비트스트림을 수신할 때, 클라이언트는 막 수신된 차동 비트스트림과 이전에 수신된 트랜스코딩된 MPEG-2 비트스트림을 병합해서 본래의 즉, 고화질 MPEG-2 비트스트림을 복원해서 고화질 비디오 영화를 관람하기 위해 비트스트림 병합장치(2000)를 조작할 수 있다. 이는 비트스트림 분리 장치(1000)와 비트스트림 병합장치(2000)로 인해 운영자가 본래의 MPEG-2 비트스트림을 다시 전송해야하는 시간과 수고를 덜 수 있다는 것을 의미한다.
다수의 본발명의 특징과 이점은 상세한 설명으로부터 명백하고, 첨부된 청구의 범위는 본 발명의 사상과 범위내에 있는 본발명의 이런 특징과 이점을 모두 커버하려는 의도를 가지고 있다. 또한, 다수의 변경과 변형이 용이하게 나올 수 있다는 것은 당업자에게는 명백한 사항이므로, 기술된 정확한 구성과 동작은 본 발명을 한정하려는 의도가 아니고, 따라서 모든 적절한 변형 및 동등물이 본발명의 범위내에 포함되어서 구성될 수 있다.
상기와 같은 본발명의 구성에 의해 본 발명은, 제1 코드화된 동화상 시퀀스신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩할 수 있고, 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩할 수 있고, 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩할 수 있다.
또한, 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩할 수 있고, 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 제1 코드화된 동화상 시퀀스 신호를 제2 코드화된 동화상 시퀀스 신호, 및 제1 코드화된동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이인 차동 동화상 시퀀스 신호로 분리하고 발생하기 위해 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩할 수 있다.

Claims (102)

  1. 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하는 코드화된 신호 분리 장치에 있어서,
    상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 입력수단으로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 입력수단;
    상기 입력수단으로부터의 상기 제1 코드화된 동화상 시퀀스 신호를 입력하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 입력수단을 통해 상기 제1 코드화된 동화상 시퀀스 신호를 변환시키기 위한 코드화된 신호 변환수단으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조의 형태이고, 하나이상의 시퀀스 층의 각각은 복수의 스크린 공유 공통 정보를 갖고, 하나이상의 시퀀스 층의 각각은 상기 스크린중의 하나에 대해 복수의 슬라이스 공유 공통 정보를 갖고,하나이상의 슬라이스층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 마크로블록 층의 각각은 상기 복수의 마크로블록중의 하나에 대해 복수의 블록을 갖고, 하나이상의 블록 층의 각각은 상기 복수의 블록중의 하나에 대해 블록 정보를 갖는, 상기 코드화된 신호 변환수단; 및
    상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 코드화된 신호 변환수단으로부터의 상기 제2 코드화된 동화상 시퀀스 신호와 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생수단을 포함하고,
    이렇게하여 상기 차동 코드화된 신호 발생수단은 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  2. 제 1 항에 있어서, 상기 차동 코드화된 신호 발생수단은 상기 계층구조 형태로 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 제2 계수 정보는 제로 계수로 이루어 진 제2 제로 계수 정보와 비제로 계수로 이루어 진 제2 비제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 제로 계수로 상기 코드화된 신호 변환수단에 의해 변환되어지는 제로 변환 제1 계수 정보와, 상기 비제로 계수로 상기 코드화된 신호 변환수단에 의해 변환되어지는 비제로 변환 제1 계수 정보를 포함하고,
    상기 차동 코드화된 신호 발생 수단은:
    각각, 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보로부터의 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보로 분리시키기 위해 상기 코드화된 신호 변환수단으로부터 상기 제1 계수 정보 및 상기 제2 계수 정보를 입력시키기 위한 계수 정보 분리 유닛;
    차동 제로 계수 정보를 발생시키기 위해 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보간의 차동 정보를 추출하기 위해 상기 계수 정보 분리 유닛으로부터의 상기 제로 변환 제1 계수 정보를 입력시키기 위한 제로 계수 인코딩 유닛; 및
    차동 비제로 계수 정보를 발생시키기 위해 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보간의 차동 정보를 추출하기 위해 상기 계수 정보 분리 유닛으로부터의 상기 비제로 변환 제1 계수 정보와 상기 비제로 변환 제2 계수 정보를 입력시키기 위한 비제로 계수 인코딩 유닛을 포함하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  4. 제 3 항에 있어서, 비제로 계수 인코딩 유닛은 상기 비제로 변환 제1 계수 정보의 상기 제1 계수의 값과 상기 비제로 변환 제2 계수 정보의 상기 제1 계수의값을 기초로 하여 상기 차동 비제로 계수 정보를 발생시키도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  5. 제 4 항에 있어서, 상기 코드화된 신호 변환 수단은 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 상기 마크로블록을 발생시키기 위해 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용된 제1 마크로블록 양자화 파라미터 및 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제2 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 마크로블록 양자화 파라미터를 획득하도록 동작하고,
    이렇게하여 상기 비제로 계수 인코딩 유닛은 상기 코드화된 신호 변환 수단으로부터의 상기 제2 마크로블록 양자화 파라미터와 상기 제1 마크로블록 양자화 파라미터를 입력하고, 상기 제1 마크로블록 양자화 파라미터에 대한 상기 제2 마크로블록 양자화 파라미터의 비율을 기초로 하여 상기 비제로 변환 제1 계수 정보와 산정된 비제로 변환 제1 계수 정보간의 예측에러를 계산하도록, 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  6. 제 3 항 내지 제 5 항 중 어느 한 항에 있어서, 상기 제로 계수 인코딩 유닛은 실행 및 레벨의 조합을 포함하는 상기 차동 제로 계수 정보를 발생시키기 위해 지그재그 방식으로 상기 제로 변환 제1 계수 정보를 스캐닝하도록 동작하고, 상기실행은 연속적인 제로-값 계수의 수로 되고, 상기 레벨은 상기 연속적인 제로-값 계수가 바로 뒤이어지는 비제로-값 계수의 값으로 되고 이렇게하여 상기 제로 계수 인코딩 유닛은 상기 차동 제로 계수 정보의 정보의 양을 압축시키기 위해 상기 제로 변환 제1 계수 정보의 제로 계수를 제거하도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  7. 제 1 항 내지 제 6 항 중 어느 한 항에 있어서, 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 된 블록과, 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드화된 블록 패턴을 포함하고, 상기 차동 코드화된 신호 발생 유닛은 상기 제2 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴간의 차동 코드화된 블록 패턴을 발생시키도록 동작하는 코드화된 블록 패턴 발생 유닛이 구비되는 것을 특징으로 하는 코드화된 신호 분리 장치.
  8. 제 7 항에 있어서, 코드화된 블록 패턴 발생 유닛은 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 비인코딩된 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 블록 층내의 상기 인코딩된 블록 및 비인코딩된 블록의 위치를 각각 지시하는 차동 CBP 값 스트링을 발생시키도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  9. 제 1 항 내지 제 8 항 중 어느 한 항에 있어서, 상기 마크로블록 층은 마크로블록의 위치를 지시하는 마크로블록 어드레스와, 스킵되어야 할 상기 마크로블록 어드레스의 수를 지시하는 MBAI인 마크로블록 어드레스 증분을 포함하는 마크로블록 속성 정보를 포함하고, 상기 차동 코드화된 신호 발생 수단은:
    상기 차동 코드화된 동화상 시퀀스 신호의 마크로블록을 발생시키기 위해 상기 코드화된 신호 변환 수단으로부터 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록을 입력시키도록 동작하는 차동 마크로블록 코딩 유닛으로서, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록은 상기 각각의 마크로블록 어드레스에 대해 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 변경되지 않고 남아있는 마크로블록을 제거하기 위해 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록간의 차이로 되는, 상기 차동 마크로블록 코딩 유닛; 및
    상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록 속성 정보의 상기 MBAIs를 발생시키도록 동작하는 MBAI 코딩 유닛으로서, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 MBAIs는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록이 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대응하도록 상기 차동 마크로블록 코딩 유닛에 의해 발생된 상기 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대해 상기 차동 마크로블록 코딩유닛에 의해 제거된 상기 마크로블록의 마크로블록 수를 지시하는, 상기 MBAI 코딩 유닛을 포함하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  10. 제 1 항 내지 제 9 항 중 어느 한 항에 있어서, 상기 코드화된 신호 변환 수단은 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 제1 마크로블록 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 각각의 상기 마크로블록을 양자화하도록 동작하고, 및
    상기 차동 코드화된 신호 발생 수단은 상기 제1 마크로블록 양자화 파라미터를 복원하는 데에 사용되는 마크로블록 양자화 파라미터 복원 정보를 발생시키도록 동작하는 마크로블록 양자화 파라미터 복원 정보 발생 유닛을 포함하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  11. 제 1 항 내지 제 9 항 중 어느 한 항에 있어서, 상기 코드화된 신호 변환 수단은 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 대한 상기 제1 마크로블록 양자화 파라미터의 비율에 기초하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환시키도록 동작하고,
    상기 차동 코드화된 신호 발생 수단은 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 마크로블록 양자화 파라미터 복원 정보를 발생시키도록 동작하는 마크로블록 양자화 파라미터 복원 정보 발생 유닛을 포함하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  12. 제 10 또는 제 11 항에 있어서, 상기 마크로블록 양자화 복원 정보 발생 유닛은 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  13. 제 12 항에 있어서, 상기 상기 마크로블록 양자화 파라미터 복원 정보 발생 유닛은 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록의 이전에 발생된 마크로블록 양자화 파라미터 복원 정보와 상기 제1 양자화 파라미터 유도 상수간의 파이를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  14. 제 1 항 내지 제 13 항 중 어느 한 항에 있어서, 상기 코드화된 신호 변환수단은 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용된 제1 슬라이스 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호의상기 슬라이스 층에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 슬라이스 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 상기 슬라이스 층내의 각각의 상기 마크로블록을 양자화하도록 동작하고; 및
    상기 차동 코드화된 신호 발생 수단은 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 발생시키도록 동작하는 슬라이스 양자화 파라미터를 복원 정보 발생 유닛을 포함하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  15. 제 1 항 내지 제 13 항 중 어느 한 항에 있어서, 상기 코드화된 신호 변환수단은 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 슬라이스 양자화 파라미터에 대한 상기 제1 슬라이스 양자화 파라미터의 비율을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환하도록 동작하고; 및
    상기 차동 코드화된 신호 발생수단은 상기 제1 슬라이스 양자화 파라미터를 복원하는 데에 사용된 슬라이스 양자화 파라미터 복원 정보를 발생시키도록 동작하는 슬라이스 양자화 파라미터 복원 정보 발생 유닛을 포함하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  16. 제 14 항 또는 제 15 항에 있어서, 상기 슬라이스 양자화 파라미터 복원 정보 발생 유닛은 상기 제2 슬라이스 양자화 파라미터로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 제1 슬라이스 양자화 파라미터 유도 상수를 기초로 하여 상기 슬라이스 양자화 파라미터 복원 정보를 발생시키도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  17. 제 1 항 내지 제 16 항 중 어느 한 항에 있어서, 상기 차동 코드화된 신호 발생 수단은 상기 차동 코드화된 동화상 시퀀스 신호에 VBV_지연을 첨부하고 상기 제1 코드화된 동화상 시퀀스 신호로부터의 VBV 버퍼 용량을 지시하는 상기 VBV_지연 정보를 획득하도록 동작하는 VBV_지연 첨부 유닛이 구비되는 것을 특징으로 하는 코드화된 신호 분리 장치.
  18. 제 3 항 내지 제 6 항 중 어느 한 항에 있어서, 상기 차동 코드화된 신호 발생 수단은,
    상기 각각의 차동 비제로 계수 정보와 상기 각각의 차동 제로 계수 정보를 각각의 가변 길이 코드로 인코딩하는 데에 각각 사용되는 복수의 테이블을 저장하기 위한 저장 유닛;
    상기 제1 양자화 파라미터 유도 상수에 응답하여 상기 테이블중에서 한 테이블을 선택하도록 동작하는 가변길이 코드 테이블 선택 유닛; 및
    상기 차동 비제로 계수 정보와 상기 차동 제로 계수 정보를 상기 가변길이 코드 테이블 선택 유닛에 의해 선택된 상기 테이블에 따라 가변길이 코드로 인코딩하도록 동작하는 가변길이 인코딩 유닛이 구비되는 것을 특징으로 하는 코드화된 신호 분리 장치.
  19. 제 5 항에 있어서, 상기 차동 코드화된 신호 발생 수단은 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 예측 에러에 할당된 가변길이 코드를 계산하도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  20. 제 6 항에 있어서, 상기 차동 코드화된 신호 발생 수단은,
    상기 실행을 각각의 가변길이 코드로 인코딩하기 위해 사용되는 실행 테이블을 저장하기 위한 저장 유닛;
    상기 실행을 발생빈도를 고려하여 상기 실행 테이블에 따라 가변길이 코드로 인코딩하도록 동작하는 실행 코딩 유닛; 및
    상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도상수를 기초로 하여 상기 레벨에 할당된 상기 가변길이 코드를 계산함으로써 상기 레벨을 상기 가변길이 코드를 계산하도록 동작하는 레벨 코딩 유닛이 구비되는 것을 특징으로 하는 코드화된 신호 분리 장치.
  21. 제 8 항에 있어서, 각각의 상기 마크로블록은 휘도 블록과 색-차이 블록으로 이루어 진 상기 블록들을 포함하고, 상기 차동 CBP 값 스트링은 차동 휘도 CBP 값과 차동 색-차이 CBP 값 스트링으로 이루어지고, 상기 차동 휘도 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 휘도 블록에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 휘도 블록과 인코딩되지 않은 휘도 블록의 위치를 지시하고, 상기 차동 색-차이 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 색-차이 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 색-차이 블록과 인코딩되지 않은 색-차이 블록의 위치를 지시하고, 상기 코드화된 블록 패턴 발생 유닛은:
    상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록내의 불필요한 색-차이 블록의 수와 상기 불필요한 휘도 블록의 수를 카운팅하도록 동작하는 상기 불필요한 블록 카운팅 섹션;
    각각이 상기 차동 휘도 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 휘도 테이블을 저장하고, 각각이 상기 차동 색-차이 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 색-차이 테이블을 저장하기 위한 저장 섹션;
    상기 차동 휘도 CBP 값 스트링을 상기 휘도 테이블에 따라 가변길이 코드로 인코딩하도록 동작하는 차동 휘도 CBP 인코딩 섹션; 및
    상기 차동 색-차이 CBP 값 스트링을 상기 색-차이 테이블에 따라 가변길이 코드로 인코딩하도록 동작하는 차동 색-차이 CBP 인코딩 섹션이 구비되고,
    이렇게하여 상기 불필요한 블록 카운팅 섹션은 상기 불필요한 블록 카운팅 섹션에 의해 카운팅된 상기 불필요한 휘도 블록의 수에 응답하여 상기 휘도 테이블중에서 선택된 한 휘도 테이블을 선택하도록 동작하고, 상기
    차동 색-차이 CBP 인코딩 섹션은 상기 불필요한 블록 카운팅 섹션에 의해 카운팅된 상기 불필요한 색-차이 블록의 수에 응답하여 상기 색-차이 테이블중에서 선택된 한 색-차이 테이블을 선택하도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  22. 제 13 항에 있어서, 상기 마크로블록 양자화 파라미터 복원 정보 발생 유닛은 상기 마크로블록 양자화 파라미터 복원 정보의 절대값에 따라 상기 마크로블록 양자화 파라미터 복원 정보에 할당된 가변 길이 코드를 계산하도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  23. 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위해 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생 장치로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된동화상 시퀀스 신호를 트랜스코딩한 신호의 결과로서 발생되고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 차동 코드화된 신호 발생 장치에 있어서,
    상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제1 코드화된 입력수단으로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 제1 코드화된 입력수단;
    상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제2 코드화된 입력수단으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제2 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하는, 상기 제2 코드화된 입력수단; 및
    상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 코드화된 신호 입력수단으로부터의 상기 제2 코드화된 동화상 시퀀스 신호와 상기 제1 코드화된 신호 입력수단으로부터의 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생수단을 포함하고,
    이렇게하여 상기 차동 코드화된 신호 발생수단은 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키도록 동작하는 것을 특징으로 하는 차동 코드화된 신호 발생 장치.
  24. 제1 코드화된 동화상 시퀀스 신호를 발생시키기 위해 제2 코드화된 동화상 시퀀스 신호와 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 코드화된 신호 병합 장치로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 코드화된 신호 병합 장치에 있어서,
    상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제2 입력 수단으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 결과로서 발생되고 제2 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 제2 입력 수단;
    상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 코드화된 코드화된 신호 입력 수단으로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차동 계수 정보를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조 형태이고, 하나이상의 화상 층의 각각은 상기 스크린중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 슬라이스 층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 블록 층의 각각은 상기 블록중의 하나에 대해 블록 정보를 갖는, 상기 차동 코드화된 신호 입력 수단; 및
    상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 신호 입력수단으로 부터 상기 차동 코드화된 동화상 시퀀스 신호을 입력하고 상기 제2 코드화된 신호 입력 수단으로부터 상기 제2 코드화된 동화상 시퀀스 신호를 입력하는, 상기 제1 코드화된 신호 병합 수단을 포함하고,
    이렇게하여, 상기 제1 코드화된 신호 병합 수단은 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보와, 상기 차동 코드화된 신호 입력 수단으로부터 획득된 상기 차동 계수 정보를 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호를 복원하도록 동작하는 것을 특징으로 하는 코드화된 신호 병합 장치.
  25. 제 24 항에 있어서, 상기 제2 계수 정보는 비제로 계수로 이루어 진 제2 비제로 계수 정보와 제로 계수로 이루어 진 제2 제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 제로 계수로 변환되어야 할 제로 변환 제1 계수로 이루어 진 제로 변환 제1 계수 정보와 상기 비제로 계수로 변환되어야 할 비제로 변환 제1 계수로 이루어 진 비제로 변환 제1 계수 정보를 포함하고, 상기 제1 코드화된 신호병합 수단은:
    상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 제로 변환 제1 계수를 복원하도록 동작하는 제로 변환 제1 계수 정보 발생 유닛;
    상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 비제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 비제로 변환 제1 계수를 복원하도록 동작하는 비제로 변환 제1 계수 정보 발생 유닛; 및
    상기 제1 계수 정보를 복원하기 위해 상기 제로 변환 제1 계수 정보 발생 유닛에 의해 복원된 상기 제로 변환 제1 계수 정보와 상기 비제로 변환 제1 계수 정보 발생 유닛에 의해 복원된 상기 비제로 변환 제1 계수 정보를 병합하도록 동작하는 제1 계수 정보 병합 유닛이 구비되는 것을 특징으로 하는 코드화된 신호 병합 장치.
  26. 제 24 항 또는 제 25 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 이루어 진 블록과, 상기 마크로블록 층의 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드 블록 패턴을 포함하고, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록은 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의의 마크로블록 층의 상기 코드화된 블록 패턴간의 차이로 되는 차동 코드화된 블록을 포함하고, 상기 코드화된 병합 수단에는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 코드화된 블록 패턴을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 상기 코드화된 블록 패턴을 복원하도록 동작하는 코드화된 블록 패턴 복원 섹션이 구비되는 것을 특징으로 하는 코드화된 신호 병합 장치.
  27. 제 24 항 내지 제 26 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 마크로블록 양자화 파라미터를 포함하고, 상기 제1 코드화된 신호 병합 수단에는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 상기 제1 마크로블록 양자화 파라미터 복원 정보를 복원하도록 동작하는 마크로블록 양자화 파라미터 복원 정보 복원 섹션이 구비되는 것을 특징으로 하는 코드화된 신호 병합 장치.
  28. 제 24 항 내지 제 27 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 슬라이스 양자화 파라미터를 포함하고, 상기 제1 코드화된 신호 병합 수단에는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 복원하도록 동작하는 슬라이스 양자화 파라미터 복원 정보 복원 섹션이 구비되는 것을 특징으로 하는 코드화된 신호 병합 장치.
  29. 제 24 항 내지 제 28 항 중 어느 한 항에 있어서, 상기 제1 코드화된 신호 병합 수단에는 상기 차동 코드화된 동화상 시퀀스 신호로부터 VBV 버퍼의 용량을 지시하는 VBV_지연 정보를 획득하여 상기 제1 코드화된 동화상 시퀀스 신호에 상기 VBV_지연 정보를 첨부하도록 동작하는 VBV_지연 첨부 유닛이 구비되는 것을 특징으로 하는 코드화된 신호 병합 장치.
  30. 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 코드화된 신호 분리 수단; 및
    상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 입력하기 위한 코드화된 신호 병합 수단을 포함하고,
    상기 코드화된 신호 분리 수단은:
    상기 제1 코드화된 동화상 시퀀스 신호를 입력하기 위한 입력 유닛;
    상기 입력 유닛으로부터의 상기 제1 코드화된 동화상 시퀀스 신호를 입력하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 입력 유닛을 통하여 입력된 상기 제1 코드화된 동화상 시퀀스 신호를 변환하는 코드화된 신호 변환 유닛;
    상기 차동 동화상 시퀀스 신호를 발생시키기 위해 상기 코드화된 신호 변환 유닛으로부터의 상기 제2 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생 유닛;
    상기 차동 코드화된 신호 변환 유닛에 의해 발생된 상기 제2 코드화된 동화상 시퀀스 신호를 출력시키기 위한 제2 코드화된 신호 출력 유닛; 및
    상기 차동 코드화된 신호 변환 유닛에 의해 발생된 상기 차동 코드화된 동화상 시퀀스 신호를 출력시키기 위한 차동 코드화된 신호 출력 유닛을 포함하고,
    상기 코드화된 신호 병합 수단은:
    상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제2 코드화된 신호 입력 유닛;
    상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된신호 입력 유닛;
    상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 신호 입력 유닛으로부터의 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키고 상기 제2 코드화된 신호 입력 유닛으로부터의 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 제1 코드화된 신호 병합 유닛; 및
    상기 제1 코드화된 신호 병합 유닛에 의해 복원된 상기 제1 코드화된 동화상 시퀀스 신호를 출력시키기 위한 제1 코드화된 신호 출력 수단을 포함하는 것을 특징으로 하는 코드화된 신호 분리 및 병합 장치.
  31. 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하는 코드화된 신호 분리 방법에 있어서,
    (a) 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 단계;
    (b) 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 상기 단계(a)를 통해 상기 제1 코드화된 동화상 시퀀스 신호를 변환시키기 위한 코드화된 신호 변환 단계로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조의 형태이고, 하나이상의 시퀀스 층의 각각은 복수의 스크린 공유 공통 정보를 갖고, 하나이상의 시퀀스 층의 각각은 상기 스크린중의 하나에 대해 복수의 슬라이스 공유 공통 정보를 갖고, 하나이상의 슬라이스층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 마크로블록 층의 각각은 상기 복수의 마크로블록중의 하나에 대해 복수의 블록을 갖고, 하나이상의 블록 층의 각각은 상기 복수의 블록중의 하나에 대해 블록 정보를 갖는, 상기 단계; 및
    (c) 상기 단계(b)에서 입력된 상기 제2 코드화된 동화상 시퀀스 신호와 상기 제1 코드화된 동화상 시퀀스 신호에 응답하여 상기 차동 코드화된 신호를 발생시키는 단계를 포함하고,
    이렇게하여 상기 단계(c)는 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  32. 제 31 항에 있어서, 상기 단계(c)는 상기 계층구조 형태로 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  33. 제 31 항 또는 제 32 항에 있어서, 상기 제2 계수 정보는 제로 계수로 이루어 진 제2 제로 계수 정보와 비제로 계수로 이루어 진 제2 비제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 단계(b)에서 변환되어지는 제로 변환 제1 계수 정보와 상기 단계(b)에서 변환되어지는 제로 변환 제1 계수로 이루어지는 비제로 변환 제1 계수 정보를 포함하고,
    상기 단계(c)는:
    (c1) 각각, 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보로부터의 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보로 분리시키는 단계;
    (c2) 차동 제로 계수 정보를 발생시키기 위해 상기 단계(c1)에서 분리된 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보간의 차동 정보를 추출하는 단계; 및
    (c3) 차동 비제로 계수 정보를 발생시키기 위해 상기 단계(c1)에서 분리된 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보간의 차동 정보를 추출하는 단계를 더 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  34. 제 33 항에 있어서, 상기 단계(c)는 비제로 계수 인코딩 유닛은 상기 비제로변환 제1 계수 정보의 상기 제1 계수의 값과 상기 비제로 변환 제2 계수 정보의 상기 제1 계수의 값을 기초로 하여 상기 차동 비제로 계수 정보를 발생시키는 단계를 갖는 것을 특징으로 하는 코드화된 신호 분리 방법.
  35. 제 34 항에 있어서, 상기 단계(b)는 상기 코드화된 신호 변환 수단은 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 상기 마크로블록을 발생시키기 위해 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 제1 마크로블록 양자화, 및 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제2 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 마크로블록 양자화 파라미터를 획득하는 단계를 갖고,
    이렇게하여 상기 단계(c3)는 상기 제1 마크로블록 양자화 파라미터에 대한 상기 제2 마크로블록 양자화 파라미터의 비율을 기초로 하여 상기 비제로 변환 제1 계수 정보와 산정된 비제로 변환 제1 계수 정보간의 예측에러를 계산하는 단계를 갖는 것을 특징으로 하는 코드화된 신호 분리 방법.
  36. 제 33 항 내지 제 35 항 중 어느 한 항에 있어서, 상기 단계(c2)는 실행 및 레벨의 조합을 포함하는 상기 차동 제로 계수 정보를 발생시키기 위해 지그재그 방식으로 상기 제로 변환 제1 계수 정보를 스캐닝하는 단계를 포함하고, 상기 실행은 연속적인 제로-값 계수의 수로 되고, 상기 레벨은 상기 연속적인 제로-값 계수가바로 뒤이어지는 비제로-값 계수의 값으로 되고 이렇게하여 상기 단계(c2)는 상기 차동 제로 계수 정보의 정보의 양을 압축시키기 위해 상기 제로 변환 제1 계수 정보의 제로 계수를 제거하도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  37. 제 31 항 내지 제 36 항 중 어느 한 항에 있어서, 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 된 블록과, 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드화된 블록 패턴을 포함하고, 상기 단계(c)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴간의 차동 코드화된 블록 패턴을 발생시키는 상기 단계(c4)를 더 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  38. 제 37 항에 있어서, 상기 단계(c4)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 비인코딩된 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 블록 층내의 상기 인코딩된 블록 및 비인코딩된 블록의 위치를 각각 지시하는 차동 CBP 값 스트링을 발생시키는 단계를 갖는 것을 특징으로 하는 코드화된 신호 분리 방법.
  39. 제 31 항 내지 제 38 항 중 어느 한 항에 있어서, 상기 마크로블록 층은 마크로블록의 위치를 지시하는 마크로블록 어드레스와, 스킵되어야 할 상기 마크로블록 어드레스의 수를 지시하는 MBAI인 마크로블록 어드레스 증분을 포함하는 마크로블록 속성 정보를 포함하고, 상기 단계(c)는:
    (c5) 상기 각각의 마크로블록 어드레스에 대해 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 변경되지 않고 남아있는 마크로블록을 제거하기 위해 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록간의 차이로 되는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록을 방법시키는 단계; 및
    (c6) 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록 속성 정보를 발생시키는 단계로서, 상기 MBAI를 발생상기 차동 코드화된 동화상 시퀀스 신호의 상기 MBAIs는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록이 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대응하도록 상기 차동 마크로블록 코딩 유닛에 의해 발생된 상기 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대해 상기 차동 마크로블록 코딩 유닛에 의해 제거된 상기 마크로블록의 마크로블록 수를 지시하는, 상기 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  40. 제 31 항 내지 제 39 항 중 어느 한 항에 있어서, 상기 단계(b)는 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 제1 마크로블록 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 각각의 상기 마크로블록을 양자화하는 단계를 갖고, 및
    상기 단계(c)는 상기 제1 마크로블록 양자화 파라미터를 복원하는 데에 사용되는 마크로블록 양자화 파라미터 복원 정보를 발생시키는 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  41. 제 31 항 내지 제 39 항 중 어느 한 항에 있어서, 상기 단계(b)는 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 대한 상기 제1 마크로블록 양자화 파라미터의 비율에 기초하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환시키는 단계를 포함하고,
    상기 단계(c)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 마크로블록 양자화 파라미터 복원 정보를 발생시키는 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  42. 제 40 항 또는 제 41 항에 있어서, 상기 단계(c7)는 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키는 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  43. 제 42 항에 있어서, 상기 단계(c7)는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록의 이전에 발생된 마크로블록 양자화 파라미터 복원 정보와 상기 제1 양자화 파라미터 유도 상수간의 파이를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키시키는 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  44. 제 31 항 내지 제 43 항 중 어느 한 항에 있어서, 상기 단계(b)는 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용된 제1 슬라이스 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 슬라이스 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 상기 슬라이스 층내의 각각의 상기 마크로블록을 양자화하는 단계를 갖고; 및
    상기 단계(c)는 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 발생시키는 단계(c8)를 더 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  45. 제 31 항 내지 제 43 항 중 어느 한 항에 있어서, 상기 단계(b)는 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 슬라이스 양자화 파라미터에 대한 상기 제1 슬라이스 양자화 파라미터의 비율을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환시키는 단계를 갖고, 및
    상기 단계(c)는 상기 제1 슬라이스 양자화 파라미터를 복원하는 데에 사용된 슬라이스 양자화 파라미터 복원 정보를 발생시키시키는 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  46. 제 44 항 또는 제 45 항에 있어서, 상기 단계(c8)는 상기 제2 슬라이스 양자화 파라미터로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 제1 슬라이스 양자화 파라미터 유도 상수를 기초로 하여 상기 슬라이스 양자화 파라미터를 발생시키는 단계를 갖는 것을 특징으로 하는 코드화된 신호 분리 방법.
  47. 제 1 항 내지 제 16 항 중 어느 한 항에 있어서, 상기 단계(c)는 상기 차동 코드화된 동화상 시퀀스 신호에 VBV_지연을 첨부하고 상기 제1 코드화된 동화상 시퀀스 신호로부터의 VBV 버퍼 용량을 지시하는 상기 VBV_지연 정보를 획득하는단계(c9)를 갖는 것을 특징으로 하는 코드화된 신호 분리 방법.
  48. 제 33 항 내지 제 36 항 중 어느 한 항에 있어서, 상기 각각의 차동 비제로 계수 정보와 상기 각각의 차동 제로 계수 정보를 각각의 가변 길이 코드로 인코딩하는 데에 사용되는 복수의 테이블을 저장하기 위한 단계를 더 포함하고, 상기 단계(c)는;
    (c10) 상기 제1 양자화 파라미터 유도 상수에 응답하여 상기 테이블중에서 한 테이블을 선택하는 단계; 및
    (c11) 상기 단계(c10)애서 선택된 상기 테이블에 따라 가변길이 코드로 인코딩하도록 동작하는 가변길이 인코딩하는 단계를 더 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  49. 제 35 항에 있어서, 상기 단계(c)는 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 예측 에러에 할당된 가변길이 코드를 계산하는 단계를 갖는 것을 특징으로 하는 코드화된 신호 분리 방법.
  50. 제 36 항에 있어서, 상기 실행을 각각의 가변길이 코드로 인코딩하기 위해 사용되는 실행 테이블을 저장하는 단계를 더 포함하고, 상기 단계(c)는:
    (c12) 상기 실행을 발생빈도를 고려하여 상기 실행 테이블에 따라 가변길이코드로 인코딩은 단계; 및
    (c13) 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도상수를 기초로 하여 상기 레벨에 할당된 상기 가변길이 코드를 계산함으로써 상기 레벨을 인코딩하는 단계를 더 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  51. 제 38 항에 있어서, 각각의 상기 마크로블록은 휘도 블록과 색-차이 블록으로 이루어 진 상기 블록들을 포함하고, 상기 차동 CBP 값 스트링은 차동 휘도 CBP 값과 차동 색-차이 CBP 값 스트링으로 이루어지고, 상기 차동 휘도 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 휘도 블록에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 휘도 블록과 인코딩되지 않은 휘도 블록의 위치를 지시하고, 상기 차동 색-차이 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 색-차이 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 색-차이 블록과 인코딩되지 않은 색-차이 블록의 위치를 지시하고, 상기 (c4)단계는:
    각각이 상기 차동 휘도 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 휘도 테이블을 저장하고, 각각이 상기 차동 색-차이 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 색-차이 테이블을저장하기 위한 단계를 더 포함하고, 여기서 상기 단계(c4)는:
    (c41) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록내의 불필요한 색-차이 블록의 수와 상기 불필요한 휘도 블록의 수를 카운팅하는 단계;
    (c42) 상기 단계(c41)에서 카운팅된 상기 불필요한 휘도 블록의 수에 응답하여 상기 휘도 테이블중에서 선택된 한 휘도 테이블을 선택하고, 선택된 상기 휘도 테이블에 따라 상기 휘도 CBP 값 스트링을 상기 가변길이 코드로 인코딩하는 단계; 및
    (c43) 상기 단계(c41)에서 카운팅된 상기 불필요한 색-차이 블록의 수에 응답하여 상기 색-차이 테이블중에서 선택된 한 색-차이 테이블을 선택하고, 선택된 상기 색-차이 테이블에 따라 상기 색-차이 CBP 값 스트링을 상기 가변길이 코드로 인코딩하는 단계를 더 포함하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  52. 제 43 항에 있어서, 상기 단계(c7)은 마크로블록 양자화 파라미터 복원 정보의 절대값에 따라 상기 마크로블록 양자화 파라미터 복원 정보에 할당된 가변 길이 코드를 계산하는 단계를 갖는 것을 특징으로 하는 코드화된 신호 분리 방법.
  53. 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위해 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 차동 코드화된 신호 발생 방법으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 신호의 결과로서 발생되고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 차동 코드화된 신호 발생 방법에 있어서,
    (d) 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 단계;
    (e) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 ek로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제2 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하는, 상기 단계; 및
    (f) 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위한 단계를 포함하고,
    이렇게하여 상기 단계(f)는 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 단계를 갖는 것을 특징으로 하는 차동 코드화된 신호 발생 방법.
  54. 제1 코드화된 동화상 시퀀스 신호를 발생시키기 위해 제2 코드화된 동화상시퀀스 신호와 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 코드화된 신호 병합 방법으로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 코드화된 신호 병합 방법에 있어서,
    (g) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 결과로서 발생되고 제2 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 단계;
    (h) 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 단계로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차동 계수 정보를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조 형태이고, 하나이상의 화상 층의 각각은 상기 스크린중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 슬라이스 층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 블록 층의 각각은 상기 블록중의 하나에 대해 블록 정보를 갖는, 상기 단계; 및
    (i) 상기 단계(h)에서 입력된 상기 차동 코드화된 동화상 시퀀스 신호 및 상기 단계(g)에서 입력된 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호를 복원하는 단계를 포함하고,
    이렇게하여, 상기 단계(i)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보와, 상기 단계(h)에서 획득된 상기 차동 계수 정보를 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호를 복원하는 단계를 갖는 것을 특징으로 하는 코드화된 신호 병합 방법.
  55. 제 54 항에 있어서, 상기 제2 계수 정보는 비제로 계수로 이루어 진 제2 비제로 계수 정보와 제로 계수로 이루어 진 제2 제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 제로 계수로 변환되어야 할 제로 변환 제1 계수로 이루어 진 제로 변환 제1 계수 정보와 상기 비제로 계수로 변환되어야 할 비제로 변환 제1 계수로 이루어 진 비제로 변환 제1 계수 정보를 포함하고, 상기 단계(i)는:
    (i1) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 제로 변환 제1 계수를 복원하는 단계;
    (i2) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 비제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 비제로 변환 제1 계수를 복원하는 단계; 및
    (i3) 상기 제1 계수 정보를 복원하기 위해 상기 단계(i2)에서 복원된 상기비제로 변환 제1 계수 정보와 상기 단계(i1)에서 복원된 상기 제로 변환 제1 계수 정보를 병합하는 단계를 더 포함하는 것을 특징으로 하는 코드화된 신호 병합 방법.
  56. 제 54 항 또는 제 55 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 이루어 진 블록과, 상기 마크로블록 층의 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드 블록 패턴을 포함하고, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록은 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의의 마크로블록 층의 상기 코드화된 블록 패턴간의 차이로 되는 차동 코드화된 블록을 포함하고, 상기 단계(i)는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 코드화된 블록 패턴을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 상기 코드화된 블록 패턴을 복원하는 단계(i31)를 포함하는 것을 특징으로 하는 코드화된 신호 병합 방법.
  57. 제 54 항 내지 제 56 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 마크로블록 양자화 파라미터를 포함하고, 상기 단계(i)는 제1 코드화된 신호 병합 수단에는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 상기 제1 마크로블록 양자화 파라미터 복원 정보를 복원하는 단계(i32)를 갖는 것을 특징으로 하는 코드화된 신호 병합 방법.
  58. 제 54 항 내지 제 57 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 슬라이스 양자화 파라미터를 포함하고, 상기 단계(i)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 복원하는 단계(i33)를 포함하는 것을 특징으로 하는 코드화된 신호 병합 방법.
  59. 제 54 항 내지 제 58 항 중 어느 한 항에 있어서, 상기 단계(i)는 제1 코드화된 신호 병합 수단에는 상기 차동 코드화된 동화상 시퀀스 신호로부터 VBV 버퍼의 용량을 지시하는 VBV_지연 정보를 획득하는 단계(i34)를 포함하는 것을 특징으로 하는 코드화된 신호 병합 방법.
  60. (j) 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하는 단계; 및
    (k) 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 입력하는 단계를 포함하고,
    상기 (j)단계는:
    (j1) 상기 제1 코드화된 동화상 시퀀스 신호를 입력하는 단계;
    (j2) 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 단계(j1)을 통하여 입력된 상기 제1 코드화된 동화상 시퀀스 신호를 변환하는 단계;
    (j3) 상기 단계(j2)에서 발생된 상기 제2 코드화된 동화상 시퀀스 신호 및 상기 단계(j1)에서 입력된 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 차동 코드화된 신호를 발생시키는 단계;
    (j4) 상기 단계(j2)에서 발생된 상기 제2 코드화된 동화상 시퀀스 신호를 출력시키는 단계; 및
    (j5) 상기 단계(j2)에서 발생된 상기 차동 코드화된 동화상 시퀀스 신호를 출력시키는 단계를 더 포함하고,
    상기 (k) 단계는:
    (k1) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키는 단계;
    (k2) 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키는 단계;
    (k3) 상기 단계(k2)에서 입력된 상기 차동 코드화된 동화상 시퀀스 신호와 상기 단계(k1)에서 입력된 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호를 복원하는 단계; 및
    (k4) 상기 제1 코드화된 신호 병합 유닛에 의해 복원된 상기 제1 코드화된 동화상 시퀀스 신호를 출력시키는 단계를 포함하는 것을 특징으로 하는 코드화된 신호 분리 및 병합 방법.
  61. 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위해 그 내부에 구체화된 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 사용가능 저장 매체를 포함하는 컴퓨터 프로그램 제품에 있어서,
    (a) 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 컴퓨터 판독가능 프로그램 코드;
    (b) 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기컴퓨터 판독가능 프로그램 코드(a)에 의해 입력된 상기 제1 코드화된 동화상 시퀀스 신호를 변환시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조의 형태이고, 하나이상의 시퀀스 층의 각각은 복수의 스크린 공유 공통 정보를 갖고, 하나이상의 시퀀스 층의 각각은 상기 스크린중의 하나에 대해 복수의 슬라이스 공유 공통 정보를 갖고, 하나이상의 슬라이스층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 마크로블록 층의 각각은 상기 복수의 마크로블록중의 하나에 대해 복수의 블록을 갖고, 하나이상의 블록 층의 각각은 상기 복수의 블록중의 하나에 대해 블록 정보를 갖는, 상기 컴퓨터 판독가능 프로그램 코드; 및
    (c) 상기 컴퓨터 판독가능 프로그램 코드(b)에 의해 입력된 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호에 응답하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함하고,
    이렇게하여 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  62. 제 61 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 계층구조 형태로 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키는 컴퓨터 판독가능 프로그램 코드를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  63. 제 61 항 또는 제 62 항에 있어서, 상기 제2 계수 정보는 제로 계수로 이루어 진 제2 제로 계수 정보와 비제로 계수로 이루어 진 제2 비제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 컴퓨터 판독가능 프로그램 코드(b)에 의해 상기 제로 계수로 변환되어지는 제로 변환 제1 계수 정보와, 상기 컴퓨터 판독가능 프로그램 코드(b)에 의해 상기 비제로 계수로 변환되어지는 비제로 변환 제1 계수 정보를 포함하고,
    상기 컴퓨터 판독가능 프로그램 코드(c)는:
    (c1) 각각, 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보로부터의 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보로 분리시키기 위한 컴퓨터 판독가능 프로그램 코드;
    (c2) 차동 제로 계수 정보를 발생시키기 위해 상기 컴퓨터 판독가능 프로그램 코드(c1)에 의해 분리된 상기 제로 변환 제1 계수 정보와 상기 제2 제로 계수 정보간의 차동 정보를 추출하기 위한 컴퓨터 판독가능 프로그램 코드; 및
    (c3) 차동 비제로 계수 정보를 발생시키기 위해 상기 컴퓨터 판독가능 프로그램 코드(c1)에 의해 분리된 상기 비제로 변환 제1 계수 정보와 상기 제2 비제로 계수 정보간의 차동 정보를 추출하기 위한 컴퓨터 판독가능 프로그램 코드를 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  64. 제 63 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c3)는 상기 비제로 변환 제1 계수 정보의 상기 제1 계수의 값과 상기 비제로 변환 제2 계수 정보의 상기 제1 계수의 값을 기초로 하여 상기 차동 비제로 계수 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  65. 제 64 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 상기 마크로블록을 발생시키기 위해 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 제1 마크로블록 양자화 파라미터와, 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제2 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 마크로블록 양자화 파라미터를 획득하기 위한 컴퓨터 판독가능 프로그램 코드를 갖고,
    이렇게하여 상기 컴퓨터 판독가능 프로그램 코드(c3)는 상기 제1 마크로블록 양자화 파라미터에 대한 상기 제2 마크로블록 양자화 파라미터의 비율을 기초로 하여 상기 비제로 변환 제1 계수 정보와 산정된 비제로 변환 제1 계수 정보간의 예측에러를 계산기 위한 컴퓨터 판독가능 프로그램 코드를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  66. 제 63 항 내지 제 65 항 중 어느 한 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c2)는 실행 및 레벨의 조합을 포함하는 상기 차동 제로 계수 정보를 발생시키기 위해 지그재그 방식으로 상기 제로 변환 제1 계수 정보를 스캐닝하는 컴퓨터 판독가능 프로그램 코드를 갑고, 상기 실행은 연속적인 제로-값 계수의 수로 되고, 상기 레벨은 상기 연속적인 제로-값 계수가 바로 뒤이어지는 비제로-값 계수의 값으로 되고 이렇게하여 상기 컴퓨터 판독가능 프로그램 코드(c2)는 상기 차동 제로 계수 정보의 정보의 양을 압축시키기 위해 상기 제로 변환 제1 계수 정보의 제로 계수를 제거하기 위한 컴퓨터 판독가능 프로그램 코드를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  67. 제 61 항 내지 제 66 항 중 어느 한 항에 있어서, 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 된 블록과, 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드화된 블록 패턴을 포함하고, 상기 컴퓨터판독가능 프로그램 코드(c)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 코드화된 블록 패턴간의 차동 코드화된 블록 패턴을 발생시키기 위한 컴퓨터 판독가능 프로그램 코드(c4)를 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  68. 제 67 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c4)은 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 비인코딩된 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 블록 층내의 상기 인코딩된 블록 및 비인코딩된 블록의 위치를 각각 지시하는 차동 CBP 값 스트링을 발생시키는 컴퓨터 판독가능 프로그램 코드를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  69. 제 61 항 내지 제 68 항 중 어느 한 항에 있어서, 상기 마크로블록 층은 마크로블록의 위치를 지시하는 마크로블록 어드레스와, 스킵되어야 할 상기 마크로블록 어드레스의 수를 지시하는 MBAI인 마크로블록 어드레스 증분을 포함하는 마크로블록 속성 정보를 포함하고, 상기 컴퓨터 판독가능 프로그램 코드(c)는:
    (c5) 상기 차동 코드화된 동화상 시퀀스 신호의 마크로블록을 발생시키기 위해 상기 코드화된 신호 변환 수단으로부터 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록을 발생시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 차동 코드화된 동화상 시퀀스신호의 상기 마크로블록은 상기 각각의 마크로블록 어드레스에 대해 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 변경되지 않고 남아있는 마크로블록을 제거하기 위해 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 마크로블록간의 차이로 되는, 상기 컴퓨터 판독가능 프로그램 코드; 및
    (c6) 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록 속성 정보의 상기 MBAIs를 발생시키는 상기 컴퓨터 판독가능 프로그램 코드로서, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 MBAIs는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록이 상기 각각의 마크로블록 어드레스에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록과 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대응하도록 상기 컴퓨터 판독가능 프로그램 코드(c5)에 의해 발생된 상기 코드화된 동화상 시퀀스 신호의 상기 마크로블록에 대해 상기 상기 컴퓨터 판독가능 프로그램 코드(c5)에 의해 제거된 상기 마크로블록의 마크로블록 수를 지시하는, 상기 컴퓨터 판독가능 프로그램 코드를 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  70. 제 61 항 내지 제 69 항 중 어느 한 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 제1 마크로블록 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호에 포함된각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 각각의 상기 마크로블록을 양자화하도록 동작하고, 및
    상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 마크로블록 양자화 파라미터를 복원하는 데에 사용되는 마크로블록 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드(c7)을 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  71. 제 61 항 내지 제 69 항 중 어느 한 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 마크로블록 양자화 파라미터에 대한 상기 제1 마크로블록 양자화 파라미터의 비율에 기초하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환시키기 위한 상기 컴퓨터 판독가능 프로그램 코드를 갖고,
    상기 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 마크로블록 양자화 파라미터 복원 정보를 발생시키기 위한 상기 컴퓨터 판독가능 프로그램 코드(c7)을 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  72. 제 70 항 또는 제 71 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c7)는 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용된 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키기 위한 상기 컴퓨터 판독가능 프로그램 코드(c7)를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  73. 제 72 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c7)은 상기 차동 코드화된 동화상 시퀀스 신호의 상기 마크로블록의 이전에 발생된 마크로블록 양자화 파라미터 복원 정보와 상기 제1 양자화 파라미터 유도 상수간의 파이를 기초로 하여 상기 마크로블록 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  74. 제 61 항 내지 제 73 항 중 어느 한 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 본래의 동화상 시퀀스 신호를 복원하기 위해 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용된 제1 슬라이스 양자화 파라미터에 따라 상기 제1 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록을 역으로 양자화하고, 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 슬라이스 양자화 파라미터에 따라 상기 복원된 본래의 동화상 시퀀스 신호의 상기 슬라이스 층내의 각각의 상기 마크로블록을 양자화하도록 동작하고; 및
    상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 슬라이스 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  75. 제 61 항 내지 제 73 항 중 어느 한 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(b)는 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제2 슬라이스 양자화 파라미터에 대한 상기 제1 슬라이스 양자화 파라미터의 비율을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록을 변환하도록 동작하고; 및
    상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제1 슬라이스 양자화 파라미터를 복원하는 데에 사용된 슬라이스 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드(c8)를 더 포함하는 기 위한것을 특징으로 하는 컴퓨터 프로그램 제품.
  76. 제 74 항 또는 제 75 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c8)는 상기 제2 슬라이스 양자화 파라미터로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해 사용되는 제1 슬라이스 양자화 파라미터 유도 상수를 기초로 하여 상기 슬라이스 양자화 파라미터 복원 정보를 발생시키기 위한 컴퓨터 판독가능프로그램 코드를 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  77. 제 1 항 내지 제 76 항 중 어느 한 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c8)는 상기 차동 코드화된 동화상 시퀀스 신호에 VBV_지연을 첨부하고 상기 제1 코드화된 동화상 시퀀스 신호로부터의 VBV 버퍼 용량을 지시하는 상기 VBV_지연 정보를 획득하기 위한 상기 컴퓨터 판독가능 프로그램 코드(c9)를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  78. 제 63 항 내지 제 66 항 중 어느 한 항에 있어서, 상기 각각의 차동 비제로 계수 정보와 상기 각각의 차동 제로 계수 정보를 각각의 가변 길이 코드로 인코딩하는 데에 각각 사용되는 복수의 테이블을 저장하기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함하고; 상기 컴퓨터 판독가능 프로그램 코드(c)는:
    (c10) 상기 제1 양자화 파라미터 유도 상수에 응답하여 상기 테이블중에서 한 테이블을 선택하도록 동작하기 위한 컴퓨터 판독가능 프로그램 코드; 및
    (c11) 상기 컴퓨터 판독가능 프로그램 코드(c10)에 의해 선택된 상기 테이블에 따라 상기 차동 제로 계수 정보와 상기 차동 비제로 계수 정보를 가변길이 코드로 인코딩하는 컴퓨터 판독가능 프로그램 코드를 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  79. 제 65 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c)는 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도 상수를 기초로 하여 상기 예측 에러에 할당된 가변길이 코드를 계산하기 위한 컴퓨터 판독가능 프로그램 코드를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  80. 제 66 항에 있어서,상기 실행을 각각의 가변길이 코드로 인코딩하기 위해 사용되는 실행 테이블을 저장하기 위한 컴퓨터 판독가능 프로그램 코드를 더 갖고;
    여기서, 상기 컴퓨터 판독가능 프로그램 코드(c)는:
    (c12) 상기 실행을 발생빈도를 고려하여 상기 실행 테이블에 따라 가변길이 코드로 인코딩하기 위한 컴퓨터 판독가능 프로그램 코드; 및
    (c13) 상기 제2 마크로블록 양자화 파라미터로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 제1 양자화 파라미터 유도상수를 기초로 하여 상기 레벨에 할당된 상기 가변길이 코드를 계산함으로써 상기 레벨을 상기 가변길이 코드로 인코딩학 컴퓨터 판독가능 프로그램 코드를 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  81. 제 68 항에 있어서, 각각의 상기 마크로블록은 휘도 블록과 색-차이 블록으로 이루어 진 상기 블록들을 포함하고, 상기 차동 CBP 값 스트링은 차동 휘도 CBP 값과 차동 색-차이 CBP 값 스트링으로 이루어지고, 상기 차동 휘도 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 휘도 블록에 대해 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 휘도 블록과 인코딩되지 않은 휘도 블록의 위치를 지시하고, 상기 차동 색-차이 CBP 값 스트링은 각각 상기 제2 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 블록 층내의 인코딩되지 않은 색-차이 블록에 대해 상기 제1 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록 층내의 상기 인코딩된 색-차이 블록과 인코딩되지 않은 색-차이 블록의 위치를 지시하고, 각각이 상기 차동 휘도 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 휘도 테이블과, 상기 차동 색-차이 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위해 사용된 복수의 색-차이 테이블을 더 포함하고,
    상기 컴퓨터 판독가능 프로그램 코드(c4)는:
    (c41) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 마크로블록내의 불필요한 색-차이 블록의 수와 상기 불필요한 휘도 블록의 수를 카운팅하기 위한 컴퓨터 판독가능 프로그램 코드;
    (c42) 컴퓨터 판독가능 프로그램 코드(c41)에 의해 카운팅된 상기 불필요한 휘도 블록의 수에 응답하여 상기 휘도 테이블중에서 한 휘도 테이블을 선택하고, 상기 휘도 테이블에 따라 상기 차동 휘도 CBP 값 스트링을 각각의 가변길이 코드로 인코딩하기 위한 컴퓨터 판독가능 프로그램 코드;
    (c43) 컴퓨터 판독가능 프로그램 코드(c41)에 의해 카운팅된 상기 불필요한 색-차이 블록의 수에 응답하여 상기 색-차이 중에서 한 색-차이 테이블을 선택하고, 상기 색-차이 테이블에 따라 상기 차동 색-차이 CBP 값 스트링을 가변길이 코드로 인코딩하기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  82. 제 73 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(c7)은 상기 마크로블록 양자화 파라미터 복원 정보의 절대값에 따라 상기 마크로블록 양자화 파라미터 복원 정보에 할당된 가변 길이 코드를 계산하기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  83. 차동 코드화된 동화상 시퀀스 신호를 발생시키도록 제1 코드화된 동화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위해 그 내부에 구체화된 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 사용가능 저장 매체를 포함하는 컴퓨터 프로그램 제품으로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 신호의 결과로서 발생되고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는, 상기 컴퓨터 프로그램 제품에 있어서,
    (d) 상기 제1 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제1 화상정보로 이루어지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 컴퓨터 판독가능 프로그램 코드;
    (e) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제2 코드화된 동화상 시퀀스 신호는 제2 계수 정보를 갖는 일련의 제2 화상정보로 이루어지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하는, 상기 컴퓨터 판독가능 프로그램 코드; 및
    (f) 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함하고,
    이렇게하여 상기 컴퓨터 판독가능 프로그램 코드(f)는 상기 제1 코드화된 동화상 시퀀스 신호의 상기 일련의 제1 화상 정보로부터 획득된 상기 제1 계수 정보와, 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보를 기초로하여 상기 차동 코드화된 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  84. 제1 코드화된 동화상 시퀀스 신호를 발생시키도록 제2 코드화된 동화상 시퀀스 신호와 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위해 그 내부에 구체화된 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 사용가능 저장 매체를 포함하는 컴퓨터 프로그램 제품으로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차이로되는, 상기 컴퓨터 프로그램 제품에 있어서,
    (g) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩한 결과로서 발생되고 제2 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제2 계수 정보는 제2 계수의 매트릭스를 포함하고, 상기 제1 코드화된 동화상 시퀀스 신호는 본래의 동화상 시퀀스 신호를 인코딩한 결과로서 발생되고 제1 계수 정보를 갖는 일련의 제2 화상 정보로 이루어 지고, 상기 제1 계수 정보는 제1 계수의 매트릭스를 포함하는, 상기 컴퓨터 판독가능 프로그램 코드;
    (h) 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드로서, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호간의 차동 계수 정보를 포함하고, 각각의 상기 본래의 동화상 시퀀스 신호, 상기 제1 코드화된 동화상 시퀀스 신호 및 상기 제2 코드화된 동화상 시퀀스 신호는 각각이 복수의 스크린 공유 공통 정보를 갖는 하나이상의 시퀀스 층을 포함하는 계층구조 형태이고, 하나이상의 화상 층의 각각은 상기 스크린중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 슬라이스 층의 각각은 상기 슬라이스중의 하나에 대해 복수의 마크로블록을 갖고, 하나이상의 블록 층의 각각은 상기 블록중의 하나에 대해 블록 정보를 갖는, 상기 컴퓨터 판독가능 프로그램 코드; 및
    (i) 상기 컴퓨터 판독가능 프로그램 코드(g)에 의해 입력된 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호와 상기 컴퓨터 판독가능 프로그램 코드(h)에 의해 입력된 상기 차동 코드화된 신호를 복원하기 위한 컴퓨터 판독가능 프로그램 코드를 포함하고,
    이렇게하여, 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 제2 코드화된 동화상 시퀀스 신호의 상기 일련의 제2 화상 정보로부터 획득된 상기 제2 계수 정보와, 상기 컴퓨터 판독가능 프로그램 코드(h)에 의해 획득된 상기 차동 계수 정보를 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호를 복원하는 컴퓨터 판독가능 프로그램 코드를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  85. 제 84 항에 있어서, 상기 제2 계수 정보는 비제로 계수로 이루어 진 제2 비제로 계수 정보와 제로 계수로 이루어 진 제2 제로 계수 정보를 포함하고, 상기 제1 계수 정보는 상기 제로 계수로 변환되어야 할 제로 변환 제1 계수로 이루어 진 제로 변환 제1 계수 정보와 상기 비제로 계수로 변환되어야 할 비제로 변환 제1 계수로 이루어 진 비제로 변환 제1 계수 정보를 포함하고, 상기 컴퓨터 판독가능 프로그램 코드(i)는:
    (i1) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 제로 변환 제1 계수를 복원하기 위한 컴퓨터 판독가능 프로그램 코드;
    (i2) 상기 제2 코드화된 동화상 시퀀스 신호의 상기 제2 비제로 계수 정보와 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 계수 정보를 기초로 하여 상기 비제로 변환 제1 계수를 복원하기 위한 컴퓨터 판독가능 프로그램 코드; 및
    (i3) 상기 제1 계수 정보를 복원하기 위해 상기 컴퓨터 판독가능 프로그램 코드(i1)에 의해 복원된 상기 제로 변환 제1 계수 정보와 상기 상기 컴퓨터 판독가능 프로그램 코드(i2)에 의해 복원된 상기 비제로 변환 제1 계수 정보를 병합하기 위한 컴퓨터 판독가능 프로그램 코드를 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  86. 제 84 항 또는 제 85 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의 상기 마크로블록 층은 인코딩된 블록 및 비인코딩된 블록으로 이루어 진 블록과, 상기 마크로블록 층의 상기 각각의 인코딩된 블록 및 비인코딩된 블록의 위치를 지시하는 코드 블록 패턴을 포함하고, 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 마크로블록은 상기 제1 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호의 각각의의 마크로블록 층의 상기 코드화된 블록 패턴간의 차이로 되는 차동 코드화된 블록을 포함하고,
    상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 차동 코드화된 블록 패턴을 기초로 하여 상기 제1 코드화된 동화상 시퀀스 신호의 상기 마크로블록 층의 상기 코드화된 블록 패턴을 복원하기 위한 컴퓨터 판독가능 프로그램 코드(i31)를 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  87. 제 84 항 내지 제 86 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용된 제2 마크로블록 양자화 파라미터를 포함하고, 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 사용되는 상기 제1 마크로블록 양자화 파라미터 복원 정보를 복원하기 위한 컴퓨터 판독가능 프로그램 코드(i32)를 갖는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  88. 제 84 항 내지 제 87 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 상기 본래의 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 양자화를 위해 사용되는 제1 마크로블록 양자화 파라미터를 포함하고, 상기 제2 코드화된 동화상 시퀀스 신호는 상기 제2 동화상 시퀀스 신호의 상기 슬라이스 층에 포함된 각각의 상기 마크로블록의 역양자화를 위해 사용되는 제2 슬라이스 양자화 파라미터를 포함하고, 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 제1 마크로블록 양자화 파라미터를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 슬라이스 양자화 파라미터를 복원하기 위해사용되는 슬라이스 양자화 파라미터 복원 정보를 복원하기 위한 컴퓨터 판독가능 프로그램 코드(i33)을 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  89. 제 84 항 내지 제 88 항 중 어느 한 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 차동 코드화된 동화상 시퀀스 신호로부터 VBV 버퍼의 용량을 지시하는 VBV_지연 정보를 획득하여 상기 제1 코드화된 동화상 시퀀스 신호에 상기 VBV_지연 정보를 첨부하기 위한 컴퓨터 판독가능 프로그램 코드(i34)를 포함하는 것을 특징으로 하는 퓨터 프로그램 제품.
  90. 코드화된 신호를 분리 및 병합하 위해 그 내부에 구체화된 컴퓨터 판독가능 프로그램 코드를 갖는 컴퓨터 사용가능 저장 매체를 포함하는 컴퓨터 프로그램 제품에 있어서,
    (i) 상기 제1 코드화된 화상 시퀀스 신호와 제2 코드화된 동화상 시퀀스 신호간의 차이로 되는 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 제1 코드화된 동화상 시퀀스 신호를 트랜스코딩하기 위한 컴퓨터 판독가능 프로그램 코드; 및
    (k) 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호와 상기 제2 코드화된 동화상 시퀀스 신호를 입력하기 위한 컴퓨터 판독가능 프로그램 코드를 포함하고,
    상기 컴퓨터 판독가능 프로그램 코드(j)는:
    (j1) 상기 제1 코드화된 동화상 시퀀스 신호를 입력하기 위한 컴퓨터 판독가능 프로그램 코드;
    (j2) 상기 제2 코드화된 동화상 시퀀스 신호를 발생시키기 위해 상기 컴퓨터 판독가능 프로그램 코드(j1)을 통하여 입력된 상기 제1 코드화된 동화상 시퀀스 신호를 변환하기 위한 컴퓨터 판독가능 프로그램 코드;
    (j3) 상기 컴퓨터 판독가능 프로그램 코드(j2)에 의해 발생된 상기 제2 코드화된 동화상 시퀀스 신호 및 상기 컴퓨터 판독가능 프로그램 코드(j1)에 의해 입력된 상기 제1 코드화된 동화상 시퀀스 신호로부터 상기 차동 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드;
    (j4) 상기 컴퓨터 판독가능 프로그램 코드(j2)에 의해 발생된 상기 제2 코드화된 동화상 시퀀스 신호를 출력시키기 위한 컴퓨터 판독가능 프로그램 코드; 및
    (j5) 상기 컴퓨터 판독가능 프로그램 코드(j3)에 의해 발생된 상기 차동 코드화된 동화상 시퀀스 신호를 출력시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함하고,
    상기 컴퓨터 판독가능 프로그램 코드(k)는:
    (k1) 상기 제2 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드;
    (k2) 상기 차동 코드화된 동화상 시퀀스 신호를 입력시키기 위한 컴퓨터 판독가능 프로그램 코드;
    (k3) 상기 컴퓨터 판독가능 프로그램 코드(k2)에 의해 발생된 상기 차동 코드화된 동화상 시퀀스 신호 및 상기 컴퓨터 판독가능 프로그램 코드(k1)에 의해 입력된 상기 제2 코드화된 동화상 시퀀스 신호로부터 상기 제1 코드화된 동화상 시퀀스 신호를 발생시키기 위한 컴퓨터 판독가능 프로그램 코드; 및
    (k4) 상기 컴퓨터 판독가능 프로그램 코드(k3)에 의해 복원된 상기 제1 코드화된 동화상 시퀀스 신호를 출력시키기 위한 컴퓨터 판독가능 프로그램 코드를 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  91. 제 1 항 내지 제 22 항 중 어느 한 항에 있어서, 상기 시퀀스 층의 각각은 상기 시퀀스층의 시작을 지시하는 시퀀스 헤더를 포함하고, 상기 차동 코드화된 신호 발생 수단은 상기 시퀀스 헤더를 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 시퀀스 층에 첨부하도록 동작하는 시퀀스 헤더 부착 유닛을 포함하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  92. 제 1 항 내지 제 22 항 중 어느 한 항 또는 제 91 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되고, 상기 차동 코드화된 신호 발생 수단은 상기 제1 비트율을 지시하는 제1 비트율 정보를 발생시키고 상기 차동 코드화된 동화상 시퀀스 신호에 상기 제1 비트율 정보를 첨부하도록 동작하는 비트율 정보 첨부 유닛을 포함하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  93. 제 92 항에 있어서, 상기 비트율 정보 첨부 유닛은 400으로 나누어 진 상기제1 비트율의 값을 기초로하여 상기 제1 비트율 정보를 발생시키고 상기 차동 코드화된 동화상 시퀀스 신호에 상기 제1 비트율 정보를 첨부하도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 장치.
  94. 제 24 항 내지 제 29 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 비트율을 지시하는 상기 제1 비트율 정보를 포함하고, 상기 제1 코드화된 신호 병합 수단은 상기 제1 비트율로 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 비트율 정보를 획득하도록 동작하는 것을 특징으로 하는 코드화된 신호 병합 장치.
  95. 제 31 항 내지 제 52 항 중 어느 한 항에 있어서, 상기 시퀀스 층의 각각은 상기 시퀀스 층의 시작을 지시하는 시퀀스 헤더를 포함하고, 상기 단계(c)는 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 시퀀스 층에 상기 시퀀스 헤더를 첨부하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  96. 제 31 항 내지 제 52 항 중 어느 한 항 또는 제 95 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 단계(c)는 상기 제1 비트율을 지시하는 제1 비트율 정보를 발생시키고 상기 제1 비트율 정보를 상기 차동 코드화된 동화상 시퀀스 신호 첨부하는 상기 단계 (c15)를 포함하는 것을특징으로 하는 코드화된 신호 분리 방법.
  97. 제 96 항에 있어서, 상기 단계 (c15)는 상기 비트율 정보 첨부 유닛은 400으로 나누어 진 상기 제1 비트율의 값을 기초로 하여 상기 제1 비트율 정보를 발생시키고 상기 차동 코드화된 동화상 시퀀스 신호에 상기 제1 비트율 정보를 첨부하도록 동작하는 것을 특징으로 하는 코드화된 신호 분리 방법.
  98. 제 54 항 내지 제 59 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 비트율을 지시하는 상기 제1 비트율 정보를 포함하고, 상기 단계(i)는 상기 제1 비트율로 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 비트율 정보를 획득하는 단계(j4)를 포함하는 것을 특징으로 하는 코드화된 신호 병합 방법.
  99. 제 61 항 내지 제 82 항 중 어느 한 항에 있어서, 상기 시퀀스 층의 각각은 상기 시퀀스 층의 시작을 지시하는 시퀀스 헤더를 포함하고, 상기 컴퓨터 판독가능 프로그램 코드 단계(c)는 상기 시퀀스 헤더를 상기 차동 코드화된 동화상 시퀀스 신호의 상기 각각의 시퀀스 층에 첨부하기 위한 (c14) 컴퓨터 판독가능 프로그램 코드를 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  100. 제 61 항 내지 제 82 항 중 어느 한 항 또는 제 99 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 컴퓨터 판독가능 프로그램 코드 단계(c)는 상기 제1 비트율을 지시하는 상기 제1 비트율 정보를 바시키고 상기 제1 비트율 정보를 상기 차동 코드화된 동화상 시퀀스 신호에 첨부하기 위한 (c15) 컴퓨터 판독가능 프로그램 코드를 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  101. 제 100 항에 있어서, 상기 컴퓨터 판독가능 프로그램 코드 (c15)는 400으로 나누어 진 상기 제1 비트율의 값을 기초로 하여 상기 제1 비트율 정보를 발생시키고 상기 차동 코드화된 동화상 시퀀스 신호에 상기 제1 비트율 정보를 첨부하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
  102. 제 84 항 내지 제 89 항 중 어느 한 항에 있어서, 상기 제1 코드화된 동화상 시퀀스 신호는 제1 비트율로 전송되어지고, 상기 차동 코드화된 동화상 시퀀스 신호는 상기 제1 비트율을 지시하는 제1 비트율 정보를 포함하고, 상기 컴퓨터 판독가능 프로그램 코드(i)는 상기 제1 비트율로 상기 제1 코드화된 동화상 시퀀스 신호를 복원하기 위해 상기 차동 코드화된 동화상 시퀀스 신호로부터 상기 제1 비트율 정보를 획득하기 위한 (i4) 컴퓨터 판독가능 프로그램 코드를 포함하는 것을 특징으로 하는 컴퓨터 프로그램 제품.
KR1020010049741A 2000-08-18 2001-08-18 코드화된 신호를 분리 및 합병하는 방법과 그 장치 및컴퓨터 프로그램 제품 KR20020014770A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JPJP-P-2000-00248514 2000-08-18
JP2000248514 2000-08-18
JPJP-P-2001-00197194 2001-06-28
JP2001197194A JP3561485B2 (ja) 2000-08-18 2001-06-28 符号化信号分離・合成装置、差分符号化信号生成装置、符号化信号分離・合成方法、差分符号化信号生成方法、符号化信号分離・合成プログラムを記録した媒体および差分符号化信号生成プログラムを記録した媒体

Publications (1)

Publication Number Publication Date
KR20020014770A true KR20020014770A (ko) 2002-02-25

Family

ID=26598091

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010049741A KR20020014770A (ko) 2000-08-18 2001-08-18 코드화된 신호를 분리 및 합병하는 방법과 그 장치 및컴퓨터 프로그램 제품

Country Status (9)

Country Link
US (1) US6895052B2 (ko)
EP (1) EP1180900A3 (ko)
JP (1) JP3561485B2 (ko)
KR (1) KR20020014770A (ko)
CN (1) CN1339922A (ko)
AU (1) AU767808B2 (ko)
CA (1) CA2355431A1 (ko)
HK (1) HK1040587A1 (ko)
SG (1) SG106627A1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040031949A (ko) * 2002-10-08 2004-04-14 엘지전자 주식회사 동영상 인코딩 및 디코딩 방법
WO2015102462A1 (ko) * 2014-01-06 2015-07-09 에스케이텔레콤 주식회사 다중 영상의 단일 비트 스트림 생성방법 및 생성장치
US9749587B2 (en) 2014-01-06 2017-08-29 Sk Telecom Co., Ltd. Method and apparatus for generating combined video stream for multiple images
KR20190066691A (ko) * 2017-12-06 2019-06-14 한국전자통신연구원 압축 데이터 송수신 방법 및 이를 위한 장치

Families Citing this family (79)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1217841A2 (en) * 2000-11-27 2002-06-26 Media Glue Corporation Bitstream separating and merging system, apparatus, method and computer program product
FR2830143B1 (fr) * 2001-09-21 2004-02-27 St Microelectronics Sa Procede et dispositif de compression d'un signal d'image
AU2003214181A1 (en) * 2002-03-22 2003-10-13 Realnetworks, Inc. Context-adaptive macroblock type encoding/decoding methods and apparatuses
JP4355156B2 (ja) * 2002-04-16 2009-10-28 パナソニック株式会社 画像復号化方法及び画像復号化装置
US7769084B1 (en) 2002-07-15 2010-08-03 Apple Inc. Method for implementing a quantizer in a multimedia compression and encoding system
US6954504B2 (en) * 2002-10-25 2005-10-11 Qualcomm, Incorporated Method and system for code combining in a communication system
JP2006237656A (ja) * 2003-02-28 2006-09-07 Secom Co Ltd 符号化信号分離・合成装置、差分符号化信号生成装置、差分符号化信号抽出装置、符号化信号分離・合成方法、符号化信号分離・合成プログラム
KR20040079084A (ko) * 2003-03-06 2004-09-14 삼성전자주식회사 시간적 복잡도를 고려한 적응적 동영상 부호화와 그 장치
JP2005167962A (ja) * 2003-11-11 2005-06-23 Secom Co Ltd 符号化信号分離装置、符号化信号合成装置および符号化信号分離合成システム
EP1692872A1 (en) * 2003-12-03 2006-08-23 Koninklijke Philips Electronics N.V. System and method for improved scalability support in mpeg-2 systems
US7590059B2 (en) * 2004-05-21 2009-09-15 Broadcom Corp. Multistandard video decoder
US20060008009A1 (en) * 2004-07-09 2006-01-12 Nokia Corporation Method and system for entropy coding for scalable video codec
US7664176B2 (en) * 2004-07-09 2010-02-16 Nokia Corporation Method and system for entropy decoding for scalable video bit stream
JP2006129246A (ja) * 2004-10-29 2006-05-18 Toshiba Corp 映像再生装置及び映像再生方法
DE102004056446A1 (de) 2004-11-23 2006-06-29 Siemens Ag Verfahren zur Transcodierung sowie Transcodiervorrichtung
US20060153293A1 (en) * 2005-01-12 2006-07-13 Ulead Systems, Inc. Method for transcoding compressed data
JP2006254211A (ja) * 2005-03-11 2006-09-21 Kenwood Corp データ圧縮装置、圧縮データ復元装置、データ圧縮方法、圧縮データ復元方法及びプログラム
US20060271990A1 (en) * 2005-05-18 2006-11-30 Rodriguez Arturo A Higher picture rate HD encoding and transmission with legacy HD backward compatibility
JP4839035B2 (ja) * 2005-07-22 2011-12-14 オリンパス株式会社 内視鏡用処置具および内視鏡システム
US7903306B2 (en) * 2005-07-22 2011-03-08 Samsung Electronics Co., Ltd. Sensor image encoding and/or decoding system, medium, and method
CN100370834C (zh) * 2005-08-08 2008-02-20 北京中星微电子有限公司 多模图像编解码芯片中的系数缩放计算模块
US20070147496A1 (en) * 2005-12-23 2007-06-28 Bhaskar Sherigar Hardware implementation of programmable controls for inverse quantizing with a plurality of standards
US20070160134A1 (en) * 2006-01-10 2007-07-12 Segall Christopher A Methods and Systems for Filter Characterization
US8014445B2 (en) * 2006-02-24 2011-09-06 Sharp Laboratories Of America, Inc. Methods and systems for high dynamic range video coding
CA2642253A1 (en) * 2006-03-07 2007-09-20 Nec Corporation Moving image distribution system and conversion device
US8194997B2 (en) * 2006-03-24 2012-06-05 Sharp Laboratories Of America, Inc. Methods and systems for tone mapping messaging
US7995649B2 (en) 2006-04-07 2011-08-09 Microsoft Corporation Quantization adjustment based on texture level
US8711925B2 (en) 2006-05-05 2014-04-29 Microsoft Corporation Flexible quantization
US7885471B2 (en) * 2006-07-10 2011-02-08 Sharp Laboratories Of America, Inc. Methods and systems for maintenance and use of coded block pattern information
EP2044773A4 (en) * 2006-07-10 2011-10-12 Sharp Kk METHODS AND SYSTEMS FOR COMBINING LAYERS IN A MULTI-LAYER BINARY TRAIN
US8422548B2 (en) * 2006-07-10 2013-04-16 Sharp Laboratories Of America, Inc. Methods and systems for transform selection and management
US8130822B2 (en) * 2006-07-10 2012-03-06 Sharp Laboratories Of America, Inc. Methods and systems for conditional transform-domain residual accumulation
US8059714B2 (en) * 2006-07-10 2011-11-15 Sharp Laboratories Of America, Inc. Methods and systems for residual layer scaling
US8532176B2 (en) * 2006-07-10 2013-09-10 Sharp Laboratories Of America, Inc. Methods and systems for combining layers in a multi-layer bitstream
US7840078B2 (en) * 2006-07-10 2010-11-23 Sharp Laboratories Of America, Inc. Methods and systems for image processing control based on adjacent block characteristics
US7535383B2 (en) * 2006-07-10 2009-05-19 Sharp Laboratories Of America Inc. Methods and systems for signaling multi-layer bitstream data
US7742646B1 (en) * 2006-12-20 2010-06-22 Nvidia Corporation Modified high dynamic range color decompression
US7920749B1 (en) 2006-12-20 2011-04-05 Nvidia Corporation Modified high dynamic range color decompression
CN101001371B (zh) * 2007-01-19 2010-05-19 华为技术有限公司 视频转码的方法及其装置
US7826673B2 (en) * 2007-01-23 2010-11-02 Sharp Laboratories Of America, Inc. Methods and systems for inter-layer image prediction with color-conversion
US8503524B2 (en) * 2007-01-23 2013-08-06 Sharp Laboratories Of America, Inc. Methods and systems for inter-layer image prediction
US8665942B2 (en) * 2007-01-23 2014-03-04 Sharp Laboratories Of America, Inc. Methods and systems for inter-layer image prediction signaling
US8233536B2 (en) 2007-01-23 2012-07-31 Sharp Laboratories Of America, Inc. Methods and systems for multiplication-free inter-layer image prediction
US7760949B2 (en) 2007-02-08 2010-07-20 Sharp Laboratories Of America, Inc. Methods and systems for coding multiple dynamic range images
US8767834B2 (en) * 2007-03-09 2014-07-01 Sharp Laboratories Of America, Inc. Methods and systems for scalable-to-non-scalable bit-stream rewriting
JPWO2008117541A1 (ja) * 2007-03-28 2010-07-15 パナソニック株式会社 符号化レート変換装置および符号化レート変換方法
US8810637B2 (en) * 2007-04-03 2014-08-19 Karl Storz Imaging, Inc. Universal camera control unit
JP4360416B2 (ja) * 2007-04-06 2009-11-11 セイコーエプソン株式会社 画像圧縮方法、画像圧縮装置およびプログラム
US7983498B1 (en) 2007-08-06 2011-07-19 Nvidia Corporation Low dynamic range 3-channel color compression
US8457214B2 (en) 2007-09-10 2013-06-04 Cisco Technology, Inc. Video compositing of an arbitrary number of source streams using flexible macroblock ordering
US8897359B2 (en) 2008-06-03 2014-11-25 Microsoft Corporation Adaptive quantization for enhancement layer video coding
US8259801B2 (en) * 2008-10-12 2012-09-04 Mediatek Inc. Methods for coding digital media data with prediction information and prediction error information being respectively carried by different bit stream sections
KR101610765B1 (ko) * 2008-10-31 2016-04-11 삼성전자주식회사 음성 신호의 부호화/복호화 방법 및 장치
KR101590633B1 (ko) * 2008-11-11 2016-02-02 삼성전자주식회사 슬라이스 단위로 분할된 동영상을 처리하는 동영상 부호화/복호화장치 및 동영상 부호화/복호화방법
US8379715B2 (en) * 2009-08-27 2013-02-19 Nxp B. V. System and method for video compression using non-linear quantization and modular arithmetic computation
US8654838B2 (en) * 2009-08-31 2014-02-18 Nxp B.V. System and method for video and graphic compression using multiple different compression techniques and compression error feedback
CN102577412B (zh) * 2010-03-04 2014-12-10 北京视博云科技有限公司 一种图像编码方法和装置
CN105245895B (zh) * 2010-06-04 2019-02-26 索尼公司 图像处理设备和方法
US8798171B2 (en) 2010-06-28 2014-08-05 Richwave Technology Corp. Video transmission by decoupling color components
US8458362B2 (en) 2010-09-30 2013-06-04 Comcast Cable Communications, Llc Delivering content in multiple formats
CN107071490B (zh) * 2010-11-04 2020-07-14 Ge视频压缩有限责任公司 解码装置和方法、编码装置和方法、存储和传输图像方法
KR20130049523A (ko) * 2011-11-04 2013-05-14 오수미 인트라 예측 블록 생성 장치
US9380327B2 (en) 2011-12-15 2016-06-28 Comcast Cable Communications, Llc System and method for synchronizing timing across multiple streams
JP5909692B2 (ja) * 2012-04-03 2016-04-27 パナソニックIpマネジメント株式会社 映像データ送信装置及び受信装置
JP6000763B2 (ja) * 2012-08-31 2016-10-05 キヤノン株式会社 画像処理装置及び画像処理方法
US9294766B2 (en) * 2013-09-09 2016-03-22 Apple Inc. Chroma quantization in video coding
JP6417815B2 (ja) * 2014-09-19 2018-11-07 富士ゼロックス株式会社 情報処理装置及び情報処理プログラム
US10567703B2 (en) 2017-06-05 2020-02-18 Cisco Technology, Inc. High frame rate video compatible with existing receivers and amenable to video decoder implementation
CN109660825B (zh) * 2017-10-10 2021-02-09 腾讯科技(深圳)有限公司 视频转码方法、装置、计算机设备及存储介质
US11463733B2 (en) * 2018-02-17 2022-10-04 Google Llc Image compression and decompression using controlled quality loss
CN110474711B (zh) * 2018-05-11 2021-11-09 Tcl华星光电技术有限公司 编码方法、设备及可读存储介质
CN109309548B (zh) * 2018-05-11 2020-01-03 深圳市华星光电技术有限公司 编码方法、设备及可读存储介质
CN108768587B (zh) * 2018-05-11 2021-04-27 Tcl华星光电技术有限公司 编码方法、设备及可读存储介质
CN108847916B (zh) * 2018-05-30 2020-12-04 深圳市华星光电技术有限公司 编码方法、设备及可读存储介质
US10778938B2 (en) * 2018-12-20 2020-09-15 Hulu, LLC Video chunk combination optimization
CN110418141A (zh) * 2019-07-02 2019-11-05 杭州雄迈集成电路技术有限公司 一种jpg格式图片高性能优化方法
CN111614359B (zh) * 2020-06-02 2023-04-11 同济大学 使用点预测和常现位置数组的数据编码方法和解码方法
CN112104376B (zh) * 2020-11-19 2022-02-15 南京艾科朗克信息科技有限公司 一种证券期货行情数据实时压缩方法
CN113067581B (zh) * 2021-03-11 2023-02-10 深圳华云信息系统有限公司 解码系统、解码方法、电子设备及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990009878A (ko) * 1997-07-12 1999-02-05 김영환 신축형 모양정보 부호화 장치 및 방법
WO2000002392A2 (en) * 1998-07-06 2000-01-13 Koninklijke Philips Electronics N.V. Scalable video coding system
KR20000022218A (ko) * 1996-06-27 2000-04-25 마찌다 가쯔히꼬 화상 부호화 장치 및 화상 복호화 장치

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69522861T2 (de) * 1994-06-30 2002-04-11 Koninkl Philips Electronics Nv Verfahren und Einrichtung zur Codeumwandlung von codiertem Datenstrom
SE515535C2 (sv) * 1996-10-25 2001-08-27 Ericsson Telefon Ab L M En transkoder
US6208745B1 (en) * 1997-12-30 2001-03-27 Sarnoff Corporation Method and apparatus for imbedding a watermark into a bitstream representation of a digital image sequence
SE9802286L (sv) * 1998-06-26 1999-12-27 Ericsson Telefon Ab L M Effektiv nedskalning av DCT-komprimerade bilder
US6275531B1 (en) * 1998-07-23 2001-08-14 Optivision, Inc. Scalable video coding method and apparatus
KR100312421B1 (ko) * 1998-11-25 2001-12-12 오길록 영상시스템에서의압축동영상변환장치및그방법
US6498865B1 (en) * 1999-02-11 2002-12-24 Packetvideo Corp,. Method and device for control and compatible delivery of digitally compressed visual data in a heterogeneous communication network
US6625211B1 (en) * 1999-02-25 2003-09-23 Matsushita Electric Industrial Co., Ltd. Method and apparatus for transforming moving picture coding system
US6275536B1 (en) * 1999-06-23 2001-08-14 General Instrument Corporation Implementation architectures of a multi-channel MPEG video transcoder using multiple programmable processors
US6639943B1 (en) * 1999-11-23 2003-10-28 Koninklijke Philips Electronics N.V. Hybrid temporal-SNR fine granular scalability video coding
US6697426B1 (en) * 2000-03-17 2004-02-24 Koninklijke Philips Electronics N.V. Reduction of layer-decoding complexity by reordering the transmission of enhancement layer frames

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000022218A (ko) * 1996-06-27 2000-04-25 마찌다 가쯔히꼬 화상 부호화 장치 및 화상 복호화 장치
KR19990009878A (ko) * 1997-07-12 1999-02-05 김영환 신축형 모양정보 부호화 장치 및 방법
WO2000002392A2 (en) * 1998-07-06 2000-01-13 Koninklijke Philips Electronics N.V. Scalable video coding system

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040031949A (ko) * 2002-10-08 2004-04-14 엘지전자 주식회사 동영상 인코딩 및 디코딩 방법
WO2015102462A1 (ko) * 2014-01-06 2015-07-09 에스케이텔레콤 주식회사 다중 영상의 단일 비트 스트림 생성방법 및 생성장치
US9749587B2 (en) 2014-01-06 2017-08-29 Sk Telecom Co., Ltd. Method and apparatus for generating combined video stream for multiple images
KR20190066691A (ko) * 2017-12-06 2019-06-14 한국전자통신연구원 압축 데이터 송수신 방법 및 이를 위한 장치

Also Published As

Publication number Publication date
US6895052B2 (en) 2005-05-17
SG106627A1 (en) 2004-10-29
CA2355431A1 (en) 2002-02-18
AU767808B2 (en) 2003-11-27
AU6187401A (en) 2002-02-21
JP2002135130A (ja) 2002-05-10
EP1180900A3 (en) 2005-09-21
EP1180900A2 (en) 2002-02-20
CN1339922A (zh) 2002-03-13
JP3561485B2 (ja) 2004-09-02
US20020054638A1 (en) 2002-05-09
HK1040587A1 (zh) 2002-06-14

Similar Documents

Publication Publication Date Title
KR20020014770A (ko) 코드화된 신호를 분리 및 합병하는 방법과 그 장치 및컴퓨터 프로그램 제품
KR100620270B1 (ko) 압축된 비디오 비트스트림들을 트랜스코딩하는 방법 및 장치
US8036278B2 (en) Image decoding apparatus
US10070141B2 (en) Method and apparatus for providing prediction mode scalability
EP0912063B1 (en) A method for computational graceful degradation in an audiovisual compression system
US20060171463A1 (en) Apparatus, system for, method of and computer program product for separating and merging coded signal
KR20050109629A (ko) 코딩 시스템 및 방법, 부호화 장치 및 방법, 복호화 장치및 방법, 기록 장치 및 방법, 및 재생 장치 및 방법
JP2022528529A (ja) ビデオコーディング技術の時間的処理
KR100238622B1 (ko) 새로운 적응형 양자화기를 이용한 동영상 압축 시스템 및 방법
EP1531628A2 (en) Scalable video coding
EP1051851B1 (en) Video signal compression
JP2000511722A (ja) 信号のビットレートの変更に関する改良
KR20070090185A (ko) 비디오 스트림들을 처리하는 방법 및 장치
WO2005096636A1 (ja) 符号化信号分離装置、符号化信号合成装置および符号化信号分離合成システム
JP2000299857A (ja) 符号化ストリーム記録装置および方法、符号化ストリーム再生装置および方法、トランスコーディングシステム、変換装置および方法、ビデオ符号化装置および方法、ストリーム処理装置および方法、ストリーム処理システム、ビデオ復号装置および方法、並びに記録媒体
Changuel et al. Predictive control for efficient statistical multiplexing of digital video programs
JP2000299856A (ja) ストリーム生成装置および方法、ストリーム伝送装置および方法、符号化装置および方法、並びに記録媒体
JP2000333176A (ja) スケーラビリティを有する画像符号伝送装置および方法並びに再量子化方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee