KR20000043219A - 반도체소자의 콘택 형성방법 - Google Patents
반도체소자의 콘택 형성방법 Download PDFInfo
- Publication number
- KR20000043219A KR20000043219A KR1019980059569A KR19980059569A KR20000043219A KR 20000043219 A KR20000043219 A KR 20000043219A KR 1019980059569 A KR1019980059569 A KR 1019980059569A KR 19980059569 A KR19980059569 A KR 19980059569A KR 20000043219 A KR20000043219 A KR 20000043219A
- Authority
- KR
- South Korea
- Prior art keywords
- contact
- forming
- film
- nitride
- mask
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 32
- 238000000034 method Methods 0.000 title abstract description 38
- 239000000758 substrate Substances 0.000 claims abstract description 18
- 150000004767 nitrides Chemical class 0.000 claims description 37
- 239000010410 layer Substances 0.000 claims description 24
- 239000011229 interlayer Substances 0.000 claims description 18
- 229920002120 photoresistant polymer Polymers 0.000 claims description 12
- 239000004020 conductor Substances 0.000 claims description 9
- 230000004888 barrier function Effects 0.000 claims description 6
- 125000006850 spacer group Chemical group 0.000 claims description 5
- 238000005530 etching Methods 0.000 abstract description 11
- 238000005498 polishing Methods 0.000 abstract description 3
- 239000000126 substance Substances 0.000 abstract description 3
- 230000010354 integration Effects 0.000 abstract description 2
- 239000002184 metal Substances 0.000 abstract description 2
- 238000009413 insulation Methods 0.000 abstract 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 4
- 238000002955 isolation Methods 0.000 description 3
- 230000008021 deposition Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000009429 electrical wiring Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/31051—Planarisation of the insulating layers
- H01L21/31053—Planarisation of the insulating layers involving a dielectric removal step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/32115—Planarisation
- H01L21/3212—Planarisation by chemical mechanical polishing [CMP]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/7684—Smoothing; Planarisation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 반도체소자의 콘택 형성방법에 관한 것으로,
T 자형 콘택마스크를 이용하여 게이트전극 간의 공간을 통하여 상기 반도체기판의 활성영역에 접속되는 콘택플러그를 화학기계연마 ( chemical mechanical polishing, 이하에서 CMP 라 함 ) 공정을 이용하여 형성함으로써 층간절연막의 두께 감소에 의해 동일한 경사를 갖는 콘택홀에서도 활성영역의 오픈 면적을 증가시켜 콘택의 전기적인 특성을 향상시킬 뿐만아니라 금속 콘택 식각시에도 공정 마진을 넓힐 수 있으며, 워드라인 상부의 질화막 단차감소는 콘택플러그를 형성하는 CMP 공정시 CMP 타켓을 줄여 공정 마진을 확보할 수 있어 후속공정을 용이하게 하고, 반도체소자의 수율을 향상시키고 그에 따른 반도체소자의 특성 및 신뢰성을 향상시킬 수 있는 기술이다.
Description
본 발명은 반도체소자의 콘택 형성방법에 관한 것으로, 특히 반도체소자의 전기적 배선 제조 공정의 하나인 콘택홀 형성공정시 포토공정의 오정렬에 대한 공정 마진을 증가시키는 자기정렬적인 콘택 ( enlarged margin self align contact, 이하 ERSAC 이라 함 ) 공정에 관한 것이다.
반도체소자가 고집적화됨에 따라 워드랑니 사이의 콘택이 열릴 수 있는 공간이 0.08 ㎛ 이하로 줄어들게 되었다.
따라서, 과거에 사용하던 원형의 콘택홀을 사용하는 경우 포토공정시 오정렬을 고려할 때 콘택이 오픈되는 면적이 매우 작게되어 실리콘 기판의 활성영역과 상부의 비트라인 및 저장전극의 전기적 연결이 어렵게 되어 포토공정의 오정렬에 대한 마진이 있는 EMSAC 공정이 필요하게 되었다.
이때, 워드라인 하드마스크와 워드라인 스페이서로 사용되는 질화막은 층간절연막인 산화막의 화학기계연마 ( chemical mechanical polishing, 이하에서 CVD 라 함 ), 산화막 식각 및 질화막 식각공정시 어택을 받게 된다.
따라서, 감광막패턴이 도포하는 영역과 콘택이 오픈되는 지역간에 단차가 존재하게 되며 이중 질화막 식각공정시 질화막 손실로 인한 단차 변화가 가장 큰 영향을 준다. 이 단차는 이후공정인 콘택플러그 물질 증착후 화학기계연마할 때 CMP 타켓 ( target ) 을 증가시키고 CMP 마진을 줄이며 비트라인 증착 및 비트라인 식각공정에도 어려움을 주게 된다.
도 1a 내지 도 1e 는 종래기술에 따른 반도체소자의 콘택 형성방법을 도시한 단면도이다.
먼저, 반도체기판(11)에 소자분리막(13)을 형성하고, 반도체기판(11) 상부에 게이트산화막(15), 게이트전극용 도전체(17) 및 마스크절연막인 제1질화막(19)의 적층구조를 형성하고, 그 측벽에 제2질화막(21)으로 스페이서를 형성하여 게이트전극을 형성한다.
그리고, 상기 반도체기판(11)의 노출된 부분과 상기 게이트전극 상부에 식각방지막인 제3질화막(23)을 일정두께 형성한다.
그 다음에, 전체표면상부에 평탄화된 층간절연막(25)을 산화막 계열의 절연물질로 형성한다. 이때, 상기 층간절연막(25)은 CMP 공정으로 평탄화시킨 것이다. (도 1a)
그리고, 상기 층간절연막(25) 상부에 T 자형 콘택마스크(도시안됨)를 이용한 노광 및 현상공정으로 감광막패턴(27)을 형성한다.
그리고, 상기 감광막패턴(27)을 마스크로하여 상기 층간절연막(25)을 식각한다. 이때, 상기 식각공정은 상기 제2,3질화막(21,23)과 층간절연막(25)의 식각선택비 차이를 이용하여 실시한다. (도 1b)
그리고, 상기 감광막패턴(27)을 마스크로하여 상기 제3질화막(23)인 식각장벽층을 식각하여 상기 반도체기판(11)을 노출시키는 콘택홀(29)을 형성하는 동시에 마스크절연막인 상기 제1질화막(19)을 노출시킨다. (도 1c)
그 다음에, 상기 감광막패턴(27)을 제거하고, 상기 콘택홀(29)을 매립하는 다결정실리콘막(31)을 전표면에 형성한다.
그리고, 상기 게이트전극이 노출되도록, 다시말하면 상기 제1,2질화막(19,21)이 노출되도록 과도 CMP 하여 상기 콘택홀(29)을 매립하는 콘택플러그를 다결정실리콘막(31)으로 형성한다. (도 1e)
이상에서 설명한 바와같이 종래기술에 따른 반도체소자의 콘택 형성방법은,
감광막패턴이 도포되었던 부분의 질화막은 남아있고, 도포되어있지않은 부분은 일부 식각되어 단차를 가지게 되며, 콘택플러그 형성공정시 과도 CMP 하여야 하는 문제점이 있어 후속공정을 어렵게 하고 그에 따른 소자의 특성 열화가 있을 수 있는 문제점이 있다.
본 발명은 상기한 종래기술의 문제점을 해결하기 위하여, T 자형 콘택마스크를 이용하는 EMSAC 공정을 이용하여 콘택 마진이 향상된 콘택공정을 실시함으로써 반도체소자의 고집적화를 가능하게 하는 반도체소자의 콘택 형성방법을 제공하는데 그 목적이 있다.
도 1a 내지 도 1e 는 종래기술에 따른 반도체소자의 콘택 형성방법을 도시한 단면도.
도 2a 내지 도 2f 는 본 발명의 실시예에 따른 반도체소자의 콘택 형성방법을 도시한 단면도.
< 도면의 주요부분에 대한 부호의 설명 >
11 : 반도체기판 13 : 소자분리막
15 : 게이트산화막 17 : 게이트전극용 도전체
19 : 제1질화막 21 : 제2질화막
23 : 제3질화막 25 : 층간절연막
27,40 : 감광막패턴 29 : 콘택홀
31,50 : 다결정실리콘막
이상의 목적을 달성하기 위해 본 발명에 따른 반도체소자의 콘택 형성방법은,
게이트절연막, 게이트전극용 도전체, 마스크절연막인 제1질화막, 측벽 스페이서인 제2질화막으로 형성된 게이트전극을 반도체기판 상부에 형성하는 공정과,
상기 반도체기판에 형성된 구조물 상부에만 식각장벽층인 제3질화막을 형성하는 공정과,
전체표면상부를 층간절연막을 형성하는 공정과,
상기 제3질화막을 노출시키도록 상기 층간절연막을 CMP 하는 공정과,
전체표면상부에 T 자형 콘택마스크를 이용한 노광 및 현상공정으로 감광막패턴을 형성하는 공정과,
상기 감광막패턴을 마스크로하여 상기 반도체기판의 활성영역내 층간절연막을 제거하는 공정과,
상기 감광막패턴을 제거하고, 상기 제3질화막을 제거하여 상기 활성영역을 노출시키는 콘택홀을 형성하는 공정과,
상기 콘택홀을 매립하는 콘택플러그용 도전체를 형성하는 공정과,
상기 제1,2질화막을 식각장벽으로 하여 상기 콘택플러그용 도전체를 CMP 하여 상기 콘택홀을 매립하는 콘택플러그를 형성하는 공정을 포함하는 것을 특징으로한다.
이하, 첨부된 도면을 참고로 하여 본 발명을 상세히 설명하기로 한다.
도 2a 내지 도 2f 는 본 발명의 실시예에 따른 반도체소자의 콘택 형성방법을 도시한 단면도이다.
먼저, 반도체기판(11)에 소자분리막(13)을 형성하고, 반도체기판(11) 상부에 게이트산화막(15), 게이트전극용 도전체(17) 및 마스크절연막인 제1질화막(19)의 적층구조를 형성하고, 그 측벽에 제2질화막(21)으로 스페이서를 형성하여 게이트전극을 형성한다.
그리고, 상기 반도체기판(11)의 노출된 부분과 상기 게이트전극 상부에 식각방지막인 제3질화막(23)을 일정두께 형성한다.
그 다음에, 전체표면상부에 평탄화된 층간절연막(25)을 산화막 계열의 절연물질로 형성한다.
그리고, 상기 제3질화막(23)을 식각장벽층으로 하여 CMP 공정으로 평탄화시킨다. (도 2a)
그리고, 전체표면상부에 T 자형 콘택마스크(도시안됨)를 이용한 노광 및 현상공정으로 감광막패턴(40)을 형성한다. (도 2b)
그리고, 상기 감광막패턴(40)을 마스크로하여 상기 층간절연막(25)을 식각한다. 이때, 상기 식각공정은 상기 제2,3질화막(21,23)과 층간절연막(25)의 식각선택비 차이를 이용하여 실시한다.
그 다음에, 상기 감광막패턴(40)을 제거한다. (도 2c)
그리고, 상기 층간절연막(25)과의 식각선택비 차이를 이용하여 상기 제3질화막(23)을 식각하여 상기 반도체기판(11)의 활성영역 표면에 형성된 제3질화막(23)과 게이트전극 상부에 형성된 제3질화막(23)을 제거함으로써 상기 반도체기판(11)의 활성영역을 노출시키는 콘택홀(29)을 형성한다. (도 2d)
그 다음, 상기 콘택홀(29)을 매립하는 다결정실리콘막(50)을 전체표면 상부에 형성한다.
그리고, 상기 다결정실리콘막(50)을 CMP 하되, 상기 게이트전극 상측에 형성된 마스크절연막, 다시말하면 제1질화막(19)을 노출시키도록 실시하여 상기 콘택홀(29)의 매립하는 콘택플러그를 다결정실리콘막으로 형성한다. (도 2e, 도 2f)
이상에서 설명한 바와같이 본 발명에 따른 반도체소자의 콘택 형성방법은, 층간절연막의 두께 감소에 의해 동일한 경사를 갖는 콘택홀에서도 활성영역의 오픈 면적을 증가시켜 콘택의 전기적인 특성을 향상시킬 뿐만아니라 금속 콘택 식각시에도 공정 마진을 넓힐 수 있으며, 워드라인 상부의 질화막 단차감소는 콘택플러그를 형성하는 CMP 공정시 CMP 타켓을 줄여 공정 마진을 확보할 수 있어 후속공정을 용이하게 함으로써 반도체소자의 수율을 향상시키고 그에 따른 반도체소자의 특성 및 신뢰성을 향상시킬 수 있는 효과가 있다.
Claims (1)
- 게이트절연막, 게이트전극용 도전체, 마스크절연막인 제1질화막, 측벽 스페이서인 제2질화막으로 형성된 게이트전극을 반도체기판 상부에 형성하는 공정과,상기 반도체기판에 형성된 구조물 상부에만 식각장벽층인 제3질화막을 형성하는 공정과,전체표면상부를 층간절연막을 형성하는 공정과,상기 제3질화막을 노출시키도록 상기 층간절연막을 CMP 하는 공정과,전체표면상부에 T 자형 콘택마스크를 이용한 노광 및 현상공정으로 감광막패턴을 형성하는 공정과,상기 감광막패턴을 마스크로하여 상기 반도체기판의 활성영역내 층간절연막을 제거하는 공정과,상기 감광막패턴을 제거하고, 상기 제3질화막을 제거하여 상기 활성영역을 노출시키는 콘택홀을 형성하는 공정과,상기 콘택홀을 매립하는 콘택플러그용 도전체를 형성하는 공정과,상기 제1,2질화막을 식각장벽으로 하여 상기 콘택플러그용 도전체를 CMP 하여 상기 콘택홀을 매립하는 콘택플러그를 형성하는 공정을 포함하는 반도체소자의 콘택 형성방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1998-0059569A KR100506050B1 (ko) | 1998-12-28 | 1998-12-28 | 반도체소자의 콘택 형성방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1998-0059569A KR100506050B1 (ko) | 1998-12-28 | 1998-12-28 | 반도체소자의 콘택 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000043219A true KR20000043219A (ko) | 2000-07-15 |
KR100506050B1 KR100506050B1 (ko) | 2005-09-26 |
Family
ID=19566474
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-1998-0059569A KR100506050B1 (ko) | 1998-12-28 | 1998-12-28 | 반도체소자의 콘택 형성방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100506050B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8084344B2 (en) | 2007-12-13 | 2011-12-27 | Samsung Electronics Co., Ltd. | Methods of fabricating a semiconductor device |
-
1998
- 1998-12-28 KR KR10-1998-0059569A patent/KR100506050B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8084344B2 (en) | 2007-12-13 | 2011-12-27 | Samsung Electronics Co., Ltd. | Methods of fabricating a semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
KR100506050B1 (ko) | 2005-09-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100549576B1 (ko) | 반도체 소자의 제조 방법 | |
KR100505443B1 (ko) | 반도체소자 제조방법 | |
KR100506050B1 (ko) | 반도체소자의 콘택 형성방법 | |
KR100289661B1 (ko) | 반도체 소자의 제조방법 | |
US20080153289A1 (en) | Method for manufacturing semiconductor devices and plug | |
KR20040059484A (ko) | 반도체 소자의 콘택 전극 형성 방법 | |
KR100513371B1 (ko) | 반도체소자의 층간절연막 형성방법_ | |
KR100578117B1 (ko) | 반도체 장치의 배선 형성 방법 | |
KR20000045437A (ko) | 반도체소자의 자기정렬적인 콘택 형성방법 | |
KR100235960B1 (ko) | 반도체소자의 도전 라인 형성방법 | |
KR100910868B1 (ko) | 반도체소자 제조 방법 | |
KR20000027911A (ko) | 반도체 장치의 콘택 형성 방법 | |
KR20040008600A (ko) | 반도체 메모리 소자의 콘택홀 형성방법 | |
KR100413043B1 (ko) | 반도체 장치의 게이트 전극 형성 방법 | |
KR100444312B1 (ko) | 반도체소자의미세콘택형성방법 | |
KR20060002182A (ko) | 반도체소자의 형성방법 | |
KR20030058638A (ko) | 반도체소자의 제조방법 | |
KR20030003306A (ko) | 반도체 장치의 랜딩 플러그 제조 방법 | |
KR20050002479A (ko) | 랜딩플러그 형성 방법 | |
KR20030002892A (ko) | 반도체소자의 플러그 제조 방법 | |
KR19990074636A (ko) | 반도체소자의 콘택 형성방법 | |
KR20010004381A (ko) | 반도체 소자의 자기정렬 콘택홀 형성방법 | |
KR20020049373A (ko) | 반도체 소자의 제조방법 | |
KR20020014240A (ko) | 반도체소자의 콘택 형성 방법 | |
KR20040008620A (ko) | 하드마스크를 이용한 반도체소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100624 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |