KR19980063952A - 플라즈마 어드레스 전기 광학 표시 장치 - Google Patents

플라즈마 어드레스 전기 광학 표시 장치 Download PDF

Info

Publication number
KR19980063952A
KR19980063952A KR1019970067141A KR19970067141A KR19980063952A KR 19980063952 A KR19980063952 A KR 19980063952A KR 1019970067141 A KR1019970067141 A KR 1019970067141A KR 19970067141 A KR19970067141 A KR 19970067141A KR 19980063952 A KR19980063952 A KR 19980063952A
Authority
KR
South Korea
Prior art keywords
plasma
electro
substrate
electrodes
display device
Prior art date
Application number
KR1019970067141A
Other languages
English (en)
Inventor
세끼아쯔시
Original Assignee
이데이노부유끼
소니가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이노부유끼, 소니가부시끼가이샤 filed Critical 이데이노부유끼
Publication of KR19980063952A publication Critical patent/KR19980063952A/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/13334Plasma addressed liquid crystal cells [PALC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J17/00Gas-filled discharge tubes with solid cathode
    • H01J17/38Cold-cathode tubes
    • H01J17/48Cold-cathode tubes with more than one cathode or anode, e.g. sequence-discharge tube, counting tube, dekatron
    • H01J17/485Plasma addressed liquid crystal displays [PALC]

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

플라즈마 어드레스 전기 광학 표시 장치의 수명을 연장시키기 위해 단자 전극들에서의 아말감의 형성을 방지할 수 있는 플라즈마 어드레스 전기 광학 표시 장치가 개시되어 있다. 본 발명에 따른 플라즈마 어드레스 전기 광학 표시 장치는 복수의 방전 전극들이 그 위에 형성되어 있는 제1 기판; 제1 기판으로부터 선정된 거리만큼 떨어져 배치된 유전층; 밀봉부에 의해 제1 기판과 유전층의 주변부들을 밀봉함으로써 형성된 플라즈마 셀; 및 유전층에 대향하여 배치되고 그 표면 상에 방전 전극들과 교차하는 데이타 전극들을 갖는 제2 기판을 포함하는데, 플라즈마 셀 및 제2 기판은 플라즈마 어드레스 전기 광학 표시 장치가 형성될 수 있도록 플라즈마 셀과 제2 기판 사이에 전기 광학 재료층이 배치되도록 적층되고, 방전 전극들은 접속 전기선들을 통해 단자 전극들에 접속되고, 단자 전극들은 플라즈마 셀의 외부로 인출되어, 구동 회로에 접속된다.

Description

플라즈마 어드레스 전기 광학 표시 장치
본 발명은 플라즈마를 이용하여 전기 광학 재료층을 구동하여 화상 표시를 행하는 화상 표시 장치(소위 플라즈마 어드레스 전기 광학 표시 장치(plasma addressed electro-optical display))에 관한 것이다.
액정 방식의 디스플레이 유닛의 해상도 및 콘트라스트는, 예를 들면, 각 화소마다 트랜지스터와 같은 액티브 소자를 설치하여 이 액티브 소자들을 구동하는 소위 액티브 매트릭스 어드레스 방법에 의해 개선되었다.
그러나, 전술한 방법은 박막 트랜지스터와 같은 다수의 반도체 소자들을 사용할 필요가 있기 때문에, 큰 면적을 갖는 디스플레이를 제조할 때 불만족스런 저수율의 문제가 발생되어, 비용이 감소될 수 없다는 문제가 생긴다.
전술한 문제를 해결하기 위해, 능동 소자로서 MOS 트랜지스터 및 박막 트랜지스터와 같은 반도체 소자가 아니라 방전 플라즈마를 이용하는 방법이 제안되었다.
화상 표시 장치(이하 플라즈마 어드레스 전기 광학 표시 장치라 칭한다)는 전기 광학 재료층인 액정층과, 플라즈마의 방전이 이루어지는 플라즈마 셀로 구성된 적층 구조로 되어 있다. 액정층과 플라즈마 셀 사이에 유리 등으로 만들어진 유전체 박판이 배치된다.
플라즈마 어드레스 전기 광학 표시 장치는 플라즈마 셀이 칸막이 벽에 의해 라인형의 플라즈마실(plasma chamber)들로 분할되어 있는 구조를 갖는다. 플라즈마실들이 순차 스위칭되고 주사되며, 액정층을 사이에 두고 대향하는 투명 전극들에 동기하여 신호 전압이 인가된다. 그에 따라 액정층이 구동된다.
플라즈마 어드레스 전기 광학 표시 장치는 Ni 페이스트를 인쇄 및 소성(baking)함으로써 형성되는 비교적 성긴 Ni 막에 의해 형성된 방전 전극들을 포함한다.
방전 전극을 형성하는 데 Ni를 사용하는 경우, 방전 전극의 내스퍼터성(sputtering resistance)을 높일 필요가 있다. 따라서, 플라즈마 셀 내에 수은을 확산하는 공정을 이용하였다
한편, 방전 전극과 외부 회로간의 접속을 하기 위한 단자 전극들은 기밀성을 개선시키기 위해 금 또는 은 등의 페이스트를 인쇄 및 소성한 재료로 이루어진다.
도 1에 도시한 바와 같이, 방전 전극(101)과 단자 전극(102)은 프릿시일(frit seal, 103)로 둘러싸인 플라즈마 셀 내에서 서로 접속되어 있다. 통상, 접속이 되어 있는 부분은 커버 유리(104)로 덮여진다.
그러나, 상술한 구조를 채용한 경우, 단자 전극들(102)은 확산된 수은과 결합되기 때문에 아말감을 형성하기 쉽다. 따라서, 플라즈마 셀 내에 확산된 수은이 없어진다고 하는 문제가 생긴다.
그 이유는 수은이 성긴 Ni 막 형태의 방전 전극들(101)이나 두께가 얇은 커버 유리(104)를 경유하여 단자 전극들에 쉽게 도달할 수 있다는 점에 있다.
유리 기판(106) 상에 방전 전극들(101)과 기초 유리층(105)을 샌드블러스트법에 의해 동시에 에칭 형성하는 경우, 단자 전극(102)은 방전 전극(101) 위에 덮어 씌워진다. 이는 도 1에 도시된 화살표 A 또는 화살표 B로 표시된 바와 같이, 상하부로부터 수은이 유입되는 원인이 된다. 상술한 경우, 문제는 한층 더 심각해진다.
단자 전극들(102)이 수은과 결합되어 플라즈마 셀 내에 확산된 수은을 잃으면, Ni로 이루어지는 방전 전극들(101)은 바람직하지 않게도 방전을 수행할 때 스퍼터되기 쉬워진다. 이 경우, 수명이 바람직하지 않게 단축된다. 방전 전극들(101)이 스퍼터되면, 스퍼터된 Ni가 유전체 박판(107)에 부착하게 된다. 그 결과, 광의 투과율을 지나치게 열화하여, 플라즈마 어드레스 전기 광학 표시 장치에 있어서 치명적인 문제가 생긴다.
상술한 문제를 해결하기 위해, 커버 유리(104)의 두께를 크게 하는 것을 고려할 수도 있다. 커버 유리(104)가 큰 두께를 가지면, 수은 증기가 커버 유리(104)를 통과할 수 없게 된다.
그러나, 상술한 경우, 커버 유리(104)와의 경계부에서, 칸막이 벽들(리브들)(108)에 결손이 발생하기 쉽게된다. 이에 따라, 방전 누설에 의해 화상 결함이 발생하는 문제가 생긴다.
따라서, 본 발명의 목적은 단자 전극에서의 아말감의 형성을 방지하여 플라즈마 어드레스 전기 광학 표시 장치의 수명을 연장시킬 수 있는 플라즈마 어드레스 전기 광학 표시 장치를 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명의 한 국면에 따르면, 복수의 방전 전극들이 그 위에 형성되어 있는 제1 기판; 선정된 거리를 두고 상기 제1 기판으로부터 떨어져 배치된 유전층; 밀봉부에 의해 상기 제1 기판과 상기 유전층의 주변부들을 밀봉함으로써 형성된 플라즈마 셀; 및 상기 유전층에 대향 배치되고 그 표면 상에 상기 방전 전극들과 교차하는 데이타 전극들을 갖는 제2 기판을 포함하는 플라즈마 어드레스 전기 광학 표시 장치가 제공되는데, 상기 플라즈마 셀 및 상기 제2 기판은 전기 광학 재료층이 상기 플라즈마 셀과 상기 제2 기판 사이에 배치되도록 적층되어 상기 플라즈마 어드레스 전기 광학 표시 장치를 형성하고, 상기 방전 전극들은 접속 전기선들을 통해 단자 전극들에 접속되고, 상기 단자 전극들은 상기 플라즈마 셀의 외부로 인출되어 구동 회로에 접속된다.
본 발명에 따른 플라즈마 어드레스 전기 광학 표시 장치는 접속 전기선들이 Ni, Cr 및 Al로 구성된 그룹으로부터 선택된 재료로 이루어진 구조를 가질 수 있다.
본 발명에 따른 플라즈마 어드레스 전기 광학 표시 장치는 상기 제1 기판과 상기 유전층 사이에 복수의 칸막이 벽들을 형성하여 플라즈마 채널들을 형성한 구조를 가질 수 있다.
본 발명에 따른 플라즈마 어드레스 전기 광학 표시 장치는 방전 전극들과 단자 전극들을 덮기 위한 커버 유리층이 칸막이 벽들과 밀봉부 사이의 영역에 형성된 구조를 가질 수 있다.
본 발명에 따른 플라즈마 어드레스 전기 광학 표시 장치는 단자 전극들과 접속 전기선들이 서로 접속되어 있는 부분들이 밀봉부 아래에 형성된 구조를 가질 수 있다.
본 발명에 따른 플라즈마 어드레스 전기 광학 표시 장치는 단자 전극들이 Ag 및 Au로 구성된 그룹으로부터 선택된 재료로 이루어진 구조를 가질 수 있다.
본 발명의 다른 목적들, 특징들 및 장점들은 첨부된 도면과 관련하여 설명된 이하 양호한 실시예들의 상세한 설명으로부터 명백해질 것이다.
도 1은 종래의 플라즈마 셀의 단자 접속부의 구조의 필수 부분을 도시하는 개략적 단면도.
도 2는 본 발명에 따른 플라즈마 어드레스 전기 광학 표시 장치의 실시예의 구조를 도시하는 일부 절취된 개략적 사시도.
도 3은 본 발명에 따른 플라즈마 어드레스 전기 광학 표시 장치의 실시예의 구조를 도시하는 개략적 단면도.
도 4는 데이타 전극들, 방전 전극들 및 방전 채널들의 레이아웃을 도시하는 개략도.
도 5는 방전 전극들 및 단자 전극들의 레이아웃을 도시하는 개략적 평면도.
도 6은 플라즈마 셀 내의 단자 전극 접속부들의 필수 부분을 도시하는 개략적 단면도.
도 7은 플라즈마 셀 내의 단자 전극 접속부들의 또 다른 예의 필수 부분을 도시하는 개략적 단면도.
도면의 주요 부분에 대한 부호의 설명
1 : 전기 광학 표시 셀
2 : 플라즈마 셀
3 : 유전 시트
4 : 상측 기판
5 : 데이타 전극
7 : 액정층
8 : 하측 기판
9 : 방전 전극
10 : 칸막이 벽
11 : 프릿시일
14 : 단자 전극
16 : 접속 전기선
본 발명의 실시예를 도면들을 참조하여 설명하겠다.
본 실시예에 따른 플라즈마 어드레스 전기 광학 표시 장치는 소위 플랫 패널 구조를 갖는다. 도2 및 도 3에 도시된 바와 같이, 이 구조는 전기 광학 표시 셀(1), 플라즈마 셀(2), 및 이들 양자간에 개재하는 유전 시트(3)을 적층한 모양으로 형성되어 있다.
유전 시트(3)는 박판 유리 등으로 형성되어 캐패시터로서 역할을 한다. 따라서, 전기 광학 표시 셀(1)과 플라즈마 셀(2)간의 만족스런 전기적 결합을 구현하고 전하들의 2차원적인 확대를 억제하기 위해서 유전 시트(3)의 두께를 최소화하는 것이 바람직하다. 특히, 약 50 ㎛의 두께를 갖는 박판 유리가 사용된다.
전기 광학 표시 셀(1)은 상기 유전 시트(3)로부터 스페이서(6)에 의해 소정의 거리를 갖는 유리 기판(상측 기판)(4)을 상기 유전 시트(3)의 상면에 접합함으로써 형성된다.
유전 시트(3)와 상측 기판(4) 사이의 간극에는 전기 광학 재료인 액정 재료가 충전된다. 따라서, 액정층(7)이 형성된다. 전기 광학 재료는 액정 이외의 재료일 수 있다.
상측 기판(4)으로부터 유전체 시트(3)까지의 거리는, 예를 들면, 4 ㎛ 내지 10 ㎛로 규정되며, 표시 표면에 걸쳐서 실질적으로 균일하게 유지된다.
상기 상측 기판(4)의 유전 시트(3)와의 대향면에는, 투명 도전 재료로 이루어지고, 예를 들면, 행방향으로 연장되는 복수의 데이타 전극들(5)이 배열되어 있다. 데이타 전극들(5)은 소정의 간격을 유지하여 열방향으로 서로 평행하게 형성되어 있다.
플라즈마 셀(2)은 유전 시트(3)와, 유전 시트(3) 하부에 배치되는 유리 기판(8)(하측 기판)으로 구성된다.
유전 시트(3)에 대향하는 하측 기판(8)의 대향면에는, 데이타 전극들(5)과 직교하는 방향, 즉, 열방향으로 연장되는 복수의 애노드 전극들(9A) 및 캐소드 전극들(9K)이 배치되어 있다. 애노드 전극들(9A) 및 캐소드 전극들(9K)은 소정의 간격을 두고 서로 평행하게 형성되어 방전 전극군을 형성하고 있다.
또한, 애노드 전극들(9A) 및 캐소드 전극들(9K)의 상면 중앙부에는, 각각 선정된 폭을 갖고 애노드 전극들(9A) 및 캐소드 전극들(9K)을 따라 연장되는 칸막이 벽들(10)이 형성되어 있다. 칸막이 벽들(10) 각각의 상단부는 하측 기판(8)으로부터 유전 시트(3)까지 실질적으로 일정한 거리가 유지되도록 유전 시트(3)의 하면과 접촉한다.
유전 시트(3)는, 그 외주부에서, 저융점 유리 등에 의해 형성된 프릿시일(11)에 의해 하측 기판(8)에 대해 기밀적으로 접합된다. 따라서, 플라즈마 셀(2)은 기밀적으로 밀봉된 공간으로 형성되어 있다. 기밀적으로 밀봉된 공간에는, 예를 들면, 헬륨 가스, 네온 가스, 아르곤 가스 또는 이들의 혼합 가스의 이온화가능한 가스가 충전되어 있다.
본 실시예에 따른 플라즈마 어드레스 전기 광학 표시 장치는 하측 기판(8)과 유전 시트(3) 사이의 간극에 형성되고 칸막이 벽들(10)에 의해서 서로 분리된 복수의 방전 채널들(공간들)(12)을 갖는다. 방전 채널들(12)은 행방향으로 서로 평행하게 형성된다. 방전 채널들(12)은 데이타 전극들(5)과 수직으로 교차한다.
따라서, 데이타 전극들(5) 각각은 열을 구동시키기 위한 단위로서 역할을 하고, 방전 채널들(12) 각각은 행을 구동시키기 위한 단위로서 역할을 한다. 도 4에 도시한 바와 같이, 데이타 전극들(5)과 방전 채널들(12)의 교차부들은 화소들(13)에 대응한다.
상술한 구조를 갖는 플라즈마 어드레스 전기 광학 표시 장치에서는, 선정된 방전 채널들(12)에 대응하는 애노드 전극들(9A)과 캐소드 전극들(9K) 사이에 구동 전압이 인가되면, 방전 채널들(12) 내에 봉입된 가스가 이온화된다. 따라서, 플라즈마 방전이 발생하여, 방전 채널들(12)의 전위는 애노드 전위로 유지된다.
전술한 상태에서 데이타 전극들(5) 각각에 데이타 전압이 인가되면, 상기 플라즈마 방전이 발생한 방전 채널들(12)에 대응하도록, 열방향으로 배치된 복수의 픽셀들(13)에 대응하는 액정층(7) 상에 데이타 전압이 기록된다.
플라즈마 방전이 종료하면, 방전 채널들(12)의 전위는 부유 전위(floating potential)로 된다. 따라서, 화소들(13)에 대응하는 액정층(7)상에 기록된 데이타 전압은 다음 기입 기간(예를 들면, 1 필드 후 혹은 1 프레임 후)까지 유지된다. 이 경우, 방전 채널들(12)은 샘플링 스위치로서 기능하며, 화소들(13) 각각의 액정층(7)은 샘플링 캐패시터로서 기능을 한다.
상기 액정층(7) 상에 기록된 데이타 전압에 의해서 액정이 동작하고 각 화소(13)에서 표시가 행해진다. 따라서, 플라즈마 방전을 발생시키는 방전 채널들(12)을 순차 주사하고 주사 동작들에 동기하여 데이타 전극들(5) 각각에 데이타 전압을 인가함으로써, 액티브 매트릭스 어드레스 방식과 유사하게 액정층(9)이 구동된다. 따라서, 2차원 표시가 수행될 수 있다.
플라즈마 어드레스 전기 광학 표시 장치는 상술한 기본 구조를 갖는다. 본 실시예에 따른 플라즈마 어드레스 전기 광학 표시 장치는 방전 전극들(애노드 전극 (9A), 캐소드 전극(9K))을 외부 구동 회로와 접속하기 위해서, 도 5에 도시한 바와 같이, 단자 전극(14)을 외부 전극으로서 형성할 필요가 있다.
통상 단자 전극들(14)은 애노드 전극들(9a) 및 캐소드 전극들(9k)과 플라즈마 셀 내에서 직접 접속되어 있지만, 본 실시예에서는 접속 전기선을 통해 간접적으로 접속되어 있다.
도 6은 상술한 부분을 확대하여 도시한 것이다.
방전 전극들(9)(애노드 전극(9A) 또는 캐소드 전극(9K))은 Ni를 함유하고 있는 페이스트를 도포하고 도포 공정 이후에 수행되는 소성 공정에 의해서 스트라이프 구조로 형성된다. 방전 전극(9)은 소위 성긴 막의 형태이다.
방전 전극(9)은 하측 기판(8) 상에 직접 형성되지 않는다. 대안적으로, 기초유리층(15)을 통해 하측 기판(8) 상에 형성되어 있다.
본 실시예에서는, 방전 전극들(9) 및 기초 유리층(15)이 샌드 블러스트법에 의해 에칭함으로써 동시에 형성된다. 따라서, 방전 전극(9) 및 기초 유리층(15)은 동일 형상으로 되어 있다.
한편, 단자 전극(14)은 프릿시일(11) 밑을 통과하여 플라즈마 셀(2)의 외부로 인출되어 있다. 플라즈마 셀에 인접한 단자 전극(14)의 선단부는 방전 전극(9) 상에 덮어 씌워져 접속되지 않는다. 대안적으로, 단자 전극의 선단부(14)는 접속 전기선(16)을 통해 방전 전극(9)과 접속되어 있다.
즉, 방전 전극(9)의 선단과 단자 전극(14)의 선단은 소정의 간격으로 서로 떨어져 있다. 방전 전극(9)의 선단과 단자 전극(14)의 선단간의 접속을 하기 위해서, 도전 재료로 이루어지는 접속 전기선(16)이 형성되어 있다.
접속 전기선(16)은 각각 방전 전극(9) 및 단자 전극(14)을 덮어 씌우는 두 단부를 갖는다. 그 결과, 방전 전극(9) 및 단자 전극(14)은 서로 전기적으로 접속되게 된다.
방전 전극(9) 상에 형성되는 칸막이 벽들(10)은 프릿시일(11)로부터 약간 분리하여 형성될 필요가 있다. 상술한 영역 내에는 방전 전극들을 덮도록 커버 유리(17)가 형성되어 있다. 커버 유리(17)가 형성된 영역들은 도 5에 도시된 사선 영역이다.
단자 전극(14)은 프릿 시일(11)과의 밀착성 등을 개선시키도록 금(Au) 또는 은(Ag)로 이루어지는 페이스트를 도포한 후 소성을 수행함으로써 제조된다. 페이스트로는 마이그레이션(migration)의 우려가 없는 금 페이스트가 바람직하다.
소성시의 수축율이 25% 이상인 금 페이스트를 이용하는 경우, 수은의 용해도가 저레벨로 억제될 수 있다. 따라서, 아말감화의 출현을 더욱 효과적으로 방지할 수 있다. 금 페이스트의 수축율은 소성 공정 전후의 막 두께 변화를 비교함으로써 산출될 수 있다. 구체적으로, 수축율은 다음의 수학식 1로서 산출될 수 있다.
한편, 접속 전기선(16)은 수은과 함께 아말감을 형성시키지 않는 금속으로서, 방전 전극(9) 및 단자 전극(14)의 옴 접촉이 성립될 수 있게 하는 도전 재료로 이루어질 수 있다.
커버 유리(17)에 크랙(crack)이 생기지 않도록 하기 위해서, 페이스트가 소성될 시에 수축율이 30% 이하인 페이스트에 의해서 접속 전기선(16)을 형성하는 것이 바람직하다.
접속 전기선(16)이 방전 전극들(9) 상에 덮어 씌워진 부분은 커버 유리(17)의 두께가 감소되는 경향이 있다. 소성된 접속 전기선(16)이 수축되어 압력이 가해지면, 커버 유리(17)에 크랙이 형성되기 쉽다. 커버 유리(17)에 크랙이 형성되면, 이 크랙을 통해 인접한 캐소드들 간에 이상 방전이 발생한다. 따라서, 접속 전기선(16)을 형성하기 위한 페이스트의 수축율은 30% 이하가 바람직하다.
상술한 요구 조건들을 만족시키는 재료로서는 Ni 및 Al를 예로 들수 있다. 저항치가 낮아 발열에 기인하는 문제들을 비교적 용이하게 방지하는 관점에서는, Ni 또는 Al을 이용하는 것이 양호하다. Al을 이용하는 경우, 단자 전극의 옴 접촉이 형성될 수 있는지 여부를 점검할 필요가 있다. 단자 전극의 재료로서는 금이 바람직하다.
커버 유리(17)는 통상 기밀적인 밀봉이 수행되기 쉬운 비정질의 유리로 이루어진다. 비정질의 유리를 이용하면, 전극의 접합부에서 가끔 반응이 발생한다. 이 경우, 이상 저항치 및/또는 단선을 야기하는 방전 중의 발열 발생의 문제가 발생한다.
상술한 문제들을 방지하기 위해서, 결정화 유리를 이용할 수 있다. 결정화 유리의 소성 온도 등은 엄격하게 제어되어야 하나, 전극의 접합부에서의 반응을 방지하는 관점에서 볼 때 비정질의 유리보다 우수하다.
상술한 바와 같이 단자 전극(14)이 최하층에 위치하기 때문에, 유리 기판인 하측 기판(8)에 의해 바람직하지 않은 수은의 상향 유입이 완전하게 방지될 수 있다.
또한, 선단(단자 전극(14)및 접속 전기선(16)이 서로 접속되어 있는 부분)이 프릿시일(11) 밑에 배치되어 있다. 따라서, 단자 전극(14)이 플라즈마 셀(2) 내로 실질적으로 유입되지 않는다. 따라서, 아말감이 감소될 수있다.
상술한 실시예는 방전 전극들(9) 및 기초 유리층(15)이 샌드 블러스트법에 의해 동시에 패터닝되는 구조를 갖지만, 방전 전극들(9) 및 기초 유리층(15)은 개별적으로 패터닝될 수 있다. 방전 전극들(9) 및 기초 유리층(15)은 인쇄 방법에 의해서 스트라이프 구조로 형성될 수 있다.
상술한 경우, 도 7에 도시된 바와 같이 방전 전극(9)과 기초 유리층(15) 사이에 접속 전기선(16)을 도입한다. 이 경우, 상술한 실시예에서 얻을 수 있는 효과와 유사한 효과를 기대할 수 있다.
상술한 바와 같이, 본 발명에 따르면, 단자 전극에서의 아말감 형성이 방지될 수 있다. 따라서, 플라즈마 어드레스 전기 광학 표시 장치의 수명이 연장될 수 있다.
커버 유리의 두께를 크게 할 필요가 없기 때문에, 커버 유리의 에지부에서 칸막이 벽들의 결손을 방지할 수 있다.
이상, 본 발명을 어느 정도의 특이성을 갖는 양호한 형태로 설명하였지만, 양호한 형태의 본 개시 내용은 이하에서 청구된 바와 같은 본 발명의 사상과 범주에서 벗어남이 없이 구성물들의 조합 및 배열면에서 그리고 구조 세부적인 면에서 변할 수 있음은 물론이다.

Claims (6)

  1. 플라즈마 어드레스 전기 광학 표시 장치(plasma addressed electro-optical display)에 있어서,
    복수의 방전 전극들이 그 위에 형성되어 있는 제1 기판;
    선정된 거리를 두고 상기 제1 기판으로부터 떨어져 배치된 유전층;
    밀봉부에 의해 상기 제1 기판과 상기 유전층의 주변부들을 밀봉함으로써 형성된 플라즈마 셀; 및
    상기 유전층에 대향 배치되고 그 표면 상에 상기 방전 전극들과 교차하는 데이타 전극들을 갖는 제2 기판을 포함하고,
    상기 플라즈마 셀 및 상기 제2 기판은 전기 광학 재료층이 상기 플라즈마 셀과 상기 제2 기판 사이에 배치되도록 적층되어 상기 플라즈마 어드레스 전기 광학 표시 장치를 형성하고, 상기 방전 전극들은 접속 전기선들을 통해 단자 전극들에 접속되고, 상기 단자 전극들은 상기 플라즈마 셀의 외부로 인출되어 구동 회로에 접속되는
    것을 특징으로 하는 플라즈마 어드레스 전기 광학 표시 장치.
  2. 제1항에 있어서, 상기 접속 전기선들은 Ni, Cr 및 Al로 구성된 그룹으로부터 선택된 재료로 이루어진 것을 특징으로 하는 플라즈마 어드레스 전기 광학 표시 장치.
  3. 제1항에 있어서, 상기 제1 기판과 상기 유전층 사이에 복수의 칸막이 벽(barrier rib)들을 형성하여 플라즈마 채널들을 형성하는 것을 특징으로 하는 플라즈마 어드레스 전기 광학 표시 장치.
  4. 제3항에 있어서, 상기 방전 전극들과 상기 단자 전극들을 덮기 위한 커버 유리가 상기 칸막이 벽들과 상기 밀봉부 사이의 영역에 형성되어 있는 것을 특징으로 하는 플라즈마 어드레스 전기 광학 표시 장치.
  5. 제1항에 있어서, 상기 단자 전극들과 상기 접속 전기선들이 서로 접속되어 있는 부분들이 상기 밀봉부 아래에 형성되어 있는 것을 특징으로 하는 플라즈마 어드레스 전기 광학 표시 장치.
  6. 제1항에 있어서, 상기 단자 전극들은 Ag 및 Au로 구성된 그룹으로부터 선택된 재료로 이루어진 것을 특징으로 하는 플라즈마 어드레스 전기 광학 표시 장치.
KR1019970067141A 1996-12-09 1997-12-09 플라즈마 어드레스 전기 광학 표시 장치 KR19980063952A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP8328938A JPH10170897A (ja) 1996-12-09 1996-12-09 画像表示装置
JP96-328938 1996-12-09

Publications (1)

Publication Number Publication Date
KR19980063952A true KR19980063952A (ko) 1998-10-07

Family

ID=18215782

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970067141A KR19980063952A (ko) 1996-12-09 1997-12-09 플라즈마 어드레스 전기 광학 표시 장치

Country Status (3)

Country Link
US (1) US5923389A (ko)
JP (1) JPH10170897A (ko)
KR (1) KR19980063952A (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10269935A (ja) * 1997-03-26 1998-10-09 Mitsubishi Electric Corp パネルディスプレイ製造方法及び製造装置
JP4168488B2 (ja) * 1998-08-28 2008-10-22 ソニー株式会社 液晶表示装置
US6614411B2 (en) * 1998-09-08 2003-09-02 Sony Corporation Plasma address display apparatus
JP2000111883A (ja) * 1998-10-05 2000-04-21 Sony Corp 液晶表示装置
JP4554983B2 (ja) * 2004-05-11 2010-09-29 Nec液晶テクノロジー株式会社 液晶表示装置
US8014167B2 (en) * 2007-09-07 2011-09-06 Seagate Technology Llc Liquid crystal material sealed housing

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6056339A (ja) * 1983-09-06 1985-04-01 Ise Electronics Corp 螢光表示管
JPS6419324A (en) * 1987-07-15 1989-01-23 Toshiba Corp Active matrix type liquid crystal display panel
JPH0364737A (ja) * 1989-08-02 1991-03-20 Sharp Corp 液晶表示装置
JPH08304790A (ja) * 1995-05-09 1996-11-22 Sony Corp プラズマアドレス表示装置の製造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69318196T2 (de) * 1992-01-28 1998-08-27 Fujitsu Ltd Plasma Farbanzeige-Vorrichtung von Oberflächenentladungs-Typ
US5821912A (en) * 1993-11-05 1998-10-13 Sony Corporation Plasma-addressed display device
JP3297777B2 (ja) * 1994-04-27 2002-07-02 ソニー株式会社 電気光学表示装置
JP3297782B2 (ja) * 1994-08-26 2002-07-02 ソニー株式会社 プラズマアドレス液晶表示装置及びプラズマアドレス液晶表示装置の製造方法
US5596431A (en) * 1995-03-29 1997-01-21 Philips Electronics North America Corp. Plasma addressed liquid crystal display with etched electrodes

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6056339A (ja) * 1983-09-06 1985-04-01 Ise Electronics Corp 螢光表示管
JPS6419324A (en) * 1987-07-15 1989-01-23 Toshiba Corp Active matrix type liquid crystal display panel
JPH0364737A (ja) * 1989-08-02 1991-03-20 Sharp Corp 液晶表示装置
JPH08304790A (ja) * 1995-05-09 1996-11-22 Sony Corp プラズマアドレス表示装置の製造方法

Also Published As

Publication number Publication date
US5923389A (en) 1999-07-13
JPH10170897A (ja) 1998-06-26

Similar Documents

Publication Publication Date Title
US5772486A (en) Method for manufacturing a plasma-addressed display device
JPH08313887A (ja) プラズマアドレス表示パネル及びその製造方法
US5886467A (en) Plasma addressed liquid crystal display device
JP2000089202A (ja) プラズマアドレス表示装置
KR100371259B1 (ko) 플라즈마어드레스표시장치및그제조방법
US5834896A (en) Plasma display with barrier ribs
KR19980063952A (ko) 플라즈마 어드레스 전기 광학 표시 장치
KR100467733B1 (ko) 플라즈마어드레스전기광학디스플레이
KR100238695B1 (ko) 플라즈마어드레스표시장치
US5759079A (en) Method of producing a plasma addressed liquid crystal display device
JPH10170942A (ja) 画像表示装置
JP3301277B2 (ja) プラズマアドレス表示装置
JPH10161092A (ja) 画像表示装置
KR100399299B1 (ko) 플라즈마어드레스표시장치의 제조방법
JPH10161549A (ja) 画像表示装置
JP3321995B2 (ja) プラズマアドレス液晶表示装置
JPH11183884A (ja) 表示装置
KR19990063225A (ko) 표시기
JPH10170892A (ja) 画像表示パネル
JP3370277B2 (ja) プラズマアドレス表示装置
JPH08304790A (ja) プラズマアドレス表示装置の製造方法
JPH08315736A (ja) プラズマアドレス表示装置
JPH11153967A (ja) 表示装置
JPH10170896A (ja) 画像表示装置
JPH09318930A (ja) プラズマアドレス液晶表示装置およびプラズマアドレス液晶表示装置の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application