KR102641231B1 - 스캔 구동 회로 - Google Patents
스캔 구동 회로 Download PDFInfo
- Publication number
- KR102641231B1 KR102641231B1 KR1020210132237A KR20210132237A KR102641231B1 KR 102641231 B1 KR102641231 B1 KR 102641231B1 KR 1020210132237 A KR1020210132237 A KR 1020210132237A KR 20210132237 A KR20210132237 A KR 20210132237A KR 102641231 B1 KR102641231 B1 KR 102641231B1
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- scan
- output
- scan signal
- voltage
- Prior art date
Links
- 239000010409 thin film Substances 0.000 claims description 17
- 239000003990 capacitor Substances 0.000 claims description 8
- 239000000758 substrate Substances 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 4
- 101100084615 Trypanosoma brucei brucei PSB3 gene Proteins 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 스캔 구동 회로에 관한 것으로, 더욱 상세하게는, 트랜지스터의 특성 변화에 둔감하여 트랜지스터의 특성 변화가 일정범위 내에서 있더라도 동작이 원활한 스캔 구동 회로에 관한 것이다. 따라서 일반적인 딱딱한 기판 뿐 아니라 유연기판이나 스트레쳐블 기판에 적용하였을 때 수율이 높은 장점을 지니는 스캔 구동 회로이다.
본 발명에 의하면, 트랜지스터의 특성이 enhancement 형이거나 또는 depletion 형이거나 어느 경우라도 모두 정상적으로 동작하는 스캔 구동 회로를 제공하여, 트랜지스터의 특성에 따라서 회로를 다르게 변경하거나 복잡한 회로를 사용할 필요가 없는 스캔 구동 회로를 제공한다.
본 발명에 의하면, 트랜지스터의 특성이 enhancement 형이거나 또는 depletion 형이거나 어느 경우라도 모두 정상적으로 동작하는 스캔 구동 회로를 제공하여, 트랜지스터의 특성에 따라서 회로를 다르게 변경하거나 복잡한 회로를 사용할 필요가 없는 스캔 구동 회로를 제공한다.
Description
본 발명은 스캔 구동 회로에 관한 것으로, 더욱 상세하게는, 트랜지스터의 특성 변화에 둔감하여 트랜지스터의 특성 변화가 일정범위 내에서 있더라도 동작이 원활한 스캔 구동 회로에 관한 것이다. 따라서 일반적인 딱딱한 기판 뿐 아니라 유연기판이나 스트레쳐블 기판에 적용하였을 때 수율이 높은 장점을 지니는 스캔 구동 회로이다.
도 1은 디스플레이 및 이에 연결된 스캔 구동 회로의 전체적인 구조를 나타내는 블럭도이다.
도 1을 참조하면, 래치(latch)를 통하여 디스플레이의 픽셀 회로로 인가되는 데이터에는 밝기(brightness)에 관한 정보를 포함하며, 스캔 구동 회로는 그와 같은 데이터가 쓰여질 라인을 선택하는 역할을 수행한다.
디스플레이 기술은 크고 무거운 브라운관에서 얇고 가벼운 LCD(liquid crystal display) 기술로 발전하였으며 TV도 LCD로 만들어져서 사용이 되어 왔다. LCD 이후의 기술로서 유기 발광 다이오드(OLED) 기술이 TV에 적용되고 있으며 산화물 트랜지스터가 사용이 되고 있다. 산화물 트랜지스터는 비정질 실리콘 트랜지스터 보다 이동도가 높은 장점이 있으나 트랜지스터의 트랜스퍼 특성이 왼쪽으로 shift 하여 게이트 전압이 0인 경우에도 온상태를 유지하는 depletion 형의 특성이 잘 나타난다. 이렇게 트랜지스터가 depletion 형의 특성이 되면 enhancement 형의 특성으로 설계된 회로들에서는 동작이 되지 않으며 depletion 형에 맞는 회로로 변경이 되어야 한다. 그러나 이러한 회로는 더욱 복잡한 구성을 갖게되는 단점이 있다.
도 2는 기존의 스캔 구동 회로(100)의 예를 보여 주고 있으며, 도 3은 도 2의 스캔 구동 회로(100)에 있어서의 구동 파형을 보여 주고 있다.
제1 트랜지스터 T1은, 게이트 전극과 드레인 전극이 모두 주 스캔 신호(PS)에 연결되어 있어 다이오드처럼 동작한다. PS1 전압(이하 'V(PS1)'이라 한다)이 양의 방향으로 증가하여 P점의 전압(이하 'V(P)'라 한다)과의 차이가 문턱전압 이상으로 높아지면, 즉, "V(PS1)-V(P)≥문턱전압"이 되어야 온(On) 상태가 되어 전류가 잘 흐르고 P점의 전압이 증가하면서 전압이 셋업된다. P점에는 커패시터 C가 연결되어 있는데 제2 트랜지스터 T2에 연결되어 있는 SS1 전압이 상승하면 T2의 소스 쪽으로 전압이 전달되어 상승되고 이때 전기용량에 의해 P점의 전압이 상승된다. P점의 전압이 PS1 전압보다 증가할 경우, 트랜지스터가 오프(Off) 상태가 되어 전류가 흐르지 않아야만 증가된 전압이 유지되고 제2 트랜지스터 T2의 게이트 전극에 가해지는 전압이 증가하여 제2 트랜지스터 T2를 통하여 스캔 라인(Scan 1)으로 흐르는 전류가 증가한다.
그러나 트랜지스터의 특성이 depletion 형이 되면 P점의 전압이 PS1보다 증가했을 때 역방향의 전류가 흐르게 되어 P점의 전압이 증가하지 않게 되고, 이에 따라 제2 트랜지스터 T2의 게이트 전압이 증가하지 않아 구동 능력이 향상되지 않는 문제점이 있다.
본 발명은 이와 같은 문제점을 해결하기 위하여 창안된 것으로서, 트랜지스터의 특성이 enhancement 형이거나 또는 depletion 형이거나 어느 경우라도 모두 정상적으로 동작하는 스캔 구동 회로를 제공하여, 트랜지스터의 특성에 따라서 회로를 다르게 변경하거나 복잡한 회로를 사용할 필요가 없는 스캔 구동 회로를 제공하는데 그 목적이 있다.
이와 같은 목적을 달성하기 위하여 본 발명에 따른 스캔 구동 회로는, 온(on) 상태일 경우 입력 신호를 제2 박막 트랜지스터(이하 '제2 트랜지스터'라 한다)의 게이트 전극으로 보내는 제1 박막 트랜지스터(이하 '제1 트랜지스터'라 한다); 온 상태일 경우 입력 신호를 출력 스캔 신호선으로 출력하는 제2 트랜지스터; 온 상태일 경우 상기 제2 트랜지스터의 게이트 전압을 제3 박막 트랜지스터(이하 '제3 트랜지스터'라 한다)의 소스 전압으로 변화시키는 제3 트랜지스터; 온 상태일 경우 출력 스캔 신호선의 스캔 출력 전압을 제4 박막 트랜지스터(이하 '제4 트랜지스터'라 한다)의 소스에 연결된 전압으로 변화시키는 제4 트랜지스터; 부트스트래핑(bootstrapping)을 위한 커패시터; 상기 제1 트랜지스터를 온/오프(on/off) 제어하는 신호를 상기 제1 트랜지스터에 인가하는 주 스캔 신호선; 상기 제1 트랜지스터의 드레인 전극에 연결되는 직류 전원선; 상기 제2 트랜지스터가 온 상태일 때 상기 제2 트랜지스터로부터 출력될 신호를, 입력 신호로서 상기 제2 트랜지스터에 인가하는 부 스캔 신호선; 상기 주 스캔 신호가 반전된 신호를 상기 제3 트랜지스터와 상기 제4 트랜지스터에 대한 온/오프 제어신호로서 상기 제3 트랜지스터와 제4 트랜지스터의 게이트 전극에 인가하는 주 스캔 반전 신호선; 상기 제4 트랜지스터에 입력 신호를 인가하는 제2 입력 신호선; 및 상기 제2 트랜지스터에서 출력되는 최종 스캔 신호를 출력하는 출력 스캔 신호선을 포함하고, 상기 직류 전원선에 가해지는 직류전압은, 상기 제1 트랜지스터의 게이트 전압에서 문턱전압을 뺀 값보다 높은 값으로 인가된다.
상기 커패시터는, 일 전극이 상기 제2 트랜지스터의 게이트 전극에 연결되고, 다른 전극은 상기 제2 트랜지스터의 출력 신호선 사이에 연결될 수 있다.
상기 스캔 구동 회로는, 상기 주 스캔 신호선의 주 스캔 신호가 '하이(high)'인 경우 '로우(low)'로 반전시키고 상기 주 스캔 신호가 '로우'인 경우 '하이'로 반전시키는 반전부를 더 포함하고, 상기 주 스캔 신호는, 상기 반전부를 통하여 주 스캔 반전 신호로 반전될 수 있다.
상기 제3 트랜지스터의 소스 전극은, 제1 입력 신호선과 연결될 수 있다.
상기 제3 트랜지스터의 소스 전극은, 상기 출력 스캔 신호선과 연결될 수 있다.
총 t개의 출력 스캔 신호선을 구비하는 경우, t개의 출력 스캔 신호선은 m개씩 a개 그룹(이하 '주 스캔 신호 그룹'이라 한다)으로 나누어지고(a≥1), 상기 주 스캔 신호선 및 상기 주 스캔 반전 신호선은 a쌍 구비되어, 각각 상기 a개의 주 스캔 신호 그룹 중 서로 다른 하나의 그룹의 제1 트랜지스터, 제2 트랜지스터, 제3 트랜지스터 및 제4 트랜지스터들을 온/오프하고, 상기 각 그룹의 m개의 출력 스캔 신호선은, 각각 m개의 부 스캔 신호선 중 서로 다른 하나와, m개의 제2 트랜지스터 중 하나를 통하여 일대일 매치되고, 동시에 각각 m개의 서로 다른 제2 입력 신호선 중 하나와, m개의 제4 박막 트랜지스터 중 하나를 통하여 일대일 매칭될 수 있다.
본 발명에 의하면, 트랜지스터의 특성이 enhancement 형이거나 또는 depletion 형이거나 어느 경우라도 모두 정상적으로 동작하는 스캔 구동 회로를 제공하여, 트랜지스터의 특성에 따라서 회로를 다르게 변경하거나 복잡한 회로를 사용할 필요가 없는 스캔 구동 회로를 제공하는 효과가 있다.
도 1은 디스플레이 및 이에 연결된 스캔 구동 회로의 전체적인 구조를 나타내는 블럭도.
도 2는 기존의 스캔 구동 회로의 일 실시예를 도시한 도면.
도 3은 도 2의 스캔 구동 회로의 구동 파형을 나타내는 도면.
도 4는 본 발명의 제1 실시예에 따른 스캔 구동 회로를 나타내는 도면.
도 5는 본 발명의 제2 실시예에 따른 스캔 구동 회로를 나타내는 도면.
도 2는 기존의 스캔 구동 회로의 일 실시예를 도시한 도면.
도 3은 도 2의 스캔 구동 회로의 구동 파형을 나타내는 도면.
도 4는 본 발명의 제1 실시예에 따른 스캔 구동 회로를 나타내는 도면.
도 5는 본 발명의 제2 실시예에 따른 스캔 구동 회로를 나타내는 도면.
이하 첨부된 도면을 참조로 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 이에 앞서, 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니되며, 발명자는 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념을 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야만 한다. 따라서, 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 일 실시예에 불과할 뿐이고 본 발명의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.
도 4는 본 발명의 제1 실시예에 따른 스캔 구동 회로(200)를 나타내는 도면이고, 도 5는 본 발명의 제2 실시예에 따른 스캔 구동 회로(200)를 나타내는 도면이다.
도 4를 참조하면, 스캔 구동 회로(200)는 4개의 스위칭 박막 트랜지스터(T1, T2, T3, T4)를 포함한다. 이하에서는 각각 제1 트랜지스터, 제2 트랜지스터, 제3 트랜지스터, 제4 트랜지스터로 칭하기로 한다.
각 트랜지스터는 모두 n-type의 MOSFET(Metal Oxide Semiconductor Field Effet Transistor)으로 구현될 수 있으나, 이에 한정된 것은 아니며, p-type의 MOSFET으로 구현되는 것도 가능하다.
일반적으로 enhancement 형의 트랜지스터의 게이트 전극과 드레인 전극을 연결하면 다이오드처럼 동작시킬 수 있어 이를 회로에 활용한다. 그러나 트랜지스터가 depletion 형이 되면 역방향으로도 전류가 흐르게 되어 다이오드처럼 동작하지 않으며, 따라서 도 1의 회로가 정상 동작이 되지 않는다.
이를 개선하기 위하여 도 4에 도시된 바와 같은 본 발명의 스캔 구동 회로(200)에서는, 주 스캔 신호선을 통해서는 제1 트랜지스터 T1을 온/오프 제어하는 신호(이하 '주 스캔 신호'라 한다) PS1이 제1 트랜지스터 T1의 게이트 전극에 연결이 되고, 제1 트랜지스터 T1의 드레인 전극은 별도의 직류전압원인 Vo에 연결이 되도록 한다. 이 경우 제1 트랜지스터 T1의 드레인 전극에 가해지는 직류전압 Vo를, 게이트 전압에서 문턱전압을 뺀 값보다 높게 되도록 전압을 가하면 P점의 전압이 증가할 때 제1 트랜지스터 T1에 전류가 흐르지 않게 된다. 예를 들면 PS1 펄스 high 전압이 5V이고 트랜지스터의 문턱전압이 -1V 이면 Vo를 5-(-1)=6V 보다 높게 인가하도록 한다. 만약 문턱전압이 1V이면 Vo는 5-1=4V 보다 높게 인가한다.
이 경우의 회로의 동작을 설명하면 다음과 같다.
제1 트랜지스터 T1의 게이트 전극에 주 스캔 신호 PS1 펄스가 인가되어 On 상태가 되면 제1 트랜지스터 T1의 드레인 전극에 연결된 전압 Vo에 의하여 소스 전극 쪽의 전압이 증가하여 P점의 전압이 상승한다. 이 상태에서 부 스캔 신호 SS1 펄스가 인가되면 제2 트랜지스터 T2를 통해 SS1 펄스 전압이 출력이 되며 A점의 전압이 상승한다. 이때 커패시터 C에 의해서 P전압의 전압이 상승하여, 제2 트랜지스터 T2의 전류 구동능력을 향상시키게 되는 것이다.
주 스캔 신호 PS1에 의해 제1 트랜지스터 T1과 제2 트랜지스터 T2가 'On' 상태가 된다. 예를 들어 주 스캔 신호 PS1이 'High'일 경우 제1 트랜지스터 T1과 제2 트랜지스터 T2는 'On'이 되고, 주 스캔 신호가 'Low'일 경우 제1 트랜지스터 T1과 제2 트랜지스터 T2가 'Off' 상태가 된다.
상기 제2 트랜지스터 T2가 On 상태일 때, 부 스캔 신호선을 통해 인가되는 입력 신호(이하 '부 스캔 신호'라 한다)(SS1)는, 제2 트랜지스터 T2를 통과하여 부 스캔 신호 SS1 값이 그대로 상기 제2 트랜지스터 T2의 출력 신호선(이하 '제1 출력 신호선'이라 한다)(A)을 통해 출력된다. 부 스캔 신호 SS1은 펄스형태로 인가되며, 부 스캔 신호 SS1의 듀티비(duty ratio)는 1보다 작은 값을 가진다.
반전부(미도시)는, 주 스캔 신호가 'High'일 경우, 이를 'Low'로, 주 스캔 신호가 'Low'인 경우, 이를 'High'로 전환시켜, 이와 같이 반전된 신호(이하 '주 스캔 반전 신호'라 한다)(PSB1)는 주 스캔 반전 신호선을 통하여 제3 트랜지스터 T3와 제4 트랜지스터 T4에 대한 온/오프 제어 신호로서 제3 트랜지스터 T3와 제4 트랜지스터 T4 각각의 게이트 전극에 인가된다. 즉, 주 스캔 신호(PS1)와 주 스캔 반전신호(PSB1)는 언제나 반전 관계에 있다.
상기 제4 트랜지스터 T4가 On 상태가 되면 스캔 신호선의 전압은 제4 트랜지스터 T4의 소스 전극에 연결된 전압으로 변하게 된다. 소스 전극은 B로 표시 되어 있다. 이 전압은 트랜지스터의 문턱 전압에 따라서 조절이 되며 트랜지스터를 Off 시킬 수 있는 전압을 공급하게 된다. 제4 트랜지스터 T4가 On이 되면 소스 전극 B의 전압이 스캔 출력 전압으로 출력 스캔 신호선 Scan1에 공급이 되며 출력 스캔 신호선 Scan1에 연결되어 있는 각 화소 어레이의 스위칭 트랜지스터의 게이트 전극에 전압이 공급되어 트랜지스터를 Off 상태로 만들게 된다. 이 전압은 0볼트가 될 수도 있고 -10V의 전압이 될 수도 있으며 트랜지스터의 문턱전압에 따라서 결정이 된다.
이와 같은 출력 스캔 신호선 Scan1은, 제2 트랜지스터 T2의 제1 출력 신호선 A 및 상기 제4 박막 트랜지스터의 출력 신호선 D(이하 '제2 출력신호선'이라 한다)와 연결되어 있다.
주 스캔 신호가 'High'일 경우(즉, 상기 주 스캔 반전 신호는 'Low'일 경우)에는 제1 트랜지스터 T1과 제2 트랜지스터 T2가 On이 되고 제3 트랜지스터 T3와 제4 트랜지스터 T4가 Off가 되어, 부 스캔 신호 SS1이 상기 제2 트랜지스터 T2를 통과하여 제1 출력 신호선 A에 인가되어 그 신호가 최종 신호로서 출력 스캔 신호선 Scan1을 통하여 출력된다. 이때, 커패시터 C에 의해 노드 P의 전압은 커플링(coupling) 효과에 의해 부트스트래핑(bootstrapping) 되어 제2 트랜지스터 T2의 게이트 전압을 상승시키고, 이로써 제1 출력 신호가 손실이 적게 출력될 수 있도록 한다.
마찬가지로, 주 스캔 신호가 'Low'일 경우(즉, 상기 주 스캔 반전 신호는 'High'일 경우)에는 제1 트랜지스터 T1과 제2 트랜지스터 T2가 'Off'가 되고 제3 트랜지스터 T3과 제4 트랜지스터 T4는 'On'이 되어, 제2 입력 신호선 B의 전압이 상기 제4 박막 트랜지스터를 통과하여 출력 스캔 신호선 Scan1으로 출력되게 되는 것이다. 제2 입력 신호선 B의 전압이 출력 스캔 신호선 Scan1에 출력이 되게 하며 출력 스캔 신호선 Scan1에 펄스가 공급이 되지 않는 동안 출력 스캔 신호선 Scan1이 플로팅 상태가 되지 않도록 해 준다.
이때, 제3 트랜지스터 T3가 'On'이 되어, 노드 P의 전압은 제3 트랜지스터 T3의 입력 신호선인 제1 입력 신호선 E의 전압으로 변하며 제2 트랜지스터 T2를 Off 시키게 된다.
도 5의 스캔 구동 회로(300)는, 도 4의 회로에서, 제3 트랜지스터 T3의 소스 전극을 스캔 신호 출력선 Scan1과 연결한 것이다.
도 5에서, 주 스캔 신호가 'Low'일 경우(즉, 상기 주 스캔 반전 신호는 'High'일 경우)에는 제1 트랜지스터 T1과 제2 트랜지스터 T2가 'Off'가 되고 제3 트랜지스터 T3과 제4 트랜지스터 T4는 'On'이 되어, 제2 입력 신호선 B의 전압이 상기 제4 박막 트랜지스터를 통과하여 출력 스캔 신호선 Scan1으로 출력되며, 제2 입력 신호선 B의 전압은 다시 출력 스캔 신호선 Scan1에 연결된 제1 입력 신호선 E로 전달된다. 제1 입력 신호선 E는 제3 트랜지스터 T3의 소스 전극으로 연결된다.
도 4의 스캔 구동 회로(200)의 제2 입력 신호선 B의 전압과 제3 트랜지스터 T3의 소스 전극으로 연결되는 제1 입력 신호선 E의 전압이 동일하다고 할 때, 전술한 동작에 의해 도 5의 스캔 구동 회로(300) 역시 도 4의 스캔 구동 회로(200)와 동일한 동작이 이루어진다.
도 4 및 도 5에서는 전체 출력 신호를, PS1, PS2가 각각 주 스캔 신호로 사용되는 2개의 그룹으로 편의상 표현하였지만, 몇 개의 그룹으로 나눌지는 필요에 따라 적절한 수로 정할 수 있다. 또한, 부 스캔 신호 역시 SS1, SS2, SS3 세 개의 신호가 각 그룹으로 입력되는 것으로 하였으나, 부 스캔 신호의 수 역시 필요에 따라 적절한 수로 정할 수 있다.
이를 일반적으로 표현하면 다음과 같다. 즉, 총 t개의 출력 스캔 신호선으로 구성되는 경우, t개의 출력 스캔 신호선은 m개씩 a개 그룹(이하 '주 스캔 신호 그룹'이라 한다)으로 나누어지며(a≥1), 이에 따라 주 스캔 신호선 및 상기 주 스캔 반전 신호선은 a쌍 구비되어(PS1,PSB1; PS2,PSB2; PS3,PSB3; ...; PSa,PSBa), 각각 상기 a개의 주 스캔 신호 그룹 중 서로 다른 하나의 그룹의 제1 트랜지스터, 제2 트랜지스터, 제3 트랜지스터 및 제4 트랜지스터들을 온/오프하고, 상기 각 그룹의 m개의 출력 스캔 신호선은, 각각 m개의 부 스캔 신호선(SS1, SS2, SS3, ..., SSm) 중 서로 다른 하나와, m개의 제2 트랜지스터 T2들 중 서로 다른 하나를 통하여 일대일 매치되고, 동시에 각각 m개의 서로 다른 제2 입력 신호선 중 하나와 m개의 서로 다른 제4 박막 트랜지스터 중 하나를 통하여 일대일 매칭되게 하는 것이다.
이상에서 설명한 본 발명의 스캔 구동 회로를 사용하면, 일반 기판 재료나 스트레처블 패널 등 에서 박막 트랜지스터와 배선 저항의 특성이 변하더라도 출력 신호의 손실이 적으며, 게이트 전위가 플로팅되는 경우를 방지하는 회로 구성을 제공한다. 또한 회로 구성 소자로서 스위칭 박막 트랜지스터를 사용하며, 커패시터를 사용하여 부트스트래핑(bootstrapping)을 이용한 스캔 구동 회로의 역할을 한다.
특히 일반적인 구성의 스캔 구동 회로는 트랜지스터 특성이 depletion 형이 되면 동작이 되지 않는데 반해, 본 회로는 depletion 형이나 enhancement 형 모두 동작시킬 수 있는 장점을 가진다.
100: 기존 스캔 구동 회로
200: 본 발명의 제1 실시예로서의 스캔 구동 회로
300: 본 발명의 제2 실시예로서의 스캔 구동 회로
200: 본 발명의 제1 실시예로서의 스캔 구동 회로
300: 본 발명의 제2 실시예로서의 스캔 구동 회로
Claims (7)
- 스캔 구동 회로로서,
온(on) 상태일 경우 입력 신호를 제2 박막 트랜지스터(이하 '제2 트랜지스터'라 한다)의 게이트 전극으로 보내는 제1 박막 트랜지스터(이하 '제1 트랜지스터'라 한다);
온 상태일 경우 입력 신호를 출력 스캔 신호선으로 출력하는 제2 트랜지스터;
온 상태일 경우 상기 제2 트랜지스터의 게이트 전압을 제3 박막 트랜지스터(이하 '제3 트랜지스터'라 한다)의 소스 전압으로 변화시키는 제3 트랜지스터;
온 상태일 경우 출력 스캔 신호선의 스캔 출력 전압을 제4 박막 트랜지스터(이하 '제4 트랜지스터'라 한다)의 소스에 연결된 전압으로 변화시키는 제4 트랜지스터;
부트스트래핑(bootstrapping)을 위한 커패시터;
상기 제1 트랜지스터를 온/오프(on/off) 제어하는 신호를 상기 제1 트랜지스터에 인가하는 주 스캔 신호선;
상기 제1 트랜지스터의 드레인 전극에 연결되는 직류 전원선;
상기 제2 트랜지스터가 온 상태일 때 상기 제2 트랜지스터로부터 출력될 신호를, 입력 신호로서 상기 제2 트랜지스터에 인가하는 부 스캔 신호선;
상기 주 스캔 신호가 반전된 신호를 상기 제3 트랜지스터와 상기 제4 트랜지스터에 대한 온/오프 제어신호로서 상기 제3 트랜지스터와 제4 트랜지스터의 게이트 전극에 인가하는 주 스캔 반전 신호선;
상기 제4 트랜지스터에 입력 신호를 인가하는 제2 입력 신호선; 및
상기 제2 트랜지스터에서 출력되는 최종 스캔 신호를 출력하는 출력 스캔 신호선
을 포함하고,
상기 직류 전원선에 가해지는 직류전압은,
상기 제1 트랜지스터의 게이트 전압에서 문턱전압을 뺀 값보다 높은 값으로 인가되는,
스캔 구동 회로. - 청구항 1에 있어서,
상기 커패시터는,
일 전극이 상기 제2 트랜지스터의 게이트 전극에 연결되고, 다른 전극은 상기 제2 트랜지스터의 출력 신호선 사이에 연결되는 것
을 특징으로 하는 스캔 구동 회로. - 청구항 1에 있어서,
상기 주 스캔 신호선의 주 스캔 신호가 '하이(high)'인 경우 '로우(low)'로 반전시키고 상기 주 스캔 신호가 '로우'인 경우 '하이'로 반전시키는 반전부
를 더 포함하고,
상기 주 스캔 신호는,
상기 반전부를 통하여 주 스캔 반전 신호로 반전되는 것
을 특징으로 하는 스캔 구동 회로. - 삭제
- 청구항 1에 있어서,
상기 제3 트랜지스터의 소스 전극은,
제1 입력 신호선과 연결되는 것
을 특징으로 하는 스캔 구동 회로. - 청구항 1에 있어서,
상기 제3 트랜지스터의 소스 전극은,
상기 출력 스캔 신호선과 연결되는 것
을 특징으로 하는 스캔 구동 회로. - 청구항 1에 있어서,
총 t개의 출력 스캔 신호선을 구비하는 경우,
t개의 출력 스캔 신호선은 m개씩 a개 그룹(이하 '주 스캔 신호 그룹'이라 한다)으로 나누어지고(a≥1),
상기 주 스캔 신호선 및 상기 주 스캔 반전 신호선은 a쌍 구비되어, 각각 상기 a개의 주 스캔 신호 그룹 중 서로 다른 하나의 그룹의 제1 트랜지스터, 제2 트랜지스터, 제3 트랜지스터 및 제4 트랜지스터들을 온/오프하고,
상기 각 그룹의 m개의 출력 스캔 신호선은, 각각 m개의 부 스캔 신호선 중 서로 다른 하나와, m개의 제2 트랜지스터 중 하나를 통하여 일대일 매치되고, 동시에 각각 m개의 서로 다른 제2 입력 신호선 중 하나와, m개의 제4 박막 트랜지스터 중 하나를 통하여 일대일 매칭되는 것
을 특징으로 하는 스캔 구동 회로.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210132237A KR102641231B1 (ko) | 2021-10-06 | 2021-10-06 | 스캔 구동 회로 |
PCT/KR2022/014036 WO2023058943A1 (ko) | 2021-10-06 | 2022-09-20 | 스캔 구동 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210132237A KR102641231B1 (ko) | 2021-10-06 | 2021-10-06 | 스캔 구동 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20230049293A KR20230049293A (ko) | 2023-04-13 |
KR102641231B1 true KR102641231B1 (ko) | 2024-02-29 |
Family
ID=85804466
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020210132237A KR102641231B1 (ko) | 2021-10-06 | 2021-10-06 | 스캔 구동 회로 |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR102641231B1 (ko) |
WO (1) | WO2023058943A1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024172183A1 (ko) * | 2023-02-15 | 2024-08-22 | 호서대학교 산학협력단 | 신호선 수를 줄인 스캔 구동 회로 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101137849B1 (ko) * | 2005-06-28 | 2012-04-20 | 엘지디스플레이 주식회사 | 발광 표시장치 |
KR101153349B1 (ko) * | 2005-12-22 | 2012-06-05 | 엘지디스플레이 주식회사 | 전압보상방식 유기전계발광소자 및 그 구동방법 |
KR101825072B1 (ko) * | 2011-03-25 | 2018-03-15 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
KR101901248B1 (ko) * | 2011-12-15 | 2018-09-27 | 엘지디스플레이 주식회사 | 게이트 쉬프트 레지스터 및 이를 이용한 표시장치 |
US10068543B2 (en) * | 2013-06-28 | 2018-09-04 | Sharp Kabushiki Kaisha | Unit shift register circuit, shift register circuit, method for controlling unit shift register circuit, and display device |
KR102043135B1 (ko) * | 2018-02-27 | 2019-11-11 | 호서대학교 산학협력단 | 스캔 신호 구동 장치 |
KR102514242B1 (ko) * | 2018-06-20 | 2023-03-28 | 삼성전자주식회사 | 픽셀 및 이를 포함하는 유기전계발광 표시장치 |
KR102527510B1 (ko) * | 2018-09-20 | 2023-05-02 | 엘지디스플레이 주식회사 | 시프트레지스터 및 이를 이용한 표시장치 |
KR20210083918A (ko) * | 2019-12-27 | 2021-07-07 | 엘지디스플레이 주식회사 | 전계발광 표시장치 |
-
2021
- 2021-10-06 KR KR1020210132237A patent/KR102641231B1/ko active IP Right Grant
-
2022
- 2022-09-20 WO PCT/KR2022/014036 patent/WO2023058943A1/ko active Application Filing
Also Published As
Publication number | Publication date |
---|---|
KR20230049293A (ko) | 2023-04-13 |
WO2023058943A1 (ko) | 2023-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100432652B1 (ko) | 레벨 시프터 및 평판 표시 장치 | |
US11763751B2 (en) | Gate driving circuit and display panel including the same | |
JP5777300B2 (ja) | 駆動回路及び表示装置 | |
US8699656B2 (en) | Shift register | |
US8384643B2 (en) | Drive circuit and display device | |
US20080278650A1 (en) | Display device | |
US11107381B2 (en) | Shift register and method for driving the same, gate driving circuit and display device | |
WO2013098900A1 (ja) | レベルシフタ、インバータ回路及びシフトレジスタ | |
US20150379926A1 (en) | Oled inverting circuit and display panel | |
CN209748522U (zh) | 电压电平移位器 | |
JP4831657B2 (ja) | 液晶表示駆動用半導体集積回路 | |
JP3987536B2 (ja) | レベルシフタ及びこれを利用した平板表示装置 | |
KR102641231B1 (ko) | 스캔 구동 회로 | |
US6861889B2 (en) | Amplitude converting circuit | |
JP2008205767A (ja) | レベルシフト回路および電気光学装置 | |
CN109686332B (zh) | 补偿模块及逻辑门电路、栅极驱动电路和显示装置 | |
US9628079B2 (en) | Level shifter circuit | |
US20050200622A1 (en) | Power supply circuit, driver IC using the power supply circuit, liquid crystal display device, and electronic instrument | |
KR20190102838A (ko) | 스캔 신호 구동 장치 | |
US7283116B2 (en) | Scan driver and scan driving system with low input voltage, and their level shift voltage circuit | |
KR102567651B1 (ko) | 신호선 수를 줄인 스캔 구동 회로 | |
US10121432B2 (en) | Shift register and display device | |
US7023241B2 (en) | Two-ended voltage level shifter for TFT LCD gate driver | |
TWI722830B (zh) | 提供高驅動電壓的閘極驅動電路 | |
JP2011228798A (ja) | インバータ回路および表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right |