KR102459805B1 - 반도체 장치의 제조 방법 - Google Patents

반도체 장치의 제조 방법 Download PDF

Info

Publication number
KR102459805B1
KR102459805B1 KR1020210139103A KR20210139103A KR102459805B1 KR 102459805 B1 KR102459805 B1 KR 102459805B1 KR 1020210139103 A KR1020210139103 A KR 1020210139103A KR 20210139103 A KR20210139103 A KR 20210139103A KR 102459805 B1 KR102459805 B1 KR 102459805B1
Authority
KR
South Korea
Prior art keywords
film
protective layer
isocyanate
substrate
amine
Prior art date
Application number
KR1020210139103A
Other languages
English (en)
Other versions
KR20210131928A (ko
Inventor
다츠야 야마구치
레이지 니이노
히로유키 하시모토
슈지 노자와
마코토 후지카와
Original Assignee
도쿄엘렉트론가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 도쿄엘렉트론가부시키가이샤 filed Critical 도쿄엘렉트론가부시키가이샤
Publication of KR20210131928A publication Critical patent/KR20210131928A/ko
Application granted granted Critical
Publication of KR102459805B1 publication Critical patent/KR102459805B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76826Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02118Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02282Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02312Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
    • H01L21/02315Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02359Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment to change the surface groups of the insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28229Making the insulator by deposition of a layer, e.g. metal, metal compound or poysilicon, followed by transformation thereof into an insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/6715Apparatus for applying a liquid, a resin, an ink or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/7681Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving one or more buried masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76811Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving multiple stacked pre-patterned masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76828Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02203Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being porous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76846Layer combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Patterning of the switching material
    • H10N70/063Patterning of the switching material by etching of pre-deposited switching material layers, e.g. lithography

Abstract

본 발명은, 반도체 장치를 제조하기 위해서 기판 상에 형성된 막의 대미지를 억제하는 것이다. 층간 절연막으로서 다공질의 SiCHO막인 저유전율막(20)에 대하여, 플라스마 처리를 행해서 비아 홀(201) 및 트렌치(202)를 형성하기 전에, 사전에 저유전율막(20)의 구멍부(21) 내에 폴리요소를 매립해서 보호층을 형성해 둔다. 또한, 보호층 상(저유전율막(20))에, 도중의 고온 프로세스에 대하여 당해 보호층의 내열성을 향상시키기 위해서 밀봉막(60)을 형성해 둔다. 저유전율막(20)에 플라스마 처리를 행했을 때, 보호층의 존재에 의해 저유전율막(20)의 대미지를 억제할 수 있다. 보호층은 그 후 예를 들어 250℃에서 해중합되어 제거된다. 보호층의 다른 적용예로서는, 메모리 소자의 전극 형성 시의 오버에칭에 의한 대미지의 방지를 위해서, 보호층을 이용하는 예를 들 수 있다.

Description

반도체 장치의 제조 방법{METHOD OF MANUFACTURING SEMICONDUCTOR DEVICE}
본 발명은, 반도체 장치를 제조하기 위한 기판 상에 형성된 막에 대하여 보호층을 형성해서 대미지를 억제하는 기술에 관한 것이다.
반도체 장치의 제조 공정에서, 기판에 대하여 행하여지는 처리가, 아무런 조처를 취하지 않으면, 이미 기판 상에 형성되어 있는 막에 대미지를 주는 경우가 있다. 예를 들어, 층간 절연막으로서 사용되고 있는 다공질의 저유전율막에 대하여 배선의 매립을 행하기 위해서 에칭이나 애싱 등의 플라스마 처리를 행하면, 저유전율막이 대미지를 받는다. 구체적으로 설명하면, 다공질의 저유전율막은, 예를 들어 실리콘, 탄소, 산소 및 수소를 포함하고, Si-C 결합을 갖는 SiOC막이 사용되는데, 플라스마에 노출된 SiOC막의 노출면, 즉 오목부의 측벽 및 저면에 있어서, 플라스마에 의해 예를 들어 Si-C 결합이 끊어져 C가 막 중으로부터 탈리한다. C의 탈리에 의해 불포화 결합손이 생성된 Si는, 그 상태에서는 불안정하기 때문에, 그 후 예를 들어 대기 중의 수분 등과 결합하여, 대미지층을 구성하는 Si-OH가 된다.
특허문헌 1에는, 기판 상의 다공질의 저유전율막의 구멍부에 사전에 PMMA(아크릴 수지)를 매립하여, 저유전율막에 대하여 에칭 등의 처리를 행한 후, 기판을 가열하고, 용제를 공급하고, 또한 마이크로파를 공급해서 PMMA를 제거하는 기술이 기재되어 있다. 그러나 PMMA를 제거하기 위해서는, 플라스마에 의해 20분 정도나 되는 긴 시간을 들일 필요가 있고, 또한 400℃ 이상의 온도까지 기판을 가열해야 하므로, 기판에 이미 형성되어 있는 소자 부분에 악영향을 줄 우려가 크다는 과제가 있다.
또한, 다른 예로서는, 메모리 소자를 제조하는 공정에서, 플라스마 처리에 의해 콘택트 홀을 형성할 때 전극막의 표면(계면)이 산화되어 산화층인 대미지층이 형성되는 예를 들 수 있다. 이 공정에서는, 우선 메모리 소자막인 예를 들어 금속 산화막 상에 전극막, 마스크(에칭 마스크)막을 적층해서 적층체를 형성하고, 계속해서 적층체를 에칭한다. 다음으로 기판 상에 절연막을 성막하고, 에칭에 의해 남은 적층체를 당해 절연막 내에 매립된 상태로 하고, 이어서 적층체의 상방측의 절연막을 플라스마 처리에 의해 에칭해서 콘택트 홀을 형성한다.
플라스마 처리에 있어서 마스크막이 오버에칭되어, 전극막의 계면에 대미지층(산화층)이 형성된다. 이 때문에 예를 들어 수소 어닐 등으로 환원 처리가 행하여지고 있다. 그러나, 환원 처리를 행해도, 대미지층의 제거가 불충분해질 우려가 있다.
또한, 비특허문헌 1에는, 수지의 열분해에 의한 컨셉에 있어서는, 수지의 제거 온도가 내려가면 당해 수지의 내열 온도도 내려가는 것이 개시되어 있다. 그 중에서, PMMA가 유일하게 배선 공정에서 허용할 수 있는 온도인 400℃에서 열 제거(Thermal unstuff)할 수 있다고 개시되어 있지만, PMMA의 열 안정성이 250℃로 저하된다. 이것은, PMMA에 의한 보호 공정 중에 250℃ 이상의 온도가 PMMA에 가해져, PMMA막이 변질되어버리기 때문에 보호막으로서는 사용을 할 수 없게 되는 것을 의미하고 있다.
따라서, 비특허문헌 1에 기재된 기술은, 본 발명과 같이, 보호막의 제거 온도를 초과한 열 공정이 행하여져도, 당해 보호막이 보호막으로서 기능을 갖는 것이 아니다.
미국 특허 제9,414,445(제2란 제23행 내지 29행, 제13란 제51행 내지 53행, 클레임 3)
http://pesm2014.insight-outside.fr/presentations/Sesssion6-2-PoreStuffing_PESM2014_Liping-Zhang_finalv.pdf
본 발명은 이러한 사정 하에 이루어진 것이며, 그 목적은, 반도체 장치를 제조하기 위해서 기판 상에 형성된 막의 대미지를 억제할 수 있는 기술을 제공하는 데 있다.
본 발명은, 기판에 대하여 처리를 행하여, 반도체 장치를 제조하는 방법에 있어서,
보호해야 할 피보호막이 형성된 기판의 표면에 중합용 원료를 공급하여, 요소 결합을 갖는 중합체를 포함하는 보호층을 형성하는 공정과,
상기 보호층이 노출되어 있는 부분을 덮도록, 상기 중합체가 해중합하는 온도보다도 낮은 온도에서 밀봉막을 형성하는 공정과,
그 후, 상기 보호층인 중합체가 해중합하는 온도 이상의 온도에서 기판에 대하여 처리를 행하는 공정과,
계속해서, 상기 보호층이 존재하지 않는 경우에는 상기 피보호막에 대하여 손상을 미치게 되는 처리를 행하는 공정과,
그 후, 상기 기판을 가열해서 상기 중합체를 해중합하는 공정을 포함한다.
본 발명은, 보호해야 할 피보호막이 형성된 기판의 표면에 요소 결합을 갖는 중합체를 포함하는 보호층을 형성하고, 이 보호층을 밀봉막으로 밀봉해서 보호층의 내열성을 향상시킨 상태로 하고 있다. 그리고, 그 후에, 상기 피보호막에 대하여 손상을 미치게 되는(보호층이 존재하지 않는 경우) 처리를 행하고, 그 후, 기판을 가열해서 상기 중합체를 해중합하고 있다. 이 때문에 피보호막에 대하여 손상을 미치는 처리가 행하여져도, 보호층이 존재하므로, 피보호막에 대한 대미지가 억제된다.
도 1은 본 발명의 제1 실시 형태에 따른 반도체 장치의 제조 방법의 공정의 일부를 도시하는 설명도이다.
도 2는 본 발명의 제1 실시 형태에 따른 반도체 장치의 제조 방법의 공정의 일부를 도시하는 설명도이다.
도 3은 본 발명의 제1 실시 형태에 따른 반도체 장치의 제조 방법의 공정의 일부를 도시하는 설명도이다.
도 4는 본 발명의 제1 실시 형태에 따른 반도체 장치의 제조 방법의 공정의 일부를 도시하는 설명도이다.
도 5는 본 발명의 제1 실시 형태에 따른 반도체 장치의 제조 방법의 공정의 일부를 도시하는 설명도이다.
도 6은 이소시아네이트와 물을 사용해서 자기 중합에 의해, 요소 결합을 갖는 중합체를 생성하는 모습을 도시하는 설명도이다.
도 7은 이소시아네이트와 물을 사용해서 자기 중합에 의해, 요소 결합을 갖는 중합체를 생성하는 처리를 단계적으로 도시하는 설명도이다.
도 8은 이소시아네이트의 일례의 분자 구조를 나타내는 분자 구조도이다.
도 9는 이소시아네이트의 액체를 기판에 공급하기 위한 장치를 도시하는 단면도이다.
도 10은 이소시아네이트의 액체가 공급된 후의 기판에 수증기를 공급하기 위한 장치를 도시하는 단면도이다.
도 11은 이소시아네이트와 수증기가 공급된 기판을 가열하기 위한 가열 장치를 도시하는 단면도이다.
도 12는 요소 결합을 갖는 중합체를 공중합에 의한 반응에 의해 생성하는 모습을 도시하는 설명도이다.
도 13은 요소 결합을 갖는 중합체가 올리고머로 되는 반응을 도시하는 설명도이다.
도 14는 2급 아민을 사용해서 요소 결합을 갖는 중합체를 생성하는 모습을 도시하는 설명도이다.
도 15는 요소 결합을 갖는 단량체를 가교시켜, 요소 결합을 갖는 중합체를 생성하는 모습을 도시하는 설명도이다.
도 16은 이소시아네이트와 아민을 각각 증기로 반응시켜 요소 결합을 갖는 중합체를 생성하기 위한 장치를 도시하는 단면도이다.
도 17은 본 발명의 제2 실시 형태에 따른 반도체 장치의 제조 방법의 공정의 일부를 도시하는 설명도이다.
도 18은 본 발명의 제2 실시 형태에 따른 반도체 장치의 제조 방법의 공정의 일부를 도시하는 설명도이다.
도 19는 본 발명의 제2 실시 형태에 따른 반도체 장치의 제조 방법의 공정의 일부를 도시하는 설명도이다.
도 20은 이소시아네이트의 액체와 아민의 액체를 기판에 공급하기 위한 장치를 도시하는 단면도이다.
도 21은 저유전율막에서의 폴리요소의 매립 전후의 흡수 스펙트럼을 도시하는 특성도이다.
도 22는 폴리요소막을 형성한 2매의 기판을 겹쳐서 가열한 후의 흡수 스펙트럼을 도시하는 특성도이다.
도 23은 폴리요소막의 막 두께와 가열 온도의 관계를 도시하는 특성도이다.
도 24는 폴리요소막 상에 형성한 폴리이미드막의 막 두께마다, 가열 후의 폴리요소막의 흡수 스펙트럼을 측정한 결과를 도시하는 특성도이다.
도 25는 폴리요소막 상에 형성한 폴리이미드막의 막 두께마다, 가열 후의 폴리요소막의 CH 결합의 잔존율과 가열 온도의 관계를 도시하는 특성도이다.
도 26은 폴리요소막 상에 형성한 폴리이미드막의 막 두께와, 가열 후의 폴리요소막의 CH 결합 및 NH 결합의 잔존율의 관계를 도시하는 특성도이다.
도 27은 폴리요소막 단체에 대해서, 가열 후의 막 두께와 CH 결합의 잔존율의 관계를 도시하는 특성도이다.
도 28은 폴리요소막 단체에 대해서, 막 두께와, 가열 후의 폴리요소막의 CH 결합 및 NH 결합의 잔존율의 관계를 도시하는 특성도이다.
본 발명의 반도체 장치의 제조 방법을, 듀얼 다마신에 의해 반도체 장치의 배선을 형성하는 공정에 적용한 실시 형태에 대해서 설명한다. 도 1 내지 도 3은, 하층측의 회로 부분에 상층측의 회로 부분을 형성하는 모습을 단계적으로 도시하는 설명도이며, 11은 하층측의 예를 들어 층간 절연막, 12는 층간 절연막(11)에 매립된 배선 재료인 구리 배선, 13은 에칭 시의 스토퍼의 기능을 갖는 에칭 스토퍼막이다. 에칭 스토퍼막(13)은, 예를 들어 SiC(탄화규소)나 SiCN(탄화질화규소) 등에 의해 형성되어 있다.
에칭 스토퍼막(13) 상에는, 층간 절연막인 저유전율막(20)이 형성되어 있다. 저유전율막(20)은, 이 예에서는 SiOC막이 사용되고, SiOC막은 예를 들어 DEMS(Diethoxymethylsilane)를 플라스마화해서 CVD법에 의해 성막된다. 저유전율막(20)은 다공질이며, 도 1 내지 도 3에서는 저유전율막(20) 내의 구멍부(21)를 매우 모식적으로 도시하고 있다. 또한, 하층측의 층간 절연막(11)에 대해서도 SiOC막이 사용된다.
본 실시 형태의 방법에서는, 기판인 반도체 웨이퍼(이하, 웨이퍼라고 함)의 표면에, 도 1의 (a)에 도시하는 바와 같이 하층측의 회로 부분이 형성되고, 이 회로 부분 상에 다공질인 저유전율막(20)이 형성되어 있는 상태에서 처리가 시작된다. 이 예에서는, 저유전율막(20)이 피보호막에 상당한다.
본 실시 형태에서는, 저유전율막(20) 내의 구멍부(21)를 다음과 같이 매립 재료인, 요소 결합을 갖는 중합체(폴리요소)에 의해 매립한다. 저유전율막(20) 내의 구멍부(21)에 매립된 폴리요소는, 피보호막인 저유전율막(20)을 후술하는 플라스마 처리에서의 플라스마로부터 보호하는 보호층에 상당한다. 폴리요소의 제법으로서는, 후술하는 바와 같이 공중합 등의 방법도 있지만, 이 예에서는 자기 중합에 의해 중합체가 생성되는 방법에 대해서 설명한다.
우선 자기 중합의 원료인, 이소시아네이트(액체)를 저유전율막(20) 내에 배어들게 하고(도 1의 (b)), 계속해서 저유전율막(20) 내에 수분, 예를 들어 수증기를 배어들게 한다(도 1의 (c)). 이소시아네이트와 수분을 반응시키면, 이소시아네이트가 가수분해해서 즉시 폴리요소가 생성되고, 저유전율막(20)의 구멍부(21)가 폴리요소로 매립된다. 도 6은, 이 반응을 나타내고 있으며, 이소시아네이트의 일부가 불안정한 중간 생성물인 아민이 되고, 당해 중간 생성물과 가수분해하지 않은 이소시아네이트가 반응해서 폴리요소가 생성된다. 도 6 중, R은 예를 들어 알킬기(직쇄상 알킬기 또는 환상 알킬기) 또는 아릴기이며, n은 2 이상의 정수이다.
이소시아네이트로서는, 예를 들어 지환식 화합물, 지방족 화합물, 방향족 화합물 등을 사용할 수 있다. 지환식 화합물로서는, 예를 들어 후술하는 도 7의 (a)에 도시하는 바와 같이 1,3-비스(이소시아네이토메틸)시클로헥산(H6XDI)을 사용할 수 있다. 또한, 지방족 화합물로서는, 도 8에 도시하는 바와 같이, 예를 들어 헥사메틸렌디이소시아네이트를 사용할 수 있다. 또한 이소시아네이트는, 융점이 100℃ 이하이며, 실온에서 액체인 것이면 더 바람직하다.
도 7은, H6XDI를 원료 단량체로서 사용한 처리 모습을, 웨이퍼(W)에 대한 처리와 화학식을 대응지어서 모식적으로 기재한 설명도이다. 도 7의 (a)는 도 1의 (b)에 나타낸, 웨이퍼(W)에 대하여 이소시아네이트를 공급하는 처리에 상당하며, 우선 웨이퍼(W)에 대하여 H6XDI의 액체를 스핀 도포함으로써, 당해 액체를 저유전율막(20)에 배어들게 한다.
스핀 도포를 행하기 위한 스핀 도포 장치로서는, 예를 들어 도 9에 나타내는 장치를 사용할 수 있다. 도 9 중, 31은 웨이퍼(W)를 흡착 유지해서 회전 기구(30)에 의해 회전하는 진공 척, 32는 컵 모듈, 33은 하방으로 신장되는 외주벽 및 내주벽이 통 형상으로 형성된 가이드 부재이다. 34는 전체 둘레에 걸쳐서 배기, 배액을 행할 수 있도록 외부 컵(35)과 상기 외주벽과의 사이에 형성된 배출 공간이며, 배출 공간(33)의 하방측은 기액 분리할 수 있는 구조로 되어 있다. 액체 공급원(37)으로부터 상기 액체가 노즐(36)을 통해서 웨이퍼(W)의 중심부에 공급됨과 함께, 웨이퍼(W)를 예를 들어 1500rpm의 회전수로 회전시켜, 액체를 웨이퍼(W)의 표면에 전개해서 도포막이 형성된다.
계속해서 웨이퍼(W)를 예를 들어 80℃의 가열 분위기이며 또한 수증기 분위기(상대 습도 100%)에 위치시킴으로써, 수증기가 저유전율막(20) 내에 침투한다. 도 7의 (b)는 도 1의 (c)에 나타내는, 수분인 수증기를 웨이퍼(W)에 공급하는 처리에 상당한다.
수증기 처리를 행하는 장치로서는, 예를 들어 도 10에 도시하는 장치를 사용할 수 있다. 도 10 중, 41은 수증기 분위기를 형성하기 위한 처리 용기, 42는 수증기 발생부, 43은 하면에 다수의 구멍부가 형성된 수증기 토출부, 44는 수증기를 수증기 토출부(43) 내의 확산 공간에 유도하는 관로, 45는 히터(46)를 내장한 적재대, 47은 흡인 기구에 의해 배기되는 배기관이다. 처리 용기(41)의 내벽은, 도시하지 않은 가열 기구에 의해 예를 들어 80℃로 가열되어 있다. 웨이퍼(W)는 적재대(45) 상에 적재되어, 수증기 토출부(43)로부터 토출된 수증기의 분위기에 놓인다.
또한, 수증기 처리를 행하는 장치로서는, 수증기 발생부(42) 및 수증기 토출부(43)를 설치하는 대신에, 적재대(45)의 상방에 덮개를 갖는 편평한 용기를 설치하고, 이 용기 내에 물을 수용한 상태에서 당해 용기를 가열하여, 처리 용기 내를 수증기 분위기로 하는 구성을 채용해도 된다. 이 경우, 웨이퍼(W)를 반출입할 때는 덮개에 의해 용기가 폐쇄된다.
저유전율막(20) 내에는 이미 H6XDI가 배어들어 있으므로, 수증기가 저유전율막(20) 내에 침투함으로써, 이미 설명한 바와 같이 가수분해가 일어나고, 즉시 중합 반응이 일어나서 폴리요소가 생성된다. 이 때문에 저유전율막(20) 내의 구멍부(21) 내는 폴리요소에 의해 완전히 매립된다. 도 1에서, 구멍부(21)에 원료 단량체(이 예에서는 H6XDI의 액체)가 채워져 있는 상태를 편의상 「도트」로 나타내고, 구멍부(21)가 폴리요소로 매립된 상태를 편의상 「사선」으로 나타내었다.
계속해서 웨이퍼(W)를 가열해서 저유전율막(20)에 존재하는 잔사를 제거한다(도 7의 (c)). 가열 온도로서는, 예를 들어 200℃ 이상, 예를 들어 250℃로 설정하고, 웨이퍼를 불활성 가스 분위기 예를 들어 질소 가스 분위기에서 가열한다. 이 처리는 예를 들어 도 11에 도시한 바와 같이, 처리 용기(51) 내의 적재대(52)에 웨이퍼(W)를 적재하고, 램프 하우스(53) 내의 적외선 램프(54)에 의해 웨이퍼(W)를 가열함으로써 행할 수 있다. 도 11 중, 55는 투과창, 56은 질소 가스를 공급하는 공급관, 57은 배기관이다. 처리 분위기는 예를 들어 상압 분위기로 되지만, 진공 분위기여도 된다.
이렇게 해서 저유전율막(20)의 구멍부(21) 내에 폴리요소를 매립한 후, 저유전율막(20)에 대하여 비아 홀 및 트렌치(배선 매립용 홈)의 형성 공정을 행하는데, 그 전에, 저유전율막(20) 상에 밀봉막(60)을 형성한다(도 1의 (d)). 이 밀봉막(60)은, 보호층인 구멍부(21) 내의 폴리요소(사선 부분)의 내열성을 높이기 위해서 설치되어 있다. 따라서 밀봉막(60)은, 폴리요소(중합체)가 해중합하는 온도보다도 낮은 온도 예를 들어 250℃ 이하에서 성막된다.
이 예에서는 밀봉막(60)은 폴리이미드막이며, 예를 들어 무수 피로멜리트산(PMDA)과 4,4'-옥시디아닐린(ODA)의 혼합 가스를 사용하여, 150 내지 200℃, 진공 분위기 하에서 증착에 의해 성막된다. 밀봉막(60)의 막 두께는 예를 들어 100nm이다. 폴리이미드막은 증착법에 한하지 않고 약액을 도포해서 성막해도 된다. 저유전율막(20)의 표면에는, 구멍부(21) 내의 폴리요소가 노출되어 있으므로, 밀봉막(60)은, 보호층(폴리요소)이 노출되어 있는 부분을 덮도록 형성되어 있다고 할 수 있다.
밀봉막(60)의 성막 후, 도 2의 (e)에 도시하는 바와 같이 밀봉막(60)의 표면에, 예를 들어 진공 분위기에서 300℃의 프로세스 온도에서 CVD(Chemical Vapor Deposition)에 의해 실리콘 산화막(65)을 성막한다. 실리콘 산화막(65)은, 예를 들어 유기계의 실리콘 원료의 증기와 산소 또는 오존 등의 산화 가스의 반응에 의해 생성된다. 실리콘 산화막(65)은, 후술하는 에칭 시에 있어서 패턴 마스크(하드 마스크)로서의 역할을 한다. 실리콘 산화막(65)의 성막 공정은, 보호층이 해중합하는 온도 이상의 높은 온도에서 웨이퍼(W)에 대하여 행하여지는 처리에 상당한다.
계속해서 트렌치에 대응하는 부위가 개구되는, 예를 들어 TiN(티타늄나이트라이드)막을 포함하는 에칭용 패턴 마스크인 하드 마스크(61)를 공지된 방법에 의해 형성한다(도 2의 (f)).
다음으로 하드 마스크(61) 상에 비아 홀을 에칭할 때의 마스크가 되는 마스크용 막(62)을 형성하고(도 2의 (g)), 또한 마스크용 막(62) 상에 반사 방지막(63) 및 레지스트막(64)을 이 순서대로 적층한다(도 2의 (h), 도 3의 (i)). 마스크용 막(62)은, 예를 들어 탄소를 주성분으로 하는 유기 막이 사용되고, 이 유기 막은, 반사 방지막(63) 및 레지스트막(64)을 형성해서 레지스트 패턴을 형성하는 장치 내에서, 약액을 웨이퍼(W)에 스핀 코팅함으로써 얻어진다.
그리고, 레지스트막(64)의 노광, 현상에 의해 비아 홀에 대응하는 부위에 개구부(641)가 형성되는 레지스트 패턴을 형성하고(도 3의 (j)), 이 레지스트 패턴을 사용해서 반사 방지막(63)을 예를 들어 CF계의 가스를 사용해서 에칭한다(도 3의 (k)). 계속해서 반사 방지막(63)을 마스크로 해서, 예를 들어 산소 가스를 플라스마화하여 얻은 플라스마에 의해 마스크용 막(62)을 에칭하고, 이때 레지스트막(64)도 에칭되어 제거된다(도 3의 (l)). 이렇게 해서 마스크용 막(62)에 있어서 비아 홀에 대응하는 부위에 개구부(621)가 형성된다.
계속해서 마스크용 막(62)을 에칭 마스크로서 사용해서, 저유전율막(20)을 에칭하여 비아 홀(201)을 형성한다(도 4의 (m)). 저유전율막(20), 이 예에서는 SiOC막을 에칭하는 방법으로서는, C6F6 가스를 플라스마화하여 얻은 플라스마에 의해 행할 수 있고, 이 경우, 또한 미량의 산소 가스를 첨가하도록 해도 된다.
그 후, 비아 홀(201)의 저부의 에칭 스토퍼막(13)을 에칭해서 제거한다. 이 에칭은, 에칭 스토퍼막(13)이 예를 들어 SiC막일 경우에는, 예를 들어 CF4 가스를 플라스마화하여 얻은 플라스마에 의해 행할 수 있다. 계속해서, 마스크용 막(62)을 산소 가스를 플라스마화하여 얻은 플라스마에 의해 애싱해서 제거한다(도 4의 (n)).
다음으로 비아 홀(201)을 형성한 프로세스와 마찬가지로 해서, 하드 마스크(61)를 사용해서 저유전율막(20)을 에칭하여, 비아 홀(201)을 둘러싸는 영역에 트렌치(202)를 형성한다(도 4의 (o)). 그 후, 비아 홀(201) 및 트렌치(202)의 내면에, 후술하는 도전로인 구리가 층간 절연막으로서의 저유전율막(20)에 확산하는 것을 방지하기 위한 배리어층, 예를 들어 Ti와 TiON의 적층막을 포함하는 배리어층(70a)을 성막한다(도 4의 (p)). 그 후, 비아 홀(201) 및 트렌치(202)에 구리를 매립하고(도 5의 (q)), 여분의 구리, 배리어층(70a), 밀봉막(60), 실리콘 산화막(65) 및 하드 마스크(61)를 CMP(Chemical Mechanical Polishing)에 의해 제거해서 구리 배선(70)을 형성하여, 상층측의 회로 부분이 형성된다(도 5의 (r)).
이상에 있어서, 이 단계까지 행하여지는 각 프로세스는, 폴리요소가 해중합하는 온도보다도 낮은 온도에서 실시될 것이 필요하다. 그리고, 저유전율막(20)의 구멍부(21)를 매립하고 있는 매립 물질인 폴리요소를 제거한다(도 5의 (s)). 폴리요소는, 300℃ 이상, 예를 들어 350℃로 가열하면 아민으로 해중합해서 증발하는데(도 7의 (d)), 웨이퍼(W) 상에 이미 형성되어 있는 소자 부분, 특히 구리 배선에 악영향을 주지 않도록 하기 위해서는, 400℃ 미만 예를 들어 390℃ 이하, 예를 들어 300 내지 350℃에서 가열하는 것이 바람직하다. 폴리요소의 해중합을 행하는 시간, 예를 들어 300℃ 내지 400℃에서 가열하는 시간은, 소자에의 열적 대미지를 억제하는 관점에서, 예를 들어 5분 이하가 바람직하다. 가열 방법으로서는, 이미 설명한 바와 같이 적외선 램프를 사용해도 되고, 히터를 내장한 적재대 상에 웨이퍼(W)를 얹어 가열하도록 해도 된다. 가열 분위기는 예를 들어 질소 가스 등의 불활성 가스 분위기가 된다.
상술한 실시 형태에서는, 저유전율막(20)에 대하여 이소시아네이트와 수분을 차례로 공급해서 저유전율막(20) 내의 구멍부(21)에 요소 결합을 갖는 중합체인 폴리요소를 매립하여, 저유전율막(20)을 보호하는 보호층을 형성하고 있다. 그리고, 이 상태에서 저유전율막(20)을 에칭해서 비아 홀(201) 및 트렌치(202)를 형성하고, 에칭 마스크의 애싱을 행하고 있다. 따라서, 이 예에서는 플라스마 처리로서 실시되는 에칭 시 및 애싱 시에는 폴리요소에 의해 저유전율막(20)이 보호되어 있으므로, 저유전율막(20)의 대미지의 발생이 억제된다.
또한, 실리콘 산화막(65)의 성막 온도가 폴리요소의 해중합의 온도 이상의 높은 예를 들어 300℃이지만, 폴리요소가 매립된 저유전율막(20) 상(보호층 상)에는 밀봉막(60)이 형성되어 있기 때문에, 폴리요소의 해중합이 억제되어, 보호층의 기능이 손상되지 않는다. 그리고, 폴리요소는 300℃ 정도의 온도에서 해중합하므로, 폴리요소를 저유전율막(20)으로부터 제거할 때, 웨이퍼(W) 상에 이미 형성되어 있는 소자 부분, 특히 구리 배선에 악영향을 미칠 우려가 없고, 또한 폴리요소의 제거를 가열 처리만으로 행할 수 있으므로, 방법이 간단하다.
밀봉막(60)은, 폴리이미드에 한정되는 것이 아니라, 폴리요소를 생성하는 온도보다도 낮은 온도에서 성막할 수 있는 막이라면 예를 들어 금속막 또는 절연막 등이어도 된다. 금속막으로서는 예를 들어 TiN막, TaN막 등을 들 수 있고, 예를 들어 무전해 도금법 등으로 성막해도 된다. 또한 절연막으로서는, 예를 들어 아미노실란계 가스와 오존 등의 산화 가스를 진공 분위기에서 반응시켜 성막되는 실리콘 산화막 등을 들 수 있다. 이 경우, 실리콘 산화막은 예를 들어 250℃나 되는 저온에서 성막을 할 수 있다. 절연막을 밀봉막(60)으로서 사용하는 경우에는, 예를 들어 절연막의 전구체를 포함하는 도포액을 웨이퍼(W) 상에 도포하는 방법을 채용해도 된다.
상술한 실시 형태에서는, 이소시아네이트를 웨이퍼(W) 상에 스핀 코팅하고 있지만, 웨이퍼(W)를 정지한 상태에서 이소시아네이트의 미스트를 공급하도록 해도 된다.
상술한 실시 형태에서는, 이소시아네이트의 자기 중합에 의해 폴리요소막을 생성하고 있지만, 도 12에 일례를 나타내는 바와 같이 이소시아네이트와 아민을 사용해서 공중합에 의해 폴리요소막을 생성하도록 해도 된다. 또한, R은 예를 들어 알킬기(직쇄상 알킬기 또는 환상 알킬기) 또는 아릴기이며, n은 2 이상의 정수이다.
이 경우, 예를 들어 이소시아네이트 및 아민의 한쪽인 액체를 이미 설명한 바와 같이 스핀코팅법에 의해 웨이퍼에 공급해서 저유전율막에 침투시키고, 계속해서 이소시아네이트 및 아민의 다른 쪽인 액체를 마찬가지로 스핀코팅법에 의해 웨이퍼에 공급해서 저유전율막에 침투시키는 방법을 채용할 수 있다. 또한 이소시아네이트 및 아민을 기체(증기)의 상태로 웨이퍼에 차례로 공급하도록, 예를 들어 교대로 복수회 공급하도록 해도 된다. 이 경우에는, 예를 들어 이소시아네이트의 증기가 저유전율막의 구멍부에 확산해서 흡착되고, 계속해서 아민의 증기가 구멍부에 확산해서 중합 반응이 일어나고, 이러한 작용이 반복되어 구멍부가 폴리요소막에 의해 완전히 매립된다.
폴리요소 자체는, 고체이며 액체로 할 수 없기 때문에, 상술한 바와 같이 폴리요소가 되는 원료를 각각 별도로 막에 공급해서 막 내에서 폴리요소를 생성하는 방법을 채용하고 있다.
원료 단량체의 증기를 사용하는 방법에 있어서는, 서로의 증기압이 크게 떨어져 있는 것, 예를 들어 1자리 이상 떨어져 있는 것이 바람직하다. 그 이유에 대해서는, 서로의 증기압이 가까운 조합에서는, 예를 들어 아민을 저유전율막의 구멍부에 확산시킬 때 구멍부의 표면에 흡착되어버려, 이소시아네이트와의 반응 효율이 나빠지기 때문이다.
이소시아네이트 및 아민의 증기압 차가 1자리 이상인 조합으로서는, 이소시아네이트로부터 이소시아네이트 관능기를 제거한 골격 분자와 아민으로부터 아민 관능기를 제거한 골격 분자가 동일한 예, 즉 서로 동일 골격 분자를 구비한 이소시아네이트 및 아민을 들 수 있다. 예를 들어 아민 관능기가 결합한 H6XDA의 증기압은, 당해 H6XDA의 골격 분자와 동일한 골격 분자이며, 이소시아네이트 관능기가 결합한 H6XDI의 증기압에 비해 1자리 이상 높다.
또한 도 13의 (a) 내지 (d)에 도시하는 바와 같이, 원료 단량체로서 1관능성 분자를 사용해도 된다.
또한, 도 14의 (a), (b)에 도시하는 바와 같이, 이소시아네이트와 2급 아민을 사용해도 되고, 이 경우에 생성되는 중합체에 포함되는 결합도 요소 결합이다.
그리고, 요소 결합을 구비한 원료 단량체를 중합시켜 폴리요소막을 얻도록 해도 된다. 이 경우의 원료 단량체는, 액체, 미스트 또는 증기의 상태로 저유전율막에 공급할 수 있다. 도 15는 이러한 예를 나타내며, 원료 단량체에 대하여 광, 예를 들어 자외선을 조사해서 광 에너지를 부여함으로써 중합이 일어나서 폴리요소막이 생성되고, 이 폴리요소막을 예를 들어 350℃에서 가열하면, 이소시아네이트와 아민으로 해중합한다.
원료 단량체를 기체로 반응시켜 폴리요소를 저유전율막(20) 내에서 생성하기(증착 중합하기) 위한 CVD 장치를 도 16에 도시해 둔다. 70은 진공 분위기를 구획하는 진공 용기이다. 71a, 72a는 각각 원료 단량체인 이소시아네이트 및 아민을 액체로 수용하는 원료 공급원이며, 이소시아네이트의 액체 및 아민의 액체는 공급관(71b, 72b)에 개재하는 기화기(71c, 72c)에 의해 기화되어, 각 증기가 가스 토출부인 샤워 헤드(73)에 도입된다. 샤워 헤드(73)는, 하면에 다수의 토출 구멍이 형성되어 있어, 이소시아네이트의 증기 및 아민의 증기를 각각 별도의 토출 구멍으로부터 처리 분위기에 토출하도록 구성되어 있다. 웨이퍼(W)는, 온도 조절 기구를 구비한 적재대(74)에 적재된다. 우선, 웨이퍼(W)에 대하여 이소시아네이트의 증기가 공급되고, 이에 의해 웨이퍼(W) 상의 저유전율막 내에 이소시아네이트의 증기가 들어간다. 계속해서 이소시아네이트의 증기의 공급을 멈추고, 진공 용기(70) 내를 진공 배기하고 나서, 아민의 증기를 웨이퍼(W)에 공급하여, 저유전율막 내에 잔류하고 있는 이소시아네이트와 아민이 반응해서 폴리요소가 생성된다.
[제2 실시 형태]
본 발명의 제2 실시 형태에 대해서 설명한다. 이 실시 형태는, 본 발명을 RAM의 형성 공정에 적용한 실시 형태이며, 전극의 오버에칭에 의한 대미지를 폴리요소를 포함하는 보호층에 의해 보호하는 예이다.
도 17의 (a) 내지 (d)는 절연막(81)으로 둘러싸인 하층측의 회로의 전극(82) 상에, 메모리 소자를 형성하기 위한 메모리 소자막(83)이 형성되고, 또한 메모리 소자막(83) 상에 전극막(84)이 형성되고, 전극막(84) 상에 폴리요소를 포함하는 보호층(폴리요소막)(85)이 순차 형성되는 모습을 나타내고 있다. 메모리 소자로서는, 예를 들어 ReRAM, PcRAM, MRAM 등을 들 수 있고, 메모리 소자막(83)은 예를 들어 ReRAM(저항 변화형 메모리)에 사용되는 금속 산화막을 들 수 있다.
전극막(84)은, 예를 들어 티타늄나이트라이드(TiN)막 및 텅스텐막(W)을 밑에서부터 이 순서대로 적층한 적층막을 포함한다.
폴리요소를 포함하는 보호층(폴리요소막)(85)은, 예를 들어 이미 설명한 도 12에 도시하는 바와 같이, 이소시아네이트와 아민을 사용해서 공중합에 의해 생성된다. 보호층(85)의 막 두께는 예를 들어 20nm 내지 50nm로 설정된다. 이 경우, 보호층을 생성하기 위한 장치로서는, 이미 설명한 도 16에 나타내는 CVD 장치를 들 수 있다.
다음으로 보호층(85) 상에 마스크막(하드 마스크)(86)을 성막한다(도 18의 (e)). 마스크막(86)으로서는, 예를 들어 보론(B) 함유 실리콘막을 들 수 있다. 보론(B) 함유 실리콘막은, 예를 들어 실란계 가스와 도프용 가스인 B2H6 가스를 사용해서 성막된다. 그 후, 마스크막(86) 상에 레지스트 패턴을 형성해서 마스크막(86)에 패턴을 형성하고, 마스크막(86)을 하드 마스크로 해서, 보호층(85), 전극막(84), 메모리 소자막(83)을 에칭하여, 상기 패턴을 전사한다(도 18의 (f)).
다음으로 마스크막(86), 메모리 소자막(83), 전극막(84) 및 보호층(85)을 포함하는 적층체의 상면 및 측면을 덮도록 예를 들어 폴리이미드막을 포함하는 밀봉막(87)을 성막한다(도 18의 (g)). 밀봉막(87)은, 제1 실시 형태에서 설명한 바와 같이, 보호층(85)이 해중합하는 온도보다도 높은 온도로 가열되었을 때 해중합을 억제하기 위해서이다.
또한, 메모리 소자막(83), 전극막(84) 및 보호층(85)을 포함하는 적층체의 주위에, 소자끼리를 전기적으로 분리하기 위한 소자 분리막으로서 절연막인 예를 들어 실리콘 산화막(88)을 성막하여, 실리콘 산화막(88) 내에 상기 적층체가 매몰된 상태를 형성한다(도 18의 (h)). 실리콘 산화막(88)은, 예를 들어 진공 분위기에서 300℃의 프로세스 온도에서 CVD에 의해 성막된다. 실리콘 산화막(88)의 성막 공정은, 보호층이 해중합하는 온도 이상의 높은 온도에서 웨이퍼(W)에 대하여 행하여지는 처리에 상당한다.
계속해서, 실리콘 산화막(88)에서의 상기 적층체에 대응한 부위를, 보호층(85)에 도달할 때까지 에칭 가스에 의해 에칭하여, 콘택트 홀(89)을 형성한다(도 19의 (i)). 그 후, 보호층(85)을 가열해서 폴리요소의 해중합을 행하여, 보호층(85)을 제거한다(도 19의 (j)). 폴리요소의 해중합을 행하는 공정은, 제1 실시 형태에서 설명한 것과 마찬가지의 방법을 채용할 수 있다. 그리고, 콘택트 홀(89) 내에 도전로가 되는 금속 예를 들어 구리를 매립하고, CMP에 의해 여분의 금속을 제거해서 도전로(91)를 형성하고, 이렇게 해서 메모리 소자를 제조한다(도 19의 (k)).
상술한 실시 형태에 따르면, 다음과 같은 효과가 있다. 보호층(85)이 없을 경우에는, 건식 에칭에 의해 콘택트 홀(89)을 형성할 때, 마스크막(86)의 오버에칭에 의해 전극막(84)의 표면이 산화되어 대미지층이 형성된다. 이 때문에 전극막(84)과 도전로(91)의 사이의 계면에 대미지층이 개재하게 되어, 전기 특성에 악영향을 준다. 이에 반해 상술한 실시 형태에서는, 전극막(84)의 표면에 보호층(85)을 형성하고, 보호층(85)은 열에 의해 제거할 수 있으므로, 전극막(84)의 표면에 대미지층이 형성되는 것을 방지할 수 있다.
그리고, 보호층(85)이 형성된 후에, 폴리요소의 해중합의 온도 이상에서 절연막(88)이 성막되지만, 보호층(85)은 밀봉막(87)에 의해 덮여 있기 때문에, 폴리요소의 해중합이 억제되어, 보호층(85)의 기능이 손상되지 않는다.
보호층(85)을 생성하는 방법으로서는, CVD에 한하지 않고, 제1 실시 형태에서 도 9를 참조하여 설명한 액 처리이어도 되고, 또는 도 20에 나타내는 도포 장치를 사용해도 된다. 도 20에서, 도 9에 나타내는 부호에 상당하는 부위에는 동일한 부호를 부여하고 있다. 38a는 약액인 예를 들어 H6XDI의 공급원, 38b는 약액인 예를 들어 1,3-비스(아미노메틸)시클로헥산(H6XDA)의 공급원이며, 이 도포 장치는, 이들 약액이 노즐(38)의 직전에서 합류해서 혼합액이 웨이퍼(W)의 중심부에 공급되도록 구성되어 있다. 그리고, 웨이퍼(W)가 회전함으로써 혼합액이 웨이퍼(W) 상으로 퍼져나가, 폴리요소막인 보호층(85)이 생성된다. 또한 도 20에 도시하는 바와 같이 웨이퍼(W)의 하방에는, 예를 들어 발광 다이오드를 포함하는 가열부(39)가 배치되어 있어, 가열부(39)에 의해 웨이퍼(W)를 가열해서 중합을 촉진하도록 하고 있다.
보호층(85)을 생성하기 위한 원료로서는, 상술한 예에 한하지 않고, 예를 들어 이미 설명한 도 13 내지 도 15에 도시한 원료를 사용할 수 있다.
[실시예]
[평가 시험 1]
베어 웨이퍼 상에 SiOC막을 포함하는 저유전율막을 성막하고, 폴리요소를 매립하기 전의 저유전율막, 폴리요소를 매립한 상태의 저유전율막, 폴리요소를 제거한 후의 저유전율막의 각각에 대해서 흡수 스펙트럼을 측정하였다. 측정 결과는, 도 21에 나타내는 바와 같다. 도 21 중, 1 내지 3은 각각 매립 전, 매립 후, 제거 후에 대응하고 있다. 매립 후(2)에 있어서는, NH 결합(화살표 a), CH 결합(화살표 b), CO 결합(화살표 c), CN 결합(화살표 d)에 대응하는 피크가 보이지만, 매립 전(1) 및 제거 후(3)에는, 이들 피크는 보이지 않는다.
이 결과로부터, 제1 실시 형태에서 설명한 방법에 의해 저유전율막 내의 구멍부에 폴리요소가 매립되어 있는 것, 또한 폴리요소의 제거 처리를 행함으로써, 폴리요소가 저유전율막 내에 전혀 남아있지 않는 것이 뒷받침되고 있다.
[평가 시험 2]
한 변이 5cm인 정사각 형상의 2개의 기판의 표면에, 앞서 서술한 진공 증착에 의해 각각 폴리요소막을 성막하였다. 그리고, 이들 기판을 중첩하여, 질소 가스 분위기에서, 350℃에서 5분간 가열하였다. 이 가열 처리 시에 있어서 상측에 배치한 기판의 이면(하면), 하측에 배치한 기판의 표면(상면)을 적외 흡수 분광법(IR)에 의해 각각 흡수 스펙트럼을 측정하였다. 측정 결과를 도 22에 나타내었다. 실선의 파형이 상측에 배치한 기판의 이면의 스펙트럼을, 점선의 파형이 하측에 배치한 기판의 표면의 스펙트럼을 나타내고 있다. 이들 각 스펙트럼은, 측정한 개소에 폴리요소막이 존재하는 것을 나타내고 있다. 또한, 육안으로 관찰하면, 상측에 배치한 기판의 이면 및 하측에 배치한 기판의 표면에는 폴리요소막이 존재하고 있는 것처럼 보이고, 상측에 배치한 기판의 표면 및 하측에 배치한 기판의 이면에는, 폴리요소막은 보이지 않았다.
상측에 배치한 기판의 표면의 상태로부터, 기판을 가열함으로써 폴리요소막을 제거할 수 있음이 확인되었다. 또한, 이와 같이 상측에 배치한 기판의 표면에서는 폴리요소막이 소실된 점에서, 상측에 배치한 기판과 하측에 배치한 기판과의 사이에서는, 2매의 기판에 끼워져 있기 때문에 가열 중에 폴리요소막(21)이 소실되는 것은 방지되었다고 생각된다. 그 이유에 대해서는, 해중합에 의해 생성된 단량체의 도피처가 없기 때문에, 해중합이 억제된 것이 아닐까 추측된다. 따라서, 이미 설명한 바와 같이 폴리요소막(보호층) 상에 밀봉막을 형성함으로써, 해중합이 일어날 온도보다도 고온이어도, 보호층이 소실되지 않는 것이 뒷받침되고 있다.
[평가 시험 3]
한 변이 6cm인 정사각형의 실리콘 기판 상에, 막 두께가 400nm인 폴리요소막을 성막하고, 그 후 폴리요소막을 질소 가스 분위기에서 5분간 가열하였다. 가열 온도는, 150℃부터 450℃까지의 온도를 50℃ 간격으로 설정하였다. 가열 처리(어닐) 후의 폴리요소막의 막 두께를 측정한 결과, 도 23에 나타내는 결과가 얻어졌다. 이 결과로부터 폴리요소막은 250℃라면 해중합하지 않지만, 300℃가 되면 해중합이 대폭 진행되어, 350℃에서는 완전히 소실되는 것을 알 수 있다.
[평가 시험 4]
한 변이 6cm인 정사각형의 실리콘 기판을 4개 준비하고, 각 실리콘 기판 상에, 막 두께가 400nm인 폴리요소막을 성막하였다. 3개의 기판에는 폴리요소막 상에 각각 막 두께가 10nm, 30nm, 70nm인 폴리이미드막을 성막하였다. 나머지 1개의 기판에는 폴리이미드막을 성막하지 않았다. 이들 4개의 시료를 질소 가스 분위기에서 300℃에서 5분간 가열 처리를 하고, 그 후, 적외 흡수 분광법(IR)에 의해 흡수 스펙트럼을 측정하였다. 측정 결과를 도 24에 나타내었다. 도 24 중, (1)은 폴리이미드막을 성막하지 않은 기판, (2)는 폴리이미드막을 10nm의 막 두께로 성막한 기판, (3)은 폴리이미드막을 30nm의 막 두께로 성막한 기판, (4)는 폴리이미드막을 70nm의 막 두께로 성막한 기판에 각각 상당한다. 흡수 스펙트럼에 있어서 CH 결합 등의 파수의 위치에 대해서는 이미 평가 시험 1의 항목에서 설명하였으므로, 도 24에 관한 마찬가지의 설명은 생략한다.
이 결과로부터, 밀봉막인 폴리이미드막의 두께가 10nm, 30nm인 경우에는, 폴리이미드막을 성막하지 않는 경우보다도 폴리요소막의 해중합의 정도는 다소 작지만, 상당히 해중합이 진행되었음을 알 수 있다. 이에 반해 폴리이미드막의 두께가 70nm인 경우에는, 폴리요소막의 해중합은 일어나지 않았음을 알 수 있다.
[평가 시험 5]
평가 시험 4에서 사용한 시료와 마찬가지의 4종류의 시료를 제작하였다. 즉, 폴리요소막 상에 밀봉막을 형성하지 않는 시료와, 폴리요소막 상에 막 두께가 각각 10nm, 30nm, 70nm인 폴리이미드막을 성막한 3종류의 시료를 제작하였다. 그리고, 각 시료에 대해서 가열 온도를 250℃, 275℃, 300℃, 325℃의 4가지로 설정하고, 각 가열 온도에서 5분간 가열 처리를 행하였다.
이들 시료에 대해서, 적외 흡수 분광법에 의해 흡수 스펙트럼을 측정하고, 폴리요소막의 골격에 상당하는 CH 결합에 대응하는 피크값을 구하였다. 그리고, 가열 처리 전의 피크값에 대한 가열 처리 후의 피크값의 비율을 구하고, 가열 처리 온도마다 피크값의 비율을 플롯해서 도 25의 그래프를 얻었다. 도 25에서, PI는 폴리이미드막의 약칭이다. 또한 피크값의 비율을 편의상, 결합 잔존율이라 칭하기로 한다.
또한, 가열 온도가 300℃인 시료에 대해서는, 요소 결합에 대응하는 C=O 결합의 피크값에 대해서도 구하였다. 그리고, CH 결합의 피크값 및 C=O 결합의 피크값 각각에 대해서, 가열 처리 전의 피크값에 대한 가열 처리 후의 피크값의 비율을 구하고, 폴리이미드막의 두께와 피크값의 비율의 관계를 구하였다. 결과는 도 26에 나타내는 바와 같다.
이들 결과로부터 폴리요소막 상에 폴리이미드막을 성막한 경우, 상술한 예에서는 폴리이미드막이 70nm일 때는, 300℃로 가열해도 해중합하지 않는 것을 알 수 있다. 이 때문에 폴리이미드막은, 폴리요소막에 대하여 해중합을 억제할 수 있는 밀봉막으로서 유효한 것을 알 수 있다.
[평가 시험 6]
폴리이미드막을 적층하지 않은 폴리요소막 단체에 대해서, 막 두께와 내열성의 관계를 조사하였다. 실리콘 기판에 폴리요소막을 각각 280nm, 360nm, 3000nm의 막 두께로 성막하고, 각 시료에 대해서 가열 온도를 바꾸어, 5분간의 열처리를 행하고, 가열 처리 전후에서 각각 기판 상의 막에 대하여 적외 흡수 분광법에 의해 흡수 스펙트럼을 측정하였다.
CH 결합에 대해서, 각 시료에서의 가열 처리 전의 피크값에 대한 가열 처리 후의 피크값의 비율(CH 결합 잔존율)을 구하고, 각 폴리요소의 막 두께마다 CH 결합 잔존율과 가열 온도의 관계를 구하였다. 결과는 도 27에 나타내는 바와 같다. 또한 가열 온도가 300℃인 경우에 있어서, 폴리요소막의 막 두께와 CH 결합 및 C=O 결합의 각 잔존율을 구하였다. 결과는 도 28에 나타내는 바와 같다.
이 결과로부터, 폴리요소막의 막 두께를 두껍게 해도, 내열성의 향상은 기대할 수 없음을 알 수 있었다.
11 : 하층측의 층간 절연막 12 : 구리 배선
13 : 에칭 스토퍼막 W : 반도체 웨이퍼
31 : 진공 척 32 : 컵 모듈
36 : 노즐 41 : 처리 용기
43 : 수증기 토출부 51 : 처리 용기
54 : 가열 램프 60 : 밀봉막
61 : 하드 마스크 62 : 마스크용 막
63 : 반사 방지막 64 : 레지스트막
65 : 실리콘 산화막 201 : 비아 홀
202 : 트렌치 70 : 배선 금속
81 : 절연막 82 : 전극
83 : 메모리 소자막 84 : 보호층(폴리요소)
85 : 전극막 86 : 마스크막
87 : 밀봉막 89 : 콘택트 홀
91 : 도전로

Claims (9)

  1. 기판에 대하여 처리를 행하여, 반도체 장치를 제조하는 방법에 있어서,
    보호해야 할 피보호막이 형성된 기판의 표면에 중합용 원료를 공급하여, 요소 결합을 갖는 중합체를 포함하는 보호층을 형성하는 공정과,
    상기 보호층이 노출되어 있는 부분을 덮도록, 상기 중합체가 해중합하는 제2 온도보다도 낮은 제1 온도에서 폴리이미드막인 밀봉막을 형성하는 공정과,
    그 후, 상기 보호층인 중합체가 해중합하는 상기 제2 온도 이상의 제3 온도에서 기판에 대하여 처리를 행하는 공정과,
    계속해서, 상기 보호층이 존재하지 않는 경우에는 상기 피보호막에 대하여 손상을 미치게 되는 처리를 행하는 공정과,
    그 후, 상기 기판을 가열해서 상기 중합체를 해중합하는 공정을 포함하며,
    보호층을 형성하는 상기 공정은 상기 피보호막에 이소시아네이트 및 아민을 공급하는 공정 및 상기 기판을 가열해서 상기 이소시아네이트 및 아민을 중합 반응 시키는 공정을 포함하는, 반도체 장치의 제조 방법.
  2. 제1항에 있어서,
    상기 피보호막은, 다공질의 저유전율막이며,
    상기 보호층은, 상기 저유전율막 내의 구멍부에 매립된 중합체를 포함하고,
    상기 중합체가 해중합하는 상기 제2 온도 이상의 제3 온도에서 기판에 대하여 처리를 행하는 상기 공정은, 상기 밀봉막 상에 박막을 형성하는 공정을 포함하고,
    상기 피보호막에 대하여 손상을 미치게 되는 처리를 행하는 상기 공정은, 상기 저유전율막에 오목부를 형성하기 위한 플라스마 처리인, 반도체 장치의 제조 방법.
  3. 제2항에 있어서,
    피보호막에 이소시아네이트 및 아민을 공급하는 상기 공정은, 이소시아네이트의 증기와 아민의 증기의 한쪽 및 다른 쪽을 상기 저유전율막 내에 차례로 확산시킴과 함께 상기 기판을 가열해서 이소시아네이트와 아민을 중합 반응시킴으로써 행해지는, 반도체 장치의 제조 방법.
  4. 제2항에 있어서,
    피보호막에 이소시아네이트 및 아민을 공급하는 상기 공정은, 이소시아네이트의 액체 또는 미스트 및 수분을 상기 피보호막에 배어들게 함으로써, 상기 이소시아네이트를 가수분해해서 아민을 생성하는, 반도체 장치의 제조 방법.
  5. 제4항에 있어서,
    상기 수분은 이소시아네이트의 액체 또는 미스트를 상기 피보호막에 배어들게 한 후, 기판이 놓이는 분위기를 수증기 분위기로 함으로써 상기 피보호막에 배어드는, 반도체 장치의 제조 방법.
  6. 제1항에 있어서,
    상기 피보호막은 금속 또는 금속 화합물을 포함하는 전극막이며,
    상기 전극막 상에 형성된 상기 보호층 상에 패턴 마스크 막을 형성해서 당해 보호층 및 전극막을 에칭하는 공정을 더 포함하며,
    밀봉막을 형성하는 상기 공정은, 상기 에칭하는 공정 후, 상기 패턴 마스크 막, 상기 보호층 및 상기 전극막의 적층체 전체를 제1 절연막인 밀봉막에 의해 덮는 공정을 포함하고,
    상기 중합체가 해중합하는 상기 제2 온도 이상의 제3 온도에서 기판에 대하여 처리를 행하는 상기 공정은, 상기 밀봉막 상으로부터 제2 절연막을 형성하는 공정을 포함하고,
    피보호막에 대하여 손상을 미치게 되는 처리를 행하는 상기 공정은, 상기 밀봉막 상의 상기 제2 절연막 및 당해 밀봉막을 에칭해서 상기 보호층에 이르기까지의 콘택트 홀을 형성하는 공정을 포함하는, 반도체 장치의 제조 방법.
  7. 제6항에 있어서,
    상기 전극막의 하방측에 메모리 소자막이 형성되고,
    상기 메모리 소자막은 상기 전극막을 에칭하는 공정에서 에칭되는, 반도체 장치의 제조 방법.
  8. 제6항에 있어서,
    피보호막에 이소시아네이트 및 아민을 공급하는 상기 공정은, 이소시아네이트의 증기 및 아민의 증기를 상기 기판에 공급하는 단계를 포함하는, 반도체 장치의 제조 방법.
  9. 제6항에 있어서,
    피보호막에 이소시아네이트 및 아민을 공급하는 상기 공정은, 이소시아네이트의 액체 및 아민의 액체를 상기 기판에 공급하는 단계를 포함하는, 반도체 장치의 제조 방법.
KR1020210139103A 2017-03-30 2021-10-19 반도체 장치의 제조 방법 KR102459805B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JPJP-P-2017-068759 2017-03-30
JP2017068759A JP6792788B2 (ja) 2017-03-30 2017-03-30 半導体装置の製造方法
KR1020180034815A KR102317400B1 (ko) 2017-03-30 2018-03-27 반도체 장치의 제조 방법

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020180034815A Division KR102317400B1 (ko) 2017-03-30 2018-03-27 반도체 장치의 제조 방법

Publications (2)

Publication Number Publication Date
KR20210131928A KR20210131928A (ko) 2021-11-03
KR102459805B1 true KR102459805B1 (ko) 2022-10-28

Family

ID=63672647

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020180034815A KR102317400B1 (ko) 2017-03-30 2018-03-27 반도체 장치의 제조 방법
KR1020210139103A KR102459805B1 (ko) 2017-03-30 2021-10-19 반도체 장치의 제조 방법

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020180034815A KR102317400B1 (ko) 2017-03-30 2018-03-27 반도체 장치의 제조 방법

Country Status (3)

Country Link
US (2) US10446438B2 (ko)
JP (1) JP6792788B2 (ko)
KR (2) KR102317400B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6809315B2 (ja) * 2017-03-15 2021-01-06 東京エレクトロン株式会社 半導体装置の製造方法及び真空処理装置
JP6977474B2 (ja) * 2017-10-23 2021-12-08 東京エレクトロン株式会社 半導体装置の製造方法
JP6960839B2 (ja) * 2017-12-13 2021-11-05 東京エレクトロン株式会社 半導体装置の製造方法
JP7045974B2 (ja) * 2018-11-14 2022-04-01 東京エレクトロン株式会社 デバイスの製造方法
JP7154114B2 (ja) * 2018-11-14 2022-10-17 東京エレクトロン株式会社 半導体メモリの製造方法
JP2020132986A (ja) * 2019-02-25 2020-08-31 東京エレクトロン株式会社 成膜用組成物および成膜方法
JP7169910B2 (ja) * 2019-03-11 2022-11-11 東京エレクトロン株式会社 半導体装置の製造方法
JP2021163775A (ja) * 2020-03-30 2021-10-11 東京エレクトロン株式会社 エッチング方法及びエッチング装置
JP7472634B2 (ja) 2020-04-28 2024-04-23 東京エレクトロン株式会社 エッチング方法及びエッチング装置
US11837618B1 (en) 2020-08-21 2023-12-05 Samsung Electronics Co., Ltd. Image sensor including a protective layer

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000174045A (ja) * 1998-12-04 2000-06-23 Nitto Denko Corp 半導体素子封止用シートおよびそれを用いた半導体装置の製法ならびに半導体装置
JP2011063865A (ja) * 2009-09-18 2011-03-31 Ulvac Japan Ltd ポリ尿素膜およびその成膜方法
US20120329273A1 (en) * 2010-01-27 2012-12-27 International Business Machines Corporation Homogeneous porous low dielectric constant materials

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001074957A1 (fr) * 2000-04-04 2001-10-11 Asahi Kasei Kabushiki Kaisha Composition de revetement pour la production de films minces d'isolation
JP2003089769A (ja) 2001-09-18 2003-03-28 Asahi Kasei Corp 絶縁薄膜製造用の塗布組成物
JP4194508B2 (ja) * 2004-02-26 2008-12-10 三洋電機株式会社 半導体装置の製造方法
JP4491283B2 (ja) * 2004-06-10 2010-06-30 信越化学工業株式会社 反射防止膜形成用組成物を用いたパターン形成方法
EP1632956A1 (en) * 2004-09-07 2006-03-08 Rohm and Haas Electronic Materials, L.L.C. Compositions comprising an organic polysilica and an arylgroup-capped polyol, and methods for preparing porous organic polysilica films
JP5342811B2 (ja) 2008-06-09 2013-11-13 東京エレクトロン株式会社 半導体装置の製造方法
JP5636277B2 (ja) * 2010-12-27 2014-12-03 富士フイルム株式会社 多孔質絶縁膜及びその製造方法
US8901007B2 (en) * 2013-01-03 2014-12-02 Taiwan Semiconductor Manufacturing Co., Ltd. Addition of carboxyl groups plasma during etching for interconnect reliability enhancement
US9538586B2 (en) 2013-04-26 2017-01-03 Applied Materials, Inc. Method and apparatus for microwave treatment of dielectric films
KR102429873B1 (ko) * 2015-08-31 2022-08-05 삼성전자주식회사 이방성 도전 재료와 이방성 도전 재료를 포함하는 전자소자 및 그 제조방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000174045A (ja) * 1998-12-04 2000-06-23 Nitto Denko Corp 半導体素子封止用シートおよびそれを用いた半導体装置の製法ならびに半導体装置
JP2011063865A (ja) * 2009-09-18 2011-03-31 Ulvac Japan Ltd ポリ尿素膜およびその成膜方法
US20120329273A1 (en) * 2010-01-27 2012-12-27 International Business Machines Corporation Homogeneous porous low dielectric constant materials

Also Published As

Publication number Publication date
US10446438B2 (en) 2019-10-15
KR102317400B1 (ko) 2021-10-28
US20180286744A1 (en) 2018-10-04
US10755971B2 (en) 2020-08-25
US20190393083A1 (en) 2019-12-26
JP2018170473A (ja) 2018-11-01
KR20180111560A (ko) 2018-10-11
JP6792788B2 (ja) 2020-12-02
KR20210131928A (ko) 2021-11-03

Similar Documents

Publication Publication Date Title
KR102459805B1 (ko) 반도체 장치의 제조 방법
KR102317534B1 (ko) 반도체 장치의 제조 방법
US7704872B2 (en) Ultraviolet assisted pore sealing of porous low k dielectric films
US7176144B1 (en) Plasma detemplating and silanol capping of porous dielectric films
JP4812838B2 (ja) 多孔質絶縁膜の形成方法
TW201623669A (zh) 用於選擇性的超低介電常數封孔之可流動介電質
KR101063591B1 (ko) 금속간 유전체로서 사용된 낮은 k 및 극도로 낮은 k의 오가노실리케이트 필름의 소수성을 복원하는 방법 및 이로부터 제조된 물품
US20060220251A1 (en) Reducing internal film stress in dielectric film
KR102548634B1 (ko) 반도체 장치의 제조 방법 및 기판 처리 장치
US20210118727A1 (en) Semiconductor device manufacturing method
Miyajima et al. Review of methods for the mitigation of plasma‐induced damage to low‐dielectric‐constant interlayer dielectrics used for semiconductor logic device interconnects
US20130247825A1 (en) Method of manufacturing semiconductor device and semiconductor device manufacturing apparatus
KR102435732B1 (ko) 반도체 장치의 제조 방법
JP2009289996A (ja) 半導体装置の製造方法および半導体装置
KR102435733B1 (ko) 반도체 장치의 제조 방법
KR100935620B1 (ko) 금속간 유전체로서 사용된 낮은 k 및 극도로 낮은 k의오가노실리케이트 필름의 소수성을 복원하는 방법 및이로부터 제조된 물품

Legal Events

Date Code Title Description
A107 Divisional application of patent
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant