KR102399950B1 - 표시장치 - Google Patents
표시장치 Download PDFInfo
- Publication number
- KR102399950B1 KR102399950B1 KR1020210094123A KR20210094123A KR102399950B1 KR 102399950 B1 KR102399950 B1 KR 102399950B1 KR 1020210094123 A KR1020210094123 A KR 1020210094123A KR 20210094123 A KR20210094123 A KR 20210094123A KR 102399950 B1 KR102399950 B1 KR 102399950B1
- Authority
- KR
- South Korea
- Prior art keywords
- touch
- layer
- dam
- metal pattern
- line
- Prior art date
Links
- 229910052751 metal Inorganic materials 0.000 claims abstract description 136
- 239000002184 metal Substances 0.000 claims abstract description 136
- 238000005538 encapsulation Methods 0.000 claims abstract description 54
- 239000000758 substrate Substances 0.000 claims abstract description 49
- 238000000034 method Methods 0.000 claims description 23
- 239000010410 layer Substances 0.000 description 392
- 239000010409 thin film Substances 0.000 description 37
- 239000010408 film Substances 0.000 description 36
- 238000002161 passivation Methods 0.000 description 23
- 239000012044 organic layer Substances 0.000 description 21
- 101000642431 Homo sapiens Pre-mRNA-splicing factor SPF27 Proteins 0.000 description 12
- 102100036347 Pre-mRNA-splicing factor SPF27 Human genes 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 11
- 239000011229 interlayer Substances 0.000 description 10
- 230000000149 penetrating effect Effects 0.000 description 10
- 229910052814 silicon oxide Inorganic materials 0.000 description 10
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 9
- 239000000463 material Substances 0.000 description 7
- 239000010936 titanium Substances 0.000 description 7
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 6
- 239000010949 copper Substances 0.000 description 6
- 230000008569 process Effects 0.000 description 6
- KXGFMDJXCMQABM-UHFFFAOYSA-N 2-methoxy-6-methylphenol Chemical compound [CH]OC1=CC=CC([CH])=C1O KXGFMDJXCMQABM-UHFFFAOYSA-N 0.000 description 5
- 229920000178 Acrylic resin Polymers 0.000 description 5
- 239000004925 Acrylic resin Substances 0.000 description 5
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- 229910045601 alloy Inorganic materials 0.000 description 5
- 239000000956 alloy Substances 0.000 description 5
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 5
- 239000003822 epoxy resin Substances 0.000 description 5
- 229910052760 oxygen Inorganic materials 0.000 description 5
- 239000001301 oxygen Substances 0.000 description 5
- 229920001568 phenolic resin Polymers 0.000 description 5
- 239000005011 phenolic resin Substances 0.000 description 5
- 229920006122 polyamide resin Polymers 0.000 description 5
- 229920000647 polyepoxide Polymers 0.000 description 5
- 229920001721 polyimide Polymers 0.000 description 5
- 239000009719 polyimide resin Substances 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- 230000006641 stabilisation Effects 0.000 description 5
- 238000011105 stabilization Methods 0.000 description 5
- 229910004205 SiNX Inorganic materials 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 239000011651 chromium Substances 0.000 description 4
- 239000010931 gold Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 239000011777 magnesium Substances 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 2
- 229910052779 Neodymium Inorganic materials 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 229910052804 chromium Inorganic materials 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 230000005525 hole transport Effects 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 239000011733 molybdenum Substances 0.000 description 2
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 230000002123 temporal effect Effects 0.000 description 2
- 229910001316 Ag alloy Inorganic materials 0.000 description 1
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 1
- 229910000861 Mg alloy Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 238000001962 electrophoresis Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- -1 hafnium nitride Chemical class 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 229910052749 magnesium Inorganic materials 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 239000002985 plastic film Substances 0.000 description 1
- 229920006255 plastic film Polymers 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 239000011241 protective layer Substances 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 1
- ZVWKZXLXHLZXLS-UHFFFAOYSA-N zirconium nitride Chemical compound [Zr]#N ZVWKZXLXHLZXLS-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/87—Passivation; Containers; Encapsulations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0443—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/124—Insulating layers formed between TFT elements and OLED elements
-
- H01L51/5237—
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0446—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0448—Details of the electrode shape, e.g. for enhancing the detection of touches, for generating specific electric field shapes, for enhancing display quality
-
- H01L27/323—
-
- H01L27/3258—
-
- H01L51/5203—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/84—Passivation; Containers; Encapsulations
- H10K50/841—Self-supporting sealing arrangements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/84—Passivation; Containers; Encapsulations
- H10K50/842—Containers
- H10K50/8426—Peripheral sealing arrangements, e.g. adhesives, sealants
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/84—Passivation; Containers; Encapsulations
- H10K50/844—Encapsulations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
- H10K59/1315—Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/38—Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/40—OLEDs integrated with touch screens
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/87—Passivation; Containers; Encapsulations
- H10K59/873—Encapsulations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/87—Passivation; Containers; Encapsulations
- H10K59/873—Encapsulations
- H10K59/8731—Encapsulations multilayered coatings having a repetitive structure, e.g. having multiple organic-inorganic bilayers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2203/00—Indexing scheme relating to G06F3/00 - G06F3/048
- G06F2203/041—Indexing scheme relating to G06F3/041 - G06F3/045
- G06F2203/04111—Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Optics & Photonics (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Quality & Reliability (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
금속 패턴 형성시 잔막이 발생하는 것을 방지할 수 있는 표시 장치를 제공한다. 본 발명의 일 실시예에 따른 표시 장치는 화소들이 배치된 표시 영역, 및 표시 영역을 둘러싸고 패드들이 배치된 비표시 영역을 포함하는 기판, 표시 영역과 패드들 사이에 배치된 댐, 표시 영역에 배치된 화소들 및 댐을 덮는 봉지막, 비표시 영역에서 봉지막 상에 패턴 형성된 제1 금속 패턴, 제1 금속 패턴 및 봉지막을 덮는 절연층, 및 비표시 영역에서 절연층 상에 패턴 형성된 제2 금속 패턴을 포함한다. 제1 금속 패턴은 댐이 형성된 댐 영역에 형성되지 않으며, 제2 금속 패턴은 댐 영역에 형성되고, 절연층을 관통하는 컨택홀을 통해 제1 금속 패턴과 접속되는 것을 특징으로 한다.
Description
본 발명은 표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 영상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있다. 이에 따라, 최근에는 액정표시장치(LCD: Liquid Crystal Display), 플라즈마표시장치(PDP: Plasma Display Panel), 유기발광표시장치(OLED: Organic Light Emitting Display)와 같은 여러가지 표시장치가 활용되고 있다.
표시장치들 중에서 유기발광표시장치는 자체발광형으로서, 액정표시장치(LCD)에 비해 시야각, 대조비 등이 우수하며, 별도의 백라이트가 필요하지 않아 경량 박형이 가능하며, 소비전력이 유리한 장점이 있다. 또한, 유기발광표시장치는 직류 저전압 구동이 가능하고, 응답속도가 빠르며, 특히 제조비용이 저렴한 장점이 있다.
다만, 유기발광표시장치는 화소들 각각에 유기발광소자를 포함하는데, 유기발광소자가 외부의 수분, 산소와 같은 외적 요인에 의해 쉽게 열화가 일어나는 단점이 있다. 이를 방지하기 위하여, 유기발광표시장치는 외부의 수분, 산소가 유기발광소자에 침투되지 않도록 봉지막을 형성한다.
봉지막은 적어도 하나의 무기막 및 적어도 하나의 유기막을 포함함으로써, 유기발광층과 전극에 산소 또는 수분이 침투되는 것을 방지한다. 이때, 적어도 하나의 유기막은 일반적으로 폴리머(polymer)로 구성되며, 액상 형태로 기판 상에 도포된 후 경화 공정을 거쳐 형성된다. 이러한 유기막은 경화 공정 전까지 유동성을 갖고 있기 때문에 봉지막을 형성하고자 하는 영역 밖으로 흘러넘치는 경우가 발생할 수 있다. 이러한 문제점을 해결하기 위하여, 최근에는 유기발광소자의 외곽을 따라 유기막의 흐름을 차단하는 댐을 형성하고 있다.
한편, 이와 같이 댐을 형성하는 경우, 유기발광표시장치는 댐에 의하여 단차가 발생하여 증착하고자 하는 표면이 평탄하지 않게 되고, 이에 따라, 댐 상에 다른 층을 증착하는 경우 아래와 같은 문제점이 발생할 수 있다.
댐 상에 금속 패턴들을 포토 레지스트 패턴을 이용한 공정을 통해 형성하는 경우, 금속 패턴들은 제거되어야 하는 영역의 금속이 제대로 제거되지 못하고 잔막으로 남는다는 문제가 있다.
본 발명은 금속 패턴 형성시 잔막이 발생하는 것을 방지할 수 있는 표시 장치를 제공하는 것을 기술적 과제로 한다.
본 발명의 일 실시예에 따른 표시 장치는 화소들이 배치된 표시 영역, 및 표시 영역을 둘러싸고 패드들이 배치된 비표시 영역을 포함하는 기판, 표시 영역과 패드들 사이에 배치된 댐, 표시 영역에 배치된 화소들 및 댐을 덮는 봉지막, 비표시 영역에서 봉지막 상에 패턴 형성된 제1 금속 패턴, 제1 금속 패턴 및 봉지막을 덮는 절연층, 및 비표시 영역에서 절연층 상에 패턴 형성된 제2 금속 패턴을 포함한다. 제1 금속 패턴은 댐이 형성된 댐 영역에 형성되지 않으며, 제2 금속 패턴은 댐 영역 상에 형성되고, 절연층을 관통하는 컨택홀을 통해 제1 금속 패턴과 접속되는 것을 특징으로 한다.
본 발명의 실시예는 봉지층 상에 터치 센싱층을 직접 형성함으로써, 제1 기판과 제2 기판을 합착시 정렬할 필요가 없다.
또한, 본 발명의 실시예는 제1 금속 패턴을 댐 영역에 형성하지 않기 때문에 제1 금속 패턴 형성시 잔막이 남는 것을 방지할 수 있다.
또한, 본 발명의 실시예는 제1 금속 패턴 상에 표시 영역은 물론 댐 영역까지 덮는 절연층을 충분한 두께로 형성함으로써 댐에 의한 단차를 완화시킬 수 있다. 이를 통해, 본 발명의 실시예는 댐 상에 제2 금속 패턴, 예컨대, 제1 터치 라인 또는 제2 터치 라인 형성시 잔막이 남는 것을 방지할 수 있다.
또한, 본 발명의 실시예는 비표시 영역에 제1 터치 라인 또는 제2 터치 라인과 중첩되도록 보조 라인을 형성하고, 제1 터치 라인 또는 제2 터치 라인을 보조 라인에 접속시킴으로써, 제1 터치 라인 또는 제2 터치 라인의 저항을 감소시킬 수 있다.
또한, 본 발명의 실시예는 보조 라인을 브리지 전극, 제1 터치 전극 또는 제2 터치 전극과 동일한 층에 동일한 물질로 형성할 수 있으며, 이에 따라, 별도의 추가 공정 없이 보조 라인을 형성할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 보여주는 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치를 보여주는 블록도이다.
도 3은 도 1의 표시패널의 일 측을 개략적으로 보여주는 단면도이다.
도 4는 본 발명의 일 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이다.
도 5는 도 4의 제1 기판에 배치되는 터치 센싱층의 일 예를 보여주는 평면도이다.
도 6은 도 5의 I-I'의 제1 실시예를 보여주는 단면도이다.
도 7은 도 5의 I-I'의 제2 실시예를 보여주는 단면도이다.
도 8은 도 5의 I-I'의 제3 실시예를 보여주는 단면도이다.
도 9은 도 5의 I-I'의 제4 실시예를 보여주는 단면도이다.
도 10은 도 4의 제1 기판에 배치되는 터치 센싱층의 다른 예를 보여주는 평면도이다.
도 11은 도 10의 II-II'의 일 예를 보여주는 단면도이다.
도 12는 도 10의 III-III'의 일 예를 보여주는 단면도이다.
도 13은 본 발명의 다른 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치를 보여주는 블록도이다.
도 3은 도 1의 표시패널의 일 측을 개략적으로 보여주는 단면도이다.
도 4는 본 발명의 일 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이다.
도 5는 도 4의 제1 기판에 배치되는 터치 센싱층의 일 예를 보여주는 평면도이다.
도 6은 도 5의 I-I'의 제1 실시예를 보여주는 단면도이다.
도 7은 도 5의 I-I'의 제2 실시예를 보여주는 단면도이다.
도 8은 도 5의 I-I'의 제3 실시예를 보여주는 단면도이다.
도 9은 도 5의 I-I'의 제4 실시예를 보여주는 단면도이다.
도 10은 도 4의 제1 기판에 배치되는 터치 센싱층의 다른 예를 보여주는 평면도이다.
도 11은 도 10의 II-II'의 일 예를 보여주는 단면도이다.
도 12는 도 10의 III-III'의 일 예를 보여주는 단면도이다.
도 13은 본 발명의 다른 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
본 명세서에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
"X축 방향", "Y축 방향" 및 "Z축 방향"은 서로 간의 관계가 수직으로 이루어진 기하학적인 관계만으로 해석되어서는 아니 되며, 본 발명의 구성이 기능적으로 작용할 수 있는 범위 내에서보다 넓은 방향성을 가지는 것을 의미할 수 있다.
"적어도 하나"의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, "제 1 항목, 제 2 항목 및 제 3 항목 중에서 적어도 하나"의 의미는 제 1 항목, 제 2 항목 또는 제 3 항목 각각 뿐만 아니라 제 1 항목, 제 2 항목 및 제 3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미할 수 있다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 보여주는 사시도이다. 도 2는 본 발명의 일 실시예에 따른 표시 장치를 보여주는 블록도이다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 표시패널(110), 스캔 구동부(120), 데이터 구동부(130), 타이밍 콘트롤러(160), 호스트 시스템(170), 터치 구동부(180), 및 터치 좌표 산출부(190)를 포함한다.
본 발명의 실시 예에 따른 터치 스크린 일체형 표시장치는 액정표시장치(Liquid Crystal Display, LCD), 전계방출 표시장치(Field Emission Display: FED), 플라즈마 표시장치(Plasma Display Panel, PDP), 유기발광 표시장치(Organic Light Emitting Display, OLED), 전기영동 표시장치(Electrophoresis, EPD) 등의 평판 표시장치로 구현될 수 있다. 이하의 실시 예에서, 본 발명의 실시 예에 따른 터치 스크린 일체형 표시장치가 유기발광 표시장치로 구현된 것을 중심으로 설명하지만, 이에 한정되지 않음에 주의하여야 한다.
표시패널(110)은 화소(P)들이 마련되어 화상을 표시하는 영역인 표시영역을 포함한다. 표시패널(110)에는 데이터 라인들(D1~Dm, m은 2 이상의 양의 정수)과 스캔 라인들(S1~Sn, n은 2 이상의 양의 정수)이 형성된다. 데이터 라인들(D1~Dm)은 스캔 라인들(S1~Sn)과 교차되도록 형성될 수 있다. 화소(P)들은 게이트 라인들과 데이터 라인들의 교차 구조에 의해 정의되는 영역에 형성될 수 있다.
표시패널(110)의 화소(P)들 각각은 데이터 라인들(D1~Dm) 중 어느 하나와 스캔 라인들(S1~Sn) 중 어느 하나에 접속될 수 있다. 표시패널(110)의 화소(P)들 각각은 게이트 전극에 인가된 데이터 전압에 따라 드레인-소스간 전류를 조정하는 구동 트랜지스터(transistor), 스캔 라인의 스캔신호에 의해 턴-온되어 데이터 라인의 데이터 전압을 구동 트랜지스터의 게이트 전극에 공급하는 스캔 트랜지스터, 구동 트랜지스터의 드레인-소스간 전류에 따라 발광하는 유기발광다이오드(organic light emitting diode), 및 상기 구동 트랜지스터의 게이트 전극의 전압을 저장하기 위한 커패시터(capacitor)를 포함할 수 있다. 이로 인해, 화소(P)들 각각은 유기발광다이오드에 공급되는 전류에 따라 발광할 수 있다.
스캔 구동부(120)는 타이밍 콘트롤러(160)로부터 스캔 제어신호(GCS)를 입력받는다. 스캔 구동부(120)는 스캔 제어신호(GCS)에 따라 스캔 신호들을 스캔 라인들(S1~Sn)에 공급한다.
스캔 구동부(120)는 표시패널(110)의 표시영역의 일측 또는 양측 바깥쪽의 비표시영역에 GIP(gate driver in panel) 방식으로 형성될 수 있다. 또는, 스캔 구동부(120)는 구동 칩으로 제작되어 연성필름에 실장되고 TAB(tape automated bonding) 방식으로 표시패널(110)의 표시영역의 일측 또는 양측 바깥쪽의 비표시영역에 부착될 수도 있다.
데이터 구동부(130)는 타이밍 콘트롤러(160)로부터 디지털 비디오 데이터(DATA)와 데이터 제어신호(DCS)를 입력받는다. 데이터 구동부(130)는 데이터 제어신호(DCS)에 따라 디지털 비디오 데이터(DATA)를 아날로그 정극성/부극성 데이터 전압으로 변환하여 데이터 라인들에 공급한다. 즉, 스캔 구동부(120)의 스캔 신호들에 의해 데이터 전압들이 공급될 화소들이 선택되며, 선택된 화소들에 데이터 전압들이 공급된다.
데이터 구동부(130)는 도 1과 같이 복수의 소스 드라이브 IC(131)들을 포함할 수 있다. 복수의 소스 드라이브 IC(131)들 각각은 COF(chip on film) 또는 COP(chip on plastic) 방식으로 연성필름(140)에 실장될 수 있다. 연성필름(140)은 이방성 도전 필름(antisotropic conducting film)을 이용하여 표시패널(110)의 비표시영역에 마련된 패드들 상에 부착되며, 이로 인해 복수의 소스 드라이브 IC(131)들은 패드들에 연결될 수 있다.
회로보드(150)는 연성필름(140)들에 부착될 수 있다. 회로보드(150)는 구동 칩들로 구현된 다수의 회로들이 실장될 수 있다. 예를 들어, 회로보드(150)에는 타이밍 제어부(160)가 실장될 수 있다. 회로보드(150)는 인쇄회로보드(printed circuit board) 또는 연성 인쇄회로보드(flexible printed circuit board)일 수 있다.
타이밍 콘트롤러(160)는 호스트 시스템(170)으로부터 디지털 비디오 데이터(DATA)와 타이밍 신호들을 입력받는다. 타이밍 신호들은 수직동기신호(vertical synchronization signal), 수평동기신호(horizontal synchronization signal), 데이터 인에이블 신호(data enable signal), 도트 클럭(dot clock) 등을 포함할 수 있다. 수직동기신호는 1 프레임 기간을 정의하는 신호이다. 수평동기신호는 표시패널(DIS)의 1 수평 라인의 화소들에 데이터 전압들을 공급하는데 필요한 1 수평기간을 정의하는 신호이다. 데이터 인에이블 신호는 유효한 데이터가 입력되는 기간을 정의하는 신호이다. 도트 클럭은 소정의 짧은 주기로 반복되는 신호이다.
타이밍 콘트롤러(160)는 스캔 구동부(120)와 데이터 구동부(130)의 동작 타이밍을 제어하기 위해, 타이밍 신호들에 기초하여 데이터 구동부(130)의 동작 타이밍을 제어하기 위한 데이터 제어신호(DCS)와 스캔 구동부(120)의 동작 타이밍을 제어하기 위한 스캔 제어신호(GCS)를 발생한다. 타이밍 콘트롤러(160)는 스캔 구동부(120)에 스캔 제어신호(GCS)를 출력하고, 데이터 구동부(130)에 디지털 비디오 데이터(DATA)와 데이터 제어신호(DCS)를 출력한다.
호스트 시스템(170)은 네비게이션 시스템, 셋톱박스, DVD 플레이어, 블루레이 플레이어, 개인용 컴퓨터(PC), 홈 시어터 시스템, 방송 수신기, 폰 시스템(Phone system) 등으로 구현될 수 있다. 호스트 시스템(170)은 스케일러(scaler)를 내장한 SoC(System on chip)을 포함하여 입력 영상의 디지털 비디오 데이터(DATA)를 표시패널(110)에 표시하기에 적합한 포맷으로 변환한다. 호스트 시스템(170)는 디지털 비디오 데이터(DATA)와 타이밍 신호들을 타이밍 콘트롤러(160)로 전송한다.
표시패널(110)에는 데이터 라인들(D1~Dm)과 스캔 라인들(S1~Sn) 이외에 제1 및 제2 터치 전극들이 형성될 수 있다. 제1 터치 전극들은 제2 터치 전극들과 교차되도록 형성될 수 있다. 제1 터치 전극들은 제1 터치 라인들(T1~Tj, j는 2 이상의 양의 정수)을 통해 제1 터치 구동부(181)에 연결될 수 있다. 제2 터치 전극들은 제2 터치 라인들(R1~Ri, i는 2 이상의 양의 정수)을 통해 제2 터치 구동부(182)에 연결될 수 있다. 제1 터치 전극들과 제2 터치 전극들의 교차부들 각각에는 터치 센서가 형성될 수 있다. 본 발명의 실시예에서 터치 센서가 상호 용량(mutual capacitance)으로 구현된 것을 예시하였으나, 이에 한정되지 않음에 주의하여야 한다. 제1 및 제2 터치 전극들에 대한 자세한 설명은 도 5를 결부하여 후술한다.
터치 구동부(180)는 제1 터치 라인들(T1~Tj)을 통해 제1 터치 전극들에 구동펄스를 공급하고 제2 터치 라인들(R1~Ri)을 통해 터치 센서들 각각의 차지 변화량을 센싱한다. 즉, 도 2에서는 제1 터치 라인들(T1~Tj)이 구동 펄스를 공급하는 Tx 라인들이고, 제2 터치 라인들(R1~Ri)이 터치 센서들 각각의 차지 변화량을 센싱하는 Rx 라인들인 것을 중심으로 설명하였다.
터치 구동부(40)는 제1 터치 구동부(181), 제2 터치 구동부(182), 및 터치 콘트롤러(183)를 포함한다. 제1 터치 구동부(181), 제2 터치 구동부(182), 및 터치 콘트롤러(183)는 하나의 ROIC(Read-out IC) 내에 집적될 수 있다.
제1 터치 구동부(181)는 터치 콘트롤러(183)의 제어 하에 구동펄스를 출력할 제1 터치 라인을 선택하고, 선택된 제1 터치 라인에 구동펄스를 공급한다. 예를 들어, 제1 터치 구동부(181)는 제1 터치 라인들(T1~Tj)에 순차적으로 구동펄스들을 공급할 수 있다.
제2 터치 구동부(182)는 터치 콘트롤러(183)의 제어 하에 터치 센서들의 차지 변화량들을 수신할 제2 터치 라인들을 선택하고, 선택된 제2 터치 라인들을 통해 터치 센서들의 차지 변화량들을 수신한다. 제2 터치 구동부(182)는 제2 터치 라인들(R1~Ri)을 통해 수신된 터치 센서들의 차지 변화량들을 샘플링하여 디지털 데이터인 터치 로우 데이터(touch raw data, TRD)로 변환한다.
터치 콘트롤러(183)는 제1 터치 구동부(181)에서 구동펄스가 출력될 제1 터치 라인을 설정하기 위한 Tx 셋업 신호와, 제2 터치 구동부(182)에서 터치 센서 전압을 수신할 제2 터치 라인을 설정하기 위한 Rx 셋업 신호를 발생할 수 있다. 또한, 터치 콘트롤러(183)는 제1 터치 구동부(181)와 제2 터치 구동부(182)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 발생한다.
터치 좌표 산출부(190)는 터치 구동부(180)로부터 터치 로우 데이터(TRD)를 입력받는다. 터치 좌표 산출부(190)는 터치 좌표 산출방법에 따라 터치 좌표(들)를 산출하고, 터치 좌표(들)의 정보를 포함하는 터치 좌표 데이터(HIDxy)를 호스트 시스템(170)으로 출력한다.
터치 좌표 산출부(190)는 MCU(Micro Controller Unit, MCU)로 구현될 수 있다. 호스트 시스템(170)은 터치 좌표 산출부(190)로부터 입력되는 터치 좌표 데이터(HIDxy)를 분석하여 사용자에 의해 터치가 발생한 좌표와 연계된 응용 프로그램(application program)을 실행한다. 호스트 시스템(170)은 실행된 응용 프로그램에 따라 디지털 비디오 데이터(DATA)와 타이밍 신호들을 타이밍 콘트롤러(160)로 전송한다.
터치 구동부(180)는 소스 드라이브 IC(131)들에 포함되거나 또는 별도의 구동 칩으로 제작되어 회로 보드(150) 상에 실장될 수 있다. 또한, 터치 좌표 산출부(190)는 구동 칩으로 제작되어 회로 보드(150) 상에 실장될 수 있다.
도 3은 도 1의 표시패널의 일 측을 개략적으로 보여주는 단면도이다.
도 3을 참조하면, 표시패널(110)은 제1 기판(111), 제2 기판(112), 제1 및 제2 기판들(111, 112) 사이에 배치된 박막 트랜지스터층(10), 유기발광소자층(20), 봉지층(30), 및 터치 센싱층(40)을 포함할 수 있다.
제1 기판(111)은 플라스틱 필름 또는 유리 기판일 수 있다.
제1 기판(111) 상에는 박막 트랜지스터층(10)이 형성된다. 박막 트랜지스터층(10)은 스캔 라인들, 데이터 라인들, 및 박막 트랜지스터들을 포함할 수 있다. 박막 트랜지스터들 각각은 게이트 전극, 반도체층, 소스 및 드레인 전극들을 포함한다. 스캔 구동부가 GIP(gate driver in panel) 방식으로 형성되는 경우, 스캔 구동부는 박막 트랜지스터층(10)와 함께 형성될 수 있다.
박막 트랜지스터층(10) 상에는 유기발광소자층(20)이 형성된다. 유기발광소자층(20)은 제1 전극들, 유기발광층, 제2 전극, 및 뱅크들을 포함한다. 유기발광층들 각각은 정공 수송층(hole transporting layer), 발광층(organic light emitting layer), 및 전자 수송층(electron transporting layer)을 포함할 수 있다. 이 경우, 제1 전극과 제2 전극에 전압이 인가되면 정공과 전자가 각각 정공 수송층과 전자 수송층을 통해 발광층으로 이동되며, 발광층에서 서로 결합하여 발광하게 된다. 유기발광소자층(20)이 형성된 영역에는 화소들이 마련되므로, 유기발광소자층(20)이 형성된 영역은 표시영역으로 정의될 수 있다. 표시영역의 주변 영역은 비표시영역으로 정의될 수 있다.
유기발광소자층(20) 상에는 봉지층(30)이 형성된다. 봉지층(30)은 유기발광소자층(20)에 산소 또는 수분이 침투되는 것을 방지하는 역할을 한다. 봉지층(30)은 적어도 하나의 무기막을 포함할 수 있다.
봉지층(30) 상에는 터치 센싱층(40)이 형성된다. 터치 센싱층(40)은 사용자의 터치를 센싱하기 위한 제1 및 제2 터치 전극들을 포함하고, 제1 터치 전극들을 전기적으로 연결하거나 제2 터치 전극들을 전기적으로 연결하는 브리지 전극들을 포함할 수 있다.
이하에서는 도 4 내지 도 6을 참조하여 본 발명의 제1 실시예에 따른 봉지층(30) 및 터치 센싱층(40)에 대하여 보다 구체적으로 설명하도록 한다.
제1
실시예
도 4는 본 발명의 일 실시예에 따른 제1 기판을 개략적으로 보여주는 평면도이고, 도 5는 도 4의 제1 기판에 배치되는 터치 센싱층의 일 예를 보여주는 평면도이다. 도 6은 도 5의 I-I'의 제1 실시예를 보여주는 단면도이다.
도 4 내지 도 6을 참조하면, 제1 기판(111)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분되며, 비표시 영역(NDA)에는 패드(PAD)들이 형성되는 패드 영역(PA) 및 댐(DAM)이 형성될 수 있다.
제1 기판(11)의 표시 영역(DA)에는 박막 트랜지스터층(10) 및 유기발광소자층(20)이 형성된다.
박막 트랜지스터층(10)은 박막 트랜지스터(210)들, 게이트 절연막(220), 층간 절연막(230), 보호막(240), 및 평탄화막(250)을 포함한다.
제1 기판(111)의 일면 상에는 버퍼막(미도시)이 형성된다. 버퍼막(미도시)은 투습에 취약한 제1 기판(111)을 통해 침투하는 수분으로부터 박막 트랜지스터(210)들과 유기발광소자(260)들을 보호하기 위해 제1 기판(111)의 일면 상에 형성된다. 제1 기판(111)의 일면은 제2 기판(112)과 마주보는 면일 수 있다. 버퍼막(미도시)은 교번하여 적층된 복수의 무기막들로 이루어질 수 있다. 예를 들어, 버퍼막(미도시)은 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), SiON 중 하나 이상의 무기막이 교번하여 적층된 다중막으로 형성될 수 있다. 버퍼막(미도시)은 생략될 수 있다.
버퍼막(미도시) 상에는 박막 트랜지스터(210)가 형성된다. 박막 트랜지스터(210)는 액티브층(211), 게이트전극(212), 소스전극(213) 및 드레인전극(214)을 포함한다. 도 6에서는 박막 트랜지스터(210)가 게이트전극(212)이 액티브층(211)의 상부에 위치하는 상부 게이트(탑 게이트, top gate) 방식으로 형성된 것을 예시하였으나, 이에 한정되지 않음에 주의하여야 한다. 즉, 박막 트랜지스터(210)들은 게이트전극(212)이 액티브층(211)의 하부에 위치하는 하부 게이트(보텀 게이트, bottom gate) 방식 또는 게이트전극(212)이 액티브층(211)의 상부와 하부에 모두 위치하는 더블 게이트(double gate) 방식으로 형성될 수 있다.
버퍼막(미도시) 상에는 액티브층(211)이 형성된다. 액티브층(211)은 실리콘계 반도체 물질 또는 산화물계 반도체 물질로 형성될 수 있다. 버퍼막(미도시)과 액티브층(211) 사이에는 액티브층(211)으로 입사되는 외부광을 차단하기 위한 차광층이 형성될 수 있다.
액티브층(211) 상에는 게이트 절연막(220)이 형성될 수 있다. 게이트 절연막(220)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
게이트 절연막(220) 상에는 게이트전극(212)과 게이트 라인이 형성될 수 있다. 게이트전극(212)과 게이트 라인은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
게이트전극(212)과 게이트 라인 상에는 층간 절연막(230)이 형성될 수 있다. 층간 절연막(230)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
층간 절연막(230) 상에는 소스전극(213), 드레인전극(214), 및 데이터 라인이 형성될 수 있다. 소스전극(213)과 드레인 전극(214) 각각은 게이트 절연막(220)과 층간 절연막(230)을 관통하는 콘택홀을 통해 액티브층(211)에 접속될 수 있다. 소스전극(213), 드레인전극(214), 및 데이터 라인은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
소스전극(213), 드레인전극(214), 및 데이터 라인 상에는 박막 트랜지스터(210)를 절연하기 위한 보호막(240)이 형성될 수 있다. 보호막(240)은 무기막, 예를 들어 실리콘 산화막(SiOx), 실리콘 질화막(SiNx), 또는 이들의 다중막으로 형성될 수 있다.
보호막(240) 상에는 박막 트랜지스터(210)로 인한 단차를 평탄하게 하기 위한 평탄화막(250)이 형성될 수 있다. 평탄화막(250)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
박막 트랜지스터층(10) 상에는 유기발광소자층(20)이 형성된다. 유기발광소자층(20)은 유기발광소자(260)들과 뱅크(270)를 포함한다.
유기발광소자(260)와 뱅크(270)는 평탄화막(250) 상에 형성된다. 유기발광소자는 제1 전극(261), 유기발광층(262), 및 제2 전극(263)을 포함한다. 제1 전극(261)은 애노드 전극이고, 제2 전극(263)은 캐소드 전극일 수 있다.
제1 전극(261)은 평탄화막(250) 상에 형성될 수 있다. 제1 전극(261)은 보호막(240)과 평탄화막(250)을 관통하는 콘택홀을 통해 박막 트랜지스터(210)의 소스전극(223)에 접속된다. 제1 전극(261)은 알루미늄과 티타늄의 적층 구조(Ti/Al/Ti), 알루미늄과 ITO의 적층 구조(ITO/Al/ITO), APC 합금, 및 APC 합금과 ITO의 적층 구조(ITO/APC/ITO)과 같은 반사율이 높은 금속물질로 형성될 수 있다. APC 합금은 은(Ag), 팔라듐(Pd), 및 구리(Cu)의 합금이다.
뱅크(270)는 화소들(P)을 구획하기 위해 평탄화막(250) 상에서 제1 전극(261)의 가장자리를 덮도록 형성될 수 있다. 즉, 뱅크(270)는 화소들(P)을 정의하는 화소 정의막으로서 역할을 한다. 뱅크(270)는 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
제1 전극(261)과 뱅크(270) 상에는 유기발광층(262)이 형성된다. 유기발광층(262)은 정공 수송층(hole transporting layer), 적어도 하나의 발광층(light emitting layer), 및 전자 수송층(electron transporting layer)을 포함할 수 있다. 이 경우, 제1 전극(261)과 제2 전극(263)에 전압이 인가되면 정공과 전자가 각각 정공 수송층과 전자 수송층을 통해 발광층으로 이동하게 되며, 발광층에서 서로 결합하여 발광하게 된다.
유기발광층(262)은 백색 광을 발광하는 백색 발광층으로 이루어질 수 있다. 이 경우, 제1 전극(261)과 뱅크(270)를 덮도록 형성될 수 있다. 이 경우, 제2 기판(112) 상에는 컬러필터(미도시)가 형성될 수 있다.
또는, 유기발광층(262)은 적색 광을 발광하는 적색 발광층, 녹색 광을 발광하는 녹색 발광층, 또는 청색 광을 발광하는 청색 발광층으로 이루어질 수 있다. 이 경우, 유기발광층(262)는 제1 전극(261)에 대응되는 영역에 형성될 수 있으며, 제2 기판(112) 상에는 컬러필터가 형성되지 않을 수 있다.
제2 전극(263)은 유기발광층(262) 상에 형성된다. 유기발광표시장치가 상부 발광(top emission) 구조로 형성되는 경우, 제2 전극(263)은 광을 투과시킬 수 있는 ITO, IZO와 같은 투명한 금속물질(TCO, Transparent Conductive Material), 또는 마그네슘(Mg), 은(Ag), 또는 마그네슘(Mg)과 은(Ag)의 합금과 같은 반투과 금속물질(Semi-transmissive Conductive Material)로 형성될 수 있다. 제2 전극(263) 상에는 캡핑층(capping layer)이 형성될 수 있다.
유기발광소자층(20) 상에는 봉지층(30)이 제1 기판(111)의 표시 영역(DA)은 물론 비표시 영역(NDA)까지 형성된다. 봉지층(30)은 봉지막(280) 및 댐(DAM)을 포함한다.
봉지막(280)은 유기발광층(262)과 제2 전극(263)에 산소 또는 수분이 침투되는 것을 방지하는 역할을 한다. 이를 위해, 봉지막(280)은 적어도 하나의 무기막과 적어도 하나의 유기막을 포함할 수 있다. 예를 들어, 봉지막(280)은 제1 무기막(281), 유기막(282), 및 제2 무기막(283)를 포함할 수 있다.
제2 전극(263) 상에는 제1 무기막(281)이 배치될 수 있다. 제1 무기막(281)은 제2 전극(263)을 덮도록 형성될 수 있다. 제1 무기막(281) 상에는 유기막(282)이 배치될 수 있다. 유기막(282)은 이물들(particles)이 제1 무기막(281)을 뚫고 유기발광층(262)과 제2 전극(263)에 투입되는 것을 방지하기 위해 충분한 두께로 형성될 수 있다. 유기막(282) 상에는 제2 무기막(283)이 배치될 수 있다. 제2 무기막(283)은 유기막(282)을 덮도록 형성될 수 있다.
제1 및 제2 무기막들(281, 283) 각각은 실리콘 질화물, 알루미늄 질화물, 지르코늄 질화물, 티타늄 질화물, 하프늄 질화물, 탄탈륨 질화물, 실리콘 산화물, 알루미늄 산화물, 또는 티타늄 산화물로 형성될 수 있다. 유기막(282)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin) 또는 폴리이미드 수지(polyimide resin)로 형성될 수 있다.
댐(DAM)은 비표시 영역(NDA)에 배치되어 봉지막(280)을 구성하는 유기막(282)의 흐름을 차단한다. 보다 구체적으로, 댐(DAM)은 표시 영역(DA)의 외곽을 둘러싸도록 형성되어 봉지막(280)을 구성하는 유기막(282)의 흐름을 차단할 수 있다. 또한, 댐(DAM)은 표시 영역(DA)와 패드 영역(PA) 사이에 배치되어 봉지막(280)을 구성하는 유기막(282)이 패드 영역(PA)을 침범하지 못하도록 유기막(282)의 흐름을 차단할 수 있다. 이를 통해, 댐(DAM)은 유기막(282)이 표시장치의 외부로 노출되거나 패드 영역(PA)을 침범하는 것을 방지할 수 있다.
이러한 댐(DAM)은 화소(P)의 평탄화막(250) 또는 뱅크(270)와 동시에 형성될 수 있으며, 평탄화막(250) 또는 뱅크(270)와 같은 물질로 이루어질 수 있다. 이와 같은 경우, 댐(DAM)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기 물질로 형성될 수 있다.
한편, 도 6에서는 댐(DAM)이 제1 무기막(281)에 의하여 덮이지 않도록 도시하고 있으나, 이에 한정되지 않는다. 제1 무기막(281)은 표시 영역(DA)을 덮는다면 댐(DAM)을 덮도록 형성될 수도 있다.
봉지층(30) 상에는 터치 센싱층(40)이 형성된다. 터치 센싱층(40)은 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 브리지 전극(BE)들, 제1 금속 패턴, 제2 금속 패턴, 절연층(310) 및 패시베이션막(320)을 포함한다.
봉지층(30) 상에는 버퍼층(미도시)이 형성된다. 버퍼층(미도시)은 표시 영역(DA) 및 비표시 영역(NDA)에서 패드(PAD)가 노출되도록 형성된다. 버퍼층(미도시)은 댐(DAM)을 덮도록 형성된다. 이러한 버퍼층(미도시)은 생략될 수도 있다.
버퍼층 상에는 브리지 전극(BE)들 및 제1 금속 패턴이 형성된다. 브리지 전극(BE)들은 표시 영역(DA)에 형성되며, 절연층(310) 상에 형성되는 제1 터치 전극(TE)들을 전기적으로 연결시킨다. 제1 터치 전극(TE)들과 제2 터치 전극(RE)들이 그들의 교차 영역들에서 서로 단락되는 것을 방지하기 위해, 제1 방향(y축 방향)으로 서로 인접한 제1 터치 전극(TE)들은 브리지 전극(BE)을 통해 전기적으로 연결될 수 있다. 브리지 전극(BE)은 제1 및 제2 터치 전극들(TE, RE)과 서로 다른 층에 배치되며, 제1 콘택홀(CH1)들을 통해 서로 인접한 제1 터치 전극(TE)들에 접속될 수 있다. 브리지 전극(BE)은 제2 터치 전극(RE)과 교차될 수 있다.
이때, 제1 콘택홀(CH1)들은 절연층(310)을 관통하여 형성될 수 있다. 브리지 전극(BE)은 절연층(310) 아래에 배치되어 2개의 제1 콘택홀(CH1)에 의하여 노출된다. 그리고, 브리지 전극(BE)은 인접한 2개의 제1 터치 전극(TE)들과 접속된다.
제1 금속 패턴은 비표시 영역(NDA)에 형성되며, 브리지 전극(BE)들과 동일 층에 형성된다. 제1 금속 패턴은 브리지 전극(BE)들 중 일 측 끝에 배치된 브리지 전극(BE)과 이격 배치된다. 제1 금속 패턴은 댐 영역에 형성되지 않는 것을 특징으로 한다. 댐 영역에는 댐(DAM)이 형성되어 있기 때문에 댐(DAM)에 의한 단차가 있다. 제1 금속 패턴을 댐(DAM)에 의한 단차로 인하여 제조 공정시 잔막이 발생할 수 있으며, 이에 따라, 전기적으로 절연되어야 하는 금속 패턴들이 서로 연결될 수 있다. 이러한 문제점이 발생하는 것을 방지하기 위하여, 본원발명은 제1 금속 패턴을 댐 영역에 형성하지 않는 것을 특징으로 한다.
제1 금속 패턴은 제1 터치 라인(TL) 또는 제2 터치 라인(RL)과 접속되어 제1 터치 라인(TL) 또는 제2 터치 라인(RL)의 저항을 감소시키기 위한 보조 라인(AL)일 수 있다. 보조 라인(AL)은 표시 영역(DA)과 댐(DAM)이 형성된 댐 영역 사이에 패턴 형성된 제1 보조 라인(AL1)을 포함할 수 있다. 또한, 보조 라인(AL)은 댐 영역과 패드 영역(PA) 사이는 물론 패드 영역(PA)까지 패턴 형성된 제2 보조 라인(AL2)을 포함할 수 있다. 제2 보조 라인(AL2)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181) 또는 제2 터치 구동부(182)에 연결될 수 있다. 한편, 댐 영역을 사이에 두고 제1 보조 라인(AL1)과 제2 보조 라인(AL2)이 형성되어 있으므로, 제1 보조 라인(AL1)과 제2 보조 라인(AL2)은 물리적으로 분리되어 있다.
브리지 전극(BE)들 및 제1 금속 패턴 상에는 절연층(310)이 형성된다. 절연층(310)은 브리지 전극(BE)들 상에 배치되어 브리지 전극(BE)들과 제2 터치 전극(RE)들을 절연시킬 수 있다. 절연층(310)은 브리지 전극(BE)들 사이에 배치되어 브리지 전극(BE)들을 서로 절연시킬 수 있다.
절연층(310)은 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 형성된다. 특히, 절연층(310)은 댐 영역을 덮도록 형성되어 댐(DAM)에 의한 단차를 감소시킨다. 절연층(310)은 제2 금속 패턴이 제조 공정시 단차로 인하여 잔막이 발생하지 않도록 충분한 두께를 가지도록 형성된다. 절연층(310)은 댐(DAM)의 높이의 1/2 보다 큰 두께를 가지는 것이 바람직하다.
절연층(310) 상에는 제1 터치 전극(TE)들, 제2 터치 전극(RE)들 및 제2 금속 패턴이 형성된다. 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들이 표시 영역(DA)에 형성된다. 제1 터치 전극(TE)들은 제1 방향(y축 방향)으로 배치되어 서로 연결되며, 제2 터치 전극(RE)들은 제2 방향(x축 방향)으로 배치되어 서로 연결된다. 제1 방향(y축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향이고, 제2 방향(x축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향일 수 있다. 또는, 제1 방향(y축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향이고, 제2 방향(x축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향일 수 있다.
제1 방향(y축 방향)으로 연결된 제1 터치 전극(TE)들 각각은 제2 방향(x축 방향)으로 이웃하는 제1 터치 전극(TE)들과 전기적으로 절연된다. 제2 방향(x축 방향)으로 연결된 제2 터치 전극(RE)들 각각은 제1 방향(y축 방향)으로 이웃하는 제2 터치 전극(RE)들과 전기적으로 절연된다.
이로 인해, 제1 터치 전극(TE)과 제2 터치 전극(RE)의 교차 영역에는 터치 센서에 해당하는 상호 용량(mutual capacitance)이 형성될 수 있다.
제2 금속 패턴은 비표시 영역(NDA)에 형성되며, 제1 금속 패턴과 중첩되어 패턴 형성된다. 제2 금속 패턴은 제1 금속 패턴과 달리 댐 영역에도 형성될 수 있다.
제2 금속 패턴은 제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극들(TE) 중 일 측 끝에 배치된 제1 터치 전극(TE)에서 연장되어 패드 영역(PA)까지 패턴 형성된 제1 터치 라인(TL)일 수 있다. 제1 터치 라인(TL)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181)에 연결될 수 있다. 따라서, 제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극(TE)들은 제1 터치 라인(TL)을 통해 제1 터치 구동부(181)로부터 구동펄스를 입력받을 수 있다.
이러한 제1 터치 라인(TL)은 보조 라인(AL)과 중첩되어 형성된다. 제1 터치 라인(TL)은 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속될 수 있다. 제2 콘택홀(CH2)은 절연층(310)을 관통하여 형성될 수 있다. 제1 터치 라인(TL)은 절연층(310)에 배치되어 제1 보조 라인(AL1)을 노출시키는 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속된다. 또한, 제1 터치 라인(TL)은 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속될 수 있다. 제3 콘택홀(CH3)은 절연층(310)을 관통하여 형성될 수 있다. 제1 터치 라인(TL)은 절연층(310)에 배치되어 제2 보조 라인(AL2)을 노출시키는 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속된다.
도면에 구체적으로 도시하고 있지는 않지만, 제2 금속 패턴은 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들 중 일 측 끝에 배치된 제2 터치 전극(RE)에서 연장되어 패드 영역(PA)까지 패턴 형성된 제2 터치 라인(RL)일 수 있다. 제2 터치 라인(RL)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제2 터치 구동부(182)에 연결될 수 있다. 따라서, 제2 터치 구동부(182)는 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들의 터치 센서들의 차지 변화량들을 입력받을 수 있다.
이러한 제2 터치 라인(RL)은 보조 라인(AL)과 중첩되어 형성된다. 제2 터치 라인(RL)은 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속될 수 있다. 제2 콘택홀(CH2)은 절연층(310)을 관통하여 형성될 수 있다. 제2 터치 라인(RL)은 절연층(310)에 배치되어 제1 보조 라인(AL1)을 노출시키는 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속된다. 또한, 제2 터치 라인(RL)은 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속될 수 있다. 제3 콘택홀(CH3)은 절연층(310)을 관통하여 형성될 수 있다. 제2 터치 라인(RL)은 절연층(310)에 배치되어 제2 보조 라인(AL2)을 노출시키는 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속된다.
절연막(310), 제1 터치 전극(TE) 및 제2 터치 전극(RE) 상에는 패시베이션막(320)이 형성된다. 패시베이션막(320)은 외부로부터 유해한 환경을 차단하여 표시 장치의 특성의 안정화를 유지한다.
본 발명의 실시예는 봉지층(30) 상에 터치 센싱층(40)을 직접 형성함으로써 제1 기판(111)과 제2 기판(112)을 합착시 정렬할 필요가 없다.
본원발명은 상술한 바와 같이 표시 영역(DA)은 물론 댐 영역까지 덮는 절연층(310)을 충분한 두께로 형성함으로써 댐(DAM)에 의한 단차를 완화시킨다. 이를 통해, 본원발명은 댐(DAM) 상에 형성되는 제2 금속 패턴, 예컨대, 제1 터치 라인(TL) 또는 제2 터치 라인(RL) 형성시 잔막이 남는 것을 방지할 수 있다.
또한, 본원발명은 제1 터치 라인(TL) 또는 제2 터치 라인(RL)과 중첩되도록 보조 라인(AL)을 형성하고, 제1 터치 라인(TL) 또는 제2 터치 라인(RL)을 보조 라인(AL)에 접속시킴으로써, 제1 터치 라인(TL) 또는 제2 터치 라인(RL)의 저항을 감소시킬 수 있다.
또한, 본원발명은 보조 라인(AL)을 브리지 전극(BE)과 동일한 층에 동일한 물질로 형성할 수 있으며, 이에 따라, 별도의 추가 공정 없이 보조 라인(AL)을 형성할 수 있다.
또한, 본원발명은 보조 라인(AL)을 댐 영역에 형성하지 않고, 제2 및 제3 컨택홀(CH2, CH3)을 통해 제1 터치 라인(TL) 또는 제2 터치 라인(RL)과 접속시킴으로써 보조 라인(AL) 형성시 잔막이 남는 것을 방지할 수 있다.
제2
실시예
도 7은 도 5의 I-I'의 제2 실시예를 보여주는 단면도이다.
도 7에 도시된 표시장치는 보조 라인(AL)이 제1 보조 라인(AL1)만을 포함한다는 점에서 도 6에 도시된 표시장치와 차이가 있다. 이하에서는 도 6과 동일한 구성에 대한 구체적인 내용은 생략하도록 한다.
도 7을 참조하면, 제1 기판(111)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분되며, 비표시 영역(NDA)에는 패드(PAD)들이 형성되는 패드 영역(PA) 및 댐(DAM)이 형성될 수 있다.
제1 기판(11)의 표시 영역(DA)에는 박막 트랜지스터층(10) 및 유기발광소자층(20)이 형성된다.
박막 트랜지스터층(10)은 박막 트랜지스터(210)들, 게이트 절연막(220), 층간 절연막(230), 보호막(240), 및 평탄화막(250)을 포함한다.
박막 트랜지스터층(10) 상에는 유기발광소자층(20)이 형성된다. 유기발광소자층(20)은 유기발광소자(260)들과 뱅크(270)를 포함한다.
유기발광소자층(20) 상에는 봉지층(30)이 제1 기판(111)의 표시 영역(DA)은 물론 비표시 영역(NDA)까지 형성된다. 봉지층(30)은 봉지막(280) 및 댐(DAM)을 포함한다.
봉지층(30) 상에는 터치 센싱층(40)이 형성된다. 터치 센싱층(40)은 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 브리지 전극(BE)들, 제1 금속 패턴, 제2 금속 패턴, 절연층(310) 및 패시베이션막(320)을 포함한다.
봉지층(30) 상에는 버퍼층이 형성된다. 버퍼층은 표시 영역(DA) 및 비표시 영역(NDA)에서 패드(PAD)가 노출되도록 형성된다. 버퍼층은 댐(DAM)을 덮도록 형성된다. 이러한 버퍼층은 생략될 수도 있다.
버퍼층 상에는 브리지 전극(BE)들 및 제1 금속 패턴이 형성된다. 브리지 전극(BE)들은 표시 영역(DA)에 형성되며, 절연층(310) 상에 형성되는 제1 터치 전극(TE)들을 전기적으로 연결시킨다. 제1 터치 전극(TE)들과 제2 터치 전극(RE)들이 그들의 교차 영역들에서 서로 단락되는 것을 방지하기 위해, 제1 방향(y축 방향)으로 서로 인접한 제1 터치 전극(TE)들은 브리지 전극(BE)을 통해 전기적으로 연결될 수 있다. 브리지 전극(BE)은 제1 및 제2 터치 전극들(TE, RE)과 서로 다른 층에 배치되며, 제1 콘택홀(CH1)들을 통해 서로 인접한 제1 터치 전극(TE)들에 접속될 수 있다. 브리지 전극(BE)은 제2 터치 전극(RE)과 교차될 수 있다.
제1 금속 패턴은 비표시 영역(NDA)에 형성되며, 브리지 전극(BE)들과 동일 층에 형성된다. 제1 금속 패턴은 브리지 전극(BE)들 중 일 측 끝에 배치된 브리지 전극(BE)과 이격 배치된다. 제1 금속 패턴은 댐 영역에 형성되지 않는 것을 특징으로 한다. 댐 영역에는 댐(DAM)이 형성되어 있기 때문에 댐(DAM)에 의한 단차가 있다. 제1 금속 패턴을 댐(DAM)에 의한 단차로 인하여 제조 공정시 잔막이 발생할 수 있으며, 이에 따라, 전기적으로 절연되어야 하는 금속 패턴들이 서로 연결될 수 있다. 이러한 문제점이 발생하는 것을 방지하기 위하여, 본원발명은 제1 금속 패턴을 댐 영역에 형성하지 않는 것을 특징으로 한다.
제1 금속 패턴은 제1 터치 라인(TL) 또는 제2 터치 라인(RL)과 접속되어 제1 터치 라인(TL) 또는 제2 터치 라인(RL)의 저항을 감소시키기 위한 보조 라인(AL)일 수 있다. 보조 라인(AL)은 표시 영역(DA)과 댐(DAM)이 형성된 댐 영역 사이에 패턴 형성된 제1 보조 라인(AL1)을 포함할 수 있다.
브리지 전극(BE)들 및 제1 금속 패턴 상에는 절연층(310)이 형성된다. 절연층(310)은 브리지 전극(BE)들 상에 배치되어 브리지 전극(BE)들과 제2 터치 전극(RE)들을 절연시킬 수 있다. 절연층(310)은 브리지 전극(BE)들 사이에 배치되어 브리지 전극(BE)들을 서로 절연시킬 수 있다.
절연층(310)은 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 형성된다. 특히, 절연층(310)은 댐 영역을 덮도록 형성되어 댐(DAM)에 의한 단차를 감소시킨다. 절연층(310)은 제2 금속 패턴이 제조 공정시 단차로 인하여 잔막이 발생하지 않도록 충분한 두께를 가지도록 형성된다. 절연층(310)은 댐(DAM)의 높이의 1/2 보다 큰 두께를 가지는 것이 바람직하다.
절연층(310) 상에는 제1 터치 전극(TE)들, 제2 터치 전극(RE)들 및 제2 금속 패턴이 형성된다. 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들이 표시 영역(DA)에 형성된다. 제1 터치 전극(TE)들은 제1 방향(y축 방향)으로 배치되어 서로 연결되며, 제2 터치 전극(RE)들은 제2 방향(x축 방향)으로 배치되어 서로 연결된다. 제1 방향(y축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향이고, 제2 방향(x축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향일 수 있다. 또는, 제1 방향(y축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향이고, 제2 방향(x축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향일 수 있다.
제1 방향(y축 방향)으로 연결된 제1 터치 전극(TE)들 각각은 제2 방향(x축 방향)으로 이웃하는 제1 터치 전극(TE)들과 전기적으로 절연된다. 제2 방향(x축 방향)으로 연결된 제2 터치 전극(RE)들 각각은 제1 방향(y축 방향)으로 이웃하는 제2 터치 전극(RE)들과 전기적으로 절연된다.
이로 인해, 제1 터치 전극(TE)과 제2 터치 전극(RE)의 교차 영역에는 터치 센서에 해당하는 상호 용량(mutual capacitance)이 형성될 수 있다.
제2 금속 패턴은 비표시 영역(NDA)에 형성되며, 제1 금속 패턴과 중첩되어 패턴 형성된다.
제2 금속 패턴은 제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극들(TE) 중 일 측 끝에 배치된 제1 터치 전극(TE)에서 연장되어 패드 영역(PA)까지 패턴 형성된 제1 터치 라인(TL)일 수 있다. 제1 터치 라인(TL)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181)에 연결될 수 있다. 따라서, 제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극(TE)들은 제1 터치 라인(TL)을 통해 제1 터치 구동부(181)로부터 구동펄스를 입력받을 수 있다.
이러한 제1 터치 라인(TL)은 보조 라인(AL)과 중첩되어 형성된다. 제1 터치 라인(TL)은 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속될 수 있다. 제2 콘택홀(CH2)은 절연층(310)을 관통하여 형성될 수 있다. 제1 터치 라인(TL)은 절연층(310)에 배치되어 제1 보조 라인(AL1)을 노출시키는 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속된다.
도면에 구체적으로 도시하고 있지는 않지만, 제2 금속 패턴은 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들 중 일 측 끝에 배치된 제2 터치 전극(RE)에서 연장되어 패드 영역(PA)까지 패턴 형성된 제2 터치 라인(RL)일 수 있다. 제2 터치 라인(RL)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제2 터치 구동부(182)에 연결될 수 있다. 따라서, 제2 터치 구동부(182)는 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들의 터치 센서들의 차지 변화량들을 입력받을 수 있다.
이러한 제2 터치 라인(RL)은 보조 라인(AL)과 중첩되어 형성된다. 제2 터치 라인(RL)은 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속될 수 있다. 제2 콘택홀(CH2)은 절연층(310)을 관통하여 형성될 수 있다. 제2 터치 라인(RL)은 절연층(310)에 배치되어 제1 보조 라인(AL1)을 노출시키는 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속된다.
절연막(310), 제1 터치 전극(TE) 및 제2 터치 전극(RE) 상에는 패시베이션막(320)이 형성된다. 패시베이션막(320)은 외부로부터 유해한 환경을 차단하여 표시 장치의 특성의 안정화를 유지한다.
제3
실시예
도 8은 도 5의 I-I'의 제3 실시예를 보여주는 단면도이다.
도 8에 도시된 표시장치는 보조 라인(AL)이 제2 보조 라인(AL2)만을 포함한다는 점에서 도 6에 도시된 표시장치와 차이가 있다. 이하에서는 도 6과 동일한 구성에 대한 구체적인 내용은 생략하도록 한다.
도 8을 참조하면, 제1 기판(111)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분되며, 비표시 영역(NDA)에는 패드(PAD)들이 형성되는 패드 영역(PA) 및 댐(DAM)이 형성될 수 있다.
제1 기판(11)의 표시 영역(DA)에는 박막 트랜지스터층(10) 및 유기발광소자층(20)이 형성된다.
박막 트랜지스터층(10)은 박막 트랜지스터(210)들, 게이트 절연막(220), 층간 절연막(230), 보호막(240), 및 평탄화막(250)을 포함한다.
박막 트랜지스터층(10) 상에는 유기발광소자층(20)이 형성된다. 유기발광소자층(20)은 유기발광소자(260)들과 뱅크(270)를 포함한다.
유기발광소자층(20) 상에는 봉지층(30)이 제1 기판(111)의 표시 영역(DA)은 물론 비표시 영역(NDA)까지 형성된다. 봉지층(30)은 봉지막(280) 및 댐(DAM)을 포함한다.
봉지층(30) 상에는 터치 센싱층(40)이 형성된다. 터치 센싱층(40)은 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 브리지 전극(BE)들, 제1 금속 패턴, 제2 금속 패턴, 절연층(310) 및 패시베이션막(320)을 포함한다.
봉지층(30) 상에는 버퍼층이 형성된다. 버퍼층은 표시 영역(DA) 및 비표시 영역(NDA)에서 패드(PAD)가 노출되도록 형성된다. 버퍼층은 댐(DAM)을 덮도록 형성된다. 이러한 버퍼층은 생략될 수도 있다.
버퍼층 상에는 브리지 전극(BE)들 및 제1 금속 패턴이 형성된다. 브리지 전극(BE)들은 표시 영역(DA)에 형성되며, 절연층(310) 상에 형성되는 제1 터치 전극(TE)들을 전기적으로 연결시킨다. 제1 터치 전극(TE)들과 제2 터치 전극(RE)들이 그들의 교차 영역들에서 서로 단락되는 것을 방지하기 위해, 제1 방향(y축 방향)으로 서로 인접한 제1 터치 전극(TE)들은 브리지 전극(BE)을 통해 전기적으로 연결될 수 있다. 브리지 전극(BE)은 제1 및 제2 터치 전극들(TE, RE)과 서로 다른 층에 배치되며, 제1 콘택홀(CH1)들을 통해 서로 인접한 제1 터치 전극(TE)들에 접속될 수 있다. 브리지 전극(BE)은 제2 터치 전극(RE)과 교차될 수 있다.
제1 금속 패턴은 비표시 영역(NDA)에 형성되며, 브리지 전극(BE)들과 동일 층에 형성된다. 제1 금속 패턴은 브리지 전극(BE)들 중 일 측 끝에 배치된 브리지 전극(BE)과 이격 배치된다. 제1 금속 패턴은 댐 영역에 형성되지 않는 것을 특징으로 한다. 댐 영역에는 댐(DAM)이 형성되어 있기 때문에 댐(DAM)에 의한 단차가 있다. 제1 금속 패턴을 댐(DAM)에 의한 단차로 인하여 제조 공정시 잔막이 발생할 수 있으며, 이에 따라, 전기적으로 절연되어야 하는 금속 패턴들이 서로 연결될 수 있다. 이러한 문제점이 발생하는 것을 방지하기 위하여, 본원발명은 제1 금속 패턴을 댐 영역에 형성하지 않는 것을 특징으로 한다.
제1 금속 패턴은 제1 터치 라인(TL) 또는 제2 터치 라인(RL)과 접속되어 제1 터치 라인(TL) 또는 제2 터치 라인(RL)의 저항을 감소시키기 위한 보조 라인(AL)일 수 있다. 보조 라인(AL)은 댐 영역과 패드 영역(PA) 사이는 물론 패드 영역(PA)까지 패턴 형성된 제2 보조 라인(AL2)을 포함할 수 있다. 제2 보조 라인(AL2)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181) 또는 제2 터치 구동부(182)에 연결될 수 있다.
도 8에서는 제2 보조 라인(AL2)이 패드 영역(PA)까지 패턴 형성된 것으로 도시하고 있으나, 이에 한정되지는 않는다. 제2 보조 라인(AL2)은 댐 영역과 패드 영역(PA) 사이에만 형성되고 패드 영역(PA)에 형성되지 않을 수도 있다.
브리지 전극(BE)들 및 제1 금속 패턴 상에는 절연층(310)이 형성된다. 절연층(310)은 브리지 전극(BE)들 상에 배치되어 브리지 전극(BE)들과 제2 터치 전극(RE)들을 절연시킬 수 있다. 절연층(310)은 브리지 전극(BE)들 사이에 배치되어 브리지 전극(BE)들을 서로 절연시킬 수 있다.
절연층(310)은 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 형성된다. 특히, 절연층(310)은 댐 영역을 덮도록 형성되어 댐(DAM)에 의한 단차를 감소시킨다. 절연층(310)은 제2 금속 패턴이 제조 공정시 단차로 인하여 잔막이 발생하지 않도록 충분한 두께를 가지도록 형성된다. 절연층(310)은 댐(DAM)의 높이의 1/2 보다 큰 두께를 가지는 것이 바람직하다.
절연층(310) 상에는 제1 터치 전극(TE)들, 제2 터치 전극(RE)들 및 제2 금속 패턴이 형성된다. 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들이 표시 영역(DA)에 형성된다. 제1 터치 전극(TE)들은 제1 방향(y축 방향)으로 배치되어 서로 연결되며, 제2 터치 전극(RE)들은 제2 방향(x축 방향)으로 배치되어 서로 연결된다. 제1 방향(y축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향이고, 제2 방향(x축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향일 수 있다. 또는, 제1 방향(y축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향이고, 제2 방향(x축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향일 수 있다.
제1 방향(y축 방향)으로 연결된 제1 터치 전극(TE)들 각각은 제2 방향(x축 방향)으로 이웃하는 제1 터치 전극(TE)들과 전기적으로 절연된다. 제2 방향(x축 방향)으로 연결된 제2 터치 전극(RE)들 각각은 제1 방향(y축 방향)으로 이웃하는 제2 터치 전극(RE)들과 전기적으로 절연된다.
이로 인해, 제1 터치 전극(TE)과 제2 터치 전극(RE)의 교차 영역에는 터치 센서에 해당하는 상호 용량(mutual capacitance)이 형성될 수 있다.
제2 금속 패턴은 비표시 영역(NDA)에 형성되며, 제1 금속 패턴과 중첩되어 패턴 형성된다.
제2 금속 패턴은 제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극들(TE) 중 일 측 끝에 배치된 제1 터치 전극(TE)에서 연장되어 패드 영역(PA)까지 패턴 형성된 제1 터치 라인(TL)일 수 있다. 제1 터치 라인(TL)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181)에 연결될 수 있다. 따라서, 제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극(TE)들은 제1 터치 라인(TL)을 통해 제1 터치 구동부(181)로부터 구동펄스를 입력받을 수 있다.
이러한 제1 터치 라인(TL)은 보조 라인(AL)과 중첩되어 형성된다. 제1 터치 라인(TL)은 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속될 수 있다. 제3 콘택홀(CH3)은 절연층(310)을 관통하여 형성될 수 있다. 제1 터치 라인(TL)은 절연층(310)에 배치되어 제2 보조 라인(AL2)을 노출시키는 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속된다.
도면에 구체적으로 도시하고 있지는 않지만, 제2 금속 패턴은 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들 중 일 측 끝에 배치된 제2 터치 전극(RE)에서 연장되어 패드 영역(PA)까지 패턴 형성된 제2 터치 라인(RL)일 수 있다. 제2 터치 라인(RL)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제2 터치 구동부(182)에 연결될 수 있다. 따라서, 제2 터치 구동부(182)는 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들의 터치 센서들의 차지 변화량들을 입력받을 수 있다.
이러한 제2 터치 라인(RL)은 보조 라인(AL)과 중첩되어 형성된다. 제2 터치 라인(RL)은 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속될 수 있다. 제3 콘택홀(CH3)은 절연층(310)을 관통하여 형성될 수 있다. 제2 터치 라인(RL)은 절연층(310)에 배치되어 제2 보조 라인(AL2)을 노출시키는 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속된다.
절연막(310), 제1 터치 전극(TE) 및 제2 터치 전극(RE) 상에는 패시베이션막(320)이 형성된다. 패시베이션막(320)은 외부로부터 유해한 환경을 차단하여 표시 장치의 특성의 안정화를 유지한다.
제4
실시예
도 9은 도 5의 I-I'의 제4 실시예를 보여주는 단면도이다.
도 9에 도시된 표시장치는 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들 상에 브리지 전극(BE)들이 배치된다는 점에서 도 6에 도시된 표시장치와 차이가 있다. 이하에서는 도 6과 동일한 구성에 대한 구체적인 내용은 생략하도록 한다.
도 9를 참조하면, 제1 기판(111)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분되며, 비표시 영역(NDA)에는 패드(PAD)들이 형성되는 패드 영역(PA) 및 댐(DAM)이 형성될 수 있다.
제1 기판(11)의 표시 영역(DA)에는 박막 트랜지스터층(10) 및 유기발광소자층(20)이 형성된다.
박막 트랜지스터층(10)은 박막 트랜지스터(210)들, 게이트 절연막(220), 층간 절연막(230), 보호막(240), 및 평탄화막(250)을 포함한다.
박막 트랜지스터층(10) 상에는 유기발광소자층(20)이 형성된다. 유기발광소자층(20)은 유기발광소자(260)들과 뱅크(270)를 포함한다.
유기발광소자층(20) 상에는 봉지층(30)이 제1 기판(111)의 표시 영역(DA)은 물론 비표시 영역(NDA)까지 형성된다. 봉지층(30)은 봉지막(280) 및 댐(DAM)을 포함한다.
봉지층(30) 상에는 터치 센싱층(40)이 형성된다. 터치 센싱층(40)은 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 브리지 전극(BE)들, 제1 금속 패턴, 제2 금속 패턴, 절연층(310) 및 패시베이션막(320)을 포함한다.
봉지층(30) 상에는 버퍼층이 형성된다. 버퍼층은 표시 영역(DA) 및 비표시 영역(NDA)에서 패드(PAD)가 노출되도록 형성된다. 버퍼층은 댐(DAM)을 덮도록 형성된다. 이러한 버퍼층은 생략될 수도 있다.
버퍼층 상에는 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 및 제1 금속 패턴이 형성된다.
제1 터치 전극(TE)들 및 제2 터치 전극(RE)들이 표시 영역(DA)에 형성된다. 제1 터치 전극(TE)들은 제1 방향(y축 방향)으로 배치되어 서로 연결되며, 제2 터치 전극(RE)들은 제2 방향(x축 방향)으로 배치되어 서로 연결된다. 제1 방향(y축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향이고, 제2 방향(x축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향일 수 있다. 또는, 제1 방향(y축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향이고, 제2 방향(x축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향일 수 있다.
제1 방향(y축 방향)으로 연결된 제1 터치 전극(TE)들 각각은 제2 방향(x축 방향)으로 이웃하는 제1 터치 전극(TE)들과 전기적으로 절연된다. 제2 방향(x축 방향)으로 연결된 제2 터치 전극(RE)들 각각은 제1 방향(y축 방향)으로 이웃하는 제2 터치 전극(RE)들과 전기적으로 절연된다.
이로 인해, 제1 터치 전극(TE)과 제2 터치 전극(RE)의 교차 영역에는 터치 센서에 해당하는 상호 용량(mutual capacitance)이 형성될 수 있다.
제1 금속 패턴은 비표시 영역(NDA)에 형성되며, 제1 터치 전극(TE) 및 제2 터치 전극(RE)과 동일 층에 형성된다. 제1 금속 패턴은 제1 터치 전극(TE) 또는 제2 터치 전극(RE)에서 연장되어 패턴 형성될 수 있다. 제1 금속 패턴은 댐 영역에 형성되지 않는 것을 특징으로 한다. 댐 영역에는 댐(DAM)이 형성되어 있기 때문에 댐(DAM)에 의한 단차가 있다. 제1 금속 패턴을 댐(DAM)에 의한 단차로 인하여 제조 공정시 잔막이 발생할 수 있으며, 이에 따라, 전기적으로 절연되어야 하는 금속 패턴들이 서로 연결될 수 있다. 이러한 문제점이 발생하는 것을 방지하기 위하여, 본원발명은 제1 금속 패턴을 댐 영역에 형성하지 않는 것을 특징으로 한다.
제1 금속 패턴은 제1 터치 구동부(181)로부터 패드(PAD)로 입력되는 구동펄스를 제1 터치 전극(TE)에 전달하는 제1 터치 라인(TL)일 수 있다. 제1 터치 라인(TL)은 표시 영역(DA)과 댐 영역 사이에 패턴 형성된 하나의 제1 터치 라인(TL1) 및 댐 영역과 패드 영역(PA) 사이에 패턴 형성된 다른 하나의 제1 터치 라인(TL2)이 물리적으로 분리되어 형성된다. 하나의 제1 터치 라인(TL1)은 제1 방향(y축 방향)으로 서로 연결된 제1 터치 전극(TE)들 중 일 측 끝에 배치된 제1 터치 전극(TE)에서 연장되어 표시 영역(DA)과 댐(DAM)이 형성된 댐 영역 사이에 패턴 형성된다. 또한, 다른 하나의 제1 터치 라인(TL2)은 댐 영역과 패드 영역(PA) 사이는 물론 패드 영역(PA)까지 패턴 형성된다. 다른 하나의 제1 터치 라인(TL2)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181)에 연결될 수 있다.
도면에 구체적으로 도시하고 있지는 않지만, 제1 금속 패턴은 제2 터치 구동부(182)로부터 패드(PAD)로 입력되는 터치 센서들의 차지 변화량들을 제2 터치 전극(RE)에 전달하는 제2 터치 라인(RL)일 수 있다. 제2 터치 라인(RL)은 표시 영역(DA)과 댐 영역 사이에 패턴 형성된 하나의 제2 터치 라인(RL1) 및 댐 영역과 패드 영역(PA) 사이에 패턴 형성된 다른 하나의 제2 터치 라인(RL2)이 물리적으로 분리되어 형성된다. 하나의 제2 터치 라인(RL1)은 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들 중 일 측 끝에 배치된 제2 터치 전극(RE)에서 연장되어 표시 영역(DA)과 댐(DAM)이 형성된 댐 영역 사이에 패턴 형성된다. 또한, 다른 하나의 제2 터치 라인(RL2)은 댐 영역과 패드 영역(PA) 사이는 물론 패드 영역(PA)까지 패턴 형성된다. 다른 하나의 제2 터치 라인(RL2)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제2 터치 구동부(182)에 연결될 수 있다.
제1 터치 전극(TE)들, 제2 터치 전극(RE)들 및 제1 금속 패턴 상에는 절연층(310)이 형성된다. 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 및 제1 금속 패턴은 동일한 층에 배치될 수 있다. 절연층(310)은 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들 상에 배치될 뿐만 아니라 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들 사이에 배치될 수도 있다. 제1 터치 전극(TE)들 각각은 절연층(310)에 의해 제2 터치 전극(RE)들 각각과 절연될 수 있다.
절연층(310)은 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 형성된다. 특히, 절연층(310)은 댐 영역을 덮도록 형성되어 댐(DAM)에 의한 단차를 감소시킨다. 절연층(310)은 제2 금속 패턴이 제조 공정시 단차로 인하여 잔막이 발생하지 않도록 충분한 두께를 가지도록 형성된다. 절연층(310)은 댐(DAM)의 높이의 1/2 보다 큰 두께를 가지는 것이 바람직하다.
절연층(310) 상에는 브리지 전극(BE)들 및 제2 금속 패턴이 형성된다. 브리지 전극(BE)들은 표시 영역(DA)에 형성되며, 제1 터치 전극(TE)들을 전기적으로 연결한다. 보다 구체적으로, 제1 터치 전극(TE)들과 제2 터치 전극(RE)들이 그들의 교차 영역들에서 서로 단락되는 것을 방지하기 위해, 제1 방향(y축 방향)으로 서로 인접한 제1 터치 전극(TE)들은 브리지 전극(BE)을 통해 전기적으로 연결될 수 있다. 브리지 전극(BE)은 제1 및 제2 터치 전극들(TE, RE)과 서로 다른 층에 배치되며, 제1 콘택홀(CH1)들을 통해 서로 인접한 제1 터치 전극(TE)들에 접속될 수 있다. 브리지 전극(BE)은 제2 터치 전극(RE)과 교차될 수 있다.
이때, 제1 콘택홀(CH1)들은 절연층(310)을 관통하여 형성될 수 있다. 브리지 전극(BE)은 절연층(310)에 형성되어 인접한 2개의 제1 터치 전극(TE)들을 노출시키는 2개의 제1 콘택홀(CH1)들을 통해 인접한 2개의 제1 터치 전극(TE)들과 접속되고, 상기 2개의 제1 콘택홀(CH1)을 연결한다.
제2 금속 패턴은 비표시 영역(NDA)에 형성되며, 브리지 전극(BE)들과 동일 층에 형성된다. 제2 금속 패턴은 브리지 전극(BE)들 중 일 측 끝에 배치된 브리지 전극(BE)과 이격 배치된다. 제2 금속 패턴은 제1 금속 패턴과 중첩되도록 패턴이 형성되고, 제1 금속 패턴과 달리 댐 영역에도 형성될 수 있다.
제2 금속 패턴은 물리적으로 2개로 분리된 제1 터치 라인(TL)을 서로 연결시키는 동시에 제1 터치 라인(TL)과 접속되어 제1 터치 라인(TL)의 저항을 감소시키기 위한 보조 라인(AL)일 수 있다. 보조 라인(AL)은 도 9에 도시된 바와 같이 브리지 전극(BE)들 중 일 측 끝에 배치된 브리지 전극(BE)과 이격된 위치에서 연장되어 패드 영역(PA)까지 패턴 형성될 수 있으나, 이에 한정되지 않는다. 댐 영역에 형성되지 않아 물리적으로 2개로 분리된 제1 터치 라인(TL1, TL2)을 전기적으로 연결시키기 위하여, 보조 라인(AL)은 댐 영역에 형성되어야 할 뿐, 패드 영역(PA)까지 형성될 필요는 없다.
보조 라인(AL)은 제1 터치 라인(TL)과 중첩되어 형성된다. 보조 라인(AL)은 제2 콘택홀(CH2)을 통해 하나의 제1 터치 라인(TL1)과 접속될 수 있다. 제2 콘택홀(CH2)은 절연층(310)을 관통하여 형성될 수 있다. 보조 라인(AL)은 절연층(310)에 배치되어 하나의 제1 터치 라인(TL1)을 노출시키는 제2 콘택홀(CH2)을 통해 하나의 제1 터치 라인(TL1)과 접속된다. 또한, 보조 라인(AL)은 제3 콘택홀(CH3)을 통해 다른 하나의 제1 터치 라인(TL2)과 접속될 수 있다. 제3 콘택홀(CH3)은 절연층(310)을 관통하여 형성될 수 있다. 보조 라인(AL)은 절연층(310)에 배치되어 다른 하나의 제1 터치 라인(TL2)을 노출시키는 제3 콘택홀(CH3)을 통해 다른 하나의 제1 터치 라인(TL2)과 접속된다. 이에 따라, 보조 라인(AL)은 하나의 제1 터치 라인(TL1)과 다른 하나의 제1 터치 라인(TL2)을 전기적으로 연결한다.
도면에 구체적으로 도시하고 있지는 않지만, 제2 금속 패턴은 물리적으로 2개로 분리된 제2 터치 라인(RL)을 서로 연결시키는 동시에 제2 터치 라인(RL)과 접속되어 제2 터치 라인(RL)의 저항을 감소시키기 위한 보조 라인(AL)일 수 있다. 보조 라인(AL)은 브리지 전극(BE)들 중 일 측 끝에 배치된 브리지 전극(BE)과 이격된 위치에서 연장되어 패드 영역(PA)까지 패턴 형성될 수 있으나, 이에 한정되지 않는다. 댐 영역에 형성되지 않아 물리적으로 2개로 분리된 제2 터치 라인(RL1, RL2)을 전기적으로 연결시키기 위하여, 보조 라인(AL)은 댐 영역에 형성되어야 할 뿐, 패드 영역(PA)까지 형성될 필요는 없다.
보조 라인(AL)은 제2 터치 라인(RL)과 중첩되어 형성된다. 보조 라인(AL)은 제2 콘택홀(CH2)을 통해 하나의 제2 터치 라인(RL1)과 접속될 수 있다. 제2 콘택홀(CH2)은 절연층(310)을 관통하여 형성될 수 있다. 보조 라인(AL)은 절연층(310)에 배치되어 하나의 제2 터치 라인(RL1)을 노출시키는 제2 콘택홀(CH2)을 통해 하나의 제2 터치 라인(RL1)과 접속된다. 또한, 보조 라인(AL)은 제3 콘택홀(CH3)을 통해 다른 하나의 제2 터치 라인(RL2)과 접속될 수 있다. 제3 콘택홀(CH3)은 절연층(310)을 관통하여 형성될 수 있다. 보조 라인(AL)은 절연층(310)에 배치되어 다른 하나의 제2 터치 라인(RL2)을 노출시키는 제3 콘택홀(CH3)을 통해 다른 하나의 제2 터치 라인(RL2)과 접속된다. 이에 따라, 보조 라인(AL)은 하나의 제2 터치 라인(RL1)과 다른 하나의 제2 터치 라인(RL2)을 전기적으로 연결한다.
절연층(310), 브리지 전극(BE) 및 제2 금속 패턴 상에는 패시베이션막(320)이 형성된다. 패시베이션막(320)은 외부로부터 유해한 환경을 차단하여 표시 장치의 특성의 안정화를 유지한다.
본원발명은 상술한 바와 같이 표시 영역(DA)은 물론 댐 영역까지 덮는 절연층(310)을 충분한 두께로 형성함으로써 댐(DAM)에 의한 단차를 완화시킨다. 이를 통해, 본원발명은 댐(DAM) 상에 형성되는 제2 금속 패턴, 예컨대, 보조 라인(AL) 형성시 잔막이 남는 것을 방지할 수 있다.
또한, 본원발명은 제1 터치 라인(TL) 또는 제2 터치 라인(RL)과 중첩되도록 보조 라인(AL)을 형성하고, 제1 터치 라인(TL) 또는 제2 터치 라인(RL)을 보조 라인(AL)에 접속시킴으로써, 제1 터치 라인(TL) 또는 제2 터치 라인(RL)의 저항을 감소시킬 수 있다.
또한, 본원발명은 보조 라인(AL)을 브리지 전극(BE)과 동일한 층에 동일한 물질로 형성할 수 있으며, 이에 따라, 별도의 추가 공정 없이 보조 라인(AL)을 형성할 수 있다.
또한, 본원발명은 제1 터치 라인(TL) 또는 제2 터치 라인(RL)을 댐 영역에 형성하지 않고, 제2 및 제3 컨택홀(CH2, CH3)을 통해 보조 라인(AL)과 접속시킴으로써 제1 터치 라인(TL) 또는 제2 터치 라인(RL) 형성시 잔막이 남는 것을 방지할 수 있다.
제5
실시예
도 10은 도 4의 제1 기판에 배치되는 터치 센싱층의 다른 예를 보여주는 평면도이다. 도 11은 도 10의 II-II'의 일 예를 보여주는 단면도이고, 도 12는 도 10의 III-III'의 일 예를 보여주는 단면도이다.
도 10 내지 도 12에 도시된 표시 장치는 제1 터치 전극(TE)들과 제2 터치 전극(RE)들이 서로 다른 층에 형성된다는 점에서 도 5 내지 도 6에 도시된 표시 장치와 차이가 있다. 이하에서는 도 5 내지 도 6과 동일한 구성에 대한 구체적인 내용은 생략하도록 한다.
도 10 내지 도 12를 참조하면, 제1 기판(111)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분되며, 비표시 영역(NDA)에는 패드(PAD)들이 형성되는 패드 영역(PA) 및 댐(DAM)이 형성될 수 있다.
제1 기판(11)의 표시 영역(DA)에는 박막 트랜지스터층(10) 및 유기발광소자층(20)이 형성된다.
박막 트랜지스터층(10)은 박막 트랜지스터(210)들, 게이트 절연막(220), 층간 절연막(230), 보호막(240), 및 평탄화막(250)을 포함한다.
박막 트랜지스터층(10) 상에는 유기발광소자층(20)이 형성된다. 유기발광소자층(20)은 유기발광소자(260)들과 뱅크(270)를 포함한다.
유기발광소자층(20) 상에는 봉지층(30)이 제1 기판(111)의 표시 영역(DA)은 물론 비표시 영역(NDA)까지 형성된다. 봉지층(30)은 봉지막(280) 및 댐(DAM)을 포함한다.
봉지층(30) 상에는 터치 센싱층(40)이 형성된다. 터치 센싱층(40)은 제1 터치 전극(TE)들, 제2 터치 전극(RE)들, 제1 금속 패턴, 제2 금속 패턴, 절연층(310) 및 패시베이션막(320)을 포함한다.
봉지층(30) 상에는 버퍼층이 형성된다. 버퍼층은 표시 영역(DA) 및 비표시 영역(NDA)에서 패드(PAD)가 노출되도록 형성된다. 버퍼층은 댐(DAM)을 덮도록 형성된다. 이러한 버퍼층은 생략될 수도 있다.
버퍼층 상에는 제1 터치 전극(TE)들 및 제2 터치 전극(RE)들이 표시 영역(DA)에 형성된다. 제1 터치 전극(TE)들은 제1 방향(x축 방향)으로 연장되어 라인 형상을 가지며, 제2 터치 전극(RE)들은 제2 방향(y축 방향)으로 연장되어 라인 형상을 가진다. 제1 방향(x축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향이고, 제2 방향(y축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향일 수 있다. 또는, 제1 방향(x축 방향)은 데이터 라인들(D1~Dm)과 나란한 방향이고, 제2 방향(y축 방향)은 스캔 라인들(S1~Sn)과 나란한 방향일 수 있다.
한편, 제1 터치 전극(TE)들과 제2 터치 전극(RE)들 사이에는 절연층(310)이 배치되어 제1 터치 전극(TE)들과 제2 터치 전극(RE)들은 전기적으로 절연된다. 또한, 제1 방향으로 연장된 제1 터치 전극(TE)들 각각은 제2 방향으로 이웃하는 제1 터치 전극(TE)들과 전기적으로 절연된다. 제2 방향으로 연장된 제2 터치 전극(RE)들 각각은 제1 방향으로 이웃하는 제2 터치 전극(RE)들과 전기적으로 절연된다.
이로 인해, 제1 터치 전극(TE)과 제2 터치 전극(RE)의 교차 영역에는 터치 센서에 해당하는 상호 용량(mutual capacitance)이 형성될 수 있다.
한편, 절연층(310)은 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 형성된다. 특히, 절연층(310)은 댐 영역을 덮도록 형성되어 댐(DAM)에 의한 단차를 감소시킨다. 절연층(310)은 제2 금속 패턴이 제조 공정시 단차로 인하여 잔막이 발생하지 않도록 충분한 두께를 가지도록 형성된다. 절연층(310)은 댐(DAM)의 높이의 1/2 보다 큰 두께를 가지는 것이 바람직하다.
제1 금속 패턴은 비표시 영역(NDA)에 형성되며, 제2 터치 전극(RE)과 동일 층에 형성된다. 제1 금속 패턴은 댐 영역에 형성되지 않는 것을 특징으로 한다. 댐 영역에는 댐(DAM)이 형성되어 있기 때문에 댐(DAM)에 의한 단차가 있다. 제1 금속 패턴을 댐(DAM)에 의한 단차로 인하여 제조 공정시 잔막이 발생할 수 있으며, 이에 따라, 전기적으로 절연되어야 하는 금속 패턴들이 서로 연결될 수 있다. 이러한 문제점이 발생하는 것을 방지하기 위하여, 본원발명은 제1 금속 패턴을 댐 영역에 형성하지 않는 것을 특징으로 한다.
제1 금속 패턴은 제2 터치 전극(RE)들 중 제1 방향으로 일 측 끝에 배치된 제2 터치 전극(RE)과 이격 배치된 보조 라인(AL)일 수 있다. 보조 라인(AL)은 표시 영역(DA)과 댐(DAM)이 형성된 댐 영역 사이에 패턴 형성된 제1 보조 라인(AL1)을 포함할 수 있다. 또한, 보조 라인(AL)은 댐 영역과 패드 영역(PA) 사이는 물론 패드 영역(PA)까지 패턴 형성된 제2 보조 라인(AL2)을 포함할 수 있다. 제2 보조 라인(AL2)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181)에 연결될 수 있다. 한편, 댐 영역을 사이에 두고 제1 보조 라인(AL1)과 제2 보조 라인(AL2)이 형성되어 있으므로, 제1 보조 라인(AL1)과 제2 보조 라인(AL2)은 물리적으로 분리되어 있다. 도면에는 제1 보조 라인(AL1)과 제2 보조 라인(AL2)을 모두 도시하고 있으나, 이에 한정되지 않는다. 다른 실시예에서는 보조 라인(AL)은 제1 보조 라인(AL1) 및 제2 보조 라인(AL2) 중 어느 하나만을 포함할 수 있다. 이러한 보조 라인(AL)은 제1 터치 라인(TL)과 접속되어 제1 터치 라인(TL) 의 저항을 감소시킬 수 있다.
또한, 제1 금속 패턴은 제2 터치 전극(RE)들 중 제2 방향으로 일 측 끝에 배치된 제2 터치 전극(RE)에서 연장된 제2 터치 라인(RL)일 수 있다. 제2 터치 라인(RL)은 표시 영역(DA)과 댐 영역 사이에 패턴 형성된 하나의 제2 터치 라인(RL1) 및 댐 영역과 패드 영역(PA) 사이에 패턴 형성된 다른 하나의 제2 터치 라인(RL2)이 물리적으로 분리되어 형성된다. 하나의 제2 터치 라인(RL1)은 제2 방향(x축 방향)으로 서로 연결된 제2 터치 전극(RE)들 중 제2 방향으로 일 측 끝에 배치된 제2 터치 전극(RE)에서 연장되어 표시 영역(DA)과 댐(DAM)이 형성된 댐 영역 사이에 패턴 형성된다. 또한, 다른 하나의 제2 터치 라인(RL2)은 댐 영역과 패드 영역(PA) 사이는 물론 패드 영역(PA)까지 패턴 형성된다. 다른 하나의 제2 터치 라인(RL2)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제2 터치 구동부(182)에 연결될 수 있다.
제2 금속 패턴은 비표시 영역(NDA)에 형성되며, 제1 터치 전극(TE)들과 동일 층에 형성된다. 제2 금속 패턴은 제1 금속 패턴과 중첩되도록 패턴이 형성되고, 제1 금속 패턴과 달리 댐 영역에도 형성될 수 있다.
제2 금속 패턴은 제1 터치 전극들(TE) 중 제1 방향으로 일 측 끝에 배치된 제1 터치 전극(TE)에서 연장되어 패드 영역(PA)까지 패턴 형성된 제1 터치 라인(TL)일 수 있다. 제1 터치 라인(TL)은 패드 영역(PA)에서 패드(PAD)와 접속하여 패드(PAD)를 통해 제1 터치 구동부(181)에 연결될 수 있다. 따라서, 제1 방향(y축 방향)으로 연결된 제1 터치 전극(TE)들은 제1 터치 라인(TL)을 통해 제1 터치 구동부(181)로부터 구동펄스를 입력 받을 수 있다.
이러한 제1 터치 라인(TL)은 제2 터치 전극(RE)들과 동일 층에 형성된 제1 보조 라인(AL1) 및 제2 보조 라인(AL2)과 중첩되어 형성된다. 제1 터치 라인(TL)은 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속될 수 있다. 제2 콘택홀(CH2)은 절연층(310)을 관통하여 형성될 수 있다. 제1 터치 라인(TL)은 절연층(310)에 배치되어 제1 보조 라인(AL1)을 노출시키는 제2 콘택홀(CH2)을 통해 제1 보조 라인(AL1)과 접속된다. 또한, 제1 터치 라인(TL)은 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속될 수 있다. 제3 콘택홀(CH3)은 절연층(310)을 관통하여 형성될 수 있다. 제1 터치 라인(TL)은 절연층(310)에 배치되어 제2 보조 라인(AL2)을 노출시키는 제3 콘택홀(CH3)을 통해 제2 보조 라인(AL2)과 접속된다.
또한, 제2 금속 패턴은 제1 터치 전극들(TE) 중 제2 방향으로 일 측 끝에 배치된 제1 터치 전극(TE)과 이격 배치된 보조 라인(AL)일 수 있다. 보조 라인(AL)은 제1 터치 전극(TE)과 이격된 위치에서 연장되어 패드 영역(PA)까지 패턴 형성될 수 있으나, 이에 한정되지 않는다. 댐 영역에 형성되지 않아 물리적으로 2개로 분리된 제2 터치 라인(RL1, RL2)을 전기적으로 연결시키기 위하여, 보조 라인(AL)은 댐 영역에 형성되어야 할 뿐, 패드 영역(PA)까지 형성될 필요는 없다. 이러한 보조 라인(AL)은 물리적으로 2개로 분리된 제2 터치 라인(RL)을 서로 연결시키는 동시에 제2 터치 라인(RL)과 접속되어 제2 터치 라인(RL)의 저항을 감소시킬 수 있다.
제1 터치 전극(TE)들과 동일 층에 형성된 보조 라인(AL)은 제2 터치 라인(RL)과 중첩되어 형성된다. 보조 라인(AL)은 제2 콘택홀(CH2)을 통해 하나의 제2 터치 라인(RL1)과 접속될 수 있다. 제2 콘택홀(CH2)은 절연층(310)을 관통하여 형성될 수 있다. 보조 라인(AL)은 절연층(310)에 배치되어 하나의 제2 터치 라인(RL1)을 노출시키는 제2 콘택홀(CH2)을 통해 하나의 제2 터치 라인(RL1)과 접속된다. 또한, 보조 라인(AL)은 제3 콘택홀(CH3)을 통해 다른 하나의 제2 터치 라인(RL2)과 접속될 수 있다. 제3 콘택홀(CH3)은 절연층(310)을 관통하여 형성될 수 있다. 보조 라인(AL)은 절연층(310)에 배치되어 다른 하나의 제2 터치 라인(RL2)을 노출시키는 제3 콘택홀(CH3)을 통해 다른 하나의 제2 터치 라인(RL2)과 접속된다. 이에 따라, 보조 라인(AL)은 하나의 제2 터치 라인(RL1)과 다른 하나의 제2 터치 라인(RL2)을 전기적으로 연결한다.
절연층(310) 및 제1 터치 전극(TE) 상에는 패시베이션막(320)이 형성된다. 패시베이션막(320)은 외부로부터 유해한 환경을 차단하여 표시 장치의 특성의 안정화를 유지한다.
본 발명의 제1 실시예 내지 제5 실시예는 댐(DAM)이 1개가 형성되는 것으로 설명되어 있으나, 이에 한정되지 않는다. 본 발명의 제1 실시예 내지 제5 실시예는 도 13에 도시된 바와 같이 댐(DAM)이 복수개가 형성된 구조에도 적용될 수 있다.
보다 구체적으로, 제1 기판(111)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분되며, 비표시 영역(NDA)에는 패드(PAD)들이 형성되는 패드 영역(PA), 제1 댐(DAM1) 및 제2 댐(DAM2 )이 형성될 수 있다.
제1 댐(DAM1) 및 제2 댐(DAM2)은 비표시 영역(NDA)에 배치되어 봉지막(280)을 구성하는 유기막(282)의 흐름을 차단한다. 보다 구체적으로, 제1 댐(DAM1)은 표시 영역(DA)의 외곽을 둘러싸도록 형성되어 봉지막(280)을 구성하는 유기막(282)의 흐름을 1차적으로 차단할 수 있다. 또한, 제1 댐(DAM1)은 표시 영역(DA)와 패드 영역(PA) 사이에 배치되어 봉지막(280)을 구성하는 유기막(282)이 패드 영역(PA)을 침범하지 못하도록 유기막(282)의 흐름을 1차적으로 차단할 수 있다.
또한, 제2 댐(DAM2)은 제1 댐(DAM1)의 외곽을 둘러싸도록 형성되어 제1 댐(DAM1)의 외곽으로 흘러 넘치는 유기막(282)을 2차적으로 차단할 수 있다. 이를 통해, 제1 댐(DAM1) 및 제2 댐(DAM2)은 유기막(282)이 표시장치의 외부로 노출되거나 패드 영역(PA)을 침범하는 것을 보다 효과적으로 차단할 수 있다.
이러한 제1 댐(DAM1) 및 제2 댐(DAM2)은 화소(P)의 평탄화막(250) 또는 뱅크(270)와 동시에 형성될 수 있으며, 평탄화막(250) 또는 뱅크(270)와 같은 물질로 이루어질 수 있다. 이와 같은 경우, 댐(DAM)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기 물질로 형성될 수 있다.
제1 금속 패턴은 비표시 영역(NDA)에 형성되며, 제1 댐(DAM1) 및 제2 댐(DAM2)이 형성된 댐 영역에 형성되지 않는 것을 특징으로 한다.
제1 금속 패턴 상에는 절연층(310)이 형성될 수 있다. 절연층(310)은 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 형성되는데, 특히, 댐 영역을 덮도록 형성되어 제1 댐(DAM1) 및 제2 댐(DAM2)에 의한 단차를 감소시킬 수 있다. 절연층(310)은 제1 댐(DAM1)과 제2 댐(DAM2)이 이격하면서 발생한 이격 공간이 채워지도록 충분한 두께를 가지도록 형성될 수 있다.
절연층(310) 상에는 제2 금속 패턴이 형성될 수 있다. 제2 금속 패턴은 비표시 영역(NDA)에 형성되며, 제1 금속 패턴과 달리 제1 댐(DAM1) 및 제2 댐(DAM2)이 형성된 댐 영역에도 형성될 수 있다. 제2 금속 패턴은 절연층(310)을 관통하는 컨택홀을 통해 제1 금속 패턴과 접속될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 청구 범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
100: 터치 스크린 일체형 표시장치 110: 표시패널
111: 하부 기판 112: 상부 기판
120: 게이트 구동부 130: 데이터 구동부
131: 소스 드라이브 IC 140: 연성필름
150: 회로보드 160: 타이밍 콘트롤러
170: 호스트 시스템 180: 터치 구동부
181: 제1 터치 구동부 182: 제2 터치 구동부
183: 터치 콘트롤러 190: 터치 좌표 산출부
10: 박막 트랜지스터층 20: 유기발광소자층
30: 봉지층 40: 터치 센싱층
210: 박막 트랜지스터 211: 액티브층
212: 게이트전극 213: 소스전극
214: 드레인전극 220: 게이트 절연막
230: 층간 절연막 240: 보호막
250: 평탄화막 260: 유기발광소자
261: 제1 전극 262: 유기발광층
263: 제2 전극
111: 하부 기판 112: 상부 기판
120: 게이트 구동부 130: 데이터 구동부
131: 소스 드라이브 IC 140: 연성필름
150: 회로보드 160: 타이밍 콘트롤러
170: 호스트 시스템 180: 터치 구동부
181: 제1 터치 구동부 182: 제2 터치 구동부
183: 터치 콘트롤러 190: 터치 좌표 산출부
10: 박막 트랜지스터층 20: 유기발광소자층
30: 봉지층 40: 터치 센싱층
210: 박막 트랜지스터 211: 액티브층
212: 게이트전극 213: 소스전극
214: 드레인전극 220: 게이트 절연막
230: 층간 절연막 240: 보호막
250: 평탄화막 260: 유기발광소자
261: 제1 전극 262: 유기발광층
263: 제2 전극
Claims (10)
- 화소들이 배치된 표시 영역, 및 상기 표시 영역을 둘러싸고 패드들이 배치된 비표시 영역을 포함하는 기판;
상기 표시 영역과 상기 패드들 사이에 배치된 댐;
상기 표시 영역에 배치된 화소들을 덮으며, 상기 댐을 덮는 적어도 하나의 무기막을 포함하는 봉지막;
상기 봉지막 상에 있는 브리지 전극 및 제1 금속 패턴;
상기 브리지 전극 및 상기 제1 금속 패턴 상에 있는 절연층; 및
상기 절연층 상에 있는 제2 금속 패턴, 제1 터치 전극들 및 제2 터치 전극들을 포함하고,
상기 제1 터치 전극들은 제1 방향으로 배치되며, 상기 절연층의 제1 컨택홀을 통해 상기 브리지 전극과 접속되고,
상기 제1 터치 전극들은 상기 브리지 전극을 통하여 서로 전기적으로 연결되고,
상기 제2 금속 패턴은 상기 절연층의 제2 컨택홀을 통하여 상기 제1 금속 패턴과 접속되는 표시 장치. - 제 1 항에 있어서,
상기 제1 터치 전극들은 제1 방향으로 정렬되고, 상기 제2 터치 전극들은 상기 제1 방향과는 다른 제2 방향으로 정렬되는 표시 장치. - 제 1 항에 있어서,
상기 제1 금속 패턴과 상기 제2 금속 패턴은 상기 비표시 영역에 배치되며, 상기 제1 터치 전극들, 상기 제2 터치 전극들 및 상기 브리지 전극은 상기 표시 영역에 배치되는 표시 장치. - 제 3 항에 있어서,
상기 제1 금속 패턴은 상기 브리지 전극과 동일한 층 상에 배치되며, 상기 제2 금속 패턴은 상기 제1 터치 전극들 및 상기 제2 터치 전극들과 동일한 층 상에 배치되는 표시 장치. - 제 4 항에 있어서,
상기 제2 금속 패턴은 상기 제1 터치 전극들과 패드를 전기적으로 연결하는 제1 터치 라인인 표시 장치. - 제 4 항에 있어서,
상기 제2 금속 패턴은 상기 제2 터치 전극들과 패드를 전기적으로 연결하는 제2 터치 라인인 표시 장치. - 제 4 항에 있어서,
상기 제2 금속 패턴은 상기 절연층을 사이에 두고서 상기 제1 금속 패턴과 중첩하는 표시 장치. - 제 3 항에 있어서,
상기 제1 금속 패턴은 상기 표시 영역과 상기 댐 사이에 배치되는 표시 장치. - 제 4 항에 있어서,
상기 제1 터치 전극들은 상기 제2 터치 전극들과 동일한 층상에 배치되는 표시 장치. - 제 2 항에 있어서,
상기 제2 방향으로 정렬된 상기 제2 터치 전극들은 일체형으로 서로 연결된 표시 장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210094123A KR102399950B1 (ko) | 2017-07-18 | 2021-07-19 | 표시장치 |
KR1020220059429A KR102577155B1 (ko) | 2017-07-18 | 2022-05-16 | 표시장치 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170091017A KR102281226B1 (ko) | 2017-07-18 | 2017-07-18 | 표시장치 |
KR1020210094123A KR102399950B1 (ko) | 2017-07-18 | 2021-07-19 | 표시장치 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170091017A Division KR102281226B1 (ko) | 2017-07-18 | 2017-07-18 | 표시장치 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020220059429A Division KR102577155B1 (ko) | 2017-07-18 | 2022-05-16 | 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20210093211A KR20210093211A (ko) | 2021-07-27 |
KR102399950B1 true KR102399950B1 (ko) | 2022-05-18 |
Family
ID=62985964
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170091017A KR102281226B1 (ko) | 2017-07-18 | 2017-07-18 | 표시장치 |
KR1020210094123A KR102399950B1 (ko) | 2017-07-18 | 2021-07-19 | 표시장치 |
KR1020220059429A KR102577155B1 (ko) | 2017-07-18 | 2022-05-16 | 표시장치 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170091017A KR102281226B1 (ko) | 2017-07-18 | 2017-07-18 | 표시장치 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020220059429A KR102577155B1 (ko) | 2017-07-18 | 2022-05-16 | 표시장치 |
Country Status (5)
Country | Link |
---|---|
US (5) | US10497896B2 (ko) |
EP (2) | EP3432379B1 (ko) |
JP (5) | JP6639579B2 (ko) |
KR (3) | KR102281226B1 (ko) |
CN (2) | CN116507155A (ko) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101974086B1 (ko) * | 2016-09-30 | 2019-05-02 | 삼성디스플레이 주식회사 | 표시모듈 |
KR102354514B1 (ko) * | 2017-05-11 | 2022-01-21 | 엘지디스플레이 주식회사 | 표시 장치 |
KR102380046B1 (ko) * | 2017-09-22 | 2022-03-30 | 삼성디스플레이 주식회사 | 전자 패널 및 이의 제조 방법 |
KR102414940B1 (ko) * | 2017-10-31 | 2022-06-29 | 엘지디스플레이 주식회사 | 표시 장치 및 그의 제조방법 |
KR102661283B1 (ko) * | 2018-11-26 | 2024-05-02 | 삼성디스플레이 주식회사 | 표시 기판, 이의 제조 방법, 및 이를 포함하는 표시 장치 |
KR20200089789A (ko) * | 2019-01-17 | 2020-07-28 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
KR20200116577A (ko) * | 2019-04-01 | 2020-10-13 | 삼성디스플레이 주식회사 | 표시 장치 및 그 제조 방법 |
KR102675479B1 (ko) * | 2019-06-14 | 2024-06-13 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 제조 방법 |
KR20210052782A (ko) * | 2019-10-31 | 2021-05-11 | 삼성디스플레이 주식회사 | 표시 패널 |
KR20210059833A (ko) | 2019-11-15 | 2021-05-26 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20210086309A (ko) * | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 발광 표시 장치와 이를 이용한 멀티 스크린 표시 장치 |
KR20210142036A (ko) | 2020-05-14 | 2021-11-24 | 삼성디스플레이 주식회사 | 터치 센서 및 이를 포함하는 표시 장치 |
KR20210145026A (ko) * | 2020-05-22 | 2021-12-01 | 삼성디스플레이 주식회사 | 전자 장치 |
CN111766969B (zh) * | 2020-06-08 | 2023-04-07 | 武汉华星光电半导体显示技术有限公司 | 一种触控显示面板及其制作方法 |
KR20210157947A (ko) * | 2020-06-22 | 2021-12-30 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
CN111768693A (zh) * | 2020-06-24 | 2020-10-13 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
KR20220011378A (ko) * | 2020-07-21 | 2022-01-28 | 엘지디스플레이 주식회사 | 표시 장치 |
KR20220022931A (ko) * | 2020-08-19 | 2022-03-02 | 삼성디스플레이 주식회사 | 표시 패널과 그의 제조 방법 |
KR20220052390A (ko) | 2020-10-20 | 2022-04-28 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20220068013A (ko) * | 2020-11-18 | 2022-05-25 | 엘지디스플레이 주식회사 | 표시장치 |
KR20220082315A (ko) * | 2020-12-10 | 2022-06-17 | 엘지디스플레이 주식회사 | 터치 스크린 일체형 발광 표시 장치 |
KR20220091648A (ko) | 2020-12-23 | 2022-07-01 | 삼성디스플레이 주식회사 | 표시 장치 |
WO2022174229A1 (en) * | 2021-02-09 | 2022-08-18 | Joby Aero, Inc. | Aircraft propulsion unit |
CN113867572B (zh) * | 2021-10-09 | 2024-01-23 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106951125A (zh) | 2017-03-30 | 2017-07-14 | 上海天马微电子有限公司 | 一种触控显示面板及触控显示装置 |
JP2018128835A (ja) | 2017-02-08 | 2018-08-16 | 株式会社ジャパンディスプレイ | タッチセンサ内蔵表示装置 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011222796A (ja) | 2010-04-12 | 2011-11-04 | Seiko Epson Corp | 基板の製造方法、半導体装置の製造方法、電気光学装置 |
KR101552994B1 (ko) * | 2012-08-31 | 2015-09-15 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 및 이의 제조 방법 |
JP6113633B2 (ja) * | 2013-11-27 | 2017-04-12 | 株式会社ジャパンディスプレイ | 有機el表示装置及びその製造方法 |
JP6305759B2 (ja) | 2013-12-26 | 2018-04-04 | 株式会社ジャパンディスプレイ | 表示装置 |
JP2016038697A (ja) * | 2014-08-07 | 2016-03-22 | 株式会社ジャパンディスプレイ | センサ装置及び表示装置 |
KR102462424B1 (ko) * | 2014-12-30 | 2022-11-03 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102362189B1 (ko) | 2015-04-16 | 2022-02-11 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102388711B1 (ko) * | 2015-04-27 | 2022-04-20 | 삼성디스플레이 주식회사 | 표시 장치 |
DE102016206922A1 (de) * | 2015-05-08 | 2016-11-10 | Semiconductor Energy Laboratory Co., Ltd. | Touchscreen |
KR102477299B1 (ko) * | 2015-06-12 | 2022-12-14 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
KR102568864B1 (ko) * | 2015-06-26 | 2023-08-23 | 삼성디스플레이 주식회사 | 플렉서블 표시장치 |
KR101763616B1 (ko) * | 2015-07-29 | 2017-08-02 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102401080B1 (ko) * | 2015-09-30 | 2022-05-23 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102407569B1 (ko) * | 2015-10-31 | 2022-06-10 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
KR102490891B1 (ko) | 2015-12-04 | 2023-01-25 | 삼성디스플레이 주식회사 | 표시 장치 |
US9716248B2 (en) * | 2015-12-18 | 2017-07-25 | Apple Inc. | Organic light-emitting diode displays with reduced border area |
CN106816457B (zh) * | 2016-12-28 | 2019-08-02 | 上海天马微电子有限公司 | 一种触控显示面板及其制作方法、触控显示装置 |
CN106775173B (zh) * | 2017-02-07 | 2019-12-20 | 上海天马微电子有限公司 | 一种触控显示面板和触控显示装置 |
CN106873839B (zh) | 2017-02-15 | 2019-09-13 | 上海天马微电子有限公司 | 一种触控显示面板及触控显示装置 |
CN106803514B (zh) * | 2017-02-22 | 2020-06-30 | 上海天马微电子有限公司 | 一种集成触控的有机发光二极管显示装置 |
JP2018181799A (ja) * | 2017-04-21 | 2018-11-15 | 株式会社ジャパンディスプレイ | 表示装置、および表示装置の製造方法 |
-
2017
- 2017-07-18 KR KR1020170091017A patent/KR102281226B1/ko active IP Right Grant
-
2018
- 2018-07-17 CN CN202310552225.7A patent/CN116507155A/zh active Pending
- 2018-07-17 US US16/038,055 patent/US10497896B2/en active Active
- 2018-07-17 CN CN201810783250.5A patent/CN109273486B/zh active Active
- 2018-07-18 EP EP18184207.1A patent/EP3432379B1/en active Active
- 2018-07-18 JP JP2018135001A patent/JP6639579B2/ja active Active
- 2018-07-18 EP EP22186589.2A patent/EP4099419A1/en active Pending
-
2019
- 2019-10-29 US US16/666,863 patent/US10873051B2/en active Active
- 2019-12-24 JP JP2019232344A patent/JP6887481B2/ja active Active
-
2020
- 2020-11-04 US US17/089,476 patent/US11182031B2/en active Active
-
2021
- 2021-05-18 JP JP2021083873A patent/JP7150935B2/ja active Active
- 2021-07-19 KR KR1020210094123A patent/KR102399950B1/ko active IP Right Grant
- 2021-10-26 US US17/510,976 patent/US11526242B2/en active Active
-
2022
- 2022-05-16 KR KR1020220059429A patent/KR102577155B1/ko active IP Right Grant
- 2022-09-28 JP JP2022155195A patent/JP7361860B2/ja active Active
- 2022-10-24 US US17/972,320 patent/US11693523B2/en active Active
-
2023
- 2023-10-03 JP JP2023171729A patent/JP2024009856A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018128835A (ja) | 2017-02-08 | 2018-08-16 | 株式会社ジャパンディスプレイ | タッチセンサ内蔵表示装置 |
CN106951125A (zh) | 2017-03-30 | 2017-07-14 | 上海天马微电子有限公司 | 一种触控显示面板及触控显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US11182031B2 (en) | 2021-11-23 |
US11526242B2 (en) | 2022-12-13 |
EP3432379B1 (en) | 2022-09-07 |
EP4099419A1 (en) | 2022-12-07 |
JP2019020732A (ja) | 2019-02-07 |
KR20210093211A (ko) | 2021-07-27 |
US11693523B2 (en) | 2023-07-04 |
US20230042312A1 (en) | 2023-02-09 |
US10873051B2 (en) | 2020-12-22 |
EP3432379A1 (en) | 2019-01-23 |
CN109273486B (zh) | 2023-06-09 |
KR102577155B1 (ko) | 2023-09-08 |
JP2022191297A (ja) | 2022-12-27 |
US20220043534A1 (en) | 2022-02-10 |
US20210048921A1 (en) | 2021-02-18 |
US20200067010A1 (en) | 2020-02-27 |
US10497896B2 (en) | 2019-12-03 |
JP7361860B2 (ja) | 2023-10-16 |
JP6639579B2 (ja) | 2020-02-05 |
KR20220070179A (ko) | 2022-05-30 |
JP6887481B2 (ja) | 2021-06-16 |
JP7150935B2 (ja) | 2022-10-11 |
JP2020074301A (ja) | 2020-05-14 |
KR102281226B1 (ko) | 2021-07-22 |
KR20190009147A (ko) | 2019-01-28 |
CN116507155A (zh) | 2023-07-28 |
CN109273486A (zh) | 2019-01-25 |
JP2021157183A (ja) | 2021-10-07 |
US20190036063A1 (en) | 2019-01-31 |
JP2024009856A (ja) | 2024-01-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102399950B1 (ko) | 표시장치 | |
KR102516938B1 (ko) | 표시 장치 | |
KR102354925B1 (ko) | 표시장치와 그의 제조방법 | |
US11882740B2 (en) | Display device for preventing arcing between boundary surface of mask for covering pad area and pad electrode | |
KR102277705B1 (ko) | 표시 장치 | |
KR20180074985A (ko) | 터치 스크린 일체형 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |