KR102154186B1 - 테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법 - Google Patents

테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법 Download PDF

Info

Publication number
KR102154186B1
KR102154186B1 KR1020130149493A KR20130149493A KR102154186B1 KR 102154186 B1 KR102154186 B1 KR 102154186B1 KR 1020130149493 A KR1020130149493 A KR 1020130149493A KR 20130149493 A KR20130149493 A KR 20130149493A KR 102154186 B1 KR102154186 B1 KR 102154186B1
Authority
KR
South Korea
Prior art keywords
data
code
error detection
source driver
timing controller
Prior art date
Application number
KR1020130149493A
Other languages
English (en)
Other versions
KR20150064803A (ko
Inventor
이동명
최영민
배한수
백동훈
이길훈
이용훈
이재열
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to KR1020130149493A priority Critical patent/KR102154186B1/ko
Priority to US14/455,484 priority patent/US9514713B2/en
Publication of KR20150064803A publication Critical patent/KR20150064803A/ko
Application granted granted Critical
Publication of KR102154186B1 publication Critical patent/KR102154186B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/02Handling of images in compressed format, e.g. JPEG, MPEG
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법이 개시된다. 본 발명의 일 실시예에 따른 타이밍 콘트롤러는, 디스플레이 데이터로부터 제1 코드를 생성하는 코드 생성부와, 상기 디스플레이 데이터와 상기 제1 코드를 포함하는 데이터 시퀀스를 생성하는 프로토콜 인코더 및 상기 데이터 시퀀스를 링크를 통해 소스 드라이버로 제공하는 전송부를 구비하는 것을 특징으로 한다.

Description

테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법{Timing Controller, Source Driver, Display Driving Circuit improving test efficiency and Operating Method thereof}
본 발명은 디스플레이 구동회로에 관한 것으로, 자세하게는 테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법에 관한 것이다.
일반적으로 화면을 출력하기 위하여 액정 디스플레이 장치(Liquid Crystal Display, LCD), OLED(Organic Light Emitting Diode) 등의 평판 디스플레이 장치가 널리 이용되고 있다. 평판 디스플레이 장치는 화상을 구현하는 패널을 구비하며, 상기 패널에는 복수 개의 픽셀들이 배치된다. 디스플레이 구동회로(Display Driving IC, DDI)는 패널을 구동하기 위해 이용되며, 디스플레이 구동회로에서 제공되는 데이터 신호(디스플레이 데이터)에 의해 픽셀들이 구동됨에 따라 패널에 화상이 구현된다.
디스플레이 데이터 및 각종 제어신호는 하나 이상의 링크들을 통하여 패널로 제공될 수 있으나, 링크들을 통한 신호 전송에 있어서 오류가 발생될 수 있으므로, 이에 대한 검사를 위하여 비트 에러율 테스트(BERT)가 수행될 수 있다. 일예로서, 사이즈가 크고 해상도가 높은 패널의 경우 신호들을 전송하는 링크의 길이가 길어질 수 있으며, 이 경우 신호 전송에 있어서 오류가 발생될 가능성이 높아질 수 있다. 그러나, 테스트 동작을 수행하기 위해서는 별도의 테스트 패턴을 발생하는 장치나 별도의 테스트 시간이 요구되는 등, 테스트 과정에 따른 효율성 감소가 발생될 수 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법을 제공하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위해, 본 발명의 일 실시예에 따른 타이밍 콘트롤러는, 디스플레이 데이터로부터 제1 코드를 생성하는 코드 생성부와, 상기 디스플레이 데이터와 상기 제1 코드를 포함하는 데이터 시퀀스를 생성하는 프로토콜 인코더 및 상기 데이터 시퀀스를 링크를 통해 소스 드라이버로 제공하는 전송부를 구비하는 것을 특징으로 한다.
바람직하게는, 상기 데이터 시퀀스는, 상기 제1 코드를 이용한 데이터 에러 검출 동작을 활성화하기 위한 제1 정보를 더 포함하는 것을 특징으로 한다.
또한 바람직하게는, 상기 코드 생성부는, 상기 디스플레이 데이터로부터 CRC 데이터를 생성하는 CRC 인코더인 것을 특징으로 한다.
또한 바람직하게는, 상기 타이밍 콘트롤러는, 패널에 포함되는 다수의 게이트 라인들에 대한 화면 출력을 위한 디스플레이 데이터를 순차적으로 상기 소스 드라이버로 제공하며, 상기 코드 생성부는, 각각의 게이트 라인에 대한 디스플레이 데이터에 대응하여 상기 제1 코드를 생성하는 것을 특징으로 한다.
또한 바람직하게는, 상기 타이밍 콘트롤러는, 패널에 포함되는 다수의 게이트 라인들에 대한 화면 출력을 위한 디스플레이 데이터를 순차적으로 상기 소스 드라이버로 제공하며, 상기 다수의 라인들에 대한 디스플레이 데이터를 제공한 후, 상기 소스 드라이버로부터 상기 제1 코드를 이용한 데이터 에러 검출 결과를 수신하는 것을 특징으로 한다.
또한 바람직하게는, 상기 타이밍 콘트롤러는, 상기 소스 드라이버로부터 상기 제1 코드를 이용한 데이터 에러 검출 결과를 수신하는 수신부 및 상기 디스플레이 데이터와 상기 에러 검출 결과에 따른 테스트 데이터의 결합을 제어하는 데이터 제어부를 더 구비하는 것을 특징으로 한다.
또한 바람직하게는, 상기 타이밍 콘트롤러는, 다수의 소스 드라이버들과 서로 구분되는 링크를 통해 연결되며, 상기 데이터 시퀀스를 상기 다수의 소스 드라이버들로 동시에 제공하는 것을 특징으로 한다.
한편, 본 발명의 일 실시예에 따른 소스 드라이버는, 상기 디스플레이 데이터와 상기 디스플레이 데이터에 대응하는 제1 코드를 포함하는 데이터 시퀀스를 수신하고 이를 디코딩하는 프로토콜 디코더 및 상기 데이터 시퀀스에 포함된 제1 코드와 상기 디스플레이 데이터로부터 생성된 제2 코드를 이용하여 상기 디스플레이 데이터에 대한 에러 검출 동작을 수행하는 에러 검출부를 구비하는 것을 특징으로 한다.
한편, 본 발명의 일 실시예에 따른 디스플레이 구동회로는, 디스플레이 데이터로부터 제1 코드를 생성하고, 상기 디스플레이 데이터와 상기 제1 코드를 포함하는 데이터 시퀀스를 출력하는 타이밍 콘트롤러 및 제1 링크를 통해 상기 데이터 시퀀스를 수신하고, 상기 디스플레이 데이터에 대응하는 제2 코드를 생성하며, 상기 데이터 시퀀스에 포함된 제1 코드와 상기 생성된 제2 코드를 이용하여 상기 디스플레이 데이터에 대한 에러 검출 동작을 수행하는 소스 드라이버를 구비하는 것을 특징으로 한다.
한편, 본 발명의 일 실시예에 따른 디스플레이 구동회로의 동작방법은, 제1 디스플레이 데이터에 대응하는 제1 코드를 생성하는 단계와, 상기 제1 코드 및 상기 제1 디스플레이 데이터를 이용한 에러 검출 요청을 나타내는 제1 정보를 활성화하는 단계와, 상기 제1 정보, 상기 제1 코드 및 상기 제1 디스플레이 데이터를 포함하는 데이터 시퀀스를 생성하는 단계 및 상기 데이터 시퀀스를 타이밍 콘트롤러와 소스 드라이버 사이의 메인 링크를 통해 상기 소스 드라이버로 제공하는 단계를 구비하는 것을 특징으로 한다.
본 발명의 일 실시예의 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법에 따르면, 링크 테스트를 위한 별도의 테스트 모드를 필요로 하지 않으며, 또한 테스트 모드시 이용될 테스트 패턴을 발생하는 장치를 필요로 하지 않으므로, 테스트 효율성을 향상할 수 있는 효과가 있다.
또한, 본 발명의 일 실시예의 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법에 따르면, 노멀 디스플레이 동작을 통해 에러 검출 동작을 수행하고 이에 대한 결과를 실시간으로 확인할 수 있으며, 또한 디스플레이 구동 회로의 옵션을 주기적으로 최적화할 수 있으므로 그 성능을 향상시킬 수 있는 효과가 있다.
도 1은 본 발명의 일실시예에 따른 디스플레이 장치를 나타내는 블록도이다.
도 2는 본 발명의 일실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다.
도 3은 본 발명의 실시예에 따른 디스플레이 구동회로를 포함하는 디스플레이 장치를 나타내는 블록도이다.
도 4a,b는 본 발명의 일실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다.
도 5는 데이터 시퀀스를 포함하는 패킷의 일 예를 나타내는 도면이다.
도 6은 다수의 소스 드라이버들에 대한 테스트 동작 예를 나타내는 블록도이다.
도 7은 본 발명의 다른 실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다.
도 8a,b는 도 7의 실시예에 따른 패킷의 일 예 및 스위치 제어 동작의 다른 예를 나타내는 도면이다.
도 9는 본 발명의 실시예에 따른 에러 검출 동작 및 테스트 결과 전송 동작의 일예를 나타내는 파형도이다.
도 10은 본 발명의 일실시예에 따른 디스플레이 구동회로의 동작방법을 나타내는 플로우차트이다.
도 11은 본 발명의 다른 실시예에 따른 디스플레이 구동회로의 동작방법을 나타내는 플로우차트이다.
도 12는 본 발명의 또 다른 실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다.
도 13은 도 12의 디스플레이 구동회로의 동작방법의 일예를 나타내는 플로우차트이다.
도 14a,b,c는 디스플레이 데이터와 테스트 데이터의 출력 화면의 일예를 나타내는 도면이다.
도 15a,b는 본 발명의 또 다른 실시예에 따른 디스플레이 구동회로 및 패킷의 일예를 나타내는 도면이다.
도 16a,b는 도 15의 디스플레이 구동회로에 따른 테스트 결과의 출력 화면의 일예를 나타내는 도면이다.
도 17은 본 발명의 또 다른 실시예에 따른 디스플레이 구동회로의 동작방법을 나타내는 플로우차트이다.
도 18a,b는 테스트 결과에 따라 디스플레이 구동회로의 옵션을 최적화하는 일예를 나타내는 블록도 및 플로우차트이다.
도 19는 본 발명의 실시예에 따른 디스플레이 장치의 구현 예를 나타내는 블록도이다.
도 20은 본 발명의 또 다른 실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다.
도 21 및 도 22는 타이밍 콘트롤러가 임베디드된 소스 드라이버의 일 구현예를 나타내는 블록도이다.
도 23은 본 발명의 일실시예에 따른 디스플레이 구동회로를 포함하는 사용자 장치를 나타내는 블록도이다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시 예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시 예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 1은 본 발명의 일실시예에 따른 디스플레이 장치를 나타내는 블록도이다. 도 1에 도시된 바와 같이, 디스플레이 장치(100)는 타이밍 콘트롤러(110)와 디스플레이 구동회로(120)를 포함할 수 있다.
디스플레이 구동회로는 다양한 형태로 정의가 가능하며, 예컨대 디스플레이 구동회로는 패널(미도시)의 게이트 라인을 구동하기 위한 게이트 드라이버, 패널의 데이터 라인을 구동하기 위한 소스 드라이버 등을 포함하는 개념일 수 있다. 예컨대, 사이즈가 큰 패널을 갖는 디스플레이 장치에서는 타이밍 콘트롤러, 게이트 드라이버 및 소스 드라이버 등이 각각 별도의 칩으로 구현될 수 있으며, 도 1에서는 디스플레이 구동회로(120)가 게이트 드라이버(121) 및 소스 드라이버(122)를 포함하고, 타이밍 콘트롤러(110)와 디스플레이 구동회로(120)가 다양한 신호들을 송수신하는 것으로 가정한다.
도 1에 도시된 바와 같이, 디스플레이 장치(100)에 대한 테스트 동작을 위하여, 타이밍 콘트롤러(110)는 코드 생성부(111)를 포함할 수 있으며, 또한 디스플레이 구동회로(120)는 에러 검출부(123)를 포함할 수 있다. 테스트 동작은 다양한 종류에 따라 수행될 수 있으며, 예컨대 패널의 픽셀들에 대한 테스트 동작이 수행되거나, 또는 타이밍 콘트롤러(110)와 디스플레이 구동회로(120) 사이의 전송 경로(예컨대, 메인 링크)에 대한 신호 지연 또는 전자파 장애로 인한 오류 등이 테스트될 수 있다. 본 발명의 실시예에 따르면, 테스트 동작을 위한 별도의 테스트 모드 및 테스트 패턴의 생성 없이, 노멀 디스플레이 동작을 통해 테스트가 수행되며, 노멀 디스플레이 데이터를 이용한 에러 검출 동작이 수행됨에 따라 테스트가 수행될 수 있다.
코드 생성부(111)는 외부 호스트로부터 디스플레이 데이터를 수신할 수 있으며, 상기 디스플레이 데이터에 대한 프로토콜 인코딩 동작을 통해 소정의 포맷을 갖는 패킷을 생성하여 디스플레이 구동회로(120)로 제공한다. 프로토콜 인코딩 동작을 통해 디스플레이 데이터 및 프로토콜에 따른 각종 정보가 데이터 시퀀스로서 패킷에 포함되고, 생성된 패킷이 메인 링크를 통해 디스플레이 구동회로(120)로 전송될 수 있다.
코드 생성부(111)는 디스플레이 데이터로부터 코드를 생성하며, 예컨대 디스플레이 데이터로부터 에러 검출 코드를 생성할 수 있다. 에러 검출 코드는 데이터 시퀀스 내에 포함되어 디스플레이 구동회로(120)로 제공될 수 있다. 코드 생성부(111)는 에러 검출 및 정정에 이용되는 다양한 종류의 에러 검출 코드를 생성할 수 있으며, 하나의 에러 정정 단위에 대응하여 하나의 비트의 에러를 검출할 수 있는 에러 검출 코드나, 두 개 이상의 비트의 에러를 검출할 수 있는 에러 검출 코드를 생성할 수 있다. 일예로서, 코드 생성부(111)는 디스플레이 데이터로부터 패리티 코드, CRC(Cyclic Redundancy Check) 코드, 헤밍 코드 및 ECC(Error Correction Circuit) 코드 등의 조합들 중에서 선택된 어느 하나의 에러 검출 코드를 생성할 수 있다. 테스트에 적용되는 에러 검출 알고리즘에 따라 에러 검출 코드의 종류가 선택될 수 있다. 본 발명의 실시예에 따르면, 이외에도 에러 검출 동작이 가능한 다른 종류의 에러 검출 코드가 적용되어도 무방하다.
에러 검출 코드가 포함된 데이터 시퀀스가 링크를 통해 디스플레이 구동회로(120)로 전송된다. 에러 검출부(123)는 데이터 시퀀스에 포함된 디스플레이 데이터와 에러 검출 코드를 이용하여 상기 디스플레이 데이터에 대한 에러 검출 동작을 수행한다. 도 1에는 소스 드라이버(122)와 에러 검출부(123)가 서로 구분되는 기능블록으로 도시되었으나, 데이터 시퀀스는 노멀 디스플레이 데이터를 포함하는 정보로서 소스 드라이버(122)로 제공되며, 이에 따라 에러 검출부(123)는 소스 드라이버(122) 내에 구비되어 소스 드라이버(122)가 수신한 데이터 시퀀스를 이용하여 에러 검출 동작을 수행할 수 있다.
한편, 전술한 바와 같이 데이터 시퀀스에는 전송 프로토콜에 따른 각종 정보들이 더 포함될 수 있으며, 예컨대 에러 검출 코드가 데이터 시퀀스에 포함됨에 따라, 이에 대응하는 디스플레이 데이터에 대한 에러 검출 동작을 활성화할 것을 요청하는 제1 정보가 데이터 시퀀스에 더 포함될 수 있다. 프로토콜 디코딩 동작을 통해 제1 정보가 추출될 수 있으며, 에러 검출부(123)는 추출된 제1 정보에 응답하여 에러 검출 동작을 수행할 수 있다.
전술한 본 발명의 실시예에 따르면, 노멀 디스플레이 데이터 및 이에 대응하는 에러 검출 코드를 이용하여 링크에 대한 테스트를 수행할 수 있으므로, 타이밍 콘트롤러(110)는 테스트 동작을 위한 별도의 테스트 패턴 발생기를 필요로 하지 않는다. 또한, 일반적인 디스플레이 동작이 수행됨과 함께 상기 링크에 대한 테스트가 가능하므로, 테스트 동작를 위한 별도의 테스트 모드를 요구하지 않으므로 테스트 동작에 소요되는 시간을 감소하여 테스트 효율을 향상할 수 있다.
도 2는 본 발명의 일실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다. 전술한 바와 같이, 디스플레이 구동회로는 다양한 형태로 정의가 가능하며, 도 2에 도시된 바와 같이 타이밍 콘트롤러가 디스플레이 구동회로에 포함되는 것으로 정의될 수 있다. 도 2에서는 디스플레이 구동회로(200)에 구비되는 구성들로서, 타이밍 콘트롤러(210)와 소스 드라이버(220)가 예시된다.
타이밍 콘트롤러(210)는 코드 생성부(211)를 포함할 수 있으며, 코드 생성부(211)는 전술한 바와 같이 디스플레이 데이터로부터 에러 검출 코드를 생성할 수 있다. 타이밍 콘트롤러(210)는 프로토콜 인코딩 동작을 통해 데이터 시퀀스를 포함하는 패킷을 링크를 통해 소스 드라이버(220)로 전송할 수 있다. 또한, 전술한 바와 같이 데이터 시퀀스는 디스플레이 데이터와 이에 대응하는 에러 검출 코드를 포함할 수 있다.
소스 드라이버(220)는 래치부(221), 데이터 디코더(222), 버퍼부(223) 및 에러 검출부(224)를 포함할 수 있다. 래치부(221)는 타이밍 콘트롤러(210)로부터의 디스플레이 데이터를 일시 저장할 수 있으며, 데이터 디코더(222)는 디지털 신호로 제공된 디스플레이 데이터를 디코딩하여 아날로그 전압을 갖는 픽셀 데이터로 변환할 수 있다. 버퍼부(223)는 데이터 라인을 통해 픽셀 데이터를 패널(미도시)로 전송하며, 에러 검출부(224)는 전술한 예에 따라 디스플레이 데이터 및 에러 검출 코드를 이용하여 디스플레이 데이터에 대한 에러 검출 동작을 수행할 수 있다.
전술한 에러 검출 동작에 따라 링크에 대한 테스트가 수행될 수 있다. 상기 링크는 다양한 종류의 링크를 포함할 수 있으며, 예컨대 도 2에 도시된 바와 같이 데이터 시퀀스를 전송하기 위한 타이밍 콘트롤러(210)와 소스 드라이버(220) 사이의 메인 링크에 대한 테스트가 수행될 수 있다. 메인 링크는 정보의 양방향 전송이 가능하며, 소스 드라이버(220)로부터의 에러 검출 결과가 메인 링크를 통해 타이밍 콘트롤러(210)로 제공될 수 있다. 타이밍 콘트롤러(210)는 수신된 에러 검출 결과에 기반하여 소스 드라이버(220)를 제어함으로써, 상기 에러 검출 결과가 패널에 표시되도록 제어할 수 있다. 또한, 소스 드라이버(220)는 에러 검출 결과를 이용하여 자체적으로 옵션을 최적화함으로써, 데이터 시퀀스 수신시 에러가 최소화되도록 할 수 있다.
도 3은 본 발명의 실시예에 따른 디스플레이 구동회로를 포함하는 디스플레이 장치를 나타내는 블록도이다. 전술한 바와 같이, 디스플레이 구동회로는 패널을 구동하기 위해 배치되는 구성으로서, 소스 드라이버나 게이트 드라이버를 포함하는 개념일 수 있으며, 또한 타이밍 콘트롤러를 더 포함하는 개념일 수 있다.
도 3에 도시된 바와 같이, 디스플레이 장치(300)는 화상을 표시하는 패널(340)과, 패널(340)을 구동하기 위한 디스플레이 구동회로를 구비한다. 상기 디스플레이 구동회로는, 패널의 데이터 라인(DL1~DLm)을 구동하는 소스 드라이버부(320), 패널의 게이트 라인(GL1~GLn)을 구동하는 게이트 드라이버부(330), 각종 타이밍 신호나 데이터(DSP DATA, CONT1, CONT2)를 발생하는 타이밍 컨트롤러(310) 및 디스플레이 구동에 필요한 각종 전압들(VON, VOFF, AVDD, VCOM)을 발생하는 전압 생성부(350)를 포함할 수 있다.
디스플레이 장치(300)는 각종 평판 디스플레이 장치 중 어느 하나가 적용될 수 있다. 예컨대, 평판 디스플레이 장치는 LCD(liquid crystal display), OLED(Organic Light Emitting Diode), PDP(Plasma Sisplay Panel) 등을 포함할 수 있으며, 본 발명의 실시예에 따른 디스플레이 장치(300)는 이들 장치 중 어느 하나가 적용될 수 있다. 설명의 편의상, 아래에서는 본 발명을 설명함에 있어서 액정 표시 장치를 예로 들어 설명한다.
패널(340)은 복수의 게이트 라인(GL1-GLn)과, 게이트 라인들과 교차하는 방향으로 배치되는 복수의 데이터 라인(DL1~DLm)과, 게이트 라인 및 데이터 라인이 교차하는 위치에 배열된 픽셀들(PX)을 포함한다. 디스플레이 장치(300)가 액정 디스플레이 장치인 경우, 각 픽셀은 게이트 라인과 데이터 라인에 게이트 전극 및 소스 전극이 각각 연결되는 트랜지스터와, 트랜지스터의 드레인 전극에 연결되는 액정 커패시터 및 스토리지 커패시터를 포함할 수 있다.
소스 드라이버부(320)는 하나 이상의 소스 드라이버(S/D, 321)를 포함할 수 있다. 예컨대, 패널(340)의 사이즈가 큰 경우에는 복수 개의 소스 드라이버들(S/D, 321)이 구비되고, 각각의 소스 드라이버(321)에 의해 하나 이상의 데이터 라인이 구동될 수 있다. 게이트 드라이버부(330) 또한 하나 이상의 게이트 드라이버(G/D, 331)를 포함할 수 있으며, 복수 개의 게이트 드라이버들(G/D, 331)이 게이트 드라이버부(330)에 구비되고, 각각의 게이트 드라이버(331)에 의해 하나 이상의 게이트 라인이 구동될 수 있다.
한편, 타이밍 컨트롤러(310)는 외부 장치(또는, 외부 호스트)로부터 입력되는 외부 데이터(I_DATA), 수평 동기 신호(H_SYNC), 수직 동기 신호(V_SYNC), 클럭 신호(MCLK) 및 데이터 인에이블 신호(DE) 등을 입력받는다. 타이밍 컨트롤러(310)는 소스 드라이버부(320)와의 인터페이스 사양에 맞도록 프로토콜을 변환한 디스플레이 데이터(DSP DATA)를 생성하고 이를 소스 드라이버부(320)로 출력한다. 또한, 타이밍 컨트롤러(310)는 소스 드라이버부(320) 및 게이트 드라이버부(330)의 타이밍을 제어하기 위한 각종 제어신호들을 발생하며, 하나 이상의 제1 제어신호들(CONT1)을 소스 드라이버부(320)로 출력하고 하나 이상의 제2 제어신호들(CONT2)을 게이트 드라이버부(330)로 출력한다. 또한, 전압 생성부(350)는 외부로부터 전원 전압(VDD)을 입력받고, 디스플레이 장치(300)의 동작에 필요한 다양한 전압들을 생성한다. 예컨대, 게이트 온 전압(VON), 게이트 오프 전압(VOFF)을 발생하여 게이트 드라이버부(330)로 출력하고, 아날로그 전원 전압(AVDD), 공통 전압(VCOM)을 발생하여 소스 드라이버부(320)로 출력할 수 있다.
타이밍 컨트롤러(310)로부터 출력되는 디스플레이 데이터나 각종 타이밍 신호(DSP DATA, CONT1, CONT2)는 메인 링크들을 통해 게이트 드라이버부(330)와 소스 드라이버부(320)로 제공될 수 있다. 도 3에는 타이밍 컨트롤러(310)와 게이트 드라이버부(330) 사이에 하나의 라인만이 도시되고, 타이밍 컨트롤러(310)와 소스 드라이버부(320) 사이에 하나의 라인만이 도시되었으나, 실질적으로 타이밍 컨트롤러(310)로부터의 디스플레이 데이터나 각종 타이밍 신호(DSP DATA, CONT1, CONT2)는 다수의 메인 링크들을 통해 게이트 드라이버부(330)와 소스 드라이버부(320)로 제공될 수 있다. 예컨대, 다수의 소스 드라이버들(321)이 구비되는 경우, 타이밍 컨트롤러(310)는 다수의 소스 드라이버들(321) 각각에 대하여 서로 다른 메인 링크를 통해 디스플레이 데이터와 타이밍 신호(DSP DATA, CONT1)를 전송할 수 있다.
타이밍 컨트롤러(310)와 다수의 소스 드라이버들(321) 사이에서 신호들을 전송하기 위한 메인 링크들은 서로 그 길이가 다를 수 있다. 또한, 패널(340)의 사이즈가 큰 경우에는 메인 링크들 또한 그 길이가 길어질 수 있으며, 메인 링크를 통한 신호 전송시 지연 또는 전자파 장애로 인한 오류가 발생될 수 있다. 이에 따라, 다수의 소스 드라이버들(321)로 신호를 전송하기 위한 메인 링크들에 대한 테스트(예컨대, 비트 에러율 테스트, BERT)가 수행될 수 있다.
본 발명의 실시예에 따른 테스트 동작에 관하여 구체적인 동작 예를 도 4a,b 및 도 5를 참조하여 설명하면 다음과 같다.
도 4a,b는 본 발명의 일실시예에 따른 디스플레이 구동회로를 나타내는 블록도이며, 도 5는 데이터 시퀀스를 포함하는 패킷의 일 예를 나타내는 도면이다. 이하에서는, 디스플레이 구동회로가 타이밍 콘트롤러를 포함하는 것으로 가정한다. 또한, 패널을 구동하기 위하여 다수의 소스 드라이버들이 배치될 수 있으며, 도 4a에서는 하나의 소스 드라이버만이 도시된다. 또한, 본 발명의 실시예에 따라 생성되는 에러 검출 코드는 그 일예로서 CRC 코드인 것으로 가정한다.
디스플레이 구동회로(400)는 타이밍 컨트롤러(410)와 소스 드라이버(420)를 포함할 수 있다. 또한, 타이밍 컨트롤러(410)는 디스플레이 데이터를 일시 저장하는 저장부(411), 전송 프로토콜에 맞추어 데이터를 변환하는 프로토콜 인코더(412), 데이터 시퀀스를 포함하는 패킷을 전송하는 전송부(414) 및 디스플레이 데이터로부터 에러 검출 코드를 생성하는 CRC 인코더(413)를 포함할 수 있다.
타이밍 컨트롤러(410)는 외부로부터의 데이터에 따라 노멀 디스플레이 동작을 위한 데이터를 생성한다. 예컨대, 프로토콜 인코더(412)는 프로토콜 인코딩 동작을 수행함으로써 전송 프로토콜에 적합한 데이터 시퀀스를 포함하는 패킷을 생성한다. 또한, CRC 인코더(413)는 디스플레이 데이터를 수신하고 이로부터 CRC 코드(이하, CRC 데이터로 지칭함)를 생성하여 프로토콜 인코더(412)로 출력한다. 프로토콜 인코더(412)는 디스플레이 데이터 및 CRC 데이터를 데이터 시퀀스로서 포함하는 패킷을 생성한다.
한편, 도 5에 도시된 바와 같이, 데이터 시퀀스는 디스플레이 데이터(DSP Data), CRC 데이터(CRC Data) 및 하나 이상의 정보를 포함할 수 있다. 하나 이상의 정보로서, 디스플레이 데이터(DSP Data) 및 CRC 데이터(CRC Data)를 이용한 에러 검출 동작을 수행할 것을 요청하는 에러 검출 활성화 정보(CRC EN)가 데이터 시퀀스에 포함될 수 있다. 또한, 기타 다른 정보들로서, 하나의 라인에 대응하는 데이터가 전송됨을 나타내는 라인 시작 신호(SOL), 전송 대기 시간을 나타내는 대기 신호(HBP) 등이 데이터 시퀀스에 포함될 수 있다.
타이밍 컨트롤러(410)로부터의 패킷은 메인 링크(Main Link)를 통해 소스 드라이버(420)로 제공된다. 소스 드라이버(420)는 수신부(421), 프로토콜 디코더(422), 데이터 저장부(423), CRC 디코더(424) 및 에러 카운터(425)를 포함할 수 있다. 전술한 실시예에서의 에러 검출부는 하나 이상의 기능 블록들을 포함할 수 있으며, 예컨대 도 4a의 실시예에서 도시된 CRC 디코더(424) 및 에러 카운터(425)가 에러 검출부에 구비되는 기능블록일 수 있다.
수신부(421)는 메인 링크(Main Link)를 통해 데이터 시퀀스를 포함하는 패킷을 수신한다. 프로토콜 디코더(422)는 소정의 프로토콜에 따라 패킷을 디코딩하여 패킷에 포함된 정보들을 추출한다. 예컨대, 패킷에 포함된 디스플레이 데이터(DSP Data)는 데이터 저장부(423) 및 CRC 디코더(424)로 제공될 수 있다. 상기 수신된 패킷은 노멀 디스플레이 동작을 위한 데이터로서, 패킷에서 추출된 디스플레이 데이터(DSP Data)에 따라 패널이 구동되어 화면이 표시될 수 있다.
노멀 디스플레이 동작 동안, CRC 디코더(424)는 디스플레이 데이터(DSP Data)를 이용하여 CRC 데이터를 계산한다. 예컨대, CRC 디코더(424)는 디스플레이 데이터(DSP Data)에 대한 연산 동작을 통해 얻어진 결과를 CRC 데이터로서 출력할 수 있다. CRC 디코더(424)의 동작은 에러 검출 활성화 정보(CRC EN)에 따라 그 활성화가 제어될 수 있으며, 예컨대 프로토콜 디코더(422)로부터의 디코딩 결과에 따라 CRC 디코딩 동작이 활성화될 수 있다.
에러 카운터(425)는 메인 링크(Main Link)를 통해 전송된 디스플레이 데이터(DSP Data)에 대한 비트 에러를 검출하고, 에러 수를 카운팅하는 동작을 수행할 수 있다. 예컨대, 에러 카운터(425)는 프로토콜 디코더(422)로부터 패킷에 포함된 CRC 데이터(예컨대, 제1 CRC 데이터)를 수신할 수 있으며, 또한 CRC 디코더(424)에 의해 계산된 CRC 데이터(예컨대, 제2 CRC 데이터)를 수신할 수 있다. 에러 카운터(425)는 제1 CRC 데이터와 제2 CRC 데이터의 동일성 여부를 비교하고, 그 비교 결과에 따라 에러 발생 여부를 판단할 수 있으며, 에러 발생시 에러 개수를 카운팅할 수 있다.
한편, 도 4b에 도시된 바와 같이, 에러 카운터(425)는 비교기(425_1), 카운팅부(425_2) 및 레지스터부(425_3)를 포함할 수 있다. 비교기(425_1)는 프로토콜 디코더(422)로부터 제1 CRC 데이터(CRC_ex)와 CRC 디코더(424)로부터 제2 CRC 데이터(CRC_cal)을 수신하고 이에 대한 비교 결과를 출력한다. 예컨대, 제1 CRC 데이터(CRC_ex)와 제2 CRC 데이터(CRC_cal)가 동일한 경우 제1 레벨의 비교 결과를 출력할 수 있으며, 제1 CRC 데이터(CRC_ex)와 제2 CRC 데이터(CRC_cal)가 다른 경우 제2 레벨의 비교 결과를 출력할 수 있다.
카운팅부(425_2)는 비교기(425_1)로부터의 비교 결과를 카운팅하여 에러 개수를 검출할 수 있다. 예컨대, 비교기(425_1)로부터 제2 레벨의 비교 결과가 수신될 때마다 카운팅 동작을 수행함으로써 에러의 개수를 검출할 수 있다. 카운팅부(425_2)는 소정의 주기에 따라 리셋될 수 있으며, 예컨대 하나의 게이트 라인에 연결되는 픽셀들로 제공되는 디스플레이 데이터에 대한 에러 검출 동작이 수행될 경우, 하나의 게이트 라인에 대한 테스트가 수행될 때마다 리셋될 수 있다. 또는, 하나의 프레임에 대한 디스플레이 데이터에 대한 에러 검출 동작이 수행될 경우, 전체의 게이트 라인에 대한 테스트가 수행될 때마다 리셋될 수 있다. 카운팅 결과는 레지스터부(425_3)에 저장될 수 있으며, 외부의 요청에 응답하여 레지스터부(425_3)에 저장된 카운팅 결과가 테스트 결과로서 외부로 제공될 수 있다.
도 6은 다수의 소스 드라이버들에 대한 테스트 동작 예를 나타내는 블록도이다. 도 6에 도시된 바와 같이, 타이밍 컨트롤러(410)는 다수의 소스 드라이버들(예컨대, 제1 내지 제n 소스 드라이버들, 420~440)과 각각의 메인 링크(Main Link 1~n)를 통해 통신할 수 있다. 전술한 바와 같이 타이밍 컨트롤러(410)는 프로토콜 인코더와 CRC 인코더를 포함할 수 있으며, 다수의 소스 드라이버들(420~440) 각각으로 패킷을 동시에 제공할 수 있다. 다수의 소스 드라이버들(420~440) 각각은 패널의 서로 다른 데이터 라인들을 구동하므로, 소스 드라이버들(420~440)로 제공되는 디스플레이 데이터는 서로 상이할 수 있다.
또한, 전술한 바와 같이, 소스 드라이버들(420~440) 각각은 에러 검출부를 포함할 수 있다. 에러 검출부에 포함되는 기능블록으로서, CRC 디코더 및 에러 카운터가 소스 드라이버들(420~440) 각각에 구비될 수 있다. 소스 드라이버들(420~440) 각각의 CRC 디코더는 대응하는 디스플레이 데이터로부터 CRC 데이터를 계산하고, 에러 카운터는 데이터 시퀀스에 포함된 CRC 데이터와 CRC 디코더로부터 계산된 CRC 데이터를 비교하여 에러 카운팅 동작을 수행한다. 소스 드라이버들(420~440) 각각은 에러 카운팅 결과를 저장할 수 있으며, 각각 저장된 카운팅 결과가 테스트 결과로서 타이밍 컨트롤러(410)로 제공될 수 있다. 다수의 소스 드라이버들(420~440)로부터의 테스트 결과는 동시에 타이밍 컨트롤러(410)로 제공될 수 있다.
도 7은 본 발명의 다른 실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다. 도 7에 도시된 바와 같이, 디스플레이 구동회로(500)는 타이밍 컨트롤러(510)와 소스 드라이버(520)를 포함할 수 있다. 또한, 타이밍 컨트롤러(510)는 디스플레이 데이터를 일시 저장하는 저장부(511), 전송 프로토콜에 맞추어 데이터를 변환하는 프로토콜 인코더(512), 데이터 시퀀스를 포함하는 패킷을 전송하는 전송부(514) 및 디스플레이 데이터로부터 에러 검출 코드를 생성하는 CRC 인코더(513)를 포함할 수 있다. 또한, 본 발명의 실시예에 따라, 타이밍 컨트롤러(510)는 정보 수신부(515) 및 레지스터(516)를 더 포함할 수 있다. 도 7에 도시된 타이밍 컨트롤러(510)의 동작을 설명함에 있어서, 도 4a에서 설명되었던 구성과 동일한 구성은 그 동작 또한 동일 또는 유사하므로 이에 대한 자세한 설명은 생략한다.
타이밍 컨트롤러(510)와 소스 드라이버(520)는 메인 링크(Main Link)를 통해 통신할 수 있다. 메인 링크(Main Link)는 양방향 전송 특성을 가질 수 있으며, 예컨대 타이밍 컨트롤러(510)는 소스 드라이버(520)로 데이터 시퀀스를 포함하는 패킷을 전송할 수 있으며, 또한 소스 드라이버(520)는 타이밍 컨트롤러(510)로 테스트 결과를 전송할 수 있다. 양방향 전송 제어를 위하여 하나 이상의 스위치들(531, 532)이 디스플레이 구동회로(500)에 더 구비될 수 있다. 하나 이상의 스위치들(531, 532)은 제1 스위치부(531) 및 제2 스위치부(532)를 포함할 수 있다.
한편, 도 7에서는 하나 이상의 스위치들(531, 532)이 타이밍 컨트롤러(510)와 소스 드라이버(520) 사이에 배치되는 것으로 도시되었으나, 본 발명의 실시예는 이에 국한될 필요는 없다. 예컨대, 하나 이상의 스위치들(531, 532)은 타이밍 컨트롤러(510) 내부에 포함되거나, 또는 소스 드라이버(520) 내부에 포함될 수 있다. 또는, 스위치들(531, 532)의 일부만이 타이밍 컨트롤러(510) 또는 소스 드라이버(520) 내부에 포함되어도 무방하다.
제1 및 제2 스위치부(531, 532)의 연결 상태에 따라 전송 모드가 변동된다. 예컨대, 제1 스위치부(531)가 턴온되는 경우 제1 전송 모드에 따라 메인 링크(Main Link)의 전송 방향이 결정되며, 제1 전송 모드에서 타이밍 컨트롤러(510)는 소스 드라이버(520)로 패킷을 전송한다. 또한, 제2 스위치부(532)가 턴온되는 경우 제2 전송 모드에 따라 메인 링크(Main Link)의 전송 방향이 결정되며, 제2 전송 모드에서 소스 드라이버(520)는 타이밍 컨트롤러(510)로 테스트 결과를 전송한다.
정보 수신부(515)는 제2 전송 모드에서 소스 드라이버(520)로부터 테스트 결과를 수신한다. 전술한 실시예에서와 같이, 테스트 결과는 소스 드라이버(520)의 레지스터에 저장된 카운팅 결과일 수 있다. 수신된 테스트 결과는 타이밍 컨트롤러(510) 내의 레지스터(516)에 저장될 수 있다.
한편, 소스 드라이버(520)는 수신부(521), 프로토콜 디코더(522), 데이터 저장부(523), CRC 디코더(524) 및 에러 카운터(525)를 포함할 수 있다. 또한, 본 발명의 실시예에 따라, 소스 드라이버(520)는 테스트 결과 전송부(526) 및 스위치 제어로직(527)을 더 포함할 수 있다. 도 7에 도시된 소스 드라이버(520)의 동작을 설명함에 있어서, 도 4a에서 설명되었던 구성과 동일한 구성은 그 동작 또한 동일 또는 유사하므로 이에 대한 자세한 설명은 생략한다.
프로토콜 디코더(522)의 디코딩 동작에 따라, 에러 카운팅 결과의 전송을 요청하는 정보가 활성화되었는지가 판별될 수 있다. 예컨대, 전술한 실시예에서와 같이 에러 검출 요청이 활성화된 경우에는 CRC 디코더(524) 및 에러 카운터(525)가 동작함으로써 디스플레이 데이터에 대한 에러 검출 동작이 수행될 것이다. 반면에, 에러 검출 요청이 비활성화되고 에러 카운팅 결과의 전송을 요청하는 정보가 활성화된 경우에는, 소스 드라이버(520) 내부에 구비되는 레지스터에 저장된 카운팅 결과가 타이밍 컨트롤러(510)로 제공될 수 있다. 이 경우, 프로토콜 디코더(522)의 제어에 따라, 레지스터에 저장된 카운팅 결과가 테스트 결과 전송부(526)로 제공되고, 테스트 결과 전송부(526)는 카운팅 결과를 테스트 결과로서 메인 링크(Main Link)를 통해 타이밍 컨트롤러(510)로 전송한다.
또한, 테스트 결과 전송시, 메인 링크(Main Link)의 전송 모드를 변경하기 위하여 스위치 제어로직(527)은 스위치 제어신호(Ctrl_RD)를 생성하여 출력한다. 스위치 제어로직(527)은 프로토콜 디코더(522)의 제어에 따라 스위치 제어신호(Ctrl_RD)를 생성할 수 있으며, 예컨대 스위치 제어신호(Ctrl_RD)에 응답하여 제1 스위치부(531)가 턴 오프되고 제2 스위치부(532)가 턴온될 수 있다.
테스트 결과 전송 동작은 디스플레이 타이밍과 관련하여 수직 블랭크 구간(Vertical Blank Period, VBP) 동안에 수행될 수 있다. 예컨대, 수직 블랭크 구간(VBP)에서, 타이밍 컨트롤러(510)는 소스 드라이버(520)로 에러 카운팅 결과의 전송을 요청하는 정보를 제공할 수 있으며, 소스 드라이버(520)는 프로토콜 디코딩 동작을 통해 타이밍 컨트롤러(510)와 소스 드라이버(520) 사이의 전송 모드를 변환할 수 있다. 테스트 결과는 메인 링크(Main Link)를 통해 타이밍 컨트롤러(510)로 제공되며, 테스트 결과의 전송이 완료되면 다시 타이밍 컨트롤러(510)와 소스 드라이버(520) 사이의 전송 모드가 변환됨에 따라 노멀 동작(예컨대, 노멀 디스플레이 동작)이 수행된다. 전술한 실시예에서와 같이, 노멀 디스플레이 동작 및 테스트 결과 전송 동작은 다수의 소스 드라이버들에 대해 동시에 수행될 수 있다.
도 8a,b는 도 7의 실시예에 따른 패킷의 일 예 및 스위치 제어 동작의 다른 예를 나타내는 도면이다. 도 8a에 도시된 바와 같이, 데이터 시퀀스를 포함하는 패킷은 디스플레이 데이터(DSP Data) 및 하나 이상의 정보들(SOL, HBP)을 포함할 수 있다. 또한, 제1 전송 모드에서, 노멀 디스플레이 동작과 함께 에러 검출 요청이 제공되도록 에러 검출 요청 정보(CRC En)가 활성화될 수 있으며, 또는 제2 전송 모드에서, 에러 카운팅 결과의 전송 요청이 제공되도록 테스트 결과 요청 정보(RD En)가 활성화될 수 있다. 각각의 동작은 배타적으로 수행될 수 있으므로, 에러 검출 요청 정보(CRC En)와 테스트 결과 요청 정보(RD En)는 어느 하나가 선택적으로 활성화될 수 있다.
한편, 도 8b에 도시된 바와 같이, 적어도 하나의 스위치는 타이밍 컨트롤러(510) 및/또는 소스 드라이버(520) 내부에 배치될 수 있다. 또한, 스위치 제어로직은 타이밍 컨트롤러(510) 및/또는 소스 드라이버(520) 내부에 구비될 수 있다. 일예로서, 제1 전송 모드에 따라 메인 링크(Main Link)가 동작하도록 하기 위한 제1 스위치(SW1, 531_1)가 소스 드라이버(520)에 배치될 수 있고, 제2 스위치(SW2, 531_2)가 타이밍 컨트롤러(510)에 배치될 수 있다. 또한, 제2 전송 모드에 따라 메인 링크(Main Link)가 동작하도록 하기 위한 제3 스위치(SW3, 532_1)가 소스 드라이버(520)에 배치될 수 있고, 제4 스위치(SW4, 532_2)가 타이밍 컨트롤러(510)에 배치될 수 있다.
노멀 디스플레이 동작시, 디스플레이 데이터 및 CRC 데이터를 포함하는 데이터 시퀀스가 메인 링크(Main Link)를 통해 소스 드라이버(520)로 제공되며, 타이밍 컨트롤러(510)의 스위치 제어로직(517)은 스위치 제어신호(Ctrl_RD2)를 출력하여 제2 스위치(531_2)를 턴온시키고 제4 스위치(532_2)를 턴 오프시킨다. 한편, 노멀 디스플레이 동작 동안 제1 스위치(531_1)는 턴온 상태를 유지하며 제3 스위치(532_1)는 턴 오프 상태를 유지한다.
이후, 테스트 결과 전송 요청시, 타이밍 컨트롤러(510)는 제2 스위치(531_2)를 통해 테스트 결과 요청 정보를 활성화하여 출력한 후, 스위치 제어로직(517)은 스위치 제어신호(Ctrl_RD2)를 출력하여 제2 스위치(531_2)를 턴 오프시키고 제4 스위치(532_2)를 턴온시킨다. 한편, 소스 드라이버(520)의 스위치 제어로직(527)은, 상기 테스트 결과 요청 정보에 응답하여 제1 스위치(531_1)를 턴 오프시키고 제3 스위치(532_1)를 턴온시킨다. 이에 따라, 메인 링크(Main Link)가 제2 전송 모드로 동작함으로써, 소스 드라이버(520)로부터의 테스트 결과가 메인 링크(Main Link)를 통해 타이밍 컨트롤러(510)로 제공된다.
도 9는 본 발명의 실시예에 따른 에러 검출 동작 및 테스트 결과 전송 동작의 일예를 나타내는 파형도이다.
도 9에 도시된 바와 같이, 노멀 디스플레이 동작을 위한 각종 타이밍 신호가 타이밍 콘트롤러로부터 게이트 드라이버 및 소스 드라이버로 제공될 수 있으며, 예컨대 하나의 프레임에 대한 출력 구간에 대응하는 주기를 갖는 수직 동기신호(VSYNC)와 하나의 게이트 라인 구동 구간에 대응하는 주기를 갖는 수평 동기신호(HSYNC)가 타이밍 콘트롤러로부터 출력될 수 있다. 이와 함께, 디스플레이 데이터가 제공되는 구간을 나타내기 위한 데이터 인에이블 신호(DE)가 타이밍 콘트롤러로부터 출력될 수 있다. 또한, 전술한 실시예에서 설명된 바와 같이, 에러 검출 활성화 정보(CRC EN) 및/또는 테스트 결과 요청 정보(RD EN)가 활성화될 수 있다. 바람직하게는, 상기 에러 검출 활성화 정보(CRC EN) 및 테스트 결과 요청 정보(RD EN)는 선택적으로 활성화될 수 있다.
디스플레이 데이터에 따른 패널에 화상을 출력하는 액티브 구간들(Active period) 사이에 수직 블랭크 구간(VBP)이 위치할 수 있다. 상기 수직 블랭크 구간(VBP) 동안에는 타이밍 콘트롤러와 소스 드라이버 사이에 데이터의 전송이 이루어지지 않을 수 있으며, 이에 따라 메인 링크가 제2 전송 모드로 설정됨에 따라 소스 드라이버로부터 하나 이상의 정보가 메인 링크를 통해 타이밍 콘트롤러로 제공될 수 있다. 전술한 실시예에서와 같이, 패널의 각각의 게이트 라인에 위치하는 픽셀들을 구동하는 동안 에러 비트 수를 카운팅하고, 이에 따라 전체의 게이트 라인에 대한 에러 비트 수를 카운팅한 결과를 산출할 수 있으며, 또한 이를 소스 드라이버 내의 레지스터에 일시 저장할 수 있다. 테스트 결과 요청 정보(RD EN)가 활성화됨에 따라, 수직 블랭크 구간(VBP) 동안 소스 드라이버는 에러 카운팅 결과를 테스트 결과(Test info)로서 타이밍 콘트롤러로 전송할 수 있다.
도 10은 본 발명의 일실시예에 따른 디스플레이 구동회로의 동작방법을 나타내는 플로우차트이다.
도 10에 도시된 바와 같이, 노멀 디스플레이 동작 동안 디스플레이 데이터로부터 에러 검출을 위한 코드 데이터가 생성된다(S11). 전술한 실시예에서와 같이 코드 데이터는 에러 검출 및 정정에 이용되는 다양한 종류의 코드들 중 어느 하나가 적용될 수 있으며, 예컨대 상기 코드 데이터는 CRC 데이터일 수 있다.
타이밍 콘트롤러와 소스 드라이버(또는, 디스플레이 구동회로) 사이의 기 정의된 프로토콜에 따라 정보를 전송하기 위하여 프로토콜 인코딩이 수행된다(S12). 프로토콜 인코딩 동작에 따라 데이터 시퀀스를 포함하는 패킷이 생성되며, 데이터 시퀀스는 디스플레이 데이터 및 코드 데이터를 포함할 수 있다. 또한, 데이터 시퀀스는 하나 이상의 정보를 더 포함할 수 있으며, 예컨대 디스플레이 데이터에 대한 에러 검출 동작을 요청하는 정보가 활성화되어 포함될 수 있다. 데이터 시퀀스를 포함하는 패킷은 메인 링크를 통해 소스 드라이버로 전송된다(S13).
소스 드라이버는 수신된 패킷에 대한 프로토콜 디코딩 동작을 수행한다(S14). 프로토콜 디코딩 결과에 따라 에러 검출 동작의 활성화가 제어될 수 있으며, 에러 검출 동작이 활성화됨에 따라 디스플레이 데이터에 대한 디코딩 동작을 통해 코드 데이터를 계산한다(S15). 수신된 패킷에 포함된 코드 데이터와 디코딩 동작을 통해 계산된 코드 데이터를 이용하여 에러 검출 동작이 수행됨과 함께 에러 개수가 카운팅됨에 따라, 링크를 통한 디스플레이 데이터 전송에 대한 테스트가 수행될 수 있다(S16).
도 11은 본 발명의 다른 실시예에 따른 디스플레이 구동회로의 동작방법을 나타내는 플로우차트이다. 도 11에서는 테스트 결과 전송에 관련된 동작방법이 예시된다.
디스플레이 데이터 및 코드 데이터가 포함된 데이터 시퀀스가 소스 드라이버로 제공됨에 따라 프로토콜 디코딩 동작이 수행된다(S21). 데이터 시퀀스에는 하나 이상의 정보가 포함될 수 있으며, 예컨대 에러 검출 요청 정보가 활성화될 수 있다.
에러 검출 요청 정보가 활성화됨에 따라, 수신된 디스플레이 데이터를 이용하여 노멀 디스플레이 동작이 수행되고(S22), 링크 테스트 동작을 위하여 디스플레이 데이터로부터 코드 데이터가 계산되고, 계산된 코드 데이터와 데이터 시퀀스에 포함된 코드 데이터를 비교함에 의해 에러 검출 동작이 수행된다(S23). 또한, 에러 검출 동작 결과에 따라 에러 개수가 카운팅된다(S24). 카운팅 정보는 테스트 결과로서 소스 드라이버 내의 레지스터에 저장될 수 있다.
이후, 타이밍 콘트롤러로부터의 데이터 시퀀스가 소스 드라이버로 제공될 수 있으며, 상기 데이터 시퀀스 내에 테스트 결과 요청 정보가 활성화되어 포함될 수 있다. 프로토콜 디코딩 동작을 통해 상기 테스트 결과 요청 정보의 활성화 여부가 판별될 수 있으며(S25), 상기 테스트 결과 요청 정보가 비활성화된 반면에 에러 검출 요청 정보의 활성화가 유지되는 경우에는, 전술한 노멀 디스플레이 및 에러 검출 동작이 수행된다. 반면에, 상기 테스트 결과 요청 정보가 활성화된 경우에는 링크의 전송 모드가 변경되고(S26), 소스 드라이버에 저장된 에러 카운팅 정보가 테스트 결과로서 타이밍 콘트롤러로 출력된다(S27).
도 12는 본 발명의 또 다른 실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다. 도 12에 도시된 바와 같이, 디스플레이 구동회로(600)는 타이밍 컨트롤러(610)와 소스 드라이버(620)를 포함할 수 있다. 또한, 타이밍 컨트롤러(610)는 디스플레이 데이터를 일시 저장하는 저장부(611), 전송 프로토콜에 맞추어 데이터를 변환하는 프로토콜 인코더(612), 데이터 시퀀스를 포함하는 패킷을 전송하는 전송부(614) 및 디스플레이 데이터로부터 에러 검출 코드를 생성하는 CRC 인코더(613)를 포함할 수 있다. 또한, 본 발명의 실시예에 따라, 타이밍 컨트롤러(610)는 정보 수신부(615) 및 데이터 제어부(616)를 더 포함할 수 있다. 데이터 제어부(616)는 레지스터를 더 포함할 수 있으며, 또는 도 12에는 도시되지 않았으나, 상기 레지스터는 데이터 제어부(616) 외부에 배치되어도 무방하다.
한편, 소스 드라이버(620)는 수신부(621), 프로토콜 디코더(622), 데이터 저장부(623), CRC 디코더(624), 에러 카운터(625) 및 전송부(626)를 포함할 수 있다. 도 12에 도시되지는 않았으나, 타이밍 컨트롤러(610) 및 소스 드라이버(620) 중 적어도 하나는 스위치들(631, 632)를 제어하기 위한 스위치 제어로직을 포함할 수 있다. 도 12에 도시된 타이밍 컨트롤러(610) 및 소스 드라이버(620)의 동작을 설명함에 있어서, 도 4a및 도 7에서 설명되었던 구성과 동일한 구성은 그 동작 또한 동일 또는 유사하므로 이에 대한 자세한 설명은 생략한다.
정보 수신부(615)는 소스 드라이버(620)로부터 테스트 결과를 수신한다. 수신된 테스트 결과는 데이터 제어부(616)로 제공된다. 타이밍 컨트롤러(610)는 다수의 소스 드라이버들(620)로부터 테스트 결과를 동시에 수신할 수 있으며, 수신된 테스트 결과는 데이터 제어부(616) 내의 저장부(예컨대, 레지스터)에 저장될 수 있다.
데이터 제어부(616)는 데이터 제어 동작을 통해 테스트 결과가 디스플레이 장치의 패널(미도시)에 표시되도록 한다. 예컨대, 테스트 결과 전송 모드가 종료되면 다시 노멀 디스플레이 모드가 수행되고, 노멀 디스플레이 동작 동안 테스트 결과가 패널에 표시되도록 할 수 있다. 데이터 제어부(616)는 테스트 결과에 대응하는 테스트 데이터와 디스플레이 데이터의 결합을 제어한다. 예컨대, 노멀 디스플레이 동작이 수행되는 도중, 패널의 적어도 일부에 테스트 결과가 출력될 수 있도록 디스플레이 데이터와 테스트 데이터의 결합을 제어한다.
테스트 결과의 출력과 함께, 노멀 디스플레이 동작에 따라 전술한 실시예에서의 에러 검출 동작이 함께 수행되도록 할 수 있다. CRC 인코더(613)는 디스플레이 데이터로부터 CRC 데이터를 생성하여 프로토콜 인코더(612)로 출력할 수 있다. 일 실시예에 따라, CRC 인코더(613)는 디스플레이 데이터를 연산하여 CRC 데이터를 생성할 수 있으며, 또는 디스플레이 데이터와 테스트 데이터를 결합한 데이터를 연산하여 CRC 데이터를 생성할 수 있다. 상기 데이터들을 포함하는 데이터 시퀀스가 메인 링크(Main Link)를 통해 소스 드라이버(620)로 전송될 수 있다.
도 12의 실시예에 따른 테스트 결과 출력 화면을 도 14a,b,c를 참조하여 설명하면 다음과 같다. 도 14a,b,c는 디스플레이 데이터와 테스트 데이터의 출력 화면의 일예를 나타내는 도면이다.
도 14a,b,c에 도시된 바와 같이, 노멀 디스플레이 동작에 따른 화면이 패널에 출력됨과 함께, 데이터 시퀀스에 포함되는 테스트 데이터에 따라 화면의 적어도 일부에는 테스트 결과가 출력된다. 도 14a는 화면의 상부에 각 소스 드라이버에 따른 테스트 결과가 출력되는 예로서, 4 개의 소스 드라이버들에 의해 패널이 구동되는 경우, 4 개의 소스 드라이버들 각각에 대한 테스트 결과가 화면에 출력될 수 있다. 테스트 결과는 하나의 프레임에 발생된 비트 에러의 개수로서 출력될 수 있으며, 예컨대 첫 번째 소스 드라이버에서는 1 개의 비트 에러, 두 번째 소스 드라이버에서는 2 개의 비트 에러, 세 번째 소스 드라이버에서는 10개의 비트 에러, 네 번째 소스 드라이버에서는 6 개의 비트 에러가 발생된 예가 도시된다.
한편, 도 14b는 각 소스 드라이버 별 에러 비율을 텍스트로 표시한 예로서, 에러 카운팅 결과가 에러 비율로 변환되고, 화면의 상부에 각 소스 드라이버의 에러 발생율이 수치화되어 표시되는 예가 도시되며, 도 14c는 화면의 하부에 에러 카운팅 결과가 바(bar) 형태로 표시되는 예가 도시된다.
다시 도 12를 참조하면, 수직 블랭크 구간(VBP) 동안, 소스 드라이버(620)로부터 에러 카운팅 정보가 억세스되어 타이밍 컨트롤러(610)로 제공될 수 있다. 다수의 소스 드라이버들이 구비되는 경우, 각각의 소스 드라이버(620)는 패널의 일부(하나의 프레임의 일부)를 구동하고, 각각의 소스 드라이버(620)에 의해 처리된 데이터의 에러 비트 개수를 카운팅한 정보가 타이밍 컨트롤러(610)로 제공될 수 있다. 타이밍 컨트롤러(610)는 다음 프레임 출력을 위한 디스플레이 데이터 제공시, 직전 프레임에 대한 테스트 결과에 따른 테스트 데이터를 함께 제공하여 테스트 결과가 실시간으로 출력되도록 할 수 있다. 또한, 현재 프레임에 대한 테스트 결과를 다음의 프레임의 디스플레이 데이터에 반영함으로써, 소스 드라이버들에 대한 테스트 결과가 연속하여(실시간으로) 출력되도록 한다.
도 13은 도 12의 디스플레이 구동회로의 동작의 일예를 나타내는 파형도이다. 도 13에서는 타이밍 콘트롤러에 의한 테스트 결과 출력 동작의 일 예를 나타낸다.
도 13에 도시된 바와 같이, 수직 동기신호(VSYNC)가 활성화됨과 함께, 각각의 게이트 라인에 대응하여 수평 동기신호(HSYNC)가 활성화된다. 제1 프레임에 관련된 제1 디스플레이 데이터(1st DSP)가 소스 드라이버로 제공되며, 각각의 게이트 라인에 연결된 픽셀들에 대한 에러 카운팅 동작이 수행된다. 전술한 실시예에서와 같이, 하나의 프레임에 포함되는 다수의 게이트 라인에 연결된 픽셀들에 대한 에러 카운팅 결과가 산출되어 저장된다.
제1 액티브 구간(1st Active period) 이후, 타이밍 콘트롤러의 요청에 따라 제1 수직 블랭크 구간(1st VBP) 동안 제1 테스트 결과(Test info1)가 소스 드라이버로부터 타이밍 콘트롤러로 제공될 수 있다. 타이밍 콘트롤러는 제2 액티브 구간(2nd Active period) 동안 출력될 데이터를 제공함에 있어서, 상기 제2 액티브 구간(2nd Active period) 동안 노멀하게 출력될 화면에 대응하는 디스플레이 데이터(예컨대, 제2 디스플레이 데이터, 2nd DSP)와 제1 테스트 결과(Test info1)가 반영된 테스트 데이터를 결합하여 소스 드라이버로 제공할 수 있다. 상기 결합된 데이터에 따라 제1 테스트 결과(Test info1)는 다양한 형태로 화면에 출력될 수 있으며, 예컨대 패널의 일부에는 제2 디스플레이 데이터에 따른 노멀한 화면이 출력되고, 패널의 나머지 일부에는 제1 테스트 결과(Test info1)에 대응하는 테스트 데이터에 따라 테스트 결과 화면이 출력될 수 있다.
도 15a,b는 본 발명의 또 다른 실시예에 따른 디스플레이 구동회로 및 패킷의 일예를 나타내는 도면이다. 도 15a에 도시된 바와 같이, 디스플레이 구동회로(700)는 타이밍 컨트롤러(710)와 소스 드라이버(720)를 포함할 수 있다. 또한, 타이밍 컨트롤러(710)는 디스플레이 데이터를 일시 저장하는 저장부(711), 전송 프로토콜에 맞추어 데이터를 변환하는 프로토콜 인코더(712), 데이터 시퀀스를 포함하는 패킷을 전송하는 전송부(714) 및 디스플레이 데이터로부터 에러 검출 코드를 생성하는 CRC 인코더(713)를 포함할 수 있다. 또한, 소스 드라이버(720)는 수신부(721), 프로토콜 디코더(722), 데이터 저장부(723), CRC 디코더(724), 에러 카운터(725) 및 데이터 제어부(726)를 포함할 수 있다. 전술한 실시예에서 도시된 다른 기능 블록들 중 도 15a에 도시되지 않은 기능 블록들은 설명의 편의를 위한 것으로서, 다른 기능 블록들이 도 15a의 디스플레이 구동회로(700)에 더 구비되어도 무방하다. 도 15a에 도시된 타이밍 컨트롤러(710) 및 소스 드라이버(720)의 동작을 설명함에 있어서, 도 4a및 도 7, 도 12에서 설명되었던 구성과 동일한 구성은 그 동작 또한 동일 또는 유사하므로 이에 대한 자세한 설명은 생략한다.
타이밍 컨트롤러(710)는 디스플레이 데이터 및 CRC 데이터를 소스 드라이버(720)로 제공함과 함께, 에러 검출 동작의 수행을 요청하는 제1 정보(CRC En)를 활성화하여 소스 드라이버(720)로 제공할 수 있다. 또한, 에러 검출 동작에 따른 테스트 결과를 패널에 출력하도록 하기 위한 결과 출력 정보(예컨대, 제2 정보, VCRC En)를 활성화하여 소스 드라이버(720)로 제공할 수 있다. 프로토콜 디코더(722)의 디코딩 동작에 따라, 소스 드라이버(720)는 디스플레이 데이터에 대한 에러 검출 동작을 수행할 수 있으며, 이와 함께 에러 검출 결과(또는, 테스트 결과)를 출력하는 동작을 수행할 수 있다.
에러 카운터(725)로부터의 에러 개수 카운팅 결과는 데이터 제어부(726)로 제공된다. 또한, 제2 정보(VCRC En)가 활성화됨에 따라 데이터 제어부(726)는 테스트 출력 동작을 위한 데이터 결합 동작을 수행할 수 있다. 예컨대, 데이터 제어부(726)는 데이터 저장부(723)에 일시 저장되는 디스플레이 데이터에 에러 카운팅 결과를 반영할 수 있다. 이에 따라, 노멀 디스플레이 동작이 수행되는 도중에 테스트 결과가 실시간으로 출력되도록 한다.
다른 실시예로서, 제2 정보(VCRC En)가 활성화되는 경우, 데이터 제어부(726)는 타이밍 컨트롤러(710)로부터 제공되는 디스플레이 데이터와 무관하게 테스트 결과가 출력되도록 제어 동작을 수행할 수 있다. 예컨대, 테스트 결과를 출력하기 위한 화면에 관련된 정보(디스플레이 데이터 정보)가 데이터 제어부(726) 내에 기 정의되어 설정될 수 있으며, 기 설정된 정보와 테스트 결과를 결합하여 상기 테스트 결과가 화면에 출력되도록 할 수 있다.
도 16a,b는 도 15의 디스플레이 구동회로에 따른 테스트 결과의 출력 화면의 일예를 나타내는 도면이다. 도 16a의 경우, 화면 전체가 테스트 결과를 출력하는 일예로서, 데이터 제어부(726)는 제2 정보(VCRC En)가 활성화되는 경우 데이터 저장부(723)에 일시 저장되는 디스플레이 데이터에 따라 화면이 출력되는 것을 차단하고, 데이터 변환을 통해 테스트 결과가 각각의 소스 드라이버 별로 출력되도록 제어된다. 반면에, 도 16b의 경우, 일부의 소스 드라이버는 테스트 결과만이 출력되도록 데이터를 구동하고, 다른 일부의 소스 드라이버는 노멀 디스플레이 동작과 테스트 결과 출력이 동시에 수행되도록 데이터를 구동하는 예를 나타낸다. 예컨대, 제1 내지 제3 소스 드라이버의 경우, 데이터 결합 동작을 통해 노멀 디스플레이 동작과 테스트 결과 출력 동작이 동시에 수행된다. 반면에, 제4 소스 드라이버의 경우 데이터 변환 동작을 통해 노멀 디스플레이 동작이 수행되지 않으면서, 테스트 결과가 바(bar) 형태로 출력되도록 한다.
실시예에 따라 다양한 형태로 테스트 결과 출력이 가능하며, 예컨대 현재의 프레임에 대한 에러 카운팅 결과가 해당 프레임의 일부의 화면(예컨대, 화면의 하부)에 표시되도록 할 수 있으며, 또는 현재의 프레임에 대한 에러 카운팅 결과가 다음의 프레임의 일부의 화면(예컨대, 화면의 상부)에 표시되도록 할 수 있다. 또는, 현재의 프레임에 대한 에러 카운팅 결과가 산출되면, 다음의 프레임에 대해서는 노멀 디스플레이 동작을 수행하지 않고, 화면 전체에 소정의 형태(예컨대, 바(bar) 형태)로서 테스트 결과가 출력되도록 할 수 있다.
테스트 결과가 실질적으로 노멀 디스플레이 동작과 동시에 표시될 수 있다. 예컨대, 데이터 저장부(723)에 디스플레이 데이터를 일시 저장하고, 테스트 결과를 상기 일시 저장된 디스플레이 데이터에 결합함으로써 노멀 디스플레이 동작과 테스트 결과 출력 동작이 동시에 수행될 수 있다. 반면에, 에러 검출 및 카운팅
도 17은 본 발명의 또 다른 실시예에 따른 디스플레이 구동회로의 동작방법을 나타내는 플로우차트이다. 도 17에서는 테스트 결과 출력에 관련된 동작방법이 예시된다.
타이밍 콘트롤러로부터 디스플레이 데이터에 대응하는 코드 데이터가 생성되어 소스 드라이버로 제공되고, 소스 드라이버는 코드 데이터를 이용한 에러 검출 동작을 수행한다(S31). 에러 검출 결과에 따른 에러 개수 카운팅 동작이 수행되며(S32), 소스 드라이버 자체의 동작을 통한 테스트 결과의 출력 모드가 활성화되었는지가 판별된다(S33). 상기 판별 동작은 타이밍 콘트롤러로부터 소스 드라이버로 제공되는 패킷 내의 소정의 정보의 활성화 여부에 따라 수행될 수 있다.
판별 결과, 소스 드라이버 자체를 통한 테스트 결과의 출력 모드가 활성화되는 경우, 소스 드라이버는 디스플레이 데이터 변환을 수행하며(S34), 예컨대 디스플레이 데이터에 테스트 데이터를 결합할 수 있다. 상기 결합된 데이터가 패널에 표시됨에 따라 에러 카운팅 결과가 출력될 수 있다(S35).
반면에, 소스 드라이버 자체를 통한 테스트 결과의 출력 모드가 비활성화되는 경우, 테스트 결과는 타이밍 콘트롤러의 제어하에서 출력될 수 있다. 예컨대, 에러 카운팅 결과가 타이밍 콘트롤러(TCON)로 전송되며(S36), 타이밍 콘트롤러는 다음의 디스플레이 데이터와 에러 카운팅 결과에 따른 테스트 데이터를 결합하고, 프로토콜 인코딩 과정을 통해 데이터 시퀀스를 소스 드라이버로 전송한다. 소스 드라이버는 에러 카운팅 결과가 반영된 데이터 시퀀스를 수신하고(S37), 프로토콜 디코딩 과정을 통해 노멀 디스플레이를 수행함과 함께 테스트 결과를 출력한다(S38).
도 18a,b는 테스트 결과에 따라 디스플레이 구동회로의 옵션을 최적화하는 일예를 나타내는 블록도 및 플로우차트이다. 도 18a에서는 설명의 편의상 타이밍 콘트롤러만이 도시된다. 도 18a에 도시된 타이밍 콘트롤러의 동작을 설명함에 있어서, 도 12에서 설명되었던 구성과 동일한 구성은 그 동작 또한 동일 또는 유사하므로 이에 대한 자세한 설명은 생략한다.
도 18a에 도시된 바와 같이, 타이밍 컨트롤러(800)는 전송 프로토콜에 맞추어 데이터를 변환하는 프로토콜 인코더(810), 데이터 시퀀스를 포함하는 패킷을 전송하는 전송부(830) 및 디스플레이 데이터로부터 에러 검출 코드를 생성하는 CRC 인코더(820)를 포함할 수 있다. 또한, 본 발명의 실시예에 따라, 타이밍 컨트롤러(800)는 정보 수신부(840), 데이터 제어부(850) 및 디스플레이 구동회로(예컨대, 게이트 드라이버 및 소스 드라이를 포함)의 동작 환경을 설정하는 환경 설정 제어부(860)를 더 포함할 수 있다.
전술한 실시예에서와 같이, 데이터 제어부(850)는 데이터 제어 동작을 통해 테스트 결과가 디스플레이 장치의 패널(미도시)에 표시되도록 한다. 이외에도, 게이트 드라이버 및 소스 드라이버 등을 포함하는 디스플레이 구동회로는, 노멀 디스플레이 중에 주변 환경의 변화(예컨대, 온도 상승, 외부 노이즈 인가 등)로 인하여 시스템이 원하는 에러 수준을 만족하지 못하는 경우가 발생될 수 있다. 이 경우, 디스플레이 구동회로 자체적으로 환경 설정 정보를 변경함에 의하여 그 동작 환경이 변경될 수 있으며(예컨대, 바이어스의 수준을 상향 조정 하는 등의 동작 환경 변경), 이를 통하여 시스템을 최적화할 수 있다.
상기와 같은 시스템 최적화 동작은 다양한 형태로 이루어질 수 있으며, 예컨대 게이트 드라이버나 소스 드라이버 내에 환경 설정 정보를 저장하는 수단이 배치됨에 따라 상기 정보를 직접 변경함에 의하여 수행될 수도 있으며, 또는 타이밍 콘트롤러로부터 변경된 환경 설정 정보가 게이트 드라이버나 소스 드라이버로 제공됨에 따라 환경 설정 정보가 변경되도록 할 수도 있다. 본 발명의 실시예에서는 상기와 같은 다양한 형태의 환경 설정 정보 변경 기능이 제공될 수 있으며, 일예로서 변경된 환경 설정 정보가 타이밍 콘트롤러로부터 제공되는 예가 설명된다.
환경 설정 제어부(860)는 정보 수신부(840)로부터 테스트 결과를 수신하고, 상기 테스트 결과가 기 설정된 목표 에러율을 초과하는 지를 판별할 수 있다. 상기 판별 결과에 따라, 변경된 환경 설정 정보를 프로토콜 인코더(810)로 제공할 수 있으며, 상기 환경 설정 정보가 패킷에 포함되어 소스 드라이버로 제공되도록 할 수 있다. 이와 같은 시스템 최적화 동작은 주기적으로 테스트 결과를 모니터링함으로써 실행될 수 있으며, 또는 타이밍 콘트롤러(또는, 호스트)의 요청에 따라 임의의 시간에서 수행될 수도 있다.
도 18b는 전술한 시스템 최적화와 관련된 동작 방법의 일예로서, 시스템의 최적화 동작이 시작됨에 따라(S41), 최초 정의된 환경 설정 정보에 따라 소스 드라이버의 옵션이 초기화되며(S42), 또한 전술한 다양한 실시예들에 따라 노멀 디스플레이 도중 에러 검출 동작이 수행되며 또한 에러 카운팅 결과가 테스트 결과로서 타이밍 콘트롤러로 제공될 수 있다. 시스템 최적화를 위하여 상기 에러 검출 및 테스트 결과 전송 동작은 특정 시간동안 수행될 수 있다. 상기 에러 검출 및 테스트 결과 전송 동작은 편의상 CRC 동작으로 정의될 수 있다(S43).
테스트 결과에 대한 분석은 타이밍 콘트롤러에서 수행될 수 있다(S44). 이는 일 실시예로서, 타이밍 콘트롤러가 테스트 결과를 수신하고, 이를 호스트로 전송함에 의하여 호스트에서 테스트 결과에 대한 분석이 이루어져도 무방하다. 타이밍 콘트롤러가 테스트 결과에 대한 분석을 수행하는 것으로 가정할 때, 에러 카운팅 결과가 목표 값보다 같거나 작은지가 판단되며, 목표 값보다 같거나 작은 경우 현재 환경 설정 정보에 따라 시스템이 최적화된 것으로 판단되어 최적화 동작이 종료된다(S47). 반면에, 에러 카운팅 결과가 목표 값보다 큰 경우에는 소스 드라이버에 대한 환경 설정 정보를 변경함에 의하여 시스템을 최적화하는 동작을 수행한다(S46).
도 19는 본 발명의 실시예에 따른 디스플레이 장치의 구현 예를 나타내는 블록도이다. 도 19에서는 모바일 향의 디스플레이 구동회로가 디스플레이 장치에 구비되는 예가 도시된다.
도 19에 도시된 바와 같이, 디스플레이 장치(000)는 디스플레이 패널(010) 및 디스플레이 구동회로(020)를 포함할 수 있다. 디스플레이 구동회로(020)는 게이트 드라이버(021), 소스 드라이버(022) 및 타이밍 콘트롤러(023)를 포함할 수 있다. 게이트 드라이버(021), 소스 드라이버(022) 및 타이밍 콘트롤러(023)는 하나의 반도체 칩으로 구현될 수 있다. 또한, 소스 드라이버(022)는 디스플레이 데이터(예컨대, 프레임 데이터)를 저장하는 메모리부, 본 발명의 실시예에 따른 에러 검출 동작(일예로서, 비교 및 카운팅 동작 포함)을 수행하는 에러 검출부 및 아날로그 데이터 신호를 생성하는 디코더 및 데이터 신호를 디스플레이 패널(010)로 출력하는 버퍼부를 포함할 수 있다.
타이밍 콘트롤러(023)와 소스 드라이버(022)는 메인 링크를 통해 양방향 통신할 수 있다. 또한, 전술한 실시예에서와 같이, 타이밍 콘트롤러(023)는 디스플레이 데이터로부터 코드 데이터를 생성하고, 디스플레이 데이터와 코드 데이터를 포함하는 데이터 시퀀스를 소스 드라이버(022)로 제공할 수 있다. 하나 이상의 소스 드라이버(022)가 디스플레이 구동회로(020)에 포함될 수 있으며, 이 경우 각각의 디스플레이 구동회로(020)에 대해 서로 다른 메인 링크를 통해 데이터 시퀀스가 전송될 수 있다. 소스 드라이버(022)는 수신된 코드 데이터를 이용하여 에러 검출 동작을 수행하고, 에러 카운팅 결과를 메인 링크를 통해 타이밍 콘트롤러(023)로 제공할 수 있다. 또한, 전술한 실시예에서와 같이 테스트 결과를 출력함에 있어서, 소스 드라이버(022) 자체 내에서 테스트 결과 출력 동작이 수행될 수 있으며, 또는 타이밍 콘트롤러(023)의 제어 하에서 테스트 결과 출력 동작이 수행될 수 있다.
도 20은 본 발명의 또 다른 실시예에 따른 디스플레이 구동회로를 나타내는 블록도이다. 도 20에서는 디스플레이 구동회로 내에 터치 콘트롤러가 집적되는 예가 도시된다.
디스플레이 장치에 있어서, 터치 센싱 기능을 제공하기 위하여 디스플레이 패널과 함께 터치 패널이 디스플레이 장치에 구비될 수 있으며, 터치 센싱 동작을 위한 콘트롤러가 디스플레이 구동회로 내에 동일한 칩으로 집적될 수 있다. 도 20에 도시된 바와 같이, 디스플레이 구동회로(1000)는 터치 스크린 콘트롤러부(1010) 및 디스플레이 구동부(1020)를 포함할 수 있다. 터치 스크린 콘트롤러부(1010)는 신호 프로세서(1011) 및 터치 데이터 발생부(1012)를 포함할 수 있다. 또한 디스플레이 구동부(1020)는 디스플레이 패널 상에 화상을 구현하기 위한 타이밍 콘트롤러(1021), 게이트 드라이버(1022) 및 소스 드라이버(1023)를 포함할 수 있다. 디스플레이 구동회로(1000)는 외부 호스트(1030)와 통신할 수 있다.
신호 프로세서(1011)는 터치 스크린 동작과 관련하여 터치 스크린 콘트롤러부(1010) 내의 회로의 전체적인 제어 동작을 수행한다. 또한 터치 데이터 발생부(1012)는 센싱 라인을 통하여 복수의 센싱 유닛들과 전기적으로 연결되며, 터치 동작에 의한 센싱 유닛들의 커패시턴스 변화를 센싱함에 의하여 센싱 신호를 발생한다. 또한 터치 데이터 발생부(1012)는 상기 발생된 센싱 신호를 처리함에 의하여 터치 데이터를 발생하여 출력한다. 신호 프로세서(1011) 또는 호스트(1030)는 상기 터치 데이터에 기반하여 소정의 논리 연산을 수행함으로써, 터치 스크린 상에 터치 동작이 수행되었는지 여부와 터치 동작이 수행된 위치를 판별한다.
한편, 디스플레이 구동부(1020)는 전술한 실시예에서와 같은 에러 검출 코드 생성 동작 및 에러 검출 동작을 수행할 수 있다. 예컨대, 타이밍 콘트롤러(1021)는 디스플레이 데이터로부터 코드 데이터를 생성하고, 디스플레이 데이터와 코드 데이터를 포함하는 데이터 시퀀스를 메인 링크를 통해 소스 드라이버(1023)로 제공한다. 소스 드라이버(1023)는 수신된 코드 데이터를 이용한 에러 검출 동작을 수행하며, 에러 카운팅 결과를 타이밍 콘트롤러(1021)로 제공할 수 있다.
한편, 전술한 바와 같이, 터치 스크린 콘트롤러부(1010) 및 디스플레이 구동부(1020)는 하나의 칩에 집적될 수 있으며, 이에 따라 터치 스크린 콘트롤러부(1010) 및 디스플레이 구동부(1020) 사이에서 적어도 하나의 정보가 송수신될 수 있다. 예컨대, 디스플레이 패널(미도시)을 구동하기 위해 사용되는 적어도 하나의 타이밍 정보가 터치 스크린 콘트롤러부(1010)로 제공될 수 있으며, 터치 스크린 콘트롤러부(1010)는 수신된 타이밍 정보를 이용하여 터치 데이터를 발생할 수 있다. 타이밍 정보는 타이밍 콘트롤러(1021)로부터 발생될 수 있으며, 또는 상기 타이밍 정보는 호스트 콘트롤러(1030)에서 직접 발생될 수도 있다.
도 21 및 도 22는 타이밍 콘트롤러가 임베디드된 소스 드라이버의 일 구현예를 나타내는 블록도이다. 도 21에서는 메인 링크에 대한 BERT 테스트를 수행하는 일 예, 그리고 도 22에서는 전술한 실시예에서에 따른 CRC 코드를 이용한 테스트를 수행하는 일 예가 도시된다.
전술하였던 바와 같이, 디스플레이 구동회로는 다양하게 정의될 수 있다. 일 예로서, 디스플레이 구동회로는 타이밍 콘트롤러, 게이트 드라이버 및 소스 드라이버 중 적어도 하나를 포함하는 개념일 수 있다. 또한, 일 예로서 타이밍 콘트롤러는 소스 드라이버에 임베디드되어 단일 칩으로 구현될 수도 있으며, 타이밍 콘트롤러는 소스 드라이버에 임베디드된 경우의 본 발명에 따른 실시예들을 설명하면 다음과 같다.
전술한 실시예에서 설명된 타이밍 콘트롤러의 각종 동작은 호스트(예컨대, 어플리케이션 프로세서, 그래픽 프로세싱 유닛 등)에 의해 수행될 수 있다. 예컨대, BERT 모드에서 테스트 패턴을 생성하는 동작이나, 전술한 실시예에서와 같은 CRC 코드를 생성하는 동작이 상기 호스트에 의해 수행될 수 있다. 본 발명의 실시예에 따른 타이밍 콘트롤러 임베디드 소스 드라이버(이하, TCON 임베디드 IC로 지칭함)는 에러 검출 동작을 수행함과 함께, 에러 검출 결과(예컨대, 에러 개수를 카운팅한 결과)를 호스트로 제공할 수 있다.
도 21에 도시된 바와 같이, TCON 임베디드 IC(1100)는 제어로직(1110), 디스크램블러(1120), 디멀티플렉서(1130), 에러 카운터(1140) 및 레지스터(1150)를 포함할 수 있다. 도 21에는 TCON 임베디드 IC(1100)와 통신하는 호스트(1101)가 같이 도시되며, 도 21에 도시된 바와 같이 호스트(1101)는 제어로직(1102), 패턴 발생부(1103), 멀티플렉서(1104) 및 스크램블러(1105)를 포함할 수 있다.
호스트(1101)는 링크를 통해 전송되는 데이터가 전자파 장애에 취약해지지 않도록 데이터를 랜덤화(또는, 스크램블화) 처리할 수 있다. 제어로직(1102)의 제어하에서, 디스플레이 데이터(DSP Data) 또는 테스트 패턴이 스크램블러(1105)로 제공될 수 있다. 테스트 모드가 수행되는 경우, 멀티플렉서(1104)는 테스트 패턴을 선택적으로 출력할 것이며, 스크램블러(1105)는 테스트 패턴에 대한 스크램블 처리를 수행할 것이다.
한편, TCON 임베디드 IC(1100)는 제어로직(1110)의 제어 하에서, 노멀 디스플레이 동작을 수행하거나 또는 테스트 패턴을 이용한 테스트 동작을 수행한다. 디스크램블러(1120)는 수신된 테스트 패턴에 대한 디스크램블 처리를 수행하여, 또한 제어로직(1110)의 제어 하에서 디스크램블 처리된 테스트 패턴은 디멀티플렉서(1130)를 통해 에러 카운터(1140) 및 레지스터(1150)로 각각 제공된다.
TCON 임베디드 IC(1100)는 수신된 테스트 패턴을 분석하여 오류의 존재 여부를 판단한다. 예컨대, 디스크럼블된 테스트 패턴은 호스트(1101)의 패턴 발생부(1103)에서 발생된 테스트 패턴과 동일한 값을 가질 것이다. 디스크럼블된 테스트 패턴은 에러 카운터(1140)로 제공되며, 디스크럼블된 테스트 패턴 중 기대값과 상이한 데이터 비트를 카운팅한다. 에러 카운터(1140)에 의해 카운팅된 결과는 외부로 제공될 수 있다.
한편, 도 22에 도시된 바와 같이, 전술한 실시예들 중 적어도 하나는 TCON 임베디드 IC에 적용될 수 있다. 도 22에 도시된 바와 같이, TCON 임베디드 IC(1200)는 수신부(1210), 프로토콜 디코더(1220), 데이터 저장부(1230), CRC 디코더(1240), 제어로직(1250), 에러 카운터(1260) 및 데이터 제어부(1270)를 포함할 수 있다. 또한, TCON 임베디드 IC(1200)와 통신하는 호스트(1201)가 같이 도시되며, 도 22에 도시된 바와 같이 호스트(1201)는 디스플레이 데이터를 일시 저장하는 저장부(1202), 전송 프로토콜에 맞추어 데이터를 변환하는 프로토콜 인코더(1203), 데이터 시퀀스를 포함하는 패킷을 전송하는 전송부(1205) 및 디스플레이 데이터로부터 에러 검출 코드를 생성하는 CRC 인코더(1204)를 포함할 수 있다. 또한, 메인 링크 이외의 채널(AUX)을 통해 호스트(1201)와 TCON 임베디드 IC(1200)의 레지스터(미도시)에 저장된 정보가 공유될 수 있다. 호스트(1201)는 제어로직(1206)을 더 포함할 수 있으며, 채널(AUX)을 통해 TCON 임베디드 IC(1200)로부터 정보를 수신하고, 이에 기반하여 전송부(1205)의 전송 동작을 제어할 수 있다.
도 22에 도시된 바와 같이, 디스플레이 데이터를 이용한 CRC 데이터 생성 동작, 디스플레이 데이터와 CRC 데이터를 포함하는 데이터 시퀀스를 패킷화하여 전송하는 동작이 호스트(1201)에 의해 수행될 수 있다. 또한, 전술한 실시예에서와 같은 에러 검출 동작, 에러 카운팅 결과를 테스트 결과로서 전송하는 동작, 자체적인 에러 결과 출력 동작 또는 외부로부터의 제어에 따른 에러 결과 출력 동작이 TCON 임베디드 IC(1200)에 의해 수행될 수 있다. 에러 카운팅 결과는 메인 링크 대신 상기 채널(AUX)을 통해 호스트(1201)로 제공되어도 무방하다. 또한, TCON 임베디드 IC(1200)에 대한 제어 동작을 위한 별도의 제어신호가 상기 채널(AUX) 및 멀티플렉서를 통해 TCON 임베디드 IC(1200)의 제어로직(1250)으로 제공될 수 있다. TCON 임베디드 IC(1200)의 제어로직(1250)은 채널(AUX)을 통한 호스트(1201)의 제어신호에 응답하여 링크를 통한 수신 동작이 제어될 수 있다.
도 23은 본 발명의 일실시예에 따른 디스플레이 구동회로를 포함하는 사용자 장치를 나타내는 블록도이다. 도 22에 도시된 바와 같이, 사용자 장치(1300)는 중앙 처리 장치(1310), 메모리부(1320), 오디오부(1330), 파워 공급부(1340), 디스플레이 구동회로(1350) 및 디스플레이 패널(1360)을 포함할 수 있다.
중앙 처리 장치(1310)는 사용자 장치(1300)의 전반적인 동작을 제어하며, 예컨대 전원이 공급됨에 따라 사용자 장치(1300)의 부팅 과정을 제어할 수 있다. 또는, 중앙 처리 장치(1310)는 사용자 장치(1300)를 제어하기 위한 펌웨어를 구동할 수 있다. 상기 펌웨어는 메모리부(1320)에 로딩되어 구동될 수 있다.
한편, 메모리부(1320)는 디램과 같은 휘발성 메모리 장치, 또는 롬(ROM)이나 플래시 메모리 장치와 같은 불휘발성 메모리 장치를 포함할 수 있다. 예컨대, 메모리부(1320)에는 사용자 장치(1300)를 구동하기 위한 운영 체제, 어플리케이션 프로그램, 펌웨어 등이 저장될 수 있다. 또한 메모리부(1320)에 포함되는 휘발성 메모리 장치에는 중앙 처리 장치(1310)의 제어에 따라 운영 체제, 어플리케이션 프로그램 및 펌웨어 등이 로딩될 수 있다.
오디오부(1330)는 중앙 처리 장치(1310)의 제어에 따라 음성 데이터를 재생할 수 있으며, 파워 공급부(1340)는 사용자 장치(1300)를 구동하기 위해 필요한 전력을 제공한다. 한편, 디스플레이 구동부(1350)는 전술한 실시예에서와 같은 에러 검출 코드 생성 동작 및 에러 검출 동작을 수행할 수 있다. 예컨대, 디스플레이 구동부(1350)는 타이밍 콘트롤러와 소스 드라이버를 포함할 수 있으며, 타이밍 콘트롤러는 디스플레이 데이터로부터 코드 데이터를 생성하고, 디스플레이 데이터와 코드 데이터를 포함하는 데이터 시퀀스를 메인 링크를 통해 소스 드라이버로 제공한다. 소스 드라이버는 수신된 코드 데이터를 이용한 에러 검출 동작을 수행하며, 에러 카운팅 결과를 타이밍 콘트롤러로 제공할 수 있다. 에러 검출 동작에 따른 테스트 결과는, 디스플레이 구동부(1350)의 제어 하에서 디스플레이 패널(1360)에 표시될 수 있다.
본 발명은 도면에 도시된 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (20)

  1. 타이밍 콘트롤러에 있어서,
    디스플레이 데이터로부터 제1 코드를 생성하는 코드 생성부;
    상기 디스플레이 데이터와 상기 제1 코드를 포함하는 데이터 시퀀스를 생성하는 프로토콜 인코더; 및
    상기 데이터 시퀀스를 링크를 통해 소스 드라이버로 제공하는 전송부를 구비하고,
    상기 제1 코드는 에러 검출 코드이고,
    상기 타이밍 콘트롤러는 상기 소스 드라이버로부터 데이터 에러 검출 결과를 수신하고, 상기 데이터 에러 검출 결과는 상기 제1 코드를 이용하여 상기 디스플레이 데이터에 대한 데이터 에러 검출 동작에 기반하여 생성된 결과인 것을 특징으로 하는 타이밍 콘트롤러.
  2. 제1항에 있어서,
    상기 데이터 시퀀스는, 상기 제1 코드를 이용한 데이터 에러 검출 동작을 활성화하기 위한 제1 정보를 더 포함하는 것을 특징으로 하는 타이밍 콘트롤러.
  3. 제1항에 있어서, 상기 코드 생성부는,
    상기 디스플레이 데이터로부터 CRC 데이터를 생성하는 CRC 인코더인 것을 특징으로 하는 타이밍 콘트롤러.
  4. 제1항에 있어서,
    패널에 포함되는 다수의 게이트 라인들에 대한 화면 출력을 위한 디스플레이 데이터를 순차적으로 상기 소스 드라이버로 제공하며,
    상기 코드 생성부는, 각각의 게이트 라인에 대한 디스플레이 데이터에 대응하여 상기 제1 코드를 생성하는 것을 특징으로 하는 타이밍 콘트롤러.
  5. 제1항에 있어서,
    패널에 포함되는 다수의 게이트 라인들에 대한 화면 출력을 위한 디스플레이 데이터를 순차적으로 상기 소스 드라이버로 제공하며,
    상기 다수의 라인들에 대한 디스플레이 데이터를 제공한 후, 상기 소스 드라이버로부터 상기 제1 코드를 이용한 데이터 에러 검출 결과를 수신하는 것을 특징으로 하는 타이밍 콘트롤러.
  6. 제1항에 있어서,
    상기 소스 드라이버로부터 상기 데이터 에러 검출 결과를 수신하는 수신부; 및
    상기 디스플레이 데이터와 상기 데이터 에러 검출 결과에 따른 테스트 데이터의 결합을 제어하는 데이터 제어부를 더 구비하는 것을 특징으로 하는 타이밍 콘트롤러.
  7. 제1항에 있어서,
    다수의 소스 드라이버들과 서로 구분되는 링크를 통해 연결되며, 상기 데이터 시퀀스를 상기 다수의 소스 드라이버들로 동시에 제공하는 것을 특징으로 하는 타이밍 콘트롤러.
  8. 소스 드라이버에 있어서,
    타이밍 콘트롤러로부터 디스플레이 데이터와 상기 디스플레이 데이터에 대응하는 제1 코드를 포함하는 데이터 시퀀스를 수신하고 이를 디코딩하는 프로토콜 디코더; 및
    상기 데이터 시퀀스에 포함된 제1 코드와 상기 디스플레이 데이터로부터 생성된 제2 코드를 이용하여 상기 디스플레이 데이터에 대한 에러 검출 동작을 수행하는 에러 검출부를 구비하고,
    상기 데이터 시퀀스는, 에러 검출 결과 전송을 요청하는 제1 정보를 더 포함하며,
    상기 소스 드라이버는, 상기 타이밍 콘트롤러로부터 제1 링크를 통해 상기 데이터 시퀀스를 수신하고, 상기 제1 정보에 대응하여 상기 에러 검출 결과를 상기 제1 링크를 통해 상기 타이밍 콘트롤러로 전송하기 위하여, 상기 제1 링크의 정보 전송 방향을 제어하기 위한 스위치 제어신호를 생성하는 스위치 제어로직을 더 구비하는 것을 특징으로 하는 소스 드라이버.
  9. 제8항에 있어서,
    상기 에러 검출부는 상기 제1 정보가 활성화될 때 상기 제2 코드를 생성하는 것을 특징으로 하는 소스 드라이버.
  10. 제8항에 있어서, 상기 에러 검출부는,
    상기 디스플레이 데이터를 이용한 연산을 수행하여 상기 제2 코드를 생성하는 코드 디코더; 및
    상기 제1 코드와 제2 코드를 비교하여 상기 디스플레이 데이터의 에러 발생 여부를 판단하는 비교부를 포함하는 것을 특징으로 하는 소스 드라이버.
  11. 제10항에 있어서, 상기 에러 검출부는,
    상기 비교부로부터의 비교 결과에 따라 에러 개수를 카운팅하는 카운팅부; 및
    상기 카운팅 결과를 저장하는 레지스터부를 더 포함하는 것을 특징으로 하는 소스 드라이버.
  12. 제8항에 있어서,
    상기 제1 코드는 상기 디스플레이 데이터의 비트 값에 대응하는 값을 갖는 CRC 데이터이며, 상기 제2 코드는 상기 데이터 시퀀스에 포함된 디스플레이 데이터를 연산하여 생성된 CRC 데이터인 것을 특징으로 하는 소스 드라이버.
  13. 제8항에 있어서,
    상기 제1 정보의 활성화 여부에 따라 상기 에러 검출 결과를 전송하기 위한 전송부를 더 구비하는 것을 특징으로 하는 소스 드라이버.
  14. 삭제
  15. 제8항에 있어서,
    상기 타이밍 콘트롤러로 상기 에러 검출 결과를 전송하고,
    상기 타이밍 콘트롤러로부터 상기 디스플레이 데이터와 상기 에러 검출 결과가 결합된 데이터를 수신하고, 상기 에러 검출 결과가 표시되도록 패널을 구동하는 것을 특징으로 하는 소스 드라이버.
  16. 디스플레이 데이터로부터 제1 코드를 생성하고, 상기 디스플레이 데이터와 상기 제1 코드를 포함하는 데이터 시퀀스를 출력하는 타이밍 콘트롤러; 및
    제1 링크를 통해 상기 데이터 시퀀스를 수신하고, 상기 디스플레이 데이터에 대응하는 제2 코드를 생성하며, 상기 데이터 시퀀스에 포함된 제1 코드와 상기 생성된 제2 코드를 이용하여 상기 디스플레이 데이터에 대한 에러 검출 동작을 수행하는 소스 드라이버를 구비하고,
    상기 제1 코드는 제1 에러 검출 코드이고, 상기 제2 코드는 제2 에러 검출 코드이며,
    상기 에러 검출 동작은 상기 제1 코드와 상기 제2 코드를 비교하여 상기 디스플레이 데이터에 에러가 존재하는 지 여부를 판단하는 것을 특징으로 하는 디스플레이 구동회로.
  17. 제16항에 있어서, 상기 타이밍 콘트롤러는,
    상기 디스플레이 데이터로부터 상기 제1 코드를 생성하는 코드 생성부;
    상기 디스플레이 데이터와 상기 제1 코드를 포함하는 데이터 시퀀스를 생성하는 프로토콜 인코더; 및
    상기 데이터 시퀀스를 상기 제1 링크를 통해 상기 소스 드라이버로 제공하는 전송부를 구비하는 것을 특징으로 하는 디스플레이 구동회로.
  18. 제16항에 있어서,
    상기 타이밍 콘트롤러와 상기 소스 드라이버는 동일한 칩에 집적되는 것을 특징으로 하는 디스플레이 구동회로.
  19. 제16항에 있어서, 상기 타이밍 콘트롤러는,
    상기 디스플레이 데이터와 상기 소스 드라이버로부터 수신된 에러 검출 결과를 결합하여 상기 소스 드라이버로 제공함으로써, 상기 에러 검출 결과가 패널에 출력되도록 제어하는 것을 특징으로 하는 디스플레이 구동회로.
  20. 제16항에 있어서, 상기 소스 드라이버는,
    상기 데이터 시퀀스를 수신하고 이를 디코딩하는 프로토콜 디코더; 및
    상기 데이터 시퀀스에 포함된 상기 제1 코드와 상기 디스플레이 데이터로부터 계산된 상기 제2 코드를 이용하여 상기 디스플레이 데이터에 대한 에러 검출 동작을 수행하는 에러 검출부를 구비하는 것을 특징으로 하는 디스플레이 구동회로.
KR1020130149493A 2013-12-03 2013-12-03 테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법 KR102154186B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020130149493A KR102154186B1 (ko) 2013-12-03 2013-12-03 테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법
US14/455,484 US9514713B2 (en) 2013-12-03 2014-08-08 Timing controller, source driver, and display driver integrated circuit having improved test efficiency and method of operating display driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130149493A KR102154186B1 (ko) 2013-12-03 2013-12-03 테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법

Publications (2)

Publication Number Publication Date
KR20150064803A KR20150064803A (ko) 2015-06-12
KR102154186B1 true KR102154186B1 (ko) 2020-09-10

Family

ID=53265824

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130149493A KR102154186B1 (ko) 2013-12-03 2013-12-03 테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법

Country Status (2)

Country Link
US (1) US9514713B2 (ko)
KR (1) KR102154186B1 (ko)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5805725B2 (ja) * 2013-10-04 2015-11-04 ザインエレクトロニクス株式会社 送信装置、受信装置、送受信システムおよび画像表示システム
KR102363686B1 (ko) * 2015-06-30 2022-02-17 엘지디스플레이 주식회사 시퀀스가 제어된 타이밍 컨트롤러, 브릿지 집적회로 및 이를 구동하는 방법
KR102424434B1 (ko) 2015-10-30 2022-07-25 삼성디스플레이 주식회사 타이밍 컨트롤러를 포함하는 표시 장치 및 타이밍 컨트롤러의 양방향 통신 방법
CN105280149B (zh) * 2015-11-11 2017-11-17 深圳市华星光电技术有限公司 一种Mura补偿数据写入装置及方法
US9882746B2 (en) 2015-12-29 2018-01-30 Synaptics Incorporated Timing-controller-controlled power modes in touch-enabled source drivers
CN105654887B (zh) * 2016-01-27 2019-12-06 京东方科技集团股份有限公司 数据输入单元、数据输入方法、源极驱动电路和显示装置
CN107918571B (zh) * 2016-10-08 2021-04-30 上海宝存信息科技有限公司 测试储存单元的方法以及使用该方法的装置
KR102655052B1 (ko) 2016-12-14 2024-04-05 주식회사 엘엑스세미콘 디스플레이 장치 및 그의 소스 드라이버와 패킷 인식 방법
KR20180076182A (ko) 2016-12-27 2018-07-05 주식회사 실리콘웍스 소스 드라이버의 센싱 회로 및 이를 이용한 디스플레이 장치
JP6919217B2 (ja) * 2017-02-20 2021-08-18 セイコーエプソン株式会社 表示システム、表示コントローラー、電気光学装置及び電子機器
CN108694917B (zh) * 2017-06-09 2021-10-22 京东方科技集团股份有限公司 数据传输方法、组件及显示装置
TWI626643B (zh) * 2017-07-21 2018-06-11 宏碁股份有限公司 顯示器及其動態驅動電壓補償方法
CN109389925A (zh) * 2017-08-08 2019-02-26 宏碁股份有限公司 显示器及其动态驱动电压补偿方法
KR102436561B1 (ko) * 2017-12-26 2022-08-26 엘지디스플레이 주식회사 디스플레이 장치 및 그 구동 방법
JP2019132922A (ja) * 2018-01-30 2019-08-08 株式会社ジャパンディスプレイ 表示装置および表示システム
CN109036317A (zh) * 2018-09-10 2018-12-18 惠科股份有限公司 显示装置和驱动方法
JP7306811B2 (ja) * 2018-10-05 2023-07-11 シナプティクス インコーポレイテッド 表示ドライバ、表示モジュール及び画像データの生成方法
US10554963B1 (en) 2018-10-16 2020-02-04 Raytheon Company Video load balancing and error detection based on measured channel bandwidth
JP7225908B2 (ja) 2019-02-27 2023-02-21 セイコーエプソン株式会社 駆動回路、データ線駆動回路、電気光学装置、電子機器、及び移動体
JP2020180996A (ja) * 2019-04-23 2020-11-05 セイコーエプソン株式会社 制御回路、駆動回路、電気光学装置、電気光学装置を含む電子機器、及び電子機器を含む移動体、並びにエラー検出方法
TWI692099B (zh) * 2019-04-23 2020-04-21 大陸商北京集創北方科技股份有限公司 顯示面板驅動電路之軟性錯誤檢測與重啟方法及顯示裝置
US11176907B2 (en) * 2019-09-18 2021-11-16 Sitronix Technology Corp. Video data displaying device
US11138081B2 (en) * 2019-09-23 2021-10-05 Himax Technologies Limited Error detecting system, error detecting method and image display controlling system
JP2022178376A (ja) * 2021-05-20 2022-12-02 セイコーエプソン株式会社 表示回路装置、表示装置、及び電子機器
CN113671350B (zh) * 2021-08-23 2024-02-27 集创北方(珠海)科技有限公司 测试装置及电子设备
KR20240057400A (ko) 2021-09-03 2024-05-02 하이파이 유에스에이 인크. 디스플레이 드라이버와 확산-스펙트럼 비디오 전송의 통합
KR20230057175A (ko) * 2021-10-21 2023-04-28 삼성전자주식회사 무선 통신으로 테스트 가능한 반도체 집적회로
KR20230083850A (ko) * 2021-12-03 2023-06-12 주식회사 엘엑스세미콘 디스플레이패널을 구동하기 위한 데이터처리장치, 데이터구동장치 및 데이터구동방법
US11769468B2 (en) 2022-01-19 2023-09-26 Hyphy Usa Inc. Spread-spectrum video transport integration with timing controller
US20240038157A1 (en) * 2022-07-27 2024-02-01 Samsung Electronics Co., Ltd. Display driving circuit, host, and display system including display driving circuit and host
WO2024053758A1 (ko) * 2022-09-07 2024-03-14 엘지전자 주식회사 디스플레이 장치
WO2024076076A1 (ko) * 2022-10-04 2024-04-11 주식회사 엘엑스세미콘 디스플레이 구동 방법 및 디스플레이 구동 장치
KR20240140561A (ko) * 2023-03-17 2024-09-24 주식회사 엘엑스세미콘 비트 에러율 테스트 기능을 포함하는 디스플레이 구동 칩
CN118736989A (zh) * 2023-03-28 2024-10-01 Lx半导体科技有限公司 检查显示驱动装置中的图像数据的方法

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3775747A (en) * 1972-10-17 1973-11-27 Int Standard Electric Corp An error correcting encoder
US5872597A (en) * 1994-08-26 1999-02-16 Kabushiki Kaisha Toshiba System for decoding moving picture signal multiplied and coded by DCT coefficient and additional data
JP3822380B2 (ja) * 1999-03-26 2006-09-20 富士写真フイルム株式会社 画像信号処理装置
WO2005053272A1 (en) * 2003-11-25 2005-06-09 Qualcomm Incorporated High data rate interface with improved link synchronization
JP2005257854A (ja) 2004-03-10 2005-09-22 Nec Electronics Corp 表示装置用駆動回路、表示装置の駆動方法及び表示装置
JP4093197B2 (ja) 2004-03-23 2008-06-04 セイコーエプソン株式会社 表示ドライバ及び電子機器
JP4929602B2 (ja) 2005-03-08 2012-05-09 日本電気株式会社 データ転送装置及び方法
KR101100335B1 (ko) 2006-01-19 2011-12-30 삼성전자주식회사 표시장치
US7893912B2 (en) * 2006-01-19 2011-02-22 Samsung Electronics Co., Ltd. Timing controller for liquid crystal display
KR20070080170A (ko) 2006-02-06 2007-08-09 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR101263507B1 (ko) * 2006-06-05 2013-05-13 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
KR100746646B1 (ko) * 2006-07-11 2007-08-06 삼성전자주식회사 디스플레이 구동 회로 및 이를 갖는 액정 표시 장치
JP2009003155A (ja) 2007-06-21 2009-01-08 Hitachi Displays Ltd 表示装置
KR101367279B1 (ko) * 2007-07-11 2014-02-28 삼성전자주식회사 클록을 내장한 데이터 신호를 전송하는 디스플레이 장치
KR101432718B1 (ko) * 2008-01-07 2014-08-21 삼성디스플레이 주식회사 타이밍 콘트롤러, 그의 에러 검출 방법 및 이를 구비하는표시 장치
KR101037559B1 (ko) * 2009-03-04 2011-05-27 주식회사 실리콘웍스 데이터 구동부의 모니터링 수단이 구비된 디스플레이 구동 시스템
US8670004B2 (en) * 2009-03-16 2014-03-11 Pixel Qi Corporation Driving liquid crystal displays
PL2467380T3 (pl) * 2009-08-18 2017-09-29 Ventirx Pharmaceuticals, Inc. Podstawione benzoazepiny jako modulatory receptora typu Toll
KR101125504B1 (ko) * 2010-04-05 2012-03-21 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템
KR101688599B1 (ko) * 2010-06-01 2016-12-23 삼성전자 주식회사 모드전환방법, 상기 모드전환방법이 적용되는 디스플레이구동ic 및 영상신호처리시스템
JP5670117B2 (ja) 2010-08-04 2015-02-18 ルネサスエレクトロニクス株式会社 表示制御装置
KR20120065840A (ko) * 2010-12-13 2012-06-21 삼성전자주식회사 디스플레이 구동 회로, 그것의 동작 방법, 및 그것을 포함하는 사용자 장치
KR101187571B1 (ko) * 2010-12-28 2012-10-05 주식회사 실리콘웍스 Bert 기능이 추가된 타이밍 컨트롤러와 소스 드라이버 사이의 데이터 전송 방법 및 장치
KR101874106B1 (ko) * 2011-02-28 2018-07-04 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US9053673B2 (en) * 2011-03-23 2015-06-09 Parade Technologies, Ltd. Scalable intra-panel interface
US8788890B2 (en) 2011-08-05 2014-07-22 Apple Inc. Devices and methods for bit error rate monitoring of intra-panel data link
KR20130025057A (ko) * 2011-09-01 2013-03-11 삼성전자주식회사 디스플레이 드라이버용 전원 회로
KR101995290B1 (ko) * 2012-10-31 2019-07-03 엘지디스플레이 주식회사 표시장치와 그 구동 방법

Also Published As

Publication number Publication date
US9514713B2 (en) 2016-12-06
US20150154943A1 (en) 2015-06-04
KR20150064803A (ko) 2015-06-12

Similar Documents

Publication Publication Date Title
KR102154186B1 (ko) 테스트 효율성을 향상한 타이밍 콘트롤러, 소스 드라이버, 디스플레이 구동회로 및 디스플레이 구동회로의 동작방법
KR101885186B1 (ko) 공유 백 채널을 통한 데이터 전송 방법 및 데이터 전송을 위한 멀티 펑션 드라이버 회로 그리고 이를 채용한 디스플레이 구동 장치
US11120732B2 (en) Device and method for driving display in response to image data
US8878995B2 (en) Display driver, operating method thereof, host for controlling the display driver, and system having the display driver and the host
KR102460552B1 (ko) 터치표시장치, 디스플레이 컨트롤러, 구동회로 및 구동방법
KR101329850B1 (ko) 반도체 장치 및 데이터 처리 시스템
KR102177539B1 (ko) 터치 스크린 일체형 표시장치 및 그 구동 방법
KR101650779B1 (ko) 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템
KR20170111788A (ko) 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치
US10269284B2 (en) Timing controller and display driving circuit including the same
US9305483B2 (en) Display device including a timing controller with a self-recovery block and method for driving the same
KR20200033628A (ko) 신호 전송 장치와 이를 이용한 표시장치
JP2006268260A (ja) データ転送制御装置及び電子機器
KR20120054442A (ko) 소스 구동 회로, 소스 구동 회로를 포함하는 디스플레이 장치 및 디스플레이 장치의 동작 방법
KR102105410B1 (ko) Ddi, 상기 ddi를 포함하는 장치들, 및 이의 동작 방법
KR20160033549A (ko) 디스플레이 구동회로, 디스플레이 구동회로의 동작방법 및 시스템 온 칩
US10747360B2 (en) Display device and driver thereof
KR20130036783A (ko) 디스플레이 드라이버의 동작 방법, 상기 디스플레이 드라이버를 제어하기 위한 호스트, 및 이들을 포함하는 시스템
KR101689301B1 (ko) 액정 표시 장치
US10732768B2 (en) Panel driving apparatus and panel driving system including reset function
KR20110124039A (ko) 표시 패널을 구동하기 위한 데이터 드라이버 및 이를 구비하는 디스플레이 장치
KR102391616B1 (ko) 게이트 구동회로와 이를 포함하는 터치 스크린 일체형 표시장치
JP2016035488A (ja) タイミングコントローラおよびそれを用いたディスプレイ装置
KR102265238B1 (ko) 인셀 터치방식 액정표시장치
US20160148336A1 (en) Data communication device and data communication system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant