KR101650779B1 - 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템 - Google Patents

단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템 Download PDF

Info

Publication number
KR101650779B1
KR101650779B1 KR1020100009253A KR20100009253A KR101650779B1 KR 101650779 B1 KR101650779 B1 KR 101650779B1 KR 1020100009253 A KR1020100009253 A KR 1020100009253A KR 20100009253 A KR20100009253 A KR 20100009253A KR 101650779 B1 KR101650779 B1 KR 101650779B1
Authority
KR
South Korea
Prior art keywords
signal
resolution
circuit
generating
control signal
Prior art date
Application number
KR1020100009253A
Other languages
English (en)
Other versions
KR20110089730A (ko
Inventor
최종한
이재구
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020100009253A priority Critical patent/KR101650779B1/ko
Priority to TW100100404A priority patent/TWI501211B/zh
Priority to US12/985,912 priority patent/US8339430B2/en
Publication of KR20110089730A publication Critical patent/KR20110089730A/ko
Application granted granted Critical
Publication of KR101650779B1 publication Critical patent/KR101650779B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Abstract

구동 칩 내에서 소프트웨어 설정 없이 복수의 해상도 구현이 가능한 단일 칩 디스플레이 구동회로 및 이를 포함하는 디스플레이 장치가 개시된다. 단일 칩 디스플레이 구동회로는 해상도 타입 발생기 및 타이밍 컨트롤러를 포함한다. 해상도 타입 발생기는 해상도 선택 코드에 응답하여 해상도 타입 신호를 발생한다. 타이밍 컨트롤러는 상기 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 디스플레이 패널의 해상도에 적합한 제 1 영상 데이터, 소스 드라이버 제어신호 및 게이트 드라이버 제어신호를 발생한다. 따라서, 디스플레이 장치는 전력소모가 적고 사이즈를 작게 제조할 수 있다.

Description

단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템{SINGLE-CHIP DISPLAY-DRIVING CIRCUIT, DISPLAY DEVICE AND DISPLAY SYSTEM HAVING THE SAME}
본 발명은 디스플레이 장치에 관한 것으로, 특히 복수의 해상도 구현이 가능한 단일 칩 디스플레이 구동회로를 포함하는 디스플레이 장치 및 디스플레이 시스템에 관한 것이다.
LCD(Liquid Crystal Display) 장치, OLED(Organic Light Emitting Diode) 등의 평판(flat panel) 표시장치들이 정보처리 기기로서 널리 사용되고 있다.
최근에, 스크린의 영역별로 다양한 해상도를 구현할 수 있는 복수 해상도(multi-resolution) 디스플레이 장치가 요구되고 있다. 종래에는 호스트로부터 입력되는 영상신호 또는 표시 제어신호들을 분석하여 디스플레이 장치의 해상도를 설정하였고 호스트에 의한 소프트웨어 설정이 필요했다.
따라서, 종래의 디스플레이 장치는 해상도 설정을 위해 복잡한 회로가 추가되었으므로 칩 사이즈가 크고 전력소모가 증가하는 단점이 있었다.
본 발명의 목적은 호스트에서 소프트웨어의 설정 없이 복수의 해상도 구현이 가능한 단일 칩 디스플레이 구동회로를 제공하는 것이다.
본 발명의 다른 목적은 상기 단일 칩 디스플레이 구동회로를 포함하는 디스플레이 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 상기 단일 칩 디스플레이 구동회로를 포함하는 디스플레이 시스템을 제공하는 것이다.
본 발명의 또 다른 목적은 호스트에서 소프트웨어의 설정 없이 복수의 해상도 구현이 가능한 단일 칩 디스플레이 구동회로를 사용한 디스플레이 구동 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명의 하나의 실시형태에 따른 단일 칩 디스플레이 구동회로는 해상도 타입 발생기, 타이밍 컨트롤러, 소스 구동회로 및 게이트 구동회로를 포함한다.
해상도 타입 발생기는 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생한다. 타이밍 컨트롤러는 상기 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 디스플레이 패널의 해상도에 적합한 제 1 영상 데이터, 소스 드라이버 제어신호 및 게이트 드라이버 제어신호를 발생한다. 소스 구동회로는 계조 전압들, 상기 제 1 영상 데이터 및 상기 소스 드라이버 제어신호에 기초하여 소스 구동신호를 발생한다. 게이트 구동회로는 상기 게이트 드라이버 제어신호에 기초하여 게이트 구동신호를 발생한다.
본 발명의 하나의 실시예에 의하면, 상기 단일 칩 디스플레이 구동회로는 호스트에서 소프트웨어의 설정 없이 상기 디스플레이 패널의 해상도를 설정할 수 있다.
본 발명의 하나의 실시예에 의하면, 상기 단일 칩 디스플레이 구동회로는 패널 영역별로 다른 해상도를 갖도록 상기 디스플레이 패널의 해상도를 설정할 수 있다.
본 발명의 하나의 실시예에 의하면, 상기 해상도 선택 코드는 비휘발성 메모리 회로에 저장되어 있다가 로드(load) 신호가 인에이블되면 상기 해상도 타입 발생기에 제공될 수 있다.
본 발명의 하나의 실시예에 의하면, 상기 비휘발성 메모리 회로는 반도체 제조공정을 사용하여 상기 단일 칩 디스플레이 구동회로 내부에 형성될 수 있다.
본 발명의 하나의 실시예에 의하면, 상기 해상도 선택 코드는 상기 단일 칩 디스플레이 구동회로의 외부로부터 패드를 통해 내부로 입력될 수 있다.
본 발명의 하나의 실시예에 의하면, 상기 해상도 타입 발생기는 디코더, 메모리 회로 및 선택 회로를 포함할 수 있다.
디코더는 상기 해상도 선택 코드를 디코딩하여 선택 제어신호를 발생한다. 메모리 회로에는 해상도 타입의 값들이 저장되고, 선택 회로는 상기 선택 제어신호에 응답하여 상기 해상도 타입의 값들을 선택적으로 출력한다.
본 발명의 하나의 실시예에 의하면, 상기 메모리 회로는 레지스터(register)를 포함할 수 있다.
본 발명의 하나의 실시예에 의하면, 상기 단일 칩 디스플레이 구동회로는 영상 데이터, 수평동기 신호 및 수직동기 신호를 버퍼링하여 상기 타이밍 컨트롤러에 제공하는 인터페이스 회로를 더 포함할 수 있다.
본 발명의 하나의 실시예에 의하면, 상기 단일 칩 디스플레이 구동회로는 상기 계조전압들을 발생하는 계조전압 발생회로를 더 포함할 수 있다.
본 발명의 하나의 실시형태에 따른 디스플레이 장치는 단일 칩 디스플레이 구동회로 및 디스플레이 패널을 포함한다.
단일 칩 디스플레이 구동회로는 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하고, 상기 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 소스 구동신호 및 게이트 구동신호를 발생한다. 디스플레이 패널은 상기 소스 구동신호 및 상기 게이트 구동신호에 응답하여 동작한다.
본 발명의 하나의 실시예에 의하면, 상기 단일 칩 디스플레이 구동회로는 호스트에서 소프트웨어의 설정 없이 패널의 해상도를 설정할 수 있다.
본 발명의 하나의 실시형태에 따른 디스플레이 시스템은 호스트, 단일 칩 디스플레이 구동회로 및 디스플레이 패널을 포함한다.
호스트는 영상 데이터, 수평동기 신호 및 수직동기 신호를 발생한다. 단일 칩 디스플레이 구동회로는 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하고, 상기 해상도 타입 신호, 상기 영상 데이터, 상기 수평동기 신호 및 상기 수직동기 신호에 기초하여 소스 구동신호 및 게이트 구동신호를 발생한다. 디스플레이 패널은 상기 소스 구동신호 및 상기 게이트 구동신호에 응답하여 동작한다.
본 발명의 하나의 실시예에 의하면, 상기 호스트는 상기 호스트는 이동 통신 단말기의 프로세서 칩일 수 있다.
본 발명의 하나의 실시형태에 따른 단일 칩 디스플레이 구동회로를 사용한 디스플레이 구동 방법은 호스트로부터 영상 데이터, 수평동기 신호 및 수직동기 신호를 수신하는 단계, 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하는 단계, 상기 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 패널의 해상도에 적합한 제 1 영상 데이터, 소스 드라이버 제어신호 및 게이트 드라이버 제어신호를 발생하는 단계, 계조 전압, 상기 제 1 영상 데이터 및 상기 소스 드라이버 제어신호에 기초하여 소스 구동신호를 발생하는 단계, 및 상기 게이트 드라이버 제어신호에 기초하여 게이트 구동신호를 발생하는 단계를 포함한다.
본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로는 호스트의 소프트웨어 설정 및 연상 신호의 처리 없이 복수의 해상도 구현이 가능하다. 본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로는 구동 칩 내에 형성된 비휘발성 메모리 회로에 저장된 해상도 선택 코드 또는 패드를 통해 구동 칩의 외부로부터 수신된 해상도 선택 코드를 사용하여 스크린의 영역별로 다른 해상도를 구현할 수 있다. 본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로는 해상도 설정을 위해 호스트로부터 입력되는 영상 데이터를 분석하여 해상도 타입을 설정할 필요가 없다. 따라서, 본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로를 포함한 디스플레이 장치는 전력소모가 적고 사이즈를 작게 제조할 수 있다.
도 1은 본 발명의 하나의 실시예에 따른 디스플레이 장치를 나타내는 블록도이다.
도 2는 도 1의 디스플레이 장치를 구성하는 단일 칩 디스플레이 구동회로의 하나의 예를 나타내는 블록도이다.
도 3은 도 2의 단일 칩 디스플레이 구동회로를 구성하는 해상도 타입(type) 발생기의 하나의 예를 나타내는 블록도이다.
도 4는 해상도 선택 코드에 따라 결정되는 해상도 타입들의 예를 나타내는 표이다.
도 5는 비휘발성 메모리 장치로부터 출력되는 해상도 선택 코드의 천이를 나타내는 타이밍도이다.
도 6 및 도 7은 디스플레이 패널의 세로 방향의 픽셀 수의 선택과 가로 방향의 라인 수의 선택을 독립적으로 수행하는 예를 나타내는 회로도들이다.
도 8은 단일 칩 구동회로의 출력에 응답하여 영역별로 다른 해상도를 갖는 디스플레이 패널의 예를 나타내는 도면이다.
도 9는 도 1의 디스플레이 장치를 구성하는 단일 칩 디스플레이 구동회로의 다른 하나의 예를 나타내는 블록도이다.
도 10은 본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로를 포함하는 디스플레이 시스템의 하나의 예를 나타내는 블록도이다.
본문에 개시되어 있는 본 발명의 실시예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시예들에 한정되는 것으로 해석되어서는 안 된다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
한편, 어떤 실시예가 달리 구현 가능한 경우에 특정 블록 내에 명기된 기능 또는 동작이 순서도에 명기된 순서와 다르게 일어날 수도 있다. 예를 들어, 연속하는 두 블록이 실제로는 실질적으로 동시에 수행될 수도 있고, 관련된 기능 또는 동작에 따라서는 상기 블록들이 거꾸로 수행될 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예들을 설명한다.
도 1은 본 발명의 하나의 실시예에 따른 디스플레이 장치(1000)를 나타내는 블록도이다.
도 1을 참조하면, 디스플레이 장치(1000)는 단일 칩 디스플레이 구동회로(1100) 및 디스플레이 패널(1500)을 포함한다.
단일 칩 디스플레이 구동회로(1100)는 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하고, 상기 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 소스 구동신호(Y1, Y2, …, Ym) 및 게이트 구동신호(G1, G2, …, Gn)를 발생한다. 디스플레이 패널(1500)은 소스 구동신호(Y1, Y2, …, Ym) 및 게이트 구동신호(G1, G2, …, Gn)에 응답하여 동작한다.
단일 칩 디스플레이 구동회로(1100)는 호스트에서 소프트웨어의 설정 없이 패널의 해상도를 설정할 수 있다. 또한, 단일 칩 디스플레이 구동회로(1100)는 영상 데이터의 분석 없이 해상도 선택 코드에 응답하여 스크린의 영역별로 다른 해상도를 구현할 수 있다.
도 2는 도 1의 디스플레이 장치(1000)를 구성하는 단일 칩 디스플레이 구동회로(1100)의 하나의 예를 나타내는 블록도이다.
도 2를 참조하면, 단일 칩 디스플레이 구동회로(1100)는 소스 구동회로(1110), 게이트 구동회로(1120), 타이밍 컨트롤러(1130), 인터페이스 회로(1140), 해상도 타입 발생기(1150), 비휘발성 메모리 회로(1160), 계조전압 발생회로(grayscale voltage generator)(1170) 및 감마 조절 회로(1180)를 포함한다.
해상도 타입 발생기(1150)는 해상도 선택 코드(RES_SEL_CODE)에 응답하여 해상도 타입(type) 신호(RES_TYPE)를 발생한다. 타이밍 컨트롤러(1130)는 해상도 타입 신호(RES_TYPE), 영상 데이터(RGB), 클럭신호(DCLK), 데이터 인에이블 신호(DE), 수평동기 신호(Hsync) 및 수직동기 신호(Vsync)에 기초하여 디스플레이 패널의 해상도에 적합한 제 1 영상 데이터(RGB_P), 소스 드라이버 제어신호(SDC) 및 게이트 드라이버 제어신호(GDC)를 발생한다. 소스 구동회로(1110)는 계조 전압들(GMA), 제 1 영상 데이터(RGB_P) 및 소스 드라이버 제어신호(SDC)에 기초하여 소스 구동신호(Y1, Y2, …, Ym)를 발생한다. 게이트 구동회로(1120)는 게이트 드라이버 제어신호(GDC)에 기초하여 게이트 구동신호(G1, G2, …, Gn)를 발생한다.
해상도 선택 코드(RES_SEL_CODE)는 비휘발성 메모리 회로(1160)에 저장되어 있다가 로드(load) 신호가 인에이블 되면 해상도 타입 발생기(1150)로 출력된다. 비휘발성 메모리 회로(1160)는 반도체 제조공정을 사용하여 단일 칩 디스플레이 구동회로(1100)의 내부에 형성될 수 있다.
인터페이스 회로(1140)는 영상 데이터(RGB), 클럭신호(DCLK), 데이터 인에이블 신호(DE), 수평동기 신호(H_sync) 및 수직동기 신호(V_sync)를 버퍼링하여 상기 타이밍 컨트롤러에 제공한다. 계조전압 발생회로(1170)는 디스플레이 장치의 휘도와 관련된 정극성과 부극성의 계조전압들(GMA)을 발생한다. 감마 조절 회로(1180)는 계조전압들(GMA)의 감마(gamma) 값을 조절한다.
도 3은 도 2의 디스플레이 구동회로(1100)를 구성하는 해상도 타입 발생기(1150)의 하나의 예를 나타내는 블록도이다.
도 3을 참조하면, 해상도 타입 발생기(1150)는 디코더(1151), 메모리 회로(1152) 및 선택 회로(1153)를 포함한다.
디코더(1151)는 해상도 선택 코드(RES_SEL_CODE)를 디코딩하여 선택 제어신호(DRES_SEL)를 발생한다. 메모리 회로(1152)는 해상도 타입의 값들(S0 ~ Sn)이 저장되어 있으며, 레지스터들(registers)로 구성될 수 있다. 선택 회로(1153)는 선택 제어신호(DRES_SEL)에 응답하여 해상도 타입의 값들을 선택하여 해상도 타입 신호(RES_TYPE)를 발생한다.
메모리 회로(1152)에 저장되어 있는 해상도 타입의 값들(S0 ~ Sn)은 라이트/ 리드/스캔 범위 제어, 소스 증폭기 제어, 게이트 드라이버 제어, 공통전압(VCOM) 제어, 수평 타이밍 제어, 수직 타이밍 제어, 파워 설정 등에 사용될 수 있다.
도 4는 해상도 선택 코드에 따라 결정되는 해상도 타입들의 예를 나타내는 표이다.
도 4를 참조하면, 해상도 선택 코드(RES_SEL_CODE)는 2 개의 데이터 비트(0 또는 1)로 구성된 신호이며, 00, 01, 10, 11의 4 가지 종류의 값을 가질 수 있다. 해상도 선택 코드(RES_SEL_CODE)가 "00"이면, 선택 제어신호(DRES_SEL)는 0의 값을 가지며, 해상도 타입은 S0(=360*640)를 가질 수 있다. 해상도 선택 코드(RES_SEL_CODE)가 "01"이면, 선택 제어신호(DRES_SEL)는 1의 값을 가지며, 해상도 타입은 S1(=360*480)를 가질 수 있다. 해상도 선택 코드(RES_SEL_CODE)가 "10"이면, 선택 제어신호(DRES_SEL)는 2의 값을 가지며, 해상도 타입은 S2(=320*480)를 가질 수 있다. 해상도 선택 코드(RES_SEL_CODE)가 "11"이면, 선택 제어신호(DRES_SEL)는 3의 값을 가지며, 해상도 타입은 S3(=240*320)를 가질 수 있다.
예를 들면, S0(=360*640)는 가로 방향으로 640 라인을 갖고 세로 방향으로 360 개의 픽셀(pixels)을 갖는다. 즉, 해상도 타입이 S0(=360*640)인 디스플레이 장치의 디스플레이 패널은 640 라인들 각각에 360 개의 픽셀을 갖는다. S0(=360*640)는 nHD급 해상도이며, S2(=320*480)는 HVGA급 해상도일 수 있다.
도 5는 비휘발성 메모리 장치(1160)로부터 출력되는 해상도 선택 코드의 천이를 나타내는 타이밍도이다.
도 5를 참조하면, 비휘발성 메모리 장치(1160)는 로드(load) 신호(NVM_LOAD)에 응답하여 해상도 선택 코드(RES_SEL_CODE)를 출력한다. 도 5에는 해상도 선택 코드(RES_SEL_CODE)가 "00"에서 "10"으로 바뀌는 과정이 나타나 있다.
도 6 및 도 7은 디스플레이 패널의 세로 방향의 픽셀 수의 선택과 가로 방향의 라인 수의 선택을 독립적으로 수행하는 예를 나타내는 회로도들이다. 즉, 도 6과 도 7은 세로 해상도 타입 발생부와 가로 해상도 타입 발생부를 구비한 해상도 타입 발생기를 포함하는 디스플레이 장치에 적용될 수 있다. 도 6은 세로 방향의 픽셀 수를 선택하는 제 1 해상도 타입 발생부(1150a)를 나타내고, 도 7은 가로 방향의 라인 수를 선택하는 제 2 해상도 타입 발생부(1150b)를 나타낸다.
도 6을 참조하면, 제 1 해상도 타입 발생부(1150a)는 해상도들(S0, S1, S2, S3)의 값 중 세로 방향의 픽셀 수만 레지스터들(REG1~REG4)에 저장하고, 멀티플렉서(MUX1)를 사용하여 해상도 선택 코드(RES_SEL_CODE)에 응답하여 레지스터들(REG1~REG4)에 저장된 값을 선택적으로 제 1 해상도 타입 신호(RES_TYPE_A)로서 출력한다. 해상도 선택 코드(RES_SEL_CODE)가 "10"이면, 레지스터(REG3)에 저장된 320 픽셀이 제 1 해상도 타입 신호(RES_TYPE_A)로서 출력된다.
도 7을 참조하면, 제 2 해상도 타입 발생부(1150a)는 해상도들(S0, S1, S2, S3)의 값 중 가로 방향의 라인 수만 레지스터들(REG5~REG8)에 저장하고, 멀티플렉서(MUX2)를 사용하여 해상도 선택 코드(RES_SEL_CODE)에 응답하여 레지스터들(REG5~REG8)에 저장된 값을 선택적으로 제 2 해상도 타입 신호(RES_TYPE_B)로서 출력한다. 해상도 선택 코드(RES_SEL_CODE)가 "10"이면, 레지스터(REG7)에 저장된 480 라인이 제 2 해상도 타입 신호(RES_TYPE_B)로서 출력된다.
도 8은 단일 칩 구동회로(12)의 출력에 응답하여 영역별로 다른 해상도를 갖는 디스플레이 패널(14)의 예를 나타내는 도면이다.
도 8을 참조하면, 디스플레이 패널(14)은 복수의 영역들(AA1, AA2, AA3, AA4)을 포함한다. 단일 칩 구동회로(12)는 디스플레이 패널(14)의 영역들(AA1, AA2, AA3, AA4)을 각각 다른 해상도를 갖도록 해상도를 설정한다. 예를 들어, 영역(AA1)은 360*640의 해상도로, 영역(AA2)은 360*480의 해상도로, 영역(AA3)은 320*480의 해상도로, 영역(AA4)은 240*320의 해상도로 설정된다.
단일 칩 구동회로(12)는 도 2에 도시된 바와 같은 회로 구성을 가질 수 있으며, 해상도 선택 코드(RES_SEL_CODE)에 응답하여 단일 칩 구동회로(12) 자체적으로 패널의 해상도를 설정할 수 있다.
도 9는 도 1의 디스플레이 장치(1000)를 구성하는 단일 칩 디스플레이 구동회로(1100)의 다른 하나의 예를 나타내는 블록도이다.
도 9를 참조하면, 단일 칩 디스플레이 구동회로(1100a)는 소스 구동회로(1110), 게이트 구동회로(1120), 타이밍 컨트롤러(1130), 인터페이스 회로(1140), 해상도 타입 발생기(1150), 패드들(1162, 1164), 계조전압 발생회로(1170) 및 감마 조절 회로(1180)를 포함한다.
해상도 타입 발생기(1150)는 해상도 선택 코드(RES_SEL_CODE)에 응답하여 해상도 타입(type) 신호(RES_TYPE)를 발생한다. 타이밍 컨트롤러(1130)는 해상도 타입 신호(RES_TYPE), 영상 데이터(RGB), 클럭신호(DCLK), 데이터 인에이블 신호(DE), 수평동기 신호(Hsync) 및 수직동기 신호(Vsync)에 기초하여 디스플레이 패널의 해상도에 적합한 제 1 영상 데이터(RGB_P), 소스 드라이버 제어신호(SDC) 및 게이트 드라이버 제어신호(GDC)를 발생한다. 소스 구동회로(1110)는 계조 전압들(GMA), 제 1 영상 데이터(RGB_P) 및 소스 드라이버 제어신호(SDC)에 기초하여 소스 구동신호(Y1, Y2, …, Ym)를 발생한다. 게이트 구동회로(1120)는 게이트 드라이버 제어신호(GDC)에 기초하여 게이트 구동신호(G1, G2, …, Gn)를 발생한다.
해상도 선택 코드(RES_SEL_CODE)는 단일 칩 디스플레이 구동회로(1100a)의 외부로부터 패드들(1162, 1164)을 통해 내부로 입력된다. 도 9의 예에서, 해상도 선택 코드(RES_SEL_CODE)의 제 1 비트(RES_SEL_CODE<0>)는 제 1 패드(1162)를 통해 수신되고, 해상도 선택 코드(RES_SEL_CODE)의 제 2 비트(RES_SEL_CODE<1>)는 제 2 패드(1164)를 통해 수신된다. 제 1 패드(1162)는 제 1 핀(1165)을 통해 칩의 외부와 통신을 하며, 제 2 패드(1164)는 제 2 핀(1166)을 통해 칩의 외부와 통신을 한다.
이하, 도 1 내지 도 9를 참조하여, 본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로 및 이를 포함하는 디스플레이 장치의 동작에 대해 설명한다.
본 발명의 하나의 실시예에 따른 디스플레이 장치(1000)는 호스트에 의한 소프트웨어의 설정 없이 자동으로 복수의 해상도를 구현할 수 있다.
도 2를 참조하면, 단일 칩 디스플레이 구동회로(1100)는 해상도 선택 코드(RES_SEL_CODE)에 응답하여 해상도 타입(type) 신호(RES_TYPE)를 발생하는 해상도 타입 발생기(1150)를 포함한다. 해상도 타입 발생기(1150)는 도 3에 도시된 바와 같이 디코더(1151), 메모리 회로(1152) 및 선택 회로(1153)를 포함한다. 해상도 타입 발생기(1150)는 해상도 선택 코드(RES_SEL_CODE)를 디코딩하여 선택 제어신호(DRES_SEL)를 발생하고, 선택 제어신호(DRES_SEL)에 응답하여 해상도 타입의 값들(S0 ~ Sn) 중 하나 이상을 선택하여 해상도 타입 신호(RES_TYPE)를 발생한다. 타이밍 컨트롤러(1130)는 해상도 타입 신호(RES_TYPE)에 응답하여 디스플레이 패널의 해상도에 적합한 제 1 영상 데이터(RGB_P)를 발생하여 소스 드라이버(1110)에 제공한다.
단일 칩 디스플레이 구동회로(1100)를 포함하는 디스플레이 장치(1000)는 호스트로부터 수신한 영상 데이터를 분석하지 않고 해상도 선택 코드(RES_SEL_CODE)를 사용하여 해상도 타입 신호(RES_TYPE)를 선택적으로 출력한다.
해상도 선택 코드(RES_SEL_CODE)는 도 2에 도시된 바와 같이 반도체 제조공정을 사용하여 단일 칩 디스플레이 구동회로(1100)의 내부에 형성된 비휘발성 메모리 회로에 저장되어 있다가 로드신호(도 5의 NVM_LOAD)가 인에이블되면 해상도 타입 발생기(1150)에 제공될 수 있다. 또한, 해상도 선택 코드(RES_SEL_CODE)는 도 9에 도시된 바와 같이 단일 칩 디스플레이 구동회로(1100)의 내부에 형성된 패드들(162, 1164)을 통해 단일 칩 디스플레이 구동회로(1100)의 외부로부터 수신될 수 있다.
도 8에 도시된 바와 같이, 단일 칩 디스플레이 구동회로(1100)는 디스플레이 패널을 영역별로 다른 해상도로 구동할 수 있다. 따라서, 단일 칩 디스플레이 구동회로(1100)는 호스트에 의한 소프트웨어의 설정 없이도 복수의 해상도를 구현할 수 있다.
도 10은 본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로(1100)를 포함하는 디스플레이 시스템(2000)의 하나의 예를 나타내는 블록도이다.
도 10을 참조하면, 디스플레이 시스템(2000)은 호스트(1600), 단일 칩 디스플레이 구동회로(1100) 및 디스플레이 패널(1500)을 포함한다.
호스트(1600)는 영상 데이터(RGB), 클럭신호(DCLK), 데이터 인에이블 신호(DE), 수평동기 신호(Hsync) 및 수직동기 신호(Vsync)를 발생한다. 단일 칩 디스플레이 구동회로(1100)는 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하고, 상기 해상도 타입 신호, 영상 데이터(RGB), 수평동기 신호(Hsync) 및 수직동기 신호(Vsync)에 기초하여 소스 구동신호(Y1, Y2, …, Ym) 및 게이트 구동신호(G1, G2, …, Gn)를 발생한다. 디스플레이 패널(1500)은 소스 구동신호(Y1, Y2, …, Ym) 및 게이트 구동신호(G1, G2, …, Gn)에 응답하여 동작한다. 호스트(1600)는 이동 통신 단말기의 프로세서 칩 또는 컴퓨터 시스템의 본체일 수 있다.
본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로는 LCD 장치, PDP 장치, OLED 장치 등 평판 디스플레이 장치에 적용이 가능하다. 특히, 본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로는 휴대용 전화기 등 이동 기기의 구동에 적합하다.
도 1 내지 도 9를 참조하면, 본 발명의 실시예에 따른 단일 칩 디스플레이 구동회로를 사용한 디스플레이 구동 방법은 다음의 단계들을 포함한다.
1)호스트로부터 영상 데이터, 수평동기 신호 및 수직동기 신호를 수신한다.
2) 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생한다.
3) 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 패널의 해상도에 적합한 제 1 영상 데이터, 소스 드라이버 제어신호 및 게이트 드라이버 제어신호를 발생한다.
4) 계조 전압, 제 1 영상 데이터 및 소스 드라이버 제어신호에 기초하여 소스 구동신호를 발생한다.
5) 게이트 드라이버 제어신호에 기초하여 게이트 구동신호를 발생한다.
본 발명의 실시예에 따른 디스플레이 구동 방법은 호스트에서 소프트웨어의 설정 없이 패널의 해상도를 설정할 수 있으며, 패널 영역별로 다른 해상도를 갖도록 패널의 해상도를 설정할 수 있다. 해상도 선택 코드는 비휘발성 메모리 회로에 저장되어 있다가 로드(load) 신호가 인에이블되면 출력될 수 있다. 비휘발성 메모리 회로는 단일 칩 디스플레이 구동회로 내부에 형성될 수 있다. 해상도 선택 코드는 디스플레이 구동 칩의 외부로부터 패드를 통해 디스플레이 구동 칩의 내부로 입력될 수 있다.
본 발명은 디스플레이 시스템에 적용이 가능하며, 특히 단일 칩 디스플레이구동회로를 갖는 메모리 시스템에 적용이 가능하다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
1000: 디스플레이 장치
1100: 단일 칩 디스플레이 구동회로
1110: 소스 구동회로
1120: 게이트 구동회로
1130: 타이밍 컨트롤러
1140: 인터페이스 회로
1150: 해상도 타입 발생기
1151: 디코더
1152: 메모리 회로
1153: 선택 회로
1160: 비휘발성 메모리 회로
1162, 1164: 패드
1170: 계조전압 발생회로
1180: 감마 조절 회로
1500: 디스플레이 패널
1600: 호스트
2000: 디스플레이 시스템

Claims (10)

  1. 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하는 해상도 타입 발생기;
    상기 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 제 1 영상 데이터, 소스 드라이버 제어신호 및 게이트 드라이버 제어신호를 발생하는 타이밍 컨트롤러;
    계조 전압들, 상기 제 1 영상 데이터 및 상기 소스 드라이버 제어신호에 기초하여 소스 구동신호를 발생하는 소스 구동회로; 및
    상기 게이트 드라이버 제어신호에 기초하여 게이트 구동신호를 발생하는 게이트 구동회로를 포함하고,
    상기 해상도 타입 발생기는
    상기 해상도 선택 코드를 디코딩하여 선택 제어신호를 발생하는 디코더;
    해상도 타입의 값들이 저장되어 있는 메모리 회로; 및
    상기 선택 제어신호에 응답하여 상기 해상도 타입의 값들을 선택적으로 출력하는 선택 회로를 포함하는 단일 칩 디스플레이 구동회로.
  2. 제 1 항에 있어서, 상기 단일 칩 디스플레이 구동회로는
    상기 해상도 선택 코드에 응답하여 디스플레이 패널의 해상도를 설정하는 것을 특징으로 하는 단일 칩 디스플레이 구동회로.
  3. 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하는 해상도 타입 발생기;
    상기 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 제 1 영상 데이터, 소스 드라이버 제어신호 및 게이트 드라이버 제어신호를 발생하는 타이밍 컨트롤러;
    계조 전압들, 상기 제 1 영상 데이터 및 상기 소스 드라이버 제어신호에 기초하여 소스 구동신호를 발생하는 소스 구동회로; 및
    상기 게이트 드라이버 제어신호에 기초하여 게이트 구동신호를 발생하는 게이트 구동회로를 포함하는 단일 칩 디스플레이 구동회로이고,
    상기 단일 칩 디스플레이 구동회로는
    패널 영역별로 다른 해상도를 갖도록 디스플레이 패널의 해상도를 설정하는 것을 특징으로 하는 단일 칩 디스플레이 구동회로.
  4. 제 1 항에 있어서, 상기 해상도 선택 코드는
    비휘발성 메모리 회로에 저장되어 있다가 로드(load) 신호가 인에이블되면 상기 해상도 타입 발생기에 제공되는 것을 특징으로 하는 단일 칩 디스플레이 구동회로.
  5. 제 4 항에 있어서, 상기 비휘발성 메모리 회로는
    반도체 제조공정을 사용하여 상기 단일 칩 디스플레이 구동회로 내부에 형성되는 것을 특징으로 하는 단일 칩 디스플레이 구동회로.
  6. 제 1 항에 있어서, 상기 해상도 선택 코드는
    상기 단일 칩 디스플레이 구동회로의 외부로부터 패드를 통해 내부로 입력되는 것을 특징으로 하는 단일 칩 디스플레이 구동회로.
  7. 삭제
  8. 제 1 항에 있어서, 상기 메모리 회로는
    레지스터(register)를 포함하는 것을 특징으로 하는 단일 칩 디스플레이 구동회로.
  9. 해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하고, 상기 해상도 타입 신호, 영상 데이터, 수평동기 신호 및 수직동기 신호에 기초하여 소스 구동신호 및 게이트 구동신호를 발생하는 단일 칩 디스플레이 구동회로; 및
    상기 소스 구동신호 및 상기 게이트 구동신호에 응답하여 동작하는 디스플레이 패널을 포함하고,
    상기 단일 칩 디스플레이 구동회로는,
    상기 해상도 선택 코드를 디코딩하여 선택 제어신호를 발생하는 디코더, 및 상기 선택 제어신호에 응답하여 해상도 타입의 값들 중에서 선택하여 상기 해상도 타입 신호를 발생하는 선택회로를 포함하는 해상도 타입 발생기를 포함하는 디스플레이 장치.
  10. 영상 데이터, 수평동기 신호 및 수직동기 신호를 발생하는 호스트;
    해상도 선택 코드에 응답하여 해상도 타입(type) 신호를 발생하고, 상기 해상도 타입 신호, 상기 영상 데이터, 상기 수평동기 신호 및 상기 수직동기 신호에 기초하여 소스 구동신호 및 게이트 구동신호를 발생하는 단일 칩 디스플레이 구동회로; 및
    상기 소스 구동신호 및 상기 게이트 구동신호에 응답하여 동작하는 디스플레이 패널을 포함하고,
    상기 단일 칩 디스플레이 구동회로는,
    상기 해상도 선택 코드를 디코딩하여 선택 제어신호를 발생하는 디코더, 및 상기 선택 제어신호에 응답하여 해상도 타입의 값들 중에서 선택하여 상기 해상도 타입 신호를 발생하는 선택회로를 포함하는 해상도 타입 발생기를 포함하는 디스플레이 시스템.
KR1020100009253A 2010-02-01 2010-02-01 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템 KR101650779B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020100009253A KR101650779B1 (ko) 2010-02-01 2010-02-01 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템
TW100100404A TWI501211B (zh) 2010-02-01 2011-01-05 單晶片顯示驅動電路、顯示裝置及其顯示系統
US12/985,912 US8339430B2 (en) 2010-02-01 2011-01-06 Single-chip display-driving circuit, display device and display system having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100009253A KR101650779B1 (ko) 2010-02-01 2010-02-01 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템

Publications (2)

Publication Number Publication Date
KR20110089730A KR20110089730A (ko) 2011-08-09
KR101650779B1 true KR101650779B1 (ko) 2016-08-25

Family

ID=44341242

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100009253A KR101650779B1 (ko) 2010-02-01 2010-02-01 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템

Country Status (3)

Country Link
US (1) US8339430B2 (ko)
KR (1) KR101650779B1 (ko)
TW (1) TWI501211B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11380241B2 (en) 2020-03-02 2022-07-05 Samsung Display Co., Ltd. Display apparatus and method for driving the same

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102037899B1 (ko) * 2011-12-23 2019-10-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 신호 변환 회로, 표시 장치, 및 전자 기기
KR102170265B1 (ko) 2014-04-17 2020-10-26 삼성디스플레이 주식회사 표시 장치
KR102144767B1 (ko) 2014-06-02 2020-08-31 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR20160017253A (ko) * 2014-08-01 2016-02-16 삼성전자주식회사 디스플레이 구동용 집적 회로 칩
TWI587274B (zh) * 2016-01-04 2017-06-11 友達光電股份有限公司 液晶顯示器
WO2018035166A1 (en) * 2016-08-16 2018-02-22 Apple Inc. Electronic device with display
CN108242219A (zh) * 2016-12-26 2018-07-03 中华映管股份有限公司 液晶显示装置及其驱动方法
CN107103889B (zh) * 2017-06-29 2019-08-06 惠科股份有限公司 一种显示面板的驱动电路、驱动电路的驱动方法和显示装置
DE102017129795A1 (de) 2017-06-30 2019-01-03 Lg Display Co., Ltd. Anzeigevorrichtung und gate-treiberschaltkreis davon, ansteuerungsungsverfahren und virtuelle-realität-vorrichtung

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100317291B1 (ko) * 1999-10-06 2001-12-22 구자홍 디지털 모니터 테스트 장치
KR20030013933A (ko) * 2001-08-10 2003-02-15 엘지.필립스 엘시디 주식회사 액정표시패널의 구동방법
KR100512637B1 (ko) * 2002-07-06 2005-09-02 매그나칩 반도체 유한회사 디스플레이 장치
KR20050054520A (ko) 2003-12-05 2005-06-10 엘지.필립스 엘시디 주식회사 액정표시장치의 구동장치 및 그 구동방법
KR101090248B1 (ko) * 2004-05-06 2011-12-06 삼성전자주식회사 칼럼 드라이버 및 이를 갖는 평판 표시 장치
JP5161426B2 (ja) 2006-01-31 2013-03-13 株式会社ジャパンディスプレイセントラル 表示制御装置
TWI335570B (en) * 2006-04-17 2011-01-01 Au Optronics Corp Active matrix organic light emitting diode display capable of driving pixels according to display resolution and related driving method
JP5019419B2 (ja) * 2006-07-07 2012-09-05 ルネサスエレクトロニクス株式会社 表示データ受信回路及び表示パネルドライバ
TWI339267B (en) * 2007-05-31 2011-03-21 Etron Technology Inc Method and circuit for detecting resolution and timing controller thereof
KR20080105672A (ko) 2007-05-31 2008-12-04 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR101463038B1 (ko) * 2008-05-29 2014-11-19 삼성디스플레이 주식회사 표시 장치와 그 구동 방법
US8238419B2 (en) * 2008-06-24 2012-08-07 Precoad Inc. Displaying video at multiple resolution levels
US8581906B2 (en) * 2008-08-04 2013-11-12 Kabushiki Kaisha Toshiba Image processing apparatus and image processing method
US8441505B2 (en) * 2009-12-04 2013-05-14 Himax Technologies Limited System and method of driving a liquid crystal display

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11380241B2 (en) 2020-03-02 2022-07-05 Samsung Display Co., Ltd. Display apparatus and method for driving the same

Also Published As

Publication number Publication date
US20110187755A1 (en) 2011-08-04
TWI501211B (zh) 2015-09-21
TW201131538A (en) 2011-09-16
US8339430B2 (en) 2012-12-25
KR20110089730A (ko) 2011-08-09

Similar Documents

Publication Publication Date Title
KR101650779B1 (ko) 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템
CN107240372B (zh) 显示器驱动电路和包括显示器驱动电路的显示装置
US9318072B2 (en) Display driver, operating method thereof, host for controlling the display driver, and system having the display driver and the host
US8040334B2 (en) Method of driving display device
US7173611B2 (en) Display system and display controller
US9997095B2 (en) Display driving circuit and display apparatus including the same
CN105976774B (zh) 栅极驱动器、显示驱动器电路及驱动栅极线的方法
US8497843B2 (en) Controller driver, display device, and control method therefor
US20080165099A1 (en) Lcds and methods for driving same
KR102511348B1 (ko) 표시 장치 및 이의 구동 방법
CN113129828A (zh) 显示装置及其驱动方法
KR102480630B1 (ko) 소스 드라이버 및 이를 포함하는 디스플레이 드라이버
US11651723B2 (en) Display device and method of driving the same
JP2007058596A (ja) 検証シミュレータ及び検証シミュレーション方法
US9542721B2 (en) Display control device and data processing system
KR102649350B1 (ko) 보간 증폭기 및 이를 포함하는 소스 드라이버
JP2011077970A (ja) 画像処理装置、画像表示システム、電子機器及び画像処理方法
KR20130069122A (ko) 액정표시장치용 타이밍 콘트롤러 및 이의 구동방법
KR101450579B1 (ko) 데이터 구동부 및 이를 포함하는 액정 표시 장치
KR100794656B1 (ko) 타이밍 컨트롤러 및 터치 스크린 아날로그 디지털 변환기를 갖는 휴대용 아이씨를 포함하는 영상 표시 시스템
KR102189927B1 (ko) 디스플레이 구동 회로
KR100757663B1 (ko) 플랫 패널 표시장치 및 그 구동방법
JP6087581B2 (ja) 表示制御装置及びデータ処理システム
KR20140008017A (ko) 디스플레이 드라이버, 이의 동작 방법, 및 이를 포함하는 디스플레이 시스템
CN111583887A (zh) 显示设备及其驱动方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190731

Year of fee payment: 4