KR100317291B1 - 디지털 모니터 테스트 장치 - Google Patents

디지털 모니터 테스트 장치 Download PDF

Info

Publication number
KR100317291B1
KR100317291B1 KR1019990043061A KR19990043061A KR100317291B1 KR 100317291 B1 KR100317291 B1 KR 100317291B1 KR 1019990043061 A KR1019990043061 A KR 1019990043061A KR 19990043061 A KR19990043061 A KR 19990043061A KR 100317291 B1 KR100317291 B1 KR 100317291B1
Authority
KR
South Korea
Prior art keywords
fpga
monitor
digital
color
input selector
Prior art date
Application number
KR1019990043061A
Other languages
English (en)
Other versions
KR20010036162A (ko
Inventor
전일진
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019990043061A priority Critical patent/KR100317291B1/ko
Priority to CNB00129573XA priority patent/CN1133930C/zh
Priority to US09/679,636 priority patent/US6661412B1/en
Priority to GB0024567A priority patent/GB2357211B/en
Publication of KR20010036162A publication Critical patent/KR20010036162A/ko
Application granted granted Critical
Publication of KR100317291B1 publication Critical patent/KR100317291B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/04Diagnosis, testing or measuring for television systems or their details for receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

디지털 모니터의 각종 동작상태를 간편하게 테스트할 수 있도록 한 디지털 모니터 테스트 장치에 관한 것으로, 타이밍 제어신호를 출력하는 FPGA와, FPGA로 기준 클럭펄스를 공급하기 위한 발진부와, 모니터 입력영상의 해상도 또는 색상 패턴을 선택하기 위한 입력 선택부와, 입력 선택부에서 선택된 해상도에 따른 타이밍 제어신호가 출력되도록 FPGA를 제어하고 상기 입력 선택부에서 선택된 색상 패턴에 따라 모니터 입력 영상을 제어하기 위한 색상 제어 데이터를 출력하는 마이컴과, FPGA에서 출력된 타이밍 제어신호 및 마이컴에서 출력된 색상 제어 데이터에 따른 디지털 R/G/B 영상신호 및 클럭펄스를 모니터로 전송하는 트랜스미터와, FPGA, 발진부, 마이컴과 트랜스미터에 동작전원을 공급하기 위한 전원부를 포함하여 구성되어 테스트 공정을 간편하고 정확하게 수행할 수 있으므로 작업효율을 향상시킬 수 있다.

Description

디지털 모니터 테스트 장치{Digital monitor Tester}
본 발명은 디지털 모니터에 관한 것으로서, 특히 디지털 모니터 테스트 장치에 관한 것이다.
일반적으로 모니터는 연계 구성된 본체 즉, PC 또는 워크 스테이션의 비디오 카드로부터 전송되는 SVGA(800×600), XGA(1024×768), SXGA(1280×1024) 등과 같은 영상모드의 영상신호를 일련의 신호처리를 거쳐 화면상에 디스플레이하는 장치로서, 음극선관을 사용하는 모니터로 출발하여 현대기술의 발전에 따른 표시기기의 대형화 추세에 따라 대형 모니터에 적합한 대표적인 평판 표시소자로서, LCD를 사용하는 디지털 방식 모니터가 상용화되어 가는 실정이다.
그리고 모니터의 디지털화에 맞추어 비디오 카드 또한 기존의 아날로그 방식에서 디지털 방식으로 변모하고 있다.
그러나 현재의 모니터 테스트 장비는 디지털 모니터에 맞는 디지털 영상형식을 지원하지 못하므로 디지털 모니터의 테스트 공정을 수행하기 위해서는 제조되는 각 모니터에 대해 실제 디지털 비디오 카드를 연계 구성해야 하는 실정이다.
종래의 기술에 따른 디지털 모니터의 경우 동작상태를 테스트하기 위해서는 각 디지털 모니터에 대해 실제 디지털 비디오 카드를 연계 구성해야 하므로 작업이 복잡하고 어려운 문제점이 있다.
따라서 본 발명은 디지털 모니터의 각종 동작상태를 간편하게 테스트할 수 있도록 한 디지털 모니터 테스트 장치를 제공함에 그 목적이 있다.
도 1은 본 발명에 따른 디지털 모니터 테스트 장치의 제1 실시예의 구성을 나타낸 블록도
도 2는 도 1의 입력 선택부의 구성예를 나타낸 도면
도 3은 도 1의 트랜스미터 입력파형을 나타낸 파형도
도 4는 본 발명에 따른 디지털 모니터 테스트 장치의 제2 실시예의 구성을 나타낸 블록도
도면의 주요부분에 대한 부호의 설명
11, 21: 발진부 12, 22: FPGA
13, 23: 입력 선택부 14: 마이컴
15, 24: 트랜스미터 16, 25: 컨넥터
17, 26: 전원부
본 발명에 따른 디지털 모니터 테스트 장치의 제1 실시예는 타이밍 제어신호를 출력하는 FPGA와, FPGA로 기준 클럭펄스를 공급하기 위한 발진부와, 모니터 입력영상의 해상도 또는 색상 패턴을 선택하기 위한 입력 선택부와, 입력 선택부에서 선택된 해상도에 따른 타이밍 제어신호가 출력되도록 FPGA를 제어하고 상기 입력 선택부에서 선택된 색상 패턴에 따라 모니터 입력 영상을 제어하기 위한 색상 제어 데이터를 출력하는 마이컴과, FPGA에서 출력된 타이밍 제어신호 및 마이컴에서 출력된 색상 제어 데이터에 따른 디지털 R/G/B 영상신호 및 클럭펄스를 모니터로 전송하는 트랜스미터와, FPGA, 발진부, 마이컴과 트랜스미터에 동작전원을 공급하기 위한 전원부를 포함하여 구성됨을 특징으로 한다.
본 발명에 따른 디지털 모니터 테스트 장치의 제2 실시예는 모니터 입력영상의 해상도 또는 색상 패턴을 선택하기 위한 입력 선택부와, 입력 선택부에서 선택된 해상도에 따라 타이밍 제어신호를 출력하고 입력 선택부에서 선택된 색상 패턴에 따라 모니터 입력 영상의 색상 패턴을 제어하기 위한 색상 제어 데이터를 출력하는 FPGA와, FPGA로 기준 클럭펄스를 공급하기 위한 발진부와, FPGA에서 출력된 타이밍 제어신호와 색상 제어 데이터에 따른 디지털 R/G/B 영상신호 및 클럭펄스를 모니터로 전송하는 트랜스미터와, FPGA, 발진부 및 트랜스미터에 동작전원을 공급하기 위한 전원부를 포함하여 구성됨을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 디지털 모니터 테스트 장치의 제1 실시예를 설명하면 다음과 같다.
도 1은 본 발명에 따른 디지털 모니터 테스트 장치의 구성을 나타낸 블록도, 도 2는 도 1의 입력 선택부의 구성예를 나타낸 도면이고, 도 3은 도 1의 트랜스미터 입력파형을 나타낸 파형도이다.
본 발명에 따른 디지털 모니터 테스트 장치는 도 1에 도시된 바와 같이, 기준 클럭펄스를 생성하는 발진부(11), 상기 발진부(11)에서 생성된 기준 클럭펄스(Clock pulse) 및 마이컴(14)의 제어신호에 따라 타이밍 제어신호(수평/수직 동기신호, 데이터 인에이블 신호 및 클럭펄스)를 출력하는 FPGA(Field Programmable Gate Array)(12), 모니터 테스트용 입력영상의 해상도 또는 색상 패턴을 선택하기 위한 입력 선택부(13), 상기 입력 선택부(13)에서 선택된 해상도에 따른 타이밍 제어신호가 출력되도록 상기 FPGA(12)에 제어신호를 출력하고 상기 입력 선택부(13)에서 선택된 색상 패턴에 따라 모니터 입력 영상을 제어하기 위한 색상 제어 데이터를 출력하는 마이컴(14), 상기 FPGA(12)에서 출력된 타이밍 제어신호와 마이컴(14)에서 출력된 색상 제어 데이터에 따른 디지털 R/G/B 영상 및 클럭펄스를 모니터로 전송하는 트랜스미터(15), 상기 트랜스미터(15)와 모니터의 신호라인 접속을 위한 컨넥터(16), 상기 발진부(11), FPGA(12), 마이컴(14) 및 트랜스미터(15)에 동작전원을 공급하기 위한 전원부(17)를 포함하여 구성된다.
이때 입력 선택부(13)는 해상도를 선택하기 위한 해상도 선택부(13-1), 테스트용 입력영상의 색상패턴을 선택하기 위한 패턴 선택부(13-2)로 구성된다.
이와 같이 구성된 본 발명에 따른 디지털 모니터 테스트 장치의 제1 실시예의 동작을 상세하게 설명하면 다음과 같다.
먼저, 테스트를 수행하는 작업자 또는 자동 테스트 시스템이 입력 선택부(13)를 통해 테스트하고자 하는 해상도나 색상 패턴 또는 해상도와 색상 패턴을 동시에 선택한다.
상기 입력 선택부(13)를 통해 해상도와 색상 패턴이 동시에 선택된 경우, 마이컴(14)은 상기 입력 선택부(13)의 선택상태를 파악하고 해당 해상도에 따른 타이밍 제어신호 즉, 수평/수직 동기신호, 데이터 인에이블 신호 및 클럭펄스가 출력되도록 FPGA(12)에 제어신호를 출력한다.
이와 동시에 입력 선택부(13)를 통해 선택된 색상 패턴이 모니터로 공급될 수 있도록 R/G/B 각각에 대해 8비트인 총 24비트(D[23 … 0])의 디지털 색상 제어 데이터를 트랜스미터(15)로 출력한다.
결국, FPGA(12)는 발진부(11)에서 공급되는 기준 클럭펄스를 이용하여 마이컴(14)의 제어에 따른 특정 해상도의 수평/수직 동기신호와 클럭펄스 및 데이터 인에이블(DE)신호를 생성하여 트랜스미터(15)로 공급한다.
이때 트랜스미터(15)로 입력되는 신호 파형을 살펴보면, 도 3에 도시된 바와 같이, 마이컴(14)에서 24비트의 디지털 색상 데이터가 출력된다.
그리고 FPGA(12)에서 상기 디지털 색상 데이터가 액티브 디스플레이에 사용되는 데이터임을 트랜스미터(15)로 알리기 위한 데이터 인에이블 신호(DE)가 공급되며, 상기 디지털 색상 데이터를 트랜스미터(15)에서 읽어들이도록 하기 위한 클럭 펄스(CLK)가 공급된다.
이어서 트랜스미터(15)는 상기 도 2와 같이, FPGA(12) 및 마이컴(14)에서 전송된 수평/수직 동기신호, 클럭펄스, 데이터 인에이블 신호 및 색상 데이터를 전송규격에 맞도록 신호처리하여 압축된 디지털 R/G/B 영상신호 및 클럭펄스를 컨넥터(16)를 통해 모니터로 전송한다.
따라서 모니터는 트랜스미터(15)로부터 컨넥터(16)를 통해 전송된 디지털 R/G/B 영상신호를 일련의 신호처리과정을 거쳐 화면상에 디스플레이하고 작업자는 화면상에 디스플레이된 영상의 이상 유/무를 판단하여 디지털 모니터 테스트 작업을 수행한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 디지털 모니터 테스트 장치의 제2 실시예를 설명하면 다음과 같다.
도 4는 본 발명에 따른 디지털 모니터 테스트 장치의 제2 실시예의 구성을 나타낸 블록도이다.
본 발명에 따른 디지털 모니터 테스트 장치의 제2 실시예는 도 4에 도시된 바와 같이, 테스트용 모니터 입력영상의 해상도 또는 색상패턴을 선택하기 위한 입력 선택부(23), 상기 입력 선택부(23)에서 선택된 해상도에 따라 타이밍 제어신호(수평/수직 동기신호, 데이터 인에이블 신호 및 클럭펄스)를 출력하고 상기 입력 선택부(23)에서 선택된 색상 패턴에 따라 모니터 입력 영상의 색상 패턴을 제어하기 위한 색상 제어 데이터를 출력하는 FPGA(Field Programmable Gate Array)(22), 상기 FPGA(22)로 기준 클럭펄스를 공급하는 발진부(21), 상기 FPGA(22)에서 출력된 타이밍 제어신호 및 색상 제어 데이터에 따라 디지털 R/G/B 영상신호 및 클럭펄스를 모니터로 전송하는 트랜스미터(24), 상기 트랜스미터(24)와 모니터의 신호라인 접속을 위한 컨넥터(25), 상기 FPGA(22), 발진부(21) 및 트랜스미터(24)에 동작전원을 공급하기 위한 전원부(26)를 포함하여 구성된다.
이때 입력 선택부(23)는 해상도를 선택하기 위한 해상도 선택부(23-1), 테스트용 입력영상의 색상패턴을 선택하기 위한 패턴 선택부(23-2)로 구성된다.
이와 같이 구성된 본 발명에 따른 디지털 모니터 테스트 장치의 제2 실시예의 동작을 상세하게 설명하면 다음과 같다.
먼저, 테스트를 수행하는 작업자 또는 자동 테스트 시스템이 입력 선택부(23)를 통해 테스트하고자 하는 해상도나 색상 패턴 또는 해상도와 색상 패턴을 동시에 선택한다.
상기 입력 선택부(23)를 통해 해상도와 색상 패턴이 동시에 선택된 경우, FPGA(22)는 상기 입력 선택부(23)의 선택상태를 파악하고 해당 해상도에 따른 타이밍 제어신호 즉, 수평/수직 동기신호, 데이터 인에이블 신호 및 클럭펄스를 트랜스미터(24)로 출력한다.
이와 동시에 FPGA(22)는 입력 선택부(23)를 통해 선택된 색상 패턴이 모니터로 공급될 수 있도록 R/G/B 각각에 대해 8비트인 총 24비트(D[23 … 0])의 디지털 색상 제어 데이터를 트랜스미터(24)로 출력한다.
결국, FPGA(22)는 발진부(21)에서 공급되는 기준 클럭펄스를 이용하여 입력 선택부(23)의 해상도 선택부(23-1)에서 선택된 특정 해상도의 타이밍 제어신호 즉, 수평/수직 동기신호, 데이터 인에이블 신호 및 클럭펄스를 생성하여 트랜스미터(24)로 출력하고, 패턴 선택부(23-2)의 선택에 따른 색상 패턴의 디지털 색상 제어 데이터를 생성하여 트랜스미터(24)로 출력한다.
이어서 트랜스미터(24)는 FPGA(22)에서 전송된 색상 제어 데이터와 타이밍 제어신호를 전송규격에 맞도록 신호처리하여 압축된 형태의 디지털 R/G/B 영상신호및 클럭펄스를 컨넥터(25)를 통해 모니터로 전송한다.
따라서 모니터는 트랜스미터(24)로부터 컨넥터(25)를 통해 전송된 디지털 R/G/B 영상신호를 일련의 신호처리과정을 거쳐 화면상에 디스플레이하고 작업자는 화면상에 디스플레이된 영상의 이상 유/무를 판단하여 디지털 모니터 테스트 작업을 수행한다.
결국, 본 발명에 따른 디지털 모니터 테스트 장치의 제2 실시예는 제1 실시예에서 마이컴(14)이 수행하던 역할을 FPGA(22)에서 수행할 수 있도록 한 것으로, 구성 및 신호처리 절차가 간소화될 수 있다.
본 발명에 따른 디지털 모니터 테스트 장치는 각 디지털 모니터의 모든 영상신호형식을 지원하는 규격화된 모듈형태로 테스트 공정을 간편하고 정확하게 수행할 수 있으므로 작업효율을 향상시킬 수 있는 효과가 있다.

Claims (5)

  1. 타이밍 제어신호를 출력하는 FPGA,
    상기 FPGA로 기준 클럭펄스를 공급하기 위한 발진부,
    모니터 입력영상의 해상도 또는 색상 패턴을 선택하기 위한 입력 선택부,
    상기 입력 선택부에서 선택된 해상도에 따른 타이밍 제어신호가 출력되도록 상기 FPGA를 제어하고 상기 입력 선택부에서 선택된 색상 패턴에 따라 모니터 입력 영상을 제어하기 위한 색상 제어 데이터를 출력하는 마이컴,
    상기 FPGA에서 출력된 타이밍 제어신호 및 상기 마이컴에서 출력된 색상 제어 데이터에 따른 디지털 R/G/B 영상신호 및 클럭펄스를 모니터로 전송하는 트랜스미터,
    상기 FPGA, 발진부, 마이컴과 트랜스미터에 동작전원을 공급하기 위한 전원부를 포함하여 구성됨을 특징으로 하는 디지털 모니터 테스트 장치.
  2. 제1 항에 있어서,
    상기 타이밍 제어신호는 수직/수평 동기신호와 클럭펄스를 포함하는 것을 특징으로 하는 디지털 모니터 테스트 장치.
  3. 제1 항에 있어서,
    상기 입력 선택부는 딥(Dip) 스위치로 구성됨을 특징으로 하는 디지털 모니터 테스트 장치.
  4. 제1 항에 있어서,
    상기 트랜스미터의 출력과 모니터 입력을 전기적으로 접속시키기 위한 컨넥터를 더 포함하여 구성됨을 특징으로 하는 디지털 모니터 테스트 장치.
  5. 모니터 입력영상의 해상도 또는 색상 패턴을 선택하기 위한 입력 선택부,
    상기 입력 선택부에서 선택된 해상도에 따라 타이밍 제어신호를 출력하고 상기 입력 선택부에서 선택된 색상 패턴에 따라 모니터 입력 영상의 색상 패턴을 제어하기 위한 색상 제어 데이터를 출력하는 FPGA,
    상기 FPGA로 기준 클럭펄스를 공급하기 위한 발진부,
    상기 FPGA에서 출력된 타이밍 제어신호와 색상 제어 데이터에 따른 디지털 R/G/B 영상신호 및 클럭펄스를 모니터로 전송하는 트랜스미터,
    상기 FPGA, 발진부 및 트랜스미터에 동작전원을 공급하기 위한 전원부를 포함하여 구성됨을 특징으로 하는 디지털 모니터 테스트 장치.
KR1019990043061A 1999-10-06 1999-10-06 디지털 모니터 테스트 장치 KR100317291B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019990043061A KR100317291B1 (ko) 1999-10-06 1999-10-06 디지털 모니터 테스트 장치
CNB00129573XA CN1133930C (zh) 1999-10-06 2000-09-29 用于测试数字监视器的装置
US09/679,636 US6661412B1 (en) 1999-10-06 2000-10-05 Device for testing digital monitor
GB0024567A GB2357211B (en) 1999-10-06 2000-10-06 Device for testing digital monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990043061A KR100317291B1 (ko) 1999-10-06 1999-10-06 디지털 모니터 테스트 장치

Publications (2)

Publication Number Publication Date
KR20010036162A KR20010036162A (ko) 2001-05-07
KR100317291B1 true KR100317291B1 (ko) 2001-12-22

Family

ID=19614198

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990043061A KR100317291B1 (ko) 1999-10-06 1999-10-06 디지털 모니터 테스트 장치

Country Status (4)

Country Link
US (1) US6661412B1 (ko)
KR (1) KR100317291B1 (ko)
CN (1) CN1133930C (ko)
GB (1) GB2357211B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100451585B1 (ko) * 2002-06-07 2004-10-08 엘지전자 주식회사 가상 호스트 장치
KR100491442B1 (ko) * 2002-09-16 2005-05-25 엘지전자 주식회사 수평 액티브신호/동기신호 복원장치
KR100491441B1 (ko) * 2002-09-16 2005-05-25 엘지전자 주식회사 액티브신호/동기신호 복원장치
TWI241410B (en) * 2003-11-14 2005-10-11 Tatung Co Ltd Inspection method of display device
JP4491552B2 (ja) * 2005-06-22 2010-06-30 テクトロニクス・インターナショナル・セールス・ゲーエムベーハー ビデオ・テスト信号の選択方法
CN101303849B (zh) * 2007-05-11 2011-10-26 深圳迈瑞生物医疗电子股份有限公司 一种可重叠的任意形状稀疏图形快速无闪烁显示方法和装置
CN101349984A (zh) * 2007-07-17 2009-01-21 鸿富锦精密工业(深圳)有限公司 视频图形接口测试装置
KR101650779B1 (ko) * 2010-02-01 2016-08-25 삼성전자주식회사 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템
KR101137238B1 (ko) * 2010-10-28 2012-04-20 주식회사 두원테크 이미지 발생 장치
CN106405386B (zh) * 2016-08-24 2019-10-22 硅谷数模半导体(北京)有限公司 芯片的测试方法和装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5841430A (en) * 1992-01-30 1998-11-24 Icl Personal Systems Oy Digital video display having analog interface with clock and video signals synchronized to reduce image flicker
US5345263A (en) * 1993-07-26 1994-09-06 Miller Charles M Computer color monitor testing method and portable testing apparatus
US5767916A (en) * 1996-03-13 1998-06-16 In Focus Systems, Inc. Method and apparatus for automatic pixel clock phase and frequency correction in analog to digital video signal conversion
US6295048B1 (en) * 1998-09-18 2001-09-25 Compaq Computer Corporation Low bandwidth display mode centering for flat panel display controller
US6323828B1 (en) * 1998-10-29 2001-11-27 Hewlette-Packard Company Computer video output testing

Also Published As

Publication number Publication date
GB0024567D0 (en) 2000-11-22
KR20010036162A (ko) 2001-05-07
CN1291745A (zh) 2001-04-18
US6661412B1 (en) 2003-12-09
GB2357211A (en) 2001-06-13
CN1133930C (zh) 2004-01-07
GB2357211B (en) 2002-02-13

Similar Documents

Publication Publication Date Title
USRE38537E1 (en) Self-diagnosis arrangement for a video display and method of implementing the same
US6323828B1 (en) Computer video output testing
KR100317291B1 (ko) 디지털 모니터 테스트 장치
KR100327369B1 (ko) 컴퓨터 시스템의 영상정보 인터페이스 장치 및 방법
WO2005048582B1 (en) Portable automatic test instrument for video displays and generators
KR101541771B1 (ko) 디스플레이 검사장비의 디스플레이포트 fpga모듈
US20060015282A1 (en) System and method for testing a display device
CN203590370U (zh) 一种通用视频信号性能参数自动测试装置
US6819114B2 (en) Monitor having a self testing circuit
KR20050015029A (ko) 액정 표시 장치의 에이징 테스트 구동 회로
CN107295407B (zh) 用于确定vbo信号的故障来源的装置
JPH08202320A (ja) ディスプレイ装置のモード切り替え方法及びディスプ レイ装置
CN216356999U (zh) 电视及显示装置
KR100355908B1 (ko) 액정표시모듈 에이징 시험 시스템 및 그 시험 방법
JPH11311969A (ja) ディスプレイ装置、信号方式変換装置、及び信号伝送装置
KR100324748B1 (ko) 플라즈마 디스플레이 패널의 패턴 발생 장치 및 방법
JP3570547B2 (ja) 回線インタフェースカードテスター
US6084578A (en) Device for generating drive signal of matrix display device
KR20000046767A (ko) 액정 디스플레이 모듈의 검사장치
KR19990032800A (ko) 모니터에 있어서 시험 패턴 발생회로 및 방법
KR100499064B1 (ko) 엘시디 모듈의 디브이아이 시험장치 및 시험방법
TW484314B (en) Device for testing digital monitor
KR20040085299A (ko) Lcd 모듈 검사 장치
JP3262703B2 (ja) 液晶モジュールの検査方法
KR19990080023A (ko) 표시 모드 변경에 따른 영상 위치를 자동 조정하는 디스플레이장치 및 이를 사용하는 컴퓨터 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081028

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee