KR101760102B1 - 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법 - Google Patents

표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR101760102B1
KR101760102B1 KR1020100069541A KR20100069541A KR101760102B1 KR 101760102 B1 KR101760102 B1 KR 101760102B1 KR 1020100069541 A KR1020100069541 A KR 1020100069541A KR 20100069541 A KR20100069541 A KR 20100069541A KR 101760102 B1 KR101760102 B1 KR 101760102B1
Authority
KR
South Korea
Prior art keywords
transistor
scan
signal
clock signal
voltage
Prior art date
Application number
KR1020100069541A
Other languages
English (en)
Other versions
KR20120009593A (ko
Inventor
정경훈
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020100069541A priority Critical patent/KR101760102B1/ko
Priority to US12/984,875 priority patent/US8466905B2/en
Publication of KR20120009593A publication Critical patent/KR20120009593A/ko
Application granted granted Critical
Publication of KR101760102B1 publication Critical patent/KR101760102B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Abstract

주사 구동 장치는 복수의 주사선에 연결되는 제1 구동 장치, 및 상기 복수의 주사선에 연결되는 제2 구동 장치를 포함하고, 상기 제1 구동 장치 및 상기 제2 구동 장치 중 어느 하나가 상기 복수의 주사선에 주사 신호를 인가하는 주사 인에이블 상태일 때, 다른 하나는 출력단이 플로팅되는 플로팅 상태이다. 본 발명에 따른 주사 구동 장치는 주사 신호를 순차적으로 인가하는 시프트 레지스터의 역할을 수행하면서 추가적으로 요구되는 다른 파형의 주사 신호를 인가할 수 있다. 또한, 다른 파형이 필요한 구간에 주사 구동 장치의 출력을 플로팅시킴으로써 주사 신호에 영향을 주지 않고 다른 파형의 주사 신호를 인가할 수 있고, 복잡한 주사 신호를 간단히 구현할 수 있다.

Description

표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법{Display, and scan driving apparatus for the display and driving method thereof}
본 발명은 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법에 관한 것으로, 보다 상세하게는 다양한 주사 신호를 출력할 수 있는 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시패널(Plasma Display Panel) 및 유기발광 표시장치(Organic Light Emitting Display) 등이 있다.
평판 표시장치는 매트릭스 형태로 배열된 복수의 화소로 구성된 표시 패널을 포함한다. 표시 패널은 행 방향으로 형성된 복수의 주사선 및 열 방향으로 형성된 복수의 데이터선을 포함하고, 복수의 주사선 및 복수의 데이터선은 교차하면서 배열된다. 복수의 화소 각각은 대응하는 주사선 및 데이터선으로부터 전달되는 주사 신호 및 데이터 신호에 의해 구동된다.
평판 표시장치는 화소의 구동방식에 따라 패시브(Passive) 매트릭스 형 발광 표시장치와 액티브(Active) 매트릭스 형 발광 표시장치로 구분된다. 이 중 해상도, 콘트라스트, 동작속도의 관점에서 단위 화소마다 선택하여 점등하는 액티브 매트릭스 형이 주류가 되고 있다.
액티브 매트릭스 형 유기발광 표시장치는 화소에 주사 신호가 전달되는 시점에 동기되어 데이터 신호가 기입된다. 주사 신호는 주사선의 배열 순서에 따라 순방향으로 각 주사선으로 전달되거나 주사선의 배열 순서에 따라 역방향으로 각 주사선으로 전달될 수 있다. 이와 같이, 종래의 주사 구동 장치는 주사 신호를 순차적으로 구동하는 시프트 레지스터(shift register)의 역할을 수행한다.
최근에는 표시 패널이 대형화되고 구동 방식이 복잡해지면서 요구되는 주사 신호의 파형도 복잡화되고 있다. 이러한 복잡한 주사 신호의 파형을 만들기 위해서는 주사 구동 장치는 종래의 시프트 레지스터의 역할을 수행하면서 필요에 따라 다른 파형을 신호를 인가할 수 있어야 한다.
본 발명이 해결하고자 하는 기술적 과제는 주사 신호를 순차적으로 인가하는 시프트 레지스터의 역할을 수행하면서 추가적으로 요구되는 복잡한 주사 신호를 인가할 수 있는 표시 장치, 주사 구동 장치 및 그 구동 방법을 제공함에 있다.
본 발명의 일 실시예에 따른 주사 구동 장치는 복수의 주사선에 연결되는 제1 구동 장치, 및 상기 복수의 주사선에 연결되는 제2 구동 장치를 포함하고, 상기 제1 구동 장치 및 상기 제2 구동 장치 중 어느 하나가 상기 복수의 주사선에 주사 신호를 인가하는 주사 인에이블 상태일 때, 다른 하나는 출력단이 플로팅되는 플로팅 상태이다.
상기 제1 구동 장치는 상기 복수의 주사선에 순차적으로 복수의 주사 신호를 인가할 수 있다.
상기 제2 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 동시에 인가할 수 있다.
상기 제1 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 순차적으로 인가하고 상기 제1 구동 장치의 출력단이 플로팅된 후, 상기 제2 구동 장치는 상기 복수의 주사선에 제어 신호를 인가할 수 있다.
상기 제1 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 동시에 인가하고 상기 제1 구동 장치의 출력단이 플로팅된 후, 상기 제2 구동 장치는 상기 복수의 주사선에 제어 신호를 인가할 수 있다.
상기 제1 구동 장치 및 상기 제2 구동 장치 중 적어도 어느 하나는 상기 복수의 주사선 각각에 연결되어 있는 복수의 주사 구동 블록을 포함하고, 상기 주사 구동 블록은, 대응하는 주사선에 연결되어 있는 출력단, 상기 출력단으로 논리 하이 레벨의 전압을 전달하는 제1 트랜지스터, 및 상기 출력단으로 논리 로우 레벨의 전압을 전달하는 제2 트랜지스터를 포함하고, 상기 출력단을 플로팅시키는 플로팅 신호에 따라 상기 제1 트랜지스터 및 상기 제2 트랜지스터의 게이트 전극에 상기 제1 트랜지스터 및 상기 제2 트랜지스터 각각을 턴-오프시키는 전압이 전달될 수 있다.
상기 주사 구동 블록은, 상기 플로팅 신호가 입력되는 플로팅 신호 입력단, 상기 플로팅 신호에 따라 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제3 트랜지스터, 및 상기 플로팅 신호에 따라 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제4 트랜지스터를 더 포함할 수 있다.
상기 제3 트랜지스터는 상기 플로팅 신호 입력단에 연결되는 게이트 전극, 논리 하이 레벨의 전압을 가진 전원에 연결되는 일단, 및 상기 제1 트랜지스터의 게이트 전극에 연결되는 타단을 포함할 수 있다.
상기 제4 트랜지스터는 상기 플로팅 신호 입력단에 연결되는 게이트 전극, 논리 하이 레벨의 전압을 가진 전원에 연결되는 일단, 및 상기 제2 트랜지스터의 게이트 전극에 연결되는 타단을 포함할 수 있다.
본 발명의 다른 실시예에 따른 주사 구동 장치는 제1 클록 신호에 동기되어 입력 신호에 따라 제2 클록 신호를 제1 출력단으로 출력하고, 제3 클록 신호에 따라 제1 전압을 상기 제1 출력단으로 출력하는 제1 주사 구동 블록, 상기 제2 클록 신호에 동기되어 상기 제1 주사 구동 블록의 출력 신호에 따라 상기 제3 클록 신호를 제2 출력단으로 출력하고, 상기 제1 클록 신호에 따라 상기 제1 전압을 상기 제2 출력단으로 출력하는 제2 주사 구동 블록, 및 상기 제3 클록 신호에 동기되어 상기 제2 주사 구동 블록의 출력 신호에 따라 상기 제1 클록 신호를 제3 출력단으로 출력하고, 상기 제2 클록 신호에 따라 상기 제1 전압을 상기 제3 출력단으로 출력하는 제3 주사 구동 블록을 포함하고, 상기 제1 내지 제3 출력단은 플로팅 신호에 따라 상기 제1 내지 제3 주사 구동 블록과 플로팅된다.
상기 제2 클록 신호는 상기 제1 클록 신호가 상기 제1 클록 신호의 듀티만큼 시프트된 신호이고, 상기 제3 클록 신호는 상기 제2 클록 신호가 상기 제2 클록 신호의 듀티만큼 시프트된 신호일 수 있다.
상기 제1 주사 구동 블록은, 상기 제3 클록 신호에 따라 전달되는 제2 전압에 의해 턴-온되어 상기 제1 전압을 상기 제1 출력단으로 전달하는 제1 트랜지스터, 상기 제1 클록 신호에 따라 전달되는 상기 입력 신호에 의해 턴-온되어 상기 제2 클록 신호를 상기 제1 출력단으로 전달하는 제2 트랜지스터, 상기 플로팅 신호에 따라 상기 제1 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하여 상기 제1 트랜지스터를 턴-오프시키는 제3 트랜지스터, 및 상기 플로팅 신호에 따라 상기 제1 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하여 상기 제2 트랜지스터를 턴-오프시키는 제4 트랜지스터를 포함할 수 있다.
상기 제2 주사 구동 블록은, 상기 제1 클록 신호에 따라 전달되는 제2 전압에 의해 턴-온되어 상기 제1 전압을 상기 제2 출력단으로 전달하는 제1 트랜지스터, 상기 제2 클록 신호에 따라 전달되는 상기 제1 주사 구동 블록의 출력 신호에 의해 턴-온되어 상기 제3 클록 신호를 상기 제2 출력단으로 전달하는 제2 트랜지스터, 상기 플로팅 신호에 따라 상기 제1 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하여 상기 제1 트랜지스터를 턴-오프시키는 제3 트랜지스터, 및 상기 플로팅 신호에 따라 상기 제1 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하여 상기 제2 트랜지스터를 턴-오프시키는 제4 트랜지스터를 포함할 수 있다.
상기 제3 주사 구동 블록은, 상기 제2 클록 신호에 따라 전달되는 제2 전압에 의해 턴-온되어 상기 제1 전압을 상기 제3 출력단으로 전달하는 제1 트랜지스터, 상기 제3 클록 신호에 따라 전달되는 상기 제2 주사 구동 블록의 출력 신호에 의해 턴-온되어 상기 제1 클록 신호를 상기 제3 출력단으로 전달하는 제2 트랜지스터, 상기 플로팅 신호에 따라 상기 제1 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하여 상기 제1 트랜지스터를 턴-오프시키는 제3 트랜지스터, 및 상기 플로팅 신호에 따라 상기 제1 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하여 상기 제2 트랜지스터를 턴-오프시키는 제4 트랜지스터를 포함할 수 있다.
본 발명의 또 다른 실시예에 따른 주사 구동 장치는 대응하는 주사선에 연결되어 있는 출력단, 상기 출력단으로 논리 하이 레벨의 전압을 전달하는 제1 트랜지스터, 및 상기 출력단으로 논리 로우 레벨의 전압을 전달하는 제2 트랜지스터를 포함하는 주사 구동 블록을 복수개 포함하고, 상기 출력단을 플로팅시키는 플로팅 신호에 따라 상기 제1 트랜지스터 및 상기 제2 트랜지스터의 게이트 전극에 상기 제1 트랜지스터 및 상기 제2 트랜지스터 각각을 턴-오프시키는 전압이 전달된다.
상기 주사 구동 블록은, 상기 플로팅 신호가 입력되는 플로팅 신호 입력단, 상기 플로팅 신호에 따라 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기제1 트랜지스터의 게이트 전극에 전달하는 제3 트랜지스터, 및 상기 플로팅 신호에 따라 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기제2 트랜지스터의 게이트 전극에 전달하는 제4 트랜지스터를 더 포함할 수 있다.
상기 제1 트랜지스터는 p-채널 전계 효과 트랜지스터일 수 있다.
상기 제3 트랜지스터는, 상기 플로팅 신호 입력단에 연결되는 게이트 전극, 상기 논리 하이 레벨의 전압을 가진 전원에 연결되는 일단, 및 상기 제1 트랜지스터의 게이트 전극에 연결되는 타단을 포함할 수 있다.
상기 제2 트랜지스터는 p-채널 전계 효과 트랜지스터일 수 있다.
상기 제4 트랜지스터는 상기 플로팅 신호 입력단에 연결되는 게이트 전극, 상기 논리 하이 레벨의 전압을 가진 전원에 연결되는 일단, 및 상기 제2 트랜지스터의 게이트 전극에 연결되는 타단을 포함할 수 있다.
상기 복수의 주사 구동 블록은 주사 시작 신호 또는 인접한 주사 구동 블록의 출력 신호가 입력되는 순차 입력단을 더 포함할 수 있다.
상기 복수의 주사 구동 블록은, 제1 주사 클록 신호에 의해 턴-온되어 상기 제1 트랜지스터를 턴-온시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제5 트랜지스터, 및 제2 주사 클록 신호에 의해 턴-온되어 상기 순차 입력단으로 입력되는 신호를 상기 제2 트랜지스터의 게이트 전극으로 전달하는 제6 트랜지스터, 및 상기 순차 입력단으로 입력되는 신호에 의해 턴-온되어 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제7 트랜지스터를 더 포함할 수 있다.
상기 복수의 주사 구동 블록은 상기 순차 입력단으로 입력되는 신호에 따라 복수의 주사선에 순차적으로 주사 신호를 출력할 수 있다.
상기 복수의 주사 구동 블록은, 제1 제어 신호에 의해 턴-온되어 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제5 트랜지스터, 상기 제1 제어 신호에 의해 턴-온되어 상기 제2 트랜지스터를 턴-온시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제6 트랜지스터, 제2 제어 신호에 의해 턴-온되어 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제7 트랜지스터, 및 상기 제2 제어 신호에 의해 턴-온되어 상기 제1 트랜지스터를 턴-온시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제8 트랜지스터를 더 포함할 수 있다.
상기 복수의 주사 구동 블록은 상기 제1 제어 신호 및 상기 제2 제어 신호에 따라 복수의 주사선에 주사 신호를 동시에 인가할 수 있다.
상기 제2 트랜지스터를 턴-온시키는 전압에 의해 턴-온되어 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제9 트랜지스터를 더 포함할 수 있다.
상기 제1 트랜지스터를 턴-온시키는 전압에 의해 턴-온되어 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제10 트랜지스터를 더 포함할 수 있다.
본 발명의 또 다른 실시예에 따른 표시 장치는 복수의 화소를 포함하는 표시부, 상기 복수의 화소에 연결되는 복수의 데이터선에 데이터 신호를 인가하는 데이터 구동부, 및 상기 데이터 신호가 상기 복수의 화소에 인가되도록 상기 복수의 화소에 연결되는 복수의 주사선에 주사 신호를 인가하는 주사 구동부를 포함하고, 상기 주사 구동부는 상기 복수의 주사선에 연결되는 제1 구동 장치 및 상기 복수의 주사선에 연결되는 제2 구동 장치를 포함하고, 상기 제1 구동 장치 및 상기 제2 구동 장치 중 어느 하나가 상기 복수의 주사선에 주사 신호를 인가하는 주사 인에이블 상태일 때, 다른 하나는 출력단이 플로팅되는 플로팅 상태이다.
상기 제1 구동 장치는 상기 복수의 주사선에 순차적으로 복수의 주사 신호를 인가할 수 있다.
상기 제2 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 동시에 인가할 수 있다.
상기 제1 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 순차적으로 인가하고 상기 제1 구동 장치의 출력단이 플로팅된 후, 상기 제2 구동 장치는 상기 복수의 주사선에 제어 신호를 인가할 수 있다.
상기 제1 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 동시에 인가하고 상기 제1 구동 장치의 출력단이 플로팅된 후, 상기 제2 구동 장치는 상기 복수의 주사선에 제어 신호를 인가할 수 있다.
상기 제1 구동 장치 및 상기 제2 구동 장치 중 적어도 어느 하나는 상기 복수의 주사선 각각에 연결되어 있는 복수의 주사 구동 블록을 포함하고, 상기 주사 구동 블록은, 대응하는 주사선에 연결되어 있는 출력단, 상기 출력단으로 논리 하이 레벨의 전압을 전달하는 제1 트랜지스터, 및 상기 출력단으로 논리 로우 레벨의 전압을 전달하는 제2 트랜지스터를 포함하고, 상기 출력단을 플로팅시키는 플로팅 신호에 따라 상기 제1 트랜지스터를 및 상기 제2 트랜지스터의 게이트 전극에 상기 제1 트랜지스터 및 상기 제2 트랜지스터 각각을 턴-오프시키는 전압이 전달될 수 있다.
상기 주사 구동 블록은, 상기 플로팅 신호가 입력되는 플로팅 신호 입력단, 상기 플로팅 신호에 따라 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제3 트랜지스터, 및 상기 플로팅 신호에 따라 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제4 트랜지스터를 더 포함할 수 있다.
본 발명의 또 다른 실시예에 따른 주사 구동 장치의 구동 방법은 복수의 주사선에 연결되는 주사 구동 장치에서 상기 복수의 주사선으로 주사 신호를 전달하는 주사 인에이블 단계, 및 상기 주사 구동 장치의 출력단을 플로팅시키는 플로팅 단계를 포함한다.
상기 주사 인에이블 단계에서 상기 복수의 주사선에 연결되는 다른 하나의 주사 구동 장치는 출력단이 플로팅된 상태일 수 있다.
상기 플로팅 단계에서 상기 복수의 주사선에 연결되는 다른 하나의 주사 구동 장치는 상기 복수의 주사선으로 주사 신호를 전달하는 주사 인에이블 상태일 수 있다.
상기 플로팅 단계에서 상기 복수의 주사선에 연결되는 컨트롤러는 상기 복수의 주사선으로 제어 신호를 전달할 수 있다.
본 발명에 따른 주사 구동 장치는 주사 신호를 순차적으로 인가하는 시프트 레지스터의 역할을 수행하면서 추가적으로 요구되는 다른 파형의 주사 신호를 인가할 수 있다.
또한, 다른 파형이 필요한 구간에 주사 구동 장치의 출력단을 플로팅시킴으로써 주사 신호에 영향을 주지 않고 다른 파형의 주사 신호를 인가할 수 있고, 복잡한 주사 신호를 간단히 구현할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 나타내는 블록도이다.
도 2는 본 발명의 일 실시예에 따른 표시장치의 동시 발광 방식의 구동 동작을 나타낸다.
도 3은 본 발명의 일 실시예에 따른 주사 구동부를 나타내는 블록도이다.
도 4는 본 발명의 일 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다.
도 5는 도 4의 주사 구동 장치에 포함된 주사 구동 블록을 나타내는 회로도이다.
도 6은 도 4의 주사 구동 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 7은 본 발명의 다른 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다.
도 8은 도 7의 주사 구동 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 9는 본 발명의 또 다른 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다.
도 10은 도 9의 주사 구동 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 11은 본 발명의 또 다른 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다.
도 12는 도 11의 주사 구동 장치에 포함된 주사 구동 블록의 일 예를 나타내는 회로도이다.
도 13은 도 11의 주사 구동 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 14는 도 11의 주사 구동 장치에 포함된 주사 구동 블록의 다른 예를 나타내는 회로도이다.
도 15는 도 11의 주사 구동 장치에 포함된 주사 구동 블록의 또 다른 예를 나타내는 회로도이다.
도 16은 도 11의 주사 구동 장치에 포함된 주사 구동 블록의 또 다른 예를 나타내는 회로도이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
또한, 여러 실시예들에 있어서, 동일한 구성을 가지는 구성요소에 대해서는 동일한 부호를 사용하여 대표적으로 제1 실시예에서 설명하고, 그 외의 실시예에서는 제1 실시예와 다른 구성에 대해서만 설명하기로 한다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 "직접적으로 연결"되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 "전기적으로 연결"되어 있는 경우도 포함한다. 또한 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 나타내는 블록도이다.
도 1을 참조하면, 표시장치는 신호 제어부(100), 주사 구동부(200), 데이터 구동부(300) 및 표시부(500)를 포함한다.
신호 제어부(100)는 외부 장치로부터 입력되는 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호를 수신한다. 영상 신호(R, G, B)는 각 화소(PX)의 휘도(luminance) 정보를 담고 있으며 휘도는 정해진 수효, 예를 들어 1024(=210), 256(=28) 또는 64(=26)개의 계조(gray)를 가지고 있다. 입력 제어 신호의 예로는 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등이 있다.
신호 제어부(100)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 입력 영상 신호(R, G, B)를 표시부(500) 및 데이터 구동부(300)의 동작 조건에 맞게 적절히 처리하고 주사 제어신호(CONT1), 데이터 제어신호(CONT2) 및 영상 데이터 신호(DAT)를 생성한다. 신호 제어부(100)는 주사 제어신호(CONT1)를 주사 구동부(200)에 전달한다. 신호 제어부(100)는 데이터 제어신호(CONT2) 및 영상 데이터 신호(DAT)를 데이터 구동부(300)에 전달한다.
표시부(500)는 복수의 주사선(S1~Sn), 복수의 데이터선(D1~Dm) 및 복수의 신호선(S1~Sn, D1~Dm)에 연결되어 대략 행렬의 형태로 배열되는 복수의 화소(PX)를 포함한다. 복수의 주사선(S1~Sn)은 대략 행 방향으로 연장되어 서로가 거의 평행하다. 복수의 데이터선(D1~Dm)은 대략 열 방향으로 연장되어 서로가 거의 평행하다. 표시부(500)의 복수의 화소(PX)는 외부로부터 제1 전원전압(ELVDD) 및 제2 전원전압(ELVSS)을 공급받는다. 제1 전원전압(ELVDD) 및 제2 전원전압(ELVSS)은 한 프레임 기간 동안 전압값의 레벨이 변동되어 인가될 수 있으며, 이는 신호 제어부(100)에 의해 제어된다.
주사 구동부(200)는 복수의 주사선(S1~Sn)에 연결되고, 주사 제어신호(CONT1)에 따라 화소(PX)에 대한 데이터 신호의 인가를 턴-온(turn on)시키는 게이트 온 전압(Von)과 턴-오프(turn off)시키는 게이트 오프 전압(Voff)의 조합으로 이루어진 주사 신호를 복수의 주사선(S1~Sn)에 인가한다.
주사 제어신호(CONT1)는 주사 시작 신호(SSP), 주사 클록 신호(SCLK), 제어 신호(SS, SR), 플로팅 신호(FLS) 등을 포함한다. 주사 시작 신호(SSP)는 한 프레임의 영상을 표시하기 위한 첫 번째 주사 신호를 발생시키는 신호이다. 주사 클록 신호(SCLK)는 복수의 주사선(S1~Sn)에 순차적으로 주사 신호를 인가시키는 동기 신호이다. 제어 신호(SS, SR)는 복수의 주사선(S1~Sn)에 주사 신호가 일괄적으로 인가되도록 제어하는 신호이다. 플로팅 신호(FLS)는 주사 구동부(200)의 출력을 플로팅시키는 신호이다.
데이터 구동부(300)는 복수의 데이터선(D1~Dm)에 연결되고, 영상 데이터 신호(DAT)에 따른 계조 전압을 선택한다. 데이터 구동부(300)는 데이터 제어신호(CONT2)에 따라 선택한 계조 전압을 데이터 신호로서 복수의 데이터선(D1~Dm)에 인가한다.
상술한 구동 장치(100, 200, 300) 각각은 적어도 하나의 집적 회로 칩의 형태로 화소 영역 외부에 장착되거나, 가요성 인쇄 회로막(flexible printed circuit film) 위에 장착되거나 TCP(tape carrier package)의 형태로 표시부(500)에 부착되거나, 별도의 인쇄 회로 기판(printed circuit board) 위에 장착되거나, 또는 신호선(S1~Sn, D1~Dm, E1~En)과 함께 화소 영역 외부에 집적될 수 있다.
본 발명에 따른 표시장치는 복수의 화소(PX) 각각에 데이터 신호가 전달되어 기입되는 주사 기간 및 복수의 화소(PX) 각각이 기입된 데이터 신호에 따라 발광하는 발광 기간을 포함하는 프레임을 이용한 동시 발광 방식으로 구동될 수 있다.
도 2는 본 발명의 일 실시예에 따른 표시장치의 동시 발광 방식의 구동 동작을 나타낸다.
도 2를 참조하면, 본 발명에 따른 표시장치가 유기발광 다이오드를 이용한 유기발광 표시장치인 것으로 가정하여 설명한다. 그러나 본 발명은 이에 한정되지 않으며 다양한 평판 표시장치에 적용될 수 있다.
표시장치의 구동 방식은 (a) 화소의 유기발광 다이오드의 구동 전압을 리셋하는 리셋 단계, (b) 화소의 구동 트랜지스터의 문턱 전압을 보상하는 문턱전압 보상 단계, (c) 복수의 화소 각각에 데이터 신호가 전달되는 주사 단계, (d) 복수의 화소가 전달된 데이터 신호에 대응하여 발광하는 발광 단계를 포함한다.
도시된 바와 같이, (c) 주사 단계는 각 주사선 별로 순차적으로 수행되나, (a) 리셋 단계, (b) 문턱전압 보상 단계, (d) 발광 단계는 표시부(500) 전체에서 동시에 일괄적으로 수행된다.
여기서, 본 발명에 따른 표시장치의 주사 구동부(200)는 (c) 주사 단계에서 게이트 온 전압(Von)의 주사 신호를 복수의 주사선(S1~Sn)에 순차적으로 인가하고, (a) 리셋 단계 및 (b) 문턱전압 보상 단계에서 게이트 온 전압(Von)의 주사 신호를 복수의 주사선(S1~Sn)에 동시에 인가한다. 즉, 주사 구동부(200)는 표시장치의 구동 단계에 따라 주사 신호의 순차적 인가 및 동시 인가를 수행한다. 이를 위해, 주사 구동부(200)는 복수의 주사선(S1~Sn)에 게이트 온 전압(Von)의 주사 신호를 순차적으로 인가하는 제1 구동 장치 및 게이트 온 전압(Von)의 주사 신호를 동시에 인가하는 제2 구동 장치로 구성될 수 있다. 또는, 주사 구동부(200)는 복수의 주사선(S1~Sn)에 주사 신호를 인가하는 제1 구동 장치 및 제어 신호를 인가하는 제2 구동 장치로 구성될 수 있다.
도 3은 본 발명의 일 실시예에 따른 주사 구동부를 나타내는 블록도이다.
도 3을 참조하면, 주사 구동부(200)는 복수의 주사선(S1~Sn)에 각각 연결되는 제1 구동 장치(610) 및 제2 구동 장치(620)를 포함한다.
제1 실시예에 따른 주사 구동부(200)에서, 제1 구동 장치(610)는 복수의 주사선(S1~Sn)에 게이트 온 전압(Von)의 주사 신호를 순차적으로 인가하는 순차 구동 장치이고, 제2 구동 장치(620)는 복수의 주사선(S1~Sn)에 게이트 온 전압(Von)의 주사 신호를 동시에 인가하는 동시 구동 장치일 수 있다. 제1 구동 장치(610)는 복수의 화소 각각에 데이터 신호가 전달되는 주사 단계에서 순차적으로 게이트 온 전압(Von)의 주사 신호를 복수의 주사선(S1~Sn)에 순차적으로 인가할 수 있다. 제2 구동 장치(620)는 화소의 유기발광 다이오드의 구동 전압을 리셋하는 리셋 단계 및 화소의 구동 트랜지스터의 문턱 전압을 보상하는 문턱전압 보상 단계에서 게이트 온 전압(Von)의 주사 신호를 복수의 주사선(S1~Sn)에 동시에 인가할 수 있다. 제1 구동 장치(610)에서 복수의 주사선(S1~Sn)에 게이트 온 전압(Von)의 주사 신호를 순차적으로 인가할 때, 제2 구동 장치(620)의 출력단은 플로팅될 수 있다. 그리고 제2 구동 장치(620)에서 복수의 주사선(S1~Sn)에 게이트 온 전압(Von)의 주사 신호를 동시에 인가할 때, 제1 구동 장치(610)의 출력단은 플로팅될 수 있다. 이에 따라, 제1 구동 장치(610)와 제2 구동 장치(620)는 서로 영향을 주지 않고 동일한 복수의 주사선(S1~Sn)에 서로 다른 파형의 주사 신호(Scan[1]~Scan[n])를 인가할 수 있다.
제2 실시예에 따른 주사 구동부(200)에서, 제1 구동 장치(610)는 복수의 주사선(S1~Sn)에 주사 신호를 순차적으로 인가하는 순차 구동 장치이고, 제2 구동 장치(620)는 복수의 주사선(S1~Sn)에 제어신호를 전달하는 컨트롤러 또는 기타 패널 회로일 수 있다. 제1 구동 장치(610)는 주사 신호의 순차적 인가가 필요한 주사 단계에서 게이트 온 전압(Von)의 주사 신호를 복수의 주사선(S1~Sn)에 순차적으로 인가한다. 다른 파형의 주사 신호가 필요한 구간에서 제1 구동 장치(610)의 출력단이 플로팅된 후 제2 구동 장치(620)에서 출력되는 제어 신호에 의해 최종적인 주사 신호(Scan[1]~Scan[n])가 출력된다.
제3 실시예에 따른 주사 구동부(200)에서, 제1 구동 장치(610)는 복수의 주사선(S1~Sn)에 주사 신호를 동시에 인가하는 동시 구동 장치이고, 제2 구동 장치(620)는 복수의 주사선(S1~Sn)에 제어신호를 전달하는 컨트롤러 또는 기타 패널 회로일 수 있다. 제1 구동 장치(610)는 주사 신호의 동시 인가가 필요한 구간(예를 들어, 상술한 (a) 리셋 단계, (b) 문턱 전압 보상 단계 등)에서 복수의 주사선(S1~Sn)에 게이트 온 전압(Von)의 주사 신호를 동시에 인가한다. 다른 파형의 주사 신호가 필요한 구간에서 제1 구동 장치(610)의 출력단이 플로팅된 후 제2 구동 장치(620)에서 출력되는 제어 신호에 의해 최종적인 주사 신호(Scan[1]~Scan[n])가 출력된다.
제2 실시예 및 제3 실시예에 따른 주사 구동부(200)에 있어서, 복수의 주사선(S1~Sn)에 연결되는 컨트롤러 또는 기타 패널 회로는 하나로 제한되지 않으며 필요한 주사 신호의 파형에 따라 복수로 구성될 수 있다.
이와 같이, 제1 구동 장치(610)와 제2 구동 장치(620)가 복수의 주사선(S1~Sn)을 공유하여 연결되며, 제1 실시예와 같이 제1 구동 장치(610)와 제2 구동 장치(620) 중 어느 하나의 출력단이 플로팅되고 다른 하나에서 주사 신호가 출력될 수 있고, 또는 제2 실시예와 제3 실시예와 같이 제1 구동 장치(610)와 제2 구동 장치(620) 중 어느 하나에서 주사 신호가 출력된 후 출력단이 플로팅되고 다른 하나에서 제어 신호가 출력되어 최종적인 주사 신호를 출력할 수 있다. 따라서 주사 구동부(200)는 복잡한 주사 신호도 간단하게 구현할 수 있다.
이제, 주사 구동부(200)에 포함되어 복수의 주사선(S1~Sn)에 주사 신호를 순차적으로 인가하는 주사 구동 장치(순차 구동 장치) 및 주사 신호를 동시에 인가하는 주사 구동 장치(동시 구동 장치)에 대하여 설명한다.
<제1 실시예에 따른 주사 구동 장치(순차 구동 장치)>
도 4는 본 발명의 일 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다.
도 4를 참조하면, 제1 실시예에 따른 주사 구동 장치는 복수의 주사 신호를 생성하는 복수의 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)을 포함한다. 각 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)은 입력 신호를 입력받아 복수의 주사선(S1~Sn) 각각에 전달되는 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 생성한다.
각 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)은 제1 클록 신호 입력단(CLK1), 제2 클록 신호 입력단(CLK2), 제3 클록 신호 입력단(CLK3), 플로팅 신호 입력단(FL), 주사 시작 신호(SSP) 또는 인접한 주사 구동 블록의 출력 신호가 입력되는 순차 입력단(IN) 및 주사 신호 출력단(OUT)을 포함한다.
각 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)의 입력 신호는 복수의 주사 클록 신호(SCLK), 플로팅 신호(FLSa), 및 주사 시작 신호(SSP) 또는 인접한 주사 구동 블록의 출력 신호를 포함한다. 복수의 주사 클록 신호(SCLK)는 제1 주사 클록 신호(SCLK1), 제2 주사 클록 신호(SCLK2), 제3 주사 클록 신호(SCLK3)를 포함한다. 복수의 주사 클록 신호(SCLK1, SCLK2, SCLK3) 및 플로팅 신호(FLSa)는 서로 다른 배선으로 인가된다.
연속하는 3개의 주사 구동 블록은 3 가지 주사 클록 신호(SCLK1, SCLK2, SCLK3)를 서로 다른 입력단으로 수신한다. 예를 들어, 첫 번째 주사 구동 블록(210_1)에서 제1 클록 신호 입력단(CLK1)은 제1 주사 클록 신호(SCLK1)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제2 주사 클록 신호(SCLK2)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제3 주사 클록 신호(SCLK3)의 배선에 연결된다. 두 번째 주사 구동 블록(210_2)에서 제1 클록 신호 입력단(CLK1)은 제2 주사 클록 신호(SCLK2)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제3 주사 클록 신호(SCLK3)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제1 주사 클록 신호(SCLK1)의 배선에 연결된다. 세 번째 주사 구동 블록(210_3)에서 제1 클록 신호 입력단(CLK1)은 제3 주사 클록 신호(SCLK3)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제1 주사 클록 신호(SCLK1)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제2 주사 클록 신호(SCLK2)의 배선에 연결된다. 즉, 3가지 주사 클록 신호(SCLK1, SCLK2, SCLK3)는 복수의 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)의 클록 신호 입력단(CLK1, CLK2, CLK3)에 3가지 유형으로 입력된다. 복수의 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)의 인접한 주사 구동 블록 간에 있어서, 복수의 클록 신호 입력단(CLK1, CLK2, CLK3)으로 입력되는 복수의 주사 클록 신호(SCLK1, SCLK2, SCLK3)는 서로 다르게 입력된다.
각 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)의 플로팅 신호 입력단(FL)은 플로팅 신호(FLSa)의 배선에 연결된다.
각 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)은 복수의 클록 신호 입력단(CLK1, CLK2, CLK3), 플로팅 신호 입력단(FL) 및 순차 입력단(IN)으로 입력되는 신호에 따라 생성된 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 주사 신호 출력단(OUT)으로 출력한다. 복수의 주사 구동 블록(210_1, 210_2, 210_3, 210_4, ...)은 주사 시작 신호(SSP) 또는 인접한 주사 구동 블록의 출력 신호의 입력에 따라 순차적으로 주사 신호를 출력한다.
첫 번째 주사 구동 블록(210_1)은 주사 시작 신호(SSP)를 입력받아 생성한 주사 신호 Scan[1]을 첫 번째 주사선(S1) 및 두 번째 주사 구동 블록(210_2)에 전달한다. 두 번째 주사 구동 블록(210_2)은 첫 번째 주사 구동 블록(210_1)의 주사 신호 Scan[1]을 입력받아 생성한 주사 신호 Scan[2]를 두 번째 주사선(S2) 및 세 번째 주사 구동 블록(210_3)에 전달한다. 세 번째 주사 구동 블록(210_3)은 두 번째 주사 구동 블록(210_2)의 주사 신호 Scan[2]를 입력받아 생성한 주사 신호 Scan[3]을 세 번째 주사선(S3) 및 네 번째 주사 구동 블록(210_4)에 전달한다. 즉, k+1 번째 배열된 주사 구동 블록은 인접한 주사 구동 블록인 k 번째 배열된 주사 구동 블록에서 출력되는 주사 신호 Scan[k]를 입력받아 생성된 주사 신호 Scan[k+1]을 출력한다(1<=k<n). 이와 같이, 첫 번째 주사 구동 블록(210_1)부터 n번째 주사 구동 블록(미도시)까지 순차적으로 주사 신호가 생성되어 복수의 주사선(S1~Sn)에 전달된다.
도 5는 도 4의 주사 구동 장치에 포함된 주사 구동 블록을 나타내는 회로도이다.
도 5를 참조하면, 주사 구동 블록은 복수의 입력단(CLK1, CLK2, CLK3, IN, FL), 주사 신호 출력단(OUT), 복수의 트랜지스터(M11, M12, M13, M14, M15, M16, M17, M18) 및 복수의 커패시터(C11, C12)를 포함한다.
복수의 입력단은 제1 클록 신호 입력단(CLK1), 제2 클록 신호 입력단(CLK2), 제3 클록 신호 입력단(CLK3), 플로팅 신호 입력단(FL), 순차 입력단(IN)을 포함한다.
제1 트랜지스터(M11)는 제2 노드(N12)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 주사 신호 출력단(OUT)에 연결되는 타단을 포함한다. 제2 트랜지스터(M12)는 제1 노드(N11)에 연결되는 게이트 전극, 제3 클록 신호 입력단(CLK3)에 연결되는 일단 및 주사 신호 출력단(OUT)에 연결되는 타단을 포함한다. 제3 트랜지스터(M13)는 제2 노드(N12)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제1 노드(N11)에 연결되는 타단을 포함한다. 제4 트랜지스터(M14)는 제1 클록 신호 입력단(CLK1)에 연결되는 게이트 전극, SVSS 전원에 연결되는 일단 및 제2 노드(N12)에 연결되는 타단을 포함한다. 제5 트랜지스터(M15)는 제2 클록 신호 입력단(CLK2)에 연결되는 게이트 전극, 순차 입력단(IN)에 연결되는 일단 및 제1 노드(N11)에 연결되는 타단을 포함한다. 제6 트랜지스터(M16)는 순차 입력단(IN)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제2 노드(N12)에 연결되는 타단을 포함한다. 제7 트랜지스터(M17)는 플로팅 신호 입력단(FL)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제1 노드(N11)에 연결되는 타단을 포함한다. 제8 트랜지스터(M18)는 플로팅 신호 입력단(FL)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제2 노드(N12)에 연결되는 타단을 포함한다.
제1 커패시터(C11)는 제1 노드(N11)에 연결되는 일단 및 주사 신호 출력단(OUT)에 연결되는 타단을 포함한다. 제2 커패시터(C12)는 SVDD 전원에 연결되는 일단 및 제2 노드(N12)에 연결되는 타단을 포함한다.
제1 노드(N11)는 제2 트랜지스터(M12)의 게이트 전극, 제3 트랜지스터(M13)의 타단, 제5 트랜지스터(M15)의 타단, 제7 트랜지스터(M17)의 타단 및 제1 커패시터(C11)의 일단에 연결된다. 제2 노드(N12)는 제1 트랜지스터(M11)의 게이트 전극, 제3 트랜지스터(M13)의 게이트 전극, 제4 트랜지스터(M14)의 타단, 제6 트랜지스터(M16)의 타단, 제8 트랜지스터(M18)의 타단 및 제2 커패시터(C12)의 타단에 연결된다.
SVDD 전원은 논리 하이 레벨의 전압을 가지는 전원이고, SVSS 전원은 논리 로우 레벨의 전압을 가지는 전원이다.
복수의 트랜지스터(M11, M12, M13, M14, M15, M16, M17, M18)는 p-채널 전계 효과 트랜지스터이다. 복수의 트랜지스터(M11, M12, M13, M14, M15, M16, M17, M18)를 턴-온시키는 게이트 온 전압은 논리 로우 레벨의 전압이고 턴-오프시키는 게이트 오프 전압은 논리 하이 레벨의 전압이다. 복수의 트랜지스터(M11, M12, M13, M14, M15, M16, M17, M18) 중 적어도 어느 하나는 n-채널 전계 효과 트랜지스터일 수 있으며, n-채널 전계 효과 트랜지스터를 턴-온시키는 게이트 온 전압은 논리 하이 레벨의 전압이고 턴-오프시키는 게이트 오프 전압은 논리 로우 레벨의 전압이다.
제1 주사 클록 신호(SCLK1), 제2 주사 클록 신호(SCLK2) 및 제3 주사 클록 신호(SCLK3)는 서로 다른 주기로 논리 로우 레벨 전압으로 인가될 수 있다. 즉, 제1 클록 신호 입력단(CLK1), 제2 클록 신호 입력단(CLK2) 및 제3 클록 신호 입력단(CLK3)으로 입력되는 신호는 서로 다른 주기로 논리 로우 레벨의 전압으로 인가될 수 있다.
제1 클록 신호 입력단(CLK1)으로 논리 로우 레벨의 전압이 인가되고 순차 입력단(IN)으로 논리 하이 레벨의 전압이 인가되는 경우, 제4 트랜지스터(M14)가 턴-온되고 SVSS 전원 전압이 제1 트랜지스터(M11)의 게이트 전극으로 전달되어 제1 트랜지스터(M11)를 턴-온시킨다. SVDD 전원 전압이 제1 트랜지스터(M11)를 통하여 주사 신호 출력단(OUT)으로 출력된다. 즉, 논리 하이 레벨의 주사 신호가 출력된다. 이때, 제6 트랜지스터(M16)는 턴-오프되고, 제3 트랜지스터(M13)는 턴-온되며, 제3 트랜지스터(M13)를 통하여 SVDD 전원 전압이 제2 트랜지스터(M12)의 게이트 전극에 전달되어 제2 트랜지스터(M12)를 턴-오프시킨다.
제2 클록 신호 입력단(CLK2)으로 논리 로우 레벨의 전압이 인가되고 순차 입력단(IN)으로 논리 로우 레벨의 전압이 인가되는 경우, 제5 트랜지스터(M15)가 턴-온되고 순차 입력단(IN)으로 인가되는 논리 로우 레벨의 전압이 제2 트랜지스터(M12)의 게이트 전극에 전달되어 제2 트랜지스터(M12)를 턴-온시킨다. 제3 클록 신호 입력단(CLK3)으로 입력되는 논리 하이 레벨의 전압이 주사 신호 출력단(OUT)으로 출력된다. 그리고 제1 커패시터(C11)는 일단에 논리 로우 레벨의 전압이 인가되고 타단에 논리 하이 레벨의 전압이 인가되어 충전된다. 이때, 제6 트랜지스터(M16)는 턴-온되고, SVDD 전원 전압이 제1 트랜지스터(M11)의 게이트 전극 및 제3 트랜지스터(M13)의 게이트 전극에 전달되어 제1 트랜지스터(M11) 및 제3 트랜지스터(M13)를 턴-오프시킨다.
제3 클록 신호 입력단(CLK3)으로 논리 로우 레벨의 전압이 인가되고 순차 입력단(IN)으로 논리 하이 레벨의 전압이 인가되는 경우, 제1 트랜지스터(M11), 제3 트랜지스터(M13), 제4 트랜지스터(M14), 제5 트랜지스터(M15) 및 제6 트랜지스터(M16)가 턴-오프된다. 제3 클록 신호 입력단(CLK3)으로 인가되는 전압이 논리 하이 레벨 전압에서 논리 로우 레벨 전압으로 바뀌면서 제1 커패시터(C11)에 의한 부트스트랩(bootstrap) 동작에 의해 제1 노드(N11)의 전압은 논리 로우 레벨의 전압(SVSS 전원 전압)보다 낮은 전압으로 떨어진다. 이에 따라, 제2 트랜지스터(M12)가 완전히 턴-온되고, 턴-온된 제2 트랜지스터(M12)를 통하여 논리 로우 레벨의 전압이 주사 신호 출력단(OUT)으로 출력된다.
상술한 3개의 클록 신호 입력단(CLK1, CLK2, CLK3)으로 논리 로우 레벨의 전압이 인가되는 과정(주사 인에이블 상태)에서, 플로팅 신호 입력단(FL)에는 논리 하이 레벨의 전압이 인가된다. 주사 구동 장치의 출력단을 플로팅시키는 플로팅 구간에서 플로팅 신호 입력단(FL)에는 논리 로우 레벨의 전압이 인가된다.
플로팅 신호 입력단(FL)에 논리 하이 레벨의 전압이 인가되면, 제7 트랜지스터(M17) 및 제8 트랜지스터(M18)는 턴-오프되고, 제1 트랜지스터(M11)의 게이트 전극 및 제2 트랜지스터(M12)의 게이트 전극으로 인가되는 전압에 영향을 주지 않는다. 플로팅 신호 입력단(FL)에 논리 로우 레벨의 전압이 인가되면, 제7 트랜지스터(M17) 및 제8 트랜지스터(M18)가 턴-온되고, 턴-온된 제7 트랜지스터(M17)를 통하여 SVDD 전원 전압이 제2 트랜지스터(M12)의 게이트 전극에 전달되어 제2 트랜지스터(M12)를 턴-오프시키고, 턴-온된 제8 트랜지스터(M18)를 통하여 SVDD 전원 전압이 제1 트랜지스터(M11)의 게이트 전극에 전달되어 제1 트랜지스터(M11)를 턴-오프시킨다. 즉, 제7 트랜지스터(M17)는 플로팅 신호(FLSa)에 따라 제2 트랜지스터(M12)를 턴-오프시키는 논리 하이 레벨의 전압을 전달한다. 제8 트랜지스터(M18)는 플로팅 신호(FLSa)에 따라 제1 트랜지스터(M11)를 턴-오프시키는 논리 하이 레벨의 전압을 전달한다. 이에 따라, 주사 신호 출력단(OUT)은 플로팅 상태가 된다.
도 6은 도 4의 주사 구동 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 4 내지 6을 참조하면, 주사 구동 장치는 플로팅 신호(FLSa)가 제7 트랜지스터(M17) 및 제8 트랜지스터(M18)를 턴-오프시키는 논리 하이 레벨의 전압으로 인가되는 주사 인에이블 상태 및 제7 트랜지스터(M17) 및 제8 트랜지스터(M18)를 턴-온시키는 논리 로우 레벨의 전압으로 인가되는 플로팅 상태로 동작한다.
주사 인에이블 상태에서, 제1 주사 클록 신호(SCLK1), 제2 주사 클록 신호(SCLK2) 및 제3 주사 클록 신호(SCLK3)는 1 수평 주기(1H, 수평 동기 신호(Hsync) 및 데이터 인에이블 신호(DE)의 주기와 동일함)를 단위로 서로 다른 주기에 논리 로우 레벨의 전압으로 인가된다. 클록 신호의 한 주기 중 주사 구동 블록에 포함되는 트랜지스터를 턴-온시키는 전압이 인가되는 구간을 클록 신호의 듀티라고 한다. 제2 주사 클록 신호(SCLK2)는 제1 주사 클록 신호(SCLK1)가 제1 주사 클록 신호(SCLK1)의 듀티만큼 시프트된 신호이고, 제3 주사 클록 신호(SCLK3)는 제2 주사 클록 신호(SCLK2)가 제2 주사 클록 신호(SCLK2)의 듀티만큼 시프트된 신호이다. 여기서는 제1 주사 클록 신호(SCLK1), 제2 주사 클록 신호(SCLK2) 및 제3 주사 클록 신호(SCLK3)의 주기는 3 수평 주기이고, 각 주사 클록 신호(SCLK1, SCLK2, SCLK3)는 1 수평 주기만큼 시프트된 신호이다.
t1~t2 구간에서, 제1 주사 클록 신호(SCLK1)가 논리 로우 레벨의 전압으로 인가된다. 제1 주사 클록 신호(SCLK1)는 첫 번째 주사 구동 블록(210_1)의 제1 클록 신호 입력단(CLK1)에 입력되므로, 첫 번째 주사 구동 블록(210_1)은 논리 하이 레벨의 주사 신호 Scan[1]을 출력한다.
t2~t3 구간에서, 제2 주사 클록 신호(SCLK2) 및 주사 시작 신호(SSP)가 논리 로우 레벨의 전압으로 인가된다. 제2 주사 클록 신호(SCLK2)는 첫 번째 주사 구동 블록(210_1)의 제2 클록 신호 입력단(CLK2)에 입력되고, 주사 시작 신호(SSP)는 첫 번째 주사 구동 블록(210_1)의 순차 입력부(IN)에 입력되므로, 첫 번째 주사 구동 블록(210_1)은 논리 하이 레벨의 주사 신호 Scan[1]을 출력한다. 이때, 첫 번째 주사 구동 블록(210_1)의 제1 커패시터(C11)의 일단은 논리 로우 레벨의 전압이 인가되고 타단은 논리 하이 레벨의 전압이 인가되어 충전된다.
t3~t4 구간에서, 제3 주사 클록 신호(SCLK3)가 논리 로우 레벨의 전압으로 인가된다. 제3 주사 클록 신호(SCLK3)는 첫 번째 주사 구동 블록(210_1)의 제3 클록 신호 입력단(CLK3)에 입력되므로, 첫 번째 주사 구동 블록(210_1)은 제1 커패시터(C11)를 통한 부트스트랩에 의해 완전히 턴-온된 제2 트랜지스터(M12)를 통해 논리 로우 레벨의 전압을 주사 신호 출력단(OUT)으로 전달하여 논리 로우 레벨의 주사 신호 Scan[1]을 출력한다.
한편, 두 번째 주사 구동 블록(210_2)은 t3~t4 구간에서 순차 입력단(IN)으로 첫 번째 주사 구동 블록(210_1)의 논리 로우 레벨의 주사 신호 Scan[1]을 입력받고, 제2 클록 신호 입력단(CLK2)으로 논리 로우 레벨의 제3 주사 클록 신호(SCLK3)를 입력받는다. 두 번째 주사 구동 블록(210_2)은 논리 하이 레벨의 주사 신호 Scan[2]를 출력하면서 제1 커패시터(C11)를 충전시킨다.
t4~t5 구간에서, 제1 주사 클록 신호(SCLK1)가 논리 로우 레벨의 전압으로 인가되고, 제1 주사 클록 신호(SCLK1)는 두 번째 주사 구동 블록(210_2)의 제3 클록 신호 입력단(CLK3)으로 입력된다. 두 번째 주사 구동 블록(210_2)은 제1 커패시터(C11)를 통한 부트스트랩에 의해 완전히 턴-온된 제2 트랜지스터(M12)를 통해 논리 로우 레벨의 전압을 주사 신호 출력단(OUT)으로 전달하여 논리 로우 레벨의 주사 신호 Scan[2]를 출력한다.
t4~t5 구간에서, 세 번째 주사 구동 블록(210_3)은 순차 입력단(IN)으로 두 번째 주사 구동 블록(210_2)의 논리 로우 레벨의 주사 신호 Scan[2]를 입력받고, 제2 클록 신호 입력단(CLK2)으로 논리 로우 레벨의 제1 주사 클록 신호(SCLK1)를 입력받는다. 세 번째 주사 구동 블록(210_3)은 논리 하이 레벨의 주사 신호 Scan[3]을 출력하면서 제1 커패시터(C11)를 충전시킨다.
t5~t6 구간에서, 제2 주사 클록 신호(SCLK2)가 논리 로우 레벨의 전압으로 인가되고, 제2 주사 클록 신호(SCLK2)는 세 번째 주사 구동 블록(210_3)의 제3 클록 신호 입력단(CLK3)으로 입력된다. 세 번째 주사 구동 블록(210_3)은 제1 커패시터(C11)를 통한 부트스트랩에 의해 완전히 턴-온된 제2 트랜지스터(M12)를 통해 논리 로우 레벨의 전압을 주사 신호 출력단(OUT)으로 전달하여 논리 로우 레벨의 주사 신호 Scan[3]을 출력한다.
네 번째 주사 구동 블록(210_4)은 첫 번째 주사 구동 블록(210_1)과 동일하게 복수의 주사 클록 신호(SCLK1, SCLK2, SCLK3)의 배선에 연결되므로, 각 입력단(CLK1, CLK2, CLK3)에 동일한 주사 클록 신호(SCLK1, SCLK2, SCLK3)를 입력받는다. 네 번째 주사 구동 블록(210_4)은 t6~t7 구간에서 논리 로우 레벨의 주사 신호 Scan[4]를 출력한다.
이와 같이, 주사 인에이블 상태에서 주사 구동 장치는 서로 다른 주기에 논리 로우 레벨의 전압으로 인가되는 제1 주사 클록 신호(SCLK1), 제2 주사 클록 신호(SCLK2), 제3 주사 클록 신호(SCLK3), 및 주사 시작 신호(SSP) 또는 인접한 주사 구동 블록의 주사 신호를 이용하여 순차적으로 주사 신호를 출력할 수 있다. 제1 주사 클록 신호(SCLK1), 제2 주사 클록 신호(SCLK2) 및 제3 주사 클록 신호(SCLK3)의 주기가 3 수평 주기이고 듀티가 1 수평 주기일 때, 듀티가 1 수평 주기인 복수의 주사 신호가 1 수평 주기씩 시프트되어 복수의 주사선(S1~Sn)에 순차적으로 출력된다.
주사 구동 장치는 플로팅 신호(FLSa)가 논리 로우 레벨의 전압으로 인가되는 tf 시점부터 주사 신호 출력단(OUT)이 플로팅되는 플로팅 상태로 동작한다. 플로팅 상태 동작시, 주사 시작 신호(SSP) 및 각 주사 클록 신호(SCLK1, SCLK2, SCLK3)는 논리 하이 레벨의 전압으로 인가된다. 플로팅 신호(FLSa)가 논리 로우 레벨의 전압으로 인가되면, 제1 노드(N11) 및 제2 노드(N12)에는 모두 SVDD 전원 전압이 인가되어 제1 트랜지스터(M11) 및 제2 트랜지스터(M12)가 턴-오프되고 주사 신호 출력단(OUT)은 플로팅 상태가 된다. 따라서, 주사 구동 장치는 출력단이 플로팅된 상태에서 복수의 주사선(S1~Sn)에 인가되는 다른 주사 신호나 제어 신호에 영향을 주지 않는다.
플로팅 신호(FLSa)가 다시 논리 하이 레벨의 전압으로 인가되면, 주사 구동 장치는 주사 인에이블 상태로 되돌아가서 주사 신호를 출력할 수 있다.
<제2 실시예에 따른 주사 구동 장치(순차 구동 장치)>
도 7은 본 발명의 다른 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다. 제1 실시예에 따른 주사 구동 장치와 비교하여 차이점 위주로 설명한다.
도 7을 참조하면, 제2 실시예에 따른 주사 구동 장치는 복수의 주사 신호를 생성하는 복수의 주사 구동 블록(220_1, 220_2, 220_3, 220_4, 220_5, 220_6, ...)을 포함한다. 각 주사 구동 블록(220_1, 220_2, 220_3, 220_4, 220_5, 220_6, ...)은 입력 신호를 입력받아 복수의 주사선(S1~Sn) 각각에 전달되는 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], Scan[5], Scan[6], ...)를 생성한다.
각 주사 구동 블록(220_1, 220_2, 220_3, 220_4, 220_5, 220_6, ...)은 도 5의 주사 구동 블록과 같이 구성될 수 있다.
복수의 주사 클록 신호는 제1 주사 클록 신호(SCLK1), 제2 주사 클록 신호(SCLK2), 제3 주사 클록 신호(SCLK3), 제4 주사 클록 신호(SCLK4), 제5 주사 클록 신호(SCLK5) 및 제6 주사 클록 신호(SCLK6)를 포함한다. 복수의 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6)는 주사 제어신호(CONT1)에 포함되어 신호 제어부(100)에서 주사 구동부(200)로 전달될 수 있다. 복수의 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6) 및 플로팅 신호(FLSa)는 서로 다른 배선으로 인가된다.
연속하는 6개의 주사 구동 블록은 6 가지 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6)를 서로 다른 입력단으로 수신한다. 예를 들어, 첫 번째 주사 구동 블록(220_1)에서 제1 클록 신호 입력단(CLK1)은 제1 주사 클록 신호(SCLK1)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제3 주사 클록 신호(SCLK3)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제5 주사 클록 신호(SCLK5)의 배선에 연결된다. 두 번째 주사 구동 블록(220_2)에서 제1 클록 신호 입력단(CLK1)은 제2 주사 클록 신호(SCLK2)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제4 주사 클록 신호(SCLK4)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제6 주사 클록 신호(SCLK6)의 배선에 연결된다. 세 번째 주사 구동 블록(220_3)에서 제1 클록 신호 입력단(CLK1)은 제3 주사 클록 신호(SCLK3)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제5 주사 클록 신호(SCLK5)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제1 주사 클록 신호(SCLK1)의 배선에 연결된다. 네 번째 주사 구동 블록(220_4)에서 제1 클록 신호 입력단(CLK1)은 제4 주사 클록 신호(SCLK4)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제6 주사 클록 신호(SCLK6)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제2 주사 클록 신호(SCLK2)의 배선에 연결된다. 다섯 번째 주사 구동 블록(220_5)에서 제1 클록 신호 입력단(CLK1)은 제5 주사 클록 신호(SCLK5)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제1 주사 클록 신호(SCLK1)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제3 주사 클록 신호(SCLK3)의 배선에 연결된다. 여섯 번째 주사 구동 블록(220_6)에서 제1 클록 신호 입력단(CLK1)은 제6 주사 클록 신호(SCLK6)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제2 주사 클록 신호(SCLK2)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제4 주사 클록 신호(SCLK4)의 배선에 연결된다. 즉, 6가지 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6)는 복수의 주사 구동 블록(220_1, 220_2, 220_3, 220_4, 220_5, 220_6, ...)의 클록 신호 입력단(CLK1, CLK2, CLK3)에 6가지 유형으로 입력된다.
각 주사 구동 블록(220_1, 220_2, 220_3, 220_4, 220_5, 220_6, ...)의 플로팅 신호 입력단(FL)은 플로팅 신호(FLSa)의 배선에 연결된다.
각 주사 구동 블록(220_1, 220_2, 220_3, 220_4, 220_5, 220_6, ...)은 복수의 클록 신호 입력단(CLK1, CLK2, CLK3), 플로팅 신호 입력단(FL) 및 순차 입력단(IN)으로 입력되는 신호에 따라 생성된 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], Scan[5], Scan[6], ...)를 주사 신호 출력단(OUT)으로 출력한다. 첫 번째 주사 구동 블록(220_1)부터 n번째 주사 구동 블록(미도시)은 순차적으로 주사 신호를 생성하여 복수의 주사선(S1~Sn)에 전달한다.
도 8은 도 7의 주사 구동 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 7 및 8을 참조하면, 주사 인에이블 상태에서, 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6)의 논리 로우 레벨의 전압은 2 수평 주기(2H)의 펄스폭을 가지고 인접하는 배선의 주사 클록 신호와 1 수평 주기(1H)씩 오버랩(overlap)되어 인가된다. 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6)의 논리 로우 레벨의 전압은 논리 하이 레벨의 전압이 인가되는 4 수평 주기(4H) 간격으로 반복되어 인가된다. 여기서는 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6)의 주기는 6 수평 주기, 듀티는 2 수평 주기이다.
주사 시작 신호(SSP)는 t3~t5 구간에서 논리 로우 레벨의 전압으로 인가된다. 제1 주사 클록 신호(SCLK1)는 t1~t3 구간, 제2 주사 클록 신호(SCLK2)는 t2~t4 구간, 제3 주사 클록 신호(SCLK3)는 t3~t5 구간, 제4 주사 클록 신호(SCLK4)는 t4~t6 구간, 제5 주사 클록 신호(SCLK5)는 t5~t7 구간, 제6 주사 클록 신호(SCLK6)는 t6~t8 구간에서 각각 논리 로우 레벨의 전압으로 인가된다.
첫 번째 주사 구동 블록(220_1)의 제1 클록 신호 입력단(CLK1)에는 제1 주사 클록 신호(SCLK1)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제3 주사 클록 신호(SCLK3)가 입력되고, 제3 클록 신호 입력단(CLK3)에는 제5 주사 클록 신호(SCLK5)가 입력된다. 첫 번째 주사 구동 블록(220_1)은 t5~t7 구간에서 논리 로우 레벨의 주사 신호 Scan[1]을 출력한다.
두 번째 주사 구동 블록(220_2)의 제1 클록 신호 입력단(CLK1)에는 제2 주사 클록 신호(SCLK2)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제4 주사 클록 신호(SCLK4)가 입력되고, 제3 클록 신호 입력단(CLK3)에는 제6 주사 클록 신호(SCLK6)가 입력된다. 두 번째 주사 구동 블록(220_2)은 t6~t8 구간에서 논리 로우 레벨의 주사 신호 Scan[2]를 출력한다.
세 번째 주사 구동 블록(220_3)의 제1 클록 신호 입력단(CLK1)에는 제3 주사 클록 신호(SCLK3)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제5 주사 클록 신호(SCLK5)가 입력되고, 제3 클록 신호 입력단(CLK3)에는 제1 주사 클록 신호(SCLK1)가 입력된다. 세 번째 주사 구동 블록(220_3)은 t7~t9 구간에서 논리 로우 레벨의 주사 신호 Scan[3]을 출력한다.
네 번째 주사 구동 블록(220_4)의 제1 클록 신호 입력단(CLK1)에는 제4 주사 클록 신호(SCLK4)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제6 주사 클록 신호(SCLK6)가 입력되고, 제3 클록 신호 입력단(CLK3)에는 제2 주사 클록 신호(SCLK2)가 입력된다. 네 번째 주사 구동 블록(220_4)은 t8~t10 구간에서 논리 로우 레벨의 주사 신호 Scan[4]를 출력한다.
이러한 방식으로, 주사 인에이블 상태에서 주사 구동 장치는 제1 주사 신호 Scan[1]부터 제n 주사 신호 Scan[n]까지 순차적으로 출력할 수 있다. 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6)의 주기가 6 수평 주기이고 듀티가 2 수평 주기일 때, 듀티가 2 수평 주기인 복수의 주사 신호가 1 수평 주기씩 시프트되어 복수의 주사선(S1~Sn)에 순차적으로 출력된다.
주사 구동 장치는 플로팅 신호(FLSa)가 논리 로우 레벨의 전압으로 인가되는 tf 시점부터 주사 신호 출력단(OUT)이 플로팅되는 플로팅 상태로 동작한다. 플로팅 상태 동작시, 주사 시작 신호(SSP) 및 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6)는 논리 하이 레벨의 전압으로 인가된다.
플로팅 신호(FLSa)가 다시 논리 하이 레벨의 전압으로 인가되면, 주사 구동 장치는 주사 인에이블 상태로 되돌아가서 주사 신호를 출력할 수 있다.
<제3 실시예에 따른 주사 구동 장치(순차 구동 장치)>
도 9는 본 발명의 또 다른 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다. 제1 실시예에 따른 주사 구동 장치 또는 제2 실시예에 따른 주사 구동 장치와 비교하여 차이점 위주로 설명한다.
도 9를 참조하면, 제3 실시예에 따른 주사 구동 장치는 복수의 주사 신호를 생성하는 복수의 주사 구동 블록(230_1, 230_2, 230_3, 230_4, 230_5, 230_6, 230_7, 230_8, 230_9, ...)을 포함한다. 각 주사 구동 블록(230_1, 230_2, 230_3, 230_4, 230_5, 230_6, 230_7, 230_8, 230_9, ...)은 입력 신호를 입력받아 복수의 주사선(S1~Sn) 각각에 전달되는 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], Scan[5], Scan[6], Scan[7], Scan[8], Scan[9], ...)를 생성한다.
각 주사 구동 블록(230_1, 230_2, 230_3, 230_4, 230_5, 230_6, 230_7, 230_8, 230_9, ...)은 도 5의 주사 구동 블록과 같이 구성될 수 있다.
복수의 주사 클록 신호는 제1 주사 클록 신호(SCLK1), 제2 주사 클록 신호(SCLK2), 제3 주사 클록 신호(SCLK3), 제4 주사 클록 신호(SCLK4), 제5 주사 클록 신호(SCLK5), 제6 주사 클록 신호(SCLK6), 제7 주사 클록 신호(SCLK7), 제8 주사 클록 신호(SCLK8) 및 제9 주사 클록 신호(SCLK9)를 포함한다. 복수의 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9)는 주사 제어신호(CONT1)에 포함되어 신호 제어부(100)에서 주사 구동부(200)로 전달될 수 있다. 복수의 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9) 및 플로팅 신호(FLSa)는 서로 다른 배선으로 인가된다.
연속하는 9개의 주사 구동 블록은 9 가지 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9)를 서로 다른 입력단으로 수신한다. 예를 들어, 첫 번째 주사 구동 블록(230_1)에서 제1 클록 신호 입력단(CLK1)은 제1 주사 클록 신호(SCLK1)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제4 주사 클록 신호(SCLK4)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제7 주사 클록 신호(SCLK7)의 배선에 연결된다. 두 번째 주사 구동 블록(230_2)에서 제1 클록 신호 입력단(CLK1)은 제2 주사 클록 신호(SCLK2)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제5 주사 클록 신호(SCLK5)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제8 주사 클록 신호(SCLK8)의 배선에 연결된다. 세 번째 주사 구동 블록(230_3)에서 제1 클록 신호 입력단(CLK1)은 제3 주사 클록 신호(SCLK3)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제6 주사 클록 신호(SCLK6)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제9 주사 클록 신호(SCLK9)의 배선에 연결된다. 네 번째 주사 구동 블록(230_4)에서 제1 클록 신호 입력단(CLK1)은 제4 주사 클록 신호(SCLK4)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제7 주사 클록 신호(SCLK7)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제1 주사 클록 신호(SCLK1)의 배선에 연결된다. 다섯 번째 주사 구동 블록(230_5)에서 제1 클록 신호 입력단(CLK1)은 제5 주사 클록 신호(SCLK5)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제8 주사 클록 신호(SCLK8)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제2 주사 클록 신호(SCLK2)의 배선에 연결된다. 여섯 번째 주사 구동 블록(230_6)에서 제1 클록 신호 입력단(CLK1)은 제6 주사 클록 신호(SCLK6)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제9 주사 클록 신호(SCLK9)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제3 주사 클록 신호(SCLK3)의 배선에 연결된다. 일곱 번째 주사 구동 블록(230_7)에서 제1 클록 신호 입력단(CLK1)은 제7 주사 클록 신호(SCLK7)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제1 주사 클록 신호(SCLK1)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제4 주사 클록 신호(SCLK4)의 배선에 연결된다. 여덟 번째 주사 구동 블록(230_8)에서 제1 클록 신호 입력단(CLK1)은 제8 주사 클록 신호(SCLK8)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제2 주사 클록 신호(SCLK2)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제5 주사 클록 신호(SCLK5)의 배선에 연결된다. 아홉 번째 주사 구동 블록(230_9)에서 제1 클록 신호 입력단(CLK1)은 제9 주사 클록 신호(SCLK9)의 배선에 연결되고, 제2 클록 신호 입력단(CLK2)은 제3 주사 클록 신호(SCLK3)의 배선에 연결되고, 제3 클록 신호 입력단(CLK3)은 제6 주사 클록 신호(SCLK6)의 배선에 연결된다. 즉, 9가지 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9)는 복수의 주사 구동 블록(230_1, 230_2, 230_3, 230_4, 230_5, 230_6, 230_7, 230_8, 230_9, ...)의 클록 신호 입력단(CLK1, CLK2, CLK3)에 9가지 유형으로 입력된다.
각 주사 구동 블록(230_1, 230_2, 230_3, 230_4, 230_5, 230_6, 230_7, 230_8, 230_9, ...)의 플로팅 신호 입력단(FL)은 플로팅 신호(FLSa)의 배선에 연결된다.
각 주사 구동 블록(230_1, 230_2, 230_3, 230_4, 230_5, 230_6, 230_7, 230_8, 230_9, ...)은 복수의 클록 신호 입력단(CLK1, CLK2, CLK3), 플로팅 신호 입력단(FL) 및 순차 입력단(IN)으로 입력되는 신호에 따라 생성된 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], Scan[5], Scan[6], Scan{7], Scan[8], Scan[9], ...)를 주사 신호 출력단(OUT)으로 출력한다. 첫 번째 주사 구동 블록(230_1)부터 n번째 주사 구동 블록(미도시)은 순차적으로 주사 신호를 생성하여 복수의 주사선(S1~Sn)에 전달된다.
도 10은 도 9의 주사 구동 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 9 및 10을 참조하면, 주사 인에이블 상태에서, 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9)의 논리 로우 레벨의 전압은 3 수평 주기(3H)의 펄스폭을 가지고 인접하는 배선의 주사 클록 신호와 2 수평 주기(2H)씩 오버랩(overlap)되어 인가된다. 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9)의 논리 로우 레벨의 전압은 논리 하이 레벨의 전압이 인가되는 6 수평 주기(6H) 간격으로 반복되어 인가된다. 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9)의 주기는 9 수평 주기, 듀티는 3 수평 주기이다.
주사 시작 신호(SSP)는 t4~t7 구간에서 논리 로우 레벨의 전압으로 인가된다. 제1 주사 클록 신호(SCLK1)는 t1~t4 구간, 제2 주사 클록 신호(SCLK2)는 t2~t5 구간, 제3 주사 클록 신호(SCLK3)는 t3~t6 구간, 제4 주사 클록 신호(SCLK4)는 t4~t7 구간, 제5 주사 클록 신호(SCLK5)는 t5~t8 구간, 제6 주사 클록 신호(SCLK6)는 t6~t9 구간, 제7 주사 클록 신호(SCLK7)는 t7~t10 구간, 제8 주사 클록 신호(SCLK8)는 t8~t11 구간, 제9 주사 클록 신호(SCLK9)는 t9~t12 구간에서 각각 논리 로우 레벨의 전압으로 인가된다.
첫 번째 주사 구동 블록(230_1)의 제1 클록 신호 입력단(CLK1)에는 제1 주사 클록 신호(SCLK1)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제4 주사 클록 신호(SCLK4)가 입력되고, 제3 클록 신호 입력단(CLK3)에는 제7 주사 클록 신호(SCLK7)가 입력된다. 따라서 첫 번째 주사 구동 블록(230_1)은 t7~t10 구간에서 논리 로우 레벨의 주사 신호 Scan[1]을 출력한다.
두 번째 주사 구동 블록(230_2)의 제1 클록 신호 입력단(CLK1)에는 제2 주사 클록 신호(SCLK2)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제5 주사 클록 신호(SCLK5)가 입력되고, 제3 클록 신호 입력단(CLK3)에는 제8 주사 클록 신호(SCLK8)가 입력된다. 따라서 두 번째 주사 구동 블록(230_2)은 t8~t11 구간에서 논리 로우 레벨의 주사 신호 Scan[2]를 출력한다.
세 번째 주사 구동 블록(230_3)의 제1 클록 신호 입력단(CLK1)에는 제3 주사 클록 신호(SCLK3)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제6 주사 클록 신호(SCLK6)가 입력되고, 제3 클록 신호 입력단(CLK3)에는 제9 주사 클록 신호(SCLK9)가 입력된다. 따라서 세 번째 주사 구동 블록(230_3)은 t9~t12 구간에서 논리 로우 레벨의 주사 신호 Scan[3]을 출력한다.
네 번째 주사 구동 블록(230_4)의 제1 클록 신호 입력단(CLK1)에는 제4 주사 클록 신호(SCLK4)가 입력되고, 제2 클록 신호 입력단(CLK2)에는 제7 주사 클록 신호(SCLK7)가 입력되고, 제3 클록 신호 입력단(CLK3)에는 제1 주사 클록 신호(SCLK1)가 입력된다. 따라서 네 번째 주사 구동 블록(230_4)은 t10~t13 구간에서 논리 로우 레벨의 주사 신호 Scan[4]를 출력한다.
이러한 방식으로, 주사 인에이블 상태에서 주사 구동 장치는 제1 주사 신호 Scan[1]부터 제n 주사 신호 Scan[n]까지 순차적으로 출력할 수 있다. 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9)의 주기가 9 수평 주기이고 듀티가 3 수평 주기일 때, 듀티가 3 수평 주기인 복수의 주사 신호가 1 수평 주기씩 시프트되어 복수의 주사선(S1~Sn)에 순차적으로 출력된다.
주사 구동 장치는 플로팅 신호(FLSa)가 논리 로우 레벨의 전압으로 인가되는 tf 시점부터 주사 신호 출력단(OUT)이 플로팅되는 플로팅 상태로 동작한다. 플로팅 상태 동작시, 주사 시작 신호(SSP) 및 각 주사 클록 신호(SCLK1, SCLK2, SCLK3, SCLK4, SCLK5, SCLK6, SCLK7, SCLK8, SCLK9)는 논리 하이 레벨의 전압으로 인가된다. 플로팅 신호(FLSa)가 다시 논리 하이 레벨의 전압으로 인가되면, 주사 구동 장치는 주사 인에이블 상태로 되돌아가서 주사 신호를 출력할 수 있다.
화소에 데이터를 입력시키는 주사 신호의 듀티는 주사 구동 블록에 입력되는 주사 클록 신호의 듀티에 따라 조절된다. 제1 실시예에 따른 주사 구동 장치에서와 같이 듀티가 1 수평 주기인 주사 클록 신호를 이용하여 듀티가 1 수평 주기인 주사 신호를 출력할 수 있다. 그리고 제2 실시예에 따른 주사 구동 장치에서와 같이 듀티가 2 수평 주기인 주사 클록 신호를 이용하여 듀티가 2 수평 주기인 주사 신호를 출력할 수 있다. 그리고 제3 실시예에 따른 주사 구동 장치에서와 같이 듀티가 3 수평 주기인 주사 클록 신호를 이용하여 듀티가 3 수평 주기인 주사 신호를 출력할 수 있다.
<제4 실시예에 따른 주사 구동 장치(동시 구동 장치)>
도 11은 본 발명의 또 다른 실시예에 따른 주사 구동 장치의 구성을 나타내는 블록도이다.
도 11을 참조하면, 제4 실시예에 따른 주사 구동 장치는 복수의 주사 신호를 생성하는 복수의 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)을 포함한다. 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 입력 신호를 입력받아 복수의 주사선(S1~Sn) 각각에 전달되는 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 생성한다.
각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 제1 제어 신호 입력단(SS), 제2 제어 신호 입력단(SR), 플로팅 신호 입력단(FL) 및 주사 신호 출력단(OUT)을 포함한다.
각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)의 입력 신호는 제1 제어 신호(SS1), 제2 제어 신호(SR1) 및 플로팅 신호(FLSb)를 포함한다. 복수 제어 신호(SS1, SR1) 및 플로팅 신호(FLSb)는 서로 다른 배선으로 인가된다.
각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)의 제1 제어 신호 입력단(SS)은 제1 제어 신호(SS1)의 배선에 연결되고, 제2 제어 신호 입력단(SR)은 제2 제어 신호(SR1)의 배선에 연결되며, 플로팅 신호 입력단(FL)은 플로팅 신호(FLSb)의 배선에 연결된다.
각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 제1 제어 신호 입력단(SS), 제2 제어 신호 입력단(SR) 및 플로팅 신호 입력단(FL)으로 입력되는 신호에 따라 생성된 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 주사 신호 출력단(OUT)으로 출력한다. 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 동시에 출력한다.
도 12는 도 11의 주사 구동 장치에 포함된 주사 구동 블록의 일 예를 나타내는 회로도이다.
도 12를 참조하면, 주사 구동 블록은 제1 제어 신호 입력단(SS), 제2 제어 신호 입력단(SR), 주사 신호 출력단(OUT), 복수의 트랜지스터(M21, M22, M23, M24, M25, M26, M27, M28) 및 복수의 커패시터(C21, C22)를 포함한다.
제1 트랜지스터(M21)는 제2 노드(N22)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 주사 신호 출력단(OUT)에 연결되는 타단을 포함한다. 제2 트랜지스터(M22)는 제1 노드(N21)에 연결되는 게이트 전극, SVSS 전원에 연결되는 일단 및 주사 신호 출력단(OUT)에 연결되는 타단을 포함한다. 제3 트랜지스터(M23)는 제2 제어 신호 입력단(SR)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제1 노드(N21)에 연결되는 타단을 포함한다. 제4 트랜지스터(M24)는 제2 제어 신호 입력단(SR)에 연결되는 게이트 전극, SVSS 전원에 연결되는 일단 및 제2 노드(N22)에 연결되는 타단을 포함한다. 제5 트랜지스터(M25)는 제1 제어 신호 입력단(SS)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제2 노드(N22)에 연결되는 타단을 포함한다. 제6 트랜지스터(M26)는 제1 제어 신호 입력단(SS)에 연결되는 게이트 전극, SVSS 전원에 연결되는 일단 및 제1 노드(N21)에 연결되는 타단을 포함한다. 제7 트랜지스터(M27)는 플로팅 신호 입력단(FL)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제1 노드(N21)에 연결되는 타단을 포함한다. 제8 트랜지스터(M28)는 플로팅 신호 입력단(FL)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제2 노드(N22)에 연결되는 타단을 포함한다.
제1 커패시터(C21)는 제1 노드(N21)에 연결되는 일단 및 주사 신호 출력단(OUT)에 연결되는 타단을 포함한다. 제2 커패시터(C22)는 SVDD 전원에 연결되는 일단 및 제2 노드(N22)에 연결되는 타단을 포함한다.
제1 노드(N21)는 제2 트랜지스터(M22)의 게이트 전극, 제3 트랜지스터(M23)의 타단, 제6 트랜지스터(M26)의 타단, 제7 트랜지스터(M27)의 타단 및 제1 커패시터(C21)의 일단에 연결된다. 제2 노드(N22)는 제1 트랜지스터(M21)의 게이트 전극, 제4 트랜지스터(M24)의 타단, 제5 트랜지스터(M25)의 타단, 제8 트랜지스터(M28)의 타단 및 제2 커패시터(C22)의 타단에 연결된다.
SVDD 전원은 논리 하이 레벨의 전압을 가지는 전원이고, SVSS 전원은 논리 로우 레벨의 전압을 가지는 전원이다.
복수의 트랜지스터(M21, M22, M23, M24, M25, M26, M27, M28)는 p-채널 전계 효과 트랜지스터이다. 복수의 트랜지스터(M21, M22, M23, M24, M25, M26, M27, M28)를 턴-온시키는 게이트 온 전압은 논리 로우 레벨의 전압이고 턴-오프시키는 게이트 오프 전압은 논리 하이 레벨의 전압이다. 복수의 트랜지스터(M21, M22, M23, M24, M25, M26, M27, M28) 중 적어도 어느 하나는 n-채널 전계 효과 트랜지스터일 수 있으며, n-채널 전계 효과 트랜지스터를 턴-온시키는 게이트 온 전압은 논리 하이 레벨의 전압이고 턴-오프시키는 게이트 오프 전압은 논리 로우 레벨의 전압이다.
제1 제어 신호 입력단(SS)으로 논리 로우 레벨의 전압이 인가되고 제2 제어 신호 입력단(SR)으로 논리 하이 레벨의 전압이 인가되는 경우, 제3 트랜지스터(M23) 및 제4 트랜지스터(M24)는 턴-오프되고, 제5 트랜지스터(M25) 및 제6 트랜지스터(M26)가 턴-온된다. 턴-온된 제5 트랜지스터(M25)를 통하여 SVDD 전원 전압이 제1 트랜지스터(M21)의 게이트 전극으로 전달되어 제1 트랜지스터(M21)를 턴-오프시키고, 턴-온된 제6 트랜지스터(M26)를 통하여 SVSS 전원 전압이 제2 트랜지스터(M22)의 게이트 전극으로 전달된다. 이때, 제1 커패시터(C21)에 의한 부트스트랩으로 제1 노드(N21)의 전압은 SVSS 전원 전압보다 낮아진다. 이에 따라, 제2 트랜지스터(M22)가 완전히 턴-온되고, 턴-온된 제2 트랜지스터(M22)를 통하여 SVSS 전원 전압이 주사 신호 출력단(OUT)으로 출력된다. 즉, 논리 로우 레벨의 주사 신호가 출력된다.
제1 제어 신호 입력단(SS)으로 논리 하이 레벨의 전압이 인가되고 제2 제어 신호 입력단(SR)으로 논리 로우 레벨의 전압이 인가되는 경우, 제5 트랜지스터(M25) 및 제6 트랜지스터(M26)는 턴-오프되고, 제3 트랜지스터(M23) 및 제4 트랜지스터(M24)가 턴-온된다. 턴-온된 제3 트랜지스터(M23)를 통하여 SVDD 전원 전압이 제2 트랜지스터(M22)의 게이트 전극으로 전달되어 제2 트랜지스터(M22)를 턴-오프시킨다. 턴-온된 제4 트랜지스터(M24)를 통하여 SVSS 전원 전압이 제1 트랜지스터(M21)의 게이트 전극에 전달되어 제1 트랜지스터(M21)를 턴-온시킨다. 턴-온된 제1 트랜지스터(M21)를 통하여 SVDD 전원 전압이 주사 신호 출력단(OUT)으로 출력된다. 즉, 논리 하이 레벨의 주사 신호가 출력된다.
플로팅 신호 입력단(FL)에 논리 하이 레벨의 전압이 인가되면, 제7 트랜지스터(M27) 및 제8 트랜지스터(M28)는 턴-오프되고, 제1 트랜지스터(M21)의 게이트 전극 및 제2 트랜지스터(M22)의 게이트 전극으로 인가되는 전압에 영향을 주지 않는다. 플로팅 신호 입력단(FL)에 논리 로우 레벨의 전압이 인가되면, 제7 트랜지스터(M27) 및 제8 트랜지스터(M28)가 턴-온되고, 턴-온된 제7 트랜지스터(M27)를 통하여 SVDD 전원 전압이 제2 트랜지스터(M22)의 게이트 전극에 전달되어 제2 트랜지스터(M22)를 턴-오프시키고, 턴-온된 제8 트랜지스터(M28)를 통하여 SVDD 전원 전압이 제1 트랜지스터(M21)의 게이트 전극에 전달되어 제1 트랜지스터(M21)를 턴-오프시킨다. 이에 따라, 주사 신호 출력단(OUT)은 플로팅 상태가 된다. 이때, 제1 제어 신호 입력단(SS) 및 제2 제어 신호 입력단(SR)에는 논리 하이 레벨의 전압이 인가된다.
도 13은 도 11의 주사 구동 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 11 내지 13을 참조하면, 주사 구동 장치는 플로팅 신호(FLSb)가 논리 하이 레벨의 전압으로 인가되는 주사 인에이블 상태 및 논리 로우 레벨의 전압으로 인가되는 플로팅 상태로 동작한다.
주사 인에이블 상태에서, 제1 제어 신호(SS1) 및 제2 제어 신호(SR1)는 서로 다른 펄스폭을 가지며, 대체적으로 서로 다른 극성으로 인가된다. 예를 들어, 제1 제어 신호(SS1)는 t1~t3 구간에 논리 하이 레벨의 전압, t3~t4 구간에 논리 로우 레벨의 전압, t4~t7 구간에 논리 하이 레벨의 전압으로 인가된다. 이때, 제2 제어 신호(SR1)는 t1~t2 구간에 논리 로우 레벨의 전압, t2~t5 구간에 논리 하이 레벨의 전압, t5~t6 구간에 논리 로우 레벨의 전압으로 인가된다. 즉, 제1 제어 신호(SS1)가 논리 로우 레벨의 전압으로 인가되는 구간은 제2 제어 신호(SR1)가 논리 하이 레벨의 전압으로 인가되는 구간에 포함되고, 제2 제어 신호(SR1)가 논리 로우 레벨의 전압으로 인가되는 구간은 제1 제어 신호(SS1)가 논리 하이 레벨의 전압으로 인가되는 구간에 포함된다.
t1~t2 구간에서, 제1 제어 신호(SS1)가 논리 하이 레벨의 전압으로 인가되고, 제2 제어 신호(SR1)가 논리 로우 레벨의 전압으로 인가된다. 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 논리 하이 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력한다.
t2~t3 구간에서, 제1 제어 신호(SS1)가 논리 하이 레벨의 전압으로 인가되면서, 제2 제어 신호(SR1)가 논리 하이 레벨의 전압으로 변환되어 인가된다. 주사 구동 블록의 제3 트랜지스터(M23), 제4 트랜지스터(M24), 제5 트랜지스터(M25) 및 제6 트랜지스터(M26)는 턴-오프된다. 한편, 제2 커패시터(C22)는 t1~t2 구간에서 일단에 SVDD 전원 전압이 인가되고 타단에 SVSS 전원 전압이 인가되어 충전된다. 즉, 제2 노드(N22)에는 SVSS 전원 전압이 형성되고, 제2 노드(N22)에 형성된 전압은 t2~t3 구간에서 제1 트랜지스터(M21)의 게이트 전극에 인가되어 제1 트랜지스터(M21)를 턴-온시키고, 턴-온된 제1 트랜지스터(M21)를 통하여 SVDD 전원 전압이 주사 신호 출력단(OUT)으로 출력된다. 즉, 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 논리 하이 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력한다.
t3~t4 구간에서, 제2 제어 신호(SR1)가 논리 하이 레벨의 전압으로 인가되면서, 제1 제어 신호(SS1)가 논리 로우 레벨의 전압으로 변환되어 인가된다. 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 논리 로우 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력한다.
제1 제어 신호(SS1)가 논리 하이 레벨의 전압이고 제2 제어 신호(SR1)가 논리 로우 레벨의 전압인 상태(t1~t2 구간)에서, 먼저 제2 제어 신호(SR1)가 논리 하이 레벨의 전압으로 변환되고(t2 시점), 다음으로 제1 제어 신호(SS1)가 논리 로우 레벨의 전압으로 변환된다(t3 시점). 이에 따라, SVDD 전원에서 SVSS 전원으로 흐르는 쇼트 전류를 방지하여 전력 소모를 줄일 수 있다.
t4~t5 구간에서, 제2 제어 신호(SR1)가 논리 하이 레벨의 전압으로 인가되면서, 제1 제어 신호(SS1)가 논리 하이 레벨의 전압으로 변환되어 인가된다. 제1 노드(N21)의 전압은 제1 커패시터(C21)의 부트스트랩에 의해 SVSS 전원 전압보다 낮은 전압이 된다. 제1 노드(N21)의 전압이 t4~t5 구간에서 제2 트랜지스터(M22))의 게이트 전극에 인가되어 제2 트랜지스터(M22)를 턴-온시키고, 턴-온된 제2 트랜지스터(M22)를 통하여 SVSS 전원 전압이 주사 신호 출력단(OUT)으로 출력된다. 즉, 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 논리 로우 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력한다.
t5~t6 구간에서, 제1 제어 신호(SS1)가 논리 하이 레벨의 전압으로 인가되면서, 제2 제어 신호(SR1)가 논리 로우 레벨의 전압으로 변환되어 인가된다. 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 논리 하이 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력한다.
제1 제어 신호(SS1)가 논리 로우 레벨의 전압이고 제2 제어 신호(SR1)가 논리 하이 레벨의 전압인 상태(t3~t4 구간)에서, 먼저 제1 제어 신호(SS1)가 논리 하이 레벨의 전압으로 변환되고(t4 시점), 다음으로 제2 제어 신호(SR1)가 논리 로우 레벨의 전압으로 변환된다(t5 시점). 이에 따라, SVDD 전원에서 SVSS 전원으로 흐르는 쇼트 전류를 방지하여 전력 소모를 줄일 수 있다.
t6~t7 구간에서, 제1 제어 신호(SS1)가 논리 하이 레벨의 전압으로 인가되면서, 제2 제어 신호(SR1)가 논리 하이 레벨의 전압으로 변환되어 인가된다. 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)은 논리 하이 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력한다.
이와 같이, 논리 로우 레벨의 주사 신호는 제1 제어 신호(SS1)가 논리 로우 레벨의 전압으로 변환되는 시점(t3)부터 제2 제어 신호(SR1)가 논리 로우 레벨의 전압으로 변환되는 시점(t5)까지 출력된다.
주사 구동 장치는 제1 제어 신호(SS1)와 제2 제어 신호(SR1)의 펄스폭을 조절할 수 있으며, 이에 따라 복수의 주사선(S1~Sn)에 논리 로우 레벨의 주사 신호가 출력되는 시간을 조절할 수 있다.
주사 구동 장치는 플로팅 신호(FLSb)가 논리 로우 레벨의 전압으로 인가되는 tf 시점부터 주사 신호 출력단(OUT)이 플로팅되는 플로팅 상태로 동작한다. 플로팅 상태 동작시, 제1 제어 신호(SS1) 및 제2 제어 신호(SR1)는 논리 하이 레벨의 전압으로 인가된다. 플로팅 신호(FLSb)가 논리 로우 레벨의 전압으로 인가되면, 제1 노드(N21) 및 제2 노드(N22)에는 모두 SVDD 전원 전압이 인가되어 제1 트랜지스터(M21) 및 제2 트랜지스터(M22)가 턴-오프되고 주사 신호 출력단(OUT)은 플로팅 상태가 된다. 따라서, 주사 구동 장치는 출력이 플로팅된 상태에서 복수의 주사선(S1~Sn)에 인가되는 다른 주사 신호나 제어 신호에 영향을 주지 않는다.
플로팅 신호(FLSb)가 다시 논리 하이 레벨의 전압으로 인가되면, 주사 구동 장치는 주사 인에이블 상태로 되돌아가서 발광 신호를 출력할 수 있다.
도 14는 도 11의 주사 구동 장치에 포함된 주사 구동 블록의 다른 예를 나타내는 회로도이다.
도 14를 참조하면, 주사 구동 블록은 제1 제어 신호 입력단(SS), 제2 제어 신호 입력단(SR), 주사 신호 출력단(OUT), 복수의 트랜지스터(M31, M32, M33, M34, M35, M36, M37, M38, M39) 및 복수의 커패시터(C31, C32)를 포함한다.
도 12의 주사 구동 블록의 구성과 차이점으로, 도 14의 구사 구동 블록은 제9 트랜지스터(M39)를 더 포함한다. 제9 트랜지스터(M39)는 제1 노드(N31)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제2 노드(N32)에 연결되는 타단을 포함한다.
각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)이 논리 로우 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력하는 구간(예를 들어, t3~t5 구간)에서 제1 노드(N31)에는 제1 커패시터(C31)의 부트스트랩에 의해 SVSS 전원 전압보다 낮은 전압이 형성되고, 제1 노드(N31)의 전압은 제9 트랜지스터(M39)를 턴-온시키고, 턴-온된 제9 트랜지스터(M39)를 통하여 SVDD 전원 전압이 제2 노드(N32)에 전달되어 제2 노드(N32)의 전압이 SVDD 전원 전압으로 더욱 확실히 유지될 수 있다.
도 15는 도 11의 주사 구동 장치에 포함된 주사 구동 블록의 또 다른 예를 나타내는 회로도이다.
도 15를 참조하면, 주사 구동 블록은 제1 제어 신호 입력단(SS), 제2 제어 신호 입력단(SR), 주사 신호 출력단(OUT), 복수의 트랜지스터(M41, M42, M43, M44, M45, M46, M47, M48, M49) 및 복수의 커패시터(C41, C42)를 포함한다.
도 12의 주사 구동 블록의 구성과 차이점으로, 도 15의 구사 구동 블록은 제9 트랜지스터(M49)를 더 포함한다. 제9 트랜지스터(M49)는 제2 노드(N42)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제1 노드(N41)에 연결되는 타단을 포함한다.
각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)이 논리 로우 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력하는 구간(예를 들어, t5~t7 구간)에서 제2 노드(N42)에는 SVSS 전원 전압이 형성되는데, 제2 노드(N42)의 SVSS 전원 전압은 제9 트랜지스터(M49)를 턴-온시키고, 턴-온된 제9 트랜지스터(M49)를 통하여 SVDD 전원 전압이 제1 노드(N41)에 전달되어 제1 노드(N41)의 전압이 SVDD 전원으로 더욱 확실히 유지될 수 있다.
도 16은 도 11의 주사 구동 장치에 포함된 주사 구동 블록의 또 다른 예를 나타내는 회로도이다.
도 16을 참조하면, 주사 구동 블록은 제1 제어 신호 입력단(SS), 제2 제어 신호 입력단(SR), 주사 신호 출력단(OUT), 복수의 트랜지스터(M51, M52, M53, M54, M55, M56, M57, M58, M59, M60) 및 복수의 커패시터(C51, C52)를 포함한다.
도 12의 주사 구동 블록의 구성과 차이점으로, 도 16의 구사 구동 블록은 제9 트랜지스터(M59) 및 제10 트랜지스터(M60)를 더 포함한다. 제9 트랜지스터(M59)는 제1 노드(N51)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제2 노드(N52)에 연결되는 타단을 포함한다. 제10 트랜지스터(M60)는 제2 노드(N52)에 연결되는 게이트 전극, SVDD 전원에 연결되는 일단 및 제1 노드(N51)에 연결되는 타단을 포함한다.
각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)이 논리 로우 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력하는 구간(예를 들어, t3~t5 구간)에서 제1 노드(N51)에는 SVSS 전원 전압이 형성되는데, 제1 노드(N51)의 SVSS 전원 전압은 제9 트랜지스터(M59)를 턴-온시키고, 턴-온된 제9 트랜지스터(M59)를 통하여 SVDD 전원 전압이 제2 노드(N52)에 전달되어 제2 노드(N52)의 전압이 SVDD 전원으로 더욱 확실히 유지될 수 있다. 각 주사 구동 블록(240_1, 240_2, 240_3, 240_4, ...)이 논리 하이 레벨의 주사 신호(Scan[1], Scan[2], Scan[3], Scan[4], ...)를 출력하는 구간(예를 들어, t5~t7 구간)에서 제2 노드(N52)에는 SVSS 전원 전압이 형성되는데, 제2 노드(N52)의 SVSS 전원 전압은 제10 트랜지스터(M60)를 턴-온시키고, 턴-온된 제10 트랜지스터(M60)를 통하여 SVDD 전원 전압이 제1 노드(N51)에 전달되어 제1 노드(N51)의 전압이 SVDD 전원으로 더욱 확실히 유지될 수 있다.
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
100 : 신호 제어부
200 : 주사 구동부
300 : 데이터 구동부
500 : 표시부
210, 220, 230, 240 : 주사 구동 블록

Claims (38)

  1. 복수의 주사선에 연결되는 제1 구동 장치; 및
    상기 제1 구동 장치에 연결되어 있는 상기 복수의 주사선에 연결되는 제2 구동 장치를 포함하고,
    상기 제1 구동 장치 및 상기 제2 구동 장치 중 어느 하나가 상기 복수의 주사선에 주사 신호를 인가하는 주사 인에이블 상태일 때, 다른 하나는 출력단이 플로팅되는 플로팅 상태이고,
    상기 제1 구동 장치 및 상기 제2 구동 장치 중 적어도 하나는,
    제1 클록 신호에 동기되어 입력 신호에 따라 제2 클록 신호를 제1 출력단으로 출력하고, 제3 클록 신호에 따라 제1 전압을 상기 제1 출력단으로 출력하는 제1 주사 구동 블록;
    상기 제2 클록 신호에 동기되어 상기 제1 주사 구동 블록의 출력 신호에 따라 상기 제3 클록 신호를 제2 출력단으로 출력하고, 상기 제1 클록 신호에 따라 상기 제1 전압을 상기 제2 출력단으로 출력하는 제2 주사 구동 블록; 및
    상기 제3 클록 신호에 동기되어 상기 제2 주사 구동 블록의 출력 신호에 따라 상기 제1 클록 신호를 제3 출력단으로 출력하고, 상기 제2 클록 신호에 따라 상기 제1 전압을 상기 제3 출력단으로 출력하는 제3 주사 구동 블록을 포함하고,
    상기 제1 내지 제3 출력단은 플로팅 신호에 따라 상기 제1 내지 제3 주사 구동 블록과 플로팅되는 주사 구동 장치.
  2. 제1 항에 있어서,
    상기 제1 구동 장치는 상기 복수의 주사선에 순차적으로 복수의 주사 신호를 인가하는 주사 구동 장치.
  3. 제2 항에 있어서,
    상기 제2 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 동시에 인가하는 주사 구동 장치.
  4. 제2 항에 있어서,
    상기 제1 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 순차적으로 인가하고 상기 제1 구동 장치의 출력단이 플로팅된 후, 상기 제2 구동 장치는 상기 복수의 주사선에 제어 신호를 인가하는 주사 구동 장치.
  5. 제1 항에 있어서,
    상기 제1 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 동시에 인가하고 상기 제1 구동 장치의 출력단이 플로팅된 후, 상기 제2 구동 장치는 상기 복수의 주사선에 제어 신호를 인가하는 주사 구동 장치.
  6. 제1 항에 있어서,
    상기 제1 주사 구동 블록, 상기 제2 주사 구동 블록, 및 상기 제3 주사 구동 블록 중 적어도 하나는,
    대응하는 주사선에 연결되어 있는 출력단;
    상기 출력단으로 논리 하이 레벨의 전압을 전달하는 제1 트랜지스터; 및
    상기 출력단으로 논리 로우 레벨의 전압을 전달하는 제2 트랜지스터를 포함하고,
    상기 출력단을 플로팅시키는 플로팅 신호에 따라 상기 제1 트랜지스터 및 상기 제2 트랜지스터의 게이트 전극에 상기 제1 트랜지스터 및 상기 제2 트랜지스터 각각을 턴-오프 시키는 전압이 전달되는 주사 구동 장치.
  7. 제6 항에 있어서,
    상기 제1 주사 구동 블록, 상기 제2 주사 구동 블록, 및 상기 제3 주사 구동 블록 중 적어도 하나는,
    상기 플로팅 신호가 입력되는 플로팅 신호 입력단;
    상기 플로팅 신호에 따라 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제3 트랜지스터; 및
    상기 플로팅 신호에 따라 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제4 트랜지스터를 더 포함하는 주사 구동 장치.
  8. 제7 항에 있어서, 상기 제3 트랜지스터는,
    상기 플로팅 신호 입력단에 연결되는 게이트 전극;
    논리 하이 레벨의 전압을 가진 전원에 연결되는 일단; 및
    상기 제1 트랜지스터의 게이트 전극에 연결되는 타단을 포함하는 주사 구동 장치.
  9. 제7 항에 있어서, 상기 제4 트랜지스터는,
    상기 플로팅 신호 입력단에 연결되는 게이트 전극;
    논리 하이 레벨의 전압을 가진 전원에 연결되는 일단; 및
    상기 제2 트랜지스터의 게이트 전극에 연결되는 타단을 포함하는 주사 구동 장치.
  10. 제1 클록 신호에 동기되어 입력 신호에 따라 제2 클록 신호를 제1 출력단으로 출력하고, 제3 클록 신호에 따라 제1 전압을 상기 제1 출력단으로 출력하는 제1 주사 구동 블록;
    상기 제2 클록 신호에 동기되어 상기 제1 주사 구동 블록의 출력 신호에 따라 상기 제3 클록 신호를 제2 출력단으로 출력하고, 상기 제1 클록 신호에 따라 상기 제1 전압을 상기 제2 출력단으로 출력하는 제2 주사 구동 블록; 및
    상기 제3 클록 신호에 동기되어 상기 제2 주사 구동 블록의 출력 신호에 따라 상기 제1 클록 신호를 제3 출력단으로 출력하고, 상기 제2 클록 신호에 따라 상기 제1 전압을 상기 제3 출력단으로 출력하는 제3 주사 구동 블록을 포함하고,
    상기 제1 내지 제3 출력단은 플로팅 신호에 따라 상기 제1 내지 제3 주사 구동 블록과 플로팅되는 주사 구동 장치.
  11. 제10 항에 있어서,
    상기 제2 클록 신호는 상기 제1 클록 신호가 상기 제1 클록 신호의 듀티만큼 시프트된 신호이고, 상기 제3 클록 신호는 상기 제2 클록 신호가 상기 제2 클록 신호의 듀티만큼 시프트된 신호인 주사 구동 장치.
  12. 제11 항에 있어서, 상기 제1 주사 구동 블록은,
    상기 제3 클록 신호에 따라 전달되는 제2 전압에 의해 턴-온되어 상기 제1 전압을 상기 제1 출력단으로 전달하는 제1 트랜지스터;
    상기 제1 클록 신호에 따라 전달되는 상기 입력 신호에 의해 턴-온되어 상기 제2 클록 신호를 상기 제1 출력단으로 전달하는 제2 트랜지스터;
    상기 플로팅 신호에 따라 상기 제1 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하여 상기 제1 트랜지스터를 턴-오프시키는 제3 트랜지스터; 및
    상기 플로팅 신호에 따라 상기 제1 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하여 상기 제2 트랜지스터를 턴-오프시키는 제4 트랜지스터를 포함하는 주사 구동 장치.
  13. 제11 항에 있어서, 상기 제2 주사 구동 블록은,
    상기 제1 클록 신호에 따라 전달되는 제2 전압에 의해 턴-온되어 상기 제1 전압을 상기 제2 출력단으로 전달하는 제1 트랜지스터;
    상기 제2 클록 신호에 따라 전달되는 상기 제1 주사 구동 블록의 출력 신호에 의해 턴-온되어 상기 제3 클록 신호를 상기 제2 출력단으로 전달하는 제2 트랜지스터;
    상기 플로팅 신호에 따라 상기 제1 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하여 상기 제1 트랜지스터를 턴-오프시키는 제3 트랜지스터; 및
    상기 플로팅 신호에 따라 상기 제1 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하여 상기 제2 트랜지스터를 턴-오프시키는 제4 트랜지스터를 포함하는 주사 구동 장치.
  14. 제11 항에 있어서, 상기 제3 주사 구동 블록은,
    상기 제2 클록 신호에 따라 전달되는 제2 전압에 의해 턴-온되어 상기 제1 전압을 상기 제3 출력단으로 전달하는 제1 트랜지스터;
    상기 제3 클록 신호에 따라 전달되는 상기 제2 주사 구동 블록의 출력 신호에 의해 턴-온되어 상기 제1 클록 신호를 상기 제3 출력단으로 전달하는 제2 트랜지스터;
    상기 플로팅 신호에 따라 상기 제1 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하여 상기 제1 트랜지스터를 턴-오프시키는 제3 트랜지스터; 및
    상기 플로팅 신호에 따라 상기 제1 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하여 상기 제2 트랜지스터를 턴-오프시키는 제4 트랜지스터를 포함하는 주사 구동 장치.
  15. 대응하는 주사선에 연결되어 있는 출력단;
    상기 출력단에 직접 연결되어 상기 출력단으로 논리 하이 레벨의 전압을 전달하는 제1 트랜지스터;
    상기 출력단에 직접 연결되어 상기 출력단으로 논리 로우 레벨의 전압을 전달하는 제2 트랜지스터;
    상기 출력단을 플로팅시키는 플로팅 신호가 입력되는 플로팅 신호 입력단;
    상기 플로팅 신호에 따라 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제3 트랜지스터;
    상기 플로팅 신호에 따라 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제4 트랜지스터;
    주사 시작 신호 또는 인접한 주사 구동 블록의 출력 신호가 입력되는 순차 입력단;
    제1 주사 클록 신호에 의해 턴-온되어 상기 제1 트랜지스터를 턴-온시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제5 트랜지스터;
    제2 주사 클록 신호에 의해 턴-온되어 상기 순차 입력단으로 입력되는 신호를 상기 제2 트랜지스터의 게이트 전극으로 전달하는 제6 트랜지스터; 및
    상기 순차 입력단으로 입력되는 신호에 의해 턴-온되어 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제7 트랜지스터를 포함하는 주사 구동 블록을 복수개 포함하고,
    상기 플로팅 신호에 따라 상기 제1 트랜지스터 및 상기 제2 트랜지스터가 턴-오프되면 상기 출력단이 상기 주사 구동 블록으로부터 플로팅되는 주사 구동 장치.
  16. 삭제
  17. 제15 항에 있어서,
    상기 제1 트랜지스터는 p-채널 전계 효과 트랜지스터인 주사 구동 장치.
  18. 제17 항에 있어서, 상기 제3 트랜지스터는
    상기 플로팅 신호 입력단에 연결되는 게이트 전극;
    상기 논리 하이 레벨의 전압을 가진 전원에 연결되는 일단; 및
    상기 제1 트랜지스터의 게이트 전극에 연결되는 타단을 포함하는 주사 구동 장치.
  19. 제15 항에 있어서,
    상기 제2 트랜지스터는 p-채널 전계 효과 트랜지스터인 주사 구동 장치.
  20. 제19 항에 있어서, 상기 제4 트랜지스터는,
    상기 플로팅 신호 입력단에 연결되는 게이트 전극;
    상기 논리 하이 레벨의 전압을 가진 전원에 연결되는 일단; 및
    상기 제2 트랜지스터의 게이트 전극에 연결되는 타단을 포함하는 주사 구동 장치.
  21. 삭제
  22. 삭제
  23. 제15 항에 있어서,
    상기 복수의 주사 구동 블록은 상기 순차 입력단으로 입력되는 신호에 따라 복수의 주사선에 순차적으로 주사 신호를 출력하는 주사 구동 장치.
  24. 대응하는 주사선에 연결되어 있는 출력단;
    상기 출력단에 직접 연결되어 상기 출력단으로 논리 하이 레벨의 전압을 전달하는 제1 트랜지스터;
    상기 출력단에 직접 연결되어 상기 출력단으로 논리 로우 레벨의 전압을 전달하는 제2 트랜지스터;
    상기 출력단을 플로팅시키는 플로팅 신호가 입력되는 플로팅 신호 입력단;
    상기 플로팅 신호에 따라 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제3 트랜지스터;
    상기 플로팅 신호에 따라 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제4 트랜지스터;
    제1 제어 신호에 의해 턴-온되어 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제5 트랜지스터;
    상기 제1 제어 신호에 의해 턴-온되어 상기 제2 트랜지스터를 턴-온시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제6 트랜지스터;
    제2 제어 신호에 의해 턴-온되어 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제7 트랜지스터; 및
    상기 제2 제어 신호에 의해 턴-온되어 상기 제1 트랜지스터를 턴-온시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제8 트랜지스터를 포함하는 주사 구동 블록을 복수개 포함하는 주사 구동 장치.
  25. 제24 항에 있어서,
    상기 복수의 주사 구동 블록은 상기 제1 제어 신호 및 상기 제2 제어 신호에 따라 복수의 주사선에 주사 신호를 동시에 인가하는 주사 구동 장치.
  26. 제24 항에 있어서,
    상기 제2 트랜지스터를 턴-온시키는 전압에 의해 턴-온되어 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제9 트랜지스터를 더 포함하는 주사 구동 장치.
  27. 제24 항에 있어서,
    상기 제1 트랜지스터를 턴-온시키는 전압에 의해 턴-온되어 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제10 트랜지스터를 더 포함하는 주사 구동 장치.
  28. 복수의 화소를 포함하는 표시부;
    상기 복수의 화소에 연결되는 복수의 데이터선에 데이터 신호를 인가하는 데이터 구동부; 및
    상기 데이터 신호가 상기 복수의 화소에 인가되도록 상기 복수의 화소에 연결되는 복수의 주사선에 주사 신호를 인가하는 주사 구동부를 포함하고,
    상기 주사 구동부는 상기 복수의 주사선에 연결되는 제1 구동 장치 및 상기 제1 구동 장치에 연결되어 있는 상기 복수의 주사선에 연결되는 제2 구동 장치를 포함하고, 상기 제1 구동 장치 및 상기 제2 구동 장치 중 어느 하나가 상기 복수의 주사선에 주사 신호를 인가하는 주사 인에이블 상태일 때, 다른 하나는 출력단이 플로팅되는 플로팅 상태이고,
    상기 제1 구동 장치 및 상기 제2 구동 장치 중 적어도 하나는,
    제1 클록 신호에 동기되어 입력 신호에 따라 제2 클록 신호를 제1 출력단으로 출력하고, 제3 클록 신호에 따라 제1 전압을 상기 제1 출력단으로 출력하는 제1 주사 구동 블록;
    상기 제2 클록 신호에 동기되어 상기 제1 주사 구동 블록의 출력 신호에 따라 상기 제3 클록 신호를 제2 출력단으로 출력하고, 상기 제1 클록 신호에 따라 상기 제1 전압을 상기 제2 출력단으로 출력하는 제2 주사 구동 블록; 및
    상기 제3 클록 신호에 동기되어 상기 제2 주사 구동 블록의 출력 신호에 따라 상기 제1 클록 신호를 제3 출력단으로 출력하고, 상기 제2 클록 신호에 따라 상기 제1 전압을 상기 제3 출력단으로 출력하는 제3 주사 구동 블록을 포함하고,
    상기 제1 내지 제3 출력단은 플로팅 신호에 따라 상기 제1 내지 제3 주사 구동 블록과 플로팅되는 표시 장치.
  29. 제28 항에 있어서,
    상기 제1 구동 장치는 상기 복수의 주사선에 순차적으로 복수의 주사 신호를 인가하는 표시 장치.
  30. 제29 항에 있어서,
    상기 제2 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 동시에 인가하는 표시 장치.
  31. 제29 항에 있어서,
    상기 제1 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 순차적으로 인가하고 상기 제1 구동 장치의 출력단이 플로팅된 후, 상기 제2 구동 장치는 상기 복수의 주사선에 제어 신호를 인가하는 표시 장치.
  32. 제28 항에 있어서,
    상기 제1 구동 장치는 상기 복수의 주사선에 복수의 주사 신호를 동시에 인가하고 상기 제1 구동 장치의 출력단이 플로팅된 후, 상기 제2 구동 장치는 상기 복수의 주사선에 제어 신호를 인가하는 표시 장치.
  33. 제28 항에 있어서,
    상기 제1 주사 구동 블록, 상기 제2 주사 구동 블록, 및 상기 제3 주사 구동 블록 중 적어도 하나는,
    대응하는 주사선에 연결되어 있는 출력단;
    상기 출력단으로 논리 하이 레벨의 전압을 전달하는 제1 트랜지스터; 및
    상기 출력단으로 논리 로우 레벨의 전압을 전달하는 제2 트랜지스터를 포함하고,
    상기 출력단을 플로팅시키는 플로팅 신호에 따라 상기 제1 트랜지스터를 및 상기 제2 트랜지스터의 게이트 전극에 상기 제1 트랜지스터 및 상기 제2 트랜지스터 각각을 턴-오프시키는 전압이 전달되는 표시장치.
  34. 제33 항에 있어서,
    상기 제1 주사 구동 블록, 상기 제2 주사 구동 블록, 및 상기 제3 주사 구동 블록 중 적어도 하나는,
    상기 플로팅 신호가 입력되는 플로팅 신호 입력단;
    상기 플로팅 신호에 따라 상기 제1 트랜지스터를 턴-오프시키는 전압을 상기 제1 트랜지스터의 게이트 전극에 전달하는 제3 트랜지스터; 및
    상기 플로팅 신호에 따라 상기 제2 트랜지스터를 턴-오프시키는 전압을 상기 제2 트랜지스터의 게이트 전극에 전달하는 제4 트랜지스터를 더 포함하는 표시 장치.
  35. 삭제
  36. 삭제
  37. 삭제
  38. 삭제
KR1020100069541A 2010-07-19 2010-07-19 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법 KR101760102B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100069541A KR101760102B1 (ko) 2010-07-19 2010-07-19 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법
US12/984,875 US8466905B2 (en) 2010-07-19 2011-01-05 Display, scan driving apparatus for the display, and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100069541A KR101760102B1 (ko) 2010-07-19 2010-07-19 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20120009593A KR20120009593A (ko) 2012-02-02
KR101760102B1 true KR101760102B1 (ko) 2017-07-21

Family

ID=45466582

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100069541A KR101760102B1 (ko) 2010-07-19 2010-07-19 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법

Country Status (2)

Country Link
US (1) US8466905B2 (ko)
KR (1) KR101760102B1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101721639B1 (ko) * 2010-10-28 2017-03-31 삼성디스플레이 주식회사 주사 구동 장치 및 이를 포함하는 표시 장치
KR101804315B1 (ko) * 2010-12-06 2018-01-11 삼성디스플레이 주식회사 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법
KR101891651B1 (ko) 2011-11-14 2018-08-27 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
KR20130055253A (ko) * 2011-11-18 2013-05-28 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
KR101395997B1 (ko) * 2012-07-31 2014-05-28 엘지디스플레이 주식회사 게이트 구동회로와 이를 이용한 표시장치
KR101962432B1 (ko) * 2012-09-20 2019-03-27 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102001890B1 (ko) 2012-09-28 2019-07-22 엘지디스플레이 주식회사 액정표시장치
CN104134425B (zh) 2014-06-30 2017-02-01 上海天马有机发光显示技术有限公司 一种oled反相电路和显示面板
CN104282279B (zh) * 2014-09-28 2016-09-28 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
US10916182B2 (en) * 2017-05-03 2021-02-09 Apple Inc. Display scan time compensation systems and methods
CN114170986B (zh) * 2021-12-09 2023-01-24 Tcl华星光电技术有限公司 液晶显示面板及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060238482A1 (en) * 2005-04-22 2006-10-26 Lg. Philips Lcd Co., Ltd. Shift register and method for driving the same
US20080278467A1 (en) * 2007-05-09 2008-11-13 In-Jae Hwang Liquid crystal display having progressive and interlaced modes, and driving method of the liquid crystal display
US20090267878A1 (en) * 2008-04-29 2009-10-29 Hongsung Song Liquid crystal display and method of driving the same
JP2010107629A (ja) * 2008-10-29 2010-05-13 Sony Corp 画像表示装置及び画像表示装置の駆動方法

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4446532A (en) 1982-02-03 1984-05-01 General Electric Company Surface charge signal processing apparatus
US5410583A (en) * 1993-10-28 1995-04-25 Rca Thomson Licensing Corporation Shift register useful as a select line scanner for a liquid crystal display
US6115020A (en) 1996-03-29 2000-09-05 Fujitsu Limited Liquid crystal display device and display method of the same
AU2003214699A1 (en) * 2002-04-08 2003-10-27 Samsung Electronics Co., Ltd. Liquid crystal display device
WO2003104879A2 (en) * 2002-06-01 2003-12-18 Samsung Electronics Co., Ltd. Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
KR20050079718A (ko) * 2004-02-06 2005-08-11 삼성전자주식회사 시프트 레지스터와 이를 갖는 표시 장치
KR101027827B1 (ko) 2004-04-30 2011-04-07 엘지디스플레이 주식회사 쉬프트 레지스터 및 그 구동 방법
US7239179B2 (en) 2004-08-05 2007-07-03 Sony Corporation Level conversion circuit, power supply voltage generation circuit, shift circuit, shift register circuit, and display apparatus
JP5017773B2 (ja) 2004-09-17 2012-09-05 ソニー株式会社 画素回路及び表示装置とこれらの駆動方法
CN100538794C (zh) * 2005-05-02 2009-09-09 株式会社半导体能源研究所 发光器件及其驱动方法、显示模块以及电子器具
KR100714003B1 (ko) 2005-08-22 2007-05-04 삼성에스디아이 주식회사 쉬프트 레지스터 회로
KR20070034800A (ko) * 2005-09-26 2007-03-29 삼성전자주식회사 쉬프트레지스터, 표시장치용 스캔구동장치 및 이를포함하는 표시장치
KR101243807B1 (ko) * 2006-06-30 2013-03-18 엘지디스플레이 주식회사 쉬프트 레지스터
JP4984715B2 (ja) 2006-07-27 2012-07-25 ソニー株式会社 表示装置の駆動方法、及び、表示素子の駆動方法
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
KR100805538B1 (ko) * 2006-09-12 2008-02-20 삼성에스디아이 주식회사 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
JP4259592B2 (ja) 2006-09-13 2009-04-30 セイコーエプソン株式会社 電気光学装置および電子機器
TWI514348B (zh) 2006-09-29 2015-12-21 Semiconductor Energy Lab 顯示裝置和電子裝置
JP4932415B2 (ja) 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
JP5116277B2 (ja) 2006-09-29 2013-01-09 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
KR100833754B1 (ko) 2007-01-15 2008-05-29 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
KR100865395B1 (ko) * 2007-03-02 2008-10-24 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
TWI360094B (en) * 2007-04-25 2012-03-11 Wintek Corp Shift register and liquid crystal display
KR101303494B1 (ko) * 2008-04-30 2013-09-03 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR101469096B1 (ko) 2008-06-27 2014-12-15 삼성전자주식회사 게이트 드라이버 및 그 구동 방법과 이를 적용한디스플레이 패널 구동 장치
US8310416B2 (en) 2008-08-18 2012-11-13 Seiko Epson Corporation Method of driving pixel circuit, light-emitting apparatus, and electronic apparatus
KR101329458B1 (ko) 2008-10-07 2013-11-15 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR20100041085A (ko) 2008-10-13 2010-04-22 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그 구동방법
KR101543280B1 (ko) * 2009-02-16 2015-08-11 삼성디스플레이 주식회사 표시 패널 및 이를 구비한 표시 장치
KR101581401B1 (ko) * 2009-11-06 2015-12-31 삼성디스플레이 주식회사 주사 구동 장치
KR101084182B1 (ko) * 2010-01-05 2011-11-17 삼성모바일디스플레이주식회사 스캔 드라이버 및 이를 포함하는 평판 디스플레이 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060238482A1 (en) * 2005-04-22 2006-10-26 Lg. Philips Lcd Co., Ltd. Shift register and method for driving the same
US20080278467A1 (en) * 2007-05-09 2008-11-13 In-Jae Hwang Liquid crystal display having progressive and interlaced modes, and driving method of the liquid crystal display
US20090267878A1 (en) * 2008-04-29 2009-10-29 Hongsung Song Liquid crystal display and method of driving the same
JP2010107629A (ja) * 2008-10-29 2010-05-13 Sony Corp 画像表示装置及び画像表示装置の駆動方法

Also Published As

Publication number Publication date
US8466905B2 (en) 2013-06-18
KR20120009593A (ko) 2012-02-02
US20120013588A1 (en) 2012-01-19

Similar Documents

Publication Publication Date Title
KR101760102B1 (ko) 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법
KR101739575B1 (ko) 주사 구동 장치 및 그 구동 방법
CN105825799B (zh) 感测驱动电路以及包括该感测驱动电路的显示装置
KR102635475B1 (ko) 게이트 쉬프트 레지스터와 이를 포함한 유기발광 표시장치 및 그 구동방법
KR101804315B1 (ko) 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법
KR101917765B1 (ko) 표시장치를 위한 주사 구동 장치 및 그 구동 방법
US8395570B2 (en) Active matrix type display apparatus
KR101928506B1 (ko) 표시장치 및 그 구동 방법
KR101793633B1 (ko) 주사 구동 장치 및 그 구동 방법
KR101911872B1 (ko) 주사 구동 장치 및 그 구동 방법
JP5726325B2 (ja) 表示装置およびその駆動方法
KR101878374B1 (ko) 주사 구동 장치 및 그 구동 방법
KR20120041425A (ko) 유기발광다이오드 표시장치
KR20130074375A (ko) 발광표시장치
CN109559669B (zh) 选通驱动器和具有该选通驱动器的显示面板
US11250783B2 (en) Gate driver on array circuit, pixel circuit of an AMOLED display panel, AMOLED display panel, and method of driving pixel circuit of AMOLED display panel
KR20130055253A (ko) 주사 구동 장치 및 그 구동 방법
KR20140144935A (ko) 커패시터, 커패시터를 포함하는 구동 회로, 및 구동 회로를 포함하는 표시 장치
KR20210036689A (ko) 반전 신호를 이용한 표시장치와 그 구동 방법
KR20160003364A (ko) 스캔 구동 장치 및 이를 이용한 표시 장치
KR101768667B1 (ko) 주사 구동 장치, 발광 구동 장치 및 그 구동 방법
KR101942984B1 (ko) 게이트 드라이버 및 그를 포함하는 영상표시장치
KR20230155064A (ko) 스캔구동부
KR20220095896A (ko) 게이트 구동부, 표시장치 및 이의 구동방법
KR20230009258A (ko) 게이트 구동부 및 이를 이용한 표시 장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right