KR101696475B1 - 표시장치와 이의 제조방법 - Google Patents

표시장치와 이의 제조방법 Download PDF

Info

Publication number
KR101696475B1
KR101696475B1 KR1020100069707A KR20100069707A KR101696475B1 KR 101696475 B1 KR101696475 B1 KR 101696475B1 KR 1020100069707 A KR1020100069707 A KR 1020100069707A KR 20100069707 A KR20100069707 A KR 20100069707A KR 101696475 B1 KR101696475 B1 KR 101696475B1
Authority
KR
South Korea
Prior art keywords
panel
circuit board
data
memory unit
inspection apparatus
Prior art date
Application number
KR1020100069707A
Other languages
English (en)
Other versions
KR20120009632A (ko
Inventor
박준하
이재우
김혜진
박주성
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020100069707A priority Critical patent/KR101696475B1/ko
Priority to US13/183,908 priority patent/US9007354B2/en
Priority to TW100125299A priority patent/TWI539419B/zh
Priority to CN201110208138.7A priority patent/CN102339583B/zh
Publication of KR20120009632A publication Critical patent/KR20120009632A/ko
Application granted granted Critical
Publication of KR101696475B1 publication Critical patent/KR101696475B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.

Abstract

본 발명의 실시예는, 패널; 패널에 연결된 구동회로기판; 구동회로기판 상에 실장되며 패널을 구동하는 구동부; 구동회로기판에 연결된 인쇄회로기판; 및 인쇄회로기판 상에 실장되며 패널에 공급되는 데이터신호를 보상하는 보상데이터가 저장된 메모리부를 포함하는 표시장치를 제공한다.

Description

표시장치와 이의 제조방법{Display Device and Method for Manufacturing thereof}
본 발명의 실시예는 표시장치와 이의 제조방법에 관한 것이다.
최근, 평판표시장치(FPD: Flat Panel Display)는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 액정표시장치, 플라즈마표시장치, 유기전계발광표시장치 등과 같은 여러 가지의 평면형 표시장치가 실용화되고 있다.
이들 중 일부 표시장치 예컨대, 액정표시장치 및 유기전계발광표시장치는 패널모듈 제작 후, 패널의 점등 상태 등을 검사하고 패널의 상태에 따라 생성된 보상데이터를 메인보드기판에 실장된 메모리부에 저장하는 방식을 활용해 왔다. 메모리부에 저장된 보상데이터는 패널에 공급할 데이터신호가 보상되도록 메인보드기판에 실장된 타이밍구동부와의 연동된다.
그런데, 패널모듈 중 메인보드기판을 생략한 채 출고되는 패널모듈의 경우 보상데이터가 저장된 메모리부 또한 생략되는 문제가 있다. 이와 달리, 메인보드기판이 포함된 채 출고되는 패널모듈의 경우 보상데이터를 생성하고 이를 저장하는 방법을 고객에게 위임해야 하는 문제가 있다. 즉, 종래 패널모듈은 보상데이터가 저장된 메모리부가 메인보드기판에 실장 됨으로써 고객의 다양한 요구에 대응하기 어려운 문제가 있어 이의 개선이 요구된다.
상술한 배경기술의 문제점을 해결하기 위한 본 발명의 실시예는 메인보드기판의 부재로 패널의 표시품질 보상 작업이 불가능했던 제품에 보상기술을 적용할 수 있는 표시장치와 이의 제조방법을 제공하는 것이다. 또한, 본 발명의 실시예는 검증된 표시품질을 보장할 수 있음은 물론 고객의 요구에 대응하는 제품을 출고할 수 있는 표시장치와 이의 제조방법을 제공하는 것이다.
상술한 과제 해결 수단으로 본 발명의 실시예는, 패널; 패널에 연결된 구동회로기판; 구동회로기판 상에 실장되며 패널을 구동하는 구동부; 구동회로기판에 연결된 인쇄회로기판; 및 인쇄회로기판 상에 실장되며 패널에 공급되는 데이터신호를 보상하는 보상데이터가 저장된 메모리부를 포함하는 표시장치를 제공한다.
인쇄회로기판에 연결되는 연성회로기판과, 연성회로기판에 연결되는 메인보드기판과, 메인보드기판에 실장되며 구동부를 제어하는 타이밍구동부를 더 포함하며, 타이밍구동부는, 메모리부와의 데이터통신을 통해 보상데이터를 불러들이고 보상데이터를 기반으로 구동부에 공급할 데이터신호를 보상할 수 있다.
타이밍구동부와 메모리부 간의 데이터통신은, 인쇄회로기판, 연성회로기판 및 메인보드기판에 형성된 신호배선들을 통해 이루어질 수 있다.
타이밍구동부와 메모리부 간의 데이터통신 방식은, 시리얼통신 방식을 포함할 수 있다.
신호배선들은, 적어도 2개일 수 있다.
보상데이터는, 패널을 검사하는 패널검사장치와 메모리부 간의 데이터통신에 의해 패널검사장치로부터 다운로드된 것일 수 있다.
패널은, 액정표시패널 또는 유기전계발광표시패널일 수 있다.
다른 측면에서 본 발명의 실시예는, 패널을 형성하는 단계; 패널에 구동부가 실장된 구동회로기판을 연결하는 단계; 구동회로기판에 메모리부가 실장된 인쇄회로기판을 연결하는 단계; 인쇄회로기판에 연성회로기판을 연결하는 단계; 연성회로기판에 패널검사장치를 연결하는 단계; 및 패널검사장치를 이용하여 메모리부와 데이터통신을 설정하고 메모리부에 패널에 공급되는 데이터신호를 보상하는 보상데이터를 저장하는 단계를 포함하는 표시장치의 제조방법을 제공한다.
보상데이터를 저장하는 단계는, 패널검사장치로 패널의 상태를 검사하는 단계와, 패널검사장치를 이용하여 패널의 상태에 따라 보상데이터를 생성하는 단계를 포함할 수 있다.
보상데이터를 저장한 이후, 연성회로기판으로부터 패널검사장치를 탈착하는 단계와, 연성회로기판에 타이밍구동부가 실장된 메인보드기판을 연결하는 단계를 더 포함할 수 있다.
본 발명의 실시예는 패널모듈에 포함된 인쇄회로기판 상에 보상데이터가 저장된 메모리부를 실장하여 메인보드기판의 부재로 패널의 표시품질 보상 작업이 불가능했던 제품에 보상기술을 적용할 수 있는 표시장치와 이의 제조방법을 제공하는 효과가 있다. 또한, 본 발명의 실시예는 검증된 표시품질을 보장할 수 있음은 물론 고객의 요구에 대응하는 제품을 출고할 수 있는 효과가 있다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 개략적인 블록도.
도 2는 액정표시패널의 서브 픽셀 회로 구성 예시도.
도 3은 유기전계발광표시패널의 서브 픽셀 회로 구성 예시도.
도 4는 본 발명의 일 실시예에 따른 표시장치의 패널모듈 구성도.
도 5는 도 4의 패널모듈에 메인보드기판이 연결된 구성도.
도 6은 본 발명의 일 실시예에 따른 표시장치의 제조방법에서 패널검사장치를 이용한 보상데이터의 생성 및 저장을 설명하기 위한 도면.
이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 개략적인 블록도 이고, 도 2는 액정표시패널의 서브 픽셀 회로 구성 예시도 이며, 도 3은 유기전계발광표시패널의 서브 픽셀 회로 구성 예시도 이다.
도 1에 도시된 바와 같이, 본 발명의 일 실시예에 따른 표시장치는, 타이밍구동부(TCN), 게이트구동부(SDRV), 데이터구동부(DDRV) 및 패널(PNL)을 포함한다.
타이밍구동부(TCN)는 외부로부터 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK), 데이터신호(DDATA)를 공급받는다. 타이밍구동부(TCN)는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK) 등의 타이밍신호를 이용하여 데이터구동부(DDRV)와 게이트구동부(SDRV)의 동작 타이밍을 제어한다. 타이밍구동부(TCN)는 1 수평기간의 데이터 인에이블 신호(DE)를 카운트하여 프레임기간을 판단할 수 있으므로 외부로부터 공급되는 수직 동기신호(Vsync)와 수평 동기신호(Hsync)는 생략될 수 있다. 타이밍구동부(TCN)에서 생성되는 제어신호들에는 게이트구동부(SDRV)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터구동부(DDRV)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)가 포함될 수 있다. 게이트 타이밍 제어신호(GDC)에는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 시프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등이 포함된다. 게이트 스타트 펄스(GSP)는 첫 번째 게이트신호가 발생하는 게이트 드라이브 IC(Integrated Circuit)에 공급된다. 게이트 시프트 클럭(GSC)은 게이트 드라이브 IC들에 공통으로 입력되는 클럭신호로써 게이트 스타트 펄스(GSP)를 시프트시키기 위한 클럭신호이다. 게이트 출력 인에이블신호(GOE)는 게이트 드라이브 IC들의 출력을 제어한다. 데이터 타이밍 제어신호(DDC)에는 소스 스타트 펄스(Source, Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 소스 출력 인에이블신호(Source Output Enable, SOE) 등이 포함된다. 소스 스타트 펄스(SSP)는 데이터구동부(DDRV)의 데이터 샘플링 시작 시점을 제어한다. 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 기준하여 데이터구동부(DDRV) 내에서 데이터의 샘플링 동작을 제어하는 클럭신호이다. 소스 출력 인에이블신호(SOE)는 데이터구동부(DDRV)의 출력을 제어한다. 한편, 데이터구동부(DDRV)에 공급되는 소스 스타트 펄스(SSP)는 데이터전송 방식에 따라 생략될 수도 있다.
게이트구동부(SDRV)는 타이밍구동부(TCN)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 패널(PNL)에 포함된 서브 픽셀들(SP)의 트랜지스터들이 동작 가능한 게이트 구동전압의 스윙폭으로 신호의 레벨을 시프트시키면서 게이트신호를 순차적으로 생성한다. 게이트구동부(SDRV)에는 게이트라인들(SL1~SLm)을 통해 생성된 게이트신호를 패널(PNL)에 포함된 서브 픽셀들(SP)에 공급한다. 게이트구동부(SDRV)는 게이트인패널(Gate In Panel; GIP) 방식으로 패널(PNL)에 직접 형성되거나 패널(PNL)의 외부에 형성된다.
데이터구동부(DDRV)는 타이밍구동부(TCN)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 타이밍구동부(TCN)로부터 공급되는 디지털 형태의 데이터신호(DDATA)를 샘플링하고 래치하여 병렬 데이터 체계의 데이터로 변환한다. 데이터구동부(DDRV)는 병렬 데이터 체계의 데이터로 변환할 때, 디지털 형태의 데이터신호(DDATA)를 감마 기준전압으로 변환하여 아날로그 형태의 데이터신호(ADATA)로 변환한다. 데이터구동부(DDRV)는 데이터라인들(DL1~DLn)을 통해 변환된 데이터신호(ADATA)를 패널(PNL)에 포함된 서브 픽셀들(SP)에 공급한다.
패널(PNL)은 매트릭스형태로 배치된 서브 픽셀(SP)을 포함한다. 패널(PNL)은 액정표시패널 또는 유기전계발광표시패널로 구성될 수 있다. 패널(PNL)이 액정표시패널로 구성된 경우 서브 픽셀(SP)은 다음의 도 2와 같은 회로 구성을 가질 수 있다. 스위칭 트랜지스터(TFT)는 게이트신호가 공급되는 게이트라인(SL1)에 게이트가 연결되고 데이터신호가 공급되는 데이터라인(DL1)에 일단이 연결되며 제1노드(n1)에 타단이 연결된다. 액정셀(Clc)의 일측에 위치하는 화소전극(1)은 스위칭 트랜지스터(TFT)의 타단에 연결된 제1노드(n1)에 일단이 연결되며 액정셀(Clc)의 타측에 위치하는 공통전극(2)은 공통전압배선(Vcom)에 연결된다. 스토리지커패시터(Cst)는 제1노드(n1)에 일단이 연결되며 공통전압배선(Vcom)에 타단이 연결된다. 이와 같은 서브 픽셀(SP) 구조를 갖는 액정표시패널은 게이트라인(SL1)을 통해 공급되는 게이트신호와 데이터라인(DL1)을 통해 공급되는 데이터신호에 따라 각 서브 픽셀에 포함된 액정층의 변화에 따른 광의 투과로 화상을 표시할 수 있다.
이와 달리, 패널(PNL)이 유기전계발광표시패널로 구성된 경우 서브 픽셀은 다음의 도 3과 같은 회로 구성을 가질 수 있다. 스위칭 트랜지스터(T1)는 게이트신호가 공급되는 게이트라인(SL1)에 게이트가 연결되고 데이터신호가 공급되는 데이터라인(DL1)에 일단이 연결되며 제1노드(n1)에 타단이 연결된다. 구동 트랜지스터(T2)는 제1노드(n1)에 게이트가 연결되고 고 전위의 구동 전원(Vdd)이 공급되는 제1전원 배선(VDD)에 연결된 제2노드(n2)에 일단이 연결되며 제3노드(n3)에 타단이 연결된다. 스토리지커패시터(Cst)는 제1노드(n1)에 일단이 연결되고 제2노드(n2)에 타단이 연결된다. 유기 발광다이오드(D)는 구동 트랜지스터(T2)의 타단에 연결된 제3노드(n3)에 애노드가 연결되고 저 전위의 구동 전원(Vss)이 공급되는 제2전원 배선(VSS)에 캐소드가 연결된다. 이와 같은 서브 픽셀(SP) 구조를 갖는 유기전계발광표시패널은 게이트라인(SL1)을 통해 공급되는 게이트신호와, 데이터라인(DL1)을 통해 공급되는 데이터신호에 따라 각 서브 픽셀에 포함된 발광층이 발광을 함으로써 화상을 표시할 수 있다.
이하, 본 발명의 일 실시예에 따른 표시장치의 패널모듈 구성에 대해 설명한다.
도 4는 본 발명의 일 실시예에 따른 표시장치의 패널모듈 구성도이고, 도 5는 도 4의 패널모듈에 메인보드기판이 연결된 구성도이다.
도 4에 도시된 바와 같이, 본 발명의 일 실시예에 따른 표시장치의 패널모듈에는 패널(PNL), 구동회로기판(TCP), 인쇄회로기판(PCB1, PCB2) 및 메모리부(MEM)가 포함된다.
패널(PNL)은 앞서 설명한 바와 같이 액정표시패널 또는 유기전계발광표시패널로 형성된다.
구동회로기판(TCP)은 이방성 도전막 등에 의해 패널(PNL)에 형성된 패드에 전기적으로 연결된다. 구동회로기판(TCP) 상에는 패널(PNL)을 구동하는 구동부(D-IC) 예컨대, 데이터구동부가 실장된다. 미도시되어 있으나, 게이트구동부는 게이트인패널(Gate In Panel; GIP) 방식으로 패널(PNL)에 직접 형성된 것을 일례로 한다. 구동회로기판(TCP)은 테이프캐리어패키지(Tape Carrier Package)로 구성될 수 있으나 이에 한정되지 않는다. 여기서, 구동부(D-IC)가 실장된 구동회로기판(TCP)의 경우 8개가 부착된 것을 일례로 도시하였으나 이는 패널(PNL)의 크기에 따라 달라질 수 있다.
인쇄회로기판(PCB1, PCB2)은 이방성 도전막 등에 의해 구동회로기판(TCP)과 전기적으로 연결된다. 인쇄회로기판(PCB1, PCB2)은 PCB(Printed Circuit Board)로 구성될 수 있으나 이에 한정되지 않는다. 인쇄회로기판(PCB1, PCB2) 중 하나인 제2인쇄회로기판(PCB2) 상에는 패널(PNL)에 공급되는 데이터신호를 보상하는 보상데이터가 저장된 메모리부(MEM)가 실장된다. 메모리부(MEM)는 제1인쇄회로기판(PCB1)에 실장될 수도 있다. 메모리부(MEM)에는 비휘발성 메모리인 EEPROM(Electrically Erasable Programmable Read-Only Memory)과 데이터통신 모듈이 포함될 수 있으나 이에 한정되지 않는다. 다만, 메모리부(MEM)에 저장된 보상데이터는 패널(PNL)을 검사하는 패널검사장치와 메모리부(MEM) 간의 데이터통신에 의해 패널검사장치로부터 다운로드된 것이다. 이에 대해서는 이하에서 더욱 상세히 기술한다.
이상과 같이 구성된 표시장치의 패널모듈은 메인보드기판이 부착되기 전에 출고될 수 있다. 여기서, 패널모듈에 포함된 인쇄회로기판(PCB1, PCB2) 중 하나에 패널(PNL)에 공급되는 데이터신호를 보상하는 보상데이터가 저장된 메모리부(MEM)가 실장되어 있다. 이에 따라, 패널모듈 출고 시 메인보드기판의 부재로 패널(PNL)에 대한 보상이 불가능했던 제품에 보상기술을 적용할 수 있게 되어 검증된 표시품질을 보장할 수 있음은 물론 고객의 요구에 대응하는 제품을 출고할 수 있게 된다.
한편, 도 5에 도시된 바와 같이, 패널모듈에 포함된 인쇄회로기판(PCB1, PCB2)에는 연성회로기판(FFC1, FFC2)이 각각 연결된다. 인쇄회로기판(PCB1, PCB2)과 연성회로기판(FFC1, FFC2)은 이방성 도전막 등에 의해 전기적으로 연결될 수 있다. 연성회로기판(FFC1, FFC2)은 플랙서블플랫케이블(Flexible Flat Cable)로 구성될 수 있으나 이에 한정되지 않는다.
연성회로기판(FFC1, FFC2)에는 구동부(D-IC)를 제어하는 타이밍구동부(TCN)가 실장된 메인보드기판(MBD)이 연결된다. 타이밍구동부(TCN)는 앞서 설명한 바와 같이 구동부(D-IC)인 데이터구동부와 패널(PNL)에 형성된 게이트구동부 등을 제어한다. 또한, 타이밍구동부(TCN)는 제2인쇄회로기판(PCB2), 제2연성회로기판(FFC2) 및 메인보드기판(MBD)에 형성된 신호배선들(SDL)을 통해 메모리부(MEM)와의 데이터통신을 설정할 수 있다. 타이밍구동부(TCN)는 메모리부(MEM)와의 데이터통신을 통해 메모리부(MEM)로부터 보상데이터를 불러들이고 보상데이터를 기반으로 구동부(D-IC)인 데이터구동부에 공급할 데이터신호를 보상하게 된다. 타이밍구동부(TCN)와 메모리부(MEM) 간의 데이터통신 방식은 시리얼통신 방식이 선택될 수 있으나 이에 한정되지 않는다. 예컨대, 메모리부(MEM)에 포함된 데이터통신 모듈은 I2C 시리얼통신 방식으로 타이밍구동부(TCN)와의 데이터통신을 취할 수 있다. 이 경우, 제2인쇄회로기판(PCB2), 제2연성회로기판(FFC2) 및 메인보드기판(MBD)에 형성된 신호배선들(SDL)의 개수는 적어도 2개이다. 이때, 적어도 2개의 신호배선들(SDL)에는 데이터신호배선(SDA) 및 클록신호배선(SCL)이 포함되나 여기에 라이트프로텍트신호배선(WP)이 더 포함될 수 있다. 데이터신호배선(SDA)은 보상데이터가 전송되는 배선이고, 클록신호배선(SCL)은 클록신호가 전송되는 배선이며, 라이트프로텍트신호배선(WP)은 보상데이터에 대한 라이팅의 보호 여부를 제어하는 제어신호가 전송되는 배선이다. 한편, 신호배선들(SDL)은 제2인쇄회로기판(PCB2), 제2연성회로기판(FFC2) 및 메인보드기판(MBD)의 더미배선을 이용할 수 있으나 이에 한정되지 않는다.
위와 같은 구성에 의해, 출고된 패널모듈은 고객이 신호배선들(SDL)이 형성된 연성회로기판(FF1, FFC2) 및 메인보드기판(MBD)을 연결하는 공정만 실시하면 되므로 보상데이터가 저장된 메모리부(MEM)의 형성에 따른 별도의 추가 공정이 요구되지 않는다.
이하, 본 발명의 일 실시예에 따른 표시장치의 제조방법에 대해 설명한다.
도 6은 본 발명의 일 실시예에 따른 표시장치의 제조방법에서 패널검사장치를 이용한 보상데이터의 생성 및 저장을 설명하기 위한 도면이다.
본 발명의 일 실시예에 따른 표시장치의 제조방법은 앞서 설명한 도 1 내지 도 5 및 도 6을 참조한다.
먼저, 패널(PNL)을 형성한다. 패널(PNL)은 액정표시패널 또는 유기전계발광표시패널로 형성된다.
다음, 패널(PNL)에 구동부(D-IC)가 실장된 구동회로기판(TCP)을 연결한다. 구동회로기판(TCP)은 테이프캐리어패키지(Tape Carrier Package)로 구성될 수 있으나 이에 한정되지 않는다. 구동회로기판(TCP)과 패널(PNL) 간의 연결은 이방성 도전막을 이용할 수 있으나 이에 한정되지 않는다.
다음, 구동회로기판(TCP)에 메모리부(MEM)가 실장된 인쇄회로기판(PCB1, PCB2)을 연결한다. 인쇄회로기판(PCB1, PCB2)은 PCB(Printed Circuit Board)로 구성될 수 있으나 이에 한정되지 않는다. 메모리부(MEM)는 비휘발성 메모리인 EEPROM(Electrically Erasable Programmable Read-Only Memory)과 데이터통신 모듈이 포함된 것을 이용할 수 있으나 이에 한정되지 않는다
다음, 인쇄회로기판(PCB1, PCB2)에 연성회로기판(FFC1, FFC2)을 연결한다. 연성회로기판(FFC1, FFC2)은 플랙서블플랫케이블(Flexible Flat Cable)로 구성될 수 있으나 이에 한정되지 않는다.
다음, 연성회로기판(FFC1, FFC2)에 패널검사장치(PTD)를 연결한다. 설명의 편의를 위해서, 도 6에서는 제2연성회로기판(FFC2)에 패널검사장치(PTD)의 일부가 연결된 것을 도시한 것이다.
다음, 패널검사장치(PTD)를 이용하여 메모리부(MEM)와 데이터통신을 설정하고 메모리부(MEM)에 패널(PNL)에 공급되는 데이터신호를 보상하는 보상데이터를 저장한다. 보상데이터를 저장하는 단계는 패널검사장치(PTD)로 패널(PNL)의 상태를 검사하는 단계, 패널검사장치(PTD)를 이용하여 패널(PNL)의 상태에 따라 보상데이터를 생성하는 단계 및 패널검사장치(PTD)를 이용하여 메모리부(MEM)와 데이터통신을 설정하고 메모리부(MEM)에 패널(PNL)에 공급되는 데이터신호를 보상하는 보상데이터를 저장하는 단계의 순으로 이루어질 수 있으나 이에 한정되지 않는다.
실시예에 사용된 패널검사장치(PTD)는 패널(PNL)에 테스트신호 등을 공급하고 테스트신호 등에 의한 패널(PNL)의 상태에 따라 보상데이터를 생성하고 생성된 보상데이터를 데이터통신 방식으로 메모리부(MEM)가 다운로드할 수 있는 장치이면 가능하다.
한편, 보상데이터를 메모리부(MEM)에 저장한 이후에는 연성회로기판(FFC1, FFC2)으로부터 패널검사장치(PTD)를 탈착하고, 연성회로기판(FFC1, FFC2)에 타이밍구동부(TCN)가 실장된 메인보드기판(MBD)을 연결한다.
위와 같이 제작된 표시장치는 일반적인 텔레비전, 모니터, 모바일기기는 물론 입체영상표시장치 등에도 적용 가능하다.
이상 본 발명의 실시예는 패널모듈에 포함된 인쇄회로기판 상에 보상데이터가 저장된 메모리부를 실장하여 메인보드기판의 부재로 패널의 표시품질 보상 작업이 불가능했던 제품에 보상기술을 적용할 수 있는 표시장치와 이의 제조방법을 제공하는 효과가 있다. 또한, 본 발명의 실시예는 검증된 표시품질을 보장할 수 있음은 물론 고객의 요구에 대응하는 제품을 출고할 수 있는 효과가 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
PNL: 패널 TCP: 구동회로기판
D-IC: 구동부 PCB1, PCB2: 인쇄회로기판
MEM: 메모리부 FFC1, FFC2: 연성회로기판
MBD: 메인보드기판 TCN: 타이밍구동부
SDL: 신호배선들 PTD: 패널검사장치

Claims (12)

  1. 패널;
    상기 패널에 연결된 구동회로기판;
    상기 구동회로기판 상에 실장되며 상기 패널을 구동하는 구동부;
    상기 구동회로기판과 전기적으로 연결된 인쇄회로기판;
    상기 인쇄회로기판 상에 실장되며 상기 패널에 공급되는 데이터신호를 보상하는 보상데이터가 저장된 메모리부;
    상기 인쇄회로기판에 전기적으로 연결되는 연성회로기판;
    상기 연성회로기판에 전기적으로 연결되는 메인보드기판; 및
    상기 메인보드기판에 실장되며 상기 구동부를 제어하는 타이밍구동부를 포함하며,
    상기 타이밍구동부는,
    상기 메모리부와의 데이터통신을 통해 상기 보상데이터를 불러들이고 상기 보상데이터를 기반으로 상기 구동부에 공급할 상기 데이터신호를 보상하는 표시장치.
  2. 삭제
  3. 제1항에 있어서,
    상기 타이밍구동부와 상기 메모리부 간의 데이터통신은,
    상기 인쇄회로기판, 상기 연성회로기판 및 상기 메인보드기판에 형성된 신호배선들을 통해 이루어지는 표시장치.
  4. 제3항에 있어서,
    상기 타이밍구동부와 상기 메모리부 간의 데이터통신 방식은,
    시리얼통신 방식을 포함하는 표시장치.
  5. 제3항에 있어서,
    상기 신호배선들은,
    적어도 2개인 표시장치.
  6. 제1항에 있어서,
    상기 보상데이터는,
    상기 패널을 검사하는 패널검사장치와 상기 메모리부 간의 데이터통신에 의해 상기 패널검사장치로부터 다운로드된 표시장치.
  7. 제1항에 있어서,
    상기 패널은,
    액정표시패널 및 유기전계발광표시패널 중 하나인 표시장치.
  8. 패널을 형성하는 단계;
    상기 패널에 구동부가 실장된 구동회로기판을 전기적으로 연결하는 단계;
    상기 구동회로기판에 메모리부가 실장된 인쇄회로기판을 전기적으로 연결하는 단계;
    상기 인쇄회로기판에 연성회로기판을 전기적으로 연결하는 단계;
    상기 연성회로기판에 패널검사장치를 전기적으로 연결하는 단계; 및
    상기 패널검사장치를 이용하여 상기 메모리부와 데이터통신을 설정하고 상기 메모리부에 상기 패널에 공급되는 데이터신호를 보상하는 보상데이터를 저장하는 단계를 포함하고,
    상기 보상데이터는,
    상기 패널검사장치와 상기 메모리부 간의 데이터통신에 의해 상기 패널검사장치로부터 다운로드된 표시장치의 제조방법.
  9. 제8항에 있어서,
    상기 보상데이터를 저장하는 단계는,
    상기 패널검사장치로 상기 패널의 상태를 검사하는 단계와,
    상기 패널검사장치를 이용하여 상기 패널의 상태에 따라 상기 보상데이터를 생성하는 단계를 포함하는 표시장치의 제조방법.
  10. 제8항에 있어서,
    상기 메모리부에 상기 보상데이터를 저장한 이후,
    상기 연성회로기판으로부터 상기 패널검사장치를 탈착하는 단계와,
    상기 연성회로기판에 타이밍구동부가 실장된 메인보드기판을 연결하는 단계를 더 포함하는 표시장치의 제조방법.
  11. 제1항에 있어서,
    상기 보상데이터는
    상기 패널에 테스트신호를 공급하고 상기 패널의 상태에 대응하여 마련되는 표시장치.
  12. 제8항에 있어서,
    상기 보상데이터는
    상기 패널에 테스트신호를 공급하고 상기 패널의 상태에 대응하여 마련되는 표시장치의 제조방법.
KR1020100069707A 2010-07-19 2010-07-19 표시장치와 이의 제조방법 KR101696475B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020100069707A KR101696475B1 (ko) 2010-07-19 2010-07-19 표시장치와 이의 제조방법
US13/183,908 US9007354B2 (en) 2010-07-19 2011-07-15 Display device and method for manufacturing the same
TW100125299A TWI539419B (zh) 2010-07-19 2011-07-18 顯示裝置及其製造方法
CN201110208138.7A CN102339583B (zh) 2010-07-19 2011-07-19 显示设备及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100069707A KR101696475B1 (ko) 2010-07-19 2010-07-19 표시장치와 이의 제조방법

Publications (2)

Publication Number Publication Date
KR20120009632A KR20120009632A (ko) 2012-02-02
KR101696475B1 true KR101696475B1 (ko) 2017-01-13

Family

ID=45466586

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100069707A KR101696475B1 (ko) 2010-07-19 2010-07-19 표시장치와 이의 제조방법

Country Status (4)

Country Link
US (1) US9007354B2 (ko)
KR (1) KR101696475B1 (ko)
CN (1) CN102339583B (ko)
TW (1) TWI539419B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102101361B1 (ko) * 2013-10-08 2020-04-17 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102118850B1 (ko) * 2014-01-28 2020-06-05 엘지디스플레이 주식회사 표시장치
CN105445979B (zh) * 2016-01-29 2018-09-11 京东方科技集团股份有限公司 一种点灯治具及点灯方法
KR102529046B1 (ko) * 2016-12-13 2023-05-08 엘지디스플레이 주식회사 표시장치
KR102407410B1 (ko) * 2017-08-11 2022-06-10 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102384137B1 (ko) * 2017-08-29 2022-04-06 엘지디스플레이 주식회사 유기 발광 표시 장치
CN113870691A (zh) * 2020-06-30 2021-12-31 京东方科技集团股份有限公司 显示装置和电子设备

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004354684A (ja) 2003-05-29 2004-12-16 Tohoku Pioneer Corp 自発光型表示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6473065B1 (en) * 1998-11-16 2002-10-29 Nongqiang Fan Methods of improving display uniformity of organic light emitting displays by calibrating individual pixel
JP2004219585A (ja) * 2003-01-10 2004-08-05 Sharp Corp 表示装置、検査装置、記録媒体
CN1276405C (zh) * 2003-04-29 2006-09-20 威盛电子股份有限公司 一种显示系统
KR101007687B1 (ko) * 2003-12-27 2011-01-13 엘지디스플레이 주식회사 액정 표시 장치
KR20060017238A (ko) * 2004-08-20 2006-02-23 삼성전자주식회사 표시 장치 및 이의 제조 방법
KR20070057301A (ko) * 2005-12-01 2007-06-07 삼성전자주식회사 연성 인쇄 회로용 커넥터와, 그에 삽입되는 연성 인쇄 회로및 이를 갖는 표시 장치
KR101309371B1 (ko) 2006-06-30 2013-09-17 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
KR101253271B1 (ko) * 2006-08-03 2013-04-10 삼성디스플레이 주식회사 표시 장치와 표시 장치 검사 시스템 및 이를 이용한 표시장치의 검사 방법
JP4750780B2 (ja) * 2007-03-16 2011-08-17 エルジー ディスプレイ カンパニー リミテッド 液晶表示装置
KR101429711B1 (ko) * 2007-11-06 2014-08-13 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그것의 구동 방법
KR101577223B1 (ko) * 2009-06-03 2015-12-15 엘지디스플레이 주식회사 액정 표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004354684A (ja) 2003-05-29 2004-12-16 Tohoku Pioneer Corp 自発光型表示装置

Also Published As

Publication number Publication date
CN102339583B (zh) 2015-08-19
US9007354B2 (en) 2015-04-14
TW201232509A (en) 2012-08-01
TWI539419B (zh) 2016-06-21
KR20120009632A (ko) 2012-02-02
US20120013592A1 (en) 2012-01-19
CN102339583A (zh) 2012-02-01

Similar Documents

Publication Publication Date Title
KR101696475B1 (ko) 표시장치와 이의 제조방법
US10504424B2 (en) Organic light-emitting display panel and organic light-emitting display device
KR102146828B1 (ko) 표시장치
KR101886305B1 (ko) 엘오지배선을 포함하는 표시장치
KR102170556B1 (ko) 표시장치 및 그 구동방법
US10726785B2 (en) OLED display device and optical compensation method thereof
US9196182B2 (en) Display device
KR20160002511A (ko) 표시장치
KR102271167B1 (ko) 소스 드라이브 집적회로 및 그를 포함한 표시장치
KR20110132723A (ko) 액정표시장치 및 그 구동방법과 제조방법
US9070315B2 (en) Display device
KR20170028000A (ko) 표시장치 및 이의 구동방법
KR101861609B1 (ko) 게이트 드라이버를 포함하는 영상표시장치 및 게이트 드라이버의 리페어 방법
KR102222275B1 (ko) 픽셀 전압 편차 보상 회로와 이를 이용한 표시장치
KR102262407B1 (ko) 제어회로장치 및 이를 포함한 표시장치
KR102251231B1 (ko) 구동 칩 패키지 및 이를 포함하는 표시장치
KR20110065756A (ko) 액정표시장치 및 그 제조방법
JP2023093319A (ja) ディスプレイ装置及び駆動回路
KR101773194B1 (ko) 표시장치
KR102420492B1 (ko) 시리얼 인터페이스를 이용한 레벨 쉬프터부를 갖는 디스플레이 장치
KR20210033732A (ko) 표시장치와 그 불량 감지 방법
KR101181964B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR102316559B1 (ko) 표시 모듈 및 표시 장치
KR102002530B1 (ko) 구동 장치, 이를 포함하는 표시 장치 및 그 구동 방법
KR20160037302A (ko) 구동회로 및 이를 포함하는 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant