CN1276405C - 一种显示系统 - Google Patents
一种显示系统 Download PDFInfo
- Publication number
- CN1276405C CN1276405C CN 03125007 CN03125007A CN1276405C CN 1276405 C CN1276405 C CN 1276405C CN 03125007 CN03125007 CN 03125007 CN 03125007 A CN03125007 A CN 03125007A CN 1276405 C CN1276405 C CN 1276405C
- Authority
- CN
- China
- Prior art keywords
- display
- data
- storage
- storage unit
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明是提供一种显示系统,该显示系统包含有一显示面板,一存储装置,一显示存储器,一显示控制电路,一驱动电路,以及一数字模拟转换电路。该存储装置是用来存储对应该显示面板上的复数个像素的显示数据,该显示控制电路产生该显示数据而记录于该显示存储器中。当该显示存储器的第二存储单元的数据异于其所对应的存储装置的第一存储单元的数据时,该显示控制电路是将该第二存储单元的数据传至该驱动电路以使用该驱动电路更新该第一存储单元的数据。此外,该数字模拟转换电路则依据该更新后的第一存储单元的数据来驱动相对应像素。
Description
技术领域
本发明提供一种显示系统及其驱动方法,尤其指一种具有存储装置以记录显示数据的液晶显示装置及驱动该液晶显示装置的方法。
背景技术
一般而言,液晶显示(liquid crystal display,LCD)屏幕的优点包括有重量轻,功率消耗少,以及低辐射等等,因此,液晶显示屏幕已广泛地应用于市面上多种可携式(portable)资讯产品,例如笔记型电脑(notebook)以及个人数字助理(personal digital assistant,PDA)等商品。此外,液晶显示屏幕亦已逐渐取代传统桌上型电脑(desktop computer)所使用的阴极射线管(cathoderay tube,CRT)显示器。对于液晶显示屏幕来说,当液晶分子(liquid crystalmolecule)的排列方向(alignment)不同时,则一入射光会受该液晶分子的影响而产生不同程度的偏振(polarization)或折射(refraction)效应,因此液晶显示屏幕主要是利用上述液晶分子本身的物理特性来产生具有不同灰度值的三原色光(红光,蓝光,以及绿光),并且可输出多彩的图像。
请参阅图1,图1为第一种现有技术的显示系统10的示意图。显示系统10包含有一电脑主机(host)12以及一液晶显示屏幕22,其中电脑主机12包含有一中央处理器(central processing unit,CPU)14,一北桥电路(northbirdge circuit)16,一显示卡(graphics card)17,以及一主存储器(mainmemory)20,而液晶显示屏幕22包含有一液晶面板(LCD panel)24以及一驱动电路26。对于电脑主机12来说,中央处理器14是用来控制电脑主机12的整体运作,北桥电路16是用来控制高速外围装置(例如显示卡17与主存储器20)与中央处理器14之间的信号传输,举例来说,北桥电路16可执行数据格式转换以使显示卡17所输出显示数据输入至中央处理器14,或主存储器20的存储数据可输出至显示卡17。此外,显示卡17包含有一显示控制电路(display controller)18以及一显示存储器(frame buffer)19,该显示控制电路18是用来控制液晶显示屏幕22的驱动以及执行2D或3D等相关图形运算。显示存储器9则用来存储驱动液晶显示屏幕22所需的显示数据,或存储显示控制电路18进行2D或3D图形运算的暂存数据。液晶面板24包含有复数个像素25,每一像素是以矩阵方式排列,如本领域技术人员所熟知的,每一像素25的运作等效于一电容(capacitor),因此可经由对像素25的充放电来改变其对应的电压差(亦即灰度值),因此达到显示图像的目的,而驱动电路26便依据显示卡17输出的水平同步信号(horizontalsynchronization signal)H-SYNC,垂直同步信号(vertical synchronizationsignal)V-SYNC,与显示数据DATA来驱动液晶面板24上的每一像素25的灰度值,举例来说,当驱动电路26依据水平同步信号H-SYNC的触发而选取位于第n行(row)上的所有像素25后,驱动电路26便依据垂直同步信号V-SYNC与显示数据DATA来逐一设定该第n行上的所有像素25的灰度值,然后,驱动电路26便依据水平同步信号H-SYNC的触发而选取位于第n+1行上的所有像素25,而驱动电路26再依据垂直同步信号V-SYNC与显示数据DATA来逐一设定该第n+1行上的所有像素25的灰度值,因此驱动电路26不断重复上述步骤来逐列地更新像素25的灰度值,所以利用现有技术的视觉暂留的原理,驱动电路26不断地更新液晶面板24所输出的画面(frame)以使对应显示数据DATA的图像可顺畅地显示于一使用者前,而液晶面板2更新画面的速度即为现有技术的垂直刷新率(refresh rate)。
如上所述,现有技术的显示系统10是显示一图像于液晶显示屏幕22时,必须不断地输出显示数据DATA至液晶显示屏幕22的驱动电路26,以便驱动电路26控制像素25的灰度值以对应显示数据DATA,所以液晶显示屏幕22可于一预定垂直刷新率(例如75Hz)下刷新良好的显示品质。然而,显示数据DATA是存储于显示存储器19中,因此显示控制电路18必须不断地读取显示存储器19以撷取显示数据DATA,并持续地输出至驱动电路26,然而,如前所述,显示存储器19除了记录显示数据DATA外,其亦用来作为显示控制电路进行图形运算的暂存器(buffer),因此于显示控制电路18与显示存储器19之间的数据传输频宽为一固定值下,若显示控制电路18读取显示数据DATA时占用了部分数据传输频宽,则相对地,当显示控制电路18进行图形运算时,由于可用数据传输频宽变小,所以会大幅影响显示卡17的图形运算效能。举例来说,若液晶面板24设定800*600的解析度,以及使用的垂直刷新率为75Hz,当显示数据DATA使用6位(bit)来表示一像素25的灰度值时,则显示控制电路18读取显示数据DATA所需的数据传输频宽大约为每秒25百万字节(megabyte,MB),因此若液晶显示屏幕22是为彩色屏幕,则读取显示数据DATA所需的数据传输频宽则约为每秒75百万字节。因为显示数据DATA的读取具有最高执行优先权(priority),现有技术的显示系统10是受限于数据传输频宽,因此当显示控制电路18执行图形运算时,显示数据DATA的读取操作会相对地影响显示控制电路18存取显示存储器19的暂存运算数据。
请参阅图2,图2为现有技术的第二种显示系统30的示意图。显示系统30包含有一电脑主机32以及一液晶显示屏幕42,其中电脑主机32包含有一中央处理器34,一北桥电路36,以及一主存储器40,而液晶显示屏幕42包含有一液晶面板44以及一驱动电路46。液晶面板44上,复数个像素45是以矩阵方式排列其上。请注意,显示系统30中与显示系统10的同名元件均对应相同的功能与操作,唯一的不同之处在于显示系统30的北桥电路36整合一显示控制电路38,显示控制电路38是用来取代图1所示的显示卡17以驱动液晶显示屏幕42,且显示控制电路38使用主存储器40作为其显示存储器。同样地,显示系统30于显示一图像于液晶显示屏幕42时,亦必须不断地输出显示数据DATA至液晶显示屏幕42的驱动电路46,以便驱动电路46控制像素45的灰度值对应显示数据DATA,然而,于显示系统30中,显示数据DATA是存储于主存储器40中,因此显示控制电路38必须不断地读取主存储器40以撷取显示数据DATA,并持续地输出至驱动电路46,而北桥电路36与主存储器40间对应一数据传输频宽,因此,若显示显示控制电路38读取显示数据DATA时必定占用了部分数据传输频宽,则相对地会影响其他处理程序对主存储器40的数据存取,亦即影响电脑主机32的运作效率。
发明内容
因此本发明的主要目的在于提供一种具有存储装置以记录显示数据的液晶显示装置,以解决上述问题。
按照本发明的一个方面,提供了一种显示装置(display device),其包含有一显示面板,一存储装置,一驱动电路,以及一数字模拟转换电路。该显示面板是用来显示一图像(image),且该显示面板包含有复数个像素(pixel),该复数个像素是以矩阵(matrix)方式排列。该存储装置,电连接于该显示面板,该存储装置包含有复数个存储单元(memory unit),每一存储单元是各自对应于该显示面板上的一像素。该驱动电路,电连接于该存储装置,用来依据位址数据及显示数据更新(update)该复数个存储单元的存储数据。该数字模拟转换电路,电连接于该存储装置与该显示面板,用来将该复数个存储单元的存储数据转换为相对应的驱动电压,以驱动对应该复数个存储单元的复数个像素。
按照本发明的另一个方面,提供了一种显示系统(display system),其包含有一显示面板(display panel),一存储装置(storage device),一显示存储器(frame buffer),一显示控制电路(display controller),一驱动电路,以及一数字模拟转换电路(digital-to-analog converter,DAC)。该显示面板是用来显示一图像(image),该显示面板包含有复数个像素(pixel),该复数个像素是以矩阵(matrix)方式排列。该存储装置,电连接于该显示面板,该存储装置包含有复数个第一存储单元(memory unit),用来存储对应于该显示面板上的复数个像素的显示数据。该显示存储器(frame buffer),其包含有复数个第二存储单元,对应于复数个第一存储单元。该显示控制电路是当第二存储单元的数据异于其所对应的第一存储单元的数据时,将该第二存储单元的数据传至该驱动电路。该驱动电路,电连接于该显示控制电路及该存储装置,用来依据该显示控制电路传来的数据更新(update)该第一存储单元的数据。该数字模拟转换电路,电连接于该存储装置与该显示面板,用来将该复数个第一存储单元的数据转换为相对应的驱动电压,以驱动对应该复数个第一存储单元的复数个像素。
按照本发明的再一个方面,提供了一种显示系统(display system)的驱动方法,其中显示系统由一显示装置与一电脑主机构成,其中显示装置具有一显示面板(display panel)与复数个第一存储单元,该些第一存储单元存储该显示面板的数据,该电脑主机具有复数个第二存储单元,用以接收并存储一输入数据,且对应于该些第一存储单元,该显示系统的驱动方法包括:将第一存储单元的数据重复使用于该显示面板上;以及若第二存储单元的数据异于其所对应的第一存储单元的数据时,以该第二存储单元的数据更新该第一存储单元的数据,而变更显示面板上的显示。其中第一存储单元进行一持续不断地刷新(refresh)动作以存储数据,使该第一存储单元的数据可重复使用于该显示面板上。
附图说明
图1为现有技术的第一种显示系统的示意图。
图2为现有技术的第二种显示系统的示意图。
图3为本发明第一种显示系统的示意图。
图4为图3所示的显示系统的驱动时序图。
图5为本发明第二种显示系统的示意图。
附图中的各个附图标记说明如下:
10、30、50、90显示系统 12、32、52、92电脑主机
14、34、54、94中央处理器 16、36、56、96北桥电路
17、60显示卡 18、38、64、100显示控制电路
19、62、106显示存储器 20、40、58、98主存储器
22、42、72、110液晶显示屏幕 24、44、74、112液晶面板
25、45、82、120像素 26、46、76、118驱动电路
66a、66b、108a、108b存储区域 68、102更新控制电路
70、104状态暂存器 78、114数字模拟转换电路
79、122数字模拟转换单元 80、116存储装置
84、124存储单元
具体实施方式
请参阅图3,图3为本发明第一种显示系统50的示意图。显示系统50包含有一电脑主机52以及一液晶显示屏幕72。电脑主机52包含有一中央处理器54,一北桥电路56,一主存储器58,以及一显示卡60。显示卡60包含有一显示存储器62以及一显示控制电路64,其中显示存储器62包含有两存储区域66a、66b,以及显示控制电路64包含有一更新控制电路68以及一状态暂存器70。液晶显示屏幕72包含有一液晶面板74,一驱动电路76,一数字模拟转换电路78,以及一存储装置80。液晶面板74上设置有复数个以矩阵方式排列的像素82,而存储装置80设置有复数个存储单元84,每一存储单元84各自对应于一像素82。中央处理器54是用来控制显示系统50的整体运作,而北桥电路56是用来控制高速外围装置(例如显示卡60与主存储器58)与中央处理器54之间的信号传输,举例来说,北桥电路56可执行数据格式转换以使显示卡60所输出显示数据输入至中央处理器54,或主存储器58的存储数据可输出至显示卡60。显示卡60是用来驱动液晶显示屏幕72,亦即设定液晶面板74上的像素82的灰度值以显示一图像。本实施例中,显示存储器62的存储区域66a是用来存储对应该液晶面板74的输出图像的显示数据,而显示存储器62的存储区域66b则是用来作为暂存器(buffer)以记录显示控制电路64进行图形运算的运算数据。显示控制电路64上的状态暂存器70则是用来记录存储于存储区域66a中的显示数据是否于两连续画面(frame)中产生异动,举例来说,状态暂存器70包含有n个状态位,每一状态位对应该存储区域66a中一像素的显示数据,因此,当对应该像素的显示数据于两连续画面中产生异动时(例如对应不同灰度值),则状态暂存器70中的相对应状态位会产生逻辑值转变,因此当更新控制电路68侦测状态暂存器70中每一位的状态时,若一第一位产生逻辑值转变,则更新控制电路68会将存储区域66a中对应该第一位的第一像素的显示数据DATA输出至驱动电路76。本实施例中,每一存储单元84是对应一像素82,所以更新控制电路68亦会同时将对应该第一像素的第一存储单元的位址(address)数据ADDRESS输出至驱动电路76。驱动电路76则依据所接收的位址数据ADDRESS与显示数据DATA来更新存储单元84,换句话说,每一存储单元84会记录着相对应像素82的灰度值资讯。数字模拟转换电路78是用来将数字信号转换为相对应类比信号(亦即驱动电压),其包含有复数个数字模拟转换单元79,分别对应各存储单元84,亦即数字模拟转换单元79会将相对应存储单元84所记录的数字显示数据(灰度值)转换为驱动电压以驱动相对应像素82。请注意,存储装置80的每一存储单元84均经由数字模拟转换单元79而电连接于相对应像素82,因此存储单元84所记录的数字显示数据会持续地经由数字模拟转换单元79来驱动像素82输出相对应灰度值,亦即,若存储单元84所记录的显示数据产生异动,则相对应像素82的灰度值亦会迅速地调整。
上述显示系统50的运作详述如下,请参阅图3与图4,图4为图3所示的显示系统50的驱动时序图。由上而下分别对应像素82,存储单元84,状态暂存器70,存储区域66a,以及时间。在不影响本发明显示系统50的技术揭露下,仅以一像素82,对应该像素82的存储单元84,状态暂存器70的一相对应状态位,以及存储区域66a的相对应显示数据来说明。假设像素82的灰度值以四位来表示,因此像素82的灰度值可对应于0~15,其中每一灰度值代表施加于像素82的一预定驱动电压(由数字模拟转换电路78产生)。当于时间t0(对应第一画面)时,存储区域66a中一存储单元记录对应像素82的显示数据为“1110”,而状态暂存器70的状态位记录“0”,存储单元84的存储单元亦记录“1110”,以及像素82输出的灰度值为14。于时间t1(对应第二画面)时,显示控制电路64经由一预定图形运算而仍设定像素82需对应的灰度值为14,亦即存储区域66a中存储单元仍记录“1110”,因此于该存储区域66a中,像素82的显示数据并未产生异动,所以状态暂存器70的状态位仍会记录“0”,由于更新控制电路68根据状态暂存器70的状态位所记录的状态而判断存储单元84的存储数据不需进行更新的操作,因此存储单元84仍会保持时间t0时所记录的数值“1110”,而数字模拟转换单元79仍依据存储单元84所记录数值“1110”来持续驱动像素82对应于灰度值14。于时间t2(对应第三画面)时,显示控制电路64经由一预定图形运算而改变像素82需对应的灰度值为15,亦即存储区域66a中的存储单元会记录“1111”,因此像素82的显示数据于该第二、三画面中会产生异物,所以状态暂存器70的状态位于时间t2+Δ1时会产生逻辑值转变来表示存储区域66a,中的显示数据产生异物,亦即状态暂存器70的状态位会记录“1”,此时,更新控制电路68读取状态暂存器70而发现状态暂存器70记录“1”,因此便将存储区域66a的存储单元所记录的显示数据“1111”(DATA)与对应存储单元84的位址(ADDRESS)传送至驱动电路76,然后,驱动电路76便于时间t2+Δ2时依据所接收的显示数据“1111”与相对应位址来更新存储单元84原先所记录的显示数据“1110”,亦即存储单元84于时间t2+Δ2时会记录“1111”。此外,数字模拟转换单元79随即于时间t2+Δ3时依据存储单元84所记录的数值“1111”而驱动像素82对应于灰度值15。当像素82的灰度值完成更新后,驱动电路76会告知显示控制电路64上述更新以完成,因此于时间t2+Δ4时,状态暂存器70会被重置(reset)而记录“0”,用来表示存储区域66a与存储单元84所记录的显示数据已完全吻合(match)而同步。显示系统50于时间t3后不断执行上述步骤,若存储区域66a的显示数据产生异动,则显示系统50会启动更新控制电路68来控制驱动电路76以更新存储单元84,最后使存储区域66a与存储单元84均对应相同的显示数据。
请注意,若对应任一像素82的显示数据产生异动,均可应用上述程序来完成存储单元84的更新,因此于本实施例中,若一像素82的显示数据未产生异动,则显示控制电路64便不需撷取存储区域66a的相对应显示数据以更新存储单元84,而像素82的灰度值则由数字模拟转换单元79读取存储单元84所记录的显示数据(与存储区域66a同步)来驱动像素82持续对应原先灰度值,亦即除非存储单元84所记录的显示数据异动,不然相对应像素82均会持续被数字模拟转换单元79驱动而刷新一固定灰度值。因为本实施例的显示控制电路64仅有在像素82的灰度值于两画面对应不同数值时,才会需要读取存储区域66a的相对应显示数据,并占用显示控制电路64与显示存储器62之间的数据传输频宽,相较于现有技术,显示控制电路64于进行2D或3D图形运算时,便可拥有较多数据传输频宽以存取存储区域66b,亦即显示卡60可具有较佳的执行效率。
本实施例中,状态暂存器70是为静态随机存取存储器(static randomaccess memory,SRAM),然而亦可应用其他存储装置来实施,而于图4中,当对应一像素的显示数据于存储装置80与显示存储器62中不同步时,状态暂存器70中一相对应位会由“0”转变为“1”来记录上述状况,然而,状态暂存器70中一相对应位亦可由“1”转变为“0”来记录上述状况,亦即记录“1”来表示对应一像素的显示数据于存储装置80与显示存储器62中同步。此外,存储装置80是为用非易失性(non-volatile)存储器,例如快闪存储器(flash memory),然而亦可应用易失性(volatile)存储器来实施,举例来说,若存储装置80是为动态随机存取存储器(dynamic random accessmemory,DRAM),则本发明液晶显示屏幕72中需另设置一数据刷新电路(refresh circuit),电连接于存储装置80,以便不断地刷新(refresh)存储单元84所记录的数据以避免遗失。此外,如本领域技术人员所熟知的,液晶面板74是由半导体制程所制造,例如一薄膜晶体管(thin film transistor,TFT)液晶面板包含有复数个薄膜晶体管,分别对应液晶面板74上各像素82,而存储装置80与数字模拟电路78亦可经由半导体制程来制造,因此本实施例中,存储装置80与数字模拟电路78可整合于液晶面板74中,亦即每一像素82可各自包含一存储单元84与一数字模拟转换单元79。举例来说,存储单元84是由正反器(flip-flop)构成来存储n位的显示数据,而数字模拟转换电路78可将该n位的显示数据转换为相对应驱动电压。本实施例中,数字模拟转换电路78中设置有复数个数字模拟转换单元79,每一数字模拟转换单元79连接于一存储单元84与相对应像素82之间,因此当存储单元84所记录的显示数据改变时,数字模拟转换单元79随即会依据存储单元84所记录的显示数据来改变相对应像素82的灰度值,然而,依据本发明显示系统50中,数字模拟转换电路78亦可仅设置一数字模拟转换单元79来依序驱动复数个像素82,亦即采用现有技术的阴极射线管显示器的驱动方式,例如于第一时段时,数字模拟转换单元79读取第n个存储单元84来驱动第n个像素82,而于紧接该第一时段的第二时段时,数字模拟转换单元79读取第n+1个存储单元84来驱动第n+1个像素82,因此同一数字模拟转换单元79逐一驱动液晶面板74上的像素82以于液晶面板74上显示画面,上述均属本发明的范畴。
请参阅图5,图5为本发明第二种显示系统90的示意图。显示系统90包含有一电脑主机92以及一液晶显示屏幕110。电脑主机92包含有一中央处理器94,一北桥电路96,以及一主存储器98,而液晶显示屏幕110包含有一液晶面板112,一数字模拟转换电路114,一存储装置116,以及一驱动电路118。此外,液晶面板112包含有复数个矩阵方式排列的像素120,数字模拟转换电路114包含有复数个数字模拟转换单元122,以及存储装置116包含有复数个存储单元124。对于电脑主机92而言,北桥电路96包含有一显示控制电路100,且显示控制电路100设置有一更新控制电路102以及一状态暂存器104,而主存储器98中包含有一显示存储器106,其中设置有两存储区域108a、108b。本实施例中,显示存储器106的存储区域108a是用来存储对应该液晶面板112的输出图像的显示数据,而显示存储器106的存储区域108b则是用来作为暂存器(buffer)以暂存显示控制电路100进行图形运算的运算数据。本发明第二种显示系统90与本发明第一种显示系统50的同名元件的运作及功能皆相同,因此不再重复赘述,本发明第二种显示系统90与本发明第一种显示系统50之间的不同之处为显示系统90的北桥电路96是整合显示系统50的显示控制电路64与北桥电路56,例如图3的显示控制电路64是设置于显示卡60上的绘图芯片(graphics chip),而图5的显示控制电路100是设置于北桥电路96上的绘图芯片。此外,显示系统90的主存储器98划分一存储容量(亦即显示存储器106)以设置如图3显示系统50所示的显示存储器62,换句话说,显示控制电路100必须存取主存储器98来存取存储区域108a(记录显示数据)与存储区域108b(暂存运算数据)。显示系统90驱动液晶显示屏幕110的操作与显示系统50相同,亦即显示系统90对应显示系统50的同名元件的运作如图4所示的驱动时序。因此于本实施例中,若一像素120的显示数据未产生异动,则显示控制电路100不需撷取存储区域108a的相对应显示数据以更新存储单元124,而像素120的灰度值则由数字模拟转换单元122读取存储单元124所记录的显示数据(与存储区域108a同步)来驱动像素120持续对应原先灰度值,亦即除非存储单元124所记录的显示数据异动,不然相对应像素120均会持续被数字模拟转换单元122驱动而刷新一固定灰度值。因为本实施例的显示控制电路100仅有在像素12的灰度值需于两画面对应不同数值时,才会读取存储区域108a的相对应显示数据,并占用显示控制电路100与主存储器98之间的数据传输频宽,相较于现有技术,显示控制电路100于进行2D或3D图形运算时,便可拥有较多数据传输频宽来存取存储区域66b,所以显示系统90可具有较佳的执行效率。
本实施例中,状态暂存器104是为静态随机存取存储器(static randomaccess memory,SRAM),然而亦可应用其他存储装置来实施。此外,存储装置116是为非易失性(non-volatile)存储器,例如快闪存储器(flash memory),然而亦可应用易失性(volatile)存储器来实施,举例来说,若存储装置116是为动态随机存取存储器(dynamic random access memory,DRAM),则本发明液晶显示屏幕110中需另外设置一数据刷新电路(refresh circuit),电连接于存储装置116,以便不断地刷新(refresh)存储单元124所记录的数据。此外,如本领域技术人员所熟知的,液晶面板112是由半导体制程所制造,例如一薄膜晶体管(thin film transistor,TFT)液晶面板包含有复数个薄膜晶体管,其分别对应液晶面板112上各像素120,而存储装置116与数字模拟电路114亦可经由半导体制程来制造,因此本实施例中,存储装置116与数字模拟电路114可整合于液晶面板112中,亦即每一像素120可经由同一半导体制程而各自包含一存储单元124与一数字模拟转换单元122,举例来说,存储单元124是由正反器(flip-flop)构成来存储n位的显示数据,而数字模拟转换单元122可将该n位的显示数据转换为相对应驱动电压以驱动像素120,本实施例中,数字模拟转换电路114中设置有复数个数字模拟转换单元122,每一数字模拟转换单元122连接于一存储单元124与相对应像素120之间,因此当存储单元124所记录的显示数据改变时,数字模拟转换单元122随即会依据存储单元124所记录的显示数据来改变相对应像素120的灰度值,然而,依据本发明显示系统90中,数字模拟转换电路114亦可仅设置一数字模拟转换单元122来依序驱动复数个像素120,亦即采用现有技术的阴极射线管显示器的驱动方式,举例来说,于第一时段时,数字模拟转换单元122读取第n个存储单元124来驱动第n个像素120,而于紧接该第一时段的第二时段时,数字模拟转换单元122读取第n+1个存储单元124来驱动第n+1个像素120,因此同一数字模拟转换单元122逐一驱动液晶面板112上的像素120以于液晶面板112上显示画面,上述均属本发明的范畴。
相较于现有技术,本发明显示系统于显示控制电路中设置有一更新控制电路以及一状态暂存器,且于液晶显示屏幕中设置有存储装置与数字模拟转换电路,因此经由状态暂存器与更新控制电路来保持一显示存储器中的显示数据与存储装置中的显示数据同步,其不仅有当显示存储器中的显示数据与存储装置中的显示数据不同时,显示控制电路才用占用显示存储器的数据传输频宽来更新存储装置中的显示数据,因此可大幅降低现有技术的显示系统中,该显示数据必须占用该显示存储器的数据传输频宽以刷新液晶显示屏幕的输出图像画面,因此影响该显示控制电路利用该显示存储器以进行相关图形运算的效率。换句话说,不论像素于两画面所对应的灰度值是否相同,现有技术的显示系统必须由显示控制电路不断地读取显示存储器来输出显示数据以于各画面驱动像素,亦即若一像素于第一、二画面均对应相同灰度值,现有技术的显示系统需于显示该第一画面时读取相对应显示数据来驱动该像素,而现有技术的显示系统亦会于显示该第二画面时重复取同一显示数据来驱动该像素,因此占用该显示存储器大量数据传输频宽;然而,对于本发明显示系统而言,若像素于第一、二画面所对应的灰度值相同,则本发明显示系统于显示该第一画面时利用液晶显示屏幕上的存储装置与数字模拟转换电路来驱动该像素,而当本发明显示系统于显示该第二画面时,显示控制电路不需读取显示存储器,而液晶显示屏幕上的存储装置与数字模拟转换电路仍会持续刷新该像素的灰度值,因此可避免占用该显示存储器的数据传输频宽。综合上述,本发明显示系统可在不影响显示品质下大幅提升图形运算处理的效率。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求书所做的均等变化与修饰,皆应属本发明专利的涵盖范围。
Claims (5)
1.一种显示系统,其包含有:
一显示面板,用来显示一图像,该显示面板包含有复数个像素,该复数个像素是以矩阵方式排列;
一存储装置,电连接于该显示面板,该存储装置包含有复数个第一存储单元,用来存储对应于该显示面板上的复数个像素的显示数据;
一显示存储器,其包含有复数个第二存储单元,对应于复数个第一存储单元;
一显示控制电路,用来当第二存储单元的数据异于其所对应的第一存储单元的数据时,将该第二存储单元的数据传至该驱动电路;
一驱动电路,电连接于该显示控制电路及该存储装置,用来依据该显示控制电路传来的数据更新该第一存储单元的数据;
一数字模拟转换电路,电连接于该存储装置与该显示面板,用来将该复数个第一存储单元的数据转换为相对应的驱动电压,以驱动对应该复数个第一存储单元的复数个像素;
其中,该显示控制电路是为一显示芯片,以及
该显示芯片与该显示存储器是设置于一显示卡上。
2.如权利要求1所述的显示系统,其中该存储装置是为一易失性存储器,且该显示装置另包含有一数据刷新电路,用来持续不断地刷新每一存储单元的存储数据。
3.如权利要求1所述的显示系统,其中该存储装置是为一非易失性存储器。
4.如权利要求1所述的显示系统,该显示芯片是设置于一北桥电路中。
5.如权利要求1所述的显示系统,其中该显示控制电路包含有:
一状态暂存器,其包含有复数个状态位,分别对应该复数个第一及第二存储单元,用来标示该复数个第一存储单元与其所对应的第二存储单元所存储的数据是否相同;以及
一更新控制电路,电连接于该状态暂存器及该驱动电路,用来依据该状态暂存器的状态位所存储的数据选择性地将第二存储单元的数据传至该驱动电路;和
其中,该状态暂存器是一静态随机存取存储器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 03125007 CN1276405C (zh) | 2003-04-29 | 2003-04-29 | 一种显示系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 03125007 CN1276405C (zh) | 2003-04-29 | 2003-04-29 | 一种显示系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1450520A CN1450520A (zh) | 2003-10-22 |
CN1276405C true CN1276405C (zh) | 2006-09-20 |
Family
ID=28684427
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 03125007 Expired - Lifetime CN1276405C (zh) | 2003-04-29 | 2003-04-29 | 一种显示系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1276405C (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101783126A (zh) * | 2010-03-11 | 2010-07-21 | 矽创电子股份有限公司 | 具有电容驱动的显示面板的驱动电路 |
CN101359466B (zh) * | 2007-07-30 | 2010-09-08 | 佳世达科技股份有限公司 | 显示装置、显示系统及色彩模式设定方法 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101788868B (zh) * | 2008-07-29 | 2011-07-27 | 友达光电股份有限公司 | 显示装置 |
KR101696475B1 (ko) * | 2010-07-19 | 2017-01-13 | 엘지디스플레이 주식회사 | 표시장치와 이의 제조방법 |
CN103176588B (zh) * | 2011-12-26 | 2017-07-21 | 技嘉科技股份有限公司 | 计算机系统 |
CN104851410B (zh) | 2015-05-29 | 2017-10-17 | 京东方科技集团股份有限公司 | 显示驱动方法、上位机、下位机及显示驱动系统 |
CN105761695A (zh) | 2016-05-13 | 2016-07-13 | 京东方科技集团股份有限公司 | 驱动电路及其驱动方法和显示装置 |
CN108089758B (zh) * | 2018-01-02 | 2020-05-15 | 京东方科技集团股份有限公司 | 触控与显示驱动器、驱动方法、主机及触控显示装置 |
-
2003
- 2003-04-29 CN CN 03125007 patent/CN1276405C/zh not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101359466B (zh) * | 2007-07-30 | 2010-09-08 | 佳世达科技股份有限公司 | 显示装置、显示系统及色彩模式设定方法 |
CN101783126A (zh) * | 2010-03-11 | 2010-07-21 | 矽创电子股份有限公司 | 具有电容驱动的显示面板的驱动电路 |
Also Published As
Publication number | Publication date |
---|---|
CN1450520A (zh) | 2003-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4744074B2 (ja) | 表示メモリ回路および表示コントローラ | |
JP3253481B2 (ja) | メモリインターフェイス回路 | |
US5874928A (en) | Method and apparatus for driving a plurality of displays simultaneously | |
WO2003009268A2 (en) | Active matrix display devices | |
CN1326110C (zh) | 电光装置用基板、该基板的驱动方法及其用途 | |
US5945974A (en) | Display controller with integrated half frame buffer and systems and methods using the same | |
KR20080070171A (ko) | 표시 장치 및 그의 구동 방법 | |
CN1276405C (zh) | 一种显示系统 | |
CN112419973A (zh) | 数据补偿电路、显示装置和电子装置 | |
US11443721B2 (en) | Display device | |
CN100378793C (zh) | 液晶显示器显示方法与系统 | |
US20080122855A1 (en) | Semiconductor integrated circuit device for display controller | |
KR101415564B1 (ko) | 표시 장치의 구동 장치 및 방법 | |
CN100555391C (zh) | 处理信号的装置和方法 | |
JPS5823373A (ja) | 画像メモリ装置 | |
CN1380638A (zh) | 显示装置 | |
CN100380435C (zh) | 显示装置 | |
CN100559445C (zh) | 显示装置 | |
JP2003108091A (ja) | ドライバ回路及びディスプレイ | |
KR20210151582A (ko) | Ddi 칩 및 디스플레이 장치 | |
TWI311738B (en) | Display system and driving method thereof | |
JPH08211849A (ja) | 表示制御装置 | |
CN100447853C (zh) | 双稳态对掌性向列型液晶显示器的灰阶驱动方法以及连续更新画面的方法 | |
JPH05313604A (ja) | 表示装置 | |
JP3480101B2 (ja) | 画像表示方法、液晶装置及び電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20060920 |