KR101640076B1 - 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법 - Google Patents
웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법 Download PDFInfo
- Publication number
- KR101640076B1 KR101640076B1 KR1020140152687A KR20140152687A KR101640076B1 KR 101640076 B1 KR101640076 B1 KR 101640076B1 KR 1020140152687 A KR1020140152687 A KR 1020140152687A KR 20140152687 A KR20140152687 A KR 20140152687A KR 101640076 B1 KR101640076 B1 KR 101640076B1
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor chip
- conductive bump
- conductive
- chip
- molding compound
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 17
- 238000000034 method Methods 0.000 title claims description 30
- 239000004065 semiconductor Substances 0.000 claims abstract description 176
- 238000000465 moulding Methods 0.000 claims description 42
- 150000001875 compounds Chemical class 0.000 claims description 39
- 239000011347 resin Substances 0.000 claims description 39
- 229920005989 resin Polymers 0.000 claims description 39
- 239000002184 metal Substances 0.000 claims description 30
- 229910052751 metal Inorganic materials 0.000 claims description 30
- 238000002161 passivation Methods 0.000 claims description 11
- 238000003860 storage Methods 0.000 claims description 8
- 229910000679 solder Inorganic materials 0.000 claims description 7
- 238000007789 sealing Methods 0.000 claims description 5
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 3
- 238000007747 plating Methods 0.000 claims description 3
- 230000008878 coupling Effects 0.000 claims 2
- 238000010168 coupling process Methods 0.000 claims 2
- 238000005859 coupling reaction Methods 0.000 claims 2
- 238000009331 sowing Methods 0.000 claims 2
- 229910052802 copper Inorganic materials 0.000 claims 1
- 239000010949 copper Substances 0.000 claims 1
- 239000000945 filler Substances 0.000 claims 1
- 230000000694 effects Effects 0.000 abstract description 5
- 230000003578 releasing effect Effects 0.000 abstract description 3
- 230000017525 heat dissipation Effects 0.000 abstract description 2
- 239000000758 substrate Substances 0.000 description 7
- 238000009826 distribution Methods 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 239000011889 copper foil Substances 0.000 description 2
- 238000007599 discharging Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3185—Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49833—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05617—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05624—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05644—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73209—Bump and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
- H01L2224/81005—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/921—Connecting a surface with connectors of different types
- H01L2224/9212—Sequential connecting processes
- H01L2224/92122—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92124—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92244—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18162—Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 웨이퍼 레벨의 칩 적층형 패키지에 관한 것으로서, 더욱 상세하게는 복수의 반도체 칩을 전기적 신호 교환 가능하게 적층하고, 각 칩의 신호 입출력을 위하여 재배선층을 채택한 새로운 구조의 칩 적층형 패키지 및 이의 제조 방법에 관한 것이다.
즉, 본 발명은 웨이퍼 레벨의 제1반도체 칩에 보다 작은 크기를 갖는 제2반도체 칩을 전도성 범프를 매개로 전기적 신호 교환 가능하게 적층하고, 각 반도체 칩의 신호 입출력을 위하여 두꺼운 기판 대신 재배선층을 채택함으로써, 칩 적층형 패키지를 보다 작은 크기(compact scale)로 제조할 수 있을 뿐만아니라, 열방출 수단을 부가하여 열방출 효과를 극대화시킬 수 있는 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법을 제공하고자 한 것이다.
즉, 본 발명은 웨이퍼 레벨의 제1반도체 칩에 보다 작은 크기를 갖는 제2반도체 칩을 전도성 범프를 매개로 전기적 신호 교환 가능하게 적층하고, 각 반도체 칩의 신호 입출력을 위하여 두꺼운 기판 대신 재배선층을 채택함으로써, 칩 적층형 패키지를 보다 작은 크기(compact scale)로 제조할 수 있을 뿐만아니라, 열방출 수단을 부가하여 열방출 효과를 극대화시킬 수 있는 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법을 제공하고자 한 것이다.
Description
본 발명은 웨이퍼 레벨의 칩 적층형 패키지에 관한 것으로서, 더욱 상세하게는 복수의 반도체 칩을 전기적 신호 교환 가능하게 적층하고, 각 칩의 신호 입출력을 위하여 재배선층을 채택한 새로운 구조의 칩 적층형 패키지 및 이의 제조 방법에 관한 것이다.
반도체 집적회로의 패키징 기술중 3차원 적층 기술은 전자소자의 크기를 줄이는 동시에 실장 밀도를 높이며 그 성능을 향상시킬 수 있는 목표를 두고 개발되어 왔으며, 이러한 3차원 적층 패키지는 동일한 기억 용량의 칩을 복수개 적층한 패키지로서, 이를 통상 적층 칩 패키지(Stack Chip Package)라 한다.
적층 칩 패키지의 기술은 단순화된 공정으로 패키지의 제조 단가를 낮출 수 있고, 또한 대량 생산 등의 잇점이 있는 반면, 적층되는 칩의 수 및 크기 증가에 따른 패키지 내부의 전기적 연결을 위한 배선 공간이 부족하다는 단점이 있다.
즉, 기존의 적층 칩 패키지는, 기판의 칩부착영역에 복수개의 칩이 적층 부착된 상태에서, 각 칩의 본딩패드와 기판의 전도성회로패턴간이 와이어로 통전 가능하게 연결된 구조로 제조됨에 따라, 와이어 본딩을 위한 공간이 필요하고, 또한 와이어가 연결되는 기판의 회로패턴 면적이 필요하여, 결국 반도체 패키지의 크기가 증가되는 단점이 있다.
이러한 단점을 해소하고자, 반도체 칩내에 관통 실리콘 비아(Through silicon via, TSV)를 형성하고, 이 관통 실리콘 비아에 의하여 다수의 칩들이 물리적 및 전기적으로 연결되며 적층됨으로써, 보다 작은 크기를 구현할 수 있는 칩 적층형 패키지가 제조되고 있다.
그러나, 각 칩에 관통 실리콘 비아를 형성하는 공정이 복잡하여 제조 공정수 증가 및 제조 비용 증가를 초래하는 단점이 있다.
이에, 보다 간단하면서 강건한 구조를 가지는 동시에 보다 컴팩트한 크기를 갖는 새로운 구조의 칩 적층형 패키지가 요구되고 있다.
본 발명은 상기와 같은 점을 감안하여 안출한 것으로서, 웨이퍼 레벨의 제1반도체 칩에 보다 작은 크기를 갖는 제2반도체 칩을 전도성 범프를 매개로 전기적 신호 교환 가능하게 적층하고, 각 반도체 칩의 신호 입출력을 위하여 두꺼운 기판 대신 재배선층을 채택함으로써, 칩 적층형 패키지를 보다 작은 크기(compact scale)로 제조할 수 있을 뿐만아니라, 열방출 수단을 부가하여 열방출 효과를 극대화시킬 수 있는 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법을 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명의 일 구현예에 따른 웨이퍼 레벨의 칩 적층형 패키지는: 제1반도체 칩과; 상기 제1반도체 칩의 본딩패드 중 일부에 도전 가능하게 접합되는 제1전도성 범프와; 제2전도성 범프가 본딩패드에 접합된 제2반도체 칩과; 상기 제1반도체 칩의 본딩패드 중 나머지에 제2전도성 범프가 접합되어 제2반도체 칩이 제1반도체 칩과 도전 가능하게 적층된 상태에서 제2반도체 칩 및 제1전도성 범프를 봉지하는 몰딩 컴파운드 수지와; 상기 제1전도성 범프와 도전 가능하게 연결되면서 몰딩 컴파운드 수지의 표면에 걸쳐 재배선 공정에 의하여 형성되는 재배선층과; 상기 재배선층의 표면을 통해 노출된 전도성패드에 융착되는 입출력단자; 를 포함하여 구성된 것을 특징으로 한다.
상기한 목적을 달성하기 위한 본 발명의 일 구현예에 따른 웨이퍼 레벨의 칩 적층형 패키지 제조 방법은: ⅰ) 웨이퍼 상태의 제1반도체 칩을 제공하는 단계와; ⅱ) 상기 제1반도체 칩의 본딩패드 중 일부에 제1전도성 범프를 도전 가능하게 접합하는 단계와; ⅲ) 제2전도성 범프가 본딩패드에 미리 접합된 제2반도체 칩을 제공하는 단계와; ⅳ) 상기 제2전도성 범프를 제1반도체 칩의 본딩패드 중 나머지에 접합하여, 제1반도체 칩과 제2반도체 칩을 도전 가능하게 상호 적층시키는 단계와; ⅴ) 상기 제2반도체 칩 및 제1전도성 범프가 봉지되도록 제1반도체 칩의 표면에 걸쳐 몰딩 컴파운드 수지를 오버 몰딩하는 단계와; ⅵ) 상기 제1전도성 범프의 상면이 외부로 노출될 때까지 몰딩 컴파운드 수지의 표면을 그라인딩하는 단계와; ⅶ) 상기 몰딩 컴파운드 수지의 표면에 걸쳐 제1전도성 범프와 도전 가능하게 연결되는 재배선층을 재배선 공정을 이용하여 형성하는 단계와; ⅷ) 상기 재배선층의 표면을 통해 노출된 전도성패드에 입출력단자를 접합하는 단계; 를 포함하는 것을 특징으로 한다.
상기한 목적을 달성하기 위한 본 발명의 다른 구현예에 따른 반도체 패키지는: 제1반도체 칩과; 상기 제1반도체 칩의 본딩패드 중 일부에 도전 가능하게 접합되는 제1전도성 범프와; 제2전도성 범프가 본딩패드에 접합된 제2반도체 칩과; 상기 제1반도체 칩의 본딩패드 중 나머지에 제2전도성 범프가 접합되어 제2반도체 칩이 제1반도체 칩과 도전 가능하게 적층된 상태에서, 제1반도체 칩을 비롯한 제2반도체 칩 및 제1전도성 범프를 봉지하는 몰딩 컴파운드 수지와; 상기 제1전도성 범프와 도전 가능하게 연결되면서 몰딩 컴파운드 수지의 표면에 걸쳐 재배선 공정에 의하여 형성되는 재배선층과; 상기 제1반도체 칩의 이면에 열방출 가능하게 부착되는 금속 플레이트와; 상기 재배선층의 표면을 통해 노출된 전도성패드에 융착되는 입출력단자; 를 포함하여 구성된 것을 특징으로 한다.
상기한 목적을 달성하기 위하여 본 발명의 다른 구현예에 따른 웨이퍼 레벨의 칩 적층형 패키지 제조 방법은: ⅰ) 웨이퍼 상태에서 개개 단위로 분리된 복수의 제1반도체 칩을 금속 플레이트 위에 일정 간격으로 부착하는 단계와; ⅱ) 상기 제1반도체 칩의 본딩패드 중 일부에 제1전도성 범프를 도전 가능하게 접합하는 단계와; ⅲ) 제2전도성 범프가 본딩패드에 미리 접합된 제2반도체 칩을 제공하는 단계와; ⅳ) 상기 제2전도성 범프를 제1반도체 칩의 본딩패드 중 나머지에 접합하여, 제1반도체 칩과 제2반도체 칩을 도전 가능하게 상호 적층시키는 단계와; ⅴ) 상기 제1반도체 칩을 비롯한 제2반도체 칩 및 제1전도성 범프가 봉지되도록 금속 플레이트의 표면에 걸쳐 몰딩 컴파운드 수지를 오버 몰딩하는 단계와; ⅵ) 상기 제1전도성 범프의 상면이 외부로 노출될 때까지 몰딩 컴파운드 수지의 표면을 그라인딩하는 단계와; ⅶ) 상기 몰딩 컴파운드 수지의 표면에 걸쳐 제1전도성 범프와 도전 가능하게 연결되는 재배선층을 재배선 공정을 이용하여 형성하는 단계와; ⅷ) 상기 재배선층의 표면을 통해 노출된 전도성패드에 입출력단자를 접합하는 단계; 를 포함하는 것을 특징으로 한다.
상기한 과제 해결 수단을 통하여, 본 발명은 다음과 같은 효과를 제공한다.
첫째, 웨이퍼 레벨의 제1반도체 칩(예를 들어, 마더 다이(mother die))에 제2반도체 칩(예를 들어, 도터 다이(daughter die))을 전도성 범프를 매개로 전기적 신호 교환 가능하게 적층하고, 각 반도체 칩의 신호 입출력을 위하여 두꺼운 기판 대신 재배선층을 채택함으로써, 보다 작은 크기(compact scale)의 칩 적층형 패키지를 제공할 수 있다.
둘째, 제1반도체 칩과 제2반도체 칩이 적층되는 동시에 제1반도체 칩에 열방출용 금속 플레이트가 부착되도록 함으로써, 반도체 칩에서 발생되는 열을 외부로 방출시키는 열방출 효과를 극대화시킬 수 있다.
도 1a 내지 도 1g는 본 발명의 제1실시예에 따른 웨이퍼 레벨의 칩 적층형 반도체 패키지에 대한 제조 과정을 도시한 단면도,
도 2a 내지 도 2g는 본 발명의 제2실시예에 따른 웨이퍼 레벨의 칩 적층형 반도체 패키지에 대한 제조 과정을 도시한 단면도,
도 2a 내지 도 2g는 본 발명의 제2실시예에 따른 웨이퍼 레벨의 칩 적층형 반도체 패키지에 대한 제조 과정을 도시한 단면도,
이하, 본 발명의 바람직한 실시예를 첨부도면을 참조로 상세하게 설명하기로 한다.
본 발명은 큰 크기 및 큰 기억용량을 갖는 제1반도체 칩과 작은 크기 및 작은 기억용량을 갖는 제2반도체 칩을 도전 가능하게 적층함과 함께 재배선층을 이용하여 제1 및 제2반도체 칩의 전기적 신호 입출력이 이루어질 수 있도록 한 매우 컴팩트한 구조의 칩 적층형 패키지를 제공하고자 한 것이다.
제1실시예
첨부한 도 1a 내지 도 1g는 본 발명의 제1실시예에 따른 웨이퍼 레벨의 칩 적층형 반도체 패키지에 대한 제조 과정을 도시한 단면도이다.
먼저, 웨이퍼 레벨(wafer level)의 제1반도체 칩(10)이 제공된다.
즉, 다수의 제1반도체 칩(10)이 소잉라인을 경계로 하여 가로 및 세로방향을 따라 배열된 웨이퍼가 제공된다.
이때, 상기 제1반도체 칩(10)의 전체 표면에 걸쳐 전기적 신호의 입출력을 위한 통로 역할을 하는 본딩패드(11)가 일정 간격으로 형성된다.
이어서, 상기 제1반도체 칩(10)의 제1반도체 칩(10)의 본딩패드(11) 중 일부에 제1전도성 범프(12)가 접합된다(도 1a 참조).
다음으로, 상기 제1반도체 칩(10)에 제2전도성 범프(22)를 매개로 제2반도체 칩(20)이 도전 가능하게 적층되며, 제2반도체 칩(20)은 제1반도체 칩(10)에 비하여 작은 크기 및 작은 기억용량을 갖는 칩으로 채택된다(도 1b 참조).
보다 상세하게는, 제2반도체 칩(20)의 본딩패드(21)에 통상의 범핑 공정을 이용하여 제2전도성 범프(22)를 융착시킨 다음, 제2전도성 범프(22)를 제1반도체 칩(10)의 본딩패드(11) 중 나머지에 접합함으로써, 제1반도체 칩(10)과 제2반도체 칩(20)이 도전 가능하게 상호 적층되는 상태가 된다.
이때, 상기 제1반도체 칩(10)의 본딩패드(11) 중 사방 테두리 영역에 위치한 본딩패드(11)에 제1전도성 범프(12)가 접합되고, 그 중앙 영역에 위치한 본딩패드(11)에 제2반도체 칩(20)의 제2전도성 범프(22)가 부착된다.
따라서, 상기 제1반도체 칩(10)의 중앙 영역에 제2반도체 칩(20)이 도전 가능하게 적층되는 상태가 되고, 제2반도체 칩(20)의 주변 위치인 제1반도체 칩(10)의 사방 테두리 영역에 다수의 제1전도성 범프(12)가 배열되는 상태가 된다.
한편, 상기 제1전도성 범프(12)와 제2반도체 칩(20)의 상면이 서로 동일 평면을 이루거나, 제1전도성 범프(12)가 제2반도체 칩(20)의 상면 보다 더 높게 돌출되는 상태가 되도록 한다.
바람직하게는, 상기 제1전도성 범프(12)는 전도성 솔더가 끝단에 도금된 포스트 형태의 구리필러로 채택되고, 상기 제2전도성 범프(22)를 미세볼 타입의 마이크로 범프로 채택된다.
다음으로, 웨이퍼 상태의 각 제1반도체 칩(10)에 제1전도성 범프(12) 및 제2반도체 칩(20)이 도전 가능하게 접합된 상태에서, 웨이퍼 위에 몰딩 컴파운드 수지(30)에 의한 오버 몰딩이 이루어진다(도 1c 참조).
이러한 몰딩 공정에 의하여 제2반도체 칩(20) 및 제1전도성 범프(12)이 몰딩 컴파운드 수지(30)에 의하여 봉지되면서 외부로부터 보호되는 상태가 되고, 다수의 제1전도성 범프(12) 및 제2전도성 범프(22)들이 몰딩 컴파운드 수지(30)에 의하여 견고하게 고정되는 동시에 서로 절연 가능한 상태가 된다.
이어서, 상기 제1전도성 범프(12)의 상면이 외부로 노출될 때까지 몰딩 컴파운드 수지(30)의 표면을 그라인딩하는 단계가 진행된다(도 1d 참조).
이때, 상기 제1전도성 범프(12)를 노출시키는 이유는 제1반도체 칩(10) 및 제2반도체 칩(20)의 전기적 입출력이 이루어지는 재배선층과 도전 가능하게 연결시키기 위함에 있다.
다음으로, 상기 몰딩 컴파운드 수지(30)의 표면에 걸쳐 제1전도성 범프(12)와 도전 가능하게 연결되는 재배선층(40)을 재배선 공정을 이용하여 형성하는 단계가 진행된다(도 1e 참조).
상기 재배선층(ReDistribution Layer)은 제1전도성 범프(12)들이 서로 조밀하게 배열되어 있기 때문에 각 범프 단자로부터 원하는 위치까지 연장되는 일종의 금속배선라인을 말하며, 각 금속배선라인은 서로 간의 절연 유지시키기 위하여 절연 재질의 패시베이션층으로 감싸여지게 된다.
또한, 상기 재배선층(40)의 각 금속배선라인은 패시베이션층을 사이에 두고 도전 가능하게 연결되는 다층 구조로 구성될 수 있다.
이에, 상기 재배선층(40)은 통상의 도금 공정에 의하여 일단부가 제1전도성 범프(12)에 도전 가능하게 연결되는 동시에 타단부가 몰딩 컴파운드 수지(30)의 표면 중 원하는 위치로 연장되는 금속배선라인(41)과, 각 금속배선라인(41)을 절연 가능하게 감싸는 패시베이션층(42)으로 구성된다.
이때, 상기 재배선층(40)의 가장 위쪽 패시베이션층의 일부가 제거됨과 함께 외부로 노출되는 금속배선라인의 일부분 위에 솔더볼 등을 융착시킬 수 있는 전도성 패드(43)가 형성된다.
다음으로, 상기 재배선층(40)에 형성된 전도성 패드(43)에 솔더볼과 같은 입출력단자(50)가 융착된다(도 1f 참조).
최종적으로, 웨이퍼 상태인 제1반도체 칩(10)과, 제1반도체 칩(10)에 적층된 제2반도체 칩(20) 및 제1전도성 범프(12)를 봉지하는 몰딩 컴파운드 수지(30)와, 몰딩 컴파운드 수지(30) 표면에 형성된 재배선층(40)을 소잉라인을 따라 소잉하여 개개 단위의 패키지로 분리함으로써, 본 발명의 제1실시예에 따른 칩 적층형 패키지가 완성된다(도 1g 참조).
첨부한 도 1g에서 보듯이, 본 발명의 제1실시예에 따른 칩 적층형 패키지는 제1반도체 칩(10)이 웨이퍼 상태에서 소잉되어 그 상면 및 측면이 외부로 노출됨으로써, 열방출 효과를 극대화시킬 수 있다.
또한, 상기 제2반도체 칩(20)이 제1반도체 칩(10)과 재배선층(40) 사이에 임베디드되는 상태가 되어, 제2반도체 칩이 외부력으로부터 보호될 수 있다.
이와 같이, 본 발명의 제1실시예에 따르면 큰 크기 및 큰 기억용량을 갖는 웨이퍼 레벨의 제1반도체 칩(예를 들어, 마더 다이(mother die))에 작은 크기 및 작은 기억용량을 갖는 제2반도체 칩(예를 들어, 도터 다이(daughter die))을 전도성 범프를 매개로 전기적 신호 교환 가능하게 적층하고, 각 반도체 칩의 신호 입출력을 위하여 두꺼운 기판 대신 재배선층을 채택함으로써, 보다 작은 크기(compact scale)의 칩 적층형 패키지를 제공할 수 있다.
제2실시예
첨부한 도 2a 내지 도 2g는 본 발명의 제2실시예에 따른 웨이퍼 레벨의 칩 적층형 반도체 패키지에 대한 제조 과정을 도시한 단면도이다.
먼저, 웨이퍼의 각 소잉라인을 따라 소잉을 하여, 개개의 제1반도체 칩(10)을 구비하고, 개개 단위로 분리된 복수의 제1반도체 칩(10)을 금속 플레이트(60) 위에 일정 간격으로 부착하되, 본딩패드(11)가 위쪽을 향하도록 부착한다(도 2a 참조).
이때, 상기 제1반도체 칩(10)의 전체 표면에 걸쳐 전기적 신호의 입출력을 위한 통로 역할을 하는 본딩패드(11)가 일정 간격으로 형성된다.
이어서, 상기 제1반도체 칩(10)의 제1반도체 칩(10)의 본딩패드(11) 중 일부에 제1전도성 범프(12)가 접합된다(도 2b 참조).
또한, 상기 제1반도체 칩(10)에 제2전도성 범프(22)를 매개로 제2반도체 칩(20)이 도전 가능하게 적층되고, 제2반도체 칩(20)은 제1반도체 칩(10)에 비하여 작은 크기 및 작은 기억 용량을 갖는 것으로 채택된다(도 2b 참조).
보다 상세하게는, 상기 제2반도체 칩(20)의 본딩패드(21)에 통상의 범핑 공정을 이용하여 제2전도성 범프(22)를 융착시킨 다음, 제2전도성 범프(22)를 제1반도체 칩(10)의 본딩패드(11) 중 나머지에 접합함으로써, 제1반도체 칩(10)과 제2반도체 칩(20)이 도전 가능하게 상호 적층되는 상태가 된다.
이때, 상기 제1반도체 칩(10)의 본딩패드(11) 중 사방 테두리 영역에 위치한 본딩패드(11)에 제1전도성 범프(12)가 접합되고, 그 중앙 영역에 위치한 본딩패드(11)에 제2반도체 칩(20)의 제2전도성 범프(22)가 부착된다.
따라서, 상기 제1반도체 칩(10)의 중앙 영역에 제2반도체 칩(20)이 도전 가능하게 적층되는 상태가 되고, 제2반도체 칩(20)의 주변 위치인 제1반도체 칩(10)의 사방 테두리 영역에 다수의 제1전도성 범프(12)가 배열되는 상태가 된다.
한편, 상기 제1전도성 범프(12)와 제2반도체 칩(20)의 상면이 서로 동일 평면을 이루거나, 제1전도성 범프(12)가 제2반도체 칩(20)의 상면 보다 더 높게 돌출되는 상태가 되도록 한다.
바람직하게는, 상기 제1전도성 범프(12)는 전도성 솔더가 끝단에 도금된 포스트 형태의 구리필러로 채택되고, 상기 제2전도성 범프(22)를 미세볼 타입의 마이크로 범프로 채택된다.
다음으로, 상기와 같이 금속 플레이트(60) 위에 제1반도체 칩(10)이 부착되고, 제1반도체 칩(10) 위에 제1전도성 범프(12)가 융착됨과 함께 제2반도체 칩(20)이 제2전도성 범프(22)를 매개로 도전 가능하게 적층된 상태에서 금속 플레이트(60) 위에 몰딩 컴파운드 수지(30)에 의한 오버 몰딩이 이루어진다(도 2c 참조).
이러한 몰딩 공정에 의하여 제1반도체 칩(10)을 비롯하여 제2반도체 칩(20) 및 제1전도성 범프(12)이 몰딩 컴파운드 수지(30)에 의하여 봉지되면서 외부로부터 보호되는 상태가 되고, 다수의 제1전도성 범프(12) 및 제2전도성 범프(22)들이 몰딩 컴파운드 수지(30)에 의하여 견고하게 고정되는 동시에 서로 절연 가능한 상태가 된다.
이어서, 상기 제1전도성 범프(12)의 상면이 외부로 노출될 때까지 몰딩 컴파운드 수지(30)의 표면을 그라인딩하는 단계가 진행된다(도 2d 참조).
이때, 상기 제1전도성 범프(12)를 노출시키는 이유는 제1반도체 칩(10) 및 제2반도체 칩(20)의 전기적 입출력이 이루어지는 재배선층(40)과 도전 가능하게 연결시키기 위함에 있다.
다음으로, 상기한 제1실시예와 동일하게 재배선층(40)을 형성하는 단계가 진행된다.
즉, 상기 몰딩 컴파운드 수지(30)의 표면에 걸쳐 제1전도성 범프(12)와 도전 가능하게 연결되는 재배선층(40)을 재배선 공정을 이용하여 형성하는 단계가 진행된다(도 2e 참조).
마찬가지로, 상기 재배선층(40)은 통상의 도금 공정에 의하여 일단부가 제1전도성 범프(12)에 도전 가능하게 연결되는 동시에 타단부가 몰딩 컴파운드 수지(30)의 표면 중 원하는 위치로 연장되는 금속배선라인(41)과, 각 금속배선라인(41)을 절연 가능하게 감싸는 패시베이션층(42)으로 구성된다.
이때, 상기 재배선층(40)의 가장 위쪽 패시베이션층의 일부가 제거됨과 함께 외부로 노출되는 금속배선라인의 일부분 위에 솔더볼 등을 융착시킬 수 있는 전도성 패드(43)가 형성된다.
이어서, 상기 재배선층(40)에 형성된 전도성 패드(43)에 솔더볼과 같은 입출력단자(50)가 융착된다(도 2f 참조).
최종적으로, 제1반도체 칩(10)에 적층된 제2반도체 칩(20) 및 제1전도성 범프(12)를 봉지하는 몰딩 컴파운드 수지(30)와, 몰딩 컴파운드 수지(30) 표면에 형성된 재배선층(40)을 소잉라인을 따라 소잉하여 개개 단위의 패키지로 분리함으로써, 본 발명의 제2실시예에 따른 칩 적층형 패키지가 완성된다(도 2g 참조).
첨부한 도 2g에서 보듯이, 본 발명의 제2실시예에 따른 칩 적층형 패키지는 제1반도체 칩(10) 위에 일종의 방열판 역할을 하는 금속 플레이트(60)가 부착된 상태가 되어, 제1반도체 칩(10)에서 발생되는 열을 외부로 방출시키는 열방출 효과를 극대화시킬 수 있다.
또한, 상기 제2반도체 칩(20)이 제1반도체 칩(10)과 재배선층(40) 사이에 임베디드되는 상태가 되어, 제2반도체 칩이 외부력으로부터 보호될 수 있다.
이와 같이, 본 발명의 제2실시예에 따르면 큰 크기 및 큰 기억용량을 갖는 웨이퍼 레벨의 제1반도체 칩(예를 들어, 마더 다이(mother die))에 작은 크기 및 작은 기억용량을 갖는 제2반도체 칩(예를 들어, 도터 다이(daughter die))을 전도성 범프를 매개로 전기적 신호 교환 가능하게 적층하고, 각 반도체 칩의 신호 입출력을 위하여 두꺼운 기판 대신 재배선층을 채택함으로써, 보다 작은 크기(compact scale)의 칩 적층형 패키지를 제공할 수 있다.
10 : 제1반도체 칩
11 : 본딩패드
12 : 제1전도성 범프
20 : 제2반도체 칩
21 : 본딩패드
22 : 제2전도성 범프
30 : 몰딩 컴파운드 수지
40 : 재배선층
41 : 금속배선라인
42 : 패시베이션층
43 : 전도성패드
50 : 입출력단자
60 : 금속 플레이트
11 : 본딩패드
12 : 제1전도성 범프
20 : 제2반도체 칩
21 : 본딩패드
22 : 제2전도성 범프
30 : 몰딩 컴파운드 수지
40 : 재배선층
41 : 금속배선라인
42 : 패시베이션층
43 : 전도성패드
50 : 입출력단자
60 : 금속 플레이트
Claims (19)
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- ⅰ) 웨이퍼 상태의 제1반도체 칩(10)을 제공하는 단계와;
ⅱ) 상기 제1반도체 칩(10)의 본딩패드(11) 중 일부에 제1전도성 범프(12)를 도전 가능하게 접합하는 단계와;
ⅲ) 제2전도성 범프(22)가 본딩패드(21)에 미리 접합된 제2반도체 칩(20)을 제공하는 단계와;
ⅳ) 상기 제2전도성 범프(22)를 제1반도체 칩(10)의 본딩패드(11) 중 나머지에 접합하여, 제1반도체 칩(10)과 제2반도체 칩(20)을 도전 가능하게 상호 적층시키는 단계와;
ⅴ) 상기 제2반도체 칩(20) 및 제1전도성 범프(12)가 봉지되도록 제1반도체 칩(10)의 표면에 걸쳐 몰딩 컴파운드 수지(30)를 오버 몰딩하는 단계와;
ⅵ) 상기 제1전도성 범프(12)의 상면이 외부로 노출될 때까지 몰딩 컴파운드 수지(30)의 표면을 그라인딩하는 단계와;
ⅶ) 상기 몰딩 컴파운드 수지(30)의 표면에 걸쳐 제1전도성 범프(12)와 도전 가능하게 연결되는 재배선층(40)을 재배선 공정을 이용하여 형성하되,
도금 공정에 의하여 일단부가 제1전도성 범프(12)에 도전 가능하게 연결되는 동시에 타단부가 몰딩 컴파운드 수지(40)의 표면 중 원하는 위치로 연장되는 금속배선라인(41)과, 각 금속배선라인(41)을 절연 가능하게 감싸는 패시베이션층(42)과, 가장 위쪽 패시베이션층의 일부가 제거됨과 함께 외부로 노출되는 금속배선라인의 일부분 위에 형성되는 전도성패드(43)로 구성되는 재배선층(40)을 형성하는 단계;
ⅷ) 상기 재배선층(40)의 표면을 통해 노출된 전도성패드(43)에 입출력단자(50)를 접합하는 단계;
를 포함하는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지 제조 방법.
- 청구항 7에 있어서,
상기 ⅱ) 단계에서, 제1전도성 범프(12)가 제1반도체 칩(10)의 본딩패드(11) 중 사방 테두리 영역에 위치한 본딩패드(11)에 접합되는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지 제조 방법.
- 청구항 7에 있어서,
상기 ⅳ) 단계에서, 제2반도체 칩(20)의 제2전도성 범프(22)가 제1반도체 칩(10)의 본딩패드(11) 중 중앙 영역에 위치한 본딩패드(11)에 접합되어, 제2반도체 칩(20)이 제1반도체 칩(10)의 중앙영역에 도전 가능하게 적층되는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지 제조 방법.
- 청구항 7에 있어서,
웨이퍼 상태인 제1반도체 칩(10)과, 제1반도체 칩(10)에 적층된 제2반도체 칩(20)을 봉지하는 몰딩 컴파운드 수지(30)와, 몰딩 컴파운드 수지(30) 표면에 형성된 재배선층(40)을 소잉라인을 따라 소잉하여 개개 단위의 패키지로 분리하는 단계를 더 포함하는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지 제조 방법.
- 제1반도체 칩(10)과;
상기 제1반도체 칩(10)의 본딩패드(11) 중 일부에 도전 가능하게 접합되는 제1전도성 범프(12)와;
제2전도성 범프(22)가 본딩패드(21)에 접합된 제2반도체 칩(20)과;
상기 제1반도체 칩(10)의 본딩패드(11) 중 나머지에 제2전도성 범프(22)가 접합되어 제2반도체 칩(20)이 제1반도체 칩(10)과 도전 가능하게 적층된 상태에서, 제1반도체 칩(10)을 비롯한 제2반도체 칩(20) 및 제1전도성 범프(12)를 봉지하는 몰딩 컴파운드 수지(30)와;
상기 제1전도성 범프(12)와 도전 가능하게 연결되면서 몰딩 컴파운드 수지(30)의 표면에 걸쳐 재배선 공정에 의하여 형성되는 것으로서, 도금 공정에 의하여 일단부가 제1전도성 범프(12)에 도전 가능하게 연결되는 동시에 타단부가 몰딩 컴파운드 수지(40)의 표면 중 원하는 위치로 연장되는 금속배선라인(41)과, 각 금속배선라인(41)을 절연 가능하게 감싸는 패시베이션층(42)과, 가장 위쪽 패시베이션층의 일부가 제거됨과 함께 외부로 노출되는 금속배선라인의 일부분 위에 형성되는 전도성패드(43)로 구성되는 재배선층(40)과;
상기 제1반도체 칩(10)의 이면에 열방출 가능하게 부착되는 금속 플레이트(60)와;
상기 재배선층(40)의 표면을 통해 노출된 전도성패드(43)에 융착되는 입출력단자(50);
를 포함하여 구성된 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지.
- 청구항 11에 있어서,
상기 제1반도체 칩(10)은 제2반도체 칩(20)에 비하여 보다 큰 크기 및 기억 용량을 갖는 것으로 채택된 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지.
- 청구항 11에 있어서,
상기 제1반도체 칩(10)의 본딩패드(11) 중 사방 테두리 영역에 위치한 본딩패드(11)에 제1전도성 범프(12)가 부착되고, 중앙 영역에 위치한 본딩패드(11)에 제2반도체 칩(20)의 제2전도성 범프(22)가 부착되는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지.
- 청구항 11 또는 청구항 13에 있어서,
상기 제1전도성 범프(12)는 구리필러로 채택되고, 상기 제2전도성 범프(22)를 마이크로 범프로 채택된 것임을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지.
- 청구항 11에 있어서,
상기 입출력단자(50)는 솔더볼로 채택된 것임을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지.
- ⅰ) 웨이퍼 상태에서 개개 단위로 분리된 복수의 제1반도체 칩(10)을 금속 플레이트(60) 위에 일정 간격으로 부착하는 단계와;
ⅱ) 상기 제1반도체 칩(10)의 본딩패드(11) 중 일부에 제1전도성 범프(12)를 도전 가능하게 접합하는 단계와;
ⅲ) 제2전도성 범프(22)가 본딩패드(21)에 미리 접합된 제2반도체 칩(20)을 제공하는 단계와;
ⅳ) 상기 제2전도성 범프(22)를 제1반도체 칩(10)의 본딩패드(11) 중 나머지에 접합하여, 제1반도체 칩(10)과 제2반도체 칩(20)을 도전 가능하게 상호 적층시키는 단계와;
ⅴ) 상기 제1반도체 칩(10)을 비롯한 제2반도체 칩(20) 및 제1전도성 범프(12)가 봉지되도록 금속 플레이트(60)의 표면에 걸쳐 몰딩 컴파운드 수지(30)를 오버 몰딩하는 단계와;
ⅵ) 상기 제1전도성 범프(12)의 상면이 외부로 노출될 때까지 몰딩 컴파운드 수지(30)의 표면을 그라인딩하는 단계와;
ⅶ) 상기 몰딩 컴파운드 수지(30)의 표면에 걸쳐 제1전도성 범프(12)와 도전 가능하게 연결되는 재배선층(40)을 재배선 공정을 이용하여 형성하되, 도금 공정에 의하여 일단부가 제1전도성 범프(12)에 도전 가능하게 연결되는 동시에 타단부가 몰딩 컴파운드 수지(40)의 표면 중 원하는 위치로 연장되는 금속배선라인(41)과, 각 금속배선라인(41)을 절연 가능하게 감싸는 패시베이션층(42)과, 가장 위쪽 패시베이션층의 일부가 제거됨과 함께 외부로 노출되는 금속배선라인의 일부분 위에 형성되는 전도성패드(43)로 구성되는 재배선층(40)을 형성하는 단계;
ⅷ) 상기 재배선층(40)의 표면을 통해 노출된 전도성패드(43)에 입출력단자(50)를 접합하는 단계;
를 포함하는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지 제조 방법.
- 청구항 16에 있어서,
상기 ⅱ) 단계에서, 제1전도성 범프(12)가 제1반도체 칩(10)의 본딩패드(11) 중 사방 테두리 영역에 위치한 본딩패드(11)에 접합되는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지 제조 방법.
- 청구항 16에 있어서,
상기 ⅳ) 단계에서, 제2반도체 칩(20)의 제2전도성 범프(22)가 제1반도체 칩(10)의 본딩패드(11) 중 중앙 영역에 위치한 본딩패드(11)에 접합되어, 제2반도체 칩(20)이 제1반도체 칩(10)의 중앙영역에 도전 가능하게 적층되는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지 제조 방법.
- 청구항 16에 있어서,
상기 몰딩 컴파운드 수지(30)와, 몰딩 컴파운드 수지(30) 표면에 형성된 재배선층(40)과, 금속플레이트(60)를 소잉라인을 따라 소잉하여, 개개 단위의 패키지로 분리하는 단계를 더 포함하는 것을 특징으로 하는 웨이퍼 레벨의 칩 적층형 패키지 제조 방법.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140152687A KR101640076B1 (ko) | 2014-11-05 | 2014-11-05 | 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법 |
US14/931,112 US10784178B2 (en) | 2014-11-05 | 2015-11-03 | Wafer-level stack chip package and method of manufacturing the same |
TW104136471A TWI585939B (zh) | 2014-11-05 | 2015-11-05 | 晶圓級堆疊晶片封裝及製造其之方法 |
TW106105924A TWI686918B (zh) | 2014-11-05 | 2015-11-05 | 晶圓級堆疊晶片封裝及製造其之方法 |
TW111124795A TW202245206A (zh) | 2014-11-05 | 2015-11-05 | 晶圓級堆疊晶片封裝及製造其之方法 |
TW109104176A TWI771647B (zh) | 2014-11-05 | 2015-11-05 | 晶圓級堆疊晶片封裝及製造其之方法 |
US17/028,329 US12033910B2 (en) | 2014-11-05 | 2020-09-22 | Wafer-level stack chip package and method of manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140152687A KR101640076B1 (ko) | 2014-11-05 | 2014-11-05 | 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20160053524A KR20160053524A (ko) | 2016-05-13 |
KR101640076B1 true KR101640076B1 (ko) | 2016-07-15 |
Family
ID=55912860
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140152687A KR101640076B1 (ko) | 2014-11-05 | 2014-11-05 | 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10784178B2 (ko) |
KR (1) | KR101640076B1 (ko) |
TW (4) | TWI771647B (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210069753A (ko) | 2019-12-03 | 2021-06-14 | (주)에이티세미콘 | 적층형 반도체 패키지 |
KR20210069754A (ko) | 2019-12-03 | 2021-06-14 | (주)에이티세미콘 | 멀티칩 반도체 패키지 |
US11355467B2 (en) | 2020-01-15 | 2022-06-07 | Samsung Electronics Co., Ltd. | Semiconductor devices including thick pad |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150340308A1 (en) * | 2014-05-21 | 2015-11-26 | Broadcom Corporation | Reconstituted interposer semiconductor package |
US9881857B2 (en) | 2014-06-12 | 2018-01-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pad design for reliability enhancement in packages |
US9824990B2 (en) * | 2014-06-12 | 2017-11-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pad design for reliability enhancement in packages |
KR101640076B1 (ko) * | 2014-11-05 | 2016-07-15 | 앰코 테크놀로지 코리아 주식회사 | 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법 |
US10049953B2 (en) * | 2015-09-21 | 2018-08-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing an integrated fan-out package having fan-out redistribution layer (RDL) to accommodate electrical connectors |
US9917072B2 (en) | 2015-09-21 | 2018-03-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing an integrated stacked package with a fan-out redistribution layer (RDL) and a same encapsulating process |
TWI595612B (zh) * | 2016-03-04 | 2017-08-11 | 力成科技股份有限公司 | 具矽穿孔連續型態之晶圓級晶片尺寸封裝構造及其製造方法 |
US10236245B2 (en) * | 2016-03-23 | 2019-03-19 | Dyi-chung Hu | Package substrate with embedded circuit |
TW201806104A (zh) * | 2016-08-10 | 2018-02-16 | 南茂科技股份有限公司 | 半導體封裝 |
US20180166417A1 (en) * | 2016-12-13 | 2018-06-14 | Nanya Technology Corporation | Wafer level chip-on-chip semiconductor structure |
JP6851239B2 (ja) * | 2017-03-29 | 2021-03-31 | エイブリック株式会社 | 樹脂封止型半導体装置およびその製造方法 |
US20190067248A1 (en) | 2017-08-24 | 2019-02-28 | Micron Technology, Inc. | Semiconductor device having laterally offset stacked semiconductor dies |
US10103038B1 (en) | 2017-08-24 | 2018-10-16 | Micron Technology, Inc. | Thrumold post package with reverse build up hybrid additive structure |
US10347574B2 (en) * | 2017-09-28 | 2019-07-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out packages |
US11328969B2 (en) * | 2017-11-16 | 2022-05-10 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor device and manufacturing method thereof |
KR102538182B1 (ko) * | 2018-11-01 | 2023-05-31 | 삼성전자주식회사 | 반도체 패키지 |
US20200273811A1 (en) * | 2019-02-27 | 2020-08-27 | Intel Corporation | Ic die package thermal spreader and emi shield comprising graphite |
CN114068513A (zh) * | 2020-08-04 | 2022-02-18 | 弗莱克斯有限公司 | 堆叠的裸芯封装体的装置、系统和方法 |
TWI753561B (zh) * | 2020-09-02 | 2022-01-21 | 矽品精密工業股份有限公司 | 電子封裝件及其製法 |
US11729915B1 (en) * | 2022-03-22 | 2023-08-15 | Tactotek Oy | Method for manufacturing a number of electrical nodes, electrical node module, electrical node, and multilayer structure |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100394808B1 (ko) * | 2001-07-19 | 2003-08-14 | 삼성전자주식회사 | 웨이퍼 레벨 적층 칩 패키지 및 그 제조 방법 |
JP3679786B2 (ja) * | 2002-06-25 | 2005-08-03 | 松下電器産業株式会社 | 半導体装置の製造方法 |
TW567601B (en) * | 2002-10-18 | 2003-12-21 | Siliconware Precision Industries Co Ltd | Module device of stacked semiconductor package and method for fabricating the same |
KR100497111B1 (ko) * | 2003-03-25 | 2005-06-28 | 삼성전자주식회사 | 웨이퍼 레벨 칩 스케일 패키지, 그를 적층한 적층 패키지및 그 제조 방법 |
TWI313048B (en) * | 2003-07-24 | 2009-08-01 | Via Tech Inc | Multi-chip package |
TWI231583B (en) * | 2003-12-03 | 2005-04-21 | Advanced Semiconductor Eng | Stacked chip package structure |
KR100570514B1 (ko) * | 2004-06-18 | 2006-04-13 | 삼성전자주식회사 | 웨이퍼 레벨 칩 스택 패키지 제조 방법 |
KR100721353B1 (ko) * | 2005-07-08 | 2007-05-25 | 삼성전자주식회사 | 칩 삽입형 매개기판의 구조와 제조 방법, 이를 이용한 이종칩의 웨이퍼 레벨 적층 구조 및 패키지 구조 |
US7977579B2 (en) * | 2006-03-30 | 2011-07-12 | Stats Chippac Ltd. | Multiple flip-chip integrated circuit package system |
US20080136002A1 (en) * | 2006-12-07 | 2008-06-12 | Advanced Chip Engineering Technology Inc. | Multi-chips package and method of forming the same |
US20080197469A1 (en) * | 2007-02-21 | 2008-08-21 | Advanced Chip Engineering Technology Inc. | Multi-chips package with reduced structure and method for forming the same |
US8421244B2 (en) * | 2007-05-08 | 2013-04-16 | Samsung Electronics Co., Ltd. | Semiconductor package and method of forming the same |
US7923846B2 (en) * | 2007-11-16 | 2011-04-12 | Stats Chippac Ltd. | Integrated circuit package-in-package system with wire-in-film encapsulant |
US20090127686A1 (en) * | 2007-11-21 | 2009-05-21 | Advanced Chip Engineering Technology Inc. | Stacking die package structure for semiconductor devices and method of the same |
KR20090132000A (ko) * | 2008-06-19 | 2009-12-30 | 삼성전자주식회사 | 웨이퍼 레벨 스택 패키지 및 그 제조방법과 반도체제조장치 |
US8446017B2 (en) | 2009-09-18 | 2013-05-21 | Amkor Technology Korea, Inc. | Stackable wafer level package and fabricating method thereof |
US8169065B2 (en) * | 2009-12-22 | 2012-05-01 | Epic Technologies, Inc. | Stackable circuit structures and methods of fabrication thereof |
US20110175218A1 (en) * | 2010-01-18 | 2011-07-21 | Shiann-Ming Liou | Package assembly having a semiconductor substrate |
KR20110085481A (ko) * | 2010-01-20 | 2011-07-27 | 삼성전자주식회사 | 적층 반도체 패키지 |
US8618654B2 (en) * | 2010-07-20 | 2013-12-31 | Marvell World Trade Ltd. | Structures embedded within core material and methods of manufacturing thereof |
KR101099583B1 (ko) * | 2010-04-16 | 2011-12-28 | 앰코 테크놀로지 코리아 주식회사 | 웨이퍼 레벨의 칩 적층형 패키지 및 그 제조 방법 |
US9437561B2 (en) * | 2010-09-09 | 2016-09-06 | Advanced Micro Devices, Inc. | Semiconductor chip with redundant thru-silicon-vias |
US8889484B2 (en) * | 2012-10-02 | 2014-11-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method for a component package |
US9064705B2 (en) * | 2012-12-13 | 2015-06-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus of packaging with interposers |
US8970023B2 (en) * | 2013-02-04 | 2015-03-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and methods of forming same |
US9312198B2 (en) * | 2013-03-15 | 2016-04-12 | Intel Deutschland Gmbh | Chip package-in-package and method thereof |
JP2016526306A (ja) * | 2014-07-11 | 2016-09-01 | インテル コーポレイション | スケーラブルパッケージアーキテクチャ並びに関連する技法及び構造 |
KR101640076B1 (ko) * | 2014-11-05 | 2016-07-15 | 앰코 테크놀로지 코리아 주식회사 | 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법 |
-
2014
- 2014-11-05 KR KR1020140152687A patent/KR101640076B1/ko active IP Right Grant
-
2015
- 2015-11-03 US US14/931,112 patent/US10784178B2/en active Active
- 2015-11-05 TW TW109104176A patent/TWI771647B/zh active
- 2015-11-05 TW TW111124795A patent/TW202245206A/zh unknown
- 2015-11-05 TW TW106105924A patent/TWI686918B/zh active
- 2015-11-05 TW TW104136471A patent/TWI585939B/zh active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210069753A (ko) | 2019-12-03 | 2021-06-14 | (주)에이티세미콘 | 적층형 반도체 패키지 |
KR20210069754A (ko) | 2019-12-03 | 2021-06-14 | (주)에이티세미콘 | 멀티칩 반도체 패키지 |
US11355467B2 (en) | 2020-01-15 | 2022-06-07 | Samsung Electronics Co., Ltd. | Semiconductor devices including thick pad |
US11652076B2 (en) | 2020-01-15 | 2023-05-16 | Samsung Electronics Co., Ltd. | Semiconductor devices including thick pad |
Also Published As
Publication number | Publication date |
---|---|
TWI686918B (zh) | 2020-03-01 |
TW202025439A (zh) | 2020-07-01 |
TW201733075A (zh) | 2017-09-16 |
TW202245206A (zh) | 2022-11-16 |
US20160133601A1 (en) | 2016-05-12 |
TWI771647B (zh) | 2022-07-21 |
TWI585939B (zh) | 2017-06-01 |
KR20160053524A (ko) | 2016-05-13 |
TW201630150A (zh) | 2016-08-16 |
US10784178B2 (en) | 2020-09-22 |
US20210020535A1 (en) | 2021-01-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101640076B1 (ko) | 웨이퍼 레벨의 칩 적층형 패키지 및 이의 제조 방법 | |
US11239157B2 (en) | Package structure and package-on-package structure | |
US11037910B2 (en) | Semiconductor device having laterally offset stacked semiconductor dies | |
CN107799499B (zh) | 半导体封装结构及其制造方法 | |
CN107768351B (zh) | 具有热机电芯片的半导体封装件及其形成方法 | |
US10867897B2 (en) | PoP device | |
TWI649849B (zh) | 具有高佈線密度補片的半導體封裝 | |
TWI710079B (zh) | 使用導線接合之混合式添加結構之可堆疊記憶體晶粒 | |
US20150061130A1 (en) | Chip arrangement and a method for manufacturing a chip arrangement | |
TWI496270B (zh) | 半導體封裝件及其製法 | |
KR20190005728A (ko) | 이중 측면의 금속 라우팅을 갖는 반도체 패키지 | |
CN111128914A (zh) | 一种低翘曲的多芯片封装结构及其制造方法 | |
KR101640078B1 (ko) | 적층형 반도체 패키지 및 이의 제조 방법 | |
KR101332859B1 (ko) | 원 레이어 섭스트레이트를 갖는 반도체 패키지를 이용한 팬 아웃 타입 반도체 패키지 및 이의 제조 방법 | |
US20230133322A1 (en) | Semiconductor package and method of manufacturing the same | |
CN107301981B (zh) | 集成的扇出型封装件以及制造方法 | |
KR101607989B1 (ko) | 패키지 온 패키지 및 이의 제조 방법 | |
US10756037B2 (en) | Package structure and fabricating method thereof | |
CN114725037A (zh) | 半导体封装及制造半导体封装的方法 | |
US12033910B2 (en) | Wafer-level stack chip package and method of manufacturing the same | |
US9048241B2 (en) | Semiconductor device utilzing redistribution layers to couple stacked die |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20190711 Year of fee payment: 4 |