KR101286644B1 - 더미 게이트부를 포함한 반도체 소자 및 그 제조방법 - Google Patents

더미 게이트부를 포함한 반도체 소자 및 그 제조방법 Download PDF

Info

Publication number
KR101286644B1
KR101286644B1 KR1020070113719A KR20070113719A KR101286644B1 KR 101286644 B1 KR101286644 B1 KR 101286644B1 KR 1020070113719 A KR1020070113719 A KR 1020070113719A KR 20070113719 A KR20070113719 A KR 20070113719A KR 101286644 B1 KR101286644 B1 KR 101286644B1
Authority
KR
South Korea
Prior art keywords
dummy
region
active regions
gate portion
dummy gate
Prior art date
Application number
KR1020070113719A
Other languages
English (en)
Other versions
KR20090047728A (ko
Inventor
권병호
조상연
최진숙
홍창기
윤보언
김홍수
윤세라
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070113719A priority Critical patent/KR101286644B1/ko
Priority to US12/291,211 priority patent/US8053845B2/en
Publication of KR20090047728A publication Critical patent/KR20090047728A/ko
Priority to US13/240,475 priority patent/US9035396B2/en
Application granted granted Critical
Publication of KR101286644B1 publication Critical patent/KR101286644B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • H01L21/31053Planarisation of the insulating layers involving a dielectric removal step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass

Abstract

더미 게이트부를 최적화하여 셀영역과 주변영역간의 단차를 최소화하여 신뢰성 있는 반도체 소자를 제조할 수 있는 반도체 소자 및 그 제조방법이 개시된다. 본 발명은 셀영역과, 상기 셀영역의 주변에 배치되는 주변영역을 포함하는 반도체 기판이 준비되며, 상기 반도체 기판의 주변영역 내에서 소자 분리영역에 의해 둘러싸이며 각기 분리 형성된 복수개의 더미 활성영역들이 형성되고, 인접하여 형성되는 상기 더미 활성영역들과 이들 사이에 위치하는 상기 소자 분리영역 상에 형성되며, 하나의 더미 게이트부가 적어도 복수개의 상기 더미 활성영역들을 커버하는 더미 게이트부를 포함한다.
더미 게이트부, 주변영역, 셀영역, 소자 분리영역

Description

더미 게이트부를 포함한 반도체 소자 및 그 제조방법{Semiconductor device including dummy gate part and method of fabricating thereof}
본 발명은 반도체 소자에 관한 것으로서, 보다 상세하게는 주변영역(peripheral region)에 더미 게이트부가 형성되는 반도체 소자 및 그 제조방법에 관한 것이다.
반도체 메모리 소자가 점점 고집적화에 따라 동일한 면적에 대하여 보다 많은 반도체 소자를 구현하기 위하여 개별 회로 패턴들은 더욱 미세화 되어 가고 있다. 이러한 회로 패턴의 미세화에 따라 반도체 소자의 제조 과정에서 많은 문제점이 발생되고 새로운 제조방법들이 연구되어 왔다.
특히, 반도체 메모리 소자의 제조 과정 중에서 반도체 기판 상에 게이트 패턴을 형성한 후, 게이트 패턴 상에 층간절연층을 형성한 후 배선층을 형성한다. 상기 배선층을 표면이 평탄한 층간절연층에 형성하기 위해서 층간절연층을 형성한 후에 층간절연층에 대하여 화학기계적 연마(Chemical Mechanical Polishing; CMP) 공정을 실시한다. 그러나 CMP 공정을 실시한 후에도 셀영역에 형성된 게이트 패턴들에 의해 주변영역과의 사이에 여전히 단차가 존재하게 되며, 이러한 상태에서 층간 절연층 상에 형성되는 배선층에 대한 패턴 형성시 디포커스 마진(defocus margin)이 확보되지 않아서 패턴 불량을 초래하게 된다.
이러한 문제점을 방지하기 위해 셀영역에 형성되는 리얼 게이트부에 대응하여 주변영역에 더미 게이트부를 형성시켜준다.
도1 내지 도3은 종래의 더미 게이트부를 이용한 반도체 소자의 제조 과정의 일 예를 보여준다.
도1을 참조하면, 반도체 기판(10)의 상부는 반도체 메모리소자들이 형성되는 셀영역(C, cell region)과 셀영역(C)의 주변에 형성되며 일부 제어소자들과 더미 소자들이 형성되는 주변영역(P, peripheral region)으로 구분되어 있다. 셀영역에는 소자 분리영역(12)에 의해 둘러싸이며 한정되는 리얼 활성영역(11a, real active region)이 형성되며, 주변영역에는 소자 분리영역(12)에 둘러싸이며 한정되는 복수개의 더미 활성영역(11c, dummy active region)이 형성되며, 일부의 리얼 활성영역(11b)이 형성된다. 또한 셀영역의 반도체기판(10) 상에는 반도체 메모리소자를 구성하는 복수개의 리얼 게이트부(14a, real gate part)가 반도체 기판(10)과의 사이에 게이트 절연막(도시 안됨)을 개재하여 형성되며, 주변영역의 반도체기판(10) 상에는 복수개의 더미 게이트부(14c, dummy gate part)가 역시 게이트 절연막(도시 안됨)을 개재하여 형성되고 필요에 따라 일부 리얼 게이트부(14b)가 형성되기도 한다.
주변영역에 형성되는 상기 더미 게이트부(14c)들은 단순히 셀영역과 주변영역간의 단차 감소를 위해 셀영역에 형성되는 리얼 게이트부(14a)에 대응하여 형성 되는 것으로서 주변의 도전층과는 절연물질층에 의해 절연되어 있다. 또한 더미 게이트부(14c)들은 주변영역의 반도체기판(10)에 형성되는 더미 활성영역(11c)에 일대일로 대응하여 그 위에 형성된다. 즉, 셀영역의 리얼 활성영역(11a)에 대하여 불순물 이온을 주입하게 되며 이때 주변영역의 더미 활성영역(11c)에도 불순물 이온이 주입될 수 있기 때문에 이를 방지하기 위해 각 더미 게이트부(14c)는 각 더미 활성영역(11c)을 커버하는 형태로 형성된다.
도2를 참조하면, 리얼 게이트부(14a)와 더미 게이트부(14c)가 형성된 반도체 기판(10)의 전체 표면상에 층간절연층(16)을 두껍게 형성한다. 이때 셀영역 상의 층간절연층(16)은 밀집된 리얼 게이트부(14a)들에 의해 층간절연층(16)이 전체적으로 균일하게 형성되지만 주변영역 상의 층간절연층(16)은 더미 게이트부(14c) 사이의 공간으로 충전되는 층간절연층(16)의 양이 상대적으로 많기 때문에 전체적으로 균일하지 못하고 오목한 부위가 다수 존재하게 된다.
도3을 참조하면, 표면 평탄화를 위해 층간절연층(16)에 대하여 화학기계적 연마 공정을 수행하게 된다. 셀영역의 레얼 게이트부(14a)의 밀도가 주변영역의 더미 게이트부(14c)의 밀도보다 크기 때문에 CMP 공정을 수행하더라도 셀영역과 주변영역간의 단차(t)가 여전히 형성된다.
따라서 층간절연층(16) 상에 후속되어 형성되는 배선층 또는 다른 층간절연층(도시 안됨)이 셀영역과 주변영역간의 단차로 인하여 균일하게 형성되지 못하고 후속되는 패턴 형성 공정시 패턴 불량의 원인으로 작용하게 된다.
본 발명이 해결하고자 하는 과제는 종래 기술의 문제점을 해결하기 위한 것으로서, 주변영역에 더미 게이트부를 형성함으로써 셀영역과 주변영역간의 단차 감소시킬 수 있는 반도체 소자 및 그 제조방법을 제공하는 것이다.
본 발명이 해결하고자 하는 다른 과제는 더미 게이트부를 최적화하여 셀영역과 주변영역간의 단차를 최소화하여 신뢰성 있는 반도체 소자를 제조할 수 있는 반도체 소자 및 그 제조방법을 제공하는 것이다.
상기 본 발명이 해결하고자 하는 과제들을 달성하기 위한 본 발명의 하나의 형태에 의한 반도체 소자는, 셀영역과, 상기 셀영역의 주변에 배치되는 주변영역을 포함하는 반도체 기판; 상기 반도체 기판의 주변영역 내에서 소자 분리영역에 의해 둘러싸이며 각기 분리 형성된 복수개의 더미 활성영역들; 및 인접하여 형성되는 상기 더미 활성영역들과 이들 사이에 위치하는 상기 소자 분리영역 상에 형성되며, 하나의 더미 게이트부가 적어도 복수개의 상기 더미 활성영역들을 커버하는 상기 더미 게이트부를 포함한다.
상기 주변영역의 더미 게이트부에 대응하여 상기 셀영역 상에는 복수개의 리얼 게이트부가 형성되며, 상기 더미 게이트부와 상기 리얼 게이트부는 동일한 물질로 이루어질 수 있으며, 상기 더미 활성영역들은 상기 더미 게이트부의 외측으로 노출되지 않도록 상기 더미 게이트부에 의해 커버되는 것이 바람직하다.
상기 더미 활성영역들은 라인 형태를 포함할 수 있으며, 상기 더미 게이트부는 상기 더미 활성영역들에 대응하여 라인 형태를 포함할 수 있다. 다른 방안로서, 상기 더미 활성영역들은 매트릭스상으로 배치된 복수개의 아일랜드 형태를 포함하며, 상기 더미 게이트부는 상기 복수개의 아일랜드 형태의 더미 활성영역들을 커버하는 사각형 판 형태를 포함할 수 있다.
상기 주변영역에 리얼 활성영역과 상기 리얼 활성영역에 대응하는 리얼 게이트부가 더 포함될 수 있으며, 반대로 상기 셀영역에 더미 활성영역과 상기 더미 활성영역에 대응하는 더미 게이트부가 더 포함될 수도 있다.
한편, 상기 본 발명이 해결하고자 하는 과제들을 달성하기 위한 본 발명의 다른 형태에 따른 반도체 소자의 제조방법은, 반도체 기판을 준비하는 단계; 소자 분리영역에 의해 한정되는 셀영역과 상기 셀영역 주변에 주변영역을 형성하는 동시에, 상기 주변영역 내에 상기 소자 분리영역에 의해 둘러싸이며 각기 분리 형성된 복수개의 더미 활성영역들을 형성하기 위해 상기 반도체 기판의 상부에 대하여 소자 분리 공정을 수행하는 단계; 상기 반도체 기판의 전면에 게이트부 형성물질을 형성하는 단계; 상기 셀영역 상에 복수개의 리얼 게이트부를 형성하는 동시에, 상기 주변영역 상에 인접하여 형성되는 상기 더미 활성영역들과 이들 사이에 위치하는 상기 소자 분리영역 상에 적어도 복수개의 상기 더미 활성영역들을 커버하는 더미 게이트부를 형성하는 단계; 상기 리얼 게이트부와 상기 더미 게이트부가 형성된 상기 반도체 기판의 전면에 층간절연층을 형성하는 단계; 및 상기 층간절연층의 표면을 평탄화하는 단계를 포함한다.
상기 리얼 게이트부와 상기 더미 게이트부를 형성한 후, 상기 반도체 기판에 불순물 이온 주입 공정을 수행하는 단계를 더 포함하며, 상기 이온 주입 공정시 상기 더미 활성영역에 불순물이 주입되지 않도록 상기 더미 게이트부가 상기 더미 활성영역에 대하여 이온주입 마스크 역할을 할 수 있다.
상기 셀영역의 리얼 게이트부 밀도와 상기 주변영역의 더미 게이트부 밀도 간의 차이를 감소시키기 위해 상기 더미 게이트부의 전체 표면적 크기를 조절할 수 있다.
본 발명에 따르면, 더미 활성영역의 밀도를 최적화한 상태에서 더미 게이트부의 밀도를 필요에 따라 자유롭게 조절할 수 있기 때문에 반도체 기판 상의 특정 물질층의 단차를 감소시킬 수 있다.
또한 본 발명에 따르면, 더미 게이트부의 밀도 조절과 관계없이 더미 활성영역의 밀도를 적절한 범위 내에서 유지할 수 있기 때문에 소자 분리 공정을 원활하게 실시할 수 있다.
이하, 본 발명의 구체적인 실시예들에 대하여 상세히 설명한다.
도4는 본 발명의 하나의 실시예에 따른 반도체 소자를 개략적으로 나타내는 평면도이며, 도5 내지 도7은 본 발명의 실시예에 따른 반도체 소자의 제조 과정을 도4의 A-A'선을 따라 절단한 공정 단면도들이다.
도4 및 도5를 참조하면, 예를 들어 실리콘 단결정으로 이루어진 반도체 기판(20)의 상부가 반도체 메모리소자들이 형성되는 셀영역(C)과, 상기 셀영역(C)의 주변에 형성되며 일부 제어소자들과 더미 소자들이 형성되는 주변영역(P)으로 구분되어 있다. 셀영역에는 소자 분리영역(22)에 의해 둘러싸이며 한정되는 리얼 활성영역(21a)이 형성되며, 주변영역에는 소자 분리영역(22)에 둘러싸이며 한정되는 복수개의 더미 활성영역(21c)이 형성되며, 일부의 리얼 활성영역(21b)이 형성된다. 주변영역에 더미 활성영역(21c)들을 형성하지 않고서 주변영역을 단일한 형태의 소자 분리영역으로 형성하는 경우 소자 분리영역을 위한 STI(Shallow Trench Isolation) 공정 적용시 상대적으로 넓은 소자 분리영역으로 인하여 CMP 공정이 원활하게 이루어지지 않기 때문에 주변영역에서 회로 동작과 관계없는 다수의 더미 활성영역(21c)를 형성하게 된다. 한편, 주변영역의 특정 지역에서도 제어 소자 등과 같이 회로 동작을 수행하는 반도체 소자들, 예를 들어 트랜지스터 등이 위치할 수 있으며, 이러한 소자를 위한 리얼 활성영역(21b)이 형성될 수 있으며, 주변영역의 리얼 활성영역(21b) 상에는 리얼 게이트부(24b)들이 역시 게이트 절연막(도시 안됨)을 개재한 채 다수 형성될 수 있다.
도4에서 알 수 있듯이, 본 실시예에서 주변영역(P)에 형성되는 더미 활성영역(21c)들은 라인 형태로 길게 연장되어 있다. 소자 분리영역(22)은 반도체 기판(20)의 표면 상에 소자 분리영역을 한정하는 마스크 패턴을 형성한 후, 상기 마스크 패턴을 식각 마스크로 하여 반도체 기판(20)의 일부를 식각하여 트랜치를 형성하고, 갭필 공정을 통하여 트랜치를 절연물질들, 예를 들어 산화막 및/또는 질화막을 매립하여 형성한다. 소자 분리영역(22)을 형성한 후, 반도체 기판(20)의 전 면에 게이트 절연막(도시 안됨)을 형성하고, 계속하여 게이트부 형성물질을 일정한 두께로 형성한 후 포토리소그라피 공정에 의해 게이트부 패턴을 형성한다.
도4 및 도5에서 보여지는 바와 같이, 셀영역(C)에는 리얼 활성영역(21a) 위로 복수개의 밀집된 리얼 게이트부(24a, real gate part)들이 라인/스페이스 형태로 형성되며, 주변영역(P)에는 더미 활성영역(21c) 위로 더미 게이트부(24c)가 라인 형태의 더미 활성영역(21c)에 대응하여 역시 라인 형태로 형성된다. 본 실시예에서는 하나의 더미 게이트부(24c)가 2 개의 더미 활성영역(21c)을 커버하는 형태로 형성된다. 그러나 하나의 더미 게이트부가 2개 이상의 복수개의 더미 활성영역을 커버하는 형태로 구성할 수 있다. 예를 들어, n개의 더미 활성영역과 각 더미 활성영역들 사이에 존재하는 n-1개의 소자 분리영역을 하나의 더미 게이트부로 묶거나 복수개의 더미 게이트부로 묶을 수 있다. 이렇게 복수개의 더미 활성영역(21c)들과 이들 사이에 위치하는 소자 분리영역(22)들을 하나의 더미 게이트부(24c)가 커버함으로써 주변영역의 전체 표면적에서 더미 게이트부(24c)들이 차지하는 밀도를 향상시킬 수 있다.
도면에서는 간략하게 하기 위하여 비록 하나의 더미 게이트부(24c) 만을 도시하고 있지만 더미 게이트부(24c)는 서로 인접하며 복수개가 형성될 수 있다. 리얼 게이트부(24a, 24b) 및 더미 게이트부(24c)가 형성된 후 이를 이온주입 마스크로 하여 노출된 반도체 기판(20)에 대하여 이온 주입공정을 실시한다. 따라서, 더미 게이트부(24c)는 그 아래에 위치하는 더미 활성영역(21c)의 전체를 커버하는 것이, 후속되는 이온주입 공정에서 불순물 이온이 더미 활성영역(21c)으로 주입되어 전도성을 띠는 것을 방지할 수 있다는 점에서 바람직하다.
한편, 주변영역의 전체 표면에 대하여 더미 게이트부(24c)들이 차지하는 면적을 늘리기 위해(즉, 더미 게이트부의 밀도를 높이기 위해), 종래 기술에서는 각 더미 게이트부가 각 더미 활성영역과 일대일로 대응하기 때문에 더미 게이트부의 수를 늘리기 위해서는 이에 대응하는 더미 활성영역들의 수를 늘려야 했다. 그러나 주변영역 내에서 제한된 면적을 갖는 소자 분리영역 내에 더미 활성영역의 수를 늘리기 위해서는 각 더미 활성영역 또는 각 더미 활성영역을 둘러싸는 소자 분리영역의 치수가 매우 작아져야 하지만 패턴의 미세화에는 일정한 한계가 따른다.
또한 더미 활성영역의 수와 면적이 늘어남에 따라 이들 사이에 존재하는 소자 분리영역의 치수도 매우 작아지며, 소자 분리영역을 형성하기 위한 STI 공정이 매우 불리해진다. 그러나 본 발명에서는 주변영역에서 더미 활성영역과 더미 게이트부가 일대일로 대응하지 않기 때문에 더미 활성영역의 밀도와 더미 게이트부의 밀도를 각기 최적화할 수 있다. 따라서 소자 분리영역을 형성하기 위한 STI 공정을 원활하게 할 수 있는 최적의 밀도로 더미 활성영역들을 형성한 후, 더미 활성영역의 밀도와 관계없이 더미 게이트부의 밀도를 본 발명에서와 같이 셀영역의 리얼 게이트부의 밀도를 고려하여 최적으로 자유롭게 형성할 수 있다. 본 설명에서 사용한 용어 '밀도'는 전체 표면적에 대하여 특정 구성요소가 차지하는 표면적의 정도를 의미한다. 예를 들어, 셀영역에서의 리얼 게이트부 밀도는 셀영역의 전체 표면적 대비 리얼 게이트부가 차지하는 표면적의 비를 의미한다.
도6을 참조하면, 리얼 게이트부(24a,24b)와 더미 게이트부(24c)가 형성된 반 도체 기판(20)의 전체 표면상에 예를 들어, 산화막 또는 질화막으로 이루어진 층간절연층(26)을 두껍게 형성한다. 이때 셀영역 상의 층간절연층(26)은 밀집된 리얼 게이트부(24a)들에 의해 층간절연층(26)이 전체적으로 균일하게 형성되며, 주변영역 상의 층간절연층(26)도 더미 게이트부(24c)가 충분한 밀도를 가지기 때문에 도2와 비교하여 더미 게이트부(24c)와 더미 게이트부(24c) 사이 또는 더미 게이트부(24c)와 리얼 게이트부(24b) 사이의 공간으로 충전되는 층간절연층(26)의 양이 많이 줄어들기 때문에 비교적 전체적으로 균일하게 형성될 수 있다.
도7을 참조하면, 표면 평탄화를 위해 층간절연층(26)에 대하여 화학기계적 연마 공정을 수행하게 된다. 셀영역의 레얼 게이트부(24a)의 밀도가 주변영역의 더미 게이트부(24c)의 밀도 차이가 크지 않기 때문에 CMP 공정을 수행하더라도 소요되는 슬러리의 양이 거의 비슷하여 로딩효과(loading effect)가 발생하지 않고, 셀영역과 주변영역간의 단차가 거의 존재하지 않아 평탄도가 매우 향상하게 된다.
따라서 층간절연층(26) 상에 후속되어 형성되는 배선층 또는 다른 층간절연층(도시 안됨)도 셀영역과 주변영역 사이에 단차를 형성하지 않고 평탄하게 형성되기 때문에 이들 층에 대한 패턴 형성 공정이 매우 양호하게 이루어질 수 있다.
도8은 본 발명의 또다른 실시예에 따른 반도체 소자의 주변영역에서 더미 활성영역(34)과 더미 게이트부(36) 간의 배치 관계를 보여주는 평면도이다.
도8을 참조하면, 도4에서 소자 분리영역(22)에 의해 둘러싸인 더미 활성영역(21c)들이 라인 형태로 길게 연장되어 형성된 것과 달리, 본 실시예에서 더미 활성영역(34)들은 소자 분리영역(32)에 의해 아일랜드 형태로 형성되며, 이들 더미 활성영역(34)들은 매트릭스 상으로 주변영역에 복수개가 형성된다. 전술한 실시예에서 언급된 바와 같이, 셀영역의 주변에 인접하여 형성되는 주변영역에서 더미 활성영역의 밀도는 주변영역에서 소자 분리를 위한 STI 공정이 최적의 조건으로 이루어질 수 있는 상태로 설정되는 것이 바람직하다. 따라서 더미 활성영역(34)의 치수 또는 더미 활성영역(34)들 사이의 소자 분리영역(32)의 폭을 지나치게 미세화하지 않더라도 소자 분리 공정을 용이하게 실시할 수 있다.
한편, 매트릭스 상으로 배치된 복수개의 더미 활성영역(34)에 대해서는 적절한 크기의 더미 게이트부(36)로 묶을 수 있다. 도8에서는 4개의 더미 활성영역(34)들에 대하여 1개의 더미 게이트부(36)로 묶은 경우를 도시하고 있지만 적어도 복수개의 더미 활성영역(34)을 커버하는 한 다양한 형태로 더미 게이트부(36)를 조합할 수 있다. 또한 주변영역에서의 더미 게이트부(36)의 크기 및 배치는 함께 형성되는 셀영역에서의 리얼 게이트부의 밀도를 고려하여 양 영역에서의 밀도 차이가 허용된 범위내에서 가능한 한 작게 유지하도록 형성하는 것이 후속되는 층간절연층의 CMP 공정후의 표면 평탄도 측면에서 유리하다.
도9는 본 발명의 또다른 실시예에 따른 반도체 소자의 주변영역에서 더미 활성영역(44)과 더미 게이트부(46) 간의 배치 관계를 보여주는 평면도이다.
도9를 참조하면, 소자 분리영역(42)에 의해 정의된 더미 활성영역(44)이 라인 형태와 아일랜드(island) 형태가 조합되어 있는 경우이며, 더미 게이트부(46)도 이에 대응하여 다양한 형태로 형성한 것을 보여준다.
이상의 실시예들에 대하여 상세하게 설명하였지만, 본 발명은 상기 실시예에 한정되는 것은 아니며, 다양한 형태로의 수정, 변형 및 변경이 가능함은 물론이다. 예를 들어, 상기 실시예들은 반도체 메모리 소자에서 셀영역에서의 리얼 게이트부의 밀도가 주변영역에서의 더미 게이트부의 밀도 보다 큰 경우를 상정하고 설명하였지만, 반대로 특정의 반도체 소자에 대해서는 셀영역에서의 리얼 게이트부의 밀도가 주변영역에서의 더미 게이트부의 밀도 보다 작은 경우에는 양 영역에서의 게이트부의 밀도 차이를 줄이기 위해 셀영역에 더미 게이트부를 더 형성할 수 있으며, 이때도 본 발명에서와 같이 셀영역에 형성될 수 있는 더미 활성영역들에 대하여 적절한 크기와 모양의 더미 게이트부를 형성할 수 있다.
나아가, 상기 실시예에서는 반도체 기판의 주변영역에 형성되는 더미 활성영역들과 그 위에 형성되는 더미 게이트부에 대하여 설명하였지만, 필요에 따라서 반도체 소자의 적층 구조의 특정 물질층에 대하여 CMP 공정을 수행하는 경우 CMP 공정의 전 단계에서 셀영역 또는 주변영역에 더미 게이트부를 형성하며 그 크기 및 배치를 본 발명의 사상을 적용하여 제조할 수 있음은 물론이다.
도1 내지 도3은 본 발명의 하나의 실시예에 따른 더미 게이트부를 포함하는 반도체 소자의 제조과정을 보여주는 공정 단면도들이다.
도4는 본 발명의 다른 실시예에 따른 반도체 소자에서 활성영역과 게이트부 간의 배치 관계를 보여주는 평면도이다.
도5 내지 도7은 본 발명의 다른 실시예에 따른 반도체 소자의 제조과정을 보여주는 도4의 A-A'선을 따라 자른 공정 단면도들이다.
도8은 본 발명의 또다른 실시예에 따른 반도체 소자의 주변 영역에서 더미 활성영역과 더미 게이트부 간의 배치 관계를 보여주는 평면도이다.
도9는 본 발명의 또다른 실시예에 따른 반도체 소자의 주변 영역에서 더미 활성영역과 더미 게이트부 간의 배치 관계를 보여주는 평면도이다.
* 도면의 주요 부분에 대한 부호의 설명
10, 20 ; 반도체 기판 11a, 11b, 21a, 21b ; 리얼 활성영역
11c, 21c, 34, 44 ; 더미 활성영역 12, 22, 32, 42 ; 소자 분리영역
14a, 14b, 24a, 24b ; 리얼 게이트부 14c, 24c, 36, 46 ; 더미 게이트부
16, 26 ; 층간절연층

Claims (15)

  1. 셀영역과, 상기 셀영역의 주변에 배치되는 주변영역을 포함하는 반도체 기판;
    상기 반도체 기판의 주변영역 내에서 소자 분리영역에 의해 둘러싸이며 각기 분리 형성된 복수개의 더미 활성영역들; 및
    인접하여 형성되는 상기 더미 활성영역들과 이들 사이에 위치하는 상기 소자 분리영역 상에 형성되며, 하나의 더미 게이트부가 적어도 복수개의 상기 더미 활성영역들을 커버하는 상기 더미 게이트부;
    를 포함하되,
    상기 주변영역의 더미 게이트부에 대응하여 상기 셀영역 상에는 복수개의 리얼 게이트부가 형성되며, 상기 더미 게이트부와 상기 리얼 게이트부는 동일한 물질로 이루어진 것을 특징으로 하는 반도체 소자.
  2. 삭제
  3. 제1항에 있어서, 상기 더미 활성영역들은 상기 더미 게이트부의 외측으로 노출되지 않도록 상기 더미 게이트부에 의해 커버되는 것을 특징으로 하는 반도체 소자.
  4. 제1항에 있어서, 상기 더미 활성영역들은 라인 형태를 포함하며, 상기 더미 게이트부는 상기 더미 활성영역들에 대응하여 라인 형태를 포함하는 것을 특징으로 하는 반도체 소자.
  5. 제1항 또는 제4항에 있어서, 상기 더미 활성영역들은 매트릭스상으로 배치된 복수개의 아일랜드 형태를 포함하며, 상기 더미 게이트부는 상기 복수개의 아일랜드 형태의 더미 활성영역들을 커버하는 사각형 판 형태를 포함하는 것을 특징으로 하는 반도체 소자.
  6. 셀영역과, 상기 셀영역의 주변에 배치되는 주변영역을 포함하는 반도체 기판;
    상기 반도체 기판의 주변영역 내에서 소자 분리영역에 의해 둘러싸이며 각기 분리 형성된 복수개의 더미 활성영역들; 및
    인접하여 형성되는 상기 더미 활성영역들과 이들 사이에 위치하는 상기 소자 분리영역 상에 형성되며, 하나의 더미 게이트부가 적어도 복수개의 상기 더미 활성영역들을 커버하는 상기 더미 게이트부;를 포함하되,
    상기 주변영역에 리얼 활성영역과 상기 리얼 활성영역에 대응하는 리얼 게이트부가 더 포함되는 것을 특징으로 하는 반도체 소자.
  7. 제1항에 있어서, 상기 셀영역에 더미 활성영역과 상기 더미 활성영역에 대응하는 더미 게이트부가 더 포함되는 것을 특징으로 하는 반도체 소자.
  8. 반도체 기판을 준비하는 단계;
    소자 분리영역에 의해 한정되는 셀영역과 상기 셀영역 주변에 주변영역을 형성하는 동시에, 상기 주변영역 내에 상기 소자 분리영역에 의해 둘러싸이며 각기 분리 형성된 복수개의 더미 활성영역들을 형성하기 위해 상기 반도체 기판의 상부에 대하여 소자 분리 공정을 수행하는 단계;
    상기 반도체 기판의 전면에 게이트부 형성물질을 형성하는 단계;
    상기 셀영역 상에 복수개의 리얼 게이트부를 형성하는 동시에, 상기 주변영역 상에 인접하여 형성되는 상기 더미 활성영역들과 이들 사이에 위치하는 상기 소자 분리영역 상에 적어도 복수개의 상기 더미 활성영역들을 커버하는 더미 게이트부를 형성하는 단계;
    상기 리얼 게이트부와 상기 더미 게이트부가 형성된 상기 반도체 기판의 전면에 층간절연층을 형성하는 단계; 및
    상기 층간절연층의 표면을 평탄화하는 단계;
    를 포함하는 반도체 소자의 제조방법.
  9. 제8항에 있어서, 상기 리얼 게이트부와 상기 더미 게이트부를 형성한 후, 상기 반도체 기판에 불순물 이온 주입 공정을 수행하는 단계를 더 포함하며, 상기 이온 주입 공정시 상기 더미 활성영역에 불순물이 주입되지 않도록 상기 더미 게이트부가 상기 더미 활성영역에 대하여 이온주입 마스크 역할을 하는 것을 특징으로 하는 반도체 소자의 제조방법.
  10. 제8항에 있어서, 상기 더미 활성영역들은 라인 형태를 포함하며, 상기 더미 게이트부는 상기 더미 활성영역들에 대응하여 라인 형태를 포함하는 것을 특징으로 하는 반도체 소자의 제조방법.
  11. 제8항 또는 제10항에 있어서, 상기 더미 활성영역들은 매트릭스상으로 배치 된 복수개의 아일랜드 형태를 포함하며, 상기 더미 게이트부는 상기 복수개의 아일랜드 형태의 더미 활성영역들을 커버하는 사각형 판 형태를 포함하는 것을 특징으로 하는 반도체 소자의 제조방법.
  12. 제8항에 있어서, 상기 주변영역에는 리얼 활성영역과 상리 리얼 활성영역에 대응하는 리얼 게이트부가 더 포함되는 것을 특징으로 하는 반도체 소자의 제조방법.
  13. 제8항에 있어서, 상기 셀영역에는 더미 활성영역과 상리 더미 활성영역에 대응하는 더미 게이트부가 더 포함되는 것을 특징으로 하는 반도체 소자의 제조방법.
  14. 제8항에 있어서, 상기 셀영역의 리얼 게이트부 밀도와 상기 주변영역의 더미 게이트부 밀도 간의 차이를 감소시키기 위해 상기 더미 게이트부의 전체 표면적 크기를 조절하는 것을 특징으로 하는 반도체 소자의 제조방법.
  15. 제8항에 있어서, 상기 층간절연층을 평탄화하는 단계는 화학기계적 연마 공정에 의해 수행되는 것을 특징으로 하는 반도체 소자의 제조방법.
KR1020070113719A 2007-11-08 2007-11-08 더미 게이트부를 포함한 반도체 소자 및 그 제조방법 KR101286644B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020070113719A KR101286644B1 (ko) 2007-11-08 2007-11-08 더미 게이트부를 포함한 반도체 소자 및 그 제조방법
US12/291,211 US8053845B2 (en) 2007-11-08 2008-11-07 Semiconductor device including dummy gate part and method of fabricating the same
US13/240,475 US9035396B2 (en) 2007-11-08 2011-09-22 Semiconductor device including dummy gate part and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070113719A KR101286644B1 (ko) 2007-11-08 2007-11-08 더미 게이트부를 포함한 반도체 소자 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20090047728A KR20090047728A (ko) 2009-05-13
KR101286644B1 true KR101286644B1 (ko) 2013-07-22

Family

ID=40622917

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070113719A KR101286644B1 (ko) 2007-11-08 2007-11-08 더미 게이트부를 포함한 반도체 소자 및 그 제조방법

Country Status (2)

Country Link
US (2) US8053845B2 (ko)
KR (1) KR101286644B1 (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006310454A (ja) * 2005-04-27 2006-11-09 Toshiba Corp 半導体装置およびその製造方法
US8097925B2 (en) * 2010-03-26 2012-01-17 Altera Corporation Integrated circuit guard rings
US8697515B2 (en) * 2012-06-06 2014-04-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method of making a FinFET device
JP2014183209A (ja) * 2013-03-19 2014-09-29 Toshiba Corp 半導体装置及び半導体装置の製造方法
US9564441B2 (en) 2014-09-25 2017-02-07 Kilopass Technology, Inc. Two-transistor SRAM semiconductor structure and methods of fabrication
US9564199B2 (en) 2014-09-25 2017-02-07 Kilopass Technology, Inc. Methods of reading and writing data in a thyristor random access memory
US9449669B2 (en) 2014-09-25 2016-09-20 Kilopass Technology, Inc. Cross-coupled thyristor SRAM circuits and methods of operation
US9613968B2 (en) 2014-09-25 2017-04-04 Kilopass Technology, Inc. Cross-coupled thyristor SRAM semiconductor structures and methods of fabrication
US20160093624A1 (en) 2014-09-25 2016-03-31 Kilopass Technology, Inc. Thyristor Volatile Random Access Memory and Methods of Manufacture
US9460771B2 (en) 2014-09-25 2016-10-04 Kilopass Technology, Inc. Two-transistor thyristor SRAM circuit and methods of operation
US9530482B2 (en) 2014-09-25 2016-12-27 Kilopass Technology, Inc. Methods of retaining and refreshing data in a thyristor random access memory
US9741413B2 (en) 2014-09-25 2017-08-22 Kilopass Technology, Inc. Methods of reading six-transistor cross-coupled thyristor-based SRAM memory cells
KR102307060B1 (ko) 2014-12-03 2021-10-01 삼성전자주식회사 반도체 소자
US10395045B2 (en) * 2015-04-17 2019-08-27 Dropbox, Inc. Collection folder for collecting file submissions and scanning for plagiarism
JP6569549B2 (ja) * 2015-05-01 2019-09-04 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の製造方法
CN106298667B (zh) * 2015-05-25 2019-03-29 中芯国际集成电路制造(上海)有限公司 半导体结构的形成方法
US9922832B1 (en) 2017-06-21 2018-03-20 United Microelectronics Corp. Manufacturing method of semiconductor structure
KR102282136B1 (ko) 2017-07-07 2021-07-27 삼성전자주식회사 반도체 장치
CN109817521B (zh) * 2017-11-21 2022-04-12 联华电子股份有限公司 用来改善平坦化负载效应的半导体制作工艺
KR20220149828A (ko) 2021-04-30 2022-11-09 삼성전자주식회사 반도체 소자

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07335844A (ja) * 1994-06-03 1995-12-22 Hitachi Ltd 半導体装置
KR100207519B1 (ko) * 1996-11-13 1999-07-15 윤종용 반도체 메모리소자 및 이의 제조방법
KR20030058679A (ko) * 2001-12-31 2003-07-07 주식회사 하이닉스반도체 반도체 소자의 게이트 패턴
KR20070026957A (ko) * 2005-08-29 2007-03-09 주식회사 하이닉스반도체 플래쉬 메모리 소자 및 그 제조 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6020616A (en) * 1998-03-31 2000-02-01 Vlsi Technology, Inc. Automated design of on-chip capacitive structures for suppressing inductive noise
KR100272166B1 (ko) * 1998-06-30 2000-11-15 윤종용 소자분리영역에 형성된 더미 도전층을 갖춘반도체소자 및 그제조방법
US6232161B1 (en) * 1998-12-15 2001-05-15 United Microelectronics Corp. Method for forming a dummy active pattern
KR20010038611A (ko) 1999-10-26 2001-05-15 윤종용 플래시 메모리 장치에서의 더미 패턴 형성방법
JP4307664B2 (ja) * 1999-12-03 2009-08-05 株式会社ルネサステクノロジ 半導体装置
KR100333058B1 (ko) * 2000-03-09 2002-04-22 윤종용 반도체 메모리 장치의 캐패시터 하부전극 제조 방법 및 그구조
KR20020036384A (ko) 2000-11-09 2002-05-16 윤종용 반도체 장치의 평탄화 방법
US6486066B2 (en) * 2001-02-02 2002-11-26 Matrix Semiconductor, Inc. Method of generating integrated circuit feature layout for improved chemical mechanical polishing
KR100594282B1 (ko) * 2004-06-28 2006-06-30 삼성전자주식회사 FinFET을 포함하는 반도체 소자 및 그 제조방법
US7432179B2 (en) * 2004-12-15 2008-10-07 Taiwan Semiconductor Manufacturing Company, Ltd. Controlling gate formation by removing dummy gate structures
KR100632655B1 (ko) * 2005-05-11 2006-10-12 주식회사 하이닉스반도체 플래쉬 메모리소자 및 이의 제조방법
JP2007012855A (ja) * 2005-06-30 2007-01-18 Matsushita Electric Ind Co Ltd 半導体集積回路、標準セル、標準セルライブラリ、半導体集積回路の設計方法および半導体集積回路の設計装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07335844A (ja) * 1994-06-03 1995-12-22 Hitachi Ltd 半導体装置
KR100207519B1 (ko) * 1996-11-13 1999-07-15 윤종용 반도체 메모리소자 및 이의 제조방법
KR20030058679A (ko) * 2001-12-31 2003-07-07 주식회사 하이닉스반도체 반도체 소자의 게이트 패턴
KR20070026957A (ko) * 2005-08-29 2007-03-09 주식회사 하이닉스반도체 플래쉬 메모리 소자 및 그 제조 방법

Also Published As

Publication number Publication date
US8053845B2 (en) 2011-11-08
KR20090047728A (ko) 2009-05-13
US9035396B2 (en) 2015-05-19
US20090121296A1 (en) 2009-05-14
US20120028435A1 (en) 2012-02-02

Similar Documents

Publication Publication Date Title
KR101286644B1 (ko) 더미 게이트부를 포함한 반도체 소자 및 그 제조방법
US7211498B2 (en) Method of manufacturing an isolation layer of a flash memory
US20110076829A1 (en) Semiconductor Devices and Methods of Forming the Same
JP4982921B2 (ja) 半導体装置及びその製造方法
KR100652395B1 (ko) 다이-휨이 억제된 반도체 소자 및 그 제조방법
JP2002110908A (ja) スパイラルインダクタおよびこれを備える半導体集積回路装置の製造方法
JP2001176959A (ja) 半導体装置およびその製造方法
US11594605B2 (en) Method of preparing semiconductor device with crystalline overlayer
US8426304B2 (en) Methods of manufacturing a vertical type semiconductor device
US7132331B2 (en) Non-volatile semiconductor memory devices having self-aligned gate conductive layers and methods of fabricating such devices
JP4161195B2 (ja) 半導体素子の製造方法および半導体素子
US6621117B2 (en) Semiconductor device having memory cell and peripheral circuitry with dummy electrode
US7714382B2 (en) Trench gate semiconductor with NPN junctions beneath shallow trench isolation structures
TWI451533B (zh) 嵌入式快閃記憶體的製造方法
US10847378B2 (en) Semiconductor device and method for planarizing the same
KR101172310B1 (ko) 반도체 장치 제조 방법
US7060561B2 (en) Method for fabricating memory device
JP5582154B2 (ja) 半導体装置及び半導体装置の製造方法
JP6036896B2 (ja) 半導体装置及びその製造方法
KR101024792B1 (ko) 반도체 소자의 제조 방법
KR100258199B1 (ko) 반도체 소자의 제조 방법
KR100338938B1 (ko) 반도체 장치의 분리구조 제조방법
KR20070002489A (ko) 플래쉬 메모리소자의 제조방법
US20110215388A1 (en) Pin capacitor of semiconductor device and method for fabricating the same
JP2014187377A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170630

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180629

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190628

Year of fee payment: 7