KR101032948B1 - 액정 표시 장치 및 그 구동 방법 - Google Patents

액정 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR101032948B1
KR101032948B1 KR1020040026752A KR20040026752A KR101032948B1 KR 101032948 B1 KR101032948 B1 KR 101032948B1 KR 1020040026752 A KR1020040026752 A KR 1020040026752A KR 20040026752 A KR20040026752 A KR 20040026752A KR 101032948 B1 KR101032948 B1 KR 101032948B1
Authority
KR
South Korea
Prior art keywords
pixel
voltage
charging
time
pixel row
Prior art date
Application number
KR1020040026752A
Other languages
English (en)
Other versions
KR20050101672A (ko
Inventor
문승환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040026752A priority Critical patent/KR101032948B1/ko
Priority to US11/109,569 priority patent/US20050231455A1/en
Priority to TW094112482A priority patent/TWI397880B/zh
Priority to JP2005120862A priority patent/JP2005309437A/ja
Priority to CNB2005100716737A priority patent/CN100481168C/zh
Publication of KR20050101672A publication Critical patent/KR20050101672A/ko
Application granted granted Critical
Publication of KR101032948B1 publication Critical patent/KR101032948B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

본 발명은 한 행의 화소에 대하여 두 개의 게이트선이 할당되어 있고 두 열의 화소에 대하여 하나의 데이터선이 할당되어 있는 액정 표시 장치에 관한 것이다. 이러한 액정 표시 장치에서 한 화소행에서 서로 다른 게이트선에 연결되어 있는 제1 및 제2 화소 중에서 데이터 전압의 충전이 늦게 끝나는 제2 화소는 제1 화소의 전압 충전이 끝나기 전에 전압을 충전하는 선충전 시간과 제1 화소의 전압 충전이 끝난 후에 전압을 충전하는 본충전 시간을 가진다. 이때 제2 화소의 선충전 시간과 본충전 시간에 충전되는 전압의 극성은 동일하다. 이렇게 함으로써 제2 화소의 극성 변화로 인한 제1 화소의 전압 변화를 줄일 수 있다.
반전, 반감, 데이터구동집적회로, 선충전, 기생용량

Description

액정 표시 장치 및 그 구동 방법{LIQUID CRYSTAL DISPLAY AND DRIVING METHOD THEREOF}
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고,
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이고,
도 3는 본 발명의 실시예에 따른 박막 트랜지스터 표시판의 개략도이고,
도 4는 본 발명의 한 실시예에 따른 박막 트랜지스터 표시판의 배치도이고,
도 5 및 도 6은 각각 도 4의 박막 트랜지스터 표시판을 V-V'선 및 VI-VI'선을 따라 절단한 단면도이고,
도 7은 도 3에 도시한 액정 표시 장치의 열 반전 시 극성을 나타낸 도면이고,
도 8a, 도 9a, 도 10a 및 도 11a는 본 발명의 실시예에 따른 액정 표시 장치의 신호 파형을 시간에 따라 나타낸 도면이며,
도 8b, 도 9b, 도 10b 및 도 11b는 각각 도 8a, 도 9a, 도 10a 및 도 11a에 나타낸 액정 표시 장치에서 한 행의 화소에 충전되는 화소 전압의 극성을 시간의 함수로 나타낸 도면이다.
본 발명은 액정 표시 장치 및 그 구동 방법에 관한 것이다.
액정 표시 장치는 액정층에 전계를 인가하여 액정 분자의 배향을 제어하여 영상을 표시하는 표시 장치로서, 전계를 생성하기 위한 복수의 전계 생성 전극과 이에 인가하는 전압을 제어하기 위한 스위칭 소자를 구비한다. 액정 표시 장치는 또한 스위칭 소자를 제어하기 위한 게이트 신호를 전달하는 게이트선과 전계 생성 전극에 인가하기 위한 데이터 전압을 전달하는 데이터선, 그리고 게이트 신호와 데이터 전압을 생성하는 게이트 구동부와 데이터 구동부를 구비한다. 게이트 구동부와 데이터 구동부는 복수의 구동 집적 회로 칩으로 이루어지는 것이 보통인데 이러한 칩의 수효를 될 수 있으면 적게 하는 것이 생산 비용을 줄이는 데 중요한 요소이다. 특히 데이터 구동 집적 회로 칩은 게이트 구동 회로 칩에 비하여 가격이 높기 때문에 더욱더 그 수효를 줄일 필요가 있다.
본 발명이 이루고자 하는 기술적 과제는 구동 회로 칩의 수효를 줄여 액정 표시 장치의 생산 가격을 낮추면서도 화질이 우수한 액정 표시 장치를 구현하는 것이다.
본 발명의 특징에 따른 액정 표시 장치는 교대로 배치되어 있는 복수의 제1 및 제2 화소를 각각 포함하는 복수의 화소행, 상기 제1 화소에 연결되어 있는 복수 의 제1 신호선, 상기 제2 화소에 연결되어 있는 복수의 제2 신호선, 상기 제1 신호선과 교차하며 인접한 한 쌍의 제1 및 제2 화소 사이에 배치되어 이에 연결되어 있는 복수의 제3 신호선을 포함한다.
상기 제3 신호선 각각을 따라 흐르는 전압의 극성은 하나의 프레임에서는 일정하며 인접한 두 프레임에서는 반대일 수 있으며, 인접한 제3 신호선을 따라 흐르는 전압의 극성은 반대일 수 있다.
본 발명의 한 특징에 따르면, 상기 제1 및 제2 화소는 각각 상기 제1 및 제2 신호선으로부터의 신호에 따라 상기 제3 신호선으로부터의 전압을 충전하고, 상기 제1 화소의 전압 충전은 동일한 화소행의 제2 화소의 전압 충전보다 빨리 끝나고, 상기 제2 화소는 동일한 화소행의 제1 화소의 전압 충전이 끝나기 전에 전압을 충전하는 선충전 시간과 동일한 화소행의 제1 화소의 전압 충전이 끝난 후에 전압을 충전하는 본충전 시간을 가지며, 상기 제2 화소의 상기 선충전 시간과 상기 본충전 시간에 충전되는 전압의 극성은 동일하다.
본 발명의 실시예에 따르면, 상기 각 화소행의 제2 화소의 선충전 시간은 그 화소행의 제1 화소의 전압 충전 시간과 적어도 일부분 중첩될 수 있다.
이 경우, 상기 각 화소행의 상기 제1 화소는 이전 화소행의 제2 화소의 본충전 시간과 중첩되는 선충전 시간과 이전 화소행의 제2 화소의 본충전이 끝난 후에 전압을 충전하는 본충전 시간을 가질 수 있으며, 상기 제1 화소의 상기 선충전 시간과 상기 본충전 시간에 충전되는 전압의 극성은 동일하다. 이와는 달리, 상기 각 화소행의 제2 화소의 선충전 시간이 그 화소행의 제1 화소의 전압 충전 시간과 동일할 수 있다.
본 발명의 다른 실시예에 따르면, 상기 각 화소행의 제2 화소의 선충전 시간은 그 화소행의 제1 화소의 전압 충전 시간과 중첩되지 않을 수 있다.
이 경우, 상기 각 화소행의 제1 화소는 그 화소행의 제2 화소의 선충전 시간 이전에 끝나는 선충전 시간과 그 화소행의 제2 화소의 선충전 시간과 본충전 시간의 사이에 있는 본충전 시간을 가질 수 있으며, 상기 제1 화소의 상기 선충전 시간과 상기 본충전 시간에 충전되는 전압의 극성은 동일하다.
본 발명의 다른 특징에 따르면, 상기 제1 및 제2 화소는 각각 상기 제1 및 제2 신호선으로부터의 신호에 따라 상기 제3 신호선으로부터의 전압을 충전하고, 상기 제1 화소의 전압 충전 시간은 동일한 화소행의 제2 화소의 전압 충전 시간 또는 다른 화소행의 제1 또는 제2 화소의 전압 충전 시간과 적어도 일부분 중첩된다.
본 발명의 한 실시예에 따르면, 상기 각 화소행의 제2 화소의 전압 충전 시간은 그 화소행의 제1 화소의 전압 충전 시간과 적어도 일부분 중첩될 수 있다.
이 경우, 상기 각 화소행의 상기 제1 화소는 이전 화소행의 제2 화소의 전압 충전이 끝나기 전에 전압 충전을 시작하여 이전 화소행의 제2 화소의 전압 충전이 끝난 후에도 전압의 충전을 계속하며, 상기 각 화소행의 상기 제2 화소는 그 화소행의 제1 화소의 전압 충전이 끝나기 전에 전압 충전을 시작하여 그 화소행의 제1 화소의 전압 충전이 끝난 후에도 전압의 충전을 계속할 수 있다. 이와는 달리, 상기 각 화소행의 제2 화소는 그 화소행의 제1 화소의 전압 충전과 동시에 시작하여 그 화소행의 제1 화소의 전압 충전이 끝난 후에도 전압의 충전을 계속할 수 있다.
본 발명의 다른 실시예에 따르면, 상기 각 화소행의 제2 화소의 전압 충전 시간은 이전 화소행의 제2 화소의 전압 충전 시간과 일부분 중첩할 수 있으며, 상기 각 화소행의 제1 화소의 전압 충전 시간은 이전 화소행의 제1 화소의 전압 충전 시간과 일부분 중첩할 수 있다. 이때, 상기 각 화소행의 제1 화소의 전압 충전 시간은 그 화소행의 제2 화소의 전압 충전 시간과 중첩하지 않을 수 있다.
본 발명의 한 특징에 따른 액정 표시 장치의 구동 방법은, 교대로 배열되어 있는 복수의 제1 및 제2 화소를 각각 포함하는 화소행을 포함하는 액정 표시 장치를 구동하는 방법으로서, 상기 제1 화소에 제1 전압을 충전하는 단계, 상기 제1 전압 충전 단계가 끝나기 전에 상기 제2 화소에 제2 전압을 충전하는 단계, 그리고 상기 제1 전압 충전 단계가 끝난 후에 상기 제2 전압과 동일한 극성의 제3 전압을 상기 제2 화소에 충전하는 단계를 포함한다.
상기 제2 전압 충전 단계와 상기 제3 전압 충전 단계는 연속하여 수행할 수 있으며, 상기 제1 전압 충전 단계와 상기 제2 전압 충전 단계는 동시에 수행할 수 있다.
상기 제1 전압 충전 단계와 상기 제2 전압 충전 단계를 시작하기 전에 상기 제1 전압과 동일한 극성의 제4 전압을 상기 제1 화소에 충전하는 단계를 더 포함할 수 있으며, 상기 제4 전압 충전 단계와 상기 제1 전압 충전 단계는 연속하여 수행할 수 있다.
상기 제2 전압 충전 단계는 상기 제1 전압 충전 단계를 시작하기 전에 끝낼 수 있다. 이때, 상기 구동 방법은 상기 제2 전압 충전 단계를 시작하기 전에 상기 제1 전압과 동일한 극성의 제4 전압을 상기 제1 화소에 충전하는 단계를 더 포함할 수 있으며, 상기 제4 전압 충전 단계는 상기 제2 전압 충전 단계를 시작하기 전에 끝낼 수 있다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300)와 이에 연결된 게이트 구동부(400) 및 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800), 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선(G1-G2n, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(Px)를 포함한다.
표시 신호선(G1-G2n, D1-Dm)은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-G2n)과 데이터 신호를 전달하는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 게이트선(G1-G2n)은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고 데이터선(D1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.
각 화소는 표시 신호선(G1-G2n, D1-Dm)에 연결된 스위칭 소자(Q)와 이에 연결된 액정 축전기(liquid crystal capacitor)(CLC) 및 유지 축전기(storage capacitor)(CST)를 포함한다. 유지 축전기(CST)는 필요에 따라 생략할 수 있다.
박막 트랜지스터 따위의 스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있으며, 삼단자 소자로서 그 제어 단자 및 입력 단자는 각각 게이트선(G1-G2n) 및 데이터선(D1-Dm)에 연결되어 있으며, 출력 단자는 액정 축전기(CLC) 및 유지 축전기(CST)에 연결되어 있다.
액정 축전기(CLC)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다. 화소 전극(190)은 스위칭 소자(Q)에 연결되며 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가 받는. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270) 중 적어도 하나가 선형 또는 막대형으로 만들어질 수 있다.
액정 축전기(CLC)의 보조적인 역할을 하는 유지 축전기(CST)는 하부 표시판(100)에 구비된 별개의 신호선(도시하지 않음)과 화소 전극(190)이 절연체를 사이에 두고 중첩되어 이루어지며 이 별개의 신호선에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(CST)는 화소 전극(190)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.
한편, 색 표시를 구현하기 위해서는 각 화소가 삼원색 중 하나를 고유하게 표시하거나(공간 분할) 각 화소가 시간에 따라 번갈아 삼원색을 표시하게(시간 분할) 하여 이들 삼원색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 도 2는 공간 분할의 한 예로서 각 화소가 화소 전극(190)에 대응하는 영역에 삼원색 중 하나를 표시하는 색필터(230)를 구비함을 보여주고 있다. 도 2와는 달리 색필터(230)는 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.
색필터(230)의 색상은 적색, 녹색, 청색 등 삼원색 중 하나일 수 있으며, 본 명세서에서는 화소가 나타내는 색상에 따라 적색, 녹색 또는 청색 화소라 한다.
액정 표시판 조립체(300)의 두 표시판(100, 200) 중 적어도 하나의 바깥 면에는 빛을 편광시키는 편광자(도시하지 않음)가 부착되어 있다. 또한, 편광자와 표시판(100, 200) 사이에는 액정의 굴절률 이방성을 보상할 수 있는 적어도 하나의 보상판(도시하지 않음)이 개재될 수 있다.
그러면, 본 발명의 한 실시예에 따른 게이트선, 데이터선 및 화소의 배치에 대하여 도 3을 참고로 하여 상세하게 설명한다.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 화소 및 신호선의 공간적인 배열을 나타낸 도면이다.
도 3에 도시한 바와 같이, 각 쌍의 게이트선(G2i-1, G2i)(i=1, 2, ..., n)은 한 행의 화소 전극(190)의 아래위에 배치되어 박막 트랜지스터(Q)를 통하여 이에 연결되어 있으며, 데이터선(Dj)(j=1, 2, 3, ...)은 두 열의 화소 전극(190)의 사이에 하나씩 배치되어 좌우의 화소 전극(190)에 박막 트랜지스터(Q)를 통하여 연결되어 있다. 상세하게는, 한 행의 화소 전극(190)은 인접한 데이터선(D1-Dm)에 연결되어 있고 인접한 한 쌍의 게이트선(G2i-1, G2i)에 번갈아 연결되어 있다. 한 열의 화소 전극(190)은 인접한 데이터선(Dj)에 연결되어 있고 인접한 두 게이트선(G2i-1, G2i) 중 같은 쪽 게이트선에 연결되어 있다. 예를 들면 한 데이터선(D1, D2 , D3, ...)에 연결되어 있으며 데이터선(D1, D2, D3, ...)을 중심으로 좌우에 위치한 두 개의 화소 전극(190) 중에서 왼쪽에 위치한 화소 전극(190)은 위쪽 게이트선(G1, G3, G5, ...)과 연결되어 있고 오른쪽에 위치한 화소 전극(190)은 아래쪽 게이트선(G2, G4, G6, ...)에 연결되어 있다. 다른 말로 하면, 각 화소행에서 (2k-1)번째 화소(k=1, 2, ..., m/2)는 (2i-1)번째 게이트선(G2i-1)과 k번째 데이터선(Dk )에 연결되어 있고, 2k번째 화소는 2i번째 게이트선(G2i)과 k번째 데이터선(Dk)에 연 결되어 있다. 이와는 달리 각 화소행에서 (2k-1)번째 화소(k=1, 2, ..., m/2)는 2i번째 게이트선(G2i)과 k번째 데이터선(Dk)에 연결되어 있고, 2k번째 화소는 (2i-1)번째 게이트선(G2i-1)과 k번째 데이터선(Dk)에 연결되어 있다.
이와 같이 배치하면, 데이터선(D1, D2, D3, ...)의 수효를 화소 열수의 반으로 줄일 수 있다.
그러면, 이러한 액정 표시판 조립체의 하부 표시판의 구조에 대하여 도 4 내지 도 6을 참고로 하여 상세하게 설명한다.
도 4는 본 발명의 한 실시예에 따른 박막 트랜지스터 표시판의 배치도이고 도 5 및 도 6은 각각 도 4의 박막 트랜지스터 표시판을 V-V'선 및 VI-VI'선을 따라 절단한 단면도이다.
투명한 유리 등의 절연 기판(110) 위에 복수의 게이트선(121a, 121b)과 복수의 유지 전극선(131)이 형성되어 있다.
게이트선(121a, 121b)은 주로 가로 방향으로 뻗어 있으며 각 게이트선(121)의 일부는 아래 또는 위로 돌출하여 게이트 전극(124)을 이룬다. 두 개의 게이트선(121a, 121b)은 서로 인접하여 쌍을 이루며, 서로 반대 방향으로 뻗은 게이트 전극(124)을 포함하고 있다. 맨 위의 게이트선(121b)과 맨 아래의 게이트선(121a)은 쌍을 이루지 않을 수 있다.
유지 전극선(131)은 거리가 먼 게이트선(121a, 121b) 사이에 주로 가로 방향으로 뻗어 있으며 세로 방향으로 뻗은 복수의 유지 전극(133)을 포함한다.
게이트선(121a, 121b) 및 유지 전극선(131) 위에는 질화규소(SiNx) 따위로 이루어진 게이트 절연막(140)이 형성되어 있다.
상기 게이트 절연막(140) 위에는 수소화 비정질 규소(hydrogenated amorphous silicon) 등으로 이루어진 복수의 선형 반도체(151)가 형성되어 있다. 선형 반도체(151)는 주로 세로 방향으로 뻗어 있으며 이로부터 복수의 돌출부(extension)(154)가 게이트 전극(124)을 향하여 뻗어 나와 있다.
반도체(151)의 상부에는 실리사이드(silicide) 또는 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어진 복수의 선형 및 섬형 저항성 접촉 부재(ohmic contact)(161, 165)가 형성되어 있다. 선형 접촉 부재(161)는 복수의 돌출부(163)를 가지고 있으며, 이 돌출부(163)와 섬형 접촉 부재(165)는 쌍을 이루어 반도체(151)의 돌출부(154) 위에 위치한다.
저항 접촉 부재(161, 165) 및 게이트 절연막(140) 위에는 각각 복수의 데이터선(data line)(171)과 복수의 드레인 전극(drain electrode)(175)이 형성되어 있다.
데이터선(171)은 주로 세로 방향으로 뻗어 게이트선(121)과 교차하며 데이터 전압(data voltage)을 전달한다. 각 데이터선(171)은 다른 층 또는 외부 장치와의 접속을 위하여 폭이 확장되어 있는 확장부(179)와 드레인 전극(175)을 향하여 뻗은 복수의 소스 전극(source electrode)(173)을 포함한다. 소스 전극(173)과 드레인 전극(175)은 서로 분리되어 있으며 게이트 전극(124)에 대하여 서로 반대쪽에 위치한다. 게이트 전극(124), 소스 전극(173) 및 드레인 전극(175)은 반도체(151)의 돌출부(154)와 함께 박막 트랜지스터(thin film transistor, TFT)를 이루며, 박막 트랜지스터의 채널(channel)은 소스 전극(173)과 드레인 전극(175) 사이의 돌출부(154)에 형성된다.
저항성 접촉 부재(161, 165)는 그 하부의 반도체(151)와 그 상부의 데이터선(171) 및 드레인 전극(175) 사이에만 존재하며 접촉 저항을 낮추어 주는 역할을 한다. 선형 반도체(151)는 박막 트랜지스터가 위치하는 돌출부(154)를 제외하면 데이터선(171), 드레인 전극(175) 및 그 하부의 저항성 접촉 부재(161, 165)와 실질적으로 동일한 평면 형태를 가지고 있다. 즉, 선형 반도체(151)는 데이터선(171) 및 드레인 전극(175)과 그 하부의 저항성 접촉 부재(161, 165)의 아래에 존재하는 부분 외에도 소스 전극(173)과 드레인 전극(175) 사이에 이들에 가리지 않고 노출된 부분을 가지고 있다. 이와는 달리 돌출부(154)만을 남기고 다른 부분은 모두 제거될 수 있다.
데이터선(171) 및 드레인 전극(175)과 노출된 반도체(151) 부분의 위에는 보호막(passivation layer)(180)이 형성되어 있다.
보호막(180)에는 드레인 전극(175) 및 데이터선(171)의 확장부(179)를 각각 드러내는 복수의 접촉 구멍(contact hole)(185, 181)이 형성되어 있으며, 게이트 절연막(140)과 함께 게이트선(121)의 확장부(129)를 드러내는 복수의 접촉 구멍(181)이 형성되어 있다.
보호막(180) 위에는 ITO 또는 IZO로 이루어진 복수의 화소 전극(pixel electrode)(190)과 복수의 접촉 보조 부재(contact assistant)(192, 199)가 형성되어 있다.
화소 전극(190)은 접촉 구멍(185)을 통하여 드레인 전극(175)과 물리적·전기적으로 연결되어 드레인 전극(175)으로부터 데이터 전압을 인가 받는다. 데이터 전압이 인가된 화소 전극(190)은 공통 전압(common voltage)을 인가 받는 공통 전극(270)과 함께 전기장을 생성함으로써 두 전극(190, 270) 사이의 액정층(3)의 액정 분자들을 재배열시킨다.
또한 화소 전극(190)과 공통 전극(270)은 액정 축전기(CLC)를 이루어 박막 트랜지스터가 턴 오프된 후에도 인가된 전압을 유지하며, 전압 유지 능력을 강화하기 위하여 액정 축전기와 병렬로 연결된 유지 축전기는 화소 전극(190) 및 이와 이웃하는 유지 전극선(131)의 중첩 등으로 만들어진다.
유지 전극(133)은 또한 데이터선(171)이 사이에 없는 두 화소 전극(190)의 사이에 위치하여 두 화소 전극(190)의 결합 용량에 의한 간섭을 줄이는 역할을 한다.
화소 전극(190) 위에는 액정층을 배향할 수 있는 배향막(도시하지 않음)이 도포되어 있다.
이 때, 게이트선(121a, 121b), 유지 전극선(131), 데이터선(171) 및 드레인 전극(175) 등은 각각 Cr, Al, AlNd, Mo, MoW 등의 단일층으로 이루어질 수 있으며, 또한, 두 가지 금속으로 이루어진 이중층 구조를 가질 수도 있다.
다시 도 1을 참고하면, 계조 전압 생성부(800)는 화소의 투과율과 관련된 두 벌의 복수 계조 전압을 생성한다. 두 벌 중 한 벌은 공통 전압(Vcom)에 대하여 양의 값을 가지고 다른 한 벌은 음의 값을 가진다.
게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선(G1-G2n)에 연결되어 외부로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-G2n)에 인가한다.
데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 전압으로서 화소에 인가한다.
복수의 게이트 구동 집적 회로 또는 데이터 구동 집적 회로는 칩의 형태로 TCP(tape carrier package)(도시하지 않음)에 실장하여 TCP를 액정 표시판 조립체(300)에 부착할 수도 있고, TCP를 사용하지 않고 유리 기판 위에 이들 집적 회로 칩을 직접 부착할 수도 있으며(chip on glass, COG 실장 방식), 이들 집적 회로와 같은 기능을 수행하는 회로를 화소의 박막 트랜지스터와 함께 액정 표시판 조립체(300)에 직접 형성할 수도 있다.
신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어한다.
그러면 이러한 액정 표시 장치의 표시 동작에 대하여 상세하게 설명한다.
신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호, 예를 들면 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등을 제공받는다. 신호 제어부(600)의 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 영상 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(DAT)를 데이터 구동부(500)로 내보낸다. 여기에서 영상 신호(R, G, B)의 처리는 도 3에 도시한 액정 표시판 조립체의 화소 배열에 따라 영상 데이터(R, G, B)를 재배열하는 동작을 포함한다.
게이트 제어 신호(CONT1)는 게이트 온 전압(Von)의 출력 시작을 지시하는 수직 동기 시작 신호(STV), 게이트 온 전압(Von)의 출력 시기를 제어하는 게이트 클록 신호(CPV) 및 게이트 온 전압(Von)의 지속 시간을 한정하는 출력 인에이블 신호(OE) 등을 포함한다.
데이터 제어 신호(CONT2)는 영상 데이터(DAT)의 전송 시작을 알리는 수평 동기 시작 신호(STH), 데이터선(D1-Dm)에 해당 데이터 전압을 인가하라는 로드 신호(TP), 공통 전압(Vcom)에 대한 데이터 전압의 극성(이하 "공통 전압에 대한 데이터 전압의 극성"을 줄여 "데이터 전압의 극성"이라 함)을 반전시키는 반전 신호(RVS) 및 데이터 클록 신호(HCLK) 등을 포함한다.
데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라 한 행의 화소 중 반에 대한 영상 데이터(DAT) 집합을 차례로 수신하고 계조 전압 생성부(800)로부터의 계조 전압 중 각 영상 데이터(DAT)에 대응하는 계조 전압을 선택함으로써 영상 데이터(DAT)를 해당 데이터 전압으로 변환한 후, 이를 해당 데이터선(D1-Dm)에 인가한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1-G2n)에 차례로 인가하여 이 게이트선(G 1-G2n)에 연결된 스위칭 소자(Q)를 턴온시키며 이에 따라 데이터선(D1-Dm )에 인가된 데이터 전압이 턴온된 스위칭 소자(Q)를 통하여 해당 화소에 인가된다.
화소에 인가된 데이터 전압과 공통 전압(Vcom)의 차이는 액정 축전기(CLC)의 충전 전압, 즉 화소 전압으로서 나타난다. 액정 분자들은 화소 전압의 크기에 따라 그 배열을 달리하며 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판(100, 200)에 부착된 편광자(도시하지 않음)에 의하여 빛의 투과율 변화로 나타난다.
1/2 수평 주기(또는 "1/2 H")[수평 동기 신호(Hsync) 및 게이트 클록(CPV)의 한 주기]를 단위로 하여 데이터 구동부(500)와 게이트 구동부(400)는 동일한 동작을 반복한다. 이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-G2n)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소에 데이터 전압을 인가한다. 한 프레임이 끝나면 다음 프레임이 시작되고 각 화소에 인가되는 데이터 전압 의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 전압의 극성이 바뀌거나(보기: 행 반전, 도트 반전), 인접 데이터선을 통하여 동시에 흐르는 데이터 전압의 극성도 서로 다를 수 있다(보기: 열 반전, 도트 반전).
그러면 본 발명의 한 실시예에 따른 열 반전에 대하여 도 7을 참고로 하여 상세하게 설명한다.
도 7은 도 3에 도시한 액정 표시 장치의 열 반전 시 극성을 나타낸 도면이다.
먼저 화소의 배치를 좀 더 살펴보면, RP, GP, BP로 각각 나타낸 적색, 녹색 및 청색 화소가 복수의 화소행과 복수의 화소열로 이루어진 행렬의 형태로 배열되어 있다. 각 화소행은 차례로 배열된 적색, 녹색 및 청색 화소(RP, GP, BP)를 포함하며 각 화소열은 세 가지 색상의 화소 중에서 한 색상의 화소만을 포함하며, 이를 스트라이프(stripe) 배열이라 한다.
도 7에 도시한 바와 같이 데이터 구동부(500)에서 수행하는 반전이 열반전인 경우에는 하나의 데이터선에 연결된 화소의 화소 전압의 극성은 모두 동일하고 인접한 데이터선에 연결된 화소의 화소 전압의 극성은 반대이다.
다음, 도 7에 도시한 열 반전의 경우 각 화소에 전압을 인가하는 여러 가지 방법에 대하여 도 8a 내지 도 11b를 참고로 하여 상세하게 설명한다.
도 8a, 도 9a, 도 10a 및 도 11a는 본 발명의 실시예에 따른 액정 표시 장치 의 신호 파형을 시간에 따라 나타낸 도면이고, 도 8b, 도 9b, 도 10b 및 도 11b는 각각 도 8a, 도 9a, 도 10a 및 도 11a에 나타낸 액정 표시 장치에서 한 행의 화소에 충전되는 화소 전압의 극성을 시간의 함수로 나타낸 도면이다. 도 8a 내지 도 11b에서 gj(j=1, 2, ...)는 j번째 게이트선(Gj)에 인가되는 게이트 신호를 나타내고, d2 및 d3는 각각 도 7에서 두 번째, 세 번째 데이터선(D2, D3)에 인가되는 데이터 전압을 나타낸다. 도 8a, 도 9a, 도 10a 및 도 11a에서 게이트 신호(g1, g3, ...)에 표시된 극성은 상부 게이트선 또는 홀수 번째 게이트선(G2i-1) 및 세 번째 데이터선(D3)에 연결되어 있는 화소의 극성을 나타낸 것이고, 게이트 신호(g2, g4, ...)에 표시된 극성은 하부 게이트선 또는 짝수 번째 게이트선(G2i) 및 두 번째 데이터선(D2)에 연결되어 있는 화소의 극성을 나타낸 것이다.
도 8a 및 도 8b에 도시한 실시예에서는 각 게이트선(G1-G2n)에 게이트 온 전압(Von)을 인가하는 시간이 1/2 H, 즉 게이트 클록 신호(CPV)의 한 주기이다.
도 8b에서 보면 상부 게이트선(G2i-1) 및 하부 게이트선(G2i)에 게이트 온 전압(Von)에 인가되지 않은 초기 상태(t=0)에서는 두 개의 화소마다 화소 전압의 극성이 바뀐다.
이어 t = 1/2 H인 시점에서 상부 게이트선(G2i-1)에 게이트 온 전압(Von)이 인가되면 상부 게이트선(G2i-1)에 연결되어 있는 화소에 데이터 전압이 인가되고 이 에 따라 화소 전압의 극성이 바뀐다. 이때 사이에 데이터선 없이 바로 인접하는 두 화소는 동일한 극성을 가지며 두 화소 사이의 기생 용량에 의하여 상부 게이트선(G2i-1)에 연결되어 있는 화소의 최종 화소 전압이 결정된다.
이어 t = 1 H인 시점에서 상부 게이트선(G2i-1)에 게이트 오프 전압(Voff)이 인가되고 하부 게이트선(G2i)에 게이트 온 전압(Von)이 인가되면 하부 게이트선(G2i )에 연결되어 있는 화소의 화소 전압의 극성 또한 바뀐다. 이때 바로 인접하는 두 화소는 반대 극성을 가지며 두 화소 사이의 기생 용량에 의하여 상부 게이트선(G2i-1)에 연결되어 있는 화소의 최종 화소 전압이 변화한다.
한편, 동일한 색상을 나타내는 화소라 하더라도 어떤 화소는 상부 게이트선(G2i-1)에 연결되고 어떤 화소는 하부 게이트선(G2i)에 연결되어 있다. 예를 들면 도 8b에서 첫 번째 녹색 화소열의 녹색 화소(GP1)는 하부 게이트선(G2i)에 연결되어 있지만, 두 번째 녹색 화소열의 녹색 화소(GP2)는 상부 게이트선(G2i-1)에 연결되어 있다. 그런데 상부 게이트선(G2i-1)에 연결된 화소는 하부 게이트선(G2i)에 연결된 화소에 전압을 충전할 때 기생 용량에 의하여 화소 전압이 변화하지만 하부 게이트선(G2i)에 연결된 화소는 그러하지 아니하다. 따라서 상부 게이트선(G2i-1)에 연결된 화소와 하부 게이트선(G2i)에 연결된 화소에 동일한 전압을 인가하더라도 실제 화소 전압이 차이가 난다.
도 9a 및 도 9b에 도시한 실시예에서는 각 게이트선(G1-G2n)에 게이트 온 전압(Von)을 인가하는 시간이 1 H이며, 인접한 두 게이트선(G1-G2n)에 게이트 온 전압(Von)을 인가하는 시간은 1/2 H 동안 중첩된다. 이때, 각 게이트선(G1-G2n)에 연결된 화소에 인가할 목표 데이터 전압은 후반 1/2 H 동안 인가된다.
도 9b에서 보면, t = 1/2 H인 시점에서 상부 게이트선(G2i-1)에 게이트 온 전압(Von)이 인가되면 상부 게이트선(G2i-1)에 연결되어 있는 화소에는 이전 게이트선(G2i-2)에 연결되어 있는 화소에 인가될 데이터 전압이 인가되며 이에 따라 화소 전압의 극성이 바뀐다.
t = 1 H인 시점에서 상부 게이트선(G2i-1)에는 계속 게이트 온 전압(Von)이 인가되고 하부 게이트선(G2i)에도 게이트 온 전압(Von)이 인가되며 이때 상부 게이트선(G2i-1)에 연결되어 있는 화소에 인가할 목표 데이터 전압이 상부 및 하부 게이트선(G2i-1, G2i)에 연결되어 있는 화소에 모두 인가된다. 상부 게이트선(G 2i-1)에 연결되어 있는 화소에는 이미 동일한 극성의 전압이 충전되어 있기 때문에 화소 전압의 극성이 변화하지 않지만, 하부 게이트선(G2i)에 연결되어 있는 화소의 화소 전압의 극성이 바뀐다. 이때 바로 인접하는 두 화소는 반대의 극성을 가지며 두 화소 사이의 기생 용량에 의하여 상부 게이트선(G2i-1)에 연결되어 있는 화소의 최종 화소 전압이 결정된다.
이어 t = 3/2 H인 시점에서 상부 게이트선(G2i-1)에 게이트 오프 전압(Voff)이 인가되고 하부 게이트선(G2i)에 게이트 온 전압(Von)이 인가되면 하부 게이트선(G2i)에 연결되어 있는 화소의 목표 데이터 전압이 데이터선(D1-Dm )을 따라 인가되며 하부 게이트선(G2i)에 연결되어 있는 선충전된 화소의 화소 전압의 극성은 그대로 유지된다. 이때에도 바로 인접하는 두 화소는 여전히 반대 극성을 가지므로 두 화소 사이의 기생 용량에 의하여 상부 게이트선(G2i-1)에 연결되어 있는 화소의 화소 전압의 변화량은 극히 적다.
도 10a 및 도 10b에 도시한 실시예에서는 각 게이트선(G1-G2n)에 1/2 H의 간격을 두고 1/2 H 씩 두 번 게이트 온 전압(Von)을 인가하며, 각 게이트선(G1-G2n)에 연결된 화소에 인가할 목표 데이터 전압은 두 번째 1/2 H 동안 인가된다.
도 10b에서 보면, t = 1/2 H인 시점에서 상부 게이트선(G2i-1)에 게이트 온 전압(Von)이 인가되면 상부 게이트선(G2i-1)에 연결되어 있는 화소는 차이전(次以前) 게이트선(G2i-3)에 연결되어 있는 화소에 인가될 데이터 전압으로 선충전되며 이에 따라 화소 전압의 극성이 바뀐다. t = 1 H인 시점에서 상부 게이트선(G2i-1)에는 게이트 오프 전압(Voff)이 인가되고 하부 게이트선(G2i)에는 게이트 온 전압(Von)이 인가되며 이때 하부 게이트선(G2i)에 연결되어 있는 화소는 차이전(次以前) 게이트선(G2i-2)에 연결되어 있는 화소에 인가될 데이터 전압으로 선충전되어 화소 전압의 극성이 바뀐다.
t = 3/2 H인 시점에서 상부 게이트선(G2i-1)에는 다시 게이트 온 전압(Von)이 인가되고 하부 게이트선(G2i)에는 게이트 오프 전압(Voff)이 인가되며 이때 상부 게이트선(G2i-1)에 연결되어 있는 화소에 인가할 목표 데이터 전압이 상부 게이트선(G2i-1)에 연결되어 있는 화소에 인가된다. 상부 게이트선(G2i-1)에 연결되어 있는 화소에는 이미 동일한 극성의 전압이 충전되어 있기 때문에 화소 전압의 극성이 변화하지 않는다. 이때 바로 인접하는 두 화소는 반대의 극성을 가지며 두 화소 사이의 기생 용량에 의하여 상부 게이트선(G2i-1)에 연결되어 있는 화소의 최종 화소 전압이 결정된다.
이어 t = 2 H인 시점에서 상부 게이트선(G2i-1)에 게이트 오프 전압(Voff)이 인가되고 하부 게이트선(G2i)에 게이트 온 전압(Von)이 인가되면 하부 게이트선(G2i )에 연결되어 있는 화소의 목표 데이터 전압이 데이터선(D1-Dm)을 따라 인가되며 하부 게이트선(G2i)에 연결되어 있는 선충전된 화소의 화소 전압의 극성은 그대로 유지된다. 이때에도 바로 인접하는 두 화소는 여전히 반대 극성을 가지므로 두 화소 사이의 기생 용량에 의하여 상부 게이트선(G2i-1)에 연결되어 있는 화소의 화소 전압의 변화량은 극히 적다.
도 11a 및 도 11b에 도시한 실시예에서는 상부 게이트선(G1, G3, ..., G2i-1 , ...)에 게이트 온 전압(Von)을 인가하는 시간은 1/2 H이고, 하부 게이트선(G2, G4, ..., G2i, ...)에 게이트 온 전압(Von)을 인가하는 시간은 1 H이다. 하나의 화소행을 사이에 두고 인접한 한 쌍의 상부 및 하부 게이트선(G2i-1, G2i)에 게이트 온 전압(Von)을 인가하는 시간은 1/2 H 동안 중첩된다. 이때, 하부 게이트선(G2, G4, ..., G2i, ...) 각각에 연결된 화소에 인가할 목표 데이터 전압은 후반 1/2 H 동안 인가된다.
도 11b에서 보면, t = 1/2 H인 시점에서 상부 및 하부 게이트선(G2i-1, G2i)에 게이트 온 전압(Von)이 인가되면 상부 및 하부 게이트선(G2i-1)에 연결되어 있는 화소에 상부 게이트선(G2i-1)에 연결되어 있는 화소에 인가될 데이터 전압이 인가되며 이에 따라 상부 및 하부 게이트선(G2i-1)에 연결되어 있는 화소 전압의 극성이 함께 바뀐다. 이때 바로 인접하는 두 화소는 반대의 극성을 가지며 두 화소 사이의 기생 용량에 의하여 상부 게이트선(G2i-1)에 연결되어 있는 화소의 최종 화소 전압이 결정된다. t = 1 H인 시점에서 상부 게이트선(G2i-1)에는 게이트 오프 전압(Voff)이 인가되고 하부 게이트선(G2i)에는 계속 게이트 온 전압(Von)이 인가되며 하부 게이트선(G2i-1, G2i)에 연결되어 있는 화소에 목표 데이터 전압이 인가된다. 하부 게이트선(G2i)에 연결되어 있는 화소에는 이미 동일한 극성의 전압이 충전되어 있기 때문에 화소 전압의 극성이 변화하지 않는다. 따라서 바로 인접하는 두 화소는 여전히 반대 극성을 가지므로 두 화소 사이의 기생 용량에 의하여 상부 게이트선(G2i-1)에 연결되어 있는 화소의 화소 전압의 변화량은 극히 적다.
이와 같은 구동 방법을 통하여 데이터 구동 집적 회로의 수효를 줄이면서도 화질의 균일성을 확보할 수 있다.

Claims (25)

  1. 교대로 배치되어 있는 복수의 제1 및 제2 화소를 각각 포함하는 복수의 화소행,
    상기 제1 화소에 연결되어 있는 복수의 제1 신호선,
    상기 제2 화소에 연결되어 있는 복수의 제2 신호선,
    상기 제1 신호선과 교차하며 인접한 한 쌍의 제1 및 제2 화소 사이에 각각 배치되어 이에 연결되어 있는 복수의 제3 신호선
    을 포함하며,
    상기 제1 및 제2 화소는 각각 상기 제1 및 제2 신호선으로부터의 신호에 따라 상기 제3 신호선으로부터의 전압을 충전하고,
    상기 제1 화소의 전압 충전은 동일한 화소행의 제2 화소의 전압 충전보다 빨리 끝나고,
    상기 제2 화소는 동일한 화소행의 제1 화소의 전압 충전이 끝나기 전에 전압을 충전하는 선충전 시간과 동일한 화소행의 제1 화소의 전압 충전이 끝난 후에 전압을 충전하는 본충전 시간을 가지며,
    상기 제2 화소의 상기 선충전 시간과 상기 본충전 시간에 충전되는 전압의 극성은 동일한
    액정 표시 장치.
  2. 제1항에서,
    상기 제3 신호선 각각을 따라 흐르는 전압의 극성은 하나의 프레임에서는 일정하며 인접한 두 프레임에서는 반대인 액정 표시 장치.
  3. 제1항에서,
    인접한 제3 신호선을 따라 흐르는 전압의 극성은 반대인 액정 표시 장치.
  4. 제1항 내지 제3항 중 어느 한 항에서,
    상기 각 화소행의 제2 화소의 선충전 시간은 그 화소행의 제1 화소의 전압 충전 시간과 적어도 일부분 중첩되는 액정 표시 장치.
  5. 제4항에서,
    상기 각 화소행의 상기 제1 화소는 이전 화소행의 제2 화소의 본충전 시간과 중첩되는 선충전 시간과 이전 화소행의 제2 화소의 본충전이 끝난 후에 전압을 충전하는 본충전 시간을 가지며, 상기 제1 화소의 상기 선충전 시간과 상기 본충전 시간에 충전되는 전압의 극성은 동일한 액정 표시 장치.
  6. 제4항에서,
    상기 각 화소행의 제2 화소의 선충전 시간은 그 화소행의 제1 화소의 전압 충전 시간과 동일한 액정 표시 장치.
  7. 제1항 내지 제3항 중 어느 한 항에서,
    상기 각 화소행의 제2 화소의 선충전 시간은 그 화소행의 제1 화소의 전압 충전 시간과 중첩되지 않는 액정 표시 장치.
  8. 제7항에서,
    상기 각 화소행의 제1 화소는 그 화소행의 제2 화소의 선충전 시간 이전에 끝나는 선충전 시간과 그 화소행의 제2 화소의 선충전 시간과 본충전 시간의 사이에 있는 본충전 시간을 가지며, 상기 제1 화소의 상기 선충전 시간과 상기 본충전 시간에 충전되는 전압의 극성은 동일한 액정 표시 장치.
  9. 교대로 배치되어 있는 복수의 제1 및 제2 화소를 각각 포함하는 복수의 화소행,
    상기 제1 화소에 연결되어 있는 복수의 제1 신호선,
    상기 제2 화소에 연결되어 있는 복수의 제2 신호선,
    상기 제1 신호선과 교차하며 인접한 한 쌍의 제1 및 제2 화소 사이에 각각 배치되어 이에 연결되어 있는 복수의 제3 신호선
    을 포함하며,
    상기 제1 및 제2 화소는 각각 상기 제1 및 제2 신호선으로부터의 신호에 따라 상기 제3 신호선으로부터의 전압을 충전하고,
    상기 제1 화소의 전압 충전 시간은 동일한 화소행의 제2 화소의 전압 충전 시간과 적어도 일부분 중첩되는
    액정 표시 장치.
  10. 제9항에서,
    상기 제3 신호선 각각을 따라 흐르는 전압의 극성은 하나의 프레임에서는 일정하며 인접한 두 프레임에서는 반대인 액정 표시 장치.
  11. 제9항에서,
    인접한 제3 신호선을 따라 흐르는 전압의 극성은 반대인 액정 표시 장치.
  12. 제9항 내지 제11항 중 어느 한 항에서,
    상기 각 화소행의 제2 화소의 전압 충전 시간은 그 화소행의 제1 화소의 전압 충전 시간과 적어도 일부분 중첩되는 액정 표시 장치.
  13. 제12항에서,
    상기 각 화소행의 상기 제1 화소는 이전 화소행의 제2 화소의 전압 충전이 끝나기 전에 전압 충전을 시작하여 이전 화소행의 제2 화소의 전압 충전이 끝난 후에도 전압의 충전을 계속하며, 상기 각 화소행의 상기 제2 화소는 그 화소행의 제1 화소의 전압 충전이 끝나기 전에 전압 충전을 시작하여 그 화소행의 제1 화소의 전압 충전이 끝난 후에도 전압의 충전을 계속하는 액정 표시 장치.
  14. 제12항에서,
    상기 각 화소행의 제2 화소는 그 화소행의 제1 화소의 전압 충전과 동시에 시작하여 그 화소행의 제1 화소의 전압 충전이 끝난 후에도 전압의 충전을 계속하는 액정 표시 장치.
  15. 제9항 내지 제11항 중 어느 한 항에서,
    상기 각 화소행의 제2 화소의 전압 충전 시간은 이전 화소행의 제2 화소의 전압 충전 시간과 일부분 중첩하는 액정 표시 장치.
  16. 제15항에서,
    상기 각 화소행의 제1 화소의 전압 충전 시간은 이전 화소행의 제1 화소의 전압 충전 시간과 일부분 중첩하는 액정 표시 장치.
  17. 제16항에서,
    상기 각 화소행의 제1 화소의 전압 충전 시간은 그 화소행의 제2 화소의 전압 충전 시간과 중첩하지 않는 액정 표시 장치.
  18. 교대로 배열되어 있는 복수의 제1 및 제2 화소를 각각 포함하는 화소행을 포함하는 액정 표시 장치를 구동하는 방법으로서,
    상기 제1 화소에 제1 전압을 충전하는 단계,
    상기 제1 전압 충전 단계가 끝나기 전에 상기 제1 화소와 동일한 화소행의 상기 제2 화소에 제2 전압을 충전하는 단계, 그리고
    상기 제1 전압 충전 단계가 끝난 후에 상기 제2 전압과 동일한 극성의 제3 전압을 상기 제2 화소에 충전하는 단계
    를 포함하는 액정 표시 장치의 구동 방법.
  19. 제18항에서,
    상기 제2 전압 충전 단계와 상기 제3 전압 충전 단계는 연속하여 수행하는 액정 표시 장치의 구동 방법.
  20. 제18항에서,
    상기 제1 전압 충전 단계와 상기 제2 전압 충전 단계는 동시에 수행하는 액정 표시 장치의 구동 방법.
  21. 제19항 또는 제20항에서,
    상기 제1 전압 충전 단계와 상기 제2 전압 충전 단계를 시작하기 전에 상기 제1 전압과 동일한 극성의 제4 전압을 상기 제1 화소에 충전하는 단계를 더 포함하 는 액정 표시 장치의 구동 방법.
  22. 제21항에서,
    상기 제4 전압 충전 단계와 상기 제1 전압 충전 단계는 연속하여 수행되는 액정 표시 장치의 구동 방법.
  23. 제18항에서,
    상기 제2 전압 충전 단계는 상기 제1 전압 충전 단계를 시작하기 전에 끝내는 액정 표시 장치의 구동 방법.
  24. 제23항에서,
    상기 제2 전압 충전 단계를 시작하기 전에 상기 제1 전압과 동일한 극성의 제4 전압을 상기 제1 화소에 충전하는 단계를 더 포함하는 액정 표시 장치의 구동 방법.
  25. 제24항에서,
    상기 제4 전압 충전 단계는 상기 제2 전압 충전 단계를 시작하기 전에 끝내는 액정 표시 장치의 구동 방법.
KR1020040026752A 2004-04-19 2004-04-19 액정 표시 장치 및 그 구동 방법 KR101032948B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020040026752A KR101032948B1 (ko) 2004-04-19 2004-04-19 액정 표시 장치 및 그 구동 방법
US11/109,569 US20050231455A1 (en) 2004-04-19 2005-04-18 Display device and driving method thereof
TW094112482A TWI397880B (zh) 2004-04-19 2005-04-19 顯示裝置及其驅動方法
JP2005120862A JP2005309437A (ja) 2004-04-19 2005-04-19 表示装置及びその駆動方法
CNB2005100716737A CN100481168C (zh) 2004-04-19 2005-04-19 显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040026752A KR101032948B1 (ko) 2004-04-19 2004-04-19 액정 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20050101672A KR20050101672A (ko) 2005-10-25
KR101032948B1 true KR101032948B1 (ko) 2011-05-09

Family

ID=35095794

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040026752A KR101032948B1 (ko) 2004-04-19 2004-04-19 액정 표시 장치 및 그 구동 방법

Country Status (5)

Country Link
US (1) US20050231455A1 (ko)
JP (1) JP2005309437A (ko)
KR (1) KR101032948B1 (ko)
CN (1) CN100481168C (ko)
TW (1) TWI397880B (ko)

Families Citing this family (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101112554B1 (ko) * 2005-04-11 2012-02-15 삼성전자주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
KR20070111041A (ko) * 2006-05-16 2007-11-21 엘지.필립스 엘시디 주식회사 액정표시장치 및 이의 구동방법
KR101286506B1 (ko) * 2006-06-19 2013-07-16 엘지디스플레이 주식회사 액정 표시장치와 그의 구동방법
KR101243811B1 (ko) * 2006-06-30 2013-03-18 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
US20080024408A1 (en) * 2006-07-25 2008-01-31 Tpo Displays Corp. Systems for displaying images and driving method thereof
TW200811796A (en) * 2006-08-22 2008-03-01 Quanta Display Inc Display method for improving PLM image quality and device used the same
KR101279596B1 (ko) * 2006-09-18 2013-06-28 삼성디스플레이 주식회사 어레이 기판 및 이를 갖는 표시장치
TWI355632B (en) * 2006-09-26 2012-01-01 Au Optronics Corp The device for liquid crystal display with rgbw co
KR101429905B1 (ko) * 2006-09-29 2014-08-14 엘지디스플레이 주식회사 액정표시장치
JP2008089823A (ja) * 2006-09-29 2008-04-17 Casio Comput Co Ltd マトリックス表示装置の駆動回路、表示装置及びマトリックス表示装置の駆動方法
KR101327839B1 (ko) * 2006-11-16 2013-11-11 엘지디스플레이 주식회사 액정표시장치
JP2008164952A (ja) * 2006-12-28 2008-07-17 Hitachi Displays Ltd 液晶表示装置
US8330700B2 (en) 2007-03-29 2012-12-11 Casio Computer Co., Ltd. Driving circuit and driving method of active matrix display device, and active matrix display device
KR101359924B1 (ko) * 2007-04-30 2014-02-10 삼성디스플레이 주식회사 표시 장치
JP5067066B2 (ja) * 2007-08-10 2012-11-07 カシオ計算機株式会社 アクティブマトリックス型表示装置
JP5194628B2 (ja) * 2007-08-10 2013-05-08 カシオ計算機株式会社 アクティブマトリックス型表示装置
JP5228396B2 (ja) * 2007-08-10 2013-07-03 カシオ計算機株式会社 アクティブマトリックス型表示装置
JP5211585B2 (ja) * 2007-08-30 2013-06-12 カシオ計算機株式会社 アクティブマトリックス型表示装置
KR101330459B1 (ko) * 2007-12-29 2013-11-15 엘지디스플레이 주식회사 액정표시장치
JP4715850B2 (ja) * 2008-01-15 2011-07-06 ソニー株式会社 表示装置及びその駆動方法と電子機器
TW201042625A (en) * 2009-05-27 2010-12-01 Au Optronics Corp Liquid crystal display device and liquid crystal display panel thereof
TWI393977B (zh) * 2009-06-24 2013-04-21 Chunghwa Picture Tubes Ltd 畫素組
US8665192B2 (en) * 2009-07-08 2014-03-04 Hitachi Displays, Ltd. Liquid crystal display device
JP5513052B2 (ja) * 2009-09-30 2014-06-04 株式会社ジャパンディスプレイ 液晶表示装置
CN102473390A (zh) * 2009-07-17 2012-05-23 夏普株式会社 显示装置和显示装置的驱动方法
TWI417858B (zh) * 2009-10-29 2013-12-01 Chunghwa Picture Tubes Ltd 薄膜電晶體液晶顯示器的驅動方法與裝置
KR101654834B1 (ko) * 2009-11-05 2016-09-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR101604140B1 (ko) * 2009-12-03 2016-03-17 엘지디스플레이 주식회사 액정표시장치
KR101695018B1 (ko) * 2009-12-07 2017-01-10 엘지디스플레이 주식회사 액정표시장치
TWI406258B (zh) 2010-03-11 2013-08-21 Chunghwa Picture Tubes Ltd 雙閘極液晶顯示裝置及其驅動方法
CN101814278B (zh) * 2010-04-14 2013-01-09 福州华映视讯有限公司 双闸极液晶显示装置及其驱动方法
CN102074181B (zh) * 2010-09-07 2013-07-03 福建华映显示科技有限公司 显示面板的时序控制方法
CN101996603B (zh) * 2010-10-18 2012-09-12 深圳市华星光电技术有限公司 液晶显示装置及其驱动方法
TWI434256B (zh) 2011-03-30 2014-04-11 Au Optronics Corp 雙穩態顯示器及其面板的驅動方法
KR20120111684A (ko) * 2011-04-01 2012-10-10 엘지디스플레이 주식회사 액정표시장치
US8717345B2 (en) 2011-05-24 2014-05-06 Apple Inc. Pre-charging of sub-pixels
TWI471643B (zh) * 2011-07-12 2015-02-01 Innolux Corp 影像顯示系統及其製造方法
CN102332245A (zh) * 2011-10-14 2012-01-25 深圳市华星光电技术有限公司 液晶显示装置及其驱动方法
KR20130055345A (ko) * 2011-11-18 2013-05-28 삼성디스플레이 주식회사 액정표시장치
KR101945867B1 (ko) * 2012-06-29 2019-02-11 삼성디스플레이 주식회사 표시 장치의 구동 방법
JP2014048339A (ja) 2012-08-29 2014-03-17 Japan Display Inc 液晶表示装置
CN102956183A (zh) * 2012-10-12 2013-03-06 华映视讯(吴江)有限公司 显示面板
KR102021506B1 (ko) * 2013-03-15 2019-11-04 삼성디스플레이 주식회사 액정 표시 장치
KR102081827B1 (ko) * 2013-07-02 2020-04-16 삼성디스플레이 주식회사 액정 표시 장치
CN103345094B (zh) * 2013-07-09 2016-06-29 深圳市华星光电技术有限公司 一种液晶面板、驱动方法和液晶显示装置
US9286844B2 (en) 2013-07-09 2016-03-15 Shenzhen China Star Optoelectronics Technology Co., Ltd LC panel having switch unit, and LCD device having switch unit
KR102106863B1 (ko) * 2013-07-25 2020-05-07 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102096343B1 (ko) * 2013-08-05 2020-04-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP2015072339A (ja) * 2013-10-02 2015-04-16 株式会社ジャパンディスプレイ 液晶表示装置
KR102066139B1 (ko) * 2013-11-21 2020-01-14 엘지디스플레이 주식회사 유기 발광 표시 패널 및 이를 포함하는 유기 발광 표시 장치
KR102123979B1 (ko) * 2013-12-09 2020-06-17 엘지디스플레이 주식회사 리페어 구조를 갖는 유기발광표시장치
KR102299951B1 (ko) * 2015-01-08 2021-09-08 삼성디스플레이 주식회사 액정 표시 장치
KR20160096791A (ko) * 2015-02-05 2016-08-17 삼성디스플레이 주식회사 비사각형 표시 장치
KR101702108B1 (ko) * 2016-08-31 2017-02-03 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
CN107507588A (zh) * 2017-08-28 2017-12-22 惠科股份有限公司 显示面板的驱动电路及驱动方法
KR102436065B1 (ko) * 2017-09-14 2022-08-23 엘지디스플레이 주식회사 표시 장치
CN109887459A (zh) * 2019-04-24 2019-06-14 厦门天马微电子有限公司 显示面板的驱动方法、驱动电路及显示装置
CN114078365A (zh) * 2020-08-18 2022-02-22 群创光电股份有限公司 显示装置及其驱动方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05265045A (ja) * 1992-03-19 1993-10-15 Fujitsu Ltd アクティブマトリクス型液晶表示装置及びその駆動回路
KR19990044816A (ko) * 1997-11-13 1999-06-25 다니구찌 이찌로오, 기타오카 다카시 액정표시장치의 구동방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5151689A (en) * 1988-04-25 1992-09-29 Hitachi, Ltd. Display device with matrix-arranged pixels having reduced number of vertical signal lines
US5648793A (en) * 1992-01-08 1997-07-15 Industrial Technology Research Institute Driving system for active matrix liquid crystal display
JPH08248385A (ja) * 1995-03-08 1996-09-27 Hitachi Ltd アクティブマトリックス型液晶ディスプレイとその駆動方法
JP2937130B2 (ja) * 1996-08-30 1999-08-23 日本電気株式会社 アクティブマトリクス型液晶表示装置
TW491959B (en) * 1998-05-07 2002-06-21 Fron Tec Kk Active matrix type liquid crystal display devices, and substrate for the same
JP3504496B2 (ja) * 1998-05-11 2004-03-08 アルプス電気株式会社 液晶表示装置の駆動方法および駆動回路
KR100751172B1 (ko) * 2000-12-29 2007-08-22 엘지.필립스 엘시디 주식회사 2-도트 인버젼 방식 액정 패널 구동 방법 및 그 장치
KR100752602B1 (ko) * 2001-02-13 2007-08-29 삼성전자주식회사 쉬프트 레지스터와, 이를 이용한 액정 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05265045A (ja) * 1992-03-19 1993-10-15 Fujitsu Ltd アクティブマトリクス型液晶表示装置及びその駆動回路
KR19990044816A (ko) * 1997-11-13 1999-06-25 다니구찌 이찌로오, 기타오카 다카시 액정표시장치의 구동방법

Also Published As

Publication number Publication date
CN1691101A (zh) 2005-11-02
TWI397880B (zh) 2013-06-01
JP2005309437A (ja) 2005-11-04
KR20050101672A (ko) 2005-10-25
CN100481168C (zh) 2009-04-22
US20050231455A1 (en) 2005-10-20
TW200609865A (en) 2006-03-16

Similar Documents

Publication Publication Date Title
KR101032948B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101196860B1 (ko) 액정 표시 장치
KR101039023B1 (ko) 액정 표시 장치
KR101654834B1 (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR101006450B1 (ko) 액정 표시 장치
KR101490789B1 (ko) 액정 표시 장치
KR101018755B1 (ko) 액정 표시 장치
KR101026802B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20100075023A (ko) 표시 장치
US20080150859A1 (en) Liquid crystal display device and method of driving the same
KR20080009897A (ko) 액정 표시 장치
KR20080009889A (ko) 액정 표시 장치
KR102011985B1 (ko) 표시 장치 및 그 구동 방법
KR101136348B1 (ko) 어레이 기판 및 이를 갖는 표시장치
US20100045884A1 (en) Liquid Crystal Display
KR20070039759A (ko) 액정 표시 장치
KR20040107672A (ko) 액정 표시 장치 및 그 구동 방법
KR20050089298A (ko) 데이터선의 수를 줄인 박막 트랜지스터 표시판
KR20060082104A (ko) 액정 표시 장치 및 그 구동 방법
KR101361057B1 (ko) 표시장치
KR100895307B1 (ko) 복수의 부화소로 이루어진 화소를 구비한 액정 표시 장치
KR101702108B1 (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR20050048317A (ko) 액정 표시 장치
KR20060018395A (ko) 액정 표시 장치
KR20080053831A (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140401

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180403

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190401

Year of fee payment: 9