KR101025738B1 - 반도체 장치의 퓨즈 및 그 제조방법 - Google Patents

반도체 장치의 퓨즈 및 그 제조방법 Download PDF

Info

Publication number
KR101025738B1
KR101025738B1 KR1020080077492A KR20080077492A KR101025738B1 KR 101025738 B1 KR101025738 B1 KR 101025738B1 KR 1020080077492 A KR1020080077492 A KR 1020080077492A KR 20080077492 A KR20080077492 A KR 20080077492A KR 101025738 B1 KR101025738 B1 KR 101025738B1
Authority
KR
South Korea
Prior art keywords
conductive pattern
film
fuse
overlapping portion
semiconductor device
Prior art date
Application number
KR1020080077492A
Other languages
English (en)
Other versions
KR20100018815A (ko
Inventor
김정수
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020080077492A priority Critical patent/KR101025738B1/ko
Publication of KR20100018815A publication Critical patent/KR20100018815A/ko
Application granted granted Critical
Publication of KR101025738B1 publication Critical patent/KR101025738B1/ko

Links

Images

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

본 발명은 리페어 수율(repair yield)을 향상시킬 수 있는 반도체 장치의 퓨즈 및 그 제조방법에 관한 것으로, 이를 위한 본 발명의 반도체 장치 퓨즈는, 제1도전패턴 및 상기 제1도전패턴의 상부에 상기 제1도전패턴과 소정 간격 이격되고, 상기 제1도전패턴의 끝단과 중첩(overlap)되는 중첩부를 구비하는 제2도전패턴을 포함하고 있으며, 상술한 본 발명에 따르면 퓨즈 멜팅 방식을 사용하여 리페어 공정을 수행할 수 있는 다층 구조의 퓨즈를 구비함으로써, 퓨즈 블로잉 방식을 사용하여 리페어 공정 수행시 발생하는 문제점들을 원천적으로 방지할 수 있는 효과가 있다.
퓨즈, 멜팅, 금속배선, 지지막

Description

반도체 장치의 퓨즈 및 그 제조방법{FUSE IN SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME}
본 발명은 반도체 장치의 제조 기술에 관한 것으로, 특히 리페어 수율(repair yield)을 향상시킬 수 있는 반도체 장치의 퓨즈 및 그 제조방법에 관한 것이다.
반도체 메모리 장치에서 수많은 셀 중 어느 한 개라도 결함(fail)이 있으면 메모리로서 기능을 수행하지 못하므로 불량품으로 처리된다. 그러나, 반도체 메모리 장치 내의 일부 셀에만 결함이 발생하였는데도 불구하고 반도체 메모리 장치 전체를 불량품으로 폐기하는 것을 수율(yield) 측면에서 비효율적인 처리방법이다. 따라서, 현재는 반도체 메모리 장치 내에 미리 마련해둔 리던던시 셀(redundancy cell)을 이용하여 불량 셀을 대체하여 전체 반도체 메모리 장치를 되살려 주는 방식으로 수율 향상을 도모하고 있다.
상술한 리페어 공정을 수행하기 위하여 반도체 메모리 장치는 퓨즈의 연결 상태에 따라 불량 셀의 어드레스 정보를 저장하는 퓨즈부를 구비한다.
도 1a는 종래기술에 따른 반도체 장치의 퓨브부를 도시한 평면도이고, 도 1b는 도 1a에 도시된 Y-Y` 절취선을 따라 도시한 단면도이다.
도 1a 및 도 1b에 도시된 바와 같이, 소정의 하부 구조물이 구비된 기판(100) 상에 복수의 퓨즈(101)가 형성된다. 이때, 퓨즈(101)는 기형성된 캐패시터 상부전극, 금속배선 등을 이용하여 단층(single layer)으로 형성된다.
퓨즈(101) 상부에는 퓨즈(101)를 덮는 절연막(102)이 형성되어 있으며, 절연막(102)은 퓨즈박스(103)를 포함하고 있다. 이때, 퓨즈박스(103)의 퓨즈(101) 상부에는 소정 두께(T)의 절연막(102)이 잔류하고 있다.
종래에는 상술한 바와 같은 퓨즈부를 형성한 후, 퓨즈박스(103)를 통하여 해당하는 퓨즈(101)에 레이저를 조사하여 퓨즈(101)를 컷팅(cutting)하는 퓨즈 블로잉(fuse blowing)방식을 사용하여 리페어를 수행하였다. 그러나, 퓨즈 블로잉 방식은 다음과 같은 문제점을 갖는다.
먼저, 퓨즈 컷팅을 용이하게 수행하기 위해서는 퓨즈(101) 상부에 잔류하는 절연막(102)의 두께(T)가 균일해야 한다. 하지만, 전 기판(100)에서 퓨즈(101) 상부에 잔류하는 절연막(102)의 두께(T)를 균일하게 형성하는 것이 매우 어려우며, 이로 인하여 퓨즈 컷팅이 정상적으로 이루어지지 않는 경우가 발생한다. 따라서, 리페어 수율(repair yield)이 감소하는 문제점이 있다.
또한, 퓨즈 컷팅시 발생하는 폭발력에 의하여 인접한 퓨즈(101)가 손상되는 문제점이 발생한다. 또한, 퓨즈 컷팅시 발생하는 폭발력에 의하여 도전성 부산 물(by product)이 생성되고, 생성된 도전성 부산물로 인하여 인접한 퓨즈(101)가 손상되거나, 인접한 퓨즈(101) 간 전기적단락이 발생하는 문제점이 있다.
또한, 상술한 폭발력 및 도전성 부산물에 의한 문제점으로 인해 불가피하게 퓨즈(101)의 길이(L) 및 인접한 퓨즈(101) 간 간격(W)을 충분히 확보해야 한다. 이로 인하여 퓨즈부를 구비하는 반도체 장치의 집적도를 저하시키는 문제점이 있다.
본 발명은 상기한 종래기술의 문제점을 해결하기 위하여 제안된 것으로, 리페어 수율을 향상시킬 수 있는 반도체 장치의 퓨즈 및 그 제조방법을 제공하는데 그 목적이 있다.
또한, 본 발명의 다른 목적은 퓨즈 블로잉 방식을 사용한 퓨즈 컷팅시 발생하는 퓨즈의 손상 및 전기적단락을 방지할 수 있는 반도체 장치의 퓨즈 및 그 제조방법을 제공하는데 있다.
또한, 본 발명의 다른 목적은 퓨즈부의 집적도를 향상시킬 수 있는 반도체 장치의 퓨즈 및 그 제조방법을 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명의 반도체 장치 퓨즈는, 제1도전패턴 및 상기 제1도전패턴의 상부에 상기 제1도전패턴과 소정 간격 이격되고, 상기 제1도전패턴의 끝단과 중첩(overlap)되는 중첩부를 구비하는 제2도전패턴을 포함한다. 이때, 상기 중첩부의 선폭은 상기 제1도전패턴의 선폭과 동일하거나, 또는 더 클 수 있다.
상기 제1도전패턴은 하부 금속배선을 포함하고, 상기 제2도전패턴은 상부 금속배선을 포함할 수 있다.
또한, 상기 중첩부는 아래로 연장된 지지막을 더 포함할 수 있다. 상기 지지 막은 상기 제1도전패턴의 측벽과 중첩되고, 좌우로 소정 간격 이격될 수 있으며, 금속물질막 또는 절연물질막을 포함할 수 있다. 상기 지지막은 상기 제2도전패턴과 동일물질일 수 있다. 상기 지지막은 질화막을 포함할 수 있다.
또한, 상기 중첩부의 양측벽 및 상기 지지막 측벽에 형성된 쇼트방지막을 더 포함할 수 있다. 상기 쇼트방지막은 절연물질막을 포함할 수 있다. 구체적으로, 상기 쇼트방지막은 산화막, 질화막 및 산화질화막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막을 포함할 수 있다.
또한, 상기 제1도전패턴 및 상기 제2도전패턴을 포함하는 전체 구조물을 덮되, 적어도 상기 중첩부 및 상기 중첩부 아래 상기 제1도전패턴의 상부면을 노출시키는 오픈영역을 구비하는 절연막을 더 포함할 수 있다.
상기 목적을 달성하기 위한 본 발명의 반도체 장치 퓨즈 제조방법은, 소정의 구조물이 구비된 기판상에 제1도전패턴을 형성하는 단계; 상기 제1도전패턴을 덮는 제1절연막을 형성하는 단계; 상기 제1절연막 상에 상기 제1도전패턴의 끝단과 중첩되는 중첩부를 구비하는 제2도전패턴을 형성하는 단계; 상기 제2도전패턴을 덮는 제2절연막을 형성하는 단계 및 상기 제2절연막 및 상기 제1절연막을 선택적으로 식각하여 적어도 상기 중첩부 및 상기 중첩부 아래 상기 제1도전패턴의 상부면을 노출시키는 오픈영역을 형성하는 단계를 포함한다. 이때, 상기 중첩부의 선폭은 상기 제1도전패턴의 선폭과 동일하거나, 또는 더 크게 형성할 수 있다.
상기 오픈영역을 형성하는 단계는, 상기 제2절연막을 선택적으로 식각하여 상기 중첩부의 상부면 및 측벽을 노출시키는 단계 및 상기 중첩부 아래 상기 제1도 전패턴의 상부면이 노출될때까지 상기 제1절연막을 선택적으로 식각하는 단계를 포함할 수 있다. 이때, 상기 제2절연막을 선택적으로 식각하는 단계는 건식식각법을 사용하여 실시할 수 있고, 상기 제1절연막을 선택적으로 식각하는 단계는 습식식각법을 사용하여 실시할 수 있다.
상기 제1도전패턴은 하부 금속배선을 포함하고, 상기 제2도전패턴은 상부 금속배선을 포함할 수 있다.
또한, 상기 제2도전패턴을 형성하기 이전에, 상기 중첩부 아래로 연장된 지지막을 형성하는 단계를 더 포함할 수 있다. 상기 지지막을 형성하는 단계는, 상기 제1절연막을 선택적으로 식각하여 상기 제1도전패턴의 측벽과 중첩되고, 상기 제1도전패턴과 좌우로 소정 간격 이격된 리세스패턴을 형성하는 단계 및 상기 리세스패턴을 금속물질막 또는 절연물질막으로 매립하는 단계를 포함할 수 있다. 상기 지지막을 금속물질막으로 형성하는 경우, 상기 지지막을 형성함과 동시에 상기 제2도전패턴을 형성할 수 있다. 상기 절연물질막은 질화막을 포함할 수 있다.
또한, 상기 오픈영역을 형성한 후, 상기 중첩부 양측벽 및 상기 지지막 측벽에 쇼트방지막을 형성하는 단계를 더 포함할 수 있다. 상기 쇼트방지막을 형성하는 단계는, 상기 오픈영역을 포함하는 구조물 전면에 쇼트방지막용 절연막을 형성하는 단계 및 전면식각공정을 실시하여 상기 쇼트방지막용 절연막을 상기 중첩부 양측벽 및 상기 지지막 측벽에 잔류시키는 단계를 포함할 수 있다. 상기 쇼트방지막은 산화막, 질화막 및 산화질화막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막으로 형성할 수 있다.
상술한 과제 해결 수단을 바탕으로 하는 본 발명은, 퓨즈 멜팅 방식을 사용하여 리페어 공정을 수행할 수 있는 다층 구조의 퓨즈를 구비함으로써, 퓨즈 블로잉 방식을 사용하여 리페어 공정 수행시 발생하는 문제점들을 원천적으로 방지할 수 있는 효과가 있다. 이를 통하여 본 발명은 반도체 장치의 신뢰성 및 수율을 향상시킬 수 있는 효과가 있다.
또한, 본 발명은 퓨즈부의 크기를 감소시킬 수 있으며, 이를 통하여 퓨즈부를 구비하는 반도체 장치의 집적도를 향상시킬 수 있는 효과가 있다.
이하 본 발명이 속하는 기술분야에서 통상의 지식을 가진자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부도면을 참조하여 설명하기로 한다.
후술한 본 발명은 리페어 수율(repair yield)을 향상시킬 수 있는 반도체 장치의 퓨즈(fuse) 및 그 제조방법을 제공한다. 이를 위해 본 발명은 반도체 장치의 퓨즈를 소정영역이 중첩(overlap)된 중첩부를 갖는 다층(multy layer) 구조로 형성하는 것을 기술적 원리로 한다. 또한, 본 발명은 퓨즈 블로잉(fuse blowing) 방식이 아닌 퓨즈 멜팅(fuse melting) 방식을 사용하여 리페어(repair) 공정을 진행하는 것을 또 다른 기술적 원리로 한다.
상술한 본 발명의 기술적 원리는 퓨즈를 구비하는 모든 반도체 장치에 적용 이 가능하다. 이하, 본 발명의 기술적 원리가 적용된 퓨즈에 대하여 도 2a 내지 도 2c를 참조하여 자세히 설명한다.
도 2a 내지 도 2c는 본 발명의 제1실시예에 따른 반도체 장치의 퓨즈를 도시한 도면이다. 도 2a는 평면도, 도 2b는 도 2a에 도시된 X-X`절취선을 따라 도시한 단면도, 도 2c는 도 2a에 도시된 Y-Y`절취선을 따라 도시한 단면도이다.
도 2a 내지 도 2c에 도시된 바와 같이, 본 발명의 퓨즈는 소정의 구조물이 구비된 기판(200) 상의 제1도전패턴(201), 제1도전패턴(201) 상부에 제1도전패턴(201)과 소정간격 이격되고, 제1도전패턴(201)의 끝단과 중첩(overlap)되는 중첩부(202A)를 구비하는 제2도전패턴(202)을 포함한다. 또한, 중첩부(202A) 아래로 연장된 지지막(203) 및 중첩부(202)의 양측벽 및 지지막(203)의 측벽에 형성된 쇼트방지막(204)을 더 포함할 수 있다. 또한, 제1도전패턴(201) 및 제2도전패턴(202)을 포함하는 구조물 전면을 덮고, 적어도 중첩부(202A) 및 중첩부(202A) 아래 제1도전패턴(201)의 상부면을 노출시키는 오픈영역(205)을 구비하는 절연막(206)을 더 포함할 수 있다. 이때, 오픈영역(205)은 통상적으로 퓨즈박스라 불리우며, 중첩부(202A)와 제1도전패턴(201) 사이에는 공극(air gap)이 형성된다.
제1도전패턴(201) 및 제2도전패턴(202)은 퓨즈로 작용하며, 기판(200)에 기형성된 도전막 예컨대, 캐패시터 상부전극 또는 금속배선을 사용하여 형성할 수 있다. 예를 들어, TLM(Triple Layers of Metal) 구조의 금속배선 즉, 제1, 제2 및 제3금속배선을 구비하는 반도체 장치의 경우, 제2도전패턴(202)은 최상층 금속배선인 제3금속배선을 사용하여 형성할 수 있으며, 제1도전패턴(201)은 최상층 금속배선 아래 금속배선인 제2금속배선을 사용하여 형성할 수 있다. 즉, 제1도전패턴(201)으로 하부 금속배선을 사용할 수 있고, 제2도전패턴(202)으로 상부 금속배선을 사용할 수 있다. 이처럼, 본 발명의 퓨즈는 제1도전패턴(201)과 제2도전패턴(202)으로 이루어진 다층(multi layer) 구조를 갖는 것을 특징으로 한다.
제1도전패턴(201) 및 제2도전패턴(202)은 금속물질막을 포함할 수 있다. 즉, 제1도전패턴(201) 및 제2도전패턴(202)은 금속막, 도전성 금속질화막, 도전성 금속산화막 및 금속실리사이드막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막으로 형성할 수 있다. 금속막은 텅스텐(W), 알루미늄(Al), 티타늄(Ti)등을 사용할 수 있다. 도전성 금속질화막으로는 티타늄질화막(TiN), 도전성 금속산화막으로는 이리듐산화막(IrO2), 금속실리사이드막으로는 텅스텐실리사이드(WSi), 티타늄실리사이드(TiSi) 등을 사용할 수 있다.
중첩부(202A)는 제2도전패턴(202)와 동일 물질로 형성할 수 있다. 즉, 중첩부(202A)는 금속물질막을 포함할 수 있다.
중첩부(202A)의 선폭(W2)은 제1도전패턴(201)의 선폭(W1)과 동일하게 형성하거나(W2 = W1), 또는 더 크게 형성할 수 있다(W2 > W1). 이때, 중첩부(202A)는 리페어 공정시 레이저(laser)가 조사되는 영역으로 레이저 직경, 제1도전패턴(201)과의 중첩면적을 고려하여 중첩부(202A)의 선폭(W2)은 제1도전패턴(201)의 선폭(W1)보다 크게 형성하는 것이 바람직하다. 또한, 중첩부(202A)의 선폭(W2)은 제2도전패턴(202)의 선폭(W3)과 동일하거나, 또는 더 클 수 있다.
지지막(203)은 중첩부(202A)와 중첩부(202A) 아래 제1도전패턴(201) 사이에 소정 간격을 유지할 수 있도록 중첩부(202A)를 지지하는 역할을 수행한다. 또한, 이와 동시에 지지막(203)은 리페어 공정시 레이저에 의하여 멜팅(melting)된 중첩부(202A)에 의하여 인접한 퓨즈가 손상되거나, 또는 인접한 퓨즈 사이에 전기적단락이 발생하는 것을 방지하는 역할을 수행한다. 이때, 지지막(203)이 상술한 역할을 효과적으로 수행하기 위하여 지지막(203)의 일부가 절연막(206)에 박힌 구조를 갖도록 형성하는 것이 바람직하다. 예를 들어, 지지막(203)의 하부면을 기준으로 500Å ~ 1000Å 범위의 두께가 절연막(206)에 박힌(또는 매립된) 구조를 갖도록 형성하는 것이 바람직하다.
상술한 역할을 수행하는 지지막(203)은 금속물질막 또는 절연물질막으로 형성할 수 있다. 지지막(203)을 금속물질막으로 형성할 경우, 지지막은(203)은 제2도전패턴(202)과 동일 물질로 형성하는 것이 바람직하다. 이는 지지막(203)과 제2도전패턴(202)을 동일 물질로 형성할 경우, 공정과정을 단순화시킬 수 있기 때문이다. 이때, 리페어 공정을 수행하기 이전에 지지막(203)으로 인해 제1도전패턴(201)과 제2도전패턴(202) 사이에 전기적단락이 발생하는 것을 방지하기 위하여 지지막(203)은 제1도전패턴(201)의 측벽과 중첩되고, 제1도전패턴(201)으로부터 좌우로 소정 간격 이격되도록 형성하는 것이 바람직하다.
지지막(203)을 절연물질막으로 형성할 경우, 절연막(206)과 식각선택비를 갖는 절연물질로 형성하는 것이 바람직하다. 예를 들어, 절연막(206)을 산화막으로 형성할 경우, 지지막(203)은 질화막으로 형성하는 것이 바람직하다. 질화막으로는 실리콘질화막(Si3N4)을 사용할 수 있다. 지지막(203)을 절연물질막으로 형성할 경우, 지지막(203)의 측벽과 제1도전패턴(201)의 측벽이 서로 접하도록 형성할 수도 있다. 바람직하게는, 리페어 공정시 멜팅된 중첩부(202A)와 제1도전패턴(201) 사이의 접촉면적을 확보하기 위하여 제1도전패턴(201)의 측벽과 중첩되고, 제1도전패턴(201)으로부터 좌우로 소정 간격 이격되도록 지지막(203)을 형성하는 것이 좋다.
쇼트방지막(204)은 지지막(203)과 더불어서 리페어 공정시 레이저에 의하여 멜팅된 중첩부(202A)에 의하여 인접한 퓨즈가 손상되거나, 또는 인접한 퓨즈 사이가 전기적으로 단락되는 것을 방지하는 역할을 수행한다. 쇼트방지막(204)은 절연물질막으로 형성할 수 있다. 예컨대, 쇼트방지막(206)은 산화막, 질화막 및 산화질화막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막으로 형성할 수 있다.
제1도전패턴(201) 및 제2도전패턴(202)을 포함하는 전체 구조물을 덮는 절연막(206)은 제1도전패턴(201) 및 제2도전패턴(202)을 포함하는 전체 구조물을 보호하는 역할을 수행한다. 또한, 절연막(206)은 오픈영역(205)으로 인해 노출된 중첩부(202A)를 구비하는 제2도전패턴(202)이 제1도전패턴(201)과 상하로 소정 간격을 유지할 수 있도록 제2도전패턴(202)을 지지하는 역할을 수행한다.
절연막(206)은 산화막, 질화막, 산화질화막 및 탄소함유막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막으로 형성할 수 있다. 구체적으로, 절연막(206)은 제1도전패턴(201)을 덮는 제1절연막(206A) 및 제2도전패 턴(202)을 덮는 제2절연막(206B)을 포함할 수 있다. 이때, 제1절연막(206A)은 산화막일 수 있으며, 제2절연막(206B)은 산화막, 질화막, 산화질화막 및 탄소함유막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막일 수 있다. 산화막으로는, 실리콘산화막(SiO2), BPSG(Boron Phosphorus Silicate Glass), PSG(Phosphorus Silicate Glass), TEOS(Tetra Ethyle Ortho Silicate), USG(Un-doped Silicate Glass), SOG(Spin On Glass), 고밀도플라즈마산화막(High Density Plasma, HDP), SOD(Spin On Dielectric) 등을 사용할 수 있다. 질화막으로는 실리콘질화막(Si3N4)을 사용할 수 있고, 산화질화막으로는 실리콘산화질화막(SiON)을 사용할 수 있다. 그리고, 탄소함유막으로는 비정질탄소막(amorphous carbon layer), 폴리이미드(polyimide), SiOC, SOC 등을 사용할 수 있다.
상술한 구조를 갖는 본 발명의 퓨즈는 퓨즈 블로잉 방식 대신에 퓨즈 멜팅 방식을 사용하여 리페어공정을 진행함으로써, 퓨즈 블로잉 방식을 사용하여 리페어 공정을 진행하는 과정에서 발생하는 문제점들을 원천적으로 방지할 수 있는바, 이를 도 3a를 참조하여 자세히 설명한다.
도 3a는 종래기술에 따른 퓨즈 블로잉 방식의 리페어 공정과 본 발명의 퓨즈 멜팅 방식의 리페어 공정을 비교하여 도시한 단면도이다. 여기서, 설명의 편의를 위하여 종래기술에 따른 퓨즈는 도 1b에 도시된 도면 및 도면부호를 사용하고, 본 발명의 퓨즈는 도 2c에 도시된 도면 및 도면부호를 사용하였다.
도 3a에 도시된 바와 같이, 퓨즈 블로잉 방식은 전기적으로 연결되어 있는 퓨즈(101)를 레이저를 사용하여 컷팅(cutting)하는 방법으로 리페어 공정을 진행한다. 앞서 언급한 바와 같이, 상술한 퓨즈 블로잉 방식은 퓨즈 컷팅을 용이하게 수행하기 위하여 퓨즈(101) 상에 잔류하는 절연막(102)의 두께를 전 기판(100)에서 균일하게 제어하기 어렵고, 이로 인해 리페어 수율이 저하되는 문제점이 있다. 또한, 퓨즈 컷팅시 발생하는 폭발력 및 도전성 부산물로 의하여 인접한 퓨즈(101)가 손상되거나, 또는 인접한 퓨즈간 전기적단락이 발생하는 문제점이 있다.
이에 반하여, 본 발명의 퓨즈 멜팅 방식은 안티퓨즈(anti-fuse)와 그 구동원리가 유사하다. 구체적으로, 퓨즈 멜팅 방식은 전기적으로 분리된 제1도전패턴(201)과 제2도전패턴(202)으로 이루어진 퓨즈를 구비하고, 제2도전패턴(202)의 중첩부(202A)에 레이저를 조사하여 중첩부(202A)를 멜팅(melting)시킴으로써, 제1도전패턴(201)과 제2도전패턴(202)을 전기적으로 연결시키는 방법으로 리페어 공정을 진행한다.
이와 같이, 본 발명의 퓨즈는 퓨즈 멜팅 방식을 사용함으로써, 퓨즈 (즉, 제1도전패턴(201) 및 제2도전패턴(202)) 상에 절연막(206)을 잔류시킬 필요가 없다. 따라서, 퓨즈 상부에 잔류하는 절연막(206) 두께의 균일도 저하에 따른 리페어 수율 저하를 원천적으로 방지할 수 있다.
또한, 본 발명은 리페어 공정시 폭발력을 이용하지 않기 때문에 폭발력에 의하여 인접한 퓨즈의 손상을 방지할 수 있다. 또한, 폭발력에 기인한 도전성 부산물의 생성을 방지할 수 있으며, 이를 통하여 도전성 부산물에 기인한 퓨즈 손상 및 전기적 단락을 방지할 수 있다.
또한, 본 발명은 퓨즈 블로잉 방식보다 적은 레이저 에너지를 사용하여 리페어 공정을 진행할 수 있기 때문에 리페어 공정에 대한 안정성을 향상시킬 수 있다. 예를 들어, 아르곤 레이저를 사용하고 퓨즈를 알루미늄으로 형성한 경우, 퓨즈 블로잉 방식은 0.21uj ~ 0.25uj 범위의 에너지를 필요로 하지만, 본 발명의 퓨즈 멜팅 방식은 0.18uj ~ 0.20uj 범위를 에너지를 사용하여 리페어 공정을 진행할 수 있다.
결과적으로 본 발명은 반도체 장치의 신뢰성 및 수율을 향상시킬 수 있다.
또한, 본 발명의 퓨즈는 퓨즈 멜팅 방식을 사용함으로써, 퓨즈부의 크기를 감소시킬 수 있는 바, 이를 도 3b 및 도 3c를 참조하여 자세히 설명한다.
도 3b는 종래기술에 따른 퓨즈 블로잉 방식의 퓨즈부를 나타낸 평면이미지이고, 도 3c는 본 발명의 퓨즈 멜팅 방식의 퓨즈부를 비교하여 도시한 평면도이다. 여기서는 설명의 편의를 위하여 50nm급 디자인 룰이 적용된 반도체 장치의 퓨즈부를 예시하여 설명한다.
도 3b 및 도 3c에 도시된 바와 같이, 종래기술에 따른 퓨즈부는 퓨즈 컷팅시 발생하는 폭발력 및 도전성 부산물에 의한 인접 퓨즈의 손상 및 전기적단락을 방지하기 위하여 불가피하게 퓨즈(101)의 길이(L1) 및 인접한 퓨즈간 간격(W4)을 충분히 확보해야만 한다. 예컨대, 50nm급 디자인 룰에서 퓨즈(101)의 길이(L1)는 9um 이상, 퓨즈(101) 간 간격(W4)은 2um 이상, 퓨즈박스(Fuse Open Size, 103)의 선폭(L2)은 4um 이상을 확보해야만 한다. 그리고, 퓨즈(101)의 선폭(W5)은 0.5um이 다.
이에 반하여, 본 발명의 퓨즈는 퓨즈 멜팅 방식을 사용하기 때문에 폭발력 및 도전성 부산물에 기인한 문제점을 원천적으로 방지할 수 있다. 따라서, 퓨즈(즉, 제1도전패턴(201) 및 제2도전패턴(202))의 길이(L3)는 9um 이하, 퓨즈 간 간격(W6)은 2um 이하, 오픈영역(205)의 선폭(L4)은 4um 이하로 형성할 수 있다.
퓨즈를 구성하는 제1도전패턴(201)의 선폭(W1)과 제2도전패턴(202)의 선폭(W3)의 선폭은 동일할 수 있으며, 중첩부(202A)의 선폭(W2)은 제1도전패턴(201)의 선폭(W1)과 동일하거나 더 클 수 있다. 예컨대, 50nm급 디자인 룰에서 중첩부(202)의 선폭(W2)은 0.5um ~ 1um 범위를 갖고, 중첩부(202)의 길이(L5)는 1um ~ 2um 범위를 갖도록 형성하는 것이 바람직하다.
이와 같이, 본 발명의 퓨즈는 퓨즈 멜팅 방식을 사용함으로써, 퓨즈부의 크기를 감소시킬 수 있으며, 이를 통하여 퓨즈부를 구비하는 반도체 장치의 집적도를 향상시킬 수 있다.
이하, 본 발명에 따른 반도체 장치의 퓨즈 제조방법에 대한 실시예를 첨부한 도면을 참조하여 설명한다. 이하의 실시예에서는 50nm급 디자인 룰이 적용된 반도체 장치의 퓨즈를 예시하여 설명한다. 따라서, 이하의 실시예에서 언급된 수치는 실시예를 위한 수치이며, 절대적인 의미를 갖지 않는다.
도 4a 내지 도 4e, 도 5a 내지 도 5e 및 도 6a 내지 도 6e는 본 발명의 제2실시예에 따른 반도체 장치의 퓨즈 제조방법을 도시한 도면이다. 여기서, 도 4a 내지 도 4e는 평면도, 도 5a 내지 도 5e는 도 4a 내지 도 4e에 도시된 X-X` 절취선을 따라 도시한 단면도, 도 6a 내지 도 6e는 도 4a 내지 도 4e에 도시된 Y-Y`절취선을 따라 도시한 단면도이다.
도 4a, 도 5a 및 도 6a에 도시된 바와 같이, 소정의 구조물이 구비된 기판(11) 상에 복수의 제1도전패턴(12)을 형성한다. 제1도전패턴(12)은 금속물질막으로 형성할 수 있다. 즉, 제1도전패턴(12)은 금속막, 도전성 금속질화막, 도전성 금속산화막 및 금속실리사이드막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막으로 형성할 수 있다. 금속막은 텅스텐(W), 알루미늄(Al), 티타늄(Ti)등을 사용할 수 있다. 도전성 금속질화막으로는 티타늄질화막(TiN), 도전성 금속산화막으로는 이리듐산화막(IrO2), 금속실리사이드막으로는 텅스텐실리사이드(WSi), 티타늄실리사이드(TiSi) 등을 사용할 수 있다.
또한, 제1도전패턴(12)은 별도의 금속물질막 증착 및 패터닝공정을 통하여 형성하지 아니하고, 패캐시터의 상부전극 또는 금속배선을 사용하여 형성할 수 있다. 이때, 금속배선을 사용하여 제1도전패턴(12)을 형성할 경우, 최상층 금속배선 아래의 금속배선을 사용하여 형성할 수 있다.
다음으로, 제1도전패턴(12)을 덮는 제1절연막(13)을 형성한다. 제1절연막(13)은 산화막으로 형성할 수 있다. 산화막으로는 실리콘산화막(SiO2), BPSG(Boron Phosphorus Silicate Glass), PSG(Phosphorus Silicate Glass), TEOS(Tetra Ethyle Ortho Silicate), USG(Un-doped Silicate Glass), SOG(Spin On Glass), 고밀도플라즈마산화막(High Density Plasma, HDP), SOD(Spin On Dielectric) 등을 사용할 수 있다.
다음으로, 제1절연막(13) 상에 지지막을 형성하기 위한 포토레지스트패턴(미도시)을 형성한 후, 포토레지스패턴을 식각장벽(etch barrier)으로 제1절연막(13)을 리세스(recess) 식각하여 리세스패턴(14)을 형성한다. 이때, 리세스패턴(14)의 측벽이 제1도전패턴(12)의 측벽 일부 또는 전부와 중첩(overlap)되도록 형성할 수 있다. 또한, 리세스패턴(14)은 제1도전패턴(12)의 측벽으로부터 좌우로 소정 간격 이격되도록 형성하는 것이 바람직하다.
다음으로, 리세스패턴(14)을 금속물질막 또는 절연물질막으로 매립하여 지지막(15)을 형성한다. 지지막(15)은 후속 공정을 통하여 형성될 중첩부를 구비하는 제2도전패턴과 제1도전패턴(12)이 상하로 소정 간격을 유지할 수 있도록 중첩부를 지지하는 역할을 수행함과 동시에 후속 리페어 공정시 레이저에 의하여 멜팅(melting)된 중첩부에 의하여 인접한 퓨즈가 손상되거나, 또는 인접한 퓨즈 사이에 전기적단락이 발생하는 것을 방지하는 역할을 수행한다.
지지막(15)을 금속물질막을 사용하여 형성할 경우, 리페어 공정을 수행하기 이전에 지지막(15)으로 인해 제1도전패턴(12)과 제2도전패턴 사이에 전기적단락이 발생하는 것을 방지하기 위하여 지지막(15)은 제1도전패턴(12)과 소정 간격 이격되도록 형성하는 것이 바람직하다. 따라서, 지지막(15)을 금속물질막으로 형성하고자 할 경우, 리세스패턴(14)의 측벽은 제1도전패턴(12)의 측벽과 중첩되고, 제1도전패턴(12)의 측벽으로부터 좌우로 소정 간격 이격되도록 형성하는 것이 바람직하다.
지지막(15)을 절연물질막으로 형성할 경우, 지지막(15)은 제1절연막(13)과 식각선택비를 갖는 절연물질로 형성하는 것이 바람직하다. 예를 들어, 제1절연 막(13)을 산화막으로 형성할 경우, 지지막(15)은 질화막으로 형성하는 것이 바람직하다. 질화막으로는 실리콘질화막(Si3N4)을 사용할 수 있다. 지지막(15)을 절연물질막으로 형성할 경우, 지지막(15)과 제1도전패턴(12)이 서로 접하도록 형성하여도 전기적으로 무방하다. 따라서, 지지막(15)을 절연물질막으로 형성할 경우, 리세스패턴(14)은 제1도전패턴(12)의 측벽을 노출시키도록 형성할 수도 있다. 이 경우, 인접한 퓨즈간 간격을 더욱더 감소시킬 수 있다.
도 4b, 도 5b 및 도 6b에 도시된 바와 같이, 제1절연막(13) 상에 제1도전패턴(12) 끝단과 중접되는 중첩부(16A)를 구비하는 제2도전패턴(16)을 형성한다. 이때, 제2도전패턴(16)의 중첩부(16A)는 지지막(15)을 덮도록 형성하는 것이 바람직하다. 제2도전패턴(16)은 금속배선을 사용하여 형성할 수 있으며, 다층의 금속배선을 갖는 반도체 장치에서 최상층 금속배선을 사용하여 형성할 수 있다.
제2도전패턴(16)은 금속물질막으로 형성할 수 있다. 이때, 지지막(15)을 금속물질막으로 형성할 경우, 지지막(15) 형성공정과 제2도전패턴(16) 형성공정을 동시에 진행할 수 있다. 예를 들어, 제2도전패턴(16)을 형성하기 위하여 제1절연막(13) 전면에 도전막을 형성할 때, 도전막이 리세스패턴(14)을 매립함과 동시에 제1절연막(13) 전면을 덮도록 형성하면 지지막(15)과 제2도전패턴(16)을 동시에 형성할 수 있다. 즉, 지지막(15)을 금속물질막으로 형성할 경우, 공정과정을 단순화시킬 수 있다.
제1도전패턴(12)의 끝단과 중접되는 중첩부(16A)의 선폭(W2)은 제1도전패 턴(12)의 선폭(W1)과 동일하게 형성하거나, 또는 더 크게 형성할 수 있다. 이때, 중첩부(16A)는 리페어 공정시 레이저(laser)가 조사되는 영역으로 레이저 직경, 제1도전패턴(12)과의 중첩면적을 고려하여 중첩부(16A)의 선폭(W2)은 제1도전패턴(12)의 선폭(W1)보다 크게 형성하는 것이 바람직하다. 예를 들어, 중첩부(16A)의 선폭(W2)은 0.5um ~ 1um 범위를 갖고, 중첩부(16A)의 길이(L5)는 1um ~ 2um 범위를 갖도록 형성할 수 있다. 또한, 중첩부(16A)의 선폭(W2)은 제2도전패턴(16)의 선폭(W3)과 동일하거나, 또는 더 클 수 있다.
도 4c, 도 5c 및 도 6c에 도시된 바와 같이, 제2도전패턴(16)을 포함하는 구조물 전면에 제2절연막(17)을 형성한다. 제2절연막(17)은 제2도전패턴(16)을 포함하는 전체 구조물을 보호하는 역할을 수행한다. 또한, 제2절연막(17)은 지지막(15)과 더불어 후속 공정을 통하여 노출될 중첩부(16A)를 구비하는 제2도전패턴(16)이 제1도전패턴(12)과 소정간격을 유지할 수 있도록 제2도전패턴(16)을 지지하는 역할을 수행한다.
제2절연막(17)은 산화막, 질화막, 산화질화막 및 탄소함유막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막으로 형성할 수 있다. 산화막으로는, 실리콘산화막(SiO2), BPSG(Boron Phosphorus Silicate Glass), PSG(Phosphorus Silicate Glass), TEOS(Tetra Ethyle Ortho Silicate), USG(Un-doped Silicate Glass), SOG(Spin On Glass), 고밀도플라즈마산화막(High Density Plasma, HDP), SOD(Spin On Dielectric) 등을 사용할 수 있다. 질화막으로는 실리 콘질화막(Si3N4)을 사용할 수 있고, 산화질화막으로는 실리콘산화질화막(SiON)을 사용할 수 있다. 그리고, 탄소함유막으로는 비정질탄소막(amorphous carbon layer), 폴리이미드(polyimide), SiOC, SOC 등을 사용할 수 있다.
다음으로, 제2절연막(17) 상에 포토레지스트패턴(미도시)을 형성한 후, 포토레지스트패턴을 식각장벽으로 제2절연막(17)을 식각하여 적어도 중첩부(16A)를 노출시키는 오픈영역(18)을 형성한다. 구체적으로, 포토레지스트패턴을 식각장벽으로 제2절연막(17)을 식각하여 중첩부(16A)의 상부면 및 측벽이 노출되도록 오픈영역(18)을 형성하는 것이 바람직하다. 이때, 오픈영역(18)은 통상적으로 퓨즈박스라 불리운다.
오픈영역(18)을 형성하기 위한 식각공정은 건식식각법(dry etch)을 사용하여 실시하는 것이 바람직하다.
도 4d, 도 5d 및 도 6d에 도시된 바와 같이, 오픈영역(18)으로 인해 노출된 제1절연막(13)을 일부 식각하여 중첩부(16A) 아래의 제1도전패턴(12)의 상부면을 노출시킨다. 이하, 제1절연막(13)이 일부 식각되면서 확장된 오픈영역(18)의 도면부호를 '18A'로 변경하여 표기한다.
제1도전패턴(12)의 상부면을 노출시키기 위한 식각공정은 습식식각법(wet etch)을 사용하여 실시하는 것이 바람직하다. 예컨대, 제1절연막(13)을 산화막으로 형성한 경우, BOE(Buffered Oxide Echant) 또는 불산(HF)용액을 사용하여 식각공정을 진행할 수 있다.
상술한 공정과정을 통하여 제1도전패턴(12)과 중첩부(16A) 사이에 공극(air gap)이 형성되고, 상하로 소정 간격 이격된 다층 구조의 퓨즈를 형성할 수 있다.
도 4e, 도 5e 및 도 6e에 도시된 바와 같이, 오픈영역(18A)을 포함하는 구조물 전면에 쇼트방지막용 절연막을 형성한 후, 전면식각공정을 실시하여 중첩부(16A)의 양측벽 및 지지막(15)의 측벽에 쇼트방지막용 절연막을 잔류시켜 쇼트방지막(19)을 형성한다. 쇼트방지막(19)은 지지막(15)과 더불어서 리페어 공정시 멜팅된 중첩부(16)가 인접한 퓨즈와 전기적으로 단락되는 것을 방지하는 역할을 수행하는 것으로, 절연물질막으로 형성할 수 있다. 쇼트방지막(19)은 산화막, 질화막 및 산화질화막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막으로 형성할 수 있다.
상술한 공정과정을 통하여 본 발명의 반도체 장치 퓨즈를 완성할 수 있다.
이와 같이, 본 발명의 퓨즈는 퓨즈 멜팅 방식을 사용하여 리페어 공정을 진행할 수 있는 다층 구조의 퓨즈를 형성함으로써, 퓨즈 블로잉 방식을 사용하여 리페어 공정을 진행하는 과정에서 발생하는 문제점들을 원천적으로 방지할 수 있다. 이를 통하여 본 발명은 퓨즈부의 크기를 감소시킬 수 있으며, 퓨즈부를 구비하는 반도체 장치의 집적도를 향상시킬 수 있다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기 실시예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범 위내의 다양한 실시예가 가능함을 이해할 수 있을 것이다.
도 1a는 종래기술에 따른 반도체 장치의 퓨브부를 도시한 평면도.
도 1b는 도 1a에 도시된 Y-Y` 절취선을 따라 도시한 단면도.
도 2a 내지 도 2c는 본 발명의 제1실시예에 따른 반도체 장치의 퓨즈를 도시한 도면.
도 3a는 종래기술에 따른 퓨즈 블로잉 방식의 리페어 공정과 본 발명의 퓨즈 멜팅 방식의 리페어 공정을 비교하여 도시한 단면도.
도 3b 및 도 3c는 종래기술에 따른 퓨즈 블로잉 방식의 퓨즈부와 본 발명의 퓨즈 멜팅 방식의 퓨즈부를 비교하여 도시한 평면도.
도 4 내지 도 6은 본 발명의 제2실시예에 따른 반도체 장치의 퓨즈 제조방법을 도시한 도면.
*도면 주요 부분에 대한 부호 설명*
201, 12 : 제1도전패턴 202, 16 : 제1도전패턴
202A, 16A : 중첩부 203, 15 : 지지막
204, 19 : 쇼트방지막 205, 18, 18A : 오픈영역
206 : 절연막

Claims (25)

  1. 제1도전패턴;
    상기 제1도전패턴의 상부에 상기 제1도전패턴과 소정 간격 이격되고, 상기 제1도전패턴의 끝단과 중첩(overlap)되는 중첩부를 구비하는 제2도전패턴; 및
    상기 제1도전패턴과 상기 중첩부 사이의 공극(air gap)
    을 포함하는 반도체 장치의 퓨즈.
  2. 제1항에 있어서,
    상기 중첩부의 선폭은 상기 제1도전패턴의 선폭과 동일하거나, 또는 더 큰 반도체 장치의 퓨즈.
  3. 제1항에 있어서,
    상기 제1 및 제2도전패턴은 금속배선을 포함하는 반도체 장치의 퓨즈.
  4. 제1항에 있어서,
    상기 중첩부는 아래로 연장된 지지막을 더 포함하는 반도체 장치의 퓨즈.
  5. 제4항에 있어서,
    상기 지지막은 상기 제1도전패턴의 측벽과 중첩되고, 상기 제1도전패턴으로부터 좌우로 소정 간격 이격된 반도체 장치의 퓨즈.
  6. 제4항에 있어서,
    상기 지지막은 금속물질막 또는 절연물질막을 포함하는 반도체 장치의 퓨즈.
  7. 제4항에 있어서,
    상기 지지막은 상기 제2도전패턴과 동일물질인 반도체 장치의 퓨즈.
  8. 제4항에 있어서,
    상기 지지막은 질화막을 포함하는 반도체 장치의 퓨즈.
  9. 제4항에 있어서,
    상기 중첩부의 양측벽 및 상기 지지막 측벽에 형성된 쇼트방지막을 더 포함하는 반도체 장치의 퓨즈.
  10. 제9항에 있어서,
    상기 쇼트방지막은 절연물질막을 포함하는 반도체 장치의 퓨즈.
  11. 제9항에 있어서,
    상기 쇼트방지막은 산화막, 질화막 및 산화질화막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막을 포함하는 반도체 장치의 퓨즈.
  12. 제1항에 있어서,
    상기 제1도전패턴 및 상기 제2도전패턴을 포함하는 전체 구조물을 덮되, 적어도 상기 중첩부 및 상기 중첩부 아래 상기 제1도전패턴의 상부면을 노출시키는 오픈영역을 구비하는 절연막을 더 포함하는 반도체 장치의 퓨즈.
  13. 소정의 구조물이 구비된 기판상에 제1도전패턴을 형성하는 단계;
    상기 제1도전패턴을 덮는 제1절연막을 형성하는 단계;
    상기 제1절연막 상에 상기 제1도전패턴의 끝단과 중첩되는 중첩부를 구비하는 제2도전패턴을 형성하는 단계;
    상기 제2도전패턴을 덮는 제2절연막을 형성하는 단계; 및
    상기 제2절연막 및 상기 제1절연막을 선택적으로 식각하여 적어도 상기 중첩부 및 상기 중첩부 아래 상기 제1도전패턴의 상부면을 노출시키는 오픈영역을 형성하는 단계
    를 포함하는 반도체 장치의 퓨즈 제조방법.
  14. 제13항에 있어서,
    상기 오픈영역을 형성하는 단계는,
    상기 제2절연막을 선택적으로 식각하여 상기 중첩부의 상부면 및 측벽을 노출시키는 단계; 및
    상기 중첩부 아래 상기 제1도전패턴의 상부면이 노출될때까지 상기 제1절연막을 선택적으로 식각하는 단계
    를 포함하는 반도체 장치의 퓨즈 제조방법.
  15. 제14항에 있어서,
    상기 제2절연막을 선택적으로 식각하는 단계는 건식식각법을 사용하여 실시하는 반도체 장치의 퓨즈 제조방법.
  16. 제14항에 있어서,
    상기 제1절연막을 선택적으로 식각하는 단계는 습식식각법을 사용하여 실시하는 반도체 장치의 퓨즈 제조방법.
  17. 제13항에 있어서,
    상기 중첩부의 선폭은 상기 제1도전패턴의 선폭과 동일하거나, 또는 더 크게 형성하는 반도체 장치의 퓨즈 제조방법.
  18. 제13항에 있어서,
    상기 제1 및 제2도전패턴은 금속배선을 포함하는 반도체 장치의 퓨즈 제조방법.
  19. 제13항에 있어서,
    상기 제2도전패턴을 형성하기 이전에,
    상기 중첩부 아래로 연장된 지지막을 형성하는 단계를 더 포함하는 반도체 장치의 퓨즈 제조방법.
  20. 제19항에 있어서,
    상기 지지막을 형성하는 단계는,
    상기 제1절연막을 선택적으로 식각하여 상기 제1도전패턴의 측벽과 중첩되고, 상기 제1도전패턴으로부터 좌우로 소정 간격 이격된 리세스패턴을 형성하는 단계; 및
    상기 리세스패턴을 금속물질막 또는 절연물질막으로 매립하는 단계
    를 포함하는 반도체 장치의 퓨즈 제조방법.
  21. 제20항에 있어서,
    상기 지지막을 금속물질막으로 형성하는 경우, 상기 지지막을 형성함과 동시에 상기 제2도전패턴을 형성하는 반도체 장치의 퓨즈 제조방법.
  22. 제20항에 있어서,
    상기 절연물질막은 질화막을 포함하는 반도체 장치의 퓨즈 제조방법.
  23. 제19항에 있어서,
    상기 오픈영역을 형성한 후, 상기 중첩부 양측벽 및 상기 지지막 측벽에 쇼트방지막을 형성하는 단계를 더 포함하는 반도체 장치의 퓨즈 제조방법.
  24. 제23항에 있어서,
    상기 쇼트방지막을 형성하는 단계는,
    상기 오픈영역을 포함하는 구조물 전면에 쇼트방지막용 절연막을 형성하는 단계; 및
    전면식각공정을 실시하여 상기 쇼트방지막용 절연막을 상기 중첩부 양측벽 및 상기 지지막 측벽에 잔류시키는 단계
    를 포함하는 반도체 장치의 퓨즈 제조방법.
  25. 제23항에 있어서,
    상기 쇼트방지막은 산화막, 질화막 및 산화질화막으로 이루어진 그룹으로부터 선택된 어느 하나 또는 이들이 적층된 적층막으로 형성하는 반도체 장치의 퓨즈 제조방법.
KR1020080077492A 2008-08-07 2008-08-07 반도체 장치의 퓨즈 및 그 제조방법 KR101025738B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080077492A KR101025738B1 (ko) 2008-08-07 2008-08-07 반도체 장치의 퓨즈 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080077492A KR101025738B1 (ko) 2008-08-07 2008-08-07 반도체 장치의 퓨즈 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20100018815A KR20100018815A (ko) 2010-02-18
KR101025738B1 true KR101025738B1 (ko) 2011-04-04

Family

ID=42089376

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080077492A KR101025738B1 (ko) 2008-08-07 2008-08-07 반도체 장치의 퓨즈 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR101025738B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112362662A (zh) * 2020-10-27 2021-02-12 航天科工防御技术研究试验中心 一种片式熔断器失效点的分析方法及装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980070471A (ko) * 1997-01-14 1998-10-26 가네꼬히사시 반도체 장치 및 그 제조 방법
US6486527B1 (en) * 1999-06-25 2002-11-26 Macpherson John Vertical fuse structure for integrated circuits containing an exposure window in the layer over the fuse structure to facilitate programming thereafter
US20040021199A1 (en) * 2002-08-01 2004-02-05 Trivedi Jigish D. Edge intensive antifuse device structure

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980070471A (ko) * 1997-01-14 1998-10-26 가네꼬히사시 반도체 장치 및 그 제조 방법
US6486527B1 (en) * 1999-06-25 2002-11-26 Macpherson John Vertical fuse structure for integrated circuits containing an exposure window in the layer over the fuse structure to facilitate programming thereafter
US20040021199A1 (en) * 2002-08-01 2004-02-05 Trivedi Jigish D. Edge intensive antifuse device structure

Also Published As

Publication number Publication date
KR20100018815A (ko) 2010-02-18

Similar Documents

Publication Publication Date Title
KR100663364B1 (ko) 퓨즈 분리 장벽을 갖는 퓨즈 영역을 구비하는 반도체소자및 그 제조방법들
KR100703983B1 (ko) 반도체 소자 및 그 제조 방법
JP4455819B2 (ja) 半導体素子のヒューズの形成法
JP3584928B2 (ja) 半導体装置
JP3485110B2 (ja) 半導体装置
KR101025738B1 (ko) 반도체 장치의 퓨즈 및 그 제조방법
JPH0945782A (ja) 冗長手段を有する半導体装置及びその製造方法
US7679161B2 (en) Semiconductor device comprising fuse sections
KR100519799B1 (ko) 반도체 소자의 퓨즈영역 및 그 제조방법
KR20120103982A (ko) 퓨즈 패턴 및 그 제조 방법
KR100722774B1 (ko) 반도체 장치의 퓨즈 구조물 및 그 제조 방법
KR20080035209A (ko) 퓨즈 패턴과 가드링과의 브리지를 방지할 수 있는 반도체 장치
KR20100074715A (ko) 반도체 소자의 멜팅 퓨즈 및 그 제조 방법
KR100605608B1 (ko) 반도체 메모리 장치 및 그 제조방법
KR20090070826A (ko) 퓨즈를 구비한 반도체 소자 및 그 제조 방법
US7605444B2 (en) Fuse box reducing damage caused by laser blowing and cross talk
KR100929627B1 (ko) 반도체 소자의 퓨즈박스 및 그의 형성방법
KR100578224B1 (ko) 반도체 메모리 장치의 제조방법
JP2004111420A (ja) 半導体装置の製造方法
JPH1131748A (ja) 半導体装置およびその製造方法
KR100861305B1 (ko) 반도체 소자의 제조방법
KR100833588B1 (ko) 반도체 소자의 제조방법
KR20070002738A (ko) 반도체 장치 제조방법
KR100904478B1 (ko) 반도체 장치 및 그 제조방법
KR101116350B1 (ko) 반도체 소자 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee