KR100949921B1 - 텔레비전 튜너와 이에 사용된 인쇄 회로 기판 - Google Patents

텔레비전 튜너와 이에 사용된 인쇄 회로 기판 Download PDF

Info

Publication number
KR100949921B1
KR100949921B1 KR1020047011854A KR20047011854A KR100949921B1 KR 100949921 B1 KR100949921 B1 KR 100949921B1 KR 1020047011854 A KR1020047011854 A KR 1020047011854A KR 20047011854 A KR20047011854 A KR 20047011854A KR 100949921 B1 KR100949921 B1 KR 100949921B1
Authority
KR
South Korea
Prior art keywords
trace
printed circuit
circuit board
image
bandpass filter
Prior art date
Application number
KR1020047011854A
Other languages
English (en)
Other versions
KR20040083494A (ko
Inventor
토예오티
팡잉엔
Original Assignee
엔엑스피 비 브이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엔엑스피 비 브이 filed Critical 엔엑스피 비 브이
Publication of KR20040083494A publication Critical patent/KR20040083494A/ko
Application granted granted Critical
Publication of KR100949921B1 publication Critical patent/KR100949921B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J3/00Continuous tuning
    • H03J3/24Continuous tuning of more than one resonant circuit simultaneously, the circuits being tuned to substantially the same frequency, e.g. for single-knob tuning
    • H03J3/26Continuous tuning of more than one resonant circuit simultaneously, the circuits being tuned to substantially the same frequency, e.g. for single-knob tuning the circuits being coupled so as to form a bandpass filter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J3/00Continuous tuning
    • H03J3/02Details
    • H03J3/06Arrangements for obtaining constant bandwidth or gain throughout tuning range or ranges
    • H03J3/08Arrangements for obtaining constant bandwidth or gain throughout tuning range or ranges by varying a second parameter simultaneously with the tuning, e.g. coupling bandpass filter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J2200/00Indexing scheme relating to tuning resonant circuits and selecting resonant circuits
    • H03J2200/32Tuning of tracking filter
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0286Programmable, customizable or modifiable circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Superheterodyne Receivers (AREA)
  • Filters And Equalizers (AREA)
  • Diaphragms For Electromechanical Transducers (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

텔레비전 튜너는 소망하는 입력 채널의 이미지 주파수를 거절하기 위한 이미지 소거 커패시터(C8)를 갖는 소망하는 입력 채널을 선택하기 위한 동조 가능한 대역통과 필터(4)를 포함한다. NTSC형 텔레비전 튜너와 PAL형 텔레비전 튜너에 대해 상이한 인쇄 회로 기판의 필요성을 없애기 위해, 이미지 소거 커패시터(C8)는 인쇄 회로 기판의 제 1 트레이스(8) 및 제 2 트레이스(10)로 이루어지며 제 3 트레이스(13)는 PAL형 튜너의 경우에서만 점퍼(15)에 의해 제 2 트레이스(10)에 연결된다.
텔레비전, 튜너, 제 1 트레이스, NTSC, PAL

Description

텔레비전 튜너와 이에 사용된 인쇄 회로 기판{Television tuner and printed circuit board used therein}
본 발명은 다수의 텔레비전 채널을 수신하는 텔레비전 튜너에 관한 것으로, 소망하는 채널 주파수로 동조 가능한 대역통과 필터(bandpass filter), 및 동조 가능한 국부 발진기와 함께, 소망하는 채널 주파수를 미리 결정된 중간 주파수로 전환하기 위한 믹서를 포함하며, 상기 동조 가능한 대역통과 필터는 소망하는 채널 주파수의 전송을 향상시키기 위한 인쇄 회로 기판 상에 장착된 리액티브 소자(reactive elements)와 이미지 주파수의 전송을 감소하기 위한 이미지 억제 캐패시터를 포함한다.
이러한 텔레비전 튜너들은 종래 기술에서 널리 공지되어 있다. 수신된 텔레비전 채널들은 믹서에 인가되고 여기서, 이들은 동조 가능한 국부 발진기 주파수에 믹스된다. 믹서의 출력은 고정 동조된 중간 주파수 필터에서 필터링된다. 이 IF 필터에서, 소망하는 채널은 통과되고 이웃하는 채널은 거절된다. 또한 이 IF 필터에 있어서, 소망하는 채널의 비디오 신호의 나이퀴스트 필터링(Nyquist filtering)과 오디오 신호의 레벨링이 수행된다. 국부 발진기 주파수를 변경함으로써, 다른 채널이 중간 주파수로 전환되고 고정 동조된 중간 주파수 필터를 통과하게 된다.
IF 필터에 의해 해결될 수 없는 선택성 문제(selectivity problem)는 이미지 주파수 신호의 억제이다. 이미지 주파수 신호는 소망하는 텔레비전 신호로부터 발진기 주파수의 다른 측상에 중간 주파수의 거리에 놓여 있는 소망하지 않는 입력 신호이다. 적절한 조처가 없다면, 소망하지 않는 이미지 주파수와 소망하는 텔레비전 신호는 둘 다 중간 주파수로 변환되므로, 소망하지 않는 이미지 주파수가 소망하는 채널을 왜곡시키게 될 것이다. 이 문제점을 방지하기 위해, 통상의 텔레비전 튜너는, 믹서로 향하는 입력 신호에, 소망하는 입력 채널로 동조되며 믹서에 소망하지 않는 이미지 신호의 전송을 어느 정도 억제하는 동조 가능한 대역통과 필터를 포함한다.
통상적으로, 동조된 대역통과 필터는 두 개의 유도적으로 결합된 공진 회로(inductively coupled resonant circuits)를 포함하는데, 그 각각은 소망하는 채널 주파수에 동조된다. 그러면, 소망하지 않는 이미지 주파수는 대역통과 필터의 전송 곡선의 측면(flank)상에 놓이므로, 소망하는 채널 주파수에 대한 소망하지 않는 이미지 주파수가 감쇠된다. 이미지 주파수의 전송에 있어서의 또 다른 실질적인 감소는 대역통과 필터의 두 개의 동조된 회로 사이에 연결되며, 두 동조 회로 사이에서의 유도 결합과 함께, 대역통과 필터의 전송 기능에서 이미지 주파수에서 제로를 구성하는 작은 이미지 소거 커패시터(small image canceling capacitor)를 통해 달성될 수 있다.
현대의 텔레비전에 있어서, 전체 시장을 구성하는 본질적인 두 시스템, 즉 NTSC와 PAL이 존재한다. NTSC에 대한 중간 주파수는 45.75㎒이고 PAL에 대한 중간 주파수는 38.89㎒인데, 이것은 NTSC에 대한 이미지 주파수가 소망하는 채널 주파수 보다 2×45.75=91.50㎒ 위에 있고 PAL에 대한 이미지 주파수가 소망하는 채널 주파수보다 2×38.89=77.78㎒ 위에 있다는 것을 의미한다. 따라서, 이미지 소거 커패시터는 NTSC 튜너와 PAL 튜너에 대해 상이한 값을 가져야 한다.
이미지 주파수에서의 이 차이는 고품질의 텔레비전 튜너를 경제적으로 제조하는 것을 더 어렵게 한다. 이미지 소거 캐패시터는 너무 작아서 럼핑된(lumped) 커패시터로서 생산될 수 없고 그에 따라서, 인쇄 회로 기판 상에서 분산된 캐패시터로서 생산되어야만 하기 때문에, NTSC와 PAL에 대한 공통 인쇄 회로 기판 상에서의 이 캐패시터의 생산은 두 시스템에 대해 절충된 이미지 제거 성능이 나타난다. NTSC-튜너와 PAL-튜너에 대해 각각 별개의 인쇄 회로 기판을 사용하는 것은 이 절충(compromise)을 방지하지만 제조 단가를 상승시킨다.
본 발명은 양 시스템에 대해 공통의 인쇄 회로 기판을 계속 사용하면서 이 절충을 방지하기 위한 것으로, 따라서 본 발명에 따른 텔레비전 튜너는 상기 인쇄 회로 기판이 제 1, 제 2 및 제 3 트레이스를 포함하고, NTSC형 신호용 텔레비전 튜너의 경우에 이어서, 이미지 억제 캐패시터는 상기 제 1 및 제 2 트레이스를 포함하지만 동시에 상기 제 3 트레이스는 유휴하게 되고, PAL형 신호용 텔레비전 튜너의 경우에 있어서, 상기 제 2 및 제 3 트레이스는 상호 접속되고 상기 이미지 억제 캐패시터는 상기 제 1 트레이스 및 상기 상호 접속된 제 2 및 제 3 트레이스를 포함하는 것을 특징으로 한다. 따라서, 단일의 인쇄 회로 기판이 NTSC 튜너 및 PAL 튜너 둘 다에 대해 사용될 수 있고, PAL 튜너의 경우에 있어서는, 상기 제 2 및 제 3 인쇄 회로 기판 트레이스 사이에 간단한 접속이 이루어진다. 본 발명의 텔레비전 튜너는, PAL형 신호용 텔레비전 튜너의 경우에 있어서, 상기 제 2 및 제 3 트레이스 사이의 상호 접속이 럼핑된 제로-옴 저항기에 의해 구성되는 것을 특징으로 하는 것이 더 바람직하다. 이 경우, 상기 제 2 및 제 3 트레이스 사이의 상호 접속은 다른 럼핑된 소자를 인쇄 회로 기판에 적용하는 동일한 제조 공정동안 적용될 수 있다.
텔레비전 튜너가, 단일의 인쇄 회로 기판 상에 UHF 채널 주파수(통상적으로 470~860㎒)에 대해 동조 가능한 대역통과 필터와 중간 대역 채널 주파수(통상적으로 160~450㎒)에 대해 동조 가능한 대역통과 필터를 포함하는 다중대역 튜너인 경우, 본 발명에 따른 텔레비전 튜너는, 상기 인쇄 회로 기판이 UHF 채널 주파수용 대역통과 필터의 이미지 억제 캐패시터를 구성하기 위한 제 1, 제 2 및 제 3 UHF-트레이스, 및 중간 대역 채널 주파수용 대역통과 필터의 이미지 억제 캐패시터를 구성하기 위한 제 1, 제 2 및 제 3 중간 대역 트레이스를 포함하는 것을 특징으로 한다. 본 발명에 따른 텔레비전 튜너가 VHF 채널 주파수에도 동조 가능한 경우, 이들 대역에 대해 다른 트레이스가 적용될 수 있지만, 이들 주파수 대역의 주파수는 일반적으로 충분히 낮기 때문에 럼핑된 캐패시터에 의해 이미지 소거 캐패시터가 만들어질 수 있다.
UHF 주파수들에 대해 동조 가능한 대역통과 필터의 경우에 있어서, 이들 주파수들은 일반적으로 아주 높고 결과적으로, PAL용 이미지 소거 캐패시터의 보정은 보통 아주 낮으므로, 제 3 PCB 트레이스는 간단한 접속 패드에 의해 구성될 수 있음을 알 수 있을 것이다. 이 경우, 부가적인 캐패시터는 상기 경로 및 상호 접속에 의해서만 구성될 수 있다.
본 발명은 또한 텔레비전 튜너에서 사용하기 위한 인쇄 회로 기판에 관한 것으로, 상기 인쇄 회로 기판은 NTSC형 텔레비전 튜너와 PAL형 텔레비전 튜너 둘 다에서 이미지 소거 커패시터를 구성하기 위한 제 1, 제 2 및 제 3 트레이스를 포함하는 것을 특징으로 한다.
본 발명은 첨부된 도면을 참조로 더 설명될 것이다.
도 1은 종래 기술의 텔레비전 튜너의 예시적인 회로도.
도 2는 본 발명에 따른 텔레비전 튜너에서의 이미지 소거 캐패시터를 함께 구성하는 인쇄 회로 기판 트레이스의 개략도.
도 3은 본 발명에 따른 다중대역(multiband) 텔레비전 수신기에서 사용되는 인쇄 회로 기판의 일부를 도시하는 도면.
도 1 텔레비전 튜너는 다수의 RF 변조 TV 채널을 텔레비전 튜너로 인가하기 위해 안테나 또는 케이블이 연결될 수 있는 RF 신호 입력(1)을 포함한다. RF 신호들은 소망하는 주파수 대역 이외의 신호들을 거절하기 위한 고정 동조된 예비선택 필터(fixed tuned preselection filter; 2)를 통해 전송되고 계속해서 RF 증폭단(3)에서 증폭된다. 이 증폭단의 RF 출력 신호는 동조된 대역통과 필터(4)로 인가되는데, 여기서 소망하는 TV 채널을 제외한 전부가 소망하는 채널에 관해 감쇠되고 특히, 소망하는 TV 채널의 이미지 주파수가 감쇠된다.
믹서단(mixer stage; 5)에서, 대역통과 필터의 출력은 동조된 국부 발진기(6)로부터의 국부 발진기 신호에 의해 승산된다. 이렇게 함으로써, 대역통과 필터(4)의 RF 출력 신호는, 차후에 고정 동조된 중간 주파수 필터(7)에 통과되는 중간 주파수 신호로 전송된다.
동조된 대역통과 필터(4)의 주요 소자들은 인덕터(L1)와 가변 커패시터(Cv 1)를 포함하는 제 1 공진 회로, 및 인덕터(L2)와 가변 커패시터(Cv 2)를 포함하는 제 2 공진 회로를 포함한다. 가변 커패시터들은 각각 고정 커패시터들(C1 및 C2)을 통해 각각 접지에 연결되고, 두 인덕터들(L1 및 L2)은 두 공진 회로들 사이에서 유도 베이스 결합(inductive base coupling)을 구성하는 공통 인덕터(L3)를 통해 접지에 연결된다. 커패시터들(Cv 1 및 Cv 2)의 용량을 변화시키기 위한 동조 전압(Vt)은 저항기(R1)를 통과하여 가변 커패시터(Cv 1)와 고정 커패시터(C1)의 접합점에 인가되고 저항기(R2)를 통과하여 가변 커패시터(Cv 2)와 고정 커패시터(C2)의 접합점에 연결된다. 또한 동조 전압은 국부 발진기(6)에도 인가된다. 결합 커패시터(C3)는 예비증폭기단(3)의 출력을 제 1 공진 회로의 상부에 연결하고 결합 인덕터(L4)는 제 2 공진 회로의 상부를 믹서단(5)의 입력에 연결한다.
대역통과 필터는 인덕터(L5), 커패시터(C4) 및 저항기(R3)로 이루어진 일련의 회로, 및 상기 일련의 회로와 병렬 접속을 구성하는 커패시터(C5)로 구성된 임피던스 네트워크(I1)(필립스 특허 다이오드 코일 디자인)를 더 포함한다. 이 임피던스 네트워크는 Cv1 양단에 접속된다. 인덕터(L6), 두 개의 커패시터(C6 및 C7) 및 저항기(R4)로 구성된 유사한 임피던스 네트워크(I2)가 Cv2 양단에 접속된다. 마지막으로, 대역통과 필터(4)는 대역통과 필터의 입력과 제 2 공진 회로의 상부 사이에 접속된 이미지 소거 커패시터(C8)를 더 포함한다. 다르게는, 이미지 소거 커패시터는 두 공진 회로의 상부들 사이에 접속될 수 있다. 동작에 있어서, 대역통과 필터(4)의 동조는 국부 발진기의 동조와 함께 변하므로, 대역통과 필터는 그 주파수가 중간 주파수(IF)와 동일하게 떨어져 국부 발진기의 주파수 아래에 놓여 있는 입력 신호 채널을 항상 통과시킨다. 믹서(5)에 있어서, 이 소망하는 입력 채널은 중간 주파수로 전송되고 IF-필터(7)는 차후에 이 전송된 신호를 선택한다.
대역통과 필터(4)의 이미지 억제를 향상시키기 위해, 이 필터는 이미지 소거 커패시터(C8)를 포함한다. 이 커패시터는 대역통과 필터의 동조 주파수 위의 중간 주파수의 두배에서, 즉 이미지 주파수가 위치되는 주파수에서 대역통과 필터의 전송 기능에 "제로 전송 주파수"를 생성하도록 선택된다.
이미지 거절이 가능한 한 양호하게(예를 들면, -50㏈보다 양호하게) 하기 위해, 이미지 소거 커패시터는 충분히 정확한 값을 가져야만 한다. 또한, 이 커패시터의 값은 상대적으로 작다(예를 들면, 0.1㎊ 미만). 일반적으로 텔레비전 튜너는 소자들 즉, 능동 소자 및 수동 소자가 럼핑된 소자들로서 위치되는 인쇄 회로 기판을 통해 구현된다. 그러나, 이미지 소거를 위한 충분히 작고 정확한 럼핑된 커패시터는 제조하기가 매우 어렵기 때문에, 요구되는 이미지 소거 커패시터는 인쇄 회로 기판 상의 트레이스들(traces) 사이의 분산된 용량에 의해 일반적으로 얻어진다.
본 발명은 도 2 트레이스-도에서 개략적으로 도시된다. 이 도면은 이미지 소거 커패시터(C8)의 제 1 "판"을 구성하며 이 제 1 "판"을 대역통과 필터(4)의 나머지에 연결하기 위한 제 1 연결 패드(9)를 포함하는 제 1 트레이스(8)를 도시한다. 또한, 이 도면은 제 2 및 제 3 연결 패드(11 및 12)를 포함하는 제 2 트레이스(10)를 도시한다. 텔레비전 튜너가 NTSC(여기서 통상의 중간 주파수는 45.75㎒이고 이미지 주파수는 소망하는 채널 주파수보다 높은 91.5㎒ 이다)를 수신하도록 설계되면, 제 2 트레이스(10)는 이미지 소거 커패시터(C8)의 전체의(entire) 제 2 "판"을 구성하고, 이것은 제 2 연결 패드(11)를 통해 대역통과 필터의 나머지에 연결된다.
또한, 도 2 개략도는 연결 패드(14)를 포함하는 제 3 트레이스(13)를 도시한다. NTSC 수신에 대해서, 이 제 3 트레이스는 유휴하지만, 텔레비전 튜너가 PAL(여기서 이미지 주파수는 소망하는 채널 주파수보다 높은 단지 2×38.89㎒=77.98㎒ 이다) 수신을 위해 설계되면, 제 2 트레이스의 연결 패드(12)와 제 3 트레이스의 연결 패드(14)는 럼핑된 단락 회로 점퍼(lumped short-circuit jumper; 15)(제로 옴 저항기)에 의해 상호 연결된다. 이 경우, 제 2 및 제 3 트레이스가 함께 이미지 소거 커패시터의 제 2 "판"을 구성하므로, 커패시터 값은 NTSC 튜너의 경우에서보다 더 높은 것이 바람직하고, 더 낮은 PAL 이미지 주파수를 최적으로 억제한다. 하나의 인쇄 회로 기판을 통해 두 개의 이미지 소거 커패시터는 높은 정확성과 저비용 으로 만들어질 수 있다는 이점이 있다.
도 3은 본 발명이 사용되는 인쇄 회로 기판의 일부의 레이아웃을 도시한다. 이 인쇄 회로 기판은 중간 대역 채널들과 UHF 대역 채널들 둘 다를 수신할 수 있는 텔레비전 튜너에서 사용될 것이다. 이 도면에 있어서, 이미지 소자 커패시터를 구성하는 소자(트레이스, 패드, 및 점퍼)에 대해 도 2 트레이스도에서와 동일한 도면 부호(8 내지 15)가 사용되었다. 인쇄 회로 기판이 중간 대역 채널들과 UHF 대역 채널들 둘 다를 수신하기 위한 것이기 때문에, 중간 대역 수신용 소자는 그들 도면 부호에 "M"이 병기되었고 UHF 대역 수신용 소자에는 그들 도면 부호에 "U"가 병기되었다.
이 인쇄 회로 기판 레이아웃에 있어서, UHF 수신용의 제 3 트레이스(13U)가 제외되어 있음을 알 수 있을 것이다. 그러나, 점퍼(15U)와 패드(14U)는 함께 UHF 대역에서 PAL-튜너에 대한 충분한 용량 확장을 제공하기 때문에, 사실상 패드(14U)는 전체의 제 3 트레이스를 구성한다.
상기 언급된 실시형태는 본 발명을 제한보다는 설명을 위한 것으로, 당업자는 첨부된 청구의 범위의 영역을 벗어나지 않으면서 본 발명의 많은 다른 실시형태를 설계할 수 있음을 주지해야 한다. 청구의 범위에 있어서, 괄호 안의 도면 부호는 청구의 범위를 제한하려는 것이 아니다. "포함한다"라는 용어는 청구의 범위에서 나열된 것 이외의 소자 또는 단계의 존재를 배제하는 것이 아니다. 단수로 표기된 소자는 다수의 이러한 소자의 존재를 배제하는 것이 아니다. 여러 수단을 나열하는 장치 청구항에 있어서, 몇 몇 이들 수단은 하나의 동일한 아이템의 하드웨어 에 의해 구체화될 수 있다. 어떤 수단이 서로 상이한 종속항에서 언급되었다는 단순한 사실은 이들 수단의 조합이 유익하게 사용될 수 없다는 것을 나타내는 것은 아니다.

Claims (7)

  1. 소망하는 채널 주파수로 동조 가능한 대역통과 필터(4), 및 동조 가능한 국부 발진기(6)를 이용하여, 상기 소망하는 채널 주파수를 미리 결정된 중간 주파수로 전환하기 위한 믹서(5)를 포함하는, 복수의 텔레비전 채널을 수신하는 텔레비전 튜너로서,
    상기 동조 가능한 대역통과 필터(4)는 상기 소망하는 채널 주파수의 전송을 향상시키기 위한 인쇄 회로 기판(printed circuit board) 상에 장착된 리액티브 소자들(reactive elements)과 이미지 주파수의 전송을 감소하기 위한 이미지 억제 캐패시터(image suppression capacitance)(C8)를 포함하고,
    상기 인쇄 회로 기판은 제 1 트레이스(8), 제 2 트레이스(10) 및 제 3 트레이스(13)를 포함하고, NTSC형 신호용 텔레비전 튜너의 경우, 상기 이미지 억제 캐패시터(C8)는 상기 제 1 트레이스(8) 및 상기 제 2 트레이스(10)를 포함하되, 상기 제 3 트레이스(13)는 유휴상태(idle)이고, PAL형 신호용 텔레비전 튜너의 경우, 상기 제 2 트레이스(10) 및 제 3 트레이스(13)는 상호 접속되고, 상기 이미지 억제 캐패시터(C8)는 상기 제 1 트레이스(8)와 상기 상호 접속된 제 2 및 제 3 트레이스들(10, 13)을 포함하는 것을 특징으로 하는
    텔레비전 튜너.
  2. 제 1 항에 있어서,
    PAL형 신호용 텔레비전 튜너의 경우, 상기 제 2 및 상기 제 3 트레이스들 사이의 상호 접속은 럼프형 제로-옴 저항기(lumped zero-ohm resistor)(15)에 의해 구성되는 것을 특징으로 하는 텔레비전 튜너.
  3. 제 1 항에 있어서,
    단일의 인쇄 회로 기판 상에 UHF 채널 주파수에 대해 동조 가능한 대역통과 필터와 중간 대역 채널 주파수에 대해 동조 가능한 대역통과 필터를 포함하되,
    상기 인쇄 회로 기판은 UHF 채널 주파수용 상기 대역통과 필터의 이미지 억제 캐패시터(C8)를 구성하기 위한 제 1, 제 2 및 제 3 UHF-트레이스들과, 중간 대역 채널 주파수용 상기 대역통과 필터의 이미지 억제 캐패시터(C8)를 구성하기 위한 제 1, 제 2 및 제 3 중간 대역 트레이스들(8M, 10M, 13M)을 포함하는 것을 특징으로 하는 텔레비전 튜너.
  4. 제 3 항에 있어서,
    UHF 채널 주파수에 대해 동조 가능한 대역통과 필터를 포함하되,
    상기 제 3 UHF-트레이스는 제로-옴 저항기에 대한 단일 접속 패드로 구성되는 것을 특징으로 하는 텔레비전 튜너.
  5. 소망하는 채널 주파수로 동조 가능한 대역통과 필터(4), 및 동조 가능한 국부 발진기(6)를 이용하여, 상기 소망하는 채널 주파수를 미리 결정된 중간 주파수로 전환하기 위한 믹서(5)를 포함하는 다수의 NTSC형 텔레비전 채널들을 수신하는 NTSC형 텔레비전 튜너로서,
    상기 동조 가능한 대역통과 필터(4)는 상기 소망하는 채널 주파수의 전송을 향상시키기 위한 인쇄 회로 기판 상에 장착된 리액티브 소자들과 이미지 주파수의 전송을 감소하기 위한 이미지 억제 캐패시터(C8)를 포함하고,
    상기 인쇄 회로 기판은 제 1 트레이스(8), 제 2 트레이스(10) 및 제 3 트레이스(13)를 포함하고, 상기 이미지 억제 캐패시터는 상기 제 1 트레이스(8) 및 상기 제 2 트레이스(10)를 포함하며, 상기 제 3 트레이스(13)는 유휴상태인 것을 특징으로 하는
    NTSC형 텔레비전 튜너.
  6. 소망하는 채널 주파수로 동조 가능한 대역통과 필터(4), 및 동조 가능한 국부 발진기(6)를 이용하여, 상기 소망하는 채널 주파수를 미리 결정된 중간 주파수로 전환하기 위한 믹서(5)를 포함하는, 다수의 PAL형 텔레비전 채널을 수신하는 PAL형 텔레비전 튜너로서,
    상기 동조 가능한 대역통과 필터(4)는 상기 소망하는 채널 주파수의 전송을 향상시키기 위한 인쇄 회로 기판 상에 장착된 리액티브 소자들과 이미지 주파수의 전송을 감소하기 위한 이미지 억제 캐패시터(C8)를 포함하고,
    상기 인쇄 회로 기판은 제 1 트레이스(8), 제 2 트레이스(10) 및 제 3 트레이스(13)를 포함하고, 상기 제 2 트레이스(10) 및 제 3 트레이스(13)는 상호 접속되고, 상기 이미지 억제 캐패시터(C8)는 상기 제 1 트레이스(8)와 상기 상호 접속된 제 2 및 제 3 트레이스들(10, 13)을 포함하는 것을 특징으로 하는
    PAL형 텔레비전 튜너.
  7. 청구항 제 1 항 내지 제 6 항 중 어느 한 항에서 청구된 텔레비전 튜너에서 사용되는 인쇄 회로기판에 있어서,
    상기 인쇄 회로 기판은 NTSC형 텔레비전 튜너와 PAL형 텔레비전 튜너 둘 다에서 이미지 소거 커패시터(image canceling capacitor)를 구성하기 위한 제 1 트레이스(8), 제 2 트레이스(10) 및 제 3 트레이스(13)를 포함하는 것을 특징으로 하는
    인쇄 회로 기판.
KR1020047011854A 2002-02-01 2003-01-17 텔레비전 튜너와 이에 사용된 인쇄 회로 기판 KR100949921B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
SGPCT/SG02/00038 2002-02-01
SG0200038 2002-02-01
PCT/IB2003/000109 WO2003065580A1 (en) 2002-02-01 2003-01-17 Television tuner and printed circuit board used therein

Publications (2)

Publication Number Publication Date
KR20040083494A KR20040083494A (ko) 2004-10-02
KR100949921B1 true KR100949921B1 (ko) 2010-03-30

Family

ID=27656671

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020047011854A KR100949921B1 (ko) 2002-02-01 2003-01-17 텔레비전 튜너와 이에 사용된 인쇄 회로 기판

Country Status (8)

Country Link
US (1) US7319497B2 (ko)
EP (1) EP1474867B1 (ko)
JP (1) JP4961520B2 (ko)
KR (1) KR100949921B1 (ko)
CN (1) CN1320750C (ko)
AT (1) ATE477617T1 (ko)
DE (1) DE60333729D1 (ko)
WO (1) WO2003065580A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3108714U (ja) * 2004-11-11 2005-04-28 アルプス電気株式会社 テレビジョンチューナの中間周波回路
DE102005056486A1 (de) * 2005-11-20 2007-05-31 Atmel Germany Gmbh Eingangsfilter zur Spiegelfrequenzunterdrückung
US7596673B2 (en) * 2005-12-08 2009-09-29 Sony Corporation Failure tolerant data storage
EP2139112A1 (en) * 2008-06-25 2009-12-30 Alps Electric Co., Ltd. Double-tuned circuit
JP2010011406A (ja) * 2008-06-30 2010-01-14 Toshiba Corp テレビジョン放送受信装置
GB2518476B (en) * 2013-09-20 2015-11-04 Silicon Lab Inc Multi-chip modules having stacked television demodulators
US10547281B1 (en) * 2018-07-13 2020-01-28 Qualcomm Incorporated Source impedance tuning circuit for a receive path

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5696471A (en) * 1995-09-22 1997-12-09 Uniden Corporation Inductive coupled filter with electrically neutral holes between solid spiral inductors
WO2001084709A1 (en) * 2000-05-04 2001-11-08 Alps Electric (Uk) Ltd. Bandswitichable double tuned circuit

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07270478A (ja) * 1994-03-31 1995-10-20 Nitto Denko Corp プリント配線板のクロスト−ク検査方法
JPH09284157A (ja) * 1996-04-17 1997-10-31 Alps Electric Co Ltd テレビジョンチューナの入力回路
US5822542A (en) * 1996-10-31 1998-10-13 Sensormatic Electronics Corporation Electronic and structural components of an intelligent video information management apparatus
US7084720B2 (en) * 2002-01-09 2006-08-01 Broadcom Corporation Printed bandpass filter for a double conversion tuner

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5696471A (en) * 1995-09-22 1997-12-09 Uniden Corporation Inductive coupled filter with electrically neutral holes between solid spiral inductors
WO2001084709A1 (en) * 2000-05-04 2001-11-08 Alps Electric (Uk) Ltd. Bandswitichable double tuned circuit

Also Published As

Publication number Publication date
CN1320750C (zh) 2007-06-06
ATE477617T1 (de) 2010-08-15
US7319497B2 (en) 2008-01-15
DE60333729D1 (de) 2010-09-23
US20050101274A1 (en) 2005-05-12
EP1474867A1 (en) 2004-11-10
JP4961520B2 (ja) 2012-06-27
KR20040083494A (ko) 2004-10-02
JP2005516518A (ja) 2005-06-02
CN1625836A (zh) 2005-06-08
EP1474867B1 (en) 2010-08-11
WO2003065580A1 (en) 2003-08-07

Similar Documents

Publication Publication Date Title
KR100326802B1 (ko) 평형출력단과영상트랩을갖는이중동조회로
US4555809A (en) R.F. Diplexing and multiplexing means
US6308056B1 (en) Double super tuner
US5963842A (en) Satellite broadcasting receiving tuner
US20050118968A1 (en) Double conversion tuner
JP3481115B2 (ja) 受信機
KR100949921B1 (ko) 텔레비전 튜너와 이에 사용된 인쇄 회로 기판
KR20020075268A (ko) 텔레비전 튜너용 중간주파 결합회로
US6927805B2 (en) Compactly-designed television receiver
US8155609B2 (en) Switch-able band-tracking input filter for combination tuner
US20060223481A1 (en) Integrated circuit layout for a television tuner
JP3146916B2 (ja) 電子チューナの入力回路
JP4255436B2 (ja) 衛星放送受信用コンバータ
JP3283425B2 (ja) チューナのトラップ回路
US8422980B2 (en) High-frequency circuit in which high-frequency filter is parallel installed to integrated circuit
JPH1022788A (ja) チューナ
US6701142B1 (en) Mixer oscillator stage
KR100274047B1 (ko) 텔레비젼 신호 입력회로
JPH03154433A (ja) 電子同調チューナ
JPH1065498A (ja) テレビジョン受信機のトラップ回路装置
JPH0998044A (ja) トラップ回路
JP2002271225A (ja) 中間周波結合回路
KR20060015959A (ko) 유에이치에프/브이에이치에프 혼신을 개선한 튜너
JPH01276930A (ja) 電子同調チューナ
JP2008306619A (ja) Fmチューナ

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140227

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150227

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20161229

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20171228

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20181227

Year of fee payment: 10