KR100864131B1 - 플라즈마 디스플레이 장치 및 그 구동 방법 - Google Patents

플라즈마 디스플레이 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100864131B1
KR100864131B1 KR1020020002008A KR20020002008A KR100864131B1 KR 100864131 B1 KR100864131 B1 KR 100864131B1 KR 1020020002008 A KR1020020002008 A KR 1020020002008A KR 20020002008 A KR20020002008 A KR 20020002008A KR 100864131 B1 KR100864131 B1 KR 100864131B1
Authority
KR
South Korea
Prior art keywords
electrodes
potential
electrode
display
scan
Prior art date
Application number
KR1020020002008A
Other languages
English (en)
Other versions
KR20030001213A (ko
Inventor
세또구찌노리아끼
기시도모까쯔
Original Assignee
히다찌 플라즈마 디스플레이 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 히다찌 플라즈마 디스플레이 가부시키가이샤 filed Critical 히다찌 플라즈마 디스플레이 가부시키가이샤
Publication of KR20030001213A publication Critical patent/KR20030001213A/ko
Application granted granted Critical
Publication of KR100864131B1 publication Critical patent/KR100864131B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • G09G3/299Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using alternate lighting of surface-type panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

인접한 표시 셀의 영향을 적게 함으로써, 안정된 유지 방전을 행할 수 있는 플라즈마 디스플레이를 제공하는 것을 과제로 한다. 본 발명의 플라즈마 디스플레이는 복수의 제1 표시 전극과 복수의 제2 표시 전극이 상호 병행 배치됨과 함께, 복수의 어드레스 전극이 상기 제1 및 제2 표시 전극과 교차하도록 배치된다. 제1 및 제2 표시 전극의 한쪽에는 양극 전위(Vsa)를, 다른 쪽에는 음극 전위(Vsb)를 인가함으로써 상기 제1 및 제2 표시 전극 사이에서 유지 방전을 행하게 할 때, 상기 유지 방전을 행하는 제1 및 제2 표시 전극에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위(GND)를 인가한다.
플라즈마 디스플레이, 드라이버, 다이오드, 캐소드, 애노드

Description

플라즈마 디스플레이 장치 및 그 구동 방법{PLASMA DISPLAY DEVICE AND METHOD OF DRIVING THE SAME}
도 1은 본 발명의 실시예에 의한 플라즈마 디스플레이 장치의 구성도.
도 2는 프로그레시브 방식의 플라즈마 디스플레이의 단면도.
도 3은 프로그레시브 방식의 플라즈마 디스플레이의 구동 방법을 나타내는 타이밍차트.
도 4는 서스테인 기간의 파형을 나타내는 타이밍차트.
도 5는 서스테인 기간의 다른 파형을 나타내는 타이밍차트.
도 6은 본 실시예에 의한 서스테인 기간의 상태를 나타내는 도면.
도 7은 ALIS 방식의 플라즈마 디스플레이의 단면도.
도 8은 ALIS 방식의 플라즈마 디스플레이의 구동 방법을 나타내는 타이밍차트.
도 9는 공통 전극 서스테인 회로 및 스캔 전극 서스테인 회로의 회로도.
도 10은 전극 회수 회로를 이용한 유지 방전 파형을 나타내는 도면.
도 11은 플라즈마 디스플레이 장치의 구성도.
도 12의 (a)~(c)는 플라즈마 디스플레이의 표시 셀의 단면도.
도 13은 화상의 프레임 구성도.
도 14는 종래 기술에 의한 프로그레시브 방식의 플라즈마 디스플레이의 서스테인 기간의 파형을 나타내는 도면.
도 15는 종래 기술에 의한 ALIS 방식의 플라즈마 디스플레이의 서스테인 기간의 파형을 나타내는 도면.
도 16은 종래 기술에 의한 잉여 점등의 오동작의 상태를 나타내는 도면.
도 17은 종래 기술에 의한 소등의 오동작의 상태를 나타내는 도면.
<도면의 주요 부분에 대한 부호의 설명>
101 : 제어 회로부
102 : 어드레스 드라이버
103a : 제1 공통 전극 서스테인 회로
103b : 제2 공통 전극 서스테인 회로
104a : 제1 스캔 전극 서스테인 회로
104b : 제2 스캔 전극 서스테인 회로
105a : 제1 스캔 드라이버
105b : 제1 스캔 드라이버
106 : 리브
107 : 표시 영역
201 : 유리 기판
202 : 절연층
203 : 차광체
204 : 방전 공간
205 : 형광체
206 : 절연층
207 : 어드레스 전극
1101 : 제어 회로부
1102 : 어드레스 드라이버
1103 : 공통 전극 서스테인 회로
1104 : 스캔 전극 서스테인 회로
1105 : 스캔 드라이버
1106 : 리브
1107 : 표시 영역
1211 : 전면 유리 기판
1212 : 유전체층
1213 : MgO 보호막
1214 : 배면 유리 기판
1215 : 유전체층
1216 : 리브
1217 : 방전 공간
1221 : 광
Tr : 리세트 기간
Ta : 어드레스 기간
Ts : 서스테인 기간
본 발명은 플라즈마 디스플레이 및 그 구동 방법에 관한 것이다.
도 11은 플라즈마 디스플레이 패널 장치의 기본 구성을 나타내는 도면이다. 제어 회로부(1101)는 어드레스 드라이버(1102), 공통 전극 (X 전극) 서스테인 회로(1103), 스캔 전극 (Y 전극) 서스테인 회로(1104), 및 스캔 드라이버(1105)의 제어를 행한다.
어드레스 드라이버(1102)는 어드레스 전극 A1, A2, A3, …에 소정의 전압을 공급한다. 이하, 어드레스 전극 A1, A2, A3, …의 각각을, 또는 이들 총칭을 어드레스 전극 Aj라고 하고, j는 첨자를 의미한다.
스캔 드라이버(1105)는 제어 회로부(1101) 및 스캔 전극 서스테인 회로(1104)의 제어에 따라, 스캔 전극 Y1, Y2, Y3, …에 소정의 전압을 공급한다. 이하, 스캔 전극 Y1, Y2, Y3, …의 각각을, 또는 이들 총칭을 스캔 전극 Yi라고 하고, i는 첨자를 의미한다.
공통 전극 서스테인 회로(1103)는 공통 전극 X1, X2, X3, …에 각각 동일한 전압을 공급한다. 이하, 공통 전극 X1, X2, X3, …의 각각을, 또는 이들 총칭을 공통 전극 Xi라고 하고, i는 첨자를 의미한다. 각 공통 전극 Xi는 상호 접속되어, 동일한 전압 레벨을 갖는다.
표시 영역(1107)에서는 스캔 전극 Yi 및 공통 전극 Xi가 수평 방향으로 병렬로 연장되는 행을 형성하고, 어드레스 전극 Aj가 수직 방향으로 연장되는 열을 형성한다. 스캔 전극 Yi 및 공통 전극 Xi는 수직 방향으로 교대로 배치된다. 리브(1106)는 각 어드레스 전극 Aj 사이에 설치되는 스트라이프 리브 구조를 갖는다.
스캔 전극 Yi 및 어드레스 전극 Aj는 i행 j열의 2차원 행렬을 형성한다. 표시 셀 Cij는 스캔 전극 Yi 및 어드레스 전극 Aj의 교점 및 그에 대응하여 인접한 공통 전극 Xi에 의해 형성된다. 이 표시 셀 Cij가 화소에 대응하고, 표시 영역(1107)은 2차원 화상을 표시할 수 있다.
도 12의 (a)는 도 11의 표시 셀 Cij의 단면 구성을 나타내는 도면이다. 공통 전극 Xi 및 스캔 전극 Yi는 전면 유리 기판(1211) 상에 형성되어 있다. 그 위에는 방전 공간(1217)에 대하여 절연하기 위한 유전체층(1212)이 피착됨과 함께, 또한 그 위에 MgO(산화마그네슘) 보호막(1213)이 피착되어 있다.
한편, 어드레스 전극 Aj는 전면 유리 기판(1211)과 대향하여 배치된 배면 유리 기판(1214) 상에 형성되고, 그 위에는 유전체층(1215)이 피착되고, 또한 그 위에 형광체가 피착되어 있다. MgO 보호막(1213)과 유전체층(1215)과의 사이의 방전 공간(1217)에는 Ne+Xe 페닝 가스 등이 밀봉되어 있다.
도 12의 (b)는 교류 구동형 플라즈마 디스플레이의 용량 Cp를 설명하기 위한 도면이다. 용량 Ca는 공통 전극 Xi와 스캔 전극 Yi와의 사이의 방전 공간(1217)의 용량이다. 용량 Cb는 공통 전극 Xi와 스캔 전극 Yi와의 사이의 유전체층(1212)의 용량이다. 용량 Cc는 공통 전극 Xi와 주사 전극 Yi와의 사이의 전면 유리 기판(1211)의 용량이다. 이들 용량 Ca, Cb, Cc의 합계에 의해 전극 Xi 및 Yi 사이의 용량이 결정된다.
도 12의 (c)는 교류 구동형 플라즈마 디스플레이의 발광을 설명하기 위한 도면이다. 리브(1216)의 내면에는 적, 청, 녹색의 형광체(1218)가 스트라이프 형상으로 각 색마다 배열, 도포되어 있으며, 공통 전극 Xi 및 스캔 전극 Yi 사이의 방전에 의해 형광체(1218)를 여기하고 광(1221)이 생성되도록 되어 있다.
도 13은 화상의 1 프레임 FR의 구성도이다. 화상은 예를 들면 60 프레임/초로 형성된다. 1 프레임 FR은 제1 서브 프레임 SF1, 제2 서브 프레임 SF2, …, 제n의 서브 프레임 SFn에 의해 형성된다. 이 n은 예를 들면 10이고, 계조 비트 수에 상당한다. 서브 프레임 SF1, SF2 등의 각각을, 또는 이들 총칭을 이하, 서브 프레임 SF라고 한다.
각 서브 프레임 SF는 리세트 기간 Tr, 어드레스 기간 Ta, 및 서스테인 기간 (유지 방전 기간) Ts에 의해 구성된다. 리세트 기간 Tr에서는 표시 셀의 초기화를 행한다. 어드레스 기간 Ta에서는 어드레스 지정에 의해 각 표시 셀의 점등 또는 비점등을 선택할 수 있다. 선택된 셀은 서스테인 기간 Ts에서 발광을 행한다. 각 SF에서 발광 회수 (시간)가 다르다. 이에 따라, 계조치를 결정할 수 있다.
도 14는 종래 기술에 의한 프로그레시브 방식의 플라즈마 디스플레이의 서스테인 기간 Ts에서의 구동 방법을 나타낸다. 시각 t1에서, 공통 전극 Xn-1, Xn, Xn+1에 양극 전위 Vsa를 인가하고, 스캔 전극 Yn-1, Yn, Yn+1에 음극 전위 Vsb를 인가한다. 이에 따라, 공통 전극 Xn-1과 스캔 전극 Yn-1 사이, 공통 전극 Xn과 스캔 전극 Yn 사이, 공통 전극 Xn+1과 스캔 전극 Yn+1 사이에, 각각 고전압이 인가되어 유지 방전(1410)이 행해진다.
다음으로, 시각 t2에서, 공통 전극 Xn-1, Xn, Xn+1에 음극 전위 Vsb를 인가하고, 스캔 전극 Yn-1, Yn, Yn+1에 양극 전위 Vsa를 인가한다. 이에 따라, 공통 전극 Xn-1과 스캔 전극 Yn-1 사이, 공통 전극 Xn과 스캔 전극 Yn 사이, 공통 전극 Xn+1과 스캔 전극 Yn+1 사이에, 각각 고전압이 인가되어 유지 방전(1410)이 행해진다.
다음으로, 시각 t3에서는 시각 t1과 마찬가지의 전위를 인가함으로써 유지 방전(1410)을 행하고, 시각 t4에서는 시각 t3과 마찬가지의 전위를 인가함으로써 유지 방전(1410)을 행한다.
도 15는 종래 기술에 의한 ALIS(Alternate Lighting of Surfaces) 방식의 플라즈마 디스플레이의 서스테인 기간 Ts에서의 구동 방법을 나타낸다. 시각 t1에서, 홀수 행의 공통 전극 Xn-1, Xn+1에 양극 전위 Vsa를 인가하고, 홀수 행의 스캔 전극 Yn-1, Yn+1에 음극 전위 Vsb를 인가한다. 그리고, 짝수 행의 공통 전극 Xn에 음극 전위 Vsb를 인가하고, 짝수 행의 스캔 전극 Yn에 양극 전위 Vsa를 인가한다. 이에 따라, 공통 전극 Xn-1과 스캔 전극 Yn-1 사이, 공통 전극 Xn과 스캔 전극 Yn 사이, 공통 전극 Xn+1과 스캔 전극 Yn+1 사이에, 각각 고전압이 인가되어 유지 방전(1510)이 행해진다.
다음으로, 시각 t2에서, 홀수 행의 공통 전극 Xn-1, Xn+1에 음극 전위 Vsb를 인가하고, 홀수 행의 스캔 전극 Yn-1, Yn+1에 양극 전위 Vsa를 인가한다. 그리고, 짝수 행의 공통 전극 Xn에 양극 전위 Vsa를 인가하고, 짝수 행의 스캔 전극 Yn에 음극 전위 Vsb를 인가한다. 이에 따라, 공통 전극 Xn-1과 스캔 전극 Yn-1 사이, 공통 전극 Xn과 스캔 전극 Yn 사이, 공통 전극 Xn+1과 스캔 전극 Yn+1 사이에, 각각 고전압이 인가되어 유지 방전(1510)이 행해진다.
다음으로, 시각 t3에서는 시각 t1과 마찬가지의 전위를 인가함으로써 유지 방전(1510)을 행하고, 시각 t4에서는 시각 t3과 마찬가지의 전위를 인가함으로써 유지 방전(1510)을 행한다.
도 16은 서스테인 기간 Ts에서 잉여 점등하는 이상 동작을 나타낸다. 전극 Xn, Yn의 쌍이 어드레스 지정되고, 전극 Xn-1, Yn-1의 쌍 및 전극 Xn+1, Yn+1의 쌍이 어드레스 지정되지 않는 경우를 나타낸다. 플라즈마 디스플레이가 정상 동작하는 경우, 어드레스 지정된 전극 Xn 및 Yn 사이에서 방전된다. 그 결과, 전극 Xn 및 Yn의 표시 셀이 점등하고, 전극 Xn-1, Yn-1의 표시 셀 및 전극 Xn+1, Yn+1의 표시 셀이 점등하지 않는다.
그러나, 리세트 기간 Tr (도 13)에서의 초기화 불량 등에 의해 표시 셀이 완전하게 초기화되지 않는 경우가 있다. 그 결과, 전극 Yn-1 또는 Xn+1에 불필요한 벽 전하가 잔류하는 경우가 있다. 이에 따라, 전극 Yn 및 Xn+1 사이 또는 전극 Xn 및 Yn-1 사이에서 잘못해서 방전이 발생된다. 그에 따라, 전극 Xn+1 및 Yn+1 사 이, 또는 전극 Xn+1 및 Yn+1 사이에서 방전이 발생하고, 불필요한 잉여 점등이 발생된다.
도 17은 서스테인 기간 Ts에서 점등해야 할 표시 셀이 소등하는 이상 동작을 나타낸다. 전극 Xn, Yn의 쌍, 전극 Xn-1, Yn-1의 쌍 및 전극 Xn+1, Yn+1의 쌍이 어드레스 지정되어 있는 경우를 나타낸다. 플라즈마 디스플레이가 정상 동작하는 경우, 전극 Xn, Yn의 표시 셀, 전극 Xn-1, Yn-1의 표시 셀 및 전극 Xn+1, Yn+1의 표시 셀이 전부 점등한다.
그러나, 리세트 기간 Tr (도 13)에서의 초기화 불량 등에 의해 표시 셀이 완전하게 초기화되지 않는 경우가 있다. 그 결과, 본래, 전극 Xn+1, Yn+1 사이 및 전극 Xn-1, Yn-1 사이에서 방전해야 하지만, 잘못해서 전극 Xn+1, Yn 사이 및 전극 Yn-1, Xn 사이에서 방전되는 경우가 있다. 그 결과, 전극 Xn+1, Yn+1의 표시 셀 및 전극 Xn-1, Yn-1의 표시 셀이 소등하는 이상 동작이 생긴다.
상기한 문제점은 플라즈마 디스플레이의 고정밀화 및 화소 수의 증가가 진행함에 따라 인접 표시 셀이 접근하여, 방전의 간섭의 영향이 커져서, 현저하게 발생한다. 또한, 도 11에서, 각 어드레스 전극 Aj 사이에는 리브(1106)가 설치되지만, 도면의 수직 방향에는 칸막이 벽이 설치되지 않기 때문에, 수직 방향의 방전의 간섭이 발생하기 쉽다.
일반적으로는, 도 16 및 도 17과 같이 유지 방전하는 전극 Xn 및 Yn 사이의 슬릿 간격을 작게 하고, 유지 방전하지 않는 전극 Yn 및 Xn+1 (Yn-1 및 Xn) 사이의 슬릿 간격을 크게 하여 방전을 분리하고 있지만, 상술된 바와 같이 고정밀화가 진 행되면, 인접 표시 셀 사이의 간격을 충분히 확보할 수 없게 된다.
본 발명의 목적은 인접한 표시 셀의 영향을 적게 함으로써, 안정된 유지 방전을 행할 수 있는 플라즈마 디스플레이 및 그 구동 방법을 제공하는 것이다.
본 발명의 일 관점에 따르면, 복수의 제1 표시 전극과 복수의 제2 표시 전극이 상호 병행 배치됨과 함께, 복수의 어드레스 전극이 상기 제1 및 제2 표시 전극과 교차하도록 배치되고, 상기 제1 및 제2 표시 전극의 한쪽에는 양극 전위를, 다른 쪽에는 음극 전위를 인가함으로써 상기 제1 및 제2 표시 전극 사이에서 유지 방전을 행하게 할 때, 상기 유지 방전을 행하는 제1 및 제2 표시 전극에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위를 인가하는 드라이버를 구비하는 플라즈마 디스플레이가 제공된다.
제1 및 제2 표시 전극의 한쪽에는 양극 전위를, 다른 쪽에는 음극 전위를 인가함으로써 상기 제1 및 제2 표시 전극 사이에서 유지 방전을 행하게 할 수 있다. 그 때, 상기 유지 방전을 행하는 제1 및 제2 표시 전극에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위를 인가함으로써, 유지 방전을 행하는 표시 셀은 그에 인접한 표시 셀에 의한 나쁜 영향을 방지할 수 있다.
<실시예>
도 1은 본 발명의 실시예에 의한 플라즈마 디스플레이 패널 장치의 구성을 나타내는 도면이다. 제어 회로부(101)는 어드레스 드라이버(102), 공통 전극 (X 전극) 서스테인 회로(103a, 103b), 스캔 전극 (Y 전극) 서스테인 회로(104a, 104b), 및 스캔 드라이버(105a, 105b)의 제어를 행한다.
어드레스 드라이버(102)는 어드레스 전극 A1, A2, A3, …에 소정의 전압을 공급한다. 이하, 어드레스 전극 A1, A2, A3, …의 각각을, 또는 이들 총칭을 어드레스 전극 Aj라고 하고, j는 첨자를 의미한다.
제1 스캔 드라이버(105a)는 제어 회로부(101) 및 제1 스캔 전극 서스테인 회로(104a)의 제어에 따라, 홀수 행의 스캔 전극 (제1 표시 전극) Y1, Y3, …에 소정의 전압을 공급한다. 제2 스캔 드라이버(105b)는 제어 회로부(101) 및 제2 스캔 전극 서스테인 회로(104b)의 제어에 따라, 짝수 행의 스캔 전극 Y2, Y4, …에 소정의 전압을 공급한다. 이하, 스캔 전극 Y1, Y2, Y3, …의 각각을, 또는 이들 총칭을 스캔 전극 Yi라고 하고, i는 첨자를 의미한다.
제1 공통 전극 서스테인 회로(103a)는 홀수 행의 공통 전극 (제2 표시 전극) X1, X3, …에 각각 동일한 전압을 공급한다. 제2 공통 전극 서스테인 회로(103b)는 짝수 행의 공통 전극 X2, X4, …에 각각 동일한 전압을 공급한다. 이하, 공통 전극 X1, X2, X3, …의 각각을, 또는 이들 총칭을 공통 전극 Xi라고 하고, i는 첨자를 의미한다. 홀수 행 및 짝수 행의 공통 전극 Xi는 각각 상호 접속되어, 동일한 전압 레벨을 갖는다.
표시 영역(107)에서는 스캔 전극 Yi 및 공통 전극 Xi가 수평 방향으로 병렬로 연장되는 행을 형성하고, 어드레스 전극 Aj가 수직 방향으로 연장되는 열을 형성한다. 스캔 전극 Yi 및 공통 전극 Xi는 수직 방향으로 교대로 배치된다. 리브(106)는 각 어드레스 전극 Aj 사이에 설치되는 스트라이프 리브 구조를 갖는다.
스캔 전극 Yi 및 어드레스 전극 Aj는 i행 j열의 2차원 행렬을 형성한다. 표시 셀 Cij는 스캔 전극 Yi 및 어드레스 전극 Aj의 교점 및 그에 대응하여 인접한 공통 전극 Xi에 의해 형성된다. 이 표시 셀 Cij가 화소에 대응하고, 표시 영역(107)은 2차원 화상을 표시할 수 있다.
표시 셀 Cij의 구성은 상기한 도 12와 동일하다. 플라즈마 디스플레이가 표시하는 화상의 프레임은 상기한 도 13과 동일하다.
도 2는 프로그레시브 방식의 플라즈마 디스플레이의 단면도이다. 유리 기판(201) 상에는 공통 전극 Xn-1 및 스캔 전극 Yn-1의 표시 셀, 공통 전극 Xn 및 스캔 전극 Yn의 표시 셀, 공통 전극 Xn+1 및 스캔 전극 Yn+1의 표시 셀이 형성된다. 각 표시 셀 사이에는 차광체(203)가 설치된다. 절연층(202)은 차광체(203) 및 전극 Xi, Yi를 덮도록 설치된다.
어드레스 전극(207)의 아래에는 절연층(206) 및 형광체(205)가 설치된다. 방전 공간(204)은 절연층(202) 및 형광체(205) 사이에 설치되고, Ne+Xe 페닝 가스 등이 밀봉되어 있다. 표시 셀에서의 방전 광은 형광체(205)에 반사하여 유리 기판(201)을 투과하여 표시된다.
프로그레시브 방식에서는 표시 셀을 구성하는 쌍을 이루는 전극 Xn-1, Yn-1 사이의 간격, 전극 Xn, Yn 사이의 간격, 전극 Xn+1, Yn+1 사이의 간격이 좁고, 방전이 가능하다. 그리고, 다른 표시 셀에 걸치는 전극 Yn-1, Xn 사이의 간격, 전극 Yn, Xn+1 사이의 간격이 넓어, 방전을 행하지 않는다.
프로그레시브 방식의 보다 상세한 기술은 특개평 제10-207420호 (FR2758641, USSN/887371)의 기술을 참고로 실시 가능하다.
도 3은 프로그레시브 방식의 플라즈마 디스플레이의 구동 방법을 나타내는 타이밍차트이다.
우선, 리세트 기간 Tr에서는 각 스캔 전극 Yi 및 공통 전극 Xi 사이에 소정의 전압을 인가하여 전하의 전면 기입 및 전면 소거를 행하고, 전회의 표시 내용을 소거하여 소정의 벽 전하를 형성한다.
다음으로, 어드레스 기간 Ta에서는 어드레스 전극 Aj에 플러스 전위 Va의 펄스를 인가하고, 원하는 스캔 전극 Yn-1, Yn, Yn+1 등에, 순차 스캔으로, 음극 전위 Vsb의 펄스(301, 302, 303)를 인가한다. 이들 펄스(301~303)에 의해 어드레스 전극 Aj와 스캔 전극 Yn-1, Yn, Yn+1과의 사이에서 어드레스 방전이 행해지고, 표시 셀의 어드레스 지정이 이루어진다.
다음으로, 서스테인 기간 (유지 방전 기간) Ts에서는 각 공통 전극 Xi와 각 스캔 전극 Yi와의 사이에 역상의 전압을 인가함으로써, 어드레스 기간 Ta에서 어드레스 지정한 표시 셀에 대응하는 공통 전극 Xi와 스캔 전극 Yi와의 사이에서 유지 방전을 행하여, 발광한다.
구체적으로는 시각 t1에서, 짝수 행의 공통 전극 Xn에 음극 전위 Vsb를 인가하고, 짝수 행의 스캔 전극 Yn에 양극 전위 Vsa를 인가한다. 이에 따라, 공통 전극 Xn과 스캔 전극 Yn 사이에 고전압이 인가되어 유지 방전(320)이 행해진다. 이 때, 유지 방전을 행하는 짝수 행의 전극 Xn, Yn에 인접한 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn-1에, 전위 Vsc [예를 들면, 접지(GND)]를 인가한다. 전위 Vsc는 양극 전위 Vsa 및 음극 전위 Vsb의 중간 전위 [(Vsa+Vsb)/2]이다. 또, 전위 Vsc는 양극 전위 Vsa보다 낮고, 또한 음극 전위 Vsb보다 높은 전위이면 무방하다. 이에 따라, 전극 Xn, Yn은 인접 표시 셀의 나쁜 영향을 받지 않고 안정된 유지 방전(320)을 행할 수 있다.
다음으로, 시각 t2에서, 홀수 행의 공통 전극 Xn-1, Xn+1에 양극 전위 Vsa를 인가하고, 홀수 행의 스캔 전극 Yn-1, Yn+1에 음극 전위 Vsb를 인가한다. 이에 따라, 전극 Xn-1, Yn-1 사이 및 전극 Xn+1, Yn+1 사이에 각각 고전압이 인가되어 유지 방전(310, 330)이 행해진다. 이 때, 유지 방전을 행하는 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn+1에 인접한 짝수 행의 전극 Xn, Yn에, 전위 Vsc(GND)를 인가한다. 이에 따라, 전극 Xn-1, Yn-1, Xn+1, Yn+1은 인접 표시 셀의 나쁜 영향을 받지 않고 안정된 유지 방전(310, 330)을 행할 수 있다.
다음으로, 시각 t3에서, 도 4 및 도 6에 도시한 바와 같이 짝수 행의 공통 전극 Xn에 양극 전위 Vsa를 인가하고, 짝수 행의 스캔 전극 Yn에 음극 전위 Vsb를 인가함으로써, 공통 전극 Xn과 스캔 전극 Yn 사이에 고전압이 인가되어 유지 방전(321)이 행해진다. 이 때, 유지 방전을 행하는 짝수 행의 전극 Xn, Yn에 인접한 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn-1에, 전위 Vsc(GND)를 인가함으로써, 전극 Xn, Yn은 인접 표시 셀의 나쁜 영향을 받지 않고 안정된 유지 방전(321)을 행할 수 있다.
다음으로, 시각 t4에서, 홀수 행의 공통 전극 Xn-1, Xn+1에 음극 전위 Vsb를 인가하고, 홀수 행의 스캔 전극 Yn-1, Yn+1에 양극 전위 Vsa를 인가함으로써, 전극 Xn-1, Yn-1 사이 및 전극 Xn+1, Yn+1 사이에 각각 고전압이 인가되어 유지 방전(311, 331)이 행해진다. 이 때, 유지 방전을 행하는 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn+1에 인접한 짝수 행의 전극 Xn, Yn에, 전위 Vsc를 인가함으로써, 전극 Xn-1, Yn-1, Xn+1, Yn+1은 인접 표시 셀의 나쁜 영향을 받지 않고 안정된 유지 방전(311, 331)을 행할 수 있다.
이후, 시각 t1~t4의 동작을 반복해서 행하면 된다. 본 실시예에서는 짝수 행의 전극 Xn, Yn의 유지 방전과 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn+1의 유지 방전을 교대로 행한다. 또, 상기한 짝수 행과 홀수 행은 반대이어도 무방하다.
도 6은 도 3의 시각 t3에 있어서의 상태를 나타낸다. 전극 Xn, Yn의 쌍이 어드레스 지정되고, 전극 Xn-1, Yn-1의 쌍 및 전극 Xn+1, Yn+1의 쌍이 어드레스 지정되지 않는 경우를 예로 설명한다. 종래는 도 16에 도시한 바와 같이 전극 Xn 및 Yn의 표시 셀이 점등할 뿐만 아니라, 전극 Xn-1, Yn-1의 표시 셀 및 전극 Xn+1, Yn+1의 표시 셀이 점등하는 오동작이 발생하는 경우가 있었다.
본 실시예에 따르면, 짝수 행의 전극 Xn 및 Yn에 각각 양극 전위 Vsa 및 음극 전위 Vsb를 인가하고, 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn+1에 전위 Vsc를 인가한다. 이에 따라, 짝수 행의 표시 셀은 그에 인접한 홀수 행의 표시 셀의 나쁜 영향을 받지 않고, 유지 방전을 행할 수 있다. 즉, 홀수 행의 전극 Yn-1, Xn+1 등은 중간 전위 Vsc이기 때문에, 전극 Xn과 Yn-1과의 사이 및 전극 Yn과 Xn+1과의 사 이에서의 잉여 방전을 방지할 수 있다.
만일, 전극 Xn+1을 양극 전위 Vsa로 하면, 도 16에 도시한 바와 같이 전극 Yn과 Xn+1과의 사이에서 잉여 방전을 발생시킨다. 또한, 만일 전극 Xn+1을 음극 전위 Vsb로 하면, 전극 Yn 및 Xn+1이 동일한 전극으로 간주되어, 유지 방전이 전극 Xn, Yn, Xn+1 사이에서 행해지게 된다.
다음으로, 전극 Xn, Yn의 쌍, 전극 Xn-1, Yn-1의 쌍 및 전극 Xn+1, Yn+1의 쌍이 어드레스 지정되어 있는 경우를 설명한다. 종래는 도 17에 도시한 바와 같이 잘못해서 전극 Xn-1, Yn-1의 표시 셀 및 전극 Xn+1, Yn+1의 표시 셀이 소등하는 경우가 있었다. 본 실시예에 따르면, 홀수 행의 공통 전극 Xn-1, Xn+1 및 스캔 전극 Yn-1, Yn+1에 각각 양극 전위 Vsa 및 Vsb를 인가할 때에는 짝수 행의 전극 Xn, Yn에 중간 전위 Vsc를 인가하기 때문에, 홀수 행 및 짝수 행의 표시 셀을 각각 안정적으로 점등시킬 수 있다.
본 실시예에서는 인접한 표시 셀의 나쁜 영향을 받지 않고, 안정적으로 표시 셀의 유지 방전을 행할 수 있기 때문에, 플라즈마 디스플레이의 고정밀화 및 화소 수의 증가를 도모할 수 있다. 이 경우, 인접 표시 셀이 접근하지만, 안정된 유지 방전이 가능하다.
도 4는 도 3의 서스테인 기간 Ts의 다른 파형을 나타낸다. 시각 t1, t2, t3, t4는 각각 도 3의 시각 t3, t4, t1, t2에 상당한다. 즉, 도 3의 시각 t3으로부터 개시해도 되고, 시각 t1~t4를 반복해서 행해도 된다. 이 경우도, 짝수 행의 전극 Xn, Yn의 유지 방전(420, 421)과 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn+1의 유지 방전(410, 411)을 교대로 행한다.
도 5는 도 3의 서스테인 기간 Ts의 또 다른 파형을 나타낸다. 시각 t1에서, 짝수 행의 공통 전극 Xn에 양극 전위 Vsa를 인가하고, 짝수 행의 스캔 전극 Yn에 음극 전위 Vsb를 인가함으로써, 공통 전극 Xn과 스캔 전극 Yn 사이에 고전압이 인가되어 유지 방전(520)이 행해진다. 이 때, 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn-1에 중간 전위 Vsc를 인가함으로써, 전극 Xn, Yn은 인접 표시 셀의 나쁜 영향을 받지 않고 안정된 유지 방전(520)을 행할 수 있다.
다음으로, 시각 t2에서, 짝수 행의 공통 전극 Xn에 음극 전위 Vsb를 인가하고, 짝수 행의 스캔 전극 Yn에 양극 전위 Vsa를 인가함으로써, 공통 전극 Xn과 스캔 전극 Yn 사이에 고전압이 인가되어 유지 방전(521)이 행해진다. 이 때, 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn-1에 중간 전위 Vsc를 인가함으로써, 전극 Xn, Yn은 인접 표시 셀의 나쁜 영향을 받지 않고 안정된 유지 방전(521)을 행할 수 있다.
다음으로, 시각 t3에서, 홀수 행의 공통 전극 Xn-1, Xn+1에 음극 전위 Vsb를 인가하고, 홀수 행의 스캔 전극 Yn-1, Yn+1에 양극 전위 Vsa를 인가함으로써, 전극 Xn-1, Yn-1 사이 및 전극 Xn+1, Yn+1 사이에 각각 고전압이 인가되어 유지 방전(510)이 행해진다. 이 때, 짝수 행의 전극 Xn, Yn에 중간 전위 Vsc를 인가함으로써, 전극 Xn-1, Yn-1, Xn+1, Yn+1은 인접 표시 셀의 나쁜 영향을 받지 않고 안정된 유지 방전(510)을 행할 수 있다.
다음으로, 시각 t4에서, 홀수 행의 공통 전극 Xn-1, Xn+1에 양극 전위 Vsa를 인가하고, 홀수 행의 스캔 전극 Yn-1, Yn+1에 음극 전위 Vsb를 인가함으로써, 전극 Xn-1, Yn-1 사이 및 전극 Xn+1, Yn+1 사이에 각각 고전압이 인가되어 유지 방전(511)이 행해진다. 이 때, 짝수 행의 전극 Xn, Yn에 중간 전위 Vsc를 인가함으로써, 전극 Xn-1, Yn-1, Xn+1, Yn+1은 인접 표시 셀의 나쁜 영향을 받지 않고 안정된 유지 방전(511)을 행할 수 있다.
이후, 시각 t1~t4의 동작을 반복한다. 이 경우, 짝수 행의 전극 Xn과 Yn 사이에서 2회의 유지 방전(520, 521)을 연속해서 행하고, 그 후, 홀수 행의 전극 Xn-1과 Yn-1, 및 Xn+1과 Yn+1 사이에서 2회의 유지 방전(510, 511)을 연속해서 행한다. 또, 짝수 행의 전극 Xn과 Yn 사이에서 필요한 모든 유지 방전을 행한 후, 홀수 행의 전극 Xn-1과 Yn-1, 및 Xn+1과 Yn+1 사이에서 필요한 모든 유지 방전을 행해도 된다.
도 7은 ALIS 방식의 플라즈마 디스플레이의 단면도이다. 이 구성은 도 2의 프로그레시브 방식의 플라즈마 디스플레이의 구성과 기본적으로 동일하다. 단, ALIS 방식에서는 모든 전극 Xn-1, Yn-1, Xn, Yn, Xn+1, Yn+1 사이의 간격이 동일하고, 차광체(203)가 존재하지 않는다. 전극 Xn-1과 Yn-1 사이, 전극 Xn과 Yn 사이 및 전극 Xn+1과 Yn+1 사이를 각각 제1 슬릿으로 하고, 전극 Yn-1과 Xn 사이 및 전극 Yn과 Xn+1 사이를 제2 슬릿으로 한다. ALIS 방식에서는 도 13의 제1회째 프레임 FR로 제1 슬릿에서의 유지 방전을 행하고, 그에 계속되는 제2회째 프레임 FR로 제2 슬릿에서의 유지 방전을 행한다. ALIS 방식은 프로그레시브 방식에 비하여, 표시 라인 (행) 수가 2배가 되고, 고정밀화를 실현할 수 있다. ALIS 방식의 보다 상세한 기술은 특개평 제09-160525호 (EP0762373, USSN/690038)의 기술을 참고하여 실시 할 수 있다.
도 8은 ALIS 방식의 플라즈마 디스플레이의 구동 방법을 나타내는 타이밍차트이다. 리세트 기간 Tr은 도 3과 동일하다. 어드레스 기간 Ta는 전반 어드레스 기간 Ta1 및 후반 어드레스 기간 Ta2로 분할된다. 전반 어드레스 기간 Ta1은 홀수 행의 스캔 전극 Yn-1, Yn+1을 순차 스캔으로 어드레스 지정하기 위한 기간이다. 후반 어드레스 기간 Ta2는 짝수 행의 스캔 전극 Yn을 순차 스캔으로 어드레스 지정하기 위한 기간이다.
즉, 전반 어드레스 기간 Ta1에서는 어드레스 전극 Aj에 플러스 전위 Va의 펄스를 인가하고, 홀수 행의 스캔 전극 Yn-1, Yn+1 등에, 순차 스캔으로 음극 전위 Vsb의 펄스(801, 802) 등을 인가한다.
후반 어드레스 기간 Ta2에서는 어드레스 전극 Aj에 플러스 전위 Va의 펄스를 인가하고, 짝수 행의 스캔 전극 Yn 등에, 순차 스캔으로 음극 전위 Vsb의 펄스(803) 등을 인가한다.
다음으로, 서스테인 기간 Ts에서의 동작을 행한다. 서스테인 기간 Ts는 도 3과 동일하다. 이 경우도, 짝수 행의 전극 Xn, Yn의 유지 방전(820, 821)과 홀수 행의 전극 Xn-1, Yn-1, Xn+1, Yn+1의 유지 방전(810, 811)을 교대로 행할 수 있다.
상기한 처리는 제1 프레임의 처리이다. 제1 프레임에서는 제1 슬릿에서의 유지 방전을 행한다. 제2 프레임의 처리는 제1 프레임에 계속되는 처리이고, 제2 슬릿에서의 유지 방전을 행한다. 제2 프레임의 처리는 도 8의 서스테인 기간 Ts에서의 짝수 행의 공통 전극 Xn 등과 홀수 행의 공통 전극 Xn-1, Xn+1 등의 파형을 교체하면 된다. 즉, 도 1의 제1 공통 전극 서스테인 회로(103a)와 제2 공통 전극 서스테인 회로(103b)의 처리를 교체하면 된다. 또, 공통 전극의 파형 대신에, 스캔 전극의 파형을 교체해도 무방하다.
ALIS 방식에서는 도 7에 도시한 바와 같이 제1 슬릿 및 제2 슬릿의 간격이 동일하기 때문에, 도 16 및 도 17에 도시한 오동작이 발생되기 쉽다. 본 실시예에 따르면, ALIS 방식이라도, 각 표시 셀은 인접 표시 셀을 나쁜 영향을 받지 않고, 안정된 유지 방전을 행할 수 있다.
도 9는 공통 전극 서스테인 회로(910) 및 스캔 전극 서스테인 회로(960)의 구성을 나타낸다. 공통 전극 서스테인 회로(910)는 도 1의 공통 전극 서스테인 회로(103a 및 103b)에 상당하고, 공통 전극(951)에 접속된다. 스캔 전극 서스테인 회로(960)는 도 1의 스캔 전극 서스테인 회로(104a 및 104b)에 상당하고, 스캔 전극(952)에 접속된다. 컨덴서(950)는 공통 전극(951)과 스캔 전극(952)과 그 사이의 절연체에 의해 구성된다.
공통 전극 서스테인 회로(910)는 TERES(Technology of Reciprocal Sustainer) 회로(920) 및 전력 회수 회로(930)를 포함한다.
우선, TERES 회로(920)의 구성을 설명한다. 다이오드(922)는 애노드가 스위치(921)를 통해 제1 전위 [예를 들면, Vs/2[V]]에 접속되고, 캐소드가 스위치(923)를 통해 상기 제1 전위보다 낮은 제2 전위 (예를 들면, 접지)에 접속된다. 컨덴서(924)는 일단이 다이오드(922)의 캐소드가 접속되고, 타단이 스위치(925)를 통해 제2 전위에 접속된다. 다이오드(936)는 애노드가 스위치(935)를 통해 다이오 드(922)의 캐소드에 접속되고, 캐소드가 공통 전극(951)에 접속된다. 다이오드(937)는 애노드가 공통 전극(951)에 접속되고, 캐소드가 스위치(938)를 통해 컨덴서(924)의 상기 타단에 접속된다.
다음으로, 전력 회수 회로(930)가 없는 경우의 TERES 회로(920)의 동작을 설명한다. 도 4의 공통 전극 Xn을 예로 설명한다. 시각 t1에서는 스위치(921, 925, 935)를 폐쇄하고, 스위치(923, 938)를 개방한다. 그러면, Vs/2의 전위가 스위치(921, 935)를 통해 공통 전극(951)에 인가된다. 양극 전위 Vsa는 예를 들면, Vs/2[V]이다. 또한, 컨덴서(924)는 도면의 상측의 전극 (이하, 상단이라 함)이 Vs/2, 도면의 하측의 전극 (이하, 하단이라 함)이 접지에 접속되어, 충전된다.
다음으로, 시각 t2에서는 스위치(925, 938)를 폐쇄하고, 스위치(923, 935)를 개방한다. 그러면, 접지 전위는 스위치(925, 938)를 통해 공통 전극(951)에 인가된다. 중간 전위 Vsc는, 예를 들면 접지이다.
다음으로, 시각 t3에서는 스위치(923, 938)를 폐쇄하고, 스위치(921, 925, 935)를 개방한다. 그러면, 컨덴서(924)는 상단이 접지가 되고, 하단이 -Vs/2가 된다. 그 -Vs/2의 음극 전위는 스위치(938)를 통해 공통 전극(951)에 인가된다. 음극 전위 Vsb는, 예를 들면 -Vs/2[V]이다.
다음으로, 시각 t4에서는 스위치(923, 935)를 폐쇄하고, 스위치(921, 925, 938)를 개방한다. 그러면, 접지 전위는 스위치(923, 935)를 통해 공통 전극(951)에 인가된다. 이후, 시각 t1~t4를 반복하면 된다.
이상과 같이 TERES 회로(920)를 이용함으로써, 중간 전위 Vsc를 생성하기 위 한 특별한 회로를 필요로 하지 않고, 간단한 회로 구성으로 양극 전위 Vsc, 음극 전위 Vsb 및 중간 전위 Vsc를 생성할 수 있다.
다음으로, 전력 회수 회로(930)의 구성을 설명한다. 컨덴서(931)는 하단이 컨덴서(924)의 하단에 접속된다. 다이오드(933)는 애노드가 스위치(932)를 통해 컨덴서(931)의 상단에 접속되고, 캐소드가 코일(934)을 통해 다이오드(936)의 애노드에 접속된다. 다이오드(940)는 애노드가 코일(939)을 통해 다이오드(937)의 캐소드가 접속되고, 캐소드가 스위치(941)를 통해 컨덴서(931)의 상단에 접속된다.
다음으로, 전력 회수 회로(930)의 동작을 도 10을 참조하면서 설명한다. 우선, 전위(1003)를 생성하기 위해서 스위치(921, 935)를 폐쇄하고, 그 밖의 스위치를 개방한다. 그러면, Vs/2의 전위가 스위치(921, 935)를 통해 공통 전극(951)에 인가된다. 양극 전위 Vsa는, 예를 들면 Vs/2[V]이다.
다음으로, 전위(1004)를 생성하기 위해서, 스위치(925, 941)를 폐쇄하고, 그 밖의 스위치를 개방한다. 그러면, 공통 전극(951) 상의 전하는 코일(939)을 통해 컨덴서(931)의 상단에 공급된다. 컨덴서(931)의 하단은 스위치(925)를 통해 제2 전위(GND)에 접속된다. 코일(939) 및 컨덴서(931)의 LC 공진에 의해, 컨덴서(931)가 충전되어 전력이 회수되고, 전위(1004)로 떨어진다. 또한, 다이오드(940 및 937)에 의해 전위(1004)는 공진이 제거되어, 코일(939)에 의해 전위(1004)를 안정시킬 수 있다.
다음으로, 전위(1005)를 생성하기 위해서 스위치(925, 938)를 폐쇄하고, 그 밖의 스위치를 개방한다. 그러면, 공통 전극(951)의 전위(1005)는 접지가 된다. 전위(1001)는 전위(1005)와 동일하다.
다음으로, 전위(1002)를 생성하기 위해서 스위치(925, 932)를 폐쇄하고, 그 밖의 스위치를 개방한다. 공통 전극(951)에는 컨덴서(931)에 충전되어 있는 전하가 코일(934) 및 다이오드(933, 936)를 통해 공급된다. 그 결과, 전위(1002)로 상승하여 안정된다.
다음으로, 전위(1003)를 생성하기 위해서 스위치(921, 935)를 폐쇄하고, 그 밖의 스위치를 개방한다. 그러면, 공통 전극(951)의 전위(1003)는 Vs/2로 상승한다.
이상의 동작을 주기적으로 반복함으로써, 서스테인 기간 Ts의 파형을 생성할 수 있다. 또한, 스캔 전극 서스테인 회로(960)의 구성도, 공통 전극 서스테인 회로(910)와 마찬가지이다. 전력 회수 회로(930)를 이용함으로써, 에너지 효율을 향상시켜, 소비 전력을 낮출 수 있다. 전력 회수 회로(930)의 성질상, 전위(1002)는 접지보다 조금 높아지고, 전위(1004)는 접지보다 조금 낮아지지만, 전위(1002 및 1004)는 동일할 필요는 없고, 양자 모두 양극 전위 Vsa보다 낮고, 또한 음극 전위 Vsb보다 높으면 된다.
이상과 같이 본 실시예에 따르면, 공통 전극(Xn) 및 스캔 전극(Yn)의 한쪽에 양극 전위 Vsa, 다른 쪽에 음극 전위 Vsb를 인가함으로써 상기 공통 전극(Xn) 및 스캔 전극(Yn) 사이에서 유지 방전을 행하게 할 수 있다. 그 때, 상기 유지 방전을 행하는 공통 전극(Xn) 및 스캔 전극(Yn)에 인접한 공통 전극(Xn-1, Xn+1) 및 스캔 전극(Yn-1, Yn+1)에 양극 전위 Vsa보다 낮고, 또한 음극 전위 Vsb보다 높은 전 위 Vsc를 인가함으로써, 유지 방전을 행하는 표시 셀은 그에 인접한 표시 셀에 의한 나쁜 영향을 방지할 수 있다.
상기 실시예는 어느 것이나 본 발명을 실시하는데 있어서의 구체화의 일례를 나타낸 것에 불과하며, 이들에 의해 본 발명의 기술적 범위가 한정적으로 해석되어서는 안되는 것이다. 즉, 본 발명은 그 기술 사상, 또는 그 주요한 특징으로부터 일탈하지 않고, 여러가지 형으로 실시할 수 있다.
본 발명의 실시예는 예를 들면 이하와 같이 여러 가지의 적용이 가능하다.
(부기 1) 복수의 제1 표시 전극과 복수의 제2 표시 전극이 상호 병행 배치됨과 함께, 복수의 어드레스 전극이 상기 제1 및 제2 표시 전극과 교차하도록 배치되고,
상기 제1 및 제2 표시 전극의 한쪽에는 양극 전위를, 다른 쪽에는 음극 전위를 인가함으로써 상기 제1 및 제2 표시 전극 사이에서 유지 방전을 행하게 할 때, 상기 유지 방전을 행하는 제1 및 제2 표시 전극에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위를 인가하는 드라이버를 포함하는 플라즈마 디스플레이.
(부기 2) 상기 드라이버는 상기 유지 방전을 행하는 제1 및 제2 표시 전극에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위 및 상기 음극 전위의 중간 전위를 인가하는 부기 1에 기재된 플라즈마 디스플레이.
(부기 3) 상기 드라이버는
애노드에 스위치를 통해 제1 전위에 접속되고, 캐소드에 스위치를 통해 상기 제1 전위보다 낮은 제2 전위에 접속되는 제1 다이오드;
일단에 상기 제1 다이오드의 캐소드가 접속되고, 타단에 스위치를 통해 상기 제2 전위에 접속되는 제1 컨덴서;
애노드에 스위치를 통해 상기 제1 다이오드의 캐소드가 접속되고, 캐소드에 상기 제1 또는 제2 표시 전극이 접속되는 제2 다이오드; 및
애노드에 상기 제1 또는 제2 표시 전극이 접속되고, 캐소드에 스위치를 통해 상기 제1 컨덴서의 상기 타단에 접속되는 제3 다이오드를 포함하는 부기 1에 기재된 플라즈마 디스플레이.
(부기 4) 상기 드라이버는 상기 제1 및 제2 표시 전극 쌍의 유지 방전과 그에 인접한 제1 및 제2 표시 전극 쌍의 유지 방전을 교대로 행하는 부기 1에 기재된 플라즈마 디스플레이.
(부기 5) 상기 제1 표시 전극 및 상기 제2 표시 전극이 교대로 배치되고, 상기 제1 표시 전극은 그 양쪽의 이웃한 상기 제2 표시 전극에 대하여 각각 유지 방전이 가능한 부기 1에 기재된 플라즈마 디스플레이.
(부기 6) 상기 드라이버는 상기 유지 방전을 행하는 제1 및 제2 표시 전극에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위 및 상기 음극 전위의 중간 전위를 인가하는 부기 3에 기재된 플라즈마 디스플레이.
(부기 7) 상기 드라이버는 상기 제1 표시 전극에 접속되는 제1 드라이버 및 상기 제2 표시 전극에 접속되는 제2 드라이버를 구비하고,
상기 제1 및 제2 드라이버는 각각,
애노드에 스위치를 통해 제1 전위에 접속되고, 캐소드에 스위치를 통해 상기 제1 전위보다 낮은 제2 전위에 접속되는 제1 다이오드;
일단에 상기 제1 다이오드의 캐소드가 접속되고, 타단에 스위치를 통해 상기 제2 전위에 접속되는 제1 컨덴서;
애노드에 스위치를 통해 상기 제1 다이오드의 캐소드가 접속되고, 캐소드에 상기 제1 또는 제2 표시 전극이 접속되는 제2 다이오드; 및
애노드에 상기 제1 또는 제2 표시 전극이 접속되고, 캐소드에 스위치를 통해 상기 제1 컨덴서의 상기 타단에 접속되는 제3 다이오드를 포함하는 부기 3에 기재된 플라즈마 디스플레이.
(부기 8) 상기 드라이버는 코일 및 컨덴서를 포함하는 전력 회수 회로를 포함하는 부기 1에 기재된 플라즈마 디스플레이.
(부기 9) 상기 드라이버는 코일 및 컨덴서를 포함하는 전력 회수 회로를 포함하는 부기 3에 기재된 플라즈마 디스플레이.
(부기 10) 상기 전력 회수 회로는
일단에 상기 제1 컨덴서의 타단이 접속되는 제2 컨덴서;
애노드에 스위치를 통해 상기 제2 컨덴서의 타단이 접속되고, 캐소드에 코일을 통해 상기 제2 다이오드의 애노드에 접속되는 제4 다이오드; 및
애노드에 코일을 통해 상기 제3 다이오드의 캐소드가 접속되고, 캐소드에 스위치를 통해 상기 제2 컨덴서의 타단이 접속되는 제5 다이오드를 포함하는 부기 9에 기재된 플라즈마 디스플레이.
(부기 11) 상기 드라이버는 상기 유지 방전을 행하기 위한 유지 방전 기간 전에, 상기 표시 셀의 초기화를 행하기 위한 리세트 기간 및 상기 점등 셀의 선택을 행하기 위한 어드레스 기간을 갖는 부기 1에 기재된 플라즈마 디스플레이.
(부기 12) 상기 드라이버는 상기 유지 방전을 행하는 제1 및 제2 표시 전극의 한쪽에 인접한 제1 및 제2 표시 전극 및 다른 쪽에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위를 인가하는 부기 1에 기재된 플라즈마 디스플레이.
(부기 13) 상기 제1 표시 전극 및 상기 제2 표시 전극이 교대로 배치되고, 상기 제1 표시 전극은 그 한쪽의 이웃한 상기 제2 표시 전극에 대해서만 유지 방전이 가능한 부기 1에 기재된 플라즈마 디스플레이.
(부기 14) 상기 제1 표시 전극은 그 한쪽의 이웃한 상기 제2 표시 전극과의 사이의 간격과 다른 쪽의 이웃한 상기 제2 표시 전극과의 사이의 간격이 다른 부기 13에 기재된 플라즈마 디스플레이.
(부기 15) 상기 제1 표시 전극은 그 한쪽의 이웃한 상기 제2 표시 전극과의 사이의 간격과 다른 쪽의 이웃한 상기 제2 표시 전극과의 사이의 간격이 동일한 부기 5에 기재된 플라즈마 디스플레이.
(부기 16) 복수의 제1 표시 전극과 복수의 제2 표시 전극이 상호 병행 배치됨과 함께, 복수의 어드레스 전극이 상기 제1 및 제2 표시 전극과 교차하도록 배치된 플라즈마 디스플레이의 구동 방법에 있어서,
상기 제1 및 제2 표시 전극의 한쪽에는 양극 전위를, 다른 쪽에는 음극 전위 를 인가함으로써 상기 제1 및 제2 표시 전극 사이에서 유지 방전을 행하게 할 때, 상기 유지 방전을 행하는 제1 및 제2 표시 전극에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위를 인가하는 단계를 포함하는 플라즈마 디스플레이의 구동 방법.
이상 설명한 바와 같이 본 발명에 따르면, 제1 및 제2 표시 전극의 한쪽에는 양극 전위를, 다른 쪽에는 음극 전위를 인가함으로써 상기 제1 및 제2 표시 전극 사이에서 유지 방전을 행하게 할 수 있다. 그 때, 상기 유지 방전을 행하는 제1 및 제2 표시 전극에 인접한 제1 및 제2 표시 전극에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위를 인가함으로써, 유지 방전을 행하는 표시 셀은 그에 인접한 표시 셀에 의한 나쁜 영향을 방지할 수 있다.

Claims (6)

  1. 복수의 공통 전극과 복수의 스캔 전극이 상호 병행 배치됨과 함께, 복수의 어드레스 전극이 상기 공통 전극 및 상기 스캔 전극과 교차하도록 배치되고, 상기 공통 전극 및 스캔 전극의 한쪽에는 양극 전위를, 다른 쪽에는 음극 전위를 인가함으로써 상기 공통 전극 및 스캔 전극 사이에서 유지 방전을 행하게 하는 플라즈마 디스플레이 장치로서,
    제n 라인의 표시 라인을 구성하는 상기 공통 전극 및 스캔 전극 사이에서 유지 방전을 행할 때에, 상기 제n 라인에 인접하는 제n-1, 제n+1 라인을 구성하는 상기 공통 전극 및 스캔 전극의 쌍방에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위를 인가하는 드라이버
    를 포함하는 플라즈마 디스플레이 장치.
  2. 제1항에 있어서,
    상기 드라이버는 상기 유지 방전을 행하는 공통 전극 및 스캔 전극에 인접한 공통 전극 및 스캔 전극에, 상기 양극 전위 및 상기 음극 전위의 중간 전위를 인가하는 플라즈마 디스플레이 장치.
  3. 제1항에 있어서,
    상기 드라이버는
    애노드에 스위치를 통해 제1 전위에 접속되고, 캐소드에 스위치를 통해 상기 제1 전위보다 낮은 제2 전위에 접속되는 제1 다이오드;
    일단에 상기 제1 다이오드의 캐소드가 접속되고, 타단에 스위치를 통해 상기 제2 전위에 접속되는 제1 컨덴서;
    애노드에 스위치를 통해 상기 제1 다이오드의 캐소드가 접속되고, 캐소드에 상기 공통 전극 또는 상기 스캔 전극이 접속되는 제2 다이오드; 및
    애노드에 상기 공통 전극 또는 상기 스캔 전극이 접속되고, 캐소드에 스위치를 통해 상기 제1 컨덴서의 상기 타단에 접속되는 제3 다이오드
    를 포함하는 플라즈마 디스플레이 장치.
  4. 제1항에 있어서,
    상기 드라이버는 상기 공통 전극 및 스캔 전극의 쌍의 유지 방전과 그에 인접한 공통 전극 및 스캔 전극의 쌍의 유지 방전을 교대로 행하는 플라즈마 디스플레이 장치.
  5. 제1항에 있어서,
    상기 공통 전극 및 스캔 전극이 교대로 배치되고, 상기 공통 전극은 그 양쪽의 이웃한 상기 스캔 전극에 대하여 각각 유지 방전이 가능한 플라즈마 디스플레이 장치.
  6. 복수의 공통 전극과 복수의 스캔 전극이 상호 병행 배치됨과 함께, 복수의 어드레스 전극이 상기 공통 전극 및 상기 스캔 전극과 교차하도록 배치되고, 상기 공통 전극 및 스캔 전극의 한쪽에는 양극 전위를, 다른 쪽에는 음극 전위를 인가함으로써 상기 공통 전극 및 스캔 전극 사이에서 유지 방전을 행하게 하는 플라즈마 디스플레이 장치의 구동 방법으로서,
    제n 라인의 표시 라인을 구성하는 상기 공통 전극 및 스캔 전극 사이에서 유지 방전을 행할 때에, 상기 제n 라인에 인접하는 제n-1, 제n+1 라인을 구성하는 상기 공통 전극 및 스캔 전극의 쌍방에, 상기 양극 전위보다 낮고, 또한 상기 음극 전위보다 높은 전위를 인가하는 단계
    를 포함하는 플라즈마 디스플레이 장치의 구동 방법.
KR1020020002008A 2001-06-27 2002-01-14 플라즈마 디스플레이 장치 및 그 구동 방법 KR100864131B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00194823 2001-06-27
JP2001194823A JP5031952B2 (ja) 2001-06-27 2001-06-27 プラズマディスプレイ

Publications (2)

Publication Number Publication Date
KR20030001213A KR20030001213A (ko) 2003-01-06
KR100864131B1 true KR100864131B1 (ko) 2008-10-16

Family

ID=19032897

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020002008A KR100864131B1 (ko) 2001-06-27 2002-01-14 플라즈마 디스플레이 장치 및 그 구동 방법

Country Status (6)

Country Link
US (1) US6791514B2 (ko)
EP (1) EP1288895A3 (ko)
JP (1) JP5031952B2 (ko)
KR (1) KR100864131B1 (ko)
CN (1) CN1189853C (ko)
TW (1) TW548620B (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4617052B2 (ja) * 2002-07-22 2011-01-19 日立プラズマディスプレイ株式会社 プラズマディスプレイパネルの駆動方法
JP2004317832A (ja) 2003-04-17 2004-11-11 Pioneer Electronic Corp 表示パネル駆動方法
JP2004325705A (ja) * 2003-04-24 2004-11-18 Renesas Technology Corp 半導体集積回路装置
JP2004341290A (ja) * 2003-05-16 2004-12-02 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置
EP1524644A3 (en) * 2003-10-14 2009-07-29 Hitachi Plasma Display Limited Plasma display apparatus
US7015881B2 (en) * 2003-12-23 2006-03-21 Matsushita Electric Industrial Co., Ltd. Plasma display paired addressing
JP4541108B2 (ja) * 2004-04-26 2010-09-08 パナソニック株式会社 プラズマディスプレイ装置
JP4481131B2 (ja) * 2004-05-25 2010-06-16 パナソニック株式会社 プラズマディスプレイ装置
US7333100B2 (en) * 2004-06-08 2008-02-19 Au Optronics Corporation Apparatus, method, and system for driving flat panel display devices
KR100747168B1 (ko) * 2005-02-18 2007-08-07 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
JP2006235106A (ja) * 2005-02-23 2006-09-07 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置
KR100698191B1 (ko) * 2005-08-30 2007-03-22 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100766921B1 (ko) * 2005-10-11 2007-10-17 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100740112B1 (ko) * 2005-11-02 2007-07-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 구동 방법
WO2007142254A1 (ja) * 2006-06-07 2007-12-13 Panasonic Corporation プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
WO2012161702A1 (en) * 2011-05-24 2012-11-29 Apple Inc. Pixel-to-pixel coupling in displays

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990067845A (ko) * 1998-01-13 1999-08-25 가네꼬 히사시 플라즈마 디스플레이 패널의 구동 방법
KR20000025156A (ko) * 1998-10-08 2000-05-06 구자홍 플라즈마 디스플레이 패널 구동 장치 및 방법
JP2000194316A (ja) * 1998-12-28 2000-07-14 Fujitsu Ltd プラズマディスプレイパネル装置
KR20000054872A (ko) * 1999-02-01 2000-09-05 구자홍 플라즈마 디스플레이 패널의 구동장치 및 방법
KR20010007548A (ko) * 1999-06-30 2001-01-26 아끼구사 나오유끼 구동 장치, 구동 방법, 플라즈마 디스플레이 장치 및플라즈마 디스플레이 패널의 전원 회로
KR20010017400A (ko) * 1999-08-11 2001-03-05 구자홍 플라즈마 표시소자 및 그 구동 방법
JP2002062843A (ja) * 1999-06-30 2002-02-28 Fujitsu Ltd 駆動装置、駆動方法、プラズマディスプレイパネルの電源回路およびプラズマディスプレイパネル駆動用パルス電圧発生回路

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06331969A (ja) * 1993-05-18 1994-12-02 Sony Corp プラズマアドレス液晶表示装置
JPH0764508A (ja) * 1993-08-30 1995-03-10 Fujitsu General Ltd 表示パネルの駆動方法およびその装置
JP2772753B2 (ja) * 1993-12-10 1998-07-09 富士通株式会社 プラズマディスプレイパネル並びにその駆動方法及び駆動回路
JPH07244268A (ja) * 1994-03-07 1995-09-19 Sony Corp プラズマアドレス液晶表示装置
US6373452B1 (en) 1995-08-03 2002-04-16 Fujiitsu Limited Plasma display panel, method of driving same and plasma display apparatus
JP3565650B2 (ja) * 1996-04-03 2004-09-15 富士通株式会社 Ac型pdpの駆動方法及び表示装置
JP3767644B2 (ja) 1997-01-21 2006-04-19 株式会社日立プラズマパテントライセンシング プラズマディスプレイ装置およびその駆動方法
JPH11327505A (ja) * 1998-05-20 1999-11-26 Fujitsu Ltd プラズマディスプレイ装置の駆動方法
JP3019031B2 (ja) * 1997-07-18 2000-03-13 日本電気株式会社 プラズマディスプレイ
US6384802B1 (en) * 1998-06-27 2002-05-07 Lg Electronics Inc. Plasma display panel and apparatus and method for driving the same
JP4186273B2 (ja) * 1998-10-21 2008-11-26 三菱電機株式会社 プラズマ表示装置及びその駆動方法
JP3365324B2 (ja) * 1998-10-27 2003-01-08 日本電気株式会社 プラズマディスプレイ及びその駆動方法
JP2000221939A (ja) * 1999-01-29 2000-08-11 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP2000250425A (ja) * 1999-02-25 2000-09-14 Fujitsu Ltd ドライバic実装モジュール
JP2001015034A (ja) * 1999-06-30 2001-01-19 Fujitsu Ltd ガス放電パネルとその駆動方法ならびにガス放電表示装置
JP2001142431A (ja) * 1999-11-17 2001-05-25 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990067845A (ko) * 1998-01-13 1999-08-25 가네꼬 히사시 플라즈마 디스플레이 패널의 구동 방법
KR20000025156A (ko) * 1998-10-08 2000-05-06 구자홍 플라즈마 디스플레이 패널 구동 장치 및 방법
JP2000194316A (ja) * 1998-12-28 2000-07-14 Fujitsu Ltd プラズマディスプレイパネル装置
KR20000054872A (ko) * 1999-02-01 2000-09-05 구자홍 플라즈마 디스플레이 패널의 구동장치 및 방법
KR20010007548A (ko) * 1999-06-30 2001-01-26 아끼구사 나오유끼 구동 장치, 구동 방법, 플라즈마 디스플레이 장치 및플라즈마 디스플레이 패널의 전원 회로
JP2002062843A (ja) * 1999-06-30 2002-02-28 Fujitsu Ltd 駆動装置、駆動方法、プラズマディスプレイパネルの電源回路およびプラズマディスプレイパネル駆動用パルス電圧発生回路
KR20010017400A (ko) * 1999-08-11 2001-03-05 구자홍 플라즈마 표시소자 및 그 구동 방법

Also Published As

Publication number Publication date
CN1393841A (zh) 2003-01-29
TW548620B (en) 2003-08-21
EP1288895A2 (en) 2003-03-05
JP2003015585A (ja) 2003-01-17
CN1189853C (zh) 2005-02-16
JP5031952B2 (ja) 2012-09-26
US6791514B2 (en) 2004-09-14
KR20030001213A (ko) 2003-01-06
US20030001801A1 (en) 2003-01-02
EP1288895A3 (en) 2004-12-08

Similar Documents

Publication Publication Date Title
KR100472372B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US7639213B2 (en) Driving circuit of plasma display panel and plasma display panel
KR100843178B1 (ko) Ac형 pdp의 구동 방법 및 구동 장치
KR100807488B1 (ko) 플라즈마 디스플레이 장치의 구동 방법
KR100864131B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR100807420B1 (ko) 플라즈마 디스플레이 및 그 구동 방법
JP4158875B2 (ja) Ac型pdpの駆動方法および駆動装置
KR100330032B1 (ko) 플라즈마 디스플레이 패널의 전력회수장치 및 이를 이용한고속 어드레싱 방법
JP2002108283A (ja) プラズマディスプレーパネルの駆動方法
WO2004086342A1 (ja) プラズマディスプレイパネルの駆動方法
KR20040099116A (ko) 플라즈마 디스플레이 장치
JP4325237B2 (ja) プラズマディスプレイパネル
KR100482322B1 (ko) 플라즈마 디스플레이 패널의 고속 스캐닝 방법 및 장치
KR100490532B1 (ko) 어드레스 전극 구동 전력 회수 회로를 갖는 플라즈마표시패널의 구동장치
KR100603321B1 (ko) 고주파 중첩 유지구동 플라즈마 디스플레이 패널 구동방법
KR100313112B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100364398B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100813336B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR100860518B1 (ko) 플라스마 디스플레이 장치
JPWO2007088607A1 (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP2005203153A (ja) プラズマディスプレイパネル並びにその駆動装置及び方法
US20100026672A1 (en) Circuit for driving a plasma display panel
KR20070117103A (ko) 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
WO2003081627A2 (en) Display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110920

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee