WO2007142254A1 - プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置 - Google Patents

プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置 Download PDF

Info

Publication number
WO2007142254A1
WO2007142254A1 PCT/JP2007/061419 JP2007061419W WO2007142254A1 WO 2007142254 A1 WO2007142254 A1 WO 2007142254A1 JP 2007061419 W JP2007061419 W JP 2007061419W WO 2007142254 A1 WO2007142254 A1 WO 2007142254A1
Authority
WO
WIPO (PCT)
Prior art keywords
period
potential
scan electrode
scan
sub
Prior art date
Application number
PCT/JP2007/061419
Other languages
English (en)
French (fr)
Inventor
Keiji Akamatsu
Toshikazu Wakabayashi
Yasuhiro Arai
Mitsuhiro Murata
Original Assignee
Panasonic Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corporation filed Critical Panasonic Corporation
Priority to US12/308,055 priority Critical patent/US20090244053A1/en
Priority to JP2008520596A priority patent/JPWO2007142254A1/ja
Publication of WO2007142254A1 publication Critical patent/WO2007142254A1/ja

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Definitions

  • the present invention relates to a plasma display panel driving method and a plasma display device.
  • the present invention relates to an AC plasma display panel driving method and a plasma display device.
  • an AC surface discharge panel which is a typical plasma display panel (hereinafter referred to as "PDP" t)
  • PDP plasma display panel
  • a large number of discharge cells are provided between the front and back plates of two substrates arranged opposite to each other. Is formed.
  • a plurality of pairs of display electrodes each consisting of a scan electrode and a sustain electrode, which are parallel to each other, are formed on the front glass substrate, and a dielectric layer and a protective layer (for example, a cover layer) are formed so as to cover the display electrodes.
  • MgO thin film is formed.
  • each discharge cell force includes one display electrode pair and one data electrode, and includes a discharge space between them.
  • a drive circuit for supplying a drive potential signal to each electrode of the PDP specifically, a scan electrode drive circuit for supplying a drive potential signal to a scan electrode, A sustain electrode drive circuit for supplying a drive potential signal to the sustain electrodes and a data electrode drive circuit for supplying a drive potential signal to the data electrodes are provided.
  • a plasma display device usually about 50 to 100 images are displayed per second, and each of the images is called a field.
  • a method is generally used in which the field is further divided into a plurality of subfields, and then gradation display is performed by combining subfields that emit light (subfield method).
  • FIG. 9 is a waveform diagram of the driving potential signal applied to each electrode by the conventional PDP driving method using the subfield method.
  • the PDP used here includes n scan electrodes SCN1 to SCNn and n sustain electrodes SUSl to SUSN arranged alternately in the row direction, and m data electrodes in the column direction. Dl to Dm are arranged.
  • one field period includes first to Xth X subfields each having an initialization period, an address period, and a sustain period, and the first SF, the second SF, and so on, respectively. , Abbreviated as xSF.
  • all cell initialization operations that cause initialization discharge to all discharge cells that perform image display, and only discharge cells that are lit during the last subfield maintenance period are displayed.
  • One of the selective initializing operations for selectively performing initializing discharge is performed. For example, based on the average luminance level (APL) of the image data to be displayed, the all-cell initialization operation or the selective initialization operation is performed during the initialization period of each subfield.
  • APL average luminance level
  • the all-cell initialization operation is performed in the initialization period of the first SF.
  • scan electrodes SCNl to SCNn serve as anodes
  • sustain electrodes SUSl to SUSn serve as cathodes.
  • data electrodes Dl to Dm serve as cathodes.
  • a weak initializing discharge is generated, and wall charges necessary for the address operation are formed on each electrode. At this time, excessive wall charges are formed in anticipation of optimization of wall charges later.
  • the scan electrodes SCNl to SCNn are used as cathodes by applying a ramp potential that gradually falls to the scan electrodes SCN1 to SCNn, and the sustain electrodes SUSl to SUSn and the data electrodes Dl to Dm are used as anodes.
  • a weak second initializing discharge is generated to reduce the excessive wall charge stored on each electrode and adjust the wall charge to an appropriate amount for each discharge cell.
  • an address discharge is generated in the discharge cells to be lit in the subsequent sustain period.
  • the scan pulse potential Vb (V) is applied to the scan electrode SCN 1 in the first row, and the first row among the data electrodes Dl to Dm is applied.
  • Addressing operation that causes address discharge in the discharge cell to be lit in the first row and accumulates wall charges on each electrode by applying a positive address pulse potential Vw (V) to the data electrode Dk of the discharge cell to be lit Is done.
  • Such an address operation is sequentially performed until the discharge cell in the n-th row, and the address period ends.
  • the scan electrode is sequentially applied with the scan pulse, and the data electrode is applied with the address pulse potential corresponding to the image signal to be displayed, thereby selecting between the scan electrode and the data electrode. It causes address discharge and selectively forms wall charges.
  • the sustain pulse potential Vm (V) is alternately applied to the scan electrodes SCN1 to SCNn and the sustain electrodes SUS1 to SUSn, so that the discharge cells that have caused the address discharge are applied.
  • An image is displayed by generating a sustain discharge and causing the phosphor layer of the corresponding discharge cell to emit light.
  • a selective initialization operation is performed.
  • sustain electrodes SUSl to SUSn are held at Vh (V)
  • data electrodes Dl to Dm are held at O (V)
  • scan electrodes SCNl to SCNn are changed from Vq (V) to Va (V).
  • the subsequent writing period and sustaining period are the same as the writing period and sustaining period of the subfield (for example, the first SF) in which the all-cell initializing operation is performed in the initializing period, and thus description thereof is omitted.
  • FIG. 10 shows problems in driving the PDP during the series of periods as described above.
  • FIG. 10 shows a writing period of a certain subfield.
  • FIGS. 11 (a) and 11 (b) schematically show the state of wall charges in the cell at times tl and t2 in FIG. 10, respectively.
  • the wall charge distribution in the discharge cell immediately after the end of the initialization period is negative on the scan electrode SCN (SCN1 to SCNn) side.
  • the positive wall charges are fully accumulated on the SUSn) side and the data electrode DATA (Dl to Dm) side.
  • the wall charge distribution of each electrode in the discharge cell at time t2 in FIG. 10 is reduced as compared to the case of FIG. 11 (a), as shown in FIG. 11 (b). .
  • the address standby time here is expressed by (number of scan electrodes n) X (application time of scan pulse for one scan electrode) + (total time between scan pulses).
  • the upper limit of the scan pulse voltage Vscn is determined by the breakdown voltage of the driver circuit used in the scan electrode drive circuit, and therefore there is a driveable range as shown in FIG.
  • Recent high resolution such as full-spec high-definition and super high-definition (2k4k) has led to a rapid increase in the standby time for writing, making it difficult to drive within this driveable range.
  • the address period is divided into a first half period and a second half period, and during the first half write period, the wall charges are neutralized for the scan electrodes selected in the second half address period.
  • a method of driving a PDP that reduces the above-described charge neutralization phenomenon by applying a predetermined potential for suppression is disclosed (see, for example, Patent Documents 2 and 3).
  • Patent Document 1 Japanese Patent Laid-Open No. 2005-326611
  • Patent Document 2 Japanese Patent No. 3511495
  • Patent Document 3 Japanese Patent Laid-Open No. 2005-316480
  • the writing period is divided into the first half and the second half, and during the first writing period, neutralization of wall charges is suppressed for the scan electrodes selected in the second writing period.
  • a predetermined potential By applying a predetermined potential, it becomes possible to reduce writing errors to some extent.
  • an address error means that a sufficient address discharge does not occur or no address discharge occurs at all for the discharge cells to which an address discharge is to be performed. It is a phenomenon (not lighted) that is not performed.
  • the scanning electrodes arranged from the upper end to the lower end of the PDP are selected in the order of the arrangement, and the writing operation is performed, and the electrode composed of the upper half scanning electrodes of the PDP selected in the first half writing period.
  • the difference in circuit impedance between each electrode group A difference in luminance occurs on the screen near the boundary between the electrode groups due to a difference in load between the electrode groups.
  • the image near the boundary between the electrode groups is a low gradation display image
  • the brightness difference that occurs on the screen near the boundary between the electrode groups appears as a bright line Z dark line, and the image quality deteriorates significantly. T will cause problems.
  • the present invention has been made to solve the above-described problems, and provides a plasma display panel driving method and a plasma display device that can further reduce writing errors and obtain good image quality.
  • a plasma display panel driving method includes a plurality of display electrode pairs each consisting of a pair of scan electrodes and sustain electrodes and a plurality of data electrodes having gaps.
  • the display electrode pairs that are arranged to cross each other and form the gap And a plurality of scan electrodes included in the plurality of display electrode pairs, wherein the plurality of scan electrodes are included in the plasma display panel.
  • the scan electrode group has a plurality of scan electrode subgroups each including at least one scan electrode, and the scan electrode subgroups included in different scan electrode groups are adjacent to each other and are the same.
  • the plurality of scan electrodes are grouped into a plurality of the scan electrode groups so that the scan electrode subgroups included in the scan electrode group do not exist adjacent to each other, and one field period is formed inside the discharge cell.
  • An initializing period in which the charging discharge state in which the address discharge can be performed is generated, and the address discharge is caused to occur in the discharge cells to be lit.
  • Each of the sub-fields is assigned to one scan electrode group.
  • the address period is divided into a plurality of subfields having a write period and a sustain period in which the discharge cells that have generated the address discharge are turned on.
  • the address discharge is divided into a plurality of address sub periods, and the address discharge is applied to the discharge cells to be lit among the discharge cells having the scan electrodes of the scan electrode group allocated to the address sub period in the address sub period.
  • the address discharge is applied to the discharge cells to be lit among the discharge cells having the scan electrodes of the scan electrode group allocated to the address sub period in the address sub period.
  • a selection potential and a first non-selection potential according to selection and non-selection for the scan electrodes of the scan electrode group assigned in the write sub-period.
  • applying a write potential to the data electrode to be selected in synchronization with selection of each of the scan electrodes and During the write sub-period other than the last write sub-period of the write sub-period, the time during which the selection potential is applied to the scan electrode is set to the scan electrode in the last write sub-period.
  • the writing sub-period which is shorter than the writing sub-period in which one scanning electrode group is allocated, the
  • the second non-selection potential is applied higher than the non-selection potential.
  • the address period subsequent to the initialization period is divided into a plurality of address sub periods, and any one of the write sub periods before a certain scan electrode group (referred to as scan electrode group a) is assigned.
  • scan electrode group a any one of the write sub periods before a certain scan electrode group
  • the writing sub-period by applying a second non-selection potential higher than the first non-selection potential to the scan electrodes of the scan electrode group a, In the discharge cells corresponding to the scan electrode group ⁇ , neutralization of wall charges, which has been a problem in the past, can be suppressed.
  • writing sub-period ⁇ writing sub-period ⁇
  • the discharge sub-period ⁇ is shortened, and the address sub-period after the address sub-period ⁇ can be brought closer to the end of the initialization period, and the discharge cell can be the target of the write discharge in the address sub-period after the address sub-period ⁇ . It becomes possible to suppress the reduction of wall charges and priming particles while waiting for writing.
  • each scan electrode group has a plurality of scan electrode subgroups including at least one scan electrode, and scan electrode subgroups included in different scan electrode groups exist adjacent to each other, and the same scan electrode group
  • the scan electrode subgroups included in the scan electrode are grouped so that they do not exist adjacent to each other, so that the scan electrodes belonging to each scan electrode group are substantially uniform over the entire panel surface (screen) of the PDP. Therefore, there is a difference in circuit impedance between each scan electrode group!
  • the difference in luminance on the screen caused by the difference in load between the scan electrode groups becomes inconspicuous, and the occurrence of bright and dark lines can be prevented, and a good image quality can be obtained.
  • a first standby potential is applied to the sustain electrode paired with the scan electrode group assigned in the address sub-period, and any one of the sustain electrodes before the address sub-period in which the one scan electrode group is assigned.
  • a second standby potential may be applied to the sustain electrodes paired with the scan electrodes of the one scan electrode group, which is lower than the first standby potential.
  • the scan electrodes of scan electrode group a are In addition to applying a second non-selection potential higher than the first non-selection potential, scanning is performed by applying a second standby potential lower than the first standby potential to the sustain electrodes paired with the scan electrodes of the scan electrode group ⁇ . Discharge corresponding to electrode group ⁇ In the cell, neutralization of wall charges, which has been a problem in the past, can be further suppressed.
  • the second standby potential should be higher than the selected potential!
  • the second standby potential may be a ground potential
  • the second non-selection potential is applied to the scan electrodes of the one scan electrode group in the write sub-period immediately before the write sub-period to which the one scan electrode group is assigned, and the one scan electrode
  • a predetermined time is determined, and all the scan electrodes are A write pause period without providing the selection potential is provided, and the potential applied to the scan electrodes of the one scan electrode group is changed from the second non-selection potential to the first non-selection potential in the first half of the write pause period. You may make it switch to.
  • the scan of scan electrode group a is performed in the write sub-period immediately before the write sub-period (denoted as write sub-period Ty) to which a certain scan electrode group (scan electrode group ⁇ is assigned).
  • the first non-selection potential is applied to the scan electrodes of the scan electrode group ⁇ in the next writing sub-period Ty.
  • the second non-selection potential is switched to the first non-selection potential
  • the potential of the sustain electrode capacitively coupled to the scan electrode varies, and the potential of the scan electrode also varies accordingly.
  • the potential fluctuation of the sustain electrode is completed or substantially In this case, the next write sub-period Ty can be started after completion of the write error, and the above-mentioned write error can be prevented.
  • the potential variation of the sustain electrode due to switching of the potential applied to the scan electrodes of the one scan electrode group to the first non-selection potential in the first half of the address pause period is caused by the address pause period. It is preferable that the predetermined time of the writing suspension period is determined in advance so as to substantially end within the period.
  • the first ramp potential that decreases after rising and lower than the highest potential of the first ramp potential with respect to the scan electrode in the initialization period Any one of the second ramp potential falling from the potential is applied, and the second unselected potential is lower than the highest potential of the first ramp potential.
  • the number of scan electrode groups may be two.
  • the scan electrode group assigned to each of the write sub-periods may be different for each field.
  • the scan electrode group assigned to each of the write sub-periods may be different for each subfield.
  • the scan electrode group assigned to each write sub-period may be different for each field and different for each sub-field.
  • the discharge cell may be filled with a discharge gas containing a xenon gas having a partial pressure ratio of 7% or more.
  • the xenon gas partial pressure ratio in the discharge cell is a high partial pressure ratio of 7% or more
  • the write mistakes can be more effectively reduced. it can.
  • Each of the data electrodes is arranged so as to intersect with all the scan electrodes, In the writing period, the scanning electrodes may be selected one by one.
  • the occupied area force of each of the discharge cells is 2. 696 X 10 _4 cm 2 or more, 4. 432 X 10
  • the plasma display device is arranged such that a plurality of display electrode pairs including a pair of scan electrodes and sustain electrodes and a plurality of data electrodes intersect with a gap, A plasma display panel having a plurality of discharge cells each having the display electrode pair and the data electrode forming a gap and having a discharge space formed in the gap; and a driving device for driving the plasma display panel.
  • the drive device includes a plurality of scan electrode subgroups in which the plurality of scan electrodes included in the plurality of display electrode pairs includes a plurality of scan electrode groups, and the scan electrode group includes at least one scan electrode.
  • the scan electrode subgroups included in different scan electrode groups exist adjacent to each other and are included in the same scan electrode group.
  • the plurality of scan electrodes are grouped into a plurality of scan electrode groups so that the scan electrode subgroup does not exist adjacent to each other, and one field period is charged to enable address discharge within the discharge cell.
  • Divided into a plurality of subfields having an initialization period in which the discharge cells are turned on, an address period in which the address discharge is generated in the discharge cells to be lit, and a sustain period in which the discharge cells in which the address discharge is generated are lit.
  • the address period of each sub-field is divided into a plurality of address sub-periods so that one different scan electrode group is allocated, and the scan electrode group allocated to the address sub-period in the address sub-period.
  • the write The scan electrodes are sequentially selected so that a selection potential and a first non-selection potential are applied to the scan electrodes of the scan electrode group allocated in the sub-period according to the selection and non-selection.
  • a write potential is applied to the data electrode to be selected in synchronization with the selection of the scan electrode, and the scan electrode is applied to the scan electrode in one write sub-period excluding the last write sub-period among the plurality of write sub-periods.
  • the time during which the selection potential is applied is shorter than the time during which the selection potential is applied to the scan electrode in the last address sub-period, and any time before the address sub-period in which one scan electrode group is assigned.
  • the second non-selection potential higher than the first non-selection potential is applied to the scan electrodes of the one scan electrode group.
  • the address period following the initialization period is divided into a plurality of address sub-periods, and any address before the address sub period to which a certain scan electrode group (referred to as scan electrode group a) is assigned.
  • scan electrode group a a certain scan electrode group
  • the wall that has been a problem in the related art in the discharge cell corresponding to the scan electrode group ⁇ The charge sum can be suppressed.
  • the time for applying the selection potential to the scan electrode in a certain writing sub-period should be shorter than the time for applying the selection potential to the scanning electrode in the last writing sub-period.
  • the address sub-period ⁇ ⁇ can be shortened, and the address sub-period after the address sub-period ⁇ can be brought closer to the end of the initialization period, and the discharge that can be the target of address discharge in the address sub-period after the address sub-period ⁇ . It is possible to suppress the reduction of wall charges and priming particles during the cell writing standby. From the above, it is possible to better maintain a charged state capable of writing discharge at the end of the initialization period, and to further reduce writing mistakes due to an increase in writing standby time.
  • each scan electrode dull has a plurality of scan electrode subgroups having at least one scan electrode force, the scan electrode subgroups included in different scan electrode groups are adjacent to each other, and the same scan electrode The scan electrode subgroups included in the group are grouped so that they do not exist adjacent to each other. ⁇ Since the electrodes are present almost uniformly on the entire panel surface (screen) of the PDP, it is caused by differences in circuit impedance between scan electrode duplications or load differences between scan electrode groups! The brightness difference on the screen becomes inconspicuous, bright lines and dark lines can be prevented, and good image quality can be obtained.
  • the driving device applies a first standby potential to the sustain electrode paired with the scan electrode group assigned in the write sub-period, and from the write sub-period in which the one scan electrode group is assigned.
  • a second standby potential lower than the first standby potential is applied to the sustain electrodes paired with the scan electrodes of the one scan electrode group.
  • the scan electrodes of scan electrode group a are In addition to applying a second non-selection potential higher than the first non-selection potential, scanning is performed by applying a second standby potential lower than the first standby potential to the sustain electrodes paired with the scan electrodes of the scan electrode group ⁇ .
  • a second standby potential lower than the first standby potential In the discharge cell corresponding to the electrode group ⁇ , neutralization of wall charges, which has been a problem in the past, can be further suppressed.
  • the second standby potential should be higher than the selected potential!
  • the second standby potential may be a ground potential
  • the driving device applies the second non-selection potential to the scan electrodes of the one scan electrode group in an address sub-period immediately before the address sub-period to which the one scan electrode group is assigned, All the scans consist of a predetermined time between a write sub-period immediately before the write sub-period to which one scan electrode group is assigned and a write sub-period to which the one scan electrode group is assigned.
  • An address pause period in which the selected potential is not applied to the electrodes is provided, and the potential applied to the scan electrodes of the one scan electrode group is changed from the second non-select potential to the first non-select potential in the first half of the address pause period. It is configured to switch to the selected potential.
  • scanning of scan electrode group a is performed in the write sub-period immediately before the write sub-period (denoted as write sub-period Ty) to which a certain scan electrode group (scan electrode group ⁇ is assigned).
  • the second non-selection potential is applied to the electrode
  • the next write sub In the period Ty the first non-selection potential is applied to the scan electrodes of the scan electrode group a.
  • the second non-selection potential is switched to the first non-selection potential, the potential of the sustain electrode capacitively coupled to the scan electrode varies, and the potential of the scan electrode also varies accordingly.
  • the potential fluctuation of the sustain electrode is completed or substantially In this case, the next write sub-period Ty can be started after completion of the write error, and the above-mentioned write error can be prevented.
  • the driving device may be configured such that the potential applied to the scan electrodes of the one scan electrode group is switched to the first non-selection potential in the first half of the write pause period. It is preferable that the predetermined time of the writing pause period is determined in advance so that the fluctuation substantially ends within the period of the writing pause period.
  • the driving device may include a first ramp potential that decreases after rising and a highest potential of the first ramp potential with respect to the scan electrode during the initialization period. Any one of the second ramp potentials falling from a lower potential may be applied, and the second non-selection potential may be lower than the highest potential of the first ramp potential.
  • the number of scan electrode groups may be two.
  • the scan electrode group assigned to each write sub-period may be different for each field.
  • the scan electrode group assigned to each write sub-period may be different for each subfield. [0060] According to this configuration, even if a write error due to an increase in the write standby time occurs, the position of the discharge cell that is unlit due to the mistake varies depending on one subfield. The image quality deterioration due to can not be recognized with the naked eye and is not noticeable.
  • the scan electrode group assigned to each write sub-period may be different for each field and different for each sub-field.
  • the discharge cell may be filled with a discharge gas containing a xenon gas having a partial pressure ratio of 7% or more.
  • the xenon gas partial pressure ratio in the discharge cell is a high partial pressure ratio of 7% or more
  • the write mistakes can be more effectively reduced. it can.
  • each of the data electrodes may be arranged so as to intersect with all the scan electrodes, and the drive device may select the scan electrodes one by one in the address period.
  • the present invention has the above-described configuration, further reduces writing errors, and obtains good image quality.
  • the plasma display panel driving method and the plasma display apparatus can be provided.
  • FIG. 1 is a perspective view showing a main part of a plasma display panel used in a plasma display device according to a first embodiment of the present invention.
  • FIG. 2 is an electrode array diagram of the plasma display panel of FIG.
  • FIG. 3 is a block diagram showing the configuration of the plasma display device according to the first embodiment of the present invention.
  • FIG. 4 is a diagram showing a connection relationship between scan electrodes and sustain electrodes and respective drive circuits in the first embodiment of the present invention.
  • FIG. 5 is a waveform diagram of a drive potential signal applied to each electrode by the plasma display panel drive method according to the first embodiment of the present invention.
  • FIG. 6 is a waveform diagram showing the potential of each electrode during the write period of a modification of the first embodiment.
  • FIG. 7 is a diagram showing a connection relationship between scan electrodes and sustain electrodes and respective drive circuits in a second embodiment of the present invention.
  • FIG. 8 is a waveform diagram of a drive potential signal applied to each electrode by a plasma display panel drive method according to a second embodiment of the present invention.
  • FIG. 9 is a waveform diagram of a driving potential signal applied to each electrode by a conventional plasma display panel driving method.
  • FIG. 10 is a waveform diagram of drive potential signals applied to scan electrodes and sustain electrodes shown to explain problems in a conventional plasma display panel drive method.
  • FIGS. 11 (a) and 11 (b) are diagrams schematically showing the state of wall charges in the cell at times tl and t2 in FIG. 10, respectively.
  • FIG. 12 is a diagram showing an example of a scan pulse voltage necessary for performing a good address discharge with respect to the address standby time. Explanation of symbols
  • FIG. 1 is a perspective view showing a main part of a plasma display panel used in the plasma display apparatus according to the first embodiment of the present invention.
  • a glass front substrate 2 and a rear substrate 3 are disposed so that their main surfaces face each other, and a discharge space is formed therebetween. It is configured.
  • a plurality of scanning electrodes 4 and sustaining electrodes 5 constituting a display electrode pair are formed in parallel with each other.
  • a dielectric layer 6 is formed so as to cover the scan electrode 4 and the sustain electrode 5, and a protective layer 7 is further formed so as to cover the dielectric layer 6.
  • the protective layer 7 has a secondary electron emission coefficient in order to generate a stable discharge.
  • MgO thin films are used, which are large and highly sputter resistant.
  • a plurality of data electrodes 9 are formed on the main surface of the back substrate 3, an insulating layer 8 covering the data electrodes 9 is formed thereon, and the data is formed on the insulating layer 8 between the data electrodes 9.
  • a partition wall 10 is provided in parallel with the electrode 9.
  • a phosphor layer 11 is provided on the surface of the insulator layer 8 and on the side surfaces of the partition walls 10.
  • the front substrate 2 and the rear substrate 3 are arranged so as to cross the scan electrode 4 and the sustain electrode 5 and the data electrode 9, and in the discharge space formed between them, as a discharge gas, for example, Helium, neon, xenon, or a mixture of these is enclosed.
  • FIG. 2 is an electrode array diagram of PDP 1 in FIG.
  • Data electrodes Dl to Dm data electrode 9 in FIG. 1) are arranged.
  • One discharge cell 21 contributes to display. Therefore, each discharge cell 21 includes one display electrode pair (scan electrode SCNi and sustain electrode SUSi) and one data electrode, and includes a discharge space between them.
  • m X n discharge cells 21 are formed.
  • ultraviolet rays are generated by gas discharge in each discharge cell, and the phosphors of the phosphor layer 11 are excited and emitted by the ultraviolet rays. If the phosphor layer 11 is separately applied to each discharge cell, for example, red, green, and blue (RGB), which are the three primary colors of light, color display can be performed.
  • RGB red, green, and blue
  • FIG. 3 is a block diagram showing the configuration of the plasma display device according to the first embodiment of the present invention.
  • the plasma display device includes a PDP 1 and a driving device thereof.
  • the drive device is a data electrode drive circuit 12, a scan electrode drive circuit 13, a sustain electrode drive circuit 14, a timing generation circuit 15, an AZD (analog to digital) conversion 16, a scan number conversion unit 17, a subfield conversion unit 18 And an APL (Average Picture Level) detector 19.
  • AZD analog to digital
  • the horizontal synchronizing signal H and the vertical synchronizing signal V are input to the timing generation circuit 15, AD converter 16, scan number converter 17 and subfield converter 18.
  • the timing generation circuit 15 generates timing signals for the respective drive circuits 12, 13, and 14 based on the horizontal synchronization signal H and the vertical synchronization signal V.
  • the timing signal is supplied to the data electrode drive circuit 12
  • the scan electrode drive circuit 13 and the sustain electrode drive circuit 14 are given.
  • the data electrode drive circuit 12 drives the data electrodes D1 to Dm based on the applied timing signal
  • the scan electrode drive circuit 13 drives the scan electrodes SCN1 to SCNn based on the applied timing signal
  • the sustain electrodes Drive circuit 14 drives sustain electrodes SUSl to SUSn based on the applied timing signal.
  • the analog image signal VD is input to the AZD converter 16.
  • the AZD converter 16 converts the analog image signal VD into image data of a digital signal, and outputs the image data to the scanning number conversion unit 17 and the APL detection unit 19.
  • the APL detection unit 19 detects the average luminance level (APL) of the image data and outputs it to the timing generation circuit 15.
  • the scanning number conversion unit 17 converts the image data into image data corresponding to the number of pixels of the PDP 1 and outputs the image data to the subfield conversion unit 18.
  • the subfield conversion unit 18 divides the image data of each pixel into a plurality of bits corresponding to a plurality of subfields constituting one field, and outputs the image data for each subfield to the data electrode driving circuit 12.
  • the data electrode drive circuit 12 converts the image data for each subfield into a signal corresponding to each data electrode Dl to Dm, and drives each data electrode Dl to Dm in the writing period of each subfield based on the signal. .
  • the timing generation circuit 15 determines whether or not to initialize all cells in the initialization period of each subfield constituting one field based on the average luminance level output from the APL detection unit 19. Decide whether to perform the shift operation, and control the number of all cell initialization operations in one field. Such a configuration is known (for example, Japanese Patent Laid-Open No. 2005-326611), and detailed description thereof is omitted.
  • the determination of whether to perform the all-cell initialization operation or the selective initialization operation is performed based on the average luminance level of the image data.
  • the APL detector 19 is not provided and the initialization period of each subfield is not limited. In the meantime, whether to perform the all-cell initialization operation or the selective initialization operation may be determined in advance.
  • FIG. 4 is a diagram showing a connection relationship between the scan electrodes and the sustain electrodes and the respective drive circuits in the first embodiment of the present invention.
  • Scan electrodes SCN1 to SCNn are arranged in the order of SCN1, SCN2,... ⁇ from the upper end to the lower end of PDP1 inside PDP1, and each is pulled out to the outside and connected to scan electrode drive circuit 13 ing.
  • the sustain electrodes SUSl to SUSn are arranged in the order of SUS1, SUS2, ' ⁇ in the order from the upper end to the lower end of PDP1 in the PD P1, and each is pulled out and connected to the sustain electrode drive circuit 14. Yes.
  • the data electrodes Dl to Dm arranged so as to intersect the scan electrodes SCNl to SCNn and the sustain electrodes SUSl to SUSn are respectively pulled out to the outside and connected to the data electrode drive circuit 12 (Fig. 3)! The
  • the second drive circuit 13B is provided with a plurality of output terminals Ql, Q2,..., Qz, and the scan electrodes SCNb of even rows are connected to each in the arrangement order (however, only for even rows). Yes.
  • the scan electrode drive circuit 13 has a control circuit (not shown) for controlling the first drive circuit 13A and the second drive circuit 13B based on the timing signal supplied from the timing generation circuit 15.
  • sustain electrode drive circuit 14 all sustain electrodes SUSl to SUSn are connected in common and connected to output terminal T of drive circuit 14a for driving them.
  • sustain electrode drive circuit 14 receives a timing signal given from timing generation circuit 15. And a control circuit (not shown) for controlling the drive circuit 14a based on the signal.
  • this PDP driving method is performed as an operation of the plasma display device.
  • the driving method of the PDP of this embodiment is also a driving method by the subfield method, as in the conventional example, and each subfield is composed of an initialization period, an address period, and a sustain period. Also, during the initialization period, only all cell initialization operations that cause initialization discharge to all discharge cells that perform image display and those that are lit during the last subfield maintenance period are selected. By performing one of the selective initializing operations that cause initializing discharge to be performed, the inside of each discharge cell is suitable for being charged in an address discharge state during the address period, that is, performing an address discharge. The wall becomes the amount of charge.
  • the driving method in the initialization period and the sustain period is the same as the conventional example shown in FIG. 9, and the driving method in the writing period is different from the conventional example.
  • the wall charges are accumulated on the dielectric layer or phosphor layer covering the electrode.
  • FIG. 5 is a waveform diagram of drive potential signals applied to the respective electrodes according to the PDP drive method of the present embodiment.
  • one scan electrode SCN a having odd-numbered scan electrode groups 4A
  • one scan electrode SCNb having even-numbered scan electrode groups 4B
  • sustain electrodes SUS l to SUSn the drive potential signal in one subfield period is shown.
  • the scan electrode drive circuit 13 is supplied with a common scan electrode drive potential signal to all the scan electrodes SCN1 to SCNn, and all the sustain electrodes SUS1 to SU are supplied from the sustain electrode drive circuit 14.
  • a common sustain electrode drive potential signal is applied to Sn.
  • the all-cell initialization operation is performed.
  • the sustain electrodes SUSl to SUSn and the data electrodes Dl to Dm are held at O (V), and from the potential Vp (V) that is lower than the discharge start voltage with respect to the scan electrodes SCN1 to SCNn.
  • a ramp potential that gradually rises toward the potential Vr (V) exceeding the discharge start voltage is applied.
  • a weak initializing discharge is generated with scan electrodes SCN1 to SCNn as anodes and sustain electrodes SUSl to SUSn and data electrodes D1 to Dm as cathodes.
  • the first weak setup discharge is generated in all the discharge cells, and the scan electrodes SCN1 to SCN Negative wall charges are stored on n, and positive wall charges are stored on sustain electrodes SUS 1 to SUSn and data electrodes D 1 to Dm.
  • the weak discharge in the first half of this initialization period occurs in all discharge cells regardless of whether there is a sustain discharge in the previous subfield.
  • sustain electrodes SUSl to SUSn are kept at positive potential Vh (V), and scan electrodes SCNl to SCNn are applied with potential from potential Vg (V) to potential Va (V).
  • Vh positive potential
  • Vg potential potential
  • Va potential Va
  • the wall charges excessively stored on the scan electrodes SCNl to SCNn, the sustain electrodes SUSl to SUSn, and the data electrodes Dl to Dm are reduced, and the write operation is performed in the next write period. It is adjusted to a suitable wall charge amount.
  • the initializing discharge is simultaneously performed in all the discharge cells, and the history of wall charges with respect to the individual individual discharge cells is erased and the address operation is performed.
  • the wall charges necessary for the formation are formed.
  • the writing period includes a first sub period Ta and a second sub period Tb.
  • the first sub-period Ta is an address sub-period assigned to the scan electrode group 4A in the odd-numbered row, that is, a period during which an address operation is performed on the discharge cells corresponding to the scan electrode group 4A.
  • the second sub-period Tb is an address sub-period assigned to the scan electrode group 4B in the even-numbered row, that is, a period during which an address operation is performed on the discharge cells corresponding to the scan electrode group 4B.
  • each scan electrode group 4A, 4B for example, the discharge cells corresponding to the scan electrodes on the upper side of the screen (smaller numbers !, rows) correspond to the scan electrodes on the lower side of the screen (numbers are larger, rows) in order.
  • An address operation is performed on the discharge cell.
  • the scan electrodes SCN1 to SCNn are held at the first non-selection potential Vs (V), and then all the scan electrodes SCNb of the scan electrode group 4B are set to the first non-selection potential Vs (V). Hold at the second non-selection potential Vx (V), which is higher than the selection potential Vs (V). Thereafter, an address operation is performed on the discharge cells corresponding to the scan electrode group 4A in the odd-numbered rows. First, an address operation is performed on the discharge cells in the first row, which is the first row corresponding to scan electrode group 4A.
  • the scan electrode potential V b (V) which is the selection potential is applied to the scan electrode SCN1 in the first row, and the data electrode of the discharge cell to be lit in the first row among the data electrodes Dl to Dm.
  • the voltage at the intersection of the data electrode Dk and the scan electrode SCN1 is set to the voltage applied by the wall charge on the data electrode Dk and the voltage generated by the wall charge on the scan electrode SCN1 to the externally applied voltage (Vw ⁇ Vb). The magnitude of the pressure is added and exceeds the discharge start voltage.
  • the address operation is sequentially performed up to the discharge cell of the n-1st row, which is the last row corresponding to the scan electrode group 4A.
  • the potentials of all the scan electrodes SCNb of scan electrode group 4B are set to the first non-select potential Vs (V) by the second non-select potential Vx (V). )
  • the first sub-period Ta ends.
  • an address operation is performed on the discharge cells corresponding to the scan electrode groups 4B in the even-numbered rows.
  • an address operation is performed on the discharge cells in the second row, which is the first row corresponding to scan electrode group 4B. Writing to the discharge cells in the second row The operation is the same as the address operation for the discharge cells in the first row described above (however, as described later, the one-line address times ta and tb are different).
  • the address operation is performed on the discharge cells in the fourth row in the same manner.
  • the address operation is sequentially performed until the discharge cell in the nth row, which is the last row corresponding to the scan electrode group 4B.
  • the address is written in the discharge cells in the row corresponding to the scan electrode group 4B.
  • a scan pulse is sequentially applied to the scan electrodes, and a write pulse potential corresponding to an image signal to be displayed is applied to the data electrodes.
  • Address discharge selectively between the scanning electrode and the sustain electrode and the sustain electrode to selectively form wall charges.
  • the one-line writing time which is the time for applying the scan pulse potential Vb (V) to each scan electrode, is made different between the first sub-period Ta and the second sub-period Tb. ing . That is, the one-line writing time ta in the first sub-period Ta is shorter than the one-line writing time tb in the second sub-period Tb. In the first sub-period Ta, the elapsed time from the end of the initialization period is shorter compared to the second sub-period Tb, so that the wall charges and priming particles in the discharge cell are less decreased, so that the discharge delay is reduced. Small 1-line addressing time Good address discharge can be obtained even if ta is shortened.
  • the first sub-period Ta can be shortened by shortening the one-line writing time ta. Also, the amount of wall charge neutralization during the address period is larger for discharge cells with a longer time from the end of the operation in the initialization period until the address operation is performed (write standby time). The phenomenon occurs remarkably immediately after the operation of the initialization period due to a large amount of priming particles due to initialization discharge, etc., so by shortening the first sub-period Ta, It becomes possible to suppress the reduction of wall charges and particles during the write standby of the discharge cell that is the target of the V, write operation, and further prevent write errors in the second half of the first sub-period Ta. be able to.
  • the second sub-period Tb can be approached at the end of the initialization period, and the wall charges and the priming particles can be reduced during the address standby of the discharge cell that is the target of the address operation even when the second sub-period Tb is reached. This makes it possible to suppress write errors in the second sub-period Tb.
  • sustain electrodes SUSl to SUSn are returned to O (V), and positive sustain pulse potential Vm (V) is applied to scan electrodes SCN1 to SCNn.
  • Vm positive sustain pulse potential
  • the voltage between the portion near the scan electrode SCNi and the portion near the sustain electrode SU Si in the discharge space enters the sustain pulse voltage (Vm) into the wall on the scan electrode SCNi over the discharge cell where the address discharge has occurred.
  • the voltage generated by the charge and the voltage generated by the wall charge on the sustain electrode SUSi are added together and exceed the discharge start voltage.
  • sustain discharge occurs between scan electrode SCNi and sustain electrode SUSi, negative wall charges are accumulated on scan electrode SCNi, and positive wall charges are accumulated on sustain electrode SUSi.
  • the sustain discharge is continuously performed in the discharge cells in which the write discharge has occurred in the address period, thereby turning on the light.
  • the number of sustain pulses becomes a luminance weight, and the number of sustain pulses is varied in each subfield, and an arbitrary gradation is realized by combining them.
  • the sustain discharge is stopped by a pulse (narrow pulse) applied to scan electrodes SCN1 to SCNn at the end of the sustain period, and the sustain period ends.
  • a predetermined number of sustain pulse voltages corresponding to the luminance weight are applied between the scan electrodes and the sustain electrodes, and the discharge cells in which the wall charges are formed by the write discharge are selectively selected. Discharge to emit light (light on).
  • this initialization period is not shown, it is the same as the initialization period of, for example, the second SF in FIG. 9, and the sustain electrodes SUSl to SUSn are held at Vh (V) and the data electrodes Dl to Dm are Hold at O (V), and apply a ramp potential that gradually decreases from Vq (V) to Va (V) to scan electrodes SCN1 to SCNn.
  • the subsequent writing period and sustain period are the same as the writing period and sustain period of the subfield in which the all-cell initializing operation is performed in the initializing period, and thus description thereof is omitted.
  • the standby potential Vh (V) applied to the sustain electrodes SUSl to SUSn during the write period is configured to be equal to the positive potential Vh (V) applied during the initialization period.
  • the standby potential Vh (V) given in the writing period is slightly higher (for example, about 5 to 20 V) than the positive potential given in the initialization period.
  • the second non-selection potential Vx (V) applied to all the scan electrodes SCNb of the scan electrode group 4 B is changed to the first non-selection potential Vs (
  • the voltage Vscn2 is higher than the voltage Vscn by the voltage Vscn2, and the voltage Vscn2 is set equal to the scan pulse voltage Vscn.
  • the second non-selection potential Vx (V) is set to a potential lower than the highest potential Vr (V) in the initialization period in which the all-cell initialization operation is performed, which is higher than the first non-selection potential Vs (V). Good.
  • the potential is set such that no discharge occurs between the scan electrode SCNb, the sustain electrode SUSb, and the data electrodes D1 to Dm.
  • the operations in the initialization period and the sustain period are the same as in the conventional example shown in FIG. 9, and all the data electrodes D 1 to Dm are the same by the data electrode driving circuit 12.
  • Held at a potential (for example, OV) and the first and second scan electrode drive circuits 13 (2)
  • All scan electrodes SCN1 to SCNn are driven in the same way by the drive circuits 13A and 13B, and all sustain electrodes SUSl to SUSn are driven in the same way by the sustain electrode drive circuit 14. Further, sustain electrodes SUSl to SUSn are driven in the same manner as in the conventional example shown in FIG.
  • the selection order of rows in which an address operation is performed in the address period depends on the force stored in advance in the data electrode drive circuit 12 or the order in which the data electrode drive circuit 12 selects the rows.
  • the data electrode drive circuit 12 is configured to perform an address operation when converting image data for each subfield input from the subfield conversion unit 18 into signals corresponding to the data electrodes Dl to Dm. Are converted into signals (write signals) corresponding to the data electrodes Dl to Dm according to the selection order of the rows to be applied to the data electrodes Dl to Dm.
  • the data electrode driving circuit 12 is configured to give a writing signal to each of the data electrodes D1 to Dm in synchronization with the selection of the scanning electrode by the scanning electrode driving circuit 13, and outputs the writing signal in the first sub-period Ta.
  • the given time is in accordance with the 1-line writing time ta which is the scanning electrode selection time, and the time in which the writing signal is given in the second sub-period Tb is in accordance with the 1-line writing time tb.
  • the scan electrode driving circuit 13 first sets the scan electrode in the first sub-period Ta by the first drive circuit 13A in the first address period (1 line address time ta + between scan pulses).
  • the second drive circuit 13B sequentially selects the scan electrodes every second write cycle (one line write time tb + time between scan panoramics).
  • the second non-selection potential Vx (V) is applied from the second drive circuit 13B to all the scan electrodes SCNb of the scan electrode group 4B. Since the 1-line write time ta is shorter than the 1-line write time tb, the first write cycle is also shorter than the second write cycle.
  • the first write cycle can be set to approximately one line write time ta, and the second write cycle can be set to approximately one line write time tb. Furthermore, if the time between scan pulses is set to 0, the first write cycle can be made equal to the one-line write time ta, and the second write cycle can be made equal to the one-line write time tb.
  • the scan electrode drive circuit 13 performs the first drive
  • the circuit 13A sequentially applies the scan pulse potential Vb (V) to the output terminals Pl, P2,..., Pz in the order of arrangement, so that the scan electrodes SCNa in the odd rows are in a predetermined selection order (in this embodiment, The same as the order of arrangement for odd-numbered rows in PDP1).
  • the second drive circuit 13B force output terminals Ql, ⁇ 32,..., Qz are sequentially applied with the scan pulse potential Vb (V) in the arrangement order, so that even-numbered rows are output.
  • Scan electrode SCNb is selected in a predetermined selection order (in this embodiment, even rows in PDP 1 are the same as the previous arrangement order).
  • a predetermined selection order in order to select the scan electrodes in a predetermined selection order different from the arrangement order of all the scan electrodes in the PDP 1, each of the first drive circuit 13A and the second drive circuit 13B has each output terminal. Since the scan pulse potential Vb (V) may be sequentially applied in the arrangement order, the configuration of the first drive circuit 13A and the second drive circuit 13B is simplified.
  • the scan electrode driving circuit 13 may be configured to select the scan electrodes in a predetermined selection order when performing the address operation in the address period.
  • the sustain electrode drive circuit 14 is configured to apply a common (same) standby potential Vh (V) to all the sustain electrodes SUS1 to SUSn during the address period following the initialization period. ing.
  • the second drive circuit 13B that drives the scan electrode SCNb of the scan electrode group 4B is In the sub-period Ta, a configuration for applying the second non-selection potential Vx (V) to all the scan electrodes SCNb of the scan electrode group 4B is added! /
  • the writing period after the initialization period is divided into a plurality of sub-periods, and the first sub-period Ta is divided into a second sub-period Tb after the first sub-period Ta.
  • a discharge cell scan electrode In the discharge cell corresponding to group 4B
  • the 1-line write time ta in the first sub-period Ta is made shorter than the 1-line write time tb in the second sub-period Tb.
  • the first sub-period Ta can be shortened, and the second half of the first sub-period Ta and the second sub-period Tb can be brought closer to the end of the initialization period.
  • the second sub-period Tb it is possible to suppress the reduction of wall charges and priming particles during the standby state of the discharge cells to be addressed. From the above, it is possible to better maintain a charged state capable of address discharge at the end of the initialization period, and it is possible to further reduce address errors due to an increase in address standby time.
  • the scan electrodes belonging to each of the scan electrode groups 4A and 4B are arranged on the entire panel surface (screen) of the PDP1 by being alternately arranged in the scan electrode force PDP1 of each of the scan electrode groups 4A and 4B. Due to the uniform presence, the brightness difference on the screen caused by the difference in circuit impedance between each scan electrode group 4A, 4B or the load between each scan electrode group 4A, 4B becomes inconspicuous. Line Z Dark lines can be prevented and good image quality can be obtained.
  • FIG. 6 is a waveform diagram showing the potentials of the respective electrodes during the write period of the modification of the first embodiment.
  • FIG. 6 shows potentials in the address period for scan electrodes SCNa in odd rows, scan electrodes SCNb in even rows, sustain electrodes SUSl to SUSn, and data electrodes Dl to Dm.
  • scan pulses potential Vb
  • scan pulses are sequentially applied to all the scan electrodes
  • the scan pulses are sequentially applied to all the scan electrodes.
  • Pulse potential Vb
  • the individual shape of the write pulse is the same as in FIG. 5, and only the period in which it is given is shown in FIG.
  • the write period includes a first sub period Ta, a write pause period Tr, and a second sub period Tb.
  • the first sub-period Ta is a period during which an address operation is performed on the discharge cells corresponding to the scan electrode group 4A
  • the second sub-period T b is the same as in the case of FIG.
  • it is a period during which an address operation is performed on the discharge cells corresponding to scan electrode group 4B.
  • the write pause period Tr is provided between the first sub-period Ta and the second sub-period Tb, and no scan pulse or write pulse is applied during this period.
  • the potential applied to the scan electrode SCNb of the scan electrode group 4B is switched from the second non-selection potential Vx (V) to the first non-selection potential Vs (V).
  • the potential of the scan electrode SCNb of the scan electrode group 4B does not change sharply, and a predetermined time (transition time) is required until it reaches the first non-selection potential Vs. .
  • the potentials of sustain electrodes SUS1 to SUSn fluctuate as shown in FIG. 6 due to capacitive coupling with scan electrodes SCNb in even rows.
  • the interval between the last scan pulse of scan electrode group 4A in the odd-numbered row and the first scan pulse in scan electrode group 4B in the even-numbered row is set to the scan pulse interval (between the scan pulses during normal writing). If the same as ti, the potential of the scan electrode SCNb in the even row is at the first non-selection potential Vs before the first scan pulse is applied to the scan electrode SCNb in the even row. There is a need.
  • the potential applied to the scan electrode SCNb of the even-numbered row is set to the second non-selection potential Vx (V).
  • Vx the potential applied to the scan electrode SCNb of the even-numbered row
  • the write pause period Tr is provided, and the scans in the even-numbered rows therebetween.
  • the second sub-period Tb is started after the potential applied to the electrode SCNb is switched and the potential fluctuation of the sustain electrodes SUSl to SUSn ends or substantially ends.
  • This write pause period Tr is longer than at least the scanning panorace interval ti in the sub-periods Ta and Tb, and one field consisting of a plurality of sub-fields has a predetermined time (for example, when the frequency is 60 Hz, 16. It is determined to be within 7ms).
  • Vs first non-selection potential
  • the sustain electrode S USl to Find the time (assuming this time is ts) until the potential of SUSn reaches a predetermined value within Vh 1 (V). You can decide on time. In this case, as shown in FIG.
  • the configuration of the plasma display panel used in the plasma display device according to the second embodiment of the present invention is the same as that of the first embodiment shown in FIGS. 1 and 2, and the description thereof is omitted.
  • FIG. 3 a block diagram showing a schematic configuration of the plasma display device according to the second embodiment of the present invention is also shown in Fig. 3 used in the first embodiment, but is maintained with respect to the first embodiment.
  • the internal configuration of the electrode drive circuit 14 is different.
  • the configuration other than the sustain electrode drive circuit 14 is the same as that of the first embodiment, and a detailed description thereof is omitted.
  • FIG. 7 is a diagram showing a connection relationship between the scan electrodes and the sustain electrodes and the respective drive circuits in the second embodiment of the present invention.
  • PDP1 has the same configuration as that of the first embodiment, and scan electrodes SCN1 to SC are included therein. Nn, sustain electrodes SUSl to SUSn, and data electrodes Dl to Dm are arranged.
  • the sustain electrode drive circuit 14 includes a first drive circuit 14A and a second drive circuit 14B therein.
  • the sustain electrode SUSa of group 5A is connected in common and connected to the output terminal R of the first drive circuit 14A that drives them, and the sustain electrode SUSb of group 5B is connected in common and the second drive circuit 1 that drives them 1 Connected to output terminal S of 4B.
  • the sustain electrode drive circuit 14 includes a control circuit (not shown) that controls the first drive circuit 14A and the second drive circuit 14B based on the timing signal supplied from the timing generation circuit 15.
  • sustain electrode group 5A is a group consisting of sustain electrode SUSa paired with scan electrode SCNa of group 4A
  • sustain electrode group 5B is sustain electrode SUSb paired with scan electrode SCNb of group 4B. It is a group consisting of Therefore, sustain electrode group 5A corresponds to scan electrode group 4A, and sustain electrode group 5B corresponds to scan electrode group 4B.
  • this PDP driving method is performed as an operation of the plasma display device.
  • the driving method of the PDP of this embodiment is also a driving method based on the subfield method, as in the conventional example and the first embodiment, and each subfield is composed of an initialization period, an address period, and a sustain period. ing. Also, during the initialization period, all cell initialization operations that cause initialization discharge to all discharge cells that perform image display and only discharge cells that are lit during the last subfield sustain period are displayed. Selective initializing discharge By performing one of the selective initialization operations that cause the discharge to occur, the inside of each discharge cell is in a charged state in which address discharge can be performed in the address period, that is, the wall charge amount suitable for performing address discharge. Become.
  • the driving method in the initialization period and the sustain period is the same as that in the conventional example shown in FIG. 9 and the first embodiment shown in FIG. 5, and the driving method in the writing period is the same as that in the conventional example and the first embodiment. Different from form.
  • FIG. 8 is a waveform diagram of drive potential signals applied to the respective electrodes according to the PDP drive method of the present embodiment.
  • one scan electrode SCNa with odd-numbered scan electrode group 4A, one scan electrode SCNb with even-numbered scan electrode group 4B, and sustain electrode SUSa of odd-numbered sustain electrode group 5A The drive potential signals in one subfield period are shown for the sustain electrode SUSb and the data electrodes Dl to Dm of the sustain electrode group 5B in the even-numbered row.
  • the scan electrode drive circuit 13 is supplied with a common scan electrode drive potential signal to all the scan electrodes SCNl to SCNn, and all the sustain electrodes SUSl to SUSn are supplied from the sustain electrode drive circuit 14.
  • a common sustain electrode drive potential signal is applied to the two.
  • the writing period includes a first sub-period Ta and a second sub-period Tb.
  • the first sub-period Ta is an address sub-period assigned to the scan electrode group 4A in the odd-numbered row, that is, a period during which an address operation is performed on the discharge cells corresponding to the scan electrode group 4A.
  • the second sub-period Tb is a write sub-period assigned to the scan electrode group 4B in the even-numbered row, that is, a period during which an address operation is performed on the discharge cells corresponding to the scan electrode group 4B.
  • each scan electrode group 4A, 4B for example, the discharge cells corresponding to the scan electrodes on the upper side of the screen (rows with lower numbers) correspond to the scan electrodes on the lower side (rows with higher numbers) in order.
  • An address operation is performed on the discharge cell.
  • the scan electrodes SCNl to SCNn are held at the first non-selection potential Vs (V), and then all the scan electrodes SCNb of the scan electrode group 4B are first non-selected. While maintaining the second non-selection potential Vx (V) higher than the selection potential Vs (V), all the sustain electrodes SUSb of the sustain electrode group 5B are lower than the first standby potential Vh (V). Second wait Hold at potential Vy (V). Here, all the sustain electrodes SUSa of the sustain electrode group 5A are maintained from the initializing period and maintain the potential Vh (V) which is the first standby potential.
  • the address operation is performed on the discharge cells corresponding to the scan electrode group 4A in the odd-numbered rows.
  • an address operation is performed on the discharge cells in the first row, which is the first row corresponding to scan electrode group 4A.
  • the scan electrode potential Vb (V) which is the selection potential, is applied to the scan electrode SCN1 in the first row, and the data electrode Dk of the discharge cell to be lit in the first row among the data electrodes Dl to Dm. Is given a positive write pulse potential Vw (V).
  • the voltage at the intersection of the data electrode Dk and the scan electrode SCN1 is the voltage applied by the wall charge on the data electrode Dk and the voltage generated by the wall charge on the scan electrode SCN1 to the externally applied voltage (Vw-Vb). This is the sum of the values and exceeds the discharge start voltage. Then, an address discharge occurs between data electrode Dk and scan electrode SCN1 and between sustain electrode SUS1 and scan electrode SCN1, and positive wall charges are accumulated on scan electrode SCN1 of this discharge cell, and on sustain electrode SUS1. Negative wall charges are accumulated on the data electrode Dk, and negative wall charges are also accumulated on the data electrode Dk.
  • an address operation is performed in which a write discharge is caused in the discharge cell to be lit in the first row and wall charges are accumulated on each electrode.
  • the address discharge does not occur because the voltage at the intersection of the data electrode and the scan electrode SCN1 to which the positive address pulse potential Vw (V) is not applied does not exceed the discharge start voltage.
  • the address operation is performed on the discharge cells in the third row in the same manner. Similarly, the address operation is sequentially performed up to the discharge cell in the n ⁇ 1st row, which is the last row corresponding to the scan electrode group 4A.
  • the electrode SUSb is held at the first standby potential Vh (V), and the first sub-period Ta ends.
  • the first standby potential Vh (V) is set to a potential that is lower than the sustain pulse potential Vm (V) that is higher than the first non-selection potential Vs (V) of the scan electrode.
  • the potential Vh (V) held for all the sustain electrodes SUSl to SUSn of the sustain electrode groups 5A and 5B is maintained during that period.
  • an address operation is performed on the discharge cells corresponding to the scan electrode groups 4B in the even-numbered rows.
  • the write operation is performed on the discharge cells in the second row, which is the first row corresponding to scan electrode group 4B.
  • the address operation for the discharge cells in the second row is the same as the address operation for the discharge cells in the first row described above (however, as will be described later, the one-line address times ta and tb are different).
  • an address operation is performed on the discharge cells in the fourth row in the same manner.
  • the address operation is sequentially performed until the discharge cell in the nth row, which is the last row corresponding to the scan electrode group 4B, is reached.
  • the address operation for the n-th discharge cell is completed, all the sustain electrodes SUSl to SUSn are held at OV, and the second sub-period Tb is completed.
  • the address is written in the discharge cells in the row corresponding to the scan electrode group 4B.
  • a scan pulse is sequentially applied to the scan electrodes, and a write pulse potential corresponding to an image signal to be displayed is applied to the data electrodes.
  • Address discharge selectively between the scanning electrode and the sustain electrode and the sustain electrode to selectively form wall charges.
  • the one-line writing time which is the time for applying the scan pulse potential Vb (V) to each scan electrode, is made different between the first sub-period Ta and the second sub-period Tb. ing . That is, the one-line writing time ta in the first sub-period Ta is shorter than the one-line writing time tb in the second sub-period Tb. In the first sub-period Ta, the elapsed time from the end of the initialization period is shorter compared to the second sub-period Tb, so that the wall charges and priming particles in the discharge cell are less decreased, so that the discharge delay is reduced. Small 1-line addressing time Good address discharge can be obtained even if ta is shortened.
  • the first sub-period Ta can be shortened by shortening the one-line writing time ta. Also, the amount of wall charge neutralization during the address period is larger for discharge cells with a longer time from the end of the operation in the initialization period until the address operation is performed (write standby time). The phenomenon occurs remarkably immediately after the operation of the initialization period due to a large amount of priming particles due to initialization discharge, etc., so by shortening the first sub-period Ta, V, wall charge and blinking during discharge standby of discharge cells subject to address operation It is possible to suppress the decrease of the writing particles, and the writing mistake in the second half of the first sub period Ta can be further prevented.
  • the second sub-period Tb can be brought closer to the end of the initialization period, and the discharge cell that is the target of the address operation even if the second sub-period Tb is longer than the second sub-period Tb. This makes it possible to suppress the decrease in wall charges and priming particles during the write standby, and to prevent a write error in the second sub-period Tb.
  • this initialization period is not illustrated, it is the same as the initialization period of the second SF in FIG. 9, for example, as described in the first embodiment.
  • the subsequent writing period and sustaining period are the same as the writing period and sustaining period of the sub-field in which the all-cell initializing operation is performed during the above-described initializing period, and thus description thereof is omitted.
  • the first standby potential Vh (V) given to the sustain electrodes SUSl to SUSn during the write period is configured to be equal to the positive potential Vh (V) given during the initialization period.
  • the first standby potential Vh (V) given during the writing period is slightly higher than the positive potential given during the initialization period (for example, about 5 to 20 V). You can configure it to be higher!
  • the second non-selection potential Vx (V) applied to all the scan electrodes SCNb of the scan electrode group 4 B is changed to the first non-selection potential Vs (
  • the voltage Vscn2 is higher than the voltage Vscn by the voltage Vscn2, and the voltage Vscn2 is set equal to the scan pulse voltage Vscn.
  • the second non-selection potential Vx (V) is set to a potential lower than the highest potential Vr (V) in the initialization period in which the all-cell initialization operation is performed, which is higher than the first non-selection potential Vs (V). Good.
  • the potential is set such that no discharge occurs between the scan electrode SCNb, the sustain electrode SUSb, and the data electrodes D1 to Dm.
  • the second standby potential Vy (V) applied to all the sustain electrodes SUSb of the sustain electrode group 5B is set to the ground potential.
  • the second standby potential Vy (V) may be set to a potential higher than the scan electrode selection potential Vb (V), which is lower than the first standby potential Vh (V).
  • sustain electrode SUSb, scan electrode SCNb, and data electrodes D1 to D Set to a potential so that no discharge occurs with m.
  • the operations in the initialization period and the sustain period are the same as in the conventional example shown in FIG. 9, and all the data electrodes D 1 to Dm are the same by the data electrode driving circuit 12.
  • the first and second drive circuits 13A and 13B of the scan electrode drive circuit 13 drive all the scan electrodes SCN1 to SCNn in the same manner, and the first and second drive electrodes 14 All the sustain electrodes SUSl to SUSn are driven in the same manner by the second drive circuits 14A and 14B.
  • the first drive circuit 14A causes the first standby potential Vh to be applied to all the sustain electrodes SUSa in the sustain electrode group 5A during the write period V from the initialization period. (V)
  • the second drive circuit 14B applies the second standby potential Vy (V) to the first sub-period Ta of the write period for all the sustain electrodes SUSb of the sustain electrode group 5B
  • the second drive circuit 14B The first standby potential Vh (V) is applied to the sub-period Tb.
  • the second drive circuit 13B that drives the scan electrode SCNb of the scan electrode group 4B has the first drive circuit 13A in relation to the first drive circuit 13A.
  • a configuration for applying the second non-selection potential Vx (V) to all the scan electrodes SCNb of the scan electrode group 4B is added (similar to the first embodiment).
  • the second drive circuit 14B that drives the sustain electrode SUSb of the sustain electrode group 5B is compared with the first drive circuit 14A in the first sub period Ta in the sustain electrode group 5B.
  • the configuration for applying the second standby potential Vy (V) to all the sustain electrodes SUSb is added.
  • the write period after the initialization period is divided into a plurality of sub periods, and the first sub period Ta is divided into a second sub period Tb after the first sub period Ta.
  • sustain electrode SUSb of sustain electrode group 5B by applying a second standby potential Vy (V) lower than the first standby potential Vh (V), in the discharge cell waiting for writing, in the discharge space, in the vicinity of the scan electrode SCNb and in the vicinity of the sustain electrode SUSb The potential difference with the portion can be further reduced, and the neutralization of wall charges can be further suppressed.
  • the first sub-period Ta is shortened by setting the one-line write time ta in the first sub-period Ta to be shorter than the one-line write time tb in the second sub-period Tb.
  • the second half of Ta and the second sub-period Tb can be approached at the end of the initialization period, and the discharge cells subject to the address operation in the second half of the first sub-period Ta and the second sub-period Tb It is possible to suppress the decrease in wall charges and priming particles while waiting for writing. From the above, it is possible to better maintain a charged state capable of address discharge at the end of the initialization period, and it is possible to further reduce address errors due to an increase in the write standby time.
  • the scan electrodes belonging to each of the scan electrode groups 4A and 4B are arranged on the entire panel surface (screen) of the PDP 1 by being alternately arranged in the scan electrode force PDP1 of each of the scan electrode groups 4A and 4B. Due to the uniform presence, the difference in circuit impedance between the scan electrode groups 4A and 4B and the load difference between the scan electrode groups 4A and 4B become inconspicuous. Line Z Dark lines can be prevented and good image quality can be obtained.
  • the write suspension period Tr (FIG. 6) is provided between the first sub-period Ta and the second sub-period Tb. ) May be provided.
  • the write operation is performed by the single scan method, and in this single scan method, the write standby time is increased as compared with the double scan method. Write errors due to increased time can be reduced more effectively.
  • the present invention may be applied to a configuration in which the write operation is performed by the double scan method.
  • each discharge cell is 2. 696 X 10 _4 cm 2 , for example, in the case of a configuration with 1080 scanning electrodes and 4320 X 3 data electrodes on a 37-inch screen.
  • Corresponding to 4.432 ⁇ 10 ”3 cm 2 corresponds to, for example, a configuration with 1080 scanning electrodes and 1920 ⁇ 3 data electrodes on a 100-inch screen.
  • scan electrode group 4A of odd-numbered rows is assigned to first subperiod Ta in the first half of the write period, and the latter half
  • the even-numbered scan electrode group 4B is assigned to the second sub-period Tb.
  • the scan electrode groups 4A and 4B assigned to the first and second sub-periods may be different for each field or for each sub-field. Or it may be different for each field and different for each subfield.
  • scan electrode groups 4A and 4B When assigning scan electrode groups 4A and 4B to different sub-periods for each field, for example, in each sub-field of the first field, scan electrode group 4A is assigned to the second sub-period in the first sub-period. Scan electrode group 4B is assigned to each subfield of the second field following the first field, scan electrode group 4B is assigned to the first subperiod, and scan electrode group 4A is assigned to the second subperiod. The same is repeated in subsequent fields. In this case, even if an address error occurs due to an increase in the address waiting time, the position of the discharge cell that becomes unlit due to the address error is every 1 field (for example, approximately 16.7 ms when the frequency is 60 Hz). Due to the difference, image quality degradation due to discharge cell failure cannot be recognized with the naked eye and is not noticeable.
  • the scan electrode groups 4A and 4B are assigned to different sub-periods for each subfield, for example, in each field, the first subfield is scanned in the first subperiod. Assign electrode group 4A to scan electrode group 4B in the second sub-period, and in the second sub-field following the first sub-field, scan electrode group 4B in the first sub-period and scan electrode in the second sub-period. Group 4A is assigned, and the same is repeated in the subsequent subfields. In this case, even if an address error occurs due to an increase in the address wait time, the position of the discharge cell that becomes unlit is 1 subfield (for example, the frequency is 60 Hz, and 1 field is 11 subfields). When configured, it differs every 1.5 ms), so image quality deterioration due to discharge cell non-lighting cannot be recognized with the naked eye and becomes inconspicuous.
  • the scan electrode groups 4A and 4B are assigned to different sub-periods for each field and different for each sub-field, for example, in the first sub-field in the first field, the scan electrodes in the first sub-period Group 4A is assigned scan electrode doop 4B in the second sub-period, and in the second sub-field following the first sub-field, scan electrode group 4B is assigned in the second sub-period during the first sub-period. Scan electrode group 4A is assigned, and the same is repeated in the subsequent subfields.
  • the scan electrode group 4B is assigned to the first subperiod
  • the scan electrode group 4A is assigned to the second subperiod
  • the first subfield follows the first subfield.
  • scan electrode group 4A is assigned to the first subperiod
  • scan electrode group 4B is assigned to the second subperiod
  • the same process is repeated in the subsequent subfields. Further, the same is repeated in the subsequent fields.
  • the position of the discharge cell that is not lit differs depending on the field and the subfield. Can not be recognized with the naked eye and is not noticeable.
  • the scan electrodes are divided into two scan electrode groups, and the address period is assigned to two sub periods (address sub periods). However, it may be divided into three or more scan electrode groups, and the address period may be three or more sub-periods to which each scan electrode group is assigned!
  • scan electrodes are dulled into four scan electrode groups.
  • the address period is divided into four sub periods in the order of the first sub period, the second sub period, the third sub period, and the fourth sub period.
  • the scan electrode group C1 is divided into the first sub period, In the sub-period, scan electrode group D 1 may be allocated to the second sub-period, scan electrode group E 1 to the third sub-period, and scan electrode group F 1 to the fourth sub-period.
  • the scan electrodes of scan electrode groups Dl, E 1 and F1 are connected to scan electrode groups 4B of even rows in first sub period Ta of FIG.
  • the scan electrodes of scan electrode group El and F1 are connected to the even-numbered rows in the first sub-period Ta in FIG. Apply the same potential as the scan electrode of scan electrode group 4B, and in the third sub-period when scan electrode group E1 is assigned! /, The scan electrode of scan electrode group F1 is connected to the first electrode of FIG. Apply the same potential as the scan electrodes in even-numbered scan electrode group 4B in sub-period Ta!
  • the sustain electrodes paired with the scan electrodes are also grouped.
  • the address period is divided into four sub periods in the order of the first sub period, the second sub period, the third sub period, and the fourth sub period.
  • the scan electrode group C1 is divided into the first sub period and the first sub period.
  • scan electrode group D1 may be assigned to the second sub-period, scan electrode group E1 to the third sub-period, and scan electrode group F 1 to the fourth sub-period.
  • the scan electrode groups in the even-numbered rows in the first sub-period Ta in FIG. 8 are connected to the scan electrodes of the scan electrode groups Dl, E1, and F1.
  • the same potential as the scan electrode of 4B is applied, and the same potential as that of the sustain electrode of the even-numbered sustain electrode group 5B in the first sub-period Ta in FIG. 8 is applied to the sustain electrodes of the sustain electrode groups D2, E2, and F2.
  • the scan electrodes of scan electrode groups El and F1 are connected to the scan electrodes of even-numbered scan electrode group 4B in first sub-period Ta of FIG.
  • the same potential is applied, and the same potential is applied to the sustain electrodes of the sustain electrode groups E2 and F2 as the sustain electrodes of the sustain electrode group 5B in the even-numbered row in the first sub-period Ta in FIG.
  • the scan electrode of scan electrode group F1 is the same as the scan electrode of scan electrode group 4B in the even-numbered row in first sub period Ta of FIG.
  • a potential may be applied so that the sustain electrode of the sustain electrode group F2 is applied with the same potential as the sustain electrode of the sustain electrode double 5B in the even-numbered row in the first sub-period Ta in FIG.
  • all scan electrode groups and their corresponding sustain electrode groups are all prior to the sub-period to which each scan electrode group is assigned.
  • the same potential is applied to scan electrode group 4B and sustain electrode group 5B in even rows in Ta, but at least one scan electrode group is assigned!
  • the same potential as scan electrode group 4B in the even-numbered row in first sub-period Ta in FIG. 8 is applied, and the sustain electrode group corresponding to the scan electrode group
  • the scanning electrode 1-line writing time when it is grouped into three or more scanning electrode groups should be set as follows!
  • the scan electrode groups are grouped into four scan electrode groups C1 to F1, and the address period is set to four sub-periods in the order of the first to fourth in order to correspond to the four scan electrode groups C1 to F1.
  • the case of division is explained.
  • one line write time of scan electrode group C1 in the first sub period is tc
  • one line write time of scan electrode group D1 in the second sub period is td
  • scan electrode group El in the third sub period is El.
  • the first to third sub-periods are set by tc td t te tf.
  • At least one sub-period in which one line write time is set shorter than one line write time in the last sub-period among a plurality of sub-periods constituting the write period may be present.
  • a writing suspension period may be provided between each sub period.
  • the scan electrode groups assigned to each sub-period may be different for each field or for each subfield, or It should be different for each field and different for each subfield.
  • each scan electrode group has a plurality of scan electrode subgroups each having at least one scan electrode force (a plurality of scan electrode groups adjacent to each other in the case of a plurality of scan electrode groups), and The scan electrodes of different scan electrode groups are arranged in groups such that the scan electrode subgroups are adjacent to each other and the scan electrode subgroups of the same scan electrode group are not adjacent to each other. I just need it.
  • each scan electrode subgroup is composed of one scan electrode is the configuration shown in FIGS.
  • each scan electrode subgroup may be composed of two scan electrodes adjacent to each other.
  • the number of scan electrodes constituting the scan electrode subgroup may be different for each scan electrode group, and the number of scan electrodes constituting each scan electrode subgroup may be different for each scan electrode group.
  • the plasma display panel driving method and the plasma display apparatus according to the present invention are useful as an image display apparatus or the like that can further reduce writing errors and obtain good image quality.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

明 細 書
プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置 技術分野
[0001] 本発明は、交流型のプラズマディスプレイパネルの駆動方法及びプラズマディスプ レイ装置に関する。
背景技術
[0002] プラズマディスプレイパネル(以下、「PDP」 t 、う)として代表的な交流面放電型パ ネルでは、対向配置された 2つの基板の前面板と背面板との間に多数の放電セルが 形成されている。前面板では、対をなして互いに平行な走査電極と維持電極とからな る表示電極対が前面ガラス基板上に複数対形成され、それら表示電極を覆うよう〖こ 誘電体層および保護層(例えば MgO薄膜)が形成されている。背面板では、背面ガ ラス基板上に複数のデータ電極が互いに平行に形成され、その上にデータ電極を覆 うように誘電体層が形成され、さらにその上にデータ電極と平行に複数の隔壁がそれ ぞれ形成され、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。そし て、表示電極とデータ電極とが立体交差するように前面板と背面板とが対向配置され て密封され、内部の放電空間には放電ガスが封入されている。ここで各放電セル力 1つの表示電極対と 1つのデータ電極とを備え、それらの間の放電空間を含んで構 成される。
[0003] このような PDPを備えたプラズマディスプレイ装置には、 PDPの各電極にそれぞれ 駆動電位信号を与えるための駆動回路、具体的には、走査電極に駆動電位信号を 与える走査電極駆動回路、維持電極に駆動電位信号を与える維持電極駆動回路、 データ電極に駆動電位信号を与えるデータ電極駆動回路が備えられている。
[0004] プラズマディスプレイ装置では、通常 1秒間当りに 50から 100枚程度の画像が表示 されており、その画像の 1つ 1つはフィールドと呼ばれる。 PDPの駆動方法において は、そのフィールドを更に複数のサブフィールドに分割した上で、発光させるサブフィ 一ルドの組み合わせによって階調表示を行う方法が一般的である(サブフィールド法
) o [0005] 図 9はサブフィールド法を用いた従来の PDPの駆動方法による各電極に与える駆 動電位信号の波形図である。ここで用いられる PDPは、例えば図 2に示されるように 、行方向に n本の走査電極 SCNl〜SCNnおよび n本の維持電極 SUSl〜SUSn が交互に配列され、列方向に m本のデータ電極 Dl〜Dmが配列されている。
[0006] 1フィールド期間は、それぞれ初期化期間、書込み期間および維持期間を有する 第 1〜第 Xの X個のサブフィールドで構成されているものとし、それぞれ第 1SF、第 2S F、 · · ·、第 xSFと略記する。また、初期化期間においては、画像表示を行うすべての 放電セルに対して初期化放電を行わせる全セル初期化動作と、直前のサブフィール ドの維持期間中に点灯した放電セルに対してのみ選択的に初期化放電を行わせる 選択初期化動作とのうちのいずれかの動作を行うようにしている。例えば、表示すベ き画像データの平均輝度レベル (APL)に基づいて、各々のサブフィールドの初期化 期間にお ヽて全セル初期化動作か選択初期化動作の!/、ずれの動作を行うかを決定 する (例えば、特許文献 1参照)。
[0007] まず、初期化期間に全セル初期化動作を行うサブフィールドにおける動作を説明 する。
[0008] 例えば第 1SFの初期化期間では、全セル初期化動作を行う。この初期化期間の前 半部では、走査電極 SCNl〜SCNnに緩やかに上昇するランプ電位を与えることに より、走査電極 SCNl〜SCNnを陽極とし維持電極 SUSl〜SUSnおよびデータ電 極 Dl〜Dmを陰極とする微弱な初期化放電を起こし、書込み動作に必要な壁電荷 を各電極上に形成する。このとき後で壁電荷の最適化を図ることを見越して過剰に壁 電荷を形成しておく。そして、初期化期間の後半部では、走査電極 SCNl〜SCNn に緩やかに下降するランプ電位を与えることにより走査電極 SCNl〜SCNnを陰極と し維持電極 SUSl〜SUSnおよびデータ電極 Dl〜Dmを陽極とする微弱な 2回目 の初期化放電を起こし、各電極上に過剰に蓄えられた壁電荷を減らし、各々の放電 セルに対して適切な量の壁電荷に調整する。
[0009] 次に、第 1SFの書込み期間では、後に続く維持期間において点灯させるべき放電 セルにおいて書込み放電を起こす。書込み期間では、まず、 1行目の走査電極 SCN 1に走査パルス電位 Vb (V)を与えるとともに、データ電極 Dl〜Dmのうち、 1行目に 点灯させるべき放電セルのデータ電極 Dkに正の書込みパルス電位 Vw (V)を与える ことにより、 1行目に点灯させるべき放電セルで書込み放電を起こして各電極上に壁 電荷を蓄積する書込み動作が行われる。このような書込み動作を n行目の放電セル に至るまで順次行い、書込み期間が終了する。このように、書込み期間では、走査電 極に順次走査パルスを与えるとともに、データ電極には表示すべき画像信号に対応 した書込みノ ルス電位を与えることにより、走査電極とデータ電極との間で選択的に 書込み放電を起こし、選択的に壁電荷形成を行う。
[0010] 次に、第 1SFの維持期間では、走査電極 SCNl〜SCNnおよび維持電極 SUS1 〜SUSnに交互に維持パルス電位 Vm (V)を与えることにより、書込み放電を起こし た放電セルにぉ ヽて維持放電を起こし、対応する放電セルの蛍光体層を発光させる ことにより画像表示を行う。
[0011] 次に、初期化期間に選択初期化動作を行うサブフィールドにおける動作を説明す る。
[0012] 例えば第 2SFの初期化期間では、選択初期化動作を行う。この初期化期間では、 維持電極 SUSl〜SUSnを Vh (V)に保持し、データ電極 Dl〜Dmを O (V)に保持 し、走査電極 SCNl〜SCNnに Vq (V)から Va (V)に向かって緩やかに下降するラ ンプ電位を与える。これ〖こより、直前のサブフィールドの維持期間で維持放電を行つ た放電セルにおいて微弱な初期化放電が発生し、走査電極 SCNi、維持電極 SUSi 及びデータ電極 Dk上の過剰な壁電荷が減らされ、書込み動作に適した壁電荷量に 調整される。一方、直前のサブフィールドで書込み放電および維持放電が行われな 力つた放電セルにっ ヽては放電は発生しな 、。
[0013] この後に続く書込み期間および維持期間については、初期化期間に全セル初期 化動作を行うサブフィールド (例えば第 1SF)の書込み期間および維持期間と同様で あるため説明を省略する。
[0014] 次に、以上のような一連の期間による PDPの駆動における問題点について図 10、 図 11、図 12を用いて説明する。
[0015] 図 10に、あるサブフィールドの書込み期間を示す。また、図 11 (a)、 (b)にそれぞれ 図 10の時刻 tl、 t2でのセル内の壁電荷の状態を模式的に示す。図 10の時刻 tlで の放電セル内の壁電荷の分布は、図 11 (a)に示すように、初期化期間終了直後の ため、走査電極 SCN (SCNl〜SCNn)側に負の壁電荷力 維持電極 SUS (SUS1 〜SUSn)側とデータ電極 DATA (Dl〜Dm)側に正の壁電荷がそれぞれ十分に蓄 積された状態となる。それに対して、図 10の時刻 t2での放電セル内の各電極の壁電 荷の分布は、図 11 (b)に示すように、図 11 (a)の場合に比べて減少した状態となる。 これは、初期化放電や維持放電によって放電セル空間中に浮遊して 、たプライミン グ粒子や、維持放電によって活性ィ匕して保護層の MgOカゝら放出される電子等が、書 込み待機中の放電セル内の電界によって加速され、初期化放電によって蓄積された 壁電荷が徐々に中和されるためである。
[0016] 図 11 (a)の状態で書込み動作が行われると、十分な壁電荷およびプライミング粒子 のため、放電遅れが小さくなり良好な書込み放電が可能となる。一方、図 11 (b)の状 態で書込み動作が行われると、壁電荷およびプライミング粒子とも不十分であるため 、放電遅れが大きくなり書込みミスが多発し、良好な画質を得ることができなくなる。こ のような現象を抑えるために、走査パルス電圧 Vscnの電圧を高くすることにより、書 込み待機時の放電セル内の電界を弱め、壁電荷の中和を抑制する手法がとられて V、る。図 12は書込み待機時間に対して良好な書込み放電を行うために必要である 走査パルス電圧 Vscnの一例を示した図である (駆動方法や PDPによって異なる)。こ こでいう書込み待機時間とは、(走査電極数 n) X (1本の走査電極に対する走査パ ルスの付与時間) + (各走査パルス間の時間の合計)で示されるものである。走査パ ルス電圧 Vscnは、走査電極駆動回路に使用されるドライバ回路の耐圧によってその 上限が決まるため、図 12に示すような駆動可能範囲が存在する。近年のフルスぺッ クハイビジョン対応やスーパーハイビジョン(2k4k)等の高解像度化によって、書込み 待機時間が急増しており、この駆動可能範囲内での駆動が困難となってきている。
[0017] このような問題に対して、書込み期間を前半と後半の期間に分け、前半の書込み期 間中に、後半の書込み期間に選択される走査電極に対して、壁電荷の中和を抑制 するための所定の電位を与えることにより、上記の電荷中和現象を軽減する PDPの 駆動方法が開示されている (例えば、特許文献 2、 3参照)。
特許文献 1:特開 2005 - 326611号公報 特許文献 2:特許第 3511495号公報
特許文献 3:特開 2005— 316480号公報
発明の開示
発明が解決しょうとする課題
[0018] 上記のように、書込み期間を前半と後半の期間に分け、前半の書込み期間中に、 後半の書込み期間に選択される走査電極に対して、壁電荷の中和を抑制するため の所定の電位を与えることにより、書込みミスをある程度低減することが可能になる。 しかしながらこの方法でも書込みミスを完全に無くすことは困難であり、さらに書込み ミスを低減するために改善の余地がある。なお、書込みミスとは、書込み放電が行わ れるべき放電セルに対し、十分な書込み放電が発生しな力つたり、全く書込み放電 が発生しな 、ことにより、維持期間にお!、て維持放電が行われな 、(不灯になる)現 象のことである。
[0019] また、例えば PDPの上端から下端にかけて配列された走査電極をその配列順に選 択して書込み動作を行うものとし、前半の書込み期間に選択される PDPの上半分の 走査電極からなる電極グループと、後半の書込み期間に選択される PDPの下半分 の走査電極力 なる電極グループとにグループ分けして各電極グループを駆動する 場合には、各電極グループ間の回路インピーダンスの違いや、各電極グループ間で の負荷の違い等によって、電極グループ間の境界付近の画面上に輝度差が発生す る。例えば電極グループ間の境界付近の画像が低階調表示画像の場合には、電極 グループ間の境界付近の画面上に発生する輝度差が、明線 Z暗線となって現れ、 画質が著しく劣化してしまう t 、う問題が発生する。
[0020] 本発明は上記のような課題を解決するためになされたもので、書込みミスをより低減 し、良好な画質を得ることができるプラズマディスプレイパネルの駆動方法及びプラズ マディスプレイ装置を提供することを目的として!/ヽる。
課題を解決するための手段
[0021] 上記目的を達成するために、本発明に係るプラズマディスプレイパネルの駆動方法 は、対をなす走査電極及び維持電極からなる複数の表示電極対と複数のデータ電 極とが間隙を有して交差するように配設され、前記間隙を形成する前記表示電極対 及び前記データ電極とを有し前記間隙に放電空間が形成された複数の放電セルを 有したプラズマディスプレイパネルの駆動方法であって、前記複数の表示電極対に 含まれる複数の前記走査電極が複数の走査電極グループからなり、前記走査電極 グループが少なくとも 1の前記走査電極からなる複数の走査電極サブグループを有 し、異なる走査電極グループに含まれる前記走査電極サブグループが隣接して存在 するとともに同一走査電極グループに含まれる前記走査電極サブグループが互いに 隣接して存在しな!ヽように、前記複数の走査電極を複数の前記走査電極グループに グループ分けし、 1フィールド期間を、前記放電セル内部を書込み放電が可能な帯 電状態にする初期化期間と、点灯させる前記放電セルに前記書込み放電を生じさせ る書込み期間と、前記書込み放電を生じさせた前記放電セルを点灯させる維持期間 とを有する複数のサブフィールドに分割し、各サブフィールドの前記書込み期間を、 それぞれ異なる 1つの前記走査電極グループを割り当てるように複数の書込みサブ 期間に分割し、前記書込みサブ期間に、前記書込みサブ期間に割り当てられた走査 電極グループの前記走査電極を有する前記放電セルのうち前記点灯させるべき放 電セルに前記書込み放電を生じさせるために、前記書込みサブ期間に割り当てられ た走査電極グループの前記走査電極に対し選択と非選択とに応じて選択電位と第 1 非選択電位とを与えるようにして前記走査電極を順次選択し、各々の前記走査電極 の選択と同期して選択すべき前記データ電極に書込み電位を与え、前記複数の書 込みサブ期間のうち最後の前記書込みサブ期間を除く一の前記書込みサブ期間に ぉ 、て前記走査電極に対して前記選択電位を与える時間を、前記最後の書込みサ ブ期間において前記走査電極に対して前記選択電位を与える時間よりも短くし、一 の前記走査電極グループを割り当てた書込みサブ期間より前の ヽずれかの前記書 込みサブ期間において、前記一の走査電極グループの前記走査電極に対し前記第
1非選択電位より高 、第 2非選択電位を与えるようにして 、る。
この駆動方法によれば、初期化期間の後に続く書込み期間を複数の書込みサブ 期間に分割し、ある走査電極グループ (走査電極グループ aとする)を割り当てた書 込みサブ期間より前のいずれかの書込みサブ期間において、その走査電極グルー プ aの走査電極に対し、第 1非選択電位より高い第 2非選択電位を与えることにより、 走査電極グループ αに対応する放電セルにおいて、従来問題になっていた壁電荷 の中和を抑制することができる。さらに、ある書込みサブ期間(書込みサブ期間 Τχと する)において走査電極に対して選択電位を与える時間を、最後の書込みサブ期間 において走査電極に対して選択電位を与える時間よりも短くすることにより、書込み サブ期間 Τχを短縮し、書込みサブ期間 Τχより後の書込みサブ期間を初期化期間終 了時に近づけることができ、書込みサブ期間 Τχより後の書込みサブ期間において書 込み放電の対象となりうる放電セルの書込み待機中における壁電荷及びプライミング 粒子の減少を抑えることが可能になる。以上のことから、初期化期間終了時における 書込み放電が可能な帯電状態の維持をより良好に行うことができ、書込み待機時間 の増加による書込みミスをより低減することが可能になる。また、それぞれの走査電極 グループが、少なくとも 1の走査電極からなる複数の走査電極サブグループを有し、 異なる走査電極グループに含まれる走査電極サブグループが隣接して存在するとと もに同一走査電極グループに含まれる走査電極サブグループが互いに隣接して存 在しな 、ようにグループ分けされて 、ることにより、各々の走査電極グループに属す る走査電極が PDPのパネル面(画面)全体に略均一に存在するため、各走査電極グ ループ間の回路インピーダンスの違!、や、各走査電極グループ間での負荷の違!ヽ 等によって発生する画面上の輝度差が目立たなくなり、明線 Ζ暗線の発生も防止で き、良好な画質を得ることができる。
[0023] また、前記書込みサブ期間に割り当てられた走査電極グループと対をなす前記維 持電極に第 1待機電位を与え、前記一の走査電極グループを割り当てた書込みサブ 期間より前のいずれかの前記書込みサブ期間において、前記一の走査電極グルー プの前記走査電極と対をなす前記維持電極に対し、前記第 1待機電位より低!、第 2 待機電位を与えるようにしてもょ 、。
[0024] この方法によれば、ある走査電極グループ(走査電極グループ αとする)を割り当て た書込みサブ期間より前のいずれかの書込みサブ期間において、その走査電極グ ループ aの走査電極に対し、第 1非選択電位より高い第 2非選択電位を与えるだけ でなぐさらに走査電極グループ αの走査電極と対をなす維持電極に対し、第 1待機 電位より低い第 2待機電位を与えることにより、走査電極グループ αに対応する放電 セルにおいて、従来問題になっていた壁電荷の中和をより抑制することができる。
[0025] また、前記第 2待機電位は、前記選択電位より高 、ようにすればよ!、。
[0026] また、前記第 2待機電位は、接地電位であるようにしてもよ!、。
[0027] また、前記一の走査電極グループを割り当てた書込みサブ期間の直前の書込みサ ブ期間に前記一の走査電極グループの前記走査電極に前記第 2非選択電位を与え 、前記一の走査電極グループを割り当てた書込みサブ期間の直前の書込みサブ期 間と、前記一の走査電極グループを割り当てた書込みサブ期間との間に、予め定め られた所定時間からなり、全ての前記走査電極に対して前記選択電位を与えな ヽ書 込み休止期間を設け、前記書込み休止期間の前半に、前記一の走査電極グループ の前記走査電極に与える電位を、前記第 2非選択電位から前記第 1非選択電位に 切替えるようにしてもよい。
[0028] この方法によれば、ある走査電極グループ(走査電極グループ αとする)を割り当て た書込みサブ期間(書込みサブ期間 Tyとする)の直前の書込みサブ期間において、 その走査電極グループ aの走査電極に第 2非選択電位を与えると、次の書込みサブ 期間 Tyには、走査電極グループ αの走査電極にー且、第 1非選択電位を与える。こ の第 2非選択電位力 第 1非選択電位に切り替えるときに、走査電極と容量結合され ている維持電極の電位が変動し、またそれによつて走査電極の電位も変動する。こ のようなときに書込み放電を行う場合には、書込みミスが生じやすくなる。そこで、書 込み休止期間を設け、その期間の前半に走査電極グループ αの走査電極に与える 電位を第 2非選択電位から第 1非選択電位に切り替えることにより、維持電極の電位 変動が終了あるいは実質的に終了してから、次の書込みサブ期間 Tyを開始すること ができ、前述の書込みミスを防止することができる。
[0029] また、前記書込み休止期間の前半に前記一の走査電極グループの前記走査電極 に与える電位が前記第 1非選択電位に切替えられたことによる前記維持電極の電位 変動が、前記書込み休止期間の期間内に実質的に終了するよう、前記書込み休止 期間の前記所定時間が予め定められていることが好ましい。
[0030] また、各サブフィールド期間において、前記初期化期間に、前記走査電極に対し、 上昇後に下降する第 1のランプ電位と、前記第 1のランプ電位の最高電位よりも低い 電位から下降する第 2のランプ電位とのうちのいずれかを与えるようにし、前記第 2非 選択電位は、前記第 1のランプ電位の最高電位より低 、ようにすればょ 、。
[0031] また、前記走査電極グループのグループ数が 2つであるようにしてもよい。
[0032] 走査電極グループのグループ数の増加は、走査電極を駆動する回路の複雑化及 び制御の複雑ィ匕を招くことになり、このようなデメリットを考慮すれば走査電極グルー プのグループ数を 2つにするのが好まし!/、。
[0033] また、各々の前記書込みサブ期間に割り当てられる前記走査電極グループが、 1フ ィールドごとに異なるようにしてもょ 、。
[0034] この方法によれば、書込み待機時間の増加による書込みミスがたとえ発生したとし ても、それによつて不灯になる放電セルの位置が 1フィールド毎に異なるため、放電 セルの不灯による画質劣化が肉眼では認識できず、 目立たなくなる。
[0035] また、各々の前記書込みサブ期間に割り当てられる前記走査電極グループが、 1サ ブフィールドごとに異なるようにしてもょ 、。
[0036] この方法によれば、書込み待機時間の増加による書込みミスがたとえ発生したとし ても、それによつて不灯になる放電セルの位置が 1サブフィールド毎に異なるため、 放電セルの不灯による画質劣化が肉眼では認識できず、 目立たなくなる。
[0037] また、各々の前記書込みサブ期間に割り当てられる前記走査電極グループが、 1フ ィールドごとに異なり、かつ、 1サブフィールドごとに異なるようにしてもよい。
[0038] この方法によれば、書込み待機時間の増加による書込みミスがたとえ発生したとし ても、それによつて不灯になる放電セルの位置が 1フィールド毎及び 1サブフィールド 毎に異なるため、放電セルの不灯による画質劣化が肉眼では認識できず、 目立たな くなる。
[0039] また、前記放電セルに、分圧比が 7%以上のキセノンガスを含む放電ガスが充填さ れているようにしてもよい。
[0040] 放電セル内のキセノンガスの分圧比が 7%以上の高い分圧比において書込み待機 時間の増加による書込みミスが多発していたので、この場合に書込みミスをより効果 的に低減することができる。
[0041] また、各々の前記データ電極が全ての前記走査電極と交差するように配設され、前 記書込み期間にお 、て前記走査電極を 1本ずつ選択するようにしてもょ 、。
[0042] これはシングルスキャン方式を用いた方法であり、このシングルスキャン方式では、 ダブルスキャン方式よりも書込み待機時間が増加するため、この場合に書込みミスを より効果的に低減することができる。
[0043] また、各々の前記放電セルの占有面積力 2. 696 X 10_4cm2以上、 4. 432 X 10
_3cm2以下であってもよ!/ヽ。
[0044] プラズマディスプレイパネルの解像度が例えば 100万画素(HD)以上のように高く なると、上記のように放電セルの面積が小さくなり、書込み待機時間の増加に伴う書 込みミスが発生しやすくなるため、この場合に書込みミスをより効果的に低減すること ができる。
[0045] また、本発明に係るプラズマディスプレイ装置は、対をなす走査電極及び維持電極 からなる複数の表示電極対と複数のデータ電極とが間隙を有して交差するように配 設され、前記間隙を形成する前記表示電極対及び前記データ電極とを有し前記間 隙に放電空間が形成された複数の放電セルを有したプラズマディスプレイパネルと、 前記プラズマディスプレイパネルを駆動する駆動装置とを備え、前記駆動装置は、前 記複数の表示電極対に含まれる複数の前記走査電極が複数の走査電極グループ からなり、前記走査電極グループが少なくとも 1の前記走査電極からなる複数の走査 電極サブグループを有し、異なる走査電極グループに含まれる前記走査電極サブグ ループが隣接して存在するとともに同一走査電極グループに含まれる前記走査電極 サブグループが互いに隣接して存在しな 、ように、前記複数の走査電極を複数の前 記走査電極グループにグループ分けし、 1フィールド期間を、前記放電セル内部を 書込み放電が可能な帯電状態にする初期化期間と、点灯させる前記放電セルに前 記書込み放電を生じさせる書込み期間と、前記書込み放電を生じさせた前記放電セ ルを点灯させる維持期間とを有する複数のサブフィールドに分割し、各サブフィール ドの前記書込み期間を、それぞれ異なる 1つの前記走査電極グループを割り当てる ように複数の書込みサブ期間に分割し、前記書込みサブ期間に、前記書込みサブ 期間に割り当てられた走査電極グループの前記走査電極を有する前記放電セルの うち前記点灯させるべき放電セルに前記書込み放電を生じさせるために、前記書込 みサブ期間に割り当てられた走査電極グループの前記走査電極に対し選択と非選 択とに応じて選択電位と第 1非選択電位とを与えるようにして前記走査電極を順次選 択し、各々の前記走査電極の選択と同期して選択すべき前記データ電極に書込み 電位を与え、前記複数の書込みサブ期間のうち最後の前記書込みサブ期間を除く 一の前記書込みサブ期間において前記走査電極に対して前記選択電位を与える時 間を、前記最後の書込みサブ期間において前記走査電極に対して前記選択電位を 与える時間よりも短くし、一の前記走査電極グループを割り当てた書込みサブ期間よ り前のいずれかの前記書込みサブ期間において、前記一の走査電極グループの前 記走査電極に対し前記第 1非選択電位より高い第 2非選択電位を与えるように構成 されている。
この構成によれば、初期化期間の後に続く書込み期間を複数の書込みサブ期間に 分割し、ある走査電極グループ(走査電極グループ aとする)を割り当てた書込みサ ブ期間より前のいずれかの書込みサブ期間において、その走査電極グループ aの 走査電極に対し、第 1非選択電位より高い第 2非選択電位を与えることにより、走査 電極グループ αに対応する放電セルにおいて、従来問題になっていた壁電荷の中 和を抑制することができる。さらに、ある書込みサブ期間(書込みサブ期間 Τχとする) において走査電極に対して選択電位を与える時間を、最後の書込みサブ期間にお いて走査電極に対して選択電位を与える時間よりも短くすることにより、書込みサブ 期間 Τχを短縮し、書込みサブ期間 Τχより後の書込みサブ期間を初期化期間終了時 に近づけることができ、書込みサブ期間 Τχより後の書込みサブ期間において書込み 放電の対象となりうる放電セルの書込み待機中における壁電荷及びプライミング粒子 の減少を抑えることが可能になる。以上のことから、初期化期間終了時における書込 み放電が可能な帯電状態の維持をより良好に行うことができ、書込み待機時間の増 加による書込みミスをより低減することが可能になる。また、それぞれの走査電極ダル ープが、少なくとも 1の走査電極力もなる複数の走査電極サブグループを有し、異な る走査電極グループに含まれる走査電極サブグループが隣接して存在するとともに 同一走査電極グループに含まれる走査電極サブグループが互いに隣接して存在し な 、ようにグループ分けされて 、ることにより、各々の走査電極グループに属する走 查電極が PDPのパネル面(画面)全体に略均一に存在するため、各走査電極ダル ープ間の回路インピーダンスの違!、や、各走査電極グループ間での負荷の違!、等 によって発生する画面上の輝度差が目立たなくなり、明線 Z暗線の発生も防止でき、 良好な画質を得ることができる。
[0047] また、前記駆動装置は、前記書込みサブ期間に割り当てられた走査電極グループ と対をなす前記維持電極に第 1待機電位を与え、前記一の走査電極グループを割り 当てた書込みサブ期間より前のいずれかの前記書込みサブ期間において、前記一 の走査電極グループの前記走査電極と対をなす前記維持電極に対し、前記第 1待 機電位より低 、第 2待機電位を与えるように構成されて 、てもよ!/、。
[0048] この構成によれば、ある走査電極グループ(走査電極グループ αとする)を割り当て た書込みサブ期間より前のいずれかの書込みサブ期間において、その走査電極グ ループ aの走査電極に対し、第 1非選択電位より高い第 2非選択電位を与えるだけ でなぐさらに走査電極グループ αの走査電極と対をなす維持電極に対し、第 1待機 電位より低い第 2待機電位を与えることにより、走査電極グループ αに対応する放電 セルにおいて、従来問題になっていた壁電荷の中和をより抑制することができる。
[0049] また、前記第 2待機電位は、前記選択電位より高 、ようにすればよ!、。
[0050] また、前記第 2待機電位は、接地電位であるようにしてもよ!、。
[0051] また、前記駆動装置は、前記一の走査電極グループを割り当てた書込みサブ期間 の直前の書込みサブ期間に前記一の走査電極グループの前記走査電極に前記第 2非選択電位を与え、前記一の走査電極グループを割り当てた書込みサブ期間の直 前の書込みサブ期間と、前記一の走査電極グループを割り当てた書込みサブ期間と の間に、予め定められた所定時間からなり、全ての前記走査電極に対して前記選択 電位を与えない書込み休止期間を設け、前記書込み休止期間の前半に、前記一の 走査電極グループの前記走査電極に与える電位を、前記第 2非選択電位から前記 第 1非選択電位に切替えるように構成されて 、てもよ 、。
[0052] この構成によれば、ある走査電極グループ(走査電極グループ αとする)を割り当て た書込みサブ期間(書込みサブ期間 Tyとする)の直前の書込みサブ期間において、 その走査電極グループ aの走査電極に第 2非選択電位を与えると、次の書込みサブ 期間 Tyには、走査電極グループ aの走査電極にー且、第 1非選択電位を与える。こ の第 2非選択電位力 第 1非選択電位に切り替えるときに、走査電極と容量結合され ている維持電極の電位が変動し、またそれによつて走査電極の電位も変動する。こ のようなときに書込み放電を行う場合には、書込みミスが生じやすくなる。そこで、書 込み休止期間を設け、その期間の前半に走査電極グループ aの走査電極に与える 電位を第 2非選択電位から第 1非選択電位に切り替えることにより、維持電極の電位 変動が終了あるいは実質的に終了してから、次の書込みサブ期間 Tyを開始すること ができ、前述の書込みミスを防止することができる。
[0053] また、前記駆動装置は、前記書込み休止期間の前半に前記一の走査電極グルー プの前記走査電極に与える電位が前記第 1非選択電位に切替えられたことによる前 記維持電極の電位変動が、前記書込み休止期間の期間内に実質的に終了するよう 、前記書込み休止期間の前記所定時間が予め定められていることが好ましい。
[0054] また、前記駆動装置は、各サブフィールド期間において、前記初期化期間に、前記 走査電極に対し、上昇後に下降する第 1のランプ電位と、前記第 1のランプ電位の最 高電位よりも低い電位から下降する第 2のランプ電位とのうちのいずれかを与えるよう にし、前記第 2非選択電位は、前記第 1のランプ電位の最高電位より低いようにすれ ばよい。
[0055] また、前記走査電極グループのグループ数が 2つであるようにしてもよい。
[0056] 走査電極グループのグループ数の増加は、走査電極を駆動する回路の複雑化及 び制御の複雑ィ匕を招くことになり、このようなデメリットを考慮すれば走査電極グルー プのグループ数を 2つにするのが好まし!/、。
[0057] また、各々の前記書込みサブ期間に割り当てられる前記走査電極グループが、 1フ ィールドごとに異なるようにしてもょ 、。
[0058] この構成によれば、書込み待機時間の増加による書込みミスがたとえ発生したとし ても、それによつて不灯になる放電セルの位置が 1フィールド毎に異なるため、放電 セルの不灯による画質劣化が肉眼では認識できず、目立たなくなる。
[0059] また、各々の前記書込みサブ期間に割り当てられる前記走査電極グループが、 1サ ブフィールドごとに異なるようにしてもょ 、。 [0060] この構成によれば、書込み待機時間の増加による書込みミスがたとえ発生したとし ても、それによつて不灯になる放電セルの位置が 1サブフィールド毎に異なるため、 放電セルの不灯による画質劣化が肉眼では認識できず、 目立たなくなる。
[0061] また、各々の前記書込みサブ期間に割り当てられる前記走査電極グループが、 1フ ィールドごとに異なり、かつ、 1サブフィールドごとに異なるようにしてもよい。
[0062] この構成によれば、書込み待機時間の増加による書込みミスがたとえ発生したとし ても、それによつて不灯になる放電セルの位置が 1フィールド毎及び 1サブフィールド 毎に異なるため、放電セルの不灯による画質劣化が肉眼では認識できず、 目立たな くなる。
[0063] また、前記放電セルに、分圧比が 7%以上のキセノンガスを含む放電ガスが充填さ れているようにしてもよい。
[0064] 放電セル内のキセノンガスの分圧比が 7%以上の高い分圧比において書込み待機 時間の増加による書込みミスが多発していたので、この場合に書込みミスをより効果 的に低減することができる。
[0065] また、各々の前記データ電極が全ての前記走査電極と交差するように配設され、前 記駆動装置は前記書込み期間において前記走査電極を 1本ずつ選択するようにし てもよい。
[0066] これはシングルスキャン方式を用いた構成であり、このシングルスキャン方式では、 ダブルスキャン方式よりも書込み待機時間が増加するため、この場合に書込みミスを より効果的に低減することができる。
[0067] また、各々の前記放電セルの占有面積力 2. 696 X 10_4cm2以上、 4. 432 X 10 _3cm2以下であってもよ!/ヽ。
[0068] プラズマディスプレイパネルの解像度が例えば 100万画素(HD)以上のように高く なると、上記のように放電セルの面積が小さくなり、書込み待機時間の増加に伴う書 込みミスが発生しやすくなるため、この場合に書込みミスをより効果的に低減すること ができる。
発明の効果
[0069] 本発明は、以上に説明した構成を有し、書込みミスをより低減し、良好な画質を得る ことができるプラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置を 提供することができるという効果を奏する。
[0070] 本発明の上記目的、他の目的、特徴、及び利点は、添付図面参照の下、以下の好 適な実施態様の詳細な説明から明らかにされる。
図面の簡単な説明
[0071] [図 1]図 1は、本発明の第 1の実施形態に係るプラズマディスプレイ装置に用いるブラ ズマディスプレイパネルの要部を示す斜視図である。
[図 2]図 2は、図 1のプラズマディスプレイパネルの電極配列図である。
[図 3]図 3は、本発明の第 1の実施形態に係るプラズマディスプレイ装置の構成を示 すブロック図である。
[図 4]図 4は、本発明の第 1の実施形態における走査電極及び維持電極とそれぞれ の駆動回路との接続関係を示す図である。
[図 5]図 5は、本発明の第 1の実施形態におけるプラズマディスプレイパネルの駆動 方法による各電極に与える駆動電位信号の波形図である。
[図 6]図 6は、第 1の実施形態における変形例の書込み期間の各電極の電位を示す 波形図である。
[図 7]図 7は、本発明の第 2の実施形態における走査電極及び維持電極とそれぞれ の駆動回路との接続関係を示す図である。
[図 8]図 8は、本発明の第 2の実施形態におけるプラズマディスプレイパネルの駆動 方法による各電極に与える駆動電位信号の波形図である。
[図 9]図 9は、従来のプラズマディスプレイパネルの駆動方法による各電極に与える駆 動電位信号の波形図である。
[図 10]図 10は、従来のプラズマディスプレイパネルの駆動方法の問題点を説明する ために示された走査電極及び維持電極に与える駆動電位信号の波形図である。
[図 11]図 11 (a)、(b)は、それぞれ図 10の時刻 tl、 t2でのセル内の壁電荷の状態を 模式的に示す図である。
[図 12]図 12は、書込み待機時間に対して良好な書込み放電を行うために必要であ る走査パルス電圧の一例を示した図である。 符号の説明
[0072] Dl〜Dm データ電極
SCNl〜SCNn 走査電極
SUSl〜SUNn 維持電極
1 プラズマディスプレイパネノレ
4A 奇数行の走査電極グループ
4B 偶数行の走査電極グループ
5A 奇数行の維持電極グループ
5B 偶数行の維持電極グループ
12 データ電極駆動回路
13 走査電極駆動回路
14 維持電極駆動回路
15 タイミング発生回路
16 AZD変
17 走査数変換部
18 サブフィールド変換部
19 APL検出部
発明を実施するための最良の形態
[0073] 以下、本発明の好ましい実施の形態を、図面を参照しながら説明する。
[0074] (第 1の実施形態)
図 1は本発明の第 1の実施形態に係るプラズマディスプレイ装置に用いるプラズマ ディスプレイパネルの要部を示す斜視図である。
[0075] このプラズマディスプレイパネル 1 (以下、「PDP1」 t\、う)は、ガラス製の前面基板 2 と背面基板 3とを互いに主面を対向配置して、その間に放電空間を形成するように構 成されている。前面基板 2の主面には、表示電極対を構成する走査電極 4と維持電 極 5とが互いに平行に対をなして複数形成されている。そして、走査電極 4および維 持電極 5を覆うように誘電体層 6が形成され、さらに誘電体層 6を覆う保護層 7が形成 されている。保護層 7としては安定した放電を発生させるために二次電子放出係数が 大きくかつ耐スパッタ性の高い材料が望ましぐ例えば、 MgO薄膜が用いられている 。また、背面基板 3の主面には、複数のデータ電極 9が形成され、その上にデータ電 極 9を覆う絶縁体層 8が形成され、データ電極 9の間の絶縁体層 8上にデータ電極 9 と平行して隔壁 10が設けられている。また、絶縁体層 8の表面および隔壁 10の側面 に蛍光体層 11が設けられている。そして、走査電極 4および維持電極 5とデータ電極 9とが交差するように前面基板 2と背面基板 3とが対向配置されており、その間に形成 される放電空間には、放電ガスとして、例えば、ヘリウム、ネオン、キセノンまたはこれ らの混合ガスが封入されて 、る。
[0076] 図 2は図 1の PDP1の電極配列図である。行方向に n本の走査電極 SCN1〜SCN n (図 1の走査電極 4)および n本の維持電極 SUS 1〜SUSn (図 1の維持電極 5)が 交互に配列され、列方向に m本のデータ電極 Dl〜Dm (図 1のデータ電極 9)が配列 されている。そして、対をなす走査電極 SCNiおよび維持電極 SUSi(i= l〜n)と 1つ のデータ電極 Dj (j = l〜m)とが、放電空間を挟んで交差する領域およびその近傍 領域が画像表示に寄与する 1つの放電セル 21となる。したがって、各放電セル 21は 、 1対の表示電極対(走査電極 SCNiおよび維持電極 SUSi)と 1つのデータ電極とを 備え、それらの間の放電空間を含んで構成される。この PDP1には、放電セル 21が m X n個形成されている。
[0077] このような構成の PDP1において、各放電セル内でガス放電により紫外線を発生さ せ、この紫外線で蛍光体層 11の蛍光体を励起発光させる。蛍光体層 11を放電セル ごとに、例えば、光の 3原色である赤緑青 (RGB)に塗り分ければ、カラー表示を行う ことができる。
[0078] 図 3は本発明の第 1の実施形態に係るプラズマディスプレイ装置の構成を示すプロ ック図である。
[0079] 本実施形態に係るプラズマディスプレイ装置は、 PDP1と、その駆動装置とを備え ている。駆動装置は、データ電極駆動回路 12、走査電極駆動回路 13、維持電極駆 動回路 14、タイミング発生回路 15、 AZD (アナログ 'デジタル)変翻 16、走査数変 換部 17、サブフィールド変換部 18及び APL (アベレージ ·ピクチャ ·レベル)検出部 1 9を備えて構成されている。 [0080] 図 3において、水平同期信号 Hおよび垂直同期信号 Vはタイミング発生回路 15、 A D変 l6、走査数変換部 17及びサブフィールド変換部 18に入力される。
[0081] タイミング発生回路 15は、水平同期信号 Hおよび垂直同期信号 Vをもとにして各々 の駆動回路 12, 13, 14のタイミング信号を発生し、各々のタイミング信号をデータ電 極駆動回路 12、走査電極駆動回路 13および維持電極駆動回路 14に与える。デー タ電極駆動回路 12は、与えられるタイミング信号に基づいてデータ電極 Dl〜Dmを 駆動し、走査電極駆動回路 13は、与えられるタイミング信号に基づいて走査電極 SC Nl〜SCNnを駆動し、維持電極駆動回路 14は、与えられるタイミング信号に基づい て維持電極 SUSl〜SUSnを駆動する。
[0082] また、アナログの画像信号 VDは AZD変換器 16に入力される。 AZD変換器 16は 、アナログの画像信号 VDをデジタル信号の画像データに変換し、その画像データを 走査数変換部 17および APL検出部 19に出力する。 APL検出部 19は画像データの 平均輝度レベル (APL)を検出し、タイミング発生回路 15へ出力する。走査数変換部 17は、画像データを PDP1の画素数に応じた画像データに変換し、サブフィールド 変換部 18に出力する。サブフィールド変換部 18は、各画素の画像データを 1フィー ルドを構成する複数のサブフィールドに対応する複数のビットに分割し、サブフィー ルド毎の画像データをデータ電極駆動回路 12に出力する。データ電極駆動回路 12 は、サブフィールド毎の画像データを各データ電極 Dl〜Dmに対応する信号に変換 し、その信号に基づいて各々のサブフィールドの書込み期間において各データ電極 Dl〜Dmを駆動する。
[0083] また、タイミング発生回路 15は、 APL検出部 19から出力される平均輝度レベルに 基づいて、 1フィールドを構成する各々のサブフィールドの初期化期間において全セ ル初期化動作か選択初期化動作の 、ずれの動作を行うかを決定して、 1フィールド 内の全セル初期化動作の回数を制御する。このような構成は、公知であり(例えば、 特開 2005— 326611号公報等)、その詳細な説明は省略する。また、本実施形態で は、全セル初期化動作を行うか、あるいは選択初期化動作を行うかの決定を画像デ ータの平均輝度レベルに基づ 、て行うようにして ヽるが、このような構成に限られるも のではなぐ例えば、 APL検出部 19を設けずに、各々のサブフィールドの初期化期 間につ 、て全セル初期化動作を行うか、あるいは選択初期化動作を行うかが予め定 められてあつてもよい。
[0084] 図 4は、本発明の第 1の実施形態における走査電極及び維持電極とそれぞれの駆 動回路との接続関係を示す図である。
[0085] 走査電極 SCNl〜SCNnは、 PDP1内部においては、 PDP1の上端から下端方向 へ、 SCN1, SCN2, . ΆΟΝηの順に配列されており、それぞれ外部へ引き出され て走査電極駆動回路 13へ接続されている。同様に維持電極 SUSl〜SUSnは、 PD P1内部においては、 PDP1の上端から下端方向へ、 SUS1, SUS2, ' Άυεηの 順に配列されて、それぞれ外部へ引き出されて維持電極駆動回路 14へ接続されて いる。また、走査電極 SCNl〜SCNn及び維持電極 SUSl〜SUSnと交差するよう に配列されたデータ電極 Dl〜Dmは、それぞれ外部へ引き出されてデータ電極駆 動回路 12 (図 3)へ接続されて!、る。
[0086] 走査電極駆動回路 13は、その内部に第 1駆動回路 13A及び第 2駆動回路 13Bを 有している。また、走査電極駆動回路 13内部において、走査電極 SCNl〜SCNnは 、奇数行の走査電極 SCNa (a= l、 3、 · · ·、 n— 1)力 なる走査電極グループ 4Aと、 偶数行の走査電極 SCNb (b = 2、 4、 · · ·、 n)からなる走査電極グループ 4Bとにグル ープ分けされて 、る。グループ 4Aの走査電極 SCNaはそれらを駆動する第 1駆動回 路 13Aに接続され、グループ 4Bの走査電極 SCNbはそれらを駆動する第 2駆動回 路 13Bに接続されている。ここで、第 1駆動回路 13Aには、複数の出力端子 Pl、 P2 、 · · ·、 Pz (z=n/2)が設けられ、それぞれに奇数行の走査電極 SCNaが配列順( 但し奇数行のみに関する)に接続されている。同様に、第 2駆動回路 13Bには、複数 の出力端子 Ql、 Q2、 · · ·、 Qzが設けられ、それぞれに偶数行の走査電極 SCNbが 配列順 (但し偶数行のみに関する)に接続されている。また、走査電極駆動回路 13 には、タイミング発生回路 15から与えられるタイミング信号に基づいて第 1駆動回路 1 3A及び第 2駆動回路 13Bを制御する制御回路(図示せず)を有している。
[0087] 維持電極駆動回路 14では、その内部において、全ての維持電極 SUSl〜SUSn が共通接続されて、それらを駆動する駆動回路 14aの出力端子 Tに接続されている 。また、維持電極駆動回路 14は、タイミング発生回路 15から与えられるタイミング信 号に基づいて駆動回路 14aを制御する制御回路(図示せず)を有している。
[0088] 次に、本実施形態の PDPの駆動方法について説明する。この PDPの駆動方法は 、本実施形態においては、プラズマディスプレイ装置の動作として遂行される。
[0089] 本実施形態の PDPの駆動方法も、従来例と同様、サブフィールド法による駆動方 法であり、各サブフィールドはそれぞれ初期化期間、書込み期間および維持期間か ら構成されている。また、初期化期間においては、画像表示を行うすべての放電セル に対して初期化放電を行わせる全セル初期化動作と、直前のサブフィールドの維持 期間中に点灯した放電セルに対してのみ選択的に初期化放電を行わせる選択初期 化動作とのうちのいずれかの動作を行うことにより、各放電セルの内部が書込み期間 における書込み放電が可能な帯電状態、すなわち書込み放電を行うのに適した壁 電荷量になる。この初期化期間及び維持期間における駆動方法は、図 9に示された 従来例と同様であり、書込み期間における駆動方法が従来例とは異なる。なお、壁 電荷は、電極を覆う誘電体層あるいは蛍光体層上に蓄積される。
[0090] 図 5は本実施形態の PDPの駆動方法による各電極に与える駆動電位信号の波形 図である。この図 5では、奇数行の走査電極グループ 4Aのある 1つの走査電極 SCN aと、偶数行の走査電極グループ 4Bのある 1つの走査電極 SCNbと、維持電極 SUS l〜SUSnと、データ電極 Dl〜Dmとについて、ある 1つのサブフィールド期間にお ける駆動電位信号を示している。なお、初期化期間及び維持期間においては、走査 電極駆動回路 13力も全ての走査電極 SCNl〜SCNnに共通の走査電極駆動電位 信号が与えられるとともに、維持電極駆動回路 14から全ての維持電極 SUS1〜SU Snに共通の維持電極駆動電位信号が与えられる。
[0091] 図 5に示された初期化期間では、全セル初期化動作を行う。この初期化期間の前 半部では、維持電極 SUSl〜SUSnおよびデータ電極 Dl〜Dmを O (V)に保持し、 走査電極 SCNl〜SCNnに対して放電開始電圧以下となる電位 Vp (V)から放電開 始電圧を超える電位 Vr (V)に向カゝつて緩やかに上昇するランプ電位を与える。これ により、走査電極 SCNl〜SCNnを陽極とし維持電極 SUSl〜SUSnおよびデータ 電極 Dl〜Dmを陰極とする微弱な初期化放電が発生する。このようにして、全ての 放電セルにおいて 1回目の微弱な初期化放電を発生させ、走査電極 SCN1〜SCN n上に負の壁電荷を蓄えるとともに維持電極 SUS 1〜SUSn上およびデータ電極 D 1 〜Dm上に正の壁電荷を蓄える。この初期化期間の前半部の微弱放電は前のサブ フィールドでの維持放電の有無にかかわらず、全ての放電セルにお 、て発生するも のである。
[0092] 続いて初期化期間の後半部では、維持電極 SUSl〜SUSnを正の電位 Vh (V)に 保ち、走査電極 SCNl〜SCNnに電位 Vg (V)から電位 Va (V)に向力つて緩やかに 下降するランプ電位を与える。これにより、全ての放電セルにおいて、走査電極 SCN 1〜3じ?¾を陰極とし維持電極31;31〜31;311ぉょびデータ電極01〜0111を陽極と する 2回目の微弱な初期化放電が起きる。これにより、初期化期間の前半部におい て、走査電極 SCNl〜SCNn、維持電極 SUSl〜SUSn及びデータ電極 Dl〜Dm 上に過剰に蓄えられた壁電荷が減らされ、次の書込み期間における書込み動作に 適した壁電荷量に調整される。
[0093] このように、全セル初期化動作では、全ての放電セルで一斉に初期化放電を行 、 、それ以前の個々の放電セルに対する壁電荷の履歴を消去するとともに、書込み動 作のために必要な壁電荷形成を行う。また、放電遅れを小さくし、書込み放電を安定 して発生させるためのプライミング粒子 (放電のための起爆剤 =励起粒子)を発生さ せる。
[0094] 次に、書込み期間は、第 1のサブ期間 Taと第 2のサブ期間 Tbとで構成される。第 1 のサブ期間 Taは、奇数行の走査電極グループ 4Aに割り当てられた書込みサブ期間 、すなわち走査電極グループ 4Aに対応する放電セルに対して書込み動作を行う期 間である。また、第 2のサブ期間 Tbは、偶数行の走査電極グループ 4Bに割り当てら れた書込みサブ期間、すなわち走査電極グループ 4Bに対応する放電セルに対して 書込み動作を行う期間である。各走査電極グループ 4A、 4B内では、例えば、画面 の上側 (番号が小さ!、行)の走査電極に対応する放電セルから順番に画面の下側( 番号が大き 、行)の走査電極に対応する放電セルに対して書込み動作を行うように する。
[0095] この書込み期間の間、全ての維持電極 SUSl〜SUSnについては初期化期間か ら保持されている待機電位 Vh(V)を維持する。この待機電位 Vh (V)は、走査電極 の第 1非選択電位 Vs (V)よりも高ぐ維持パルス電位 Vm (V)よりも低 、電位に設定 される。
[0096] 第 1のサブ期間 Taでは、まず、走査電極 SCNl〜SCNnをー且、第 1非選択電位 Vs (V)に保持した後、走査電極グループ 4Bの全ての走査電極 SCNbを第 1非選択 電位 Vs (V)よりも高い第 2非選択電位 Vx (V)に保持する。その後、奇数行の走査電 極グループ 4Aに対応する放電セルに対して書込み動作を行う。まず、走査電極グ ループ 4Aに対応する最初の行である 1行目の放電セルに対して書込み動作を行う。 この書込み動作では、 1行目の走査電極 SCN1に選択電位である走査パルス電位 V b (V)を与えるとともに、データ電極 Dl〜Dmのうち、 1行目に点灯させるべき放電セ ルのデータ電極 Dkに正の書込みパルス電位 Vw(V)を与える。このとき、データ電極 Dkと走査電極 SCN1との交差部の電圧は、外部印加電圧 (Vw— Vb)に、データ電 極 Dk上の壁電荷により生じる電圧および走査電極 SCN1上の壁電荷により生じる電 圧の大きさが加算されたものとなり、放電開始電圧を超える。そして、データ電極 Dk と走査電極 SCN 1との間および維持電極 SUS 1と走査電極 SCN 1との間に書込み 放電が起こり、この放電セルの走査電極 SCN1上に正の壁電荷が蓄積され、維持電 極 SUS1上に負の壁電荷が蓄積され、データ電極 Dk上にも負の壁電荷が蓄積され る。このようにして、 1行目に点灯させるべき放電セルで書込み放電を起こして各電極 上に壁電荷を蓄積する書込み動作が行われる。一方、正の書込みパルス電位 Vw( V)を与えな力つたデータ電極と走査電極 SCN1との交差部の電圧は放電開始電圧 を超えないので、書込み放電は発生しない。次に、同様にして 3行目の放電セルに 対して書込み動作を行う。以降も同様に、走査電極グループ 4Aに対応する最後の 行である n— 1行目の放電セルに至るまで順次書込み動作を行う。そして、 n- 1行目 の放電セルに対する書込み動作が終了すると、走査電極グループ 4Bの全ての走査 電極 SCNbの電位を第 2非選択電位 Vx (V)力ゝら第 1非選択電位 Vs (V)に下げて、 第 1のサブ期間 Taが終了する。
[0097] 次に、第 2のサブ期間 Tbでは、偶数行の走査電極グループ 4Bに対応する放電セ ルに対して書込み動作を行う。まず、走査電極グループ 4Bに対応する最初の行であ る 2行目の放電セルに対して書込み動作を行う。この 2行目の放電セルに対する書込 み動作は、前述の 1行目の放電セルに対する書込み動作と同様である(但し、後述 のように、 1ライン書込み時間 ta、 tbが異なる)。次に、同様にして 4行目の放電セル に対して書込み動作を行う。以降も同様に、走査電極グループ 4Bに対応する最後 の行である n行目の放電セルに至るまで順次書込み動作を行う。そして、 n行目の放 電セルに対する書込み動作が終了すると、全ての維持電極 SUSl〜SUSnを OVに 保持し、第 2のサブ期間 Tbが終了する。
[0098] このように本実施形態における書込み期間では、走査電極グループ 4Aに対応する 行の放電セルに対して書込み動作を行った後、走査電極グループ 4Bに対応する行 の放電セルに対して書込み動作を行うようにし、それぞれの書込み動作では、走査 電極に順次走査パルスを与えるとともに、データ電極には表示すべき画像信号に対 応した書込みノ ルス電位を与えることにより、走査電極とデータ電極との間及び走査 電極と維持電極との間で選択的に書込み放電を起こし、選択的に壁電荷形成を行う
[0099] さらに、本実施形態では、各走査電極に走査パルス電位 Vb (V)を与える時間であ る 1ライン書込み時間を、第 1のサブ期間 Taと第 2のサブ期間 Tbとで異ならせている 。すなわち、第 1のサブ期間 Taにおける 1ライン書込み時間 taを、第 2のサブ期間 Tb における 1ライン書込み時間 tbよりも短くしている。第 1のサブ期間 Taでは、第 2のサ ブ期間 Tbと比較して、初期化期間終了時からの経過時間が短ぐ放電セル内の壁 電荷及びプライミング粒子の減少が少ないため、放電遅れが小さぐ 1ライン書込み 時間 taを短くしても良好な書込み放電が得られる。そして、 1ライン書込み時間 taを 短くすることにより、第 1のサブ期間 Taを短縮できる。また、書込み期間中の壁電荷 の中和量は、初期化期間の動作終了時から書込み動作が行われるまでの時間(書 込み待機時間)が長い放電セルほど大きぐまた、壁電荷の中和現象は、初期化放 電によるプライミング粒子の大量発生等により、初期化期間の動作終了直後ほど顕 著に発生するため、第 1のサブ期間 Taを短くすることにより、第 1のサブ期間 Taにお V、て書込み動作の対象となる放電セルの書込み待機中における壁電荷及びブライミ ング粒子の減少を抑えることが可能になり、第 1のサブ期間 Taの後半部における書 込みミスをより防止することができる。また、第 1のサブ期間 Taを短縮することにより、 第 2のサブ期間 Tbを初期化期間終了時に近づけることができ、第 2のサブ期間 Tbに ぉ ヽても書込み動作の対象となる放電セルの書込み待機中における壁電荷及びプ ライミング粒子の減少を抑えることが可能になり、第 2のサブ期間 Tbにおける書込み ミスを防止することができる。
[0100] 次に、維持期間では、まず、維持電極 SUSl〜SUSnを O (V)に戻し、走査電極 S CNl〜SCNnに正の維持パルス電位 Vm(V)を与える。このとき、書込み放電を起こ した放電セルにぉ ヽて、放電空間における走査電極 SCNi近傍部分と維持電極 SU Si近傍部分との間の電圧は、維持パルス電圧 (Vm)に走査電極 SCNi上の壁電荷 により生じる電圧および維持電極 SUSi上の壁電荷により生じる電圧の大きさが加算 されたものとなり放電開始電圧を超える。そして、走査電極 SCNiと維持電極 SUSiと の間に維持放電が起こり、走査電極 SCNi上に負の壁電荷が蓄積され、維持電極 S USi上に正の壁電荷が蓄積される。このときデータ電極 Dk上にも正の壁電荷が蓄積 される。書込み期間において書込み放電が起きな力つた放電セルでは維持放電は 発生しない。続いて、走査電極 SCNl〜SCNnを O (V)に戻し、維持電極 SUS1〜S USnに正の維持パルス電位 Vm(V)を与える。これにより、維持放電を起こした放電 セルでは、放電空間における維持電極 SUSi近傍部分と走査電極 SCNi近傍部分と の間の電圧は放電開始電圧を超えるので、再び維持電極 SUSiと走査電極 SCNiと の間に維持放電が起こり、維持電極 SUSi上に負の壁電荷が蓄積され走査電極 SC Ni上に正の壁電荷が蓄積される。このように、走査電極 SCNl〜SCNnと維持電極 SUSl〜SUSnとに交互に維持パルスを与えることにより、書込み期間において書込 み放電を起こした放電セルにおいて維持放電が継続して行われることにより点灯す る。このとき、この維持パルスの回数が輝度の重みとなり、各サブフィールドにおいて 維持パルス数を異ならせ、それらの組み合わせにより任意の階調を実現する。なお、 維持期間の最後に走査電極 SCNl〜SCNnに与えるパルス(細幅パルス)によって 維持放電を停止させて、維持期間が終了する。このように、維持期間では、走査電極 と維持電極との間に輝度重みに応じた所定の回数の維持パルス電圧を印加し、書込 み放電による壁電荷形成を行った放電セルを選択的に放電させ発光 (点灯)させる。
[0101] 次に、初期化期間に選択初期化動作を行うサブフィールドにおける動作を説明す る。
[0102] この初期化期間については図示していないが、図 9の例えば第 2SFの初期化期間 と同様であり、維持電極 SUSl〜SUSnを Vh (V)に保持し、データ電極 Dl〜Dmを O (V)に保持し、走査電極 SCNl〜SCNnに Vq (V)から Va (V)に向かって緩やか に下降するランプ電位を与える。これにより、直前のサブフィールドの維持期間で維 持放電を行った放電セルでは、走査電極 SCNl〜SCNnを陰極とし維持電極 SUS l〜SUSnおよびデータ電極 Dl〜Dmを陽極とする微弱な初期化放電が発生し、走 查電極 SCNi、維持電極 SUSi及びデータ電極 Dk上の過剰な壁電荷が減らされ、書 込み動作に適した壁電荷量に調整される。一方、直前のサブフィールドで書込み放 電および維持放電が行われな力つた放電セルにっ 、ては放電は発生しな 、。
[0103] この後に続く書込み期間および維持期間については、初期化期間に全セル初期 化動作を行うサブフィールドの書込み期間および維持期間と同様であるため説明を 省略する。
[0104] なお、本実施形態では、維持電極 SUSl〜SUSnに対し書込み期間に与える待機 電位 Vh (V)が初期化期間に与える正の電位 Vh (V)と等しくなるように構成している 力 必ずしもこのような構成に限られるものではなぐ例えば、書込み期間に与える待 機電位 Vh (V)が、初期化期間に与える正の電位よりも若干 (例えば 5〜20V程度) 高くなるように構成してもよ 、。
[0105] 本実施形態では、書込み期間の第 1のサブ期間 Taにおいて、走査電極グループ 4 Bの全ての走査電極 SCNbに与える第 2非選択電位 Vx(V)を、第 1非選択電位 Vs ( V)よりも電圧 Vscn2の分だけ高!、電位とし、電圧 Vscn2を走査パルス電圧 Vscnと 等しくなるように設定している。この第 2非選択電位 Vx (V)は、第 1非選択電位 Vs (V )よりも高ぐ全セル初期化動作を行う初期化期間の最高電位 Vr (V)よりも低い電位 に設定すればよい。但し、走査電極 SCNbと、維持電極 SUSb及びデータ電極 D1 〜Dmとの間で、放電が発生しないような電位に設定する。
[0106] 上記の駆動方法において、初期化期間及び維持期間の動作については、図 9に 示された従来例と同様であり、データ電極駆動回路 12によって全てのデータ電極 D l〜Dmが同一の電位 (例えば OV)に保持され、走査電極駆動回路 13の第 1及び第 2駆動回路 13A、 13Bによって全ての走査電極 SCNl〜SCNnが同じように駆動さ れ、維持電極駆動回路 14によって全ての維持電極 SUSl〜SUSnが同じように駆 動される。また、維持電極 SUSl〜SUSnについては、書込み期間も、図 9に示され た従来例と同様に駆動される。
[0107] また、書込み期間において書込み動作を行う行の選択順 (走査電極の選択順)は、 予めデータ電極駆動回路 12に記憶されている力 あるいはデータ電極駆動回路 12 が行の選択順に応じて動作するように構成されており、データ電極駆動回路 12は、 サブフィールド変換部 18から入力されるサブフィールド毎の画像データを、各データ 電極 Dl〜Dmに対応する信号に変換する際、書込み動作を行う行の選択順に応じ て各データ電極 Dl〜Dmに対応する信号 (書込み信号)に変換して各データ電極 D l〜Dmに与える。また、データ電極駆動回路 12は、走査電極駆動回路 13による走 查電極の選択に同期して各データ電極 Dl〜Dmに書込み信号を与えるように構成 され、第 1のサブ期間 Taにおいて書込み信号を与える時間は、走査電極の選択時 間である 1ライン書込み時間 taに準じ、第 2のサブ期間 Tbにおいて書込み信号を与 える時間は、 1ライン書込み時間 tbに準じる。
[0108] また、書込み期間において、走査電極駆動回路 13は、まず、第 1のサブ期間 Taに 第 1駆動回路 13Aによって走査電極を第 1の書込み周期(1ライン書込み時間 ta + 走査パルス間の時間)ごとに順次選択し、第 2のサブ期間 Tbには第 2駆動回路 13B によって走査電極を第 2の書込み周期( 1ライン書込み時間 tb +走査パノレス間の時 間)ごとに順次選択するように構成されるとともに、第 1のサブ期間 Taには第 2駆動回 路 13Bから走査電極グループ 4Bの全ての走査電極 SCNbに第 2非選択電位 Vx (V )を与えるように構成されている。なお、 1ライン書込み時間 taを 1ライン書込み時間 tb よりも短くしているので、第 1の書込み周期も第 2の書込み周期よりも短い。また、走査 パルス間の時間を短くすることで、第 1の書込み周期を略 1ライン書込み時間 taとし、 第 2の書込み周期を略 1ライン書込み時間 tbとすることができる。さらに走査パルス間 の時間を 0にすれば、第 1の書込み周期を 1ライン書込み時間 taと等しくし、第 2の書 込み周期を 1ライン書込み時間 tbと等しくすることができる。
[0109] 書込み期間の第 1のサブ期間 Taにおいて、走査電極駆動回路 13では、第 1駆動 回路 13Aが、出力端子 Pl、 P2、 · · ·、 Pzに対しその並び順に走査パルス電位 Vb (V )を順次与えることにより、奇数行の走査電極 SCNaが所定の選択順 (本実施形態で は PDP1内の奇数行についての配列順と同じ)に選択される。また、第 2のサブ期間 Tbにおいては、第 2駆動回路 13B力 出力端子 Ql、 <32、 · · ·、 Qzに対しその並び 順に走査パルス電位 Vb (V)を順次与えることにより、偶数行の走査電極 SCNbが所 定の選択順 (本実施形態では PDP1内の偶数行にっ 、ての配列順と同じ)に選択さ れる。このように、 PDP1内の全ての走査電極における配列順とは異なる所定の選択 順に走査電極を選択するために、第 1駆動回路 13A及び第 2駆動回路 13Bでは、そ れぞれの出力端子の並び順に走査パルス電位 Vb (V)を順次与えるようにすればよ いので、第 1駆動回路 13A及び第 2駆動回路 13Bの構成が簡単になる。
[0110] 以上のように、走査電極駆動回路 13は、書込み期間の書込み動作を行うときには 、所定の選択順に走査電極を選択するように構成されて ヽる。
[0111] また、維持電極駆動回路 14では、初期化期間から続いて書込み期間中に、全ての 維持電極 SUS 1〜SUSnに対し共通(同一)の待機電位 Vh (V)を与えるように構成 されている。
[0112] 前述の動作から明らかなように、走査電極駆動回路 13において、走査電極グルー プ 4Bの走査電極 SCNbを駆動する第 2駆動回路 13Bは、第 1駆動回路 13Aに対し て、第 1のサブ期間 Taに、走査電極グループ 4Bの全ての走査電極 SCNbに第 2非 選択電位 Vx (V)を与えるための構成が追加された構成になって!/、る。
[0113] 本実施形態では、初期化期間の後の書込み期間を複数のサブ期間に分割し、第 1 のサブ期間 Ta中に、第 1のサブ期間 Taより後の第 2のサブ期間 Tbに割り当てられた 走査電極グループ 4Bの走査電極 SCNbに対し、第 1非選択電位 Vs (V)より高 、第 2非選択電位 Vx (V)を与えることにより、書込み待機中の放電セル (走査電極ダル ープ 4Bに対応する放電セル)において、放電空間における走査電極 SCNb近傍部 分とデータ電極 Dl〜Dm近傍部分との間の電位差、及び走査電極 SCNb近傍部分 と維持電極 SUSb近傍部分との間の電位差を小さくして、従来問題になっていた壁 電荷の中和を抑制することができる。さらに、第 1のサブ期間 Taにおける 1ライン書込 み時間 taを、第 2のサブ期間 Tbにおける 1ライン書込み時間 tbよりも短くすることによ り、第 1のサブ期間 Taを短縮し、第 1のサブ期間 Taの後半部及び第 2のサブ期間 Tb を初期化期間終了時に近づけることができ、第 1のサブ期間 Taの後半部及び第 2の サブ期間 Tbにお 、て書込み動作の対象となる放電セルの書込み待機中における壁 電荷及びプライミング粒子の減少を抑えることが可能になる。以上のことから、初期化 期間終了時における書込み放電が可能な帯電状態の維持をより良好に行うことがで き、書込み待機時間の増加による書込みミスをより低減することが可能になる。
[0114] さらに、それぞれの走査電極グループ 4A、 4Bの走査電極力 PDP1において交互 に配列されていることにより、各々の走査電極グループ 4A、 4Bに属する走査電極が PDP1のパネル面(画面)全体に均一に存在するため、各走査電極グループ 4A、 4 B間の回路インピーダンスの違いや、各走査電極グループ 4A、 4B間での負荷の違 い等によって発生する画面上の輝度差が目立たなくなり、明線 Z暗線の発生も防止 でき、良好な画質を得ることができる。
[0115] 〔変形例〕
次に、本実施の形態における変形例を説明する。この変形例では、書込み期間に おける駆動方法のみが図 5の場合とは異なる。
[0116] 図 6は、第 1の実施形態における変形例の書込み期間の各電極の電位を示す波形 図である。この図 6では、奇数行の走査電極 SCNaと、偶数行の走査電極 SCNbと、 維持電極 SUSl〜SUSnと、データ電極 Dl〜Dmとについて、書込み期間における 電位を示している。ここで、奇数行の走査電極 SCNaについては、その全ての走査 電極に順次与える走査パルス(電位 Vb)を示し、偶数行の走査電極 SCNbにつ ヽて も、その全ての走査電極に順次与える走査パルス(電位 Vb)を示している。また、デ ータ電極 Dl〜Dmについては、書込みパルス(電位 Vw)の個別形状は図 5と同様で あり、図 6では示さずに、それが与えられる期間のみを示している。
[0117] この例では、書込み期間が、第 1のサブ期間 Taと書込み休止期間 Trと第 2のサブ 期間 Tbとで構成される。第 1のサブ期間 Taは、図 5の場合と同様、走査電極グルー プ 4Aに対応する放電セルに対して書込み動作を行う期間であり、第 2のサブ期間 T bは、図 5の場合と同様、走査電極グループ 4Bに対応する放電セルに対して書込み 動作を行う期間である。 [0118] 書込み休止期間 Trは、第 1のサブ期間 Taと第 2のサブ期間 Tbとの間に設けられ、 この期間には、走査パルス及び書込みパルスは与えない。この書込み休止期間 Tr にお 、て、走査電極グループ 4Bの走査電極 SCNbに与える電位を第 2非選択電位 Vx (V)から第 1非選択電位 Vs (V)に切り替える。このとき、図 6に示すように、走査電 極グループ 4Bの走査電極 SCNbの電位は、急峻には変化せずに、第 1非選択電位 Vsになるまでに所定の時間(遷移時間)を要する。また、このとき、維持電極 SUS1〜 SUSnは、偶数行の走査電極 SCNbとの容量結合によって、その電位が図 6に示す ように変動する。
[0119] このように、走査電極 SCNbの電位が第 1非選択電位 Vsに切り替えられるときに所 定の時間を要し、維持電極 SUSl〜SUSnの電位が変動する場合に、例えば、書込 み休止期間 Trを設けずに、奇数行の走査電極グループ 4Aの最終の走査パルスと 偶数行の走査電極グループ 4Bの最初の走査パルスとの間隔を、通常の書込み時の 走査パルス間隔(走査パルス間の時間) tiと同じにしょうとすれば、偶数行の走査電 極 SCNbに最初の走査パルスが与えられるまでに、偶数行の走査電極 SCNbの電 位が第 1非選択電位 Vsになっている必要がある。したがって、この場合、奇数行の走 查電極グループ 4Aに最終の走査パルスが与えられているときに、あるいはその前に 、偶数行の走査電極 SCNbに与える電位を第 2非選択電位 Vx (V)から第 1非選択 電位 Vs (V)に切り替えなければならない。この場合、奇数行の走査電極グループ 4 Aに最終の走査パルスが与えられているときに、前述のように維持電極 SUS1〜SU Snの電位が変動する。すなわち、走査電極グループ 4Aの最終の走査パルスが与え られる走査電極 SCN (n— 1)と対をなす維持電極 SUS (n— 1)の電位が変動し、ま たそれによつて走査パルスが与えられて 、る走査電極 SCN (n— 1)の電位も変動す ることにより、走査電極 SCN (n- 1)と維持電極 SUS (n- 1)との間の電圧が低下し、 書込みミスが生じやすくなる。
[0120] そこで、この例では、奇数行の走査電極グループ 4Aに最終の走査パルスの付与 終了後、すなわち、第 1のサブ期間 Taの後に、書込み休止期間 Trを設け、その間に 偶数行の走査電極 SCNbに与える電位を切り替え、維持電極 SUSl〜SUSnの電 位変動が終了あるいは実質的に終了してから、第 2のサブ期間 Tbを開始することに より、前述の書込みミスを防止することができる。
[0121] この書込み休止期間 Trは、少なくともサブ期間 Ta、 Tbにおける走查パノレス間隔 ti より長い時間であり、複数のサブフィールドからなる 1フィールドが所定時間(例えば 周波数が 60Hzの場合には、約 16. 7ms)以内となるように定められる。例えば、シミ ユレーシヨンあるいは試作品等によって、偶数行の走査電極 SCNbに与える電位を 第 2非選択電位 Vx (V)力も第 1非選択電位 Vs (V)に切り替えたときに、維持電極 S USl〜SUSnの電位が Vh士 1 (V)以内の所定値になる(電位変動が実質的に終了 する)までの時間(この時間を tsとする)を求め、その時間 tsを書込み休止期間 Trの 所要時間に定めればよい。この場合、図 6に示すように、第 1のサブ期間 Taの終了直 後、すなわち、書込み休止期間 Trの開始と同時に偶数行の走査電極 SCNbに与え る電位が切り替えられる。また、書込み休止期間 Trを前述の時間 tsより長くできる場 合には、その分、偶数行の走査電極 SCNbに与える電位を切り替えるタイミングを遅 らせて、書込み休止期間 Trの前半に走査電極 SCNbに与える電位を切り替えるよう にし、書込み休止期間 Trを時間 tsより長くしてもよい。図 6において、例えば、 1ライン 書込み時間 ta、 tbを 1. 3〜1. s (但し、 ta<tb)、走査パルス間隔 tiを 0. 1〜0. 25 μ s、書込み休止期間 Trを 7. 25-14. 5 μ sの範囲内の所定値に設定することが できる。
[0122] (第 2の実施形態)
本発明の第 2の実施形態に係るプラズマディスプレイ装置に用 ヽるプラズマデイス プレイパネルの構成は、図 1及び図 2に示された第 1の実施形態と同様であり、その 説明を省略する。
[0123] また、本発明の第 2の実施形態に係るプラズマディスプレイ装置の概略構成を示す ブロック図も第 1の実施形態で用いた図 3によって示されるが、第 1の実施形態とは維 持電極駆動回路 14の内部構成が異なる。維持電極駆動回路 14以外の構成につい ては第 1の実施形態と同様であり、その詳しい説明を省略する。
[0124] 図 7は、本発明の第 2の実施形態における走査電極及び維持電極とそれぞれの駆 動回路との接続関係を示す図である。
[0125] PDP1は、第 1の実施形態と同様の構成であり、その内部に走査電極 SCN1〜SC Nn、維持電極 SUSl〜SUSn及びデータ電極 Dl〜Dmが配列されている。
[0126] 走査電極駆動回路 13も、第 1の実施形態と同様の構成であり、その内部に奇数行 の走査電極グループ 4Aの走査電極 SCNa (a= 1、 3、 · · ·、 n— 1)を駆動する第 1駆 動回路 13Aと、偶数行の走査電極グループ 4Bの走査電極 SCNb (b = 2、 4、 · · ·、 n )を駆動する第 2駆動回路 13Bと、それらを制御する制御回路(図示せず)とを有して いる。
[0127] 維持電極駆動回路 14は、第 1の実施形態とは異なり、その内部に第 1駆動回路 14 A及び第 2駆動回路 14Bを有している。また、維持電極駆動回路 14内部において、 維持電極 SUSl〜SUSnは、奇数行の維持電極 SUSa (a= l、 3、 · · ·、 n—l)から なる維持電極グループ 5Aと、偶数行の維持電極 SUSb (b = 2、 4、 · · ·、 n)からなる 維持電極グループ 5Bとにグループ分けされて!、る。グループ 5Aの維持電極 SUSa は共通接続されて、それらを駆動する第 1駆動回路 14Aの出力端子 Rに接続され、 グループ 5Bの維持電極 SUSbは共通接続されて、それらを駆動する第 2駆動回路 1 4Bの出力端子 Sに接続されている。また、維持電極駆動回路 14は、タイミング発生 回路 15から与えられるタイミング信号に基づいて第 1駆動回路 14A及び第 2駆動回 路 14Bを制御する制御回路(図示せず)を有して 、る。
[0128] ここで、維持電極グループ 5Aは、グループ 4Aの走査電極 SCNaと対をなす維持 電極 SUSaからなるグループであり、維持電極グループ 5Bは、グループ 4Bの走査 電極 SCNbと対をなす維持電極 SUSbからなるグループである。したがって、維持電 極グループ 5Aは走査電極グループ 4Aと対応し、維持電極グループ 5Bは走査電極 グループ 4Bと対応して!/、る。
[0129] 次に、本実施形態の PDPの駆動方法について説明する。この PDPの駆動方法は 、本実施形態においては、プラズマディスプレイ装置の動作として遂行される。
[0130] 本実施形態の PDPの駆動方法も、従来例及び第 1の実施形態と同様、サブフィー ルド法による駆動方法であり、各サブフィールドはそれぞれ初期化期間、書込み期間 および維持期間から構成されている。また、初期化期間においては、画像表示を行う すべての放電セルに対して初期化放電を行わせる全セル初期化動作と、直前のサ ブフィールドの維持期間中に点灯した放電セルに対してのみ選択的に初期化放電 を行わせる選択初期化動作とのうちのいずれかの動作を行うことにより、各放電セル の内部が書込み期間における書込み放電が可能な帯電状態、すなわち書込み放電 を行うのに適した壁電荷量になる。この初期化期間及び維持期間における駆動方法 は、図 9に示された従来例及び図 5に示された第 1の実施形態と同様であり、書込み 期間における駆動方法が従来例及び第 1の実施形態とは異なる。
[0131] 図 8は本実施形態の PDPの駆動方法による各電極に与える駆動電位信号の波形 図である。この図 8では、奇数行の走査電極グループ 4Aのある 1つの走査電極 SCN aと、偶数行の走査電極グループ 4Bのある 1つの走査電極 SCNbと、奇数行の維持 電極グループ 5Aの維持電極 SUSaと、偶数行の維持電極グループ 5Bの維持電極 SUSbと、データ電極 Dl〜Dmとについて、ある 1つのサブフィールド期間における 駆動電位信号を示している。なお、初期化期間及び維持期間においては、走査電極 駆動回路 13力も全ての走査電極 SCNl〜SCNnに共通の走査電極駆動電位信号 が与えられるとともに、維持電極駆動回路 14から全ての維持電極 SUSl〜SUSnに 共通の維持電極駆動電位信号が与えられる。
[0132] 図 8において、全セル初期化を行う初期化期間及び維持期間の動作は、図 5に示 された第 1の実施形態の場合と同様であり、その説明を省略する。
[0133] 書込み期間は、第 1のサブ期間 Taと第 2のサブ期間 Tbとで構成される。第 1のサブ 期間 Taは、奇数行の走査電極グループ 4Aに割り当てられた書込みサブ期間、すな わち走査電極グループ 4Aに対応する放電セルに対して書込み動作を行う期間であ る。また、第 2のサブ期間 Tbは、偶数行の走査電極グループ 4Bに割り当てられた書 込みサブ期間、すなわち走査電極グループ 4Bに対応する放電セルに対して書込み 動作を行う期間である。各走査電極グループ 4A、 4B内では、例えば、画面の上側( 番号が小さい行)の走査電極に対応する放電セルから順番に画面の下側 (番号が大 き 、行)の走査電極に対応する放電セルに対して書込み動作を行うようにする。
[0134] 第 1のサブ期間 Taでは、まず、走査電極 SCNl〜SCNnをー且、第 1非選択電位 Vs (V)に保持した後、走査電極グループ 4Bの全ての走査電極 SCNbを第 1非選択 電位 Vs (V)よりも高い第 2非選択電位 Vx (V)に保持するとともに、維持電極グルー プ 5Bの全ての維持電極 SUSbを第 1待機電位である電位 Vh (V)よりも低 、第 2待機 電位 Vy(V)に保持する。ここで、維持電極グループ 5Aの全ての維持電極 SUSaに っ 、ては初期化期間から保持されて 、る第 1待機電位である電位 Vh (V)を維持する 。その後、奇数行の走査電極グループ 4Aに対応する放電セルに対して書込み動作 を行う。まず、走査電極グループ 4Aに対応する最初の行である 1行目の放電セルに 対して書込み動作を行う。この書込み動作では、 1行目の走査電極 SCN1に選択電 位である走査パルス電位 Vb (V)を与えるとともに、データ電極 Dl〜Dmのうち、 1行 目に点灯させるべき放電セルのデータ電極 Dkに正の書込みパルス電位 Vw(V)を 与える。このとき、データ電極 Dkと走査電極 SCN1との交差部の電圧は、外部印加 電圧 (Vw— Vb)に、データ電極 Dk上の壁電荷により生じる電圧および走査電極 SC N1上の壁電荷により生じる電圧の大きさが加算されたものとなり、放電開始電圧を超 える。そして、データ電極 Dkと走査電極 SCN1との間および維持電極 SUS1と走査 電極 SCN1との間に書込み放電が起こり、この放電セルの走査電極 SCN1上に正の 壁電荷が蓄積され、維持電極 SUS1上に負の壁電荷が蓄積され、データ電極 Dk上 にも負の壁電荷が蓄積される。このようにして、 1行目に点灯させるべき放電セルで書 込み放電を起こして各電極上に壁電荷を蓄積する書込み動作が行われる。一方、正 の書込みパルス電位 Vw(V)を与えなかったデータ電極と走査電極 SCN1との交差 部の電圧は放電開始電圧を超えないので、書込み放電は発生しない。次に、同様に して 3行目の放電セルに対して書込み動作を行う。以降も同様に、走査電極グルー プ 4Aに対応する最後の行である n— 1行目の放電セルに至るまで順次書込み動作 を行う。そして、 n— 1行目の放電セルに対する書込み動作が終了すると、走査電極 グループ 4Bの全ての走査電極 SCNbを第 1非選択電位 Vs (V)に保持するとともに、 維持電極グループ 5Bの全ての維持電極 SUSbを第 1待機電位である電位 Vh (V)に 保持し、第 1のサブ期間 Taが終了する。なお、第 1待機電位 Vh(V)は、走査電極の 第 1非選択電位 Vs (V)よりも高ぐ維持パルス電位 Vm (V)よりも低 、電位に設定さ れる。
次に、第 2のサブ期間 Tbでは、その期間中、維持電極グループ 5A、 5Bの全ての 維持電極 SUSl〜SUSnについて保持されている電位 Vh (V)を維持する。そして、 偶数行の走査電極グループ 4Bに対応する放電セルに対して書込み動作を行う。ま ず、走査電極グループ 4Bに対応する最初の行である 2行目の放電セルに対して書 込み動作を行う。この 2行目の放電セルに対する書込み動作は、前述の 1行目の放 電セルに対する書込み動作と同様である(但し、後述のように、 1ライン書込み時間 ta 、 tbが異なる)。次に、同様にして 4行目の放電セルに対して書込み動作を行う。以降 も同様に、走査電極グループ 4Bに対応する最後の行である n行目の放電セルに至 るまで順次書込み動作を行う。そして、 n行目の放電セルに対する書込み動作が終 了すると、全ての維持電極 SUSl〜SUSnを OVに保持し、第 2のサブ期間 Tbが終 了する。
[0136] このように本実施形態における書込み期間では、走査電極グループ 4Aに対応する 行の放電セルに対して書込み動作を行った後、走査電極グループ 4Bに対応する行 の放電セルに対して書込み動作を行うようにし、それぞれの書込み動作では、走査 電極に順次走査パルスを与えるとともに、データ電極には表示すべき画像信号に対 応した書込みノ ルス電位を与えることにより、走査電極とデータ電極との間及び走査 電極と維持電極との間で選択的に書込み放電を起こし、選択的に壁電荷形成を行う
[0137] さらに、本実施形態では、各走査電極に走査パルス電位 Vb (V)を与える時間であ る 1ライン書込み時間を、第 1のサブ期間 Taと第 2のサブ期間 Tbとで異ならせている 。すなわち、第 1のサブ期間 Taにおける 1ライン書込み時間 taを、第 2のサブ期間 Tb における 1ライン書込み時間 tbよりも短くしている。第 1のサブ期間 Taでは、第 2のサ ブ期間 Tbと比較して、初期化期間終了時からの経過時間が短ぐ放電セル内の壁 電荷及びプライミング粒子の減少が少ないため、放電遅れが小さぐ 1ライン書込み 時間 taを短くしても良好な書込み放電が得られる。そして、 1ライン書込み時間 taを 短くすることにより、第 1のサブ期間 Taを短縮できる。また、書込み期間中の壁電荷 の中和量は、初期化期間の動作終了時から書込み動作が行われるまでの時間(書 込み待機時間)が長い放電セルほど大きぐまた、壁電荷の中和現象は、初期化放 電によるプライミング粒子の大量発生等により、初期化期間の動作終了直後ほど顕 著に発生するため、第 1のサブ期間 Taを短くすることにより、第 1のサブ期間 Taにお V、て書込み動作の対象となる放電セルの書込み待機中における壁電荷及びブライミ ング粒子の減少を抑えることが可能になり、第 1のサブ期間 Taの後半部における書 込みミスをより防止することができる。また、第 1のサブ期間 Taを短縮することにより、 第 2のサブ期間 Tbを初期化期間終了時に近づけることができ、第 2のサブ期間 Tbに ぉ ヽても書込み動作の対象となる放電セルの書込み待機中における壁電荷及びプ ライミング粒子の減少を抑えることが可能になり、第 2のサブ期間 Tbにおける書込み ミスを防止することができる。
[0138] 次に、初期化期間に選択初期化動作を行うサブフィールドにおける動作を説明す る。
[0139] この初期化期間については図示していないが、図 9の例えば第 2SFの初期化期間 と同様であり、第 1の実施形態で説明した通りである。この後に続く書込み期間およ び維持期間につ ヽては、前述した初期化期間に全セル初期化動作を行うサブフィー ルドの書込み期間および維持期間と同様であるため説明を省略する。
[0140] なお、本実施形態では、維持電極 SUSl〜SUSnに対し書込み期間に与える第 1 待機電位 Vh (V)が初期化期間に与える正の電位 Vh (V)と等しくなるように構成して いるが、必ずしもこのような構成に限られるものではなぐ例えば、書込み期間に与え る第 1待機電位 Vh(V)が、初期化期間に与える正の電位よりも若干 (例えば 5〜20 V程度)高くなるように構成してもよ!/、。
[0141] 本実施形態では、書込み期間の第 1のサブ期間 Taにおいて、走査電極グループ 4 Bの全ての走査電極 SCNbに与える第 2非選択電位 Vx(V)を、第 1非選択電位 Vs ( V)よりも電圧 Vscn2の分だけ高!、電位とし、電圧 Vscn2を走査パルス電圧 Vscnと 等しくなるように設定している。この第 2非選択電位 Vx (V)は、第 1非選択電位 Vs (V )よりも高ぐ全セル初期化動作を行う初期化期間の最高電位 Vr (V)よりも低い電位 に設定すればよい。但し、走査電極 SCNbと、維持電極 SUSb及びデータ電極 D1 〜Dmとの間で、放電が発生しないような電位に設定する。
[0142] また、第 1のサブ期間 Taにお!/、て、維持電極グループ 5Bの全ての維持電極 SUS bに与える第 2待機電位 Vy (V)を接地電位に設定して 、る。この第 2待機電位 Vy (V )は、第 1待機電位 Vh(V)よりも低ぐ走査電極の選択電位 Vb (V)よりも高い電位に 設定すればよい。但し、維持電極 SUSbと、走査電極 SCNb及びデータ電極 D1〜D mとの間で、放電が発生しないような電位に設定する。
[0143] 上記の駆動方法において、初期化期間及び維持期間の動作については、図 9に 示された従来例と同様であり、データ電極駆動回路 12によって全てのデータ電極 D l〜Dmが同一の電位 (例えば OV)に保持され、走査電極駆動回路 13の第 1及び第 2駆動回路 13A、 13Bによって全ての走査電極 SCNl〜SCNnが同じように駆動さ れ、維持電極駆動回路 14の第 1及び第 2駆動回路 14A、 14Bによって全ての維持 電極 SUSl〜SUSnが同じように駆動される。
[0144] また、維持電極駆動回路 14では、第 1駆動回路 14Aによって、初期化期間から続 V、て書込み期間中に、維持電極グループ 5Aの全ての維持電極 SUSaに対し第 1待 機電位 Vh (V)を与え、第 2駆動回路 14Bによって、維持電極グループ 5Bの全ての 維持電極 SUSbに対し、書込み期間の第 1のサブ期間 Taに第 2待機電位 Vy (V)を 与え、第 2のサブ期間 Tbに第 1待機電位 Vh(V)を与えるように構成されている。
[0145] 前述の動作から明らかなように、走査電極駆動回路 13において、走査電極グルー プ 4Bの走査電極 SCNbを駆動する第 2駆動回路 13Bは、第 1駆動回路 13Aに対し て、第 1のサブ期間 Taに、走査電極グループ 4Bの全ての走査電極 SCNbに第 2非 選択電位 Vx (V)を与えるための構成が追加された構成になっている (第 1の実施形 態と同様)。また、維持電極駆動回路 14において、維持電極グループ 5Bの維持電 極 SUSbを駆動する第 2駆動回路 14Bは、第 1駆動回路 14Aに対して、第 1のサブ 期間 Taに、維持電極グループ 5Bの全ての維持電極 SUSbに第 2待機電位 Vy(V) を与えるための構成が追加された構成になっている。
[0146] 本実施形態では、初期化期間の後の書込み期間を複数のサブ期間に分割し、第 1 のサブ期間 Ta中に、第 1のサブ期間 Taより後の第 2のサブ期間 Tbに割り当てられた 走査電極グループ 4Bの走査電極 SCNbに対し、第 1非選択電位 Vs (V)より高 、第 2非選択電位 Vx (V)を与えることにより、書込み待機中の放電セル (走査電極ダル ープ 4Bに対応する放電セル)において、放電空間における走査電極 SCNb近傍部 分とデータ電極 Dl〜Dm近傍部分との間の電位差、及び走査電極 SCNb近傍部分 と維持電極 SUSb近傍部分との間の電位差を小さくして、従来問題になっていた壁 電荷の中和を抑制することができる。さらに維持電極グループ 5Bの維持電極 SUSb に対し、第 1待機電位 Vh(V)よりも低い第 2待機電位 Vy(V)を与えることにより、書 込み待機中の放電セルにおいて、放電空間における走査電極 SCNb近傍部分と維 持電極 SUSb近傍部分との間の電位差をより小さくすることができ、壁電荷の中和を より抑制することができる。さらに、第 1のサブ期間 Taにおける 1ライン書込み時間 ta を、第 2のサブ期間 Tbにおける 1ライン書込み時間 tbよりも短くすることにより、第 1の サブ期間 Taを短縮し、第 1のサブ期間 Taの後半部及び第 2のサブ期間 Tbを初期化 期間終了時に近づけることができ、第 1のサブ期間 Taの後半部及び第 2のサブ期間 Tbにお ヽて書込み動作の対象となる放電セルの書込み待機中における壁電荷及び プライミング粒子の減少を抑えることが可能になる。以上のことから、初期化期間終了 時における書込み放電が可能な帯電状態の維持をより良好に行うことができ、書込 み待機時間の増加による書込みミスをより低減することが可能になる。
[0147] さらに、それぞれの走査電極グループ 4A、 4Bの走査電極力 PDP1において交互 に配列されていることにより、各々の走査電極グループ 4A、 4Bに属する走査電極が PDP1のパネル面(画面)全体に均一に存在するため、各走査電極グループ 4A、 4 B間の回路インピーダンスの違いや、各走査電極グループ 4A、 4B間での負荷の違 い等によって発生する画面上の輝度差が目立たなくなり、明線 Z暗線の発生も防止 でき、良好な画質を得ることができる。
[0148] この第 2の実施形態においても、第 1の実施形態で述べた変形例のように、第 1の サブ期間 Taと第 2のサブ期間 Tbとの間に書込み休止期間 Tr (図 6)を設けるようにし てもよい。
[0149] 以上に述べた第 1及び第 2の実施形態では、書込み動作をシングルスキャン方式 で行う構成であり、このシングルスキャン方式では、ダブルスキャン方式よりも書込み 待機時間が増加するため、書込み待機時間の増加による書込みミスをより効果的に 低減することができる。なお、書込み動作をダブルスキャン方式で行う構成に、本発 明を適用してもよい。
[0150] また、従来、放電セル内のキセノンガスの分圧比が 7%以上の高い分圧比において 書込み待機時間の増加による書込みミスが多発していたので、放電セル内のキセノ ンガスの分圧比が 7%以上の場合に書込みミスをより効果的に低減することができる [0151] また、プラズマディスプレイパネルの解像度が例えば 100万画素(HD)以上のよう に高い場合には、各々の放電セルの占有面積が、 2. 696 X 10_4cm2以上、 4. 432 X 10_3cm2以下のように小さぐ各々の放電セルに蓄積可能な壁電荷量が少なくな り、書込み待機時間の増加に伴う書込みミスが発生しやすくなるため、このような構成 の場合に書込みミスをより効果的に低減することができる。なお、各々の放電セルの 占有面積が、 2. 696 X 10_4cm2である場合は、例えば、 37型画面において走査電 極を 1080本、データ電極を 4320 X 3本備えた構成の場合に相当し、 4. 432 X 10" 3cm2である場合は、例えば、 100型画面において走査電極を 1080本、データ電極 を 1920 X 3本備えた構成の場合に相当する。
[0152] なお、第 1及び第 2の実施形態では、 1フィールドを構成する各々のサブフィールド において、書込み期間の前半の第 1のサブ期間 Taに奇数行の走査電極グループ 4 Aを割り当て、後半の第 2のサブ期間 Tbに偶数行の走査電極グループ 4Bを割り当 てるようにして 、る。この前半と後半の各々のサブ期間に割り当てる走査電極グルー プ 4A、 4Bを、 1フィールドごと、または 1サブフィールドごとに異なるようにしてもよい。 または、 1フィールドごとに異なり、かつ 1サブフィールドごとに異なるようにしてもよい
[0153] 走査電極グループ 4A、 4Bを 1フィールドごとに異なるサブ期間に割り当てる場合、 例えば、第 1フィールドの各サブフィールドにおいて、第 1のサブ期間に走査電極グ ループ 4Aを、第 2のサブ期間に走査電極グループ 4Bを割り当て、第 1フィールドに 続く第 2フィールドの各サブフィールドにおいて、第 1のサブ期間に走査電極グルー プ 4Bを、第 2のサブ期間に走査電極グループ 4Aを割り当てるようにし、以降のフィー ルドにおいても同様に繰り返される。この場合、書込み待機時間の増加による書込み ミスがたとえ発生したとしても、それによつて不灯になる放電セルの位置が 1フィール ド(例えば周波数が 60Hzの場合には、約 16. 7ms)毎に異なるため、放電セルの不 灯による画質劣化が肉眼では認識できず、 目立たなくなる。
[0154] 走査電極グループ 4A、 4Bを 1サブフィールドごとに異なるサブ期間に割り当てる場 合、例えば、各フィールドにおいて、第 1サブフィールドでは、第 1のサブ期間に走査 電極グループ 4Aを、第 2のサブ期間に走査電極グループ 4Bを割り当て、第 1サブフ ィールドに続く第 2サブフィールドでは、第 1のサブ期間に走査電極グループ 4Bを、 第 2のサブ期間に走査電極グループ 4Aを割り当てるようにし、以降のサブフィールド においても同様に繰り返される。この場合、書込み待機時間の増加による書込みミス がたとえ発生したとしても、それによつて不灯になる放電セルの位置が 1サブフィール ド (例えば周波数が 60Hzで、 1フィールドが 11個のサブフィールドで構成される場合 には、約 1. 5ms)毎に異なるため、放電セルの不灯による画質劣化が肉眼では認識 できず、 目立たなくなる。
[0155] 走査電極グループ 4A、 4Bを 1フィールドごとに異なり、かつ 1サブフィールドごとに 異なるサブ期間に割り当てる場合、例えば、第 1フィールドにおける第 1サブフィール ドでは、第 1のサブ期間に走査電極グループ 4Aを、第 2のサブ期間に走査電極ダル ープ 4Bを割り当て、第 1サブフィールドに続く第 2サブフィールドでは、第 1のサブ期 間に走査電極グループ 4Bを、第 2のサブ期間に走査電極グループ 4Aを割り当てる ようにし、以降のサブフィールドにおいても同様に繰り返される。そして第 1フィールド に続く第 2フィールドにおける第 1サブフィールドでは、第 1のサブ期間に走査電極グ ループ 4Bを、第 2のサブ期間に走査電極グループ 4Aを割り当て、第 1サブフィール ドに続く第 2サブフィールドでは、第 1のサブ期間に走査電極グループ 4Aを、第 2の サブ期間に走査電極グループ 4Bを割り当てるようにし、以降のサブフィールドにお ヽ ても同様に繰り返される。さらに、以降のフィールドにおいても同様に繰り返される。こ の場合、書込み待機時間の増加による書込みミスがたとえ発生したとしても、それに よって不灯になる放電セルの位置が 1フィールド毎及び 1サブフィールド毎に異なる ため、放電セルの不灯による画質劣化が肉眼では認識できず、 目立たなくなる。
[0156] また、第 1及び第 2の実施形態では、走査電極を 2つの走査電極グループにグルー プ分けするとともに、書込み期間をそれぞれの走査電極グループが割り当てられる 2 つのサブ期間(書込みサブ期間)からなるようにしたが、 3つ以上の走査電極グルー プにグループ分けして、書込み期間をそれぞれの走査電極グループが割り当てられ る 3つ以上のサブ期間力 なるようにしてもよ!、。
[0157] 第 1の実施の形態において、例えば、走査電極を 4つの走査電極グループにダル ープ分けする場合、図 2のように配列された走査電極 SCNl〜SCNnを、 SCNc (c = l +4j、j = 0, 1, 2, · · ·)、 SCNd (d= 2+4j)、 SCNe (e = 3+4j)、 SCNf (f=4 +4j)の 4つにグループ分けし、走査電極 SCNcを走査電極グループ CIとし、走査 電極 SCNdを走査電極グループ D1とし、走査電極 SCNeを走査電極グループ E1と し、走査電極 SCNfを走査電極グループ F1とする。この場合、書込み期間を、第 1の サブ期間、第 2のサブ期間、第 3のサブ期間、第 4のサブ期間の順に 4つのサブ期間 に分割し、例えば、走査電極グループ C1を第 1のサブ期間に、走査電極グループ D 1を第 2のサブ期間に、走査電極グループ E1を第 3のサブ期間に、走査電極グルー プ F1を第 4のサブ期間に、それぞれ割り当てるようにすればよい。そして、走査電極 グループ C1が割り当てられた第 1のサブ期間においては、走査電極グループ Dl, E 1, F1の走査電極に、図 5の第 1のサブ期間 Taにおける偶数行の走査電極グループ 4Bの走査電極と同じ電位を与え、走査電極グループ D1が割り当てられた第 2のサ ブ期間においては、走査電極グループ El, F1の走査電極に、図 5の第 1のサブ期 間 Taにおける偶数行の走査電極グループ 4Bの走査電極と同じ電位を与え、走査電 極グループ E1が割り当てられた第 3のサブ期間にお!/、ては、走査電極グループ F1 の走査電極に、図 5の第 1のサブ期間 Taにおける偶数行の走査電極グループ 4Bの 走査電極と同じ電位を与えるようにすればよ!、。
[0158] このように、 3つ以上の走査電極グループにグループ分けした場合、任意の走查電 極グループにつ 、て、各走査電極グループが割り当てられたサブ期間より以前の全 てのサブ期間において、図 5の第 1のサブ期間 Taにおける偶数行の走査電極ダル ープ 4Bと同じ電位を与えるようにすることが最も好ましいが、少なくとも 1つの走査電 極グループにつ 、て、その走査電極グループが割り当てられたサブ期間より以前の 少なくとも 1つのサブ期間において、図 5の第 1のサブ期間 Taにおける偶数行の走査 電極グループ 4Bと同じ電位を与えるようにすることにより、書込みミスをある程度は低 減できる。
[0159] また、第 2の実施の形態において、例えば、走査電極を 4つの走査電極グループに グループ分けする場合、図 2のように配列された走査電極 SCNl〜SCNnを、 SCNc (c = l +4j、j = 0, 1, 2, · · ·)、 SCNd (d= 2+4j)、 SCNe (e = 3+4j)、 SCNf (f= 4+4j)の 4つにグループ分けし、走査電極 SCNcを走査電極グループ C1とし、走査 電極 SCNdを走査電極グループ D1とし、走査電極 SCNeを走査電極グループ E1と し、走査電極 SCNfを走査電極グループ F1とする。また、走査電極と対をなす維持 電極についても同様にグループ分けする。維持電極 SUSl〜SUSnを、 SUSc (c = l +4j、j = 0, 1, 2, · · · )、 SUSd(d= 2+4j)ゝ SUSe (e = 3+4j)ゝ SUSf (f=4+4 j)の 4つにグループ分けし、維持電極 SUScを維持電極グループ C2とし、維持電極 SUSdを維持電極グループ D2とし、維持電極 SUSeを維持電極グループ E2とし、維 持電極 SUSfを維持電極グループ F2とする。この場合、書込み期間を、第 1のサブ 期間、第 2のサブ期間、第 3のサブ期間、第 4のサブ期間の順に 4つのサブ期間に分 割し、例えば、走査電極グループ C1を第 1のサブ期間に、走査電極グループ D1を 第 2のサブ期間に、走査電極グループ E1を第 3のサブ期間に、走査電極グループ F 1を第 4のサブ期間に、それぞれ割り当てるようにすればよい。そして、走査電極ダル ープ C1が割り当てられた第 1のサブ期間においては、走査電極グループ Dl, E1, F 1の走査電極に、図 8の第 1のサブ期間 Taにおける偶数行の走査電極グループ 4B の走査電極と同じ電位を与え、維持電極グループ D2, E2, F2の維持電極に、図 8 の第 1のサブ期間 Taにおける偶数行の維持電極グループ 5Bの維持電極と同じ電位 を与える。また、走査電極グループ D1が割り当てられた第 2のサブ期間においては、 走査電極グループ El, F1の走査電極に、図 8の第 1のサブ期間 Taにおける偶数行 の走査電極グループ 4Bの走査電極と同じ電位を与え、維持電極グループ E2, F2 の維持電極に、図 8の第 1のサブ期間 Taにおける偶数行の維持電極グループ 5Bの 維持電極と同じ電位を与える。また、走査電極グループ Eが割り当てられた第 3のサ ブ期間においては、走査電極グループ F1の走査電極に、図 8の第 1のサブ期間 Ta における偶数行の走査電極グループ 4Bの走査電極と同じ電位を与え、維持電極グ ループ F2の維持電極に、図 8の第 1のサブ期間 Taにおける偶数行の維持電極ダル ープ 5Bの維持電極と同じ電位を与えるようにすればよい。
このように、 3つ以上の走査電極グループにグループ分けした場合、任意の走查電 極グループ及びそれと対応する維持電極グループにつ ヽて、各走査電極グループ が割り当てられたサブ期間より以前の全てのサブ期間において、図 8の第 1のサブ期 間 Taにおける偶数行の走査電極グループ 4B及び維持電極グループ 5Bと同じ電位 を与えるようにすることが最も好まし 、が、少なくとも 1つの走査電極グループにつ!/ヽ て、その走査電極グループが割り当てられたサブ期間より以前の少なくとも 1つのサ ブ期間において、図 8の第 1のサブ期間 Taにおける偶数行の走査電極グループ 4B と同じ電位を与えるとともに、その走査電極グループに対応する維持電極グループ について、図 8の第 1のサブ期間 Taにおける偶数行の維持電極グループ 5Bと同じ 電位を与えるようにすることにより、書込みミスをある程度は低減できる。
[0161] 以上のように、 3つ以上の走査電極グループにグループ分けした場合の走査電極 の 1ライン書込み時間につ 、ては次のように設定すればよ!、。例えば前述のように 4 つの走査電極グループ C1〜F1にグループ分けし、書込み期間を、 4つの各走查電 極グループ C1〜F1に対応するように第 1〜第 4の順に 4つのサブ期間に分割した場 合について説明する。この場合、第 1のサブ期間における走査電極グループ C1の 1 ライン書込み時間を tc、第 2のサブ期間における走査電極グループ D1の 1ライン書 込み時間を td、第 3のサブ期間における走査電極グループ Elの 1ライン書込み時間 を te、第 4のサブ期間における走査電極グループ F1の 1ライン書込み時間を tfとする と、 tcく tdく teく tfとすることにより、第 1〜第 3のサブ期間を短縮して、第 2〜第 4の サブ期間において書込み動作の対象となる放電セルの書込み待機中における壁電 荷及びプライミング粒子の減少を抑えることが可能になる。このように、初期化期間に 近いサブ期間ほど 1ライン書込み時間が短くなるようにすることが最も好ましいが、 tc く tdく te = tf、 tcく td = teく tf、 tc = tdく teく tf、 tcく td=te = tf、 tc = td = te< t f等としても有る程度の効果は得られる。また、 td< te = tf=tc、 te< td = tf=tcとし ても少なくとも最後のサブ期間を初期化期間終了時に近づけることができ、有る程度 の効果は得られる。すなわち、書込み期間を構成する複数のサブ期間のうち、最後 のサブ期間における 1ライン書込み時間より短い 1ライン書込み時間が設定されるサ ブ期間が少なくとも 1つ存在するようにすればよい。但し、最後のサブ期間における 1 ライン書込み時間より長い 1ライン書込み時間が設定されるサブ期間は存在しないも のとする。
[0162] また、 3つ以上の走査電極グループにグループ分けした場合も、第 1の実施形態の 変形例で述べたように各サブ期間の間に書込み休止期間を設けるようにしてもよ 、。
[0163] また、 3つ以上の走査電極グループにグループ分けした場合も、各々のサブ期間 に割り当てる走査電極グループを、 1フィールドごと、または 1サブフィールドごとに異 なるようにしてもよいし、または、 1フィールドごとに異なり、かつ 1サブフィールドごとに 異なるようにしてちょい。
[0164] なお、走査電極グループのグループ数の増加は、走査電極駆動回路 13の複雑ィ匕 及び制御の複雑化を招くことになる。さらに、第 2の実施形態において、走査電極グ ループのグループ数を増加する場合には、維持電極グループのグループ数も同様 に増加するため、維持電極駆動回路 14の複雑ィ匕及び制御の複雑ィ匕を招くことにも なる。このようなデメリットを考慮すれば走査電極グループのグループ数を 2つにする のが好ましい。
[0165] なお、以上では、各々の走査電極グループに属する走査電極の本数を等しいもの としたが、各々の走査電極グループに属する走査電極の本数が異なってもよい。また 、各々の走査電極グループに属する走査電極が 1本ずつ順番に配列されているもの としたが、これに限られるものではない。各々の走査電極グループは、それぞれ、すく なくとも 1本 (複数本の場合には互いに隣接して存在する複数本)の走査電極力ゝらな る複数の走査電極サブグループを有し、かつ、異なる走査電極グループの走査電極 サブグループ同士が隣接して存在するとともに同一の走査電極グループの走査電極 サブグループ同士が隣接して存在しな ヽように、走査電極がグループ分けされて構 成されてあればよい。ここで、各走査電極サブグループが 1本の走査電極で構成され る例が、図 4、図 7に示された構成である。例えば、各走査電極サブグループが互い に隣接する 2本の走査電極で構成されてあつてもよい。また、走査電極グループごと に、走査電極サブグループを構成する走査電極の本数が異なってもよいし、各々の 走査電極グループにおいて各走査電極サブグループを構成する走査電極の本数が 異なってもよい。
[0166] 上記説明から、当業者にとっては、本発明の多くの改良や他の実施形態が明らか である。従って、上記説明は、例示としてのみ解釈されるべきであり、本発明を実行 する最良の態様を当業者に教示する目的で提供されたものである。本発明の精神を 逸脱することなぐその構造及び Z又は機能の詳細を実質的に変更できる。
産業上の利用可能性
本発明に係るプラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装 置は、書込みミスをより低減し、良好な画質を得ることができる画像表示装置等として 有用である。

Claims

請求の範囲
対をなす走査電極及び維持電極からなる複数の表示電極対と複数のデータ電極と が間隙を有して交差するように配設され、前記間隙を形成する前記表示電極対及び 前記データ電極とを有し前記間隙に放電空間が形成された複数の放電セルを有し たプラズマディスプレイパネルの駆動方法であって、
前記複数の表示電極対に含まれる複数の前記走査電極が複数の走査電極グルー プからなり、前記走査電極グループが少なくとも 1の前記走査電極からなる複数の走 查電極サブグループを有し、異なる走査電極グループに含まれる前記走査電極サブ グループが隣接して存在するとともに同一走査電極グループに含まれる前記走査電 極サブグループが互いに隣接して存在しな 、ように、前記複数の走査電極を複数の 前記走査電極グループにグループ分けし、
1フィールド期間を、前記放電セル内部を書込み放電が可能な帯電状態にする初 期化期間と、点灯させる前記放電セルに前記書込み放電を生じさせる書込み期間と 、前記書込み放電を生じさせた前記放電セルを点灯させる維持期間とを有する複数 のサブフィールドに分割し、
各サブフィールドの前記書込み期間を、それぞれ異なる 1つの前記走査電極ダル ープを割り当てるように複数の書込みサブ期間に分割し、
前記書込みサブ期間に、前記書込みサブ期間に割り当てられた走査電極グルー プの前記走査電極を有する前記放電セルのうち前記点灯させるべき放電セルに前 記書込み放電を生じさせるために、前記書込みサブ期間に割り当てられた走査電極 グループの前記走査電極に対し選択と非選択とに応じて選択電位と第 1非選択電位 とを与えるようにして前記走査電極を順次選択し、各々の前記走査電極の選択と同 期して選択すべき前記データ電極に書込み電位を与え、
前記複数の書込みサブ期間のうち最後の前記書込みサブ期間を除く一の前記書 込みサブ期間において前記走査電極に対して前記選択電位を与える時間を、前記 最後の書込みサブ期間において前記走査電極に対して前記選択電位を与える時間 よりち短くし、
一の前記走査電極グループを割り当てた書込みサブ期間より前の 、ずれかの前記 書込みサブ期間において、前記一の走査電極グループの前記走査電極に対し前記 第 1非選択電位より高 、第 2非選択電位を与える、プラズマディスプレイパネルの駆 動方法。
[2] 前記書込みサブ期間に割り当てられた走査電極グループと対をなす前記維持電 極に第 1待機電位を与え、前記一の走査電極グループを割り当てた書込みサブ期間 より前のいずれかの前記書込みサブ期間において、前記一の走査電極グループの 前記走査電極と対をなす前記維持電極に対し、前記第 1待機電位より低!、第 2待機 電位を与える、請求項 1に記載のプラズマディスプレイパネルの駆動方法。
[3] 前記第 2待機電位は、前記選択電位より高い、請求項 2に記載のプラズマディスプ レイパネルの駆動方法。
[4] 前記第 2待機電位は、接地電位である、請求項 2に記載のプラズマディスプレイパ ネルの駆動方法。
[5] 前記一の走査電極グループを割り当てた書込みサブ期間の直前の書込みサブ期 間に前記一の走査電極グループの前記走査電極に前記第 2非選択電位を与え、 前記一の走査電極グループを割り当てた書込みサブ期間の直前の書込みサブ期 間と、前記一の走査電極グループを割り当てた書込みサブ期間との間に、予め定め られた所定時間からなり、全ての前記走査電極に対して前記選択電位を与えな ヽ書 込み休止期間を設け、
前記書込み休止期間の前半に、前記一の走査電極グループの前記走査電極に与 える電位を、前記第 2非選択電位力 前記第 1非選択電位に切替える、請求項 1また は 2に記載のプラズマディスプレイパネルの駆動方法。
[6] 前記書込み休止期間の前半に前記一の走査電極グループの前記走査電極に与 える電位が前記第 1非選択電位に切替えられたことによる前記維持電極の電位変動 力 前記書込み休止期間の期間内に実質的に終了するよう、前記書込み休止期間 の前記所定時間が予め定められて 、る、請求項 5に記載のプラズマディスプレイパネ ルの駆動方法。
[7] 各サブフィールド期間において、前記初期化期間に、前記走査電極に対し、上昇 後に下降する第 1のランプ電位と、前記第 1のランプ電位の最高電位よりも低い電位 から下降する第 2のランプ電位とのうちの 、ずれかを与えるようにし、
前記第 2非選択電位は、前記第 1のランプ電位の最高電位より低い、請求項 1また は 2に記載のプラズマディスプレイパネルの駆動方法。
[8] 前記走査電極グループのグループ数が 2つである、請求項 1または 2に記載のプラ ズマディスプレイパネルの駆動方法。
[9] 各々の前記書込みサブ期間に割り当てられる前記走査電極グループ力 1フィー ルドごとに異なる、請求項 1または 2に記載のプラズマディスプレイパネルの駆動方法
[10] 各々の前記書込みサブ期間に割り当てられる前記走査電極グループ力 1サブフ ィールドごとに異なる、請求項 1または 2に記載のプラズマディスプレイパネルの駆動 方法。
[11] 各々の前記書込みサブ期間に割り当てられる前記走査電極グループ力 1フィー ルドごとに異なり、かつ、 1サブフィールドごとに異なる、請求項 1または 2に記載のプ ラズマディスプレイパネルの駆動方法。
[12] 前記放電セルに、分圧比が 7%以上のキセノンガスを含む放電ガスが充填されて
Vヽる、請求項 1または 2に記載のプラズマディスプレイパネルの駆動方法。
[13] 各々の前記データ電極が全ての前記走査電極と交差するように配設され、前記書 込み期間において前記走査電極を 1本ずつ選択する、請求項 1または 2に記載のプ ラズマディスプレイパネルの駆動方法。
[14] 各々の前記放電セルの占有面積が、 2. 696 X 10_4cm2以上、 4. 432 X 10"3cm2 以下である、請求項 1または 2に記載のプラズマディスプレイパネルの駆動方法。
[15] 対をなす走査電極及び維持電極からなる複数の表示電極対と複数のデータ電極と が間隙を有して交差するように配設され、前記間隙を形成する前記表示電極対及び 前記データ電極とを有し前記間隙に放電空間が形成された複数の放電セルを有し たプラズマディスプレイパネルと、前記プラズマディスプレイパネルを駆動する駆動装 置とを備え、
前記駆動装置は、
前記複数の表示電極対に含まれる複数の前記走査電極が複数の走査電極グルー プからなり、前記走査電極グループが少なくとも 1の前記走査電極からなる複数の走 查電極サブグループを有し、異なる走査電極グループに含まれる前記走査電極サブ グループが隣接して存在するとともに同一走査電極グループに含まれる前記走査電 極サブグループが互いに隣接して存在しな 、ように、前記複数の走査電極を複数の 前記走査電極グループにグループ分けし、
1フィールド期間を、前記放電セル内部を書込み放電が可能な帯電状態にする初 期化期間と、点灯させる前記放電セルに前記書込み放電を生じさせる書込み期間と 、前記書込み放電を生じさせた前記放電セルを点灯させる維持期間とを有する複数 のサブフィールドに分割し、
各サブフィールドの前記書込み期間を、それぞれ異なる 1つの前記走査電極ダル ープを割り当てるように複数の書込みサブ期間に分割し、
前記書込みサブ期間に、前記書込みサブ期間に割り当てられた走査電極グルー プの前記走査電極を有する前記放電セルのうち前記点灯させるべき放電セルに前 記書込み放電を生じさせるために、前記書込みサブ期間に割り当てられた走査電極 グループの前記走査電極に対し選択と非選択とに応じて選択電位と第 1非選択電位 とを与えるようにして前記走査電極を順次選択し、各々の前記走査電極の選択と同 期して選択すべき前記データ電極に書込み電位を与え、
前記複数の書込みサブ期間のうち最後の前記書込みサブ期間を除く一の前記書 込みサブ期間において前記走査電極に対して前記選択電位を与える時間を、前記 最後の書込みサブ期間において前記走査電極に対して前記選択電位を与える時間 よりち短くし、
一の前記走査電極グループを割り当てた書込みサブ期間より前の 、ずれかの前記 書込みサブ期間において、前記一の走査電極グループの前記走査電極に対し前記 第 1非選択電位より高 、第 2非選択電位を与えるように構成された、プラズマディスプ レイ装置。
前記駆動装置は、前記書込みサブ期間に割り当てられた走査電極グループと対を なす前記維持電極に第 1待機電位を与え、前記一の走査電極グループを割り当てた 書込みサブ期間より前のいずれかの前記書込みサブ期間において、前記一の走査 電極グループの前記走査電極と対をなす前記維持電極に対し、前記第 1待機電位 より低 、第 2待機電位を与える、請求項 15に記載のプラズマディスプレイ装置。
[17] 前記第 2待機電位は、前記選択電位より高 ヽ、請求項 16に記載のプラズマデイス プレイ装置。
[18] 前記第 2待機電位は、接地電位である、請求項 16に記載のプラズマディスプレイ装 置。
[19] 前記駆動装置は、
前記一の走査電極グループを割り当てた書込みサブ期間の直前の書込みサブ期 間に前記一の走査電極グループの前記走査電極に前記第 2非選択電位を与え、 前記一の走査電極グループを割り当てた書込みサブ期間の直前の書込みサブ期 間と、前記一の走査電極グループを割り当てた書込みサブ期間との間に、予め定め られた所定時間からなり、全ての前記走査電極に対して前記選択電位を与えな ヽ書 込み休止期間を設け、
前記書込み休止期間の前半に、前記一の走査電極グループの前記走査電極に与 える電位を、前記第 2非選択電位力 前記第 1非選択電位に切替える、請求項 15ま たは 16に記載のプラズマディスプレイ装置。
[20] 前記駆動装置は、前記書込み休止期間の前半に前記一の走査電極グループの前 記走査電極に与える電位が前記第 1非選択電位に切替えられたことによる前記維持 電極の電位変動が、前記書込み休止期間の期間内に実質的に終了するよう、前記 書込み休止期間の前記所定時間が予め定められている、請求項 5に記載のプラズマ ディスプレイ装置。
[21] 前記駆動装置は、各サブフィールド期間において、前記初期化期間に、前記走査 電極に対し、上昇後に下降する第 1のランプ電位と、前記第 1のランプ電位の最高電 位よりも低 、電位から下降する第 2のランプ電位とのうちの 、ずれかを与えるようにし 前記第 2非選択電位は、前記第 1のランプ電位の最高電位より低い、請求項 15ま たは 16に記載のプラズマディスプレイ装置。
[22] 前記走査電極グループのグループ数が 2つである、請求項 15または 16に記載の プラズマディスプレイ装置。
[23] 各々の前記書込みサブ期間に割り当てられる前記走査電極グループ力 1フィー ルドごとに異なる、請求項 15または 16に記載のプラズマディスプレイ装置。
[24] 各々の前記書込みサブ期間に割り当てられる前記走査電極グループ力 1サブフ ィールドごとに異なる、請求項 15または 16に記載のプラズマディスプレイ装置。
[25] 各々の前記書込みサブ期間に割り当てられる前記走査電極グループ力 1フィー ルドごとに異なり、かつ、 1サブフィールドごとに異なる、請求項 15または 16に記載の プラズマディスプレイ装置。
[26] 前記放電セルに、分圧比が 7%以上のキセノンガスを含む放電ガスが充填されて
V、る、請求項 15または 16に記載のプラズマディスプレイ装置。
[27] 各々の前記データ電極が全ての前記走査電極と交差するように配設され、前記駆 動装置は前記書込み期間において前記走査電極を 1本ずつ選択する、請求項 15ま たは 16に記載のプラズマディスプレイ装置。
[28] 各々の前記放電セルの占有面積が、 2. 696 X 10_4cm2以上、 4. 432 X 10"3cm2 以下である、請求項 15または 16に記載のプラズマディスプレイ装置。
PCT/JP2007/061419 2006-06-07 2007-06-06 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置 WO2007142254A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US12/308,055 US20090244053A1 (en) 2006-06-07 2007-06-06 Method for driving plasma display panel and plasma display apparatus
JP2008520596A JPWO2007142254A1 (ja) 2006-06-07 2007-06-06 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2006-158113 2006-06-07
JP2006158114 2006-06-07
JP2006-158114 2006-06-07
JP2006158113 2006-06-07

Publications (1)

Publication Number Publication Date
WO2007142254A1 true WO2007142254A1 (ja) 2007-12-13

Family

ID=38801501

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/061419 WO2007142254A1 (ja) 2006-06-07 2007-06-06 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置

Country Status (3)

Country Link
US (1) US20090244053A1 (ja)
JP (1) JPWO2007142254A1 (ja)
WO (1) WO2007142254A1 (ja)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08320668A (ja) * 1995-05-26 1996-12-03 Nec Corp ガス放電表示パネルの駆動方法
JPH1195717A (ja) * 1997-09-22 1999-04-09 Nec Corp プラズマディスプレイの駆動方法
JP2001005424A (ja) * 1999-06-24 2001-01-12 Nec Corp プラズマディスプレイパネル及びその駆動方法
JP2002108274A (ja) * 2000-09-29 2002-04-10 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2003076319A (ja) * 2001-06-22 2003-03-14 Pioneer Electronic Corp プラズマディスプレイパネルの駆動方法
JP2005215138A (ja) * 2004-01-28 2005-08-11 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置
JP2005316480A (ja) * 2004-04-27 2005-11-10 Lg Electronics Inc プラズマディスプレイ装置及びその駆動方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3560143B2 (ja) * 2000-02-28 2004-09-02 日本電気株式会社 プラズマディスプレイパネルの駆動方法及び駆動回路
US6624588B2 (en) * 2001-06-22 2003-09-23 Pioneer Corporation Method of driving plasma display panel
JP5031952B2 (ja) * 2001-06-27 2012-09-26 株式会社日立製作所 プラズマディスプレイ
TW530283B (en) * 2001-08-31 2003-05-01 Au Optronics Corp Plasma display driving apparatus and method
US7598929B2 (en) * 2003-10-14 2009-10-06 Fujitsu Hitachi Plasma Display Limited Plasma display apparatus
JP2006267912A (ja) * 2005-03-25 2006-10-05 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR20090035195A (ko) * 2007-10-05 2009-04-09 엘지전자 주식회사 플라즈마 디스플레이 장치

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08320668A (ja) * 1995-05-26 1996-12-03 Nec Corp ガス放電表示パネルの駆動方法
JPH1195717A (ja) * 1997-09-22 1999-04-09 Nec Corp プラズマディスプレイの駆動方法
JP2001005424A (ja) * 1999-06-24 2001-01-12 Nec Corp プラズマディスプレイパネル及びその駆動方法
JP2002108274A (ja) * 2000-09-29 2002-04-10 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP2003076319A (ja) * 2001-06-22 2003-03-14 Pioneer Electronic Corp プラズマディスプレイパネルの駆動方法
JP2005215138A (ja) * 2004-01-28 2005-08-11 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置
JP2005316480A (ja) * 2004-04-27 2005-11-10 Lg Electronics Inc プラズマディスプレイ装置及びその駆動方法

Also Published As

Publication number Publication date
JPWO2007142254A1 (ja) 2009-10-29
US20090244053A1 (en) 2009-10-01

Similar Documents

Publication Publication Date Title
KR100825164B1 (ko) 플라즈마 디스플레이 장치의 구동 방법 및 플라즈마디스플레이 장치
KR100793483B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100784003B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
WO2005114626A1 (ja) プラズマディスプレイパネルの駆動方法
JPH1165515A (ja) Ac型pdpの駆動方法
JP2000155556A (ja) ガス放電パネルの駆動方法
JPH11352925A (ja) Pdpの駆動方法
KR100859238B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
JP5152183B2 (ja) プラズマディスプレイ装置とその駆動方法
JPH11119727A (ja) Ac型pdpの駆動方法
WO2006090713A1 (ja) プラズマディスプレイパネルの駆動方法
JP2007171919A (ja) ディスプレイパネルの駆動装置及びその方法
US8085222B2 (en) Plasma display device and method for driving the same
JP2003345300A (ja) プラズマディスプレイパネルの駆動装置及び駆動方法
JP4736530B2 (ja) プラズマディスプレイパネルの駆動方法
JP2006091295A (ja) プラズマディスプレイパネルの駆動方法
JPWO2008087805A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2008083137A (ja) プラズマディスプレイパネルの駆動方法
US20120081418A1 (en) Driving method for plasma display panel, and plasma display device
WO2007142254A1 (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP4120594B2 (ja) プラズマディスプレイパネルの駆動方法
JP2007328072A (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP3606861B2 (ja) Ac型pdpの駆動方法
JP2006003397A (ja) プラズマディスプレイパネルの駆動方法
KR100615307B1 (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07744764

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2008520596

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 12308055

Country of ref document: US

122 Ep: pct application non-entry in european phase

Ref document number: 07744764

Country of ref document: EP

Kind code of ref document: A1