KR100824542B1 - 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법 - Google Patents

배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법 Download PDF

Info

Publication number
KR100824542B1
KR100824542B1 KR1020070023653A KR20070023653A KR100824542B1 KR 100824542 B1 KR100824542 B1 KR 100824542B1 KR 1020070023653 A KR1020070023653 A KR 1020070023653A KR 20070023653 A KR20070023653 A KR 20070023653A KR 100824542 B1 KR100824542 B1 KR 100824542B1
Authority
KR
South Korea
Prior art keywords
wiring
layer
level package
wafer
sealing layer
Prior art date
Application number
KR1020070023653A
Other languages
English (en)
Inventor
박민서
Original Assignee
에스티에스반도체통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스티에스반도체통신 주식회사 filed Critical 에스티에스반도체통신 주식회사
Priority to KR1020070023653A priority Critical patent/KR100824542B1/ko
Application granted granted Critical
Publication of KR100824542B1 publication Critical patent/KR100824542B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • H01L2224/32012Structure relative to the bonding area, e.g. bond pad
    • H01L2224/32014Structure relative to the bonding area, e.g. bond pad the layer connector being smaller than the bonding area, e.g. bond pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/4824Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

제조기간을 단축시키고, 제조비용을 절약할 수 있는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법에 관해 개시한다. 이를 위해 본 발명은 복수개의 반도체 칩을 포함하는 웨이퍼 표면에 열가소성 수지와 금속화합물을 포함하는 배선용 봉지층을 형성하는 공정과, 상기 배선용 봉지층을 녹여서 상기 반도체 칩의 패드를 노출시키는 비아홀(via hole)을 형성하는 공정과, 상기 배선용 봉지층을 레이저를 이용하여 녹여서 배선용 금속 시드층(seed layer)을 형성하는 공정과, 상기 금속 시드층을 이용하여 상기 배선용 봉지층 표면에 전극 및 회로배선층을 형성하는 공정 및 상기 전극 및 회로 배선층에 솔더볼을 부착하는 공정을 구비하는 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법을 제공한다.
웨이퍼 레벨 패키지, 배선용 봉지층, 레이저.

Description

배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법{Method for manufacturing a wafer level package using a sealing layer for metal line}
도 1은 종래 기술에 의한 BGA 패키지의 단면도이다.
도 2는 종래 기술에 의한 WBGA 패키지의 단면도이다.
도 3 내지 도 8은 본 발명에 의한 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법을 설명하기 위한 단면도들이다.
도 9는 본 발명의 변형예를 설명하기 위한 웨이퍼 레벨 패키지의 단면도이다.
본 발명은 반도체 패키지의 제조 방법에 관한 것으로, 더욱 상세하게는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지(wafer level package)의 제조방법에 관한 것이다.
최근 휴대폰, 노트북, DMB(Digital multimedia Broadcasting), MP3 플레이어 등의 휴대용 전자기기의 기능은 복합화 되고 더욱 소형화되는 추세로 발전하고 있다. 따라서 이러한 전자기기에 사용되는 반도체 패키지의 크기도 더욱 소형화되는 방향으로 발전을 거듭하고 있다.
이렇게 소형화에 성공하고 범용으로 사용되는 반도체 패키지의 일례로 BGA(Ball Grid Array), WBGA(Wire bonded Ball Grid Array) 및 WLP(Wafer Level Package) 등이 있다.
도 1은 종래 기술에 의한 BGA 패키지의 단면도이다.
도 1을 참조하면, 종래 기술에 의한 BGA 패키지(100)의 제조방법은, 인쇄회로패턴이 형성된 기판(Substrate, 102)에 접착 테이프(104)를 사용하여 반도체 칩(106)을 탑재하고, 상기 반도체 칩(106)의 본드패드와 상기 기판(102)의 인쇄회로패턴을 와이어(108)를 사용하여 전기적으로 연결시킨다. 그 후, 상기 기판(102)의 상부면, 반도체 칩(106) 및 와이어(108)를 밀봉하는 봉지층(110)을 형성한 후, 상기 기판(102) 하부면에 마련된 솔더볼 패드에 솔더볼(112)을 부착하여 만들어진다. 마지막으로 매트릭스 형태로 복수개의 BGA 패키지가 존재하는 기판(102)을 절단하여 단위 BGA 패키지(100)를 만든다.
도 2는 종래 기술에 의한 WBGA 패키지의 단면도이다.
도 2를 참조하면, 일반적으로 반도체 칩(206)에 본드패드가 가장자리를 따라 형성되면 도 1과 같이 일반적인 BGA 패키지(100)로 만들지만, 본드패드가 중앙에 존재하는 경우 WBGA 패키지(200)로 만든다.
상기 WBGA 패키지(200)의 제조방법은, 먼저 가운데 슬릿(slit)이 마련되고 상하면에 인쇄회로패턴이 형성된 기판(202)을 준비한다. 그 후 접착테이프(204)를 이용하여 상기 기판(202) 상부면에 반도체 칩(206)을 탑재한다. 이때 상기 반도체 칩(206)은 중앙부에 본드패드가 형성된 구조인 것이 적합하다. 이어서, 상기 반도체 칩(206)의 본드패드와 상기 기판(202)의 인쇄회로패턴인 본드 핑거(bond finger)를 도전성 와이어(208)로 연결한다.
상기 와이어(208) 및 반도체 칩(206)의 본드 패드 부분이 외부로 노출되는 것을 방지하기 위하여 앤캡슐런트(encapsulant, 214)를 사용하여 이 부분을 밀봉한다. 마지막으로 봉지층(210)을 이용하여 상기 기판(202) 및 반도체 칩(206)을 밀봉하고, 상기 기판(202) 하부에 솔더볼(212)을 부착한 후, 절단 공정을 통하여 단위 WBGA 패키지(200)를 제조한다.
그러나 종래 기술은, 인쇄회로패턴이 형성된 기판(102, 202)을 반드시 사용해야 하고, 반도체 칩(106, 206)과 기판(102, 202)의 전기적 연결을 위하여 와이어(108, 208) 역시 반드시 사용해야만 한다. 이로 인하여 반도체 패키지(100, 200)의 크기가 상당히 커지게 된다. 또한 기판 및 와이어의 사용으로 인하여 반도체 패키지의 제조 시간이 늘어나며, 제조비용이 상승하는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 상술한 문제점들을 해결할 수 있도록 기판 및 와이어를 사용하지 않으며 크기를 반도체 칩의 크기로 축소시킬 수 있는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법을 제공하는데 있다.
상기 기술적 과제를 달성하기 위해 본 발명에 의한 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법은, ① 복수개의 반도체 칩을 포함하는 웨이퍼 표면에 플라즈마 세정을 실시하는 공정과, ② 상기 웨이퍼 표면에 열가소성 수지와 금속화합물을 포함하는 배선용 봉지층을 형성하는 공정과, ③ 상기 배선용 봉지층을 녹여서 상기 반도체 칩의 패드를 노출시키는 비아홀을 형성하는 공정과, ④ 상기 배선용 봉지층을 레이저를 이용하여 녹여서 배선용 금속 시드층을 형성하는 공정과, ⑤ 상기 금속 시드층을 이용하여 상기 배선용 봉지층 표면에 전극 및 회로배선층을 형성하는 공정과, ⑥ 상기 전극 및 회로 배선층에 솔더볼을 부착하는 공정과 ⑦ 상기 기판에 싱귤레이션(singulation) 공정을 진행하여 단위 웨이퍼 레벨 패키지를 만드는 공정을 구비하는 것을 특징으로 한다.
본 발명의 바람직한 실시예에 의하면, 상기 배선용 봉지층의 열가소성 수지는, PBT(PolyButylene Terephthalate), PP(Poly Propylene) 및 LCP(Liquid Crystal Polymers)중에 하나를 포함하는 것이 적합하고, 상기 배선용 봉지층의 금속은 구리인 것이 적합하다.
또한 본 발명의 바람직한 실시예에 의하면, 상기 배선용 봉지층을 녹여서 반도체 칩의 패드를 노출시키는 방법은, 레이저를 이용하여 노출시키는 것이 적합하고, 상기 배선용 봉지층의 두께는 0.3~0.5㎜ 범위인 것이 적합하다.
바람직하게는, 상기 금속 시드층을 형성하는 방법은, 상기 배선용 봉지층 내의 금속 화합물을 녹여서 만드는 것이 적합하다. 또한 상기 전극 및 회로배선층을 형성하는 방법은, 도금방식 혹은 증착 방식으로 만드는 것이 적합하다.
본 발명의 바람직한 실시예에 의하면, 상기 반도체 칩은 패드가 중앙부에 형성되거나 혹은 패드가 가장자리에 형성된 것이 적합하다.
본 발명에 따르면, 기판이나 와이어와 같은 원자재를 사용하지 않고 반도체 패키지를 만들기 때문에 제조시간을 단축시키고 제조 비용을 줄일 수 있다. 또한 기판을 사용하지 않기 때문에 반도체 패키지의 크기를 단위 칩의 크기로 소형화시킬 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 그러나, 아래의 상세한 설명에서 개시되는 실시예는 본 발명을 한정하려는 의미가 아니라, 본 발명이 속한 기술분야에서 통상의 지식을 가진 자에게, 본 발명의 개시가 실시 가능한 형태로 완전해지도록 발명의 범주를 알려주기 위해 제공되는 것이다.
도 3 내지 도 8은 본 발명에 의한 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법을 설명하기 위한 단면도들이다.
먼저, 패드(304)가 가장자리에 형성된 반도체 칩(302)을 준비한다. 상기 반도체 칩(302)은, 산소, 아르곤 및 수소 플라즈마를 이용하여 세정이 완료된 것으로 표면에 오염이 존재하지 않고 웨이퍼 상태로 존재하는 것이 바람직하다. 이어서 상기 반도체 칩(302)의 상부에 열가소성 수지와 금속화합물을 포함하는 배선용 봉지층(306)을 성형 방식으로 형성한다. 상기 배선용 봉지층(306)은 성형 방법 외에 기타 다른 방법으로 형성해도 무방하다. 여기서 상기 배선용 봉지층(306)의 열가소성 수지는, PBT(PolyButylene Terephthalate), PP(Poly Propylene) 및 LCP(Liquid Crystal Polymers)중에 하나를 포함하는 것이 적합하고, 상기 배선용 봉지층의 금속은 구리인 것이 적합하다. 상기 배선용 봉지층의 두께는 성형의 용이성 및 솔더 볼(316)의 부착 등을 고려하여 0.3~0.5㎜ 범위인 것이 적합하다.
그 후, 레이저(308)를 이용하여 배선용 봉지층(306)을 녹여서 반도체 칩(302)의 패드(304)를 노출시키는 비아 홀(via hole, 310)을 만든 후, 계속해서 상기 레이저(308)를 이용하여 배선용 봉지층(306)의 표면을 녹여서 내부에 포함된 금속화합물로 이루어진 금속 시드층(312), 예컨대 구리층을 형성한다. 상기 금속 시드층(312)은 배선용 봉지층(306) 위에 형성되는 배선 패턴과 동일한 형태이며, 추후에 진행되는 도금 공정을 위한 예비 공정이 된다.
이어서, 금속 시드층(312)에 도금 공정을 진행하여 전극 및 회로 배선층(314)을 형성한다. 이때 상기 전극 및 회로배선층(314)은 상기 반도체 칩(302)의 패드(304)와 전기적으로 연결되는 배선 패턴이며 내부에 솔더볼 패드(solder ball pad)를 포함한다. 상기 전극 및 회로 배선층(314)은 도금 방법 외에 화학기상증착(CVD: Chemical Vapor Deposition)등의 금속증착 방법을 통하여 형성할 수도 있다.
마지막으로 상기 전극 및 회로 배선층(314)에 솔더볼(316)을 부착하고 웨이퍼에 절단공정인 싱귤레이션(singulation) 공정을 진행하여 개별 웨이퍼 레벨 패키지(300)를 만든다.
도 9는 본 발명의 변형예를 설명하기 위한 웨이퍼 레벨 패키지의 단면도이다.
도 9를 참조하면, 상술한 도 3 내지 도 8에서는 반도체 칩(302)에 패드(304)가 형성된 위치가 가장자리인 것을 일 예로 설명하였다. 그러나 패드(404)가 도 9 와 같이 중앙에 형성된 반도체 칩(402)을 사용해도 위의 제조방법에서 설명된 동일 공정을 사용하여 배선용 봉지층을 이용한 웨이퍼 레벨 패키지(400)를 만들 수 있다.
본 발명은 상기한 실시예에 한정되지 않으며, 본 발명이 속한 기술적 사상 내에서 당 분야의 통상의 지식을 가진 자에 의해 많은 변형이 가능함이 명백하다.
따라서, 상술한 본 발명에 따르면, 본 발명에 따르면, 첫째, 기판이나 와이어와 같은 원자재를 사용하지 않고 반도체 패키지를 만들기 때문에 제조시간을 단축시키고 제조 비용을 줄일 수 있다. 둘째, 기판을 사용하지 않기 때문에 반도체 패키지의 크기를 단위 칩의 크기로 소형화시킬 수 있다.

Claims (12)

  1. 복수개의 반도체 칩을 포함하는 웨이퍼 표면에 열가소성 수지와 금속화합물을 포함하는 배선용 봉지층을 형성하는 공정;
    상기 배선용 봉지층을 녹여서 상기 반도체 칩의 패드를 노출시키는 비아홀을 형성하는 공정;
    상기 배선용 봉지층을 레이저를 이용하여 녹여서 배선용 금속 시드층을 형성하는 공정;
    상기 금속 시드층을 이용하여 상기 배선용 봉지층 표면에 전극 및 회로배선층을 형성하는 공정; 및
    상기 전극 및 회로 배선층에 솔더볼을 부착하는 공정을 구비하는 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  2. 제1항에 있어서,
    상기 웨이퍼는,
    플라즈마 세정이 완료된 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  3. 제1항에 있어서,
    상기 배선용 봉지층의 열가소성 수지는,
    PBT(PolyButylene Terephthalate), PP(Poly Propylene) 및 LCP(Liquid Crystal Polymers)중에 하나를 포함하는 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  4. 제1항에 있어서,
    상기 배선용 봉지층의 금속은 구리인 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  5. 제1항에 있어서,
    상기 배선용 봉지층을 녹여서 반도체 칩의 패드를 노출시키는 방법은,
    레이저를 이용하여 노출시키는 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  6. 제1항에 있어서,
    상기 배선용 봉지층의 두께는 0.3~0.5㎜ 범위인 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  7. 제1항에 있어서,
    상기 금속 시드층을 형성하는 방법은,
    상기 배선용 봉지층 내의 금속 화합물을 녹여서 만드는 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  8. 제1항에 있어서,
    상기 전극 및 회로배선층을 형성하는 방법은, 도금방식으로 만드는 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  9. 제1항에 있어서,
    상기 전극 및 회로배선층을 형성하는 방법은, 증착방식으로 만드는 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  10. 제1항에 있어서,
    상기 솔더볼을 부착하는 공정 후에,
    상기 웨이퍼에서 단위 반도체 칩을 분리하는 싱귤레이션 공정을 더 진행하는 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  11. 제1항에 있어서,
    상기 반도체 칩은 패드가 중앙부에 형성된 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
  12. 제1항에 있어서,
    상기 반도체 칩은 패드가 가장자리에 형성된 것을 특징으로 하는 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법.
KR1020070023653A 2007-03-09 2007-03-09 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법 KR100824542B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070023653A KR100824542B1 (ko) 2007-03-09 2007-03-09 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070023653A KR100824542B1 (ko) 2007-03-09 2007-03-09 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법

Publications (1)

Publication Number Publication Date
KR100824542B1 true KR100824542B1 (ko) 2008-04-23

Family

ID=39572331

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070023653A KR100824542B1 (ko) 2007-03-09 2007-03-09 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법

Country Status (1)

Country Link
KR (1) KR100824542B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100979846B1 (ko) 2008-07-15 2010-09-02 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980086440A (ko) * 1997-05-30 1998-12-05 기다오까 다까시 반도체 집적회로장치
KR0180280B1 (ko) * 1995-11-29 1999-03-20 황인길 반도체 패키지의 제조방법 및 그 구조
KR19990052141A (ko) * 1997-12-22 1999-07-05 구본준 반도체 패키지 및 그 제조방법
KR19990059039A (ko) * 1997-12-30 1999-07-26 김규현 칩싸이즈반도체패키지의 구조 및 그 제조 방법
JP2002359324A (ja) 2001-06-01 2002-12-13 Citizen Watch Co Ltd 半導体装置及びその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0180280B1 (ko) * 1995-11-29 1999-03-20 황인길 반도체 패키지의 제조방법 및 그 구조
KR19980086440A (ko) * 1997-05-30 1998-12-05 기다오까 다까시 반도체 집적회로장치
KR19990052141A (ko) * 1997-12-22 1999-07-05 구본준 반도체 패키지 및 그 제조방법
KR19990059039A (ko) * 1997-12-30 1999-07-26 김규현 칩싸이즈반도체패키지의 구조 및 그 제조 방법
JP2002359324A (ja) 2001-06-01 2002-12-13 Citizen Watch Co Ltd 半導体装置及びその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100979846B1 (ko) 2008-07-15 2010-09-02 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법

Similar Documents

Publication Publication Date Title
US6271060B1 (en) Process of fabricating a chip scale surface mount package for semiconductor device
TWI499030B (zh) 在矽穿孔插入物中形成開放孔穴以包含在晶圓級晶片尺寸模組封裝的半導體晶粒之半導體裝置和方法
JP5215605B2 (ja) 半導体装置の製造方法
US8163601B2 (en) Chip-exposed semiconductor device and its packaging method
US9177837B2 (en) Fabrication method of semiconductor package having electrical connecting structures
US8138027B2 (en) Optical semiconductor device having pre-molded leadframe with window and method therefor
KR20020012901A (ko) 이식성 도전패턴을 포함하는 반도체 패키지 및 그 제조방법
JP2008277570A (ja) 半導体装置及びその製造方法
EP2005469B1 (en) Method of making a carrierless chip package for integrated circuit devices
KR101858954B1 (ko) 반도체 패키지 및 이의 제조 방법
TW201250942A (en) Integrated circuit packaging system with routed circuit lead array and method of manufacture thereof
JP2002231854A (ja) 半導体装置およびその製造方法
US8344495B2 (en) Integrated circuit packaging system with interconnect and method of manufacture thereof
KR101837514B1 (ko) 반도체 패키지, 이의 제조 방법 및 시스템 인 패키지
JP2009010378A (ja) 擬似チップを有する半導体素子パッケージ
JP2021535611A (ja) ウェハレベルパッケージング方法及びパッケージング構造
CN110890285A (zh) 一种芯片包覆封装结构及其封装方法
KR100824542B1 (ko) 배선용 봉지층을 이용한 웨이퍼 레벨 패키지 제조방법
US9786521B2 (en) Chip package method for reducing chip leakage current
TWI435429B (zh) 孔對孔貫穿之半導體封裝構造
KR100876868B1 (ko) 인터포저를 이용한 칩 크기 패키지 및 그 제조방법
US6624008B2 (en) Semiconductor chip installing tape, semiconductor device and a method for fabricating thereof
KR100533761B1 (ko) 반도체패키지
CN111524467B (zh) 一种显示装置及其制备方法
CN112750709B (zh) 一种大功率mos管的封装方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130228

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140307

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160315

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170317

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180402

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee