KR100817947B1 - 인터럽트 서비스 방법 및 프로세서 - Google Patents
인터럽트 서비스 방법 및 프로세서 Download PDFInfo
- Publication number
- KR100817947B1 KR100817947B1 KR1020017004846A KR20017004846A KR100817947B1 KR 100817947 B1 KR100817947 B1 KR 100817947B1 KR 1020017004846 A KR1020017004846 A KR 1020017004846A KR 20017004846 A KR20017004846 A KR 20017004846A KR 100817947 B1 KR100817947 B1 KR 100817947B1
- Authority
- KR
- South Korea
- Prior art keywords
- interrupt
- indicator
- state
- processor
- subroutine
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4812—Task transfer initiation or dispatching by interrupt, e.g. masked
- G06F9/4831—Task transfer initiation or dispatching by interrupt, e.g. masked with variable priority
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/24—Handling requests for interconnection or transfer for access to input/output bus using interrupt
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Executing Machine-Instructions (AREA)
Abstract
Description
Claims (13)
- 요청된 인터럽트에 응답하여, 내포 서브루틴(nested subroutine)을 수행할 수 있는 프로세서의 동작에서 인터럽트를 서비스하는 방법으로서,a. 현재 인터럽트 인에이블 상태(a current interrupt enable status)를 나타내는 표시자(IE)를 제공하는 단계와,b. 상기 표시자를 포함하는 상태 데이터를 저장하는 단계와,c. 상기 현재 인터럽트 인에이블 상태를 디스에이블 상태가 되도록 하는 단계와,d. 상기 요청된 인터럽트가 지정하는 동작의 실행을 개시하는 단계와,e. 또 다른 인터럽트 요청을 수용하기 전에,i. 상기 저장된 상태 데이터로부터 상기 표시자(IE)를 판독하는 단계와,ii. 상기 현재 인터럽트 인에이블 상태를 상기 표시자에 의해 표시된 상태가 되도록 하는 단계를 포함하는인터럽트 서비스 방법.
- 제 1 항에 있어서,상기 상태 데이터는 상기 표시자로만 구성되는 인터럽트 서비스 방법.
- 제 1 항에 있어서,상기 상태 데이터는 상기 상태 데이터를 LIFO 스택(stack)에 밀어 넣음(pushing)으로써 저장되고, 상기 표시자는 상기 데이터를 상기 스택으로부터 꺼냄으로써(popping) 판독되는인터럽트 서비스 방법.
- 제 1 항에 있어서,상기 프로세서는 복수의 인터럽트에 대한 요청을 동시에 수신할 수 있으며, 상기 표시자는 상기 인터럽트 각각에 대한 현재 인터럽트 인에이블 상태를 나타내는인터럽트 서비스 방법.
- 제 1 항에 있어서,저장된 정보를 생성하고 소비하기 위해서, 상기 단계 (e), 즉, 또 다른 인터럽트 요청을 수용하기 전의 단계 아래에,소비되기를 기다리는 정보의 카운트를 갱신하는 단계를 포함하는인터럽트 서비스 방법.
- 제 1 항에 있어서,상기 현재 인터럽트 인에이블 상태를 상기 상태 표시자에 의해 표시된 상태가 되도록 하는 단계는 상기 상태 데이터의 나머지를 폐기하는 단계를 포함하는인터럽트 서비스 방법.
- 요청된 인터럽트에 응답하여, 내포 서브루틴을 수행할 수 있는 프로세서 로서, 상기 인터럽트를 서비스하기 위하여,a. 현재 인터럽트 인에이블 상태를 나타내는 표시자(IE)를 제공하고,b. 상기 표시자를 포함하는 상태 데이터를 저장하고,c. 상기 현재 인터럽트 인에이블 상태를 디스에이블 상태가 되도록 하고,d. 상기 요청된 인터럽트가 지정하는 동작의 실행을 개시하고,e. 또 다른 인터럽트 요청을 수용하기 전에,i. 상기 저장된 상태 데이터로부터 상기 표시자(IE)를 판독하고,ii. 상기 현재 인터럽트 인에이블 상태를 상기 표시자에 의해 표시된 상태가 되도록 프로그램되는 프로세서.
- 제 7 항에 있어서,상기 상태 데이터는 상기 표시자로만 구성되는 프로세서.
- 제 7 항에 있어서,상기 상태 데이터는 상기 상태 데이터를 LIFO 스택에 밀어 넣음으로써 저장되고, 상기 표시자는 상기 데이터를 상기 스택으로부터 꺼냄으로써 판독되는프로세서.
- 제 7 항에 있어서,상기 프로세서는 복수의 인터럽트에 대한 요청을 동시에 수신할 수 있으며, 상기 표시자는 상기 인터럽트 각각에 대한 현재 인터럽트 인에이블 상태를 나타내는 프로세서.
- 제 7 항에 있어서,또 다른 인터럽트 요청을 수용하기 전에, 상기 저장된 상태 데이터로부터 상기 표시자(IE)를 판독하도록 프로그램되는 프로세서.
- 제 11 항에 있어서,상기 상태 데이터는 상기 표시자만으로 구성되는 프로세서.
- 제 7 항에 있어서,상기 현재 인터럽트 인에이블 상태를 상기 표시자에 의해 표시된 상태로 되도록 하는 것은 상기 상태 데이터의 나머지를 폐기하는 것을 포함하는 프로세서.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/377,358 US6493781B1 (en) | 1999-08-19 | 1999-08-19 | Servicing of interrupts with stored and restored flags |
US09/377,358 | 1999-08-19 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010080223A KR20010080223A (ko) | 2001-08-22 |
KR100817947B1 true KR100817947B1 (ko) | 2008-03-31 |
Family
ID=23488795
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020017004846A KR100817947B1 (ko) | 1999-08-19 | 2000-07-31 | 인터럽트 서비스 방법 및 프로세서 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6493781B1 (ko) |
EP (1) | EP1127320A1 (ko) |
JP (1) | JP2003507815A (ko) |
KR (1) | KR100817947B1 (ko) |
CN (1) | CN1184571C (ko) |
TW (1) | TW518468B (ko) |
WO (1) | WO2001014977A1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001256062A (ja) * | 2000-03-09 | 2001-09-21 | Omron Corp | 割込処理方法およびその方法を用いた演算処理装置 |
US6971095B2 (en) * | 2000-05-17 | 2005-11-29 | Fujitsu Limited | Automatic firmware version upgrade system |
US7007119B2 (en) * | 2001-09-28 | 2006-02-28 | Intel Corporation | System and method for supporting split transactions on a bus |
US20060090032A1 (en) * | 2004-10-22 | 2006-04-27 | Broadcom Corporation | Method and computer program product of obtaining temporary conventional memory usage in BIOS |
JP2006309508A (ja) * | 2005-04-28 | 2006-11-09 | Oki Electric Ind Co Ltd | スタック制御装置およびその方法 |
CN100369028C (zh) * | 2005-06-15 | 2008-02-13 | 威盛电子股份有限公司 | 读取数据的装置及方法 |
CN100419689C (zh) * | 2006-12-05 | 2008-09-17 | 北京中星微电子有限公司 | 中断处理方法及装置 |
GB2461851A (en) * | 2008-07-10 | 2010-01-20 | Cambridge Consultants | Processor, which stores interrupt enable flags in a location used for other functions |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980075754A (ko) * | 1997-04-01 | 1998-11-16 | 윤종용 | 인터럽트처리 표시기능을 갖는 컴퓨터 및 그 처리방법 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0266800B1 (en) * | 1986-11-07 | 1995-03-15 | Nec Corporation | Data processor having different interrupt processing modes |
US5161228A (en) | 1988-03-02 | 1992-11-03 | Ricoh Company, Ltd. | System with selectively exclusionary enablement for plural indirect address type interrupt control circuit |
JPH02190937A (ja) | 1989-01-19 | 1990-07-26 | Sanyo Electric Co Ltd | マイクロコンピュータの割り込み回路 |
US5115506A (en) | 1990-01-05 | 1992-05-19 | Motorola, Inc. | Method and apparatus for preventing recursion jeopardy |
JPH0743653B2 (ja) * | 1990-07-25 | 1995-05-15 | 株式会社東芝 | 割込みコントローラ |
JPH04306735A (ja) | 1991-04-04 | 1992-10-29 | Toshiba Corp | 非同期割込み禁止機構 |
US5542076A (en) * | 1991-06-14 | 1996-07-30 | Digital Equipment Corporation | Method and apparatus for adaptive interrupt servicing in data processing system |
EP0547240B1 (en) * | 1991-07-08 | 2000-01-12 | Seiko Epson Corporation | Risc microprocessor architecture implementing fast trap and exception state |
JPH05233318A (ja) * | 1992-02-18 | 1993-09-10 | Nec Corp | マイクロプロセッサ |
JP3678759B2 (ja) * | 1992-07-21 | 2005-08-03 | アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド | 割込を発生するための装置および割込を発生するための方法 |
JPH06161779A (ja) * | 1992-11-17 | 1994-06-10 | Fujitsu Ltd | データ処理装置の割込み制御方式 |
JP3242508B2 (ja) | 1993-11-05 | 2001-12-25 | 松下電器産業株式会社 | マイクロコンピュータ |
JPH07262152A (ja) * | 1994-03-24 | 1995-10-13 | Hitachi Ltd | コンピュータシステム |
EP0788057B1 (en) * | 1996-01-31 | 2003-05-02 | Compaq Computer Corporation | Computer system with controllerless modem |
US5944816A (en) | 1996-05-17 | 1999-08-31 | Advanced Micro Devices, Inc. | Microprocessor configured to execute multiple threads including interrupt service routines |
US5944809A (en) | 1996-08-20 | 1999-08-31 | Compaq Computer Corporation | Method and apparatus for distributing interrupts in a symmetric multiprocessor system |
US6061787A (en) * | 1998-02-02 | 2000-05-09 | Texas Instruments Incorporated | Interrupt branch address formed by concatenation of base address and bits corresponding to highest priority interrupt asserted and enabled |
US6212593B1 (en) * | 1998-06-01 | 2001-04-03 | Advanced Micro Devices, Inc. | Method and apparatus for generating interrupts on a buffer by buffer basis in buffer descriptor ring direct memory access system |
US6112274A (en) * | 1998-06-17 | 2000-08-29 | Intel Corporation | Method and apparatus for processing more than one interrupts without reinitializing the interrupt handler program |
-
1999
- 1999-08-19 US US09/377,358 patent/US6493781B1/en not_active Expired - Lifetime
-
2000
- 2000-07-31 KR KR1020017004846A patent/KR100817947B1/ko active IP Right Grant
- 2000-07-31 CN CNB008017344A patent/CN1184571C/zh not_active Expired - Lifetime
- 2000-07-31 JP JP2001519271A patent/JP2003507815A/ja not_active Withdrawn
- 2000-07-31 EP EP00953128A patent/EP1127320A1/en not_active Ceased
- 2000-07-31 WO PCT/EP2000/007402 patent/WO2001014977A1/en not_active Application Discontinuation
- 2000-08-17 TW TW089116580A patent/TW518468B/zh not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980075754A (ko) * | 1997-04-01 | 1998-11-16 | 윤종용 | 인터럽트처리 표시기능을 갖는 컴퓨터 및 그 처리방법 |
Also Published As
Publication number | Publication date |
---|---|
US6493781B1 (en) | 2002-12-10 |
WO2001014977A1 (en) | 2001-03-01 |
CN1184571C (zh) | 2005-01-12 |
TW518468B (en) | 2003-01-21 |
JP2003507815A (ja) | 2003-02-25 |
EP1127320A1 (en) | 2001-08-29 |
KR20010080223A (ko) | 2001-08-22 |
CN1320243A (zh) | 2001-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5634046A (en) | General purpose use of a stack pointer register | |
US9104425B2 (en) | Apparatus and method for handling exception events | |
EP0087978B1 (en) | Information processing unit | |
EP1012715B1 (en) | Hardware assisted method of context switching | |
EP0180725A2 (en) | Instruction prefetch operation for branch instructions | |
JP2009104675A (ja) | デ―タ・プロセッサにおいて後続の命令処理に影響を及ぼす方法および装置 | |
JP2006502470A (ja) | 複数のレジスタ・コンテキストを有するデータ処理システムおよび該システムのための方法 | |
US5815733A (en) | System for handling interrupts in a computer system using asic reset input line coupled to set of status circuits for presetting values in the status circuits | |
EP1820100B1 (en) | Efficient switching between prioritized tasks | |
KR100817947B1 (ko) | 인터럽트 서비스 방법 및 프로세서 | |
JPH10505444A (ja) | 処理システム、プロセッサ、命令ストリーム格納用メモリ及びコンパイラ | |
US9841994B2 (en) | Implementation of multi-tasking on a digital signal processor with a hardware stack | |
JP3970609B2 (ja) | プロセッサシステム | |
EP0142982B1 (en) | Microprocessor interrupt system | |
JP4985452B2 (ja) | ベクトル処理装置 | |
JPH1196002A (ja) | データ処理装置 | |
US6675238B1 (en) | Each of a plurality of descriptors having a completion indicator and being stored in a cache memory of an input/output processor | |
JPH056281A (ja) | 情報処理装置 | |
JPH06195230A (ja) | データ処理システムにおいてレジスタをアンスタッキングする方法および装置 | |
KR100654477B1 (ko) | 프로세서 동작 방법 | |
JPS5826043B2 (ja) | プロセツサのリセツト方式 | |
EP4193250B1 (en) | Processing apparatus | |
US4285036A (en) | Data processing device using a subroutine call instruction | |
US10817288B2 (en) | Combined instruction for addition and checking of terminals | |
KR100329780B1 (ko) | 인터럽트 응답 시간을 줄인 인터럽트 처리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
N231 | Notification of change of applicant | ||
S901 | Examination by remand of revocation | ||
GRNO | Decision to grant (after opposition) | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130227 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20140227 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20150227 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20151230 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20161229 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20181227 Year of fee payment: 12 |