KR100720258B1 - 반도체 소자의 형성 방법 - Google Patents

반도체 소자의 형성 방법 Download PDF

Info

Publication number
KR100720258B1
KR100720258B1 KR1020060006984A KR20060006984A KR100720258B1 KR 100720258 B1 KR100720258 B1 KR 100720258B1 KR 1020060006984 A KR1020060006984 A KR 1020060006984A KR 20060006984 A KR20060006984 A KR 20060006984A KR 100720258 B1 KR100720258 B1 KR 100720258B1
Authority
KR
South Korea
Prior art keywords
region
forming
gate
epitaxial growth
recess gate
Prior art date
Application number
KR1020060006984A
Other languages
English (en)
Inventor
정태오
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020060006984A priority Critical patent/KR100720258B1/ko
Priority to US11/401,891 priority patent/US7358136B2/en
Priority to TW095112962A priority patent/TWI296826B/zh
Priority to CNB200610077728XA priority patent/CN100495664C/zh
Application granted granted Critical
Publication of KR100720258B1 publication Critical patent/KR100720258B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28114Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor characterised by the sectional shape, e.g. T, inverted-T
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/42376Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66621Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28035Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
    • H01L21/28044Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
    • H01L21/28061Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer the conductor comprising a metal or metal silicide formed by deposition, e.g. sputter deposition, i.e. without a silicidation reaction

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Element Separation (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

본 발명은 반도체 소자의 형성 방법에 관한 것으로, 반도체 소자의 크기가 감소하면서 활성영역, 소자분리막 및 벌브형 리세스 게이트 영역을 형성하는데 있어 공정마진이 감소하는 문제를 해결하기 위하여, 에피택셜 성장 방법을 이용하여 활성영역 및 리세스 게이트 영역을 확장시키는 방법을 사용함으로써, 활성영역을 정의하는 소자분리막 형성 공정 및 리세스 게이트 영역을 형성하는 공정 마진을 충분히 확보할 수 있도록 하는 발명에 관한 것이다.

Description

반도체 소자의 형성 방법{METHOD FOR FORMING SEMICONDUCTOR DEVICE}
도 1a 내지 도 1i는 본 발명에 따른 반도체 소자의 형성 방법을 도시한 단면도들.
도 2a 내지 도 2f는 본 발명에 따른 반도체 소자의 형성 방법을 도시한 평면도.
도 3은 본 발명에 따른 반도체 소자의 형성 방법 중 C-할로 이온 주입 공정을 도시한 단면도.
본 발명은 반도체 소자의 형성 방법에 관한 것으로, 반도체 소자의 크기가 감소하면서 활성영역, 소자분리막 및 벌브형 리세스 게이트 영역을 형성하는데 있어 공정마진이 감소하는 문제를 해결하기 위하여, 에피택셜 성장 방법을 이용하여 활성영역 및 리세스 게이트 영역을 확장시키는 방법을 사용함으로써, 활성영역을 정의하는 소자분리막 형성 공정 및 리세스 게이트 영역을 형성하는 공정 마진을 충분히 확보할 수 있도록 하는 발명에 관한 것이다.
반도체 소자가 고집적화됨에 따라 활성영역 및 소자분리막을 형성하는 공정마진이 감소하게 되었다. 또한, 게이트의 선폭이 좁아지면서 채널 길이의 감소로 반도체 소자의 전기적 특성이 저하되는 문제가 있다. 이를 극복하기 위하여 리세스 게이트를 사용하게 되었다. 리세스 게이트는 게이트 예정 영역의 반도체 기판을 소정 깊이 식각하여 활성영역과 게이트 사이의 접촉면적을 증가시킴으로써 게이트 채널 길이를 증가시킬 수 있는 기술이다.
그러나 반도체 소자의 크기가 점점 더 작아지면서 리세스 게이트 영역을 이용하여 채널 길이를 증가시키는 데 한계가 발생하고 후속의 랜딩 플러그 콘택 영역을 확보하는 것도 어렵게 되었다. 이를 극복하기 위하여 벌브형(Bulb) 리세스 게이트 영역을 형성함으로써 채널 길이를 효율적으로 확보하면서 랜딩 플러그 콘택 영역을 충분히 확보할 수 있도록 하였으나, 벌브형 리세스 게이트 영역을 형성하기 위해서는 2번의 식각 공정을 이용하여야 하고 공정 마진이 극도로 제한된다는 문제가 있다.
상기 문제점을 해결하기 위하여, 본 발명은 에피택셜 성장 방법을 이용하여 활성영역 및 리세스 게이트 영역을 확장시키는 방법을 사용함으로써, 활성영역을 정의하는 소자분리막 형성 공정 및 리세스 게이트 영역을 확장하여 벌브형 리세스 게이트 영역을 형성하는 공정 마진을 충분히 확보할 수 있도록 하는 반도체 소자의 형성 방법을 제공하는 것을 그 목적으로 한다.
본 발명에 따른 반도체 소자의 형성 방법은
활성영역을 정의하는 소자분리막을 포함하는 반도체 기판의 상기 활성영역과 게이트 예정 영역이 중첩되는 영역을 식각 하되, 예정된 게이트의 선폭보다 큰 선폭을 갖는 리세스 게이트 영역을 형성하는 단계와,
상기 리세스 게이트 영역에 감광막을 매립하는 단계와,
상기 반도체 기판의 게이트 예정 영역에 예정된 게이트 선폭을 갖는 하드마스크 패턴을 형성하는 단계와,
상기 하드마스크 패턴 사이에 노출된 반도체 기판에 에피택셜 성장 공정을 수행하고 에피택셜 성장층을 형성하는 단계와,
상기 하드마스크 패턴 및 감광막을 제거하여 상기 하드마스크 패턴 및 감광막이 제거된 공간이 벌브(Bulb)형 리세스 게이트 영역이 되도록 하고, 상기 에피택셜 성장층은 확장된 활성영역으로 형성하는 단계 및
상기 에피택셜 성장층 사이의 상기 벌브형 리세스 게이트 영역 상부를 지나가는 게이트를 형성하는 단계를 포함하는 것을 특징으로 한다.
여기서, 상기 리세스 게이트 영역은 0초과 내지 2000Å의 깊이로 형성하는 것을 특징으로 하고, 상기 하드마스크 패턴은 버퍼 산화막 및 질화막층 패턴의 적층구조로 형성하는 것을 특징으로 하고, 상기 에피택셜 성장층은 반도체 기판의 표면으로부터 0초과 내지 2000Å의 높이만큼 성장되도록 하되, 수직 및 수평 방향으로 성장시키는 것을 특징으로 하고, 상기 에피택셜 성장 공정을 수행한 후 비트라인 콘택 예정 영역을 노출시키는 감광막 패턴을 형성하고, C-할로 이온 주입 공정을 수행하는 단계 및 상기 감광막 패턴을 제거하는 단계를 더 포함하는 것을 특징으로 한다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
이하에서는 본 발명의 실시예를 첨부한 도면을 참조하여 상세히 설명하기로 한다.
도 1a 내지 도 1i는 본 발명에 따른 반도체 소자의 형성 방법을 도시한 단면도들이다.
도 1a를 참조하면, 반도체 기판(100)에 활성영역(120)을 정의하는 소자분리막(110)을 형성한 후 반도체 기판(100)의 게이트 예정 영역과 중첩되는 활성영역(120)을 소정 깊이 식각 하여 후속 공정에서 형성되는 게이트의 선폭보다 큰 선폭을 갖고, 종래의 리세스 게이트 영역보다 그 깊이가 얕게 식각되는 리세스 게이트 영역(130)을 형성한다. 이때, 소자분리막(110)은 STI(Shallow Trench Isolation) 공정을 이용하여 형성하는 것이 바람직하며, 리세스 게이트 영역(130)은 0초과 내지 2000Å의 깊이로 형성하는 것이 바람직하다.
여기서, 리세스 게이트 영역(130)의 선 폭은 더 넓게 형성함으로써 미세 공정에 대한 부담을 감소시킬 수 있고, 그 식각 깊이도 소정 깊이만 식각 함으로써 식각 공정에 대한 마진을 증가시킬 수 있다.
도 1b를 참조하면, 리세스 게이트 영역(130)에 감광막(140)을 매립한다. 여기서, 매립 공정은 감광막(140)을 반도체 기판(100) 전면에 형성한 후 소자분리막(110)이 노출될 때까지 에치백(Etch Back) 또는 CMP(Chemical Mechanical Polishing) 공정을 수행하는 것이 바람직하다.
도 1c를 참조하면, 반도체 기판(100) 전면에 버퍼 산화막(150) 및 질화막층(160)을 순차적으로 형성한다.
도 1d를 참조하면, 질화막층(160) 상부에 게이트 예정 영역을 차단하는 마스크 패턴(미도시)을 형성한 후 식각 공정으로 질화막층(160) 및 버퍼 산화막(150)을 식각하여 예정된 게이트 선폭을 갖는 하드마스크 패턴(170)을 형성한다.
도 1e를 참조하면, 하드마스크 패턴(170) 사이에 노출된 반도체 기판(100)에 에피택셜 성장 공정을 수행하여, 에피택셜 성장층(180)을 형성한다. 이때, 에피택셜 성장층(180)은 반도체 기판(100)의 표면으로부터 0초과 내지 2000Å의 높이만큼 성장되도록 하되, 수직 및 수평 방향으로 동시에 성장됨으로써 활성영역(120)이 확장되도록 한다.
도 1f를 참조하면, 하드마스크 패턴(170) 및 감광막(140)을 제거하여 리세스 게이트 영역(130) 및 에피택셜 성장층(180)에 의해 벌브(Bulb)형의 확장된 리세스 게이트 영역(185)이 형성되도록 한다. 이때, 최초 형성한 리세스 게이트 영역(130)은 벌브형 리세스 게이트 영역의 벌브 부분이 되고, 에피택셜 성장층(180)에 의해 확장된 리세스 게이트 영역(185)은 벌브형 리세스 게이트 영역의 목 부분이 된다.
도 1g를 참조하면, 반도체 기판(100) 전체 표면에 게이트 산화막(190)을 형성한다.
도 1h를 참조하면, 반도체 기판(100) 전면에 폴리실리콘층(200)을 형성하고 금속층(210) 및 하드마스크층(220)을 순차적으로 적층한다.
도 1i를 참조하면, 게이트를 정의하는 마스크를 이용한 식각 공정을 이용하여 게이트(230)를 형성한다. 여기서, 게이트(230)는 예정된 게이트 선폭 보다 더 큰 선폭으로 형성된 최초의 리세스 게이트 영역(130) 및 에피택셜 성장층(180)에 의해 확장된 리세스 게이트 영역(185)으로 인하여 게이트 채널 길이 및 면적을 안정적으로 확보할 수 있다.
도 2a 내지 도 2f는 본 발명에 따른 반도체 소자의 형성 방법을 도시한 평면도이다.
도 2a은 도 1a에 대응되는 평면도로서, 도 1a 내지 도 1i는 도 2a의 XX'방향에 따른 단면도가 된다. 반도체 기판(100) 상에 활성영역(120)을 정의하고 활성영역(120) 내에 리세스 게이트 영역(130)을 형성한다. 이때,반도체 소자의 특성 향상을 위하여 활성영역(120)의 크기를 증가시키면, 활성영역(120)을 정의하는 소자분리막(110)의 공정 마진이 감소하게 되는데 본 발명에 따른 반도체 소자의 형성 방법에서는 후속의 에피택셜 성장 공정을 통하여 활성영역(120)을 확장할 수 있기 때문에 본 발명에 따른 소자분리막(110)은 충분한 공정마진을 확보하면서 형성할 수 있다.
또한, 리세스 게이트 영역(130)을 형성하는데 있어서도 후속의 에피택셜 성장 공정을 통하여 확장 가능하므로 예정된 게이트의 선폭보다 더 큰 선폭을 갖게 형성하여 리세스 게이트 영역을 형성하는 공정 마진을 충분하게 확보할 수 있다.
도 2b를 참조하면, 리세스 게이트 영역(130) 내에 감광막(140)을 매립한다.
도 2c를 참조하면, 게이트 예정 영역에 하드마스크 패턴(170)을 형성한다.
도 2d를 참조하면, 에피택셜 성장 공정을 수행하여 에피택셜 성장층(180)을 형성함으로써 활성영역(120)을 확장시키고, 리세스 게이트 영역(130)도 확장시킨다.
도 2e를 참조하면, 하드마스크 패턴(170) 및 감광막(140)을 제거한다.
도 2f를 참조하면, 리세스 게이트 영역(130) 및 에피택셜 성장층(180)에 의해 확장된 영역(185) 상부에 게이트(230)를 형성한다.
도 3은 본 발명에 따른 반도체 소자의 형성 방법 중 C-할로 이온 주입 공정을 도시한 단면도이다.
도 3을 참조하면, 도 1e 및 도 2d의 단계에서 에피택셜 성장층(180)을 형성한 후 하드마스크 패턴(170)을 게이트라 가정했을 때, C-할로 이온 주입 영역을 노출 시키는 감광막 패턴(195)을 형성한다. 여기서, C-할로 이온 주입 영역은 비트라인 콘택 예정 영역이다. 다음에는, 감광막 패턴(195)을 이용하여 C-할로 이온 주입 공정을 수행한다. 이때, 하드마스크 패턴(170)의 종횡비가 후속의 게이트 종횡비보다 상대적으로 작기 때문에 종래의 C-할로 이온 주입용 마스크 패턴을 형성하면서 감광막 패턴이 쓰러지거나, 찌꺼기 발생 문제 및 갭필 문제로 인한 보이드 발생 문제를 방지할 수 있다.
상술한 바와 같이, 본 발명에 따른 반도체 소자의 형성 방법은 에피택셜 성장 방법을 이용하여 활성영역 및 리세스 게이트 영역을 확장시키는 방법을 사용함으로써, 활성영역을 정의하는 소자분리막 형성 공정 및 리세스 게이트 영역을 확장하여 벌브형 리세스 게이트 영역을 형성하는 공정 마진을 충분히 확보할 수 있다. 또한, C-할로 이온 주입 공정을 게이트 형성 후 수행하는 것이 아니라 에피택셜 성장 공정 후에 게이트 모양의 하드마스크 패턴을 이용하여 형성함으로써, C-할로 이온 주입 공정을 안정적으로 수행할 수 있다.
이상에서 설명한 바와 같이, 본 발명에 따른 반도체 소자의 형성 방법은 리세스 게이트 영역을 형성한 후 게이트 모양의 하드마스크 패턴을 이용하여 에피택셜 성장 공정을 수행함으로써, 활성영역 및 리세스 게이트 영역을 확장시킬 수 있다. 활성영역을 확장시킬 수 있으므로 활성영역을 정의하는 소자분리막 형성 공정 마진을 충분히 확보할 수 있고, 리세스 게이트 영역을 확장시킬 수 있으므로 벌브형 리세스 게이트 영역을 형성하는 공정 마진을 충분히 확보할 수 있다. 또한, C-할로 이온 주입 공정을 에피택셜 성장 공정 후에 수행함으로써 C-할로 이온 주입 공정을 안정적으로 수행할 수 있다. 따라서 본 발명에 따른 반도체 소자의 형성 방 법은 소자분리막 형성 공정을 안정적으로 수행할 수 있고, 활성영역을 확장시킴으로써 후속의 랜딩 플러그 콘택 면적을 확보하여 저항을 개선하고, 리세스 게이트 영역을 안정적으로 확장시킴으로써 리프레쉬 특성을 향상시킬 수 있는 효과를 제공한다.
아울러 본 발명의 바람직한 실시예는 예시의 목적을 위한 것으로, 당업자라면 첨부된 특허청구범위의 기술적 사상과 범위를 통해 다양한 수정, 변경, 대체 및 부가가 가능할 것이며, 이러한 수정 변경 등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.

Claims (5)

  1. 활성영역을 정의하는 소자분리막을 포함하는 반도체 기판의 상기 활성영역과 게이트 예정 영역이 중첩되는 영역을 식각 하되, 예정된 게이트의 선폭보다 큰 선폭을 갖는 리세스 게이트 영역을 형성하는 단계;
    상기 리세스 게이트 영역에 감광막을 매립하는 단계;
    상기 반도체 기판의 게이트 예정 영역에 예정된 게이트 선폭을 갖는 하드마스크 패턴을 형성하는 단계;
    상기 하드마스크 패턴 사이에 노출된 반도체 기판에 에피택셜 성장 공정을 수행하고 에피택셜 성장층을 형성하는 단계;
    상기 하드마스크 패턴 및 감광막을 제거하여 상기 하드마스크 패턴 및 감광막이 제거된 공간이 벌브(Bulb)형 리세스 게이트 영역이 되도록 하고, 상기 에피택셜 성장층은 확장된 활성영역으로 형성하는 단계; 및
    상기 에피택셜 성장층 사이의 상기 벌브형 리세스 게이트 영역 상부를 지나가는 게이트를 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 형성 방법.
  2. 제 1 항에 있어서,
    상기 리세스 게이트 영역은 0초과 내지 2000Å의 깊이로 형성하는 것을 특징으로 하는 반도체 소자의 형성 방법.
  3. 제 1 항에 있어서,
    상기 하드마스크 패턴은 버퍼 산화막 및 질화막층 패턴의 적층구조로 형성하는 것을 특징으로 하는 반도체 소자의 형성 방법.
  4. 제 1 항에 있어서,
    상기 에피택셜 성장층은 반도체 기판의 표면으로부터 0초과 내지 2000Å의 높이만큼 성장되도록 하되, 수직 및 수평 방향으로 성장시키는 것을 특징으로 하는 반도체 소자의 형성 방법.
  5. 제 1 항에 있어서,
    상기 에피택셜 성장 공정을 수행한 후 비트라인 콘택 예정 영역을 노출시키는 감광막 패턴을 형성하고, C-할로 이온 주입 공정을 수행하는 단계; 및
    상기 감광막 패턴을 제거하는 단계를 더 포함하는 것을 특징으로 하는 반도체 소자의 형성 방법.
KR1020060006984A 2006-01-23 2006-01-23 반도체 소자의 형성 방법 KR100720258B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060006984A KR100720258B1 (ko) 2006-01-23 2006-01-23 반도체 소자의 형성 방법
US11/401,891 US7358136B2 (en) 2006-01-23 2006-04-12 Method for manufacturing semiconductor device
TW095112962A TWI296826B (en) 2006-01-23 2006-04-12 Method for manufacturing semiconductor device
CNB200610077728XA CN100495664C (zh) 2006-01-23 2006-04-24 用于制造半导体器件的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060006984A KR100720258B1 (ko) 2006-01-23 2006-01-23 반도체 소자의 형성 방법

Publications (1)

Publication Number Publication Date
KR100720258B1 true KR100720258B1 (ko) 2007-05-23

Family

ID=38277764

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060006984A KR100720258B1 (ko) 2006-01-23 2006-01-23 반도체 소자의 형성 방법

Country Status (4)

Country Link
US (1) US7358136B2 (ko)
KR (1) KR100720258B1 (ko)
CN (1) CN100495664C (ko)
TW (1) TWI296826B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100960459B1 (ko) * 2008-02-14 2010-05-28 주식회사 하이닉스반도체 반도체 소자의 형성 방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100538101B1 (ko) * 2004-07-07 2005-12-21 삼성전자주식회사 반도체 장치 및 이의 제조 방법
JP2008066562A (ja) * 2006-09-08 2008-03-21 Toshiba Corp 半導体装置およびその製造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060023308A (ko) * 2004-09-09 2006-03-14 삼성전자주식회사 로컬 리세스 채널 트랜지스터를 구비하는 반도체 소자 및그 제조 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100282452B1 (ko) * 1999-03-18 2001-02-15 김영환 반도체 소자 및 그의 제조 방법
US6930030B2 (en) * 2003-06-03 2005-08-16 International Business Machines Corporation Method of forming an electronic device on a recess in the surface of a thin film of silicon etched to a precise thickness
KR100568854B1 (ko) * 2003-06-17 2006-04-10 삼성전자주식회사 반도체 메모리에서의 리세스 채널을 갖는 트랜지스터 형성방법
KR100538101B1 (ko) * 2004-07-07 2005-12-21 삼성전자주식회사 반도체 장치 및 이의 제조 방법
KR100744068B1 (ko) * 2005-04-29 2007-07-30 주식회사 하이닉스반도체 반도체 소자의 트랜지스터 제조 방법
US8338887B2 (en) * 2005-07-06 2012-12-25 Infineon Technologies Ag Buried gate transistor

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060023308A (ko) * 2004-09-09 2006-03-14 삼성전자주식회사 로컬 리세스 채널 트랜지스터를 구비하는 반도체 소자 및그 제조 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100960459B1 (ko) * 2008-02-14 2010-05-28 주식회사 하이닉스반도체 반도체 소자의 형성 방법

Also Published As

Publication number Publication date
TWI296826B (en) 2008-05-11
US20070173001A1 (en) 2007-07-26
CN101009227A (zh) 2007-08-01
US7358136B2 (en) 2008-04-15
CN100495664C (zh) 2009-06-03
TW200729294A (en) 2007-08-01

Similar Documents

Publication Publication Date Title
TWI556441B (zh) 場效電晶體結構及其製造方法
KR101412906B1 (ko) 전계 효과 트랜지스터를 위한 구조 및 방법
KR100745917B1 (ko) 반도체 소자의 제조 방법
CN108417631B (zh) 鳍状结构旁的绝缘层和移除鳍状结构的方法
US20160372360A1 (en) Semiconductor structure with junction leakage reduction
KR100610421B1 (ko) 반도체 소자의 제조 방법
KR100668838B1 (ko) 반도체 소자의 게이트 형성방법
JP2006270049A (ja) 半導体素子の製造方法
KR100701701B1 (ko) 반도체 소자 및 그의 제조방법
JP2005322880A (ja) リセスチャネル領域を備えた半導体素子の製造方法
KR100720258B1 (ko) 반도체 소자의 형성 방법
KR100557548B1 (ko) 반도체소자의 형성방법
KR100909763B1 (ko) 반도체 소자의 형성 방법
US20120153385A1 (en) Semiconductor device and method for fabricating the same
KR100744654B1 (ko) 리세스 게이트를 갖는 반도체 소자의 제조방법
CN108807267B (zh) 半导体装置及其制造方法
KR101024754B1 (ko) 반도체 소자 및 그 형성 방법
KR100732755B1 (ko) 반도체 소자의 리세스게이트 형성 방법
KR100720255B1 (ko) 반도체 소자 및 그의 형성 방법
KR100876886B1 (ko) 반도체 소자의 제조방법
KR20080001196A (ko) 반도체 소자의 형성 방법
KR101169685B1 (ko) 반도체 소자의 리세스 게이트 형성방법
CN113690185A (zh) 半导体结构及其形成方法
KR100753051B1 (ko) 새들형 핀 트랜지스터 제조방법
KR20060084106A (ko) 플래쉬 메모리 소자의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120424

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee