KR100706089B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100706089B1
KR100706089B1 KR1020030018425A KR20030018425A KR100706089B1 KR 100706089 B1 KR100706089 B1 KR 100706089B1 KR 1020030018425 A KR1020030018425 A KR 1020030018425A KR 20030018425 A KR20030018425 A KR 20030018425A KR 100706089 B1 KR100706089 B1 KR 100706089B1
Authority
KR
South Korea
Prior art keywords
electrode
address
electrodes
branch
sustain
Prior art date
Application number
KR1020030018425A
Other languages
English (en)
Other versions
KR20030078674A (ko
Inventor
세토구치노리아키
구로기세이키
Original Assignee
후지츠 히다찌 플라즈마 디스플레이 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지츠 히다찌 플라즈마 디스플레이 리미티드 filed Critical 후지츠 히다찌 플라즈마 디스플레이 리미티드
Publication of KR20030078674A publication Critical patent/KR20030078674A/ko
Application granted granted Critical
Publication of KR100706089B1 publication Critical patent/KR100706089B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

어드레스 방전에 의한 인접하는 단위 발광 영역의 영향을 방지하고, 인접행(行)의 어드레스 방전을 원활히 행할 수 있는 플라즈마 디스플레이 패널을 제공한다.
하나의 분기 전극(22a 또는 22b)과 유지 전극(13)에서 어드레스 방전이 발생하고, 하나의 분기 전극(22a 또는 22b)에 전하가 대전되어 전위 레벨이 저하되지만, 어드레스 전극(22)이 이웃하는 격벽 사이에서 복수의 분기 전극(22a, 22b)을 가지므로, 하나의 분기 전극(22a 또는 22b) 이외의 다른 분기 전극(22b 또는 22a)에 충분한 전위 레벨을 유지한 채로, 인접하는 유지 전극(13)으로 다른 분기 전극(22b 또는 22a)과 안정된 어드레스 방전을 발생시킬 수 있다.
분기 전극, 어드레스 전극, 유지 전극, 격벽

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
도1은 본 발명의 제1 실시예에 관한 플라즈마 디스플레이 패널의 부분 사시도.
도2는 본 발명의 제1 실시예에 관한 플라즈마 디스플레이 패널의 배면 기판에서의 전극 구조도.
도3은 본 발명의 제1 실시예에 관한 플라즈마 디스플레이를 구동할 때의 프레임 구성도.
도4는 본 발명의 제1 실시예에 관한 플라즈마 디스플레이에서의 구동 파형도.
도5는 도4의 구동에 상관하는 벽전하의 상태도.
도6은 본 발명의 제2 실시예에 관한 플라즈마 디스플레이 패널의 배면 기판에서의 전극 구조도.
도7은 본 발명의 제3 실시예에 관한 플라즈마 디스플레이 패널의 배면 기판에서의 전극 구조도.
도8은 종래의 플라즈마 디스플레이 패널에서의 주전극과 어드레스 전극과의 위치 관계를 나타내는 도면.
도9는 종래의 플라즈마 디스플레이 패널의 부분 사시도.
*도면의 주요 부분에 대한 부호의 설명*
1, 100…전면 기판
2, 200…배면 기판
10, 110…유지 전극쌍
11, 21, 111, 221…유리 기판
13, 113 …제2 유지 전극
13a, 113a, 14a, 114a…버스 전극
13b, 113b, 14b, 114b…투명 도전막
14, 114 …제1 유지 전극
15, 23, 115, 223…유전체층
16, 116…보호층
22, 222…어드레스 전극
22a, 22b…분기 전극
22c…확폭부
22α…접합부
24, 224…격벽
25, 225…형광체층
P, P1, P2…단위 발광 영역
SC…유지 방전 셀
WC…선택 방전 셀
본 발명은 어드레스 전극에 의해 단위 발광 영역을 선택하고, 한쌍의 유지 전극 사이에서의 가스 방전을 이용해 표시를 행하는 플라즈마 디스플레이 패널에 관한 것으로, 특히 어드레스 전극의 전극 구조를 개량한 플라즈마 디스플레이 패널에 관한 것이다.
종래, 이 종류의 플라즈마 디스플레이 패널로서는 일본 특개2001-126629호에 개시되는 것이 있고, 이하 도8에 의거해 설명한다. 도8은 종래의 플라즈마 디스플레이 패널에서의 유지 전극과 어드레스 전극과의 위치 관계를 나타내는 도면이고, 도8(b), 도8(c)은 도8(a)의 b-b화살표 방향에서 본 단면도 및 c-c화살표 방향에서 본 단면도이다.
상기 각 도면에서 종래의 플라즈마 디스플레이 패널은 행(行)선택을 위한 복수의 제2 유지 전극(113), 제1 유지 전극(114) 및 행선택을 위한 복수의 어드레스 전극(222)을 갖고, 각 열에서 방전 공간이 대략 직선 형상의 격벽(224)으로 구획되고 화면의 전장(全長)에 걸쳐 연속한 구조의 플라즈마 디스플레이 패널에 있어서, 어드레스 전극(222)을 화면에서의 각 열(列)의 격벽 간(224)의 영역에서 제2 유지 전극(113)의 금속막(113a)과의 대향 면적에 비해 제1 유지 전극(114)과의 대향 면적이 작은 패턴으로 형성하는 구성이다.
행선택에 이용하지 않는 제1 유지 전극(114)과 어드레스 전극(222)과의 방전 공간을 거쳐서 대향하는 범위가 작게 되도록 어드레스 전극(222)의 형상 또는 배치 위치를 선정하고, 행선택에 이용하는 제2 유지 전극(113)과 어드레스 전극(222)과의 대향 면적을 충분히 크게 하고 있으므로, 어드레스 방전이 어드레스 전극(222)과 행선택에 이용하는 제2 유지 전극(113)과의 대향 부분에 국소화되고, 어드레스 방전의 신뢰성을 확보할 수 있다.
또, 마찬가지로 종래의 플라즈마 디스플레이 패널로서는 일본 특개평 4-58437호에 개시되는 것이 있고, 이하 도9에 의거해 설명한다. 도9는 종래의 플라즈마 디스플레이 패널의 부분 사시도를 나타낸다.
상기 도9에서 플라즈마 디스플레이 패널은 방전에 의해 발광하는 형광체(225)를 구비한 복수의 단위 발광 영역(P)과, 서로 평행인 복수의 유지 전극쌍(110)과, 각 유지 전극쌍(110)에 교차하는 어드레스 전극(222)을 갖고, 상기 형광체(225)를 선택적으로 발광시키도록 구성된 플라즈마 디스플레이 패널에 있어서, 상기 제2 유지 전극(113) 및 제1 유지 전극(114)이 연장 방향으로 길다란 면방전을 발생시켜 상기 단위 발광 영역(P)을 형성하고, 상기 어드레스 전극(222)이 상기 각 단위 발광 영역(P)에 대해 복수 라인으로 분할되어 설치되어 있는 구성이다.
이상과 같이 구성된 플라즈마 디스플레이 패널에서는, 단위 발광 영역(P) 내에 있어서, 종방향의 중앙부를 통과하도록 배치된 유지 전극쌍(110)의 한쪽의 제2 전극(113)과 공통 접속된 2개의 어드레스 전극(222)의 각각이 방전 공간을 거쳐서 교차한 각 교점에, 각각 선택 방전 셀(WC)이 획정된다. 즉, 제2 유지 전극(113) 및 제1 유지 전극(114)의 서로의 대향부에 획정되는 유지 방전 셀(SC)에서 발생하는 방전을 2개의 선택 방전 셀(WC)에 의해 제어하게 된다. 따라서, 1개의 선택 방전 셀(WC)이 방전의 제어를 맡는 영역의 크기는 단위 발광 영역(P)의 거의 절반 크기가 되고, 단위 발광 영역(P)에 대응한 형광체(225)의 발광을 확실하게 제어할 수 있다.
전자의 종래의 플라즈마 디스플레이 패널은 이상과 같이 구성되어 있으므로, 선택행에서의 열방향으로의 어드레스 방전의 확장을 억제해 어드레스 전극(222)에 대한 전하의 대전 영역을 좁힐 수는 있지만, 어드레스 방전에 의해 인접하는 단위 발광 영역(P)에서의 어드레스 전극(222)의 전위 레벨이 저하됨으로써 인접한 단위 발광 영역(P)의 어드레싱을 확실하게 할 수 없다는 과제를 갖는다.
또, 후자의 종래의 플라즈마 디스플레이 패널은 이상과 같이 어드레스 전극(222)이 단위 발광 영역(P)에 대해 복수 라인으로 분할되어 설치되어 있지만, 분할 간격이 좁기 때문에, 제2 유지 전극(113)과 어드레스 전극(222)과의 어드레스 방전을 발생한 경우에 분할된 어드레스 전극(222)전체에 대해 전하의 대전을 발생하고, 전자의 종래의 플라즈마 디스플레이 패널과 마찬가지로, 인접하는 단위 발광 영역(P)에서의 어드레스 전극(222)의 전위 레벨이 저하됨으로써 인접한 단위 발광 영역(P)의 어드레싱을 확실하게 행할 수 없다는 과제를 갖는다.
본 발명은 상기 과제를 해소하기 위해서 이루어진 것으로서, 어드레스 방전에 의한 인접하는 단위 발광 영역의 영향을 억제하고, 인접행의 어드레스 방전을 원활히 행할 수 있는 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
본 발명에 관한 플라즈마 디스플레이 패널은 스트라이프 형상의 격벽이 복수 평행으로 배열 설치되고, 상기 각 격벽 간에 형광체가 도포됨과 동시에, 상기 격벽과 평행으로 복수의 어드레스 전극이 배열 설치되어 이루어지는 제1 기판과, 상기 제1 기판에 대향해 배열 설치되고, 상기 어드레스 전극에 대해 교차하는 방향으로 복수의 유지 전극이 배열 설치되는 제2 기판을 구비하는 플라즈마 디스플레이 패널에 있어서, 상기 어드레스 전극이 이웃하는 격벽 간에서 상기 격벽의 대략 전장에 걸쳐 연속해 복수로 분기한 분기 전극으로 형성되는 것이다. 이와 같이 본 발명에서는 하나의 분기 전극과 유지 전극에서 어드레스 방전이 발생하고, 하나의 분기 전극에 전하가 대전되어 전위 레벨이 저하되지만, 어드레스 전극이 이웃하는 격벽 간에서 복수의 분기 전극을 가지므로, 하나의 분기 전극 이외의 다른 분기 전극에 충분한 전위 레벨을 유지한 채로, 인접하는 유지 전극으로 다른 분기 전극과 안정된 어드레스 방전을 발생시킬 수 있다.
즉, 1개의 어드레스 기간에서, 종방향으로 인접한 셀에 대해서, 연속해 어드레스의 선택을 할 때, 어드레스 선택을 하는 상하 2개의 셀은 분기한 어드레스 전극의 한쪽의 전위 레벨이 저하되어도 다른 쪽의 어드레스 전극으로 어드레스 선택을 행할 수 있다.
여기서, 1개의 어드레스 기간이란, 어드레스 전극상의 벽전하가 다음 라인의 어드레스에 영향을 미치게 하는 범위(리셋 기간을 사이에 두고 초기화를 할 때까지의)에서 행하여지는 어드레스 선택의 기간을 말한다.
또, 여기서, 종방향으로 인접한 셀이란, 상기 1개의 어드레스 기간내에서 인접해 어드레스를 행하는 셀이고, 실제로 상하로 형성되어 있는 인접 셀로 한정하지는 않고, 인터레이스 등의 경우는 1개의 어드레스 기간 내에서는, 1라인의 셀을 의미한다.
또, 본 발명에 관한 플라즈마 디스플레이 패널은 필요에 따라서, 상기 이웃하는 격벽 간에 형성되는 각 분기 전극이 상기 복수의 유지 전극에 대응하는 부분에 폭이 넓어지는 형상으로 형성되고, 상기 폭이 넓어지는 형상의 부분이 각 분기 전극 상호간에서 인접하지 않도록 형성되는 것이다. 이와 같이 본 발명에서는 어드레스 전극이 이웃하는 격벽 간에서 복수의 분기 전극을 갖고, 분기 전극이 유지 전극에 대해 폭이 넓어지는 형상으로 형성되어 있으므로, 하나의 분기 전극과 유지 전극에서 어드레스 방전이 발생하여 하나의 분기 전극에 전하가 대전되는 경우에, 분기 전극의 폭이 넓어지는 형상의 부분에 대전하는 전하가 집중되고, 하나의 분기 전극 이외의 다른 분기 전극에 충분한 어드레스 전극의 전위 레벨을 갖고, 인접하는 유지 전극으로 다른 분기 전극과 보다 안정된 어드레스 방전을 발생시킬 수 있다.
또, 본 발명에 관한 플라즈마 디스플레이 패널은 필요에 따라서, 상기 이웃하는 격벽 간에 형성되는 각 분기 전극이 상기 격벽 간에 형성되는 다른 분기 전극과 1 또는 복수의 단위 발광 영역마다 접합되는 것이다. 이와 같이 본 발명에서는 어드레스 전극이 이웃하는 격벽 간에서 복수의 분기 전극을 갖고, 상기 분기 전극이 다른 분기 전극과 접합되어 있으므로, 안정된 어드레스 방전을 발생시킬 수 있음과 동시에, 분기 전극의 일부가 단선한 경우에 도통을 확보할 수 있고, 높은 신뢰성을 실현할 수 있다.
(본 발명의 제1 실시예)
본 발명에 관한 제1 실시예에 관한 플라즈마 디스플레이 패널을, 도1~ 도5에 의거해 설명한다. 도1은 본 실시예에 관한 플라즈마 디스플레이 패널의 부분 사시도, 도2는 본 실시예에 관한 플라즈마 디스플레이 패널의 배면 기판에서의 전극 구조도, 도3은 본 실시예에 관한 플라즈마 디스플레이를 구동할 때의 프레임 구성도, 도4는 본 실시예에 관한 플라즈마 디스플레이에서의 구동 파형도, 도5는 도4의 구동에 상관하는 벽전하의 상태도이다.
상기 각 도에서 본 실시예에 관한 플라즈마 디스플레이 패널은 유지 전극쌍(10)이 형성된 전면 기판(1)과 어드레스 전극(22)을 형성한 배면 기판(2)을 대향해 배치하고, 이들 기판 간에 크세논을 네온에 혼합한 방전 가스를 봉입하고 있는 구성이다. 더욱 상세하게는 상기 전면 기판(1)은 이 전면 기판(1)의 기재가 되는 유리 기판(11)의 내면에 서로 평행으로 복수쌍 배열되는 제1 유지 전극(14) 및 제2 유지 전극(13)과, 상기 제1 유지 전극(14) 및 제2 유지 전극(13)을 피복하는 유전체층(15)과, 이 유전체층(15) 표면을 피복하는 MgO로 이루어지는 보호층(16)을 구비하는 구성이다. 이 제1 유지 전극(14) 및 제2 유지 전극(13)은 쌍을 이루어 표시를 위한 유지 방전을 발생함으로써, 구동 회로(도시하지 않음)로부터 전압의 공급을 받는 폭이 좁은 버스 전극(13a, 14a)과, 유지 방전(주방전)을 발생하는 폭이 넓은 투명 도전막(13b, 14b)으로 이루어진다.
또, 상기 배면 기판(2)은 이 배면 기판(2)의 기재가 되는 유리 기판(21)의 내면에 상기 유지 전극쌍(10)과 교차하도록 배열된 어드레스 전극(22)과, 이 어드레스 전극(22)을 덮는 유전체층(23)과, 이 유전체층(23) 상에 어드레스 전극(22)과 평행하여 설치된 방전 공간 구획용의 격벽(24)을 구비하는 구성이다.
상기 배면 기판(2)의 어드레스 전극(22)은 본 발명의 특징에 따라서 이웃하는 격벽(24)간에서 전장에 걸쳐서 연속해 2갈래로 분기한 분기 전극(22a, 22b)으로 형성되고, 상기 전면 기판(1)의 유지 전극쌍(10)에 직교해 배치되어 있고, 그 전극 교점에서 단위 발광 영역을 구성하고 있다. 그리고 단위 발광 영역의 선택은 제2 유지 전극(13)에 마이너스의 전압을 인가해 어드레스 전극(22)에 플러스의 전압을 인가하고, 제2 유지 전극(13)과 상기 어느 하나의 분기 전극(22a, 22b)과의 전압이 방전 개시 전압을 넘는 것으로 어드레스 방전을 발생해 어드레싱을 (선택)실행하는 구성이다. 이 어드레스 방전에 의해 한쪽의 분기 전극(22a또는 22b)에 마이너스 전하가 형성되고, 이 한쪽의 분기 전극(22a 또는 22b)에 마이너스 전하가 형성되기 때문에 인접한 제2 유지 전극(13)과 한쪽의 분기 전극(22a 또는 22b)에서 어드레스 방전은 발생하는 일이 없고, 인접한 제2 유지 전극(13)과 마이너스 전하가 형성되어 있지 않은 다른 쪽의 분기 전극(22b 또는 22a)에서 어드레스 방전이 발생하고, 이하 마찬가지로 각 분기 전극(22a, 22b)이 교대로 제2 유지 전극(13)과 어드레스 방전을 발생한다.
상기 배면 기판(2)의 격벽(24)과 유전체층(23)으로 형성된 방전 공간이 되는 각 오목홈 내에는 R, G, B의 3색의 형광체층(25)이 분류되어 설치되어 있고, 이 형광체층(25)이 유지 방전시의 자외선에 의해 여기되어 발광한다. 각 화소(픽셀)는 RGB의 각 발광 강도에 의해 색조가 특정된다.
다음에, 상기 구성에 의거하는 본 실시예에 관한 플라즈마 디스플레이 패널을 사용한 플라즈마 디스플레이 장치의 화상 표시 동작에 대해서 설명한다.
1화면을 표시하는 1 프레임은 복수(예를 들면 8개)의 서브프레임으로 이루어진다(도3 참조). 이 서브프레임은 화면을 구성하는 패널 전체의 단위 발광 영역의 전하의 분포를 균일화시키는 리셋 기간과, 표시해야 할 단위 발광 영역(P)의 발광을 선택하기 위해 어드레스 전극(22)과 제2 유지 전극(13)과의 사이에서 어드레스 방전을 발생시켜 벽전하를 형성하는 어드레스 기간과, 쌍이 되는 제1 유지 전극(14)과 제2 유지 전극(13) 사이에서 상기 벽전하를 이용해 단위 발광 영역(P)의 발광을 유지하기 위한 방전을 발생시키는 유지 기간으로 이루어진다.
상기 각 기간에서 도4가 나타내는 구동 파형의 전압을, 어드레스 전극(22), 제1 유지 전극(14) 및 제2 유지 전극(13)에 인가한다. 도5(a) 는 초기 상태가 발광 상태인 단위 발광 영역(P)을 발광시키는 경우에서의 도4의 구동에 상관하는 벽전하의 상태도이고, 도5(b)는 초기 상태가 발광되고 있지 않은 상태인 단위 발광 영역(P)을 발광시키지 않는 경우에서의 도4의 구동에 상관하는 벽전하의 상태도이다.
리셋 기간에서는, 발광하고 있는 단위 발광 영역(P)(도5(a) 시각 t0), 발광하고 있지 않은 단위 발광 영역(P)(도5(b) 시각 tO)에 포함되지 않고 화면을 구성하는 모든 단위 발광 영역(P)을 대상으로, 제1 유지 전극(14)에 마이너스의 펄스를 인가함과 동시에 제2 유지 전극(13)에 플러스의 펄스를 인가해 방전을 발생시키고, 도5(a) 시각 t1 및 도5(b) 시각 t1에 나타내는 바와 같이 제2 유지 전극(13)에 마이너스 전하를 형성해 제1 유지 전극(14) 및 어드레스 전극(22)에 플러스 전하를 형성한다. 다음에, 모든 단위 발광 영역(P)을 대상으로 상기 인가와는 반대로, 제1 유지 전극(14)에 플러스의 펄스를 인가함과 동시에 제2 유지 전극(13)에 마이너스의 펄스를 인가하고, 도5(a) 시각 t2 및 도5(b) 시각 t2에 나타내는 바와 같이 소정량의 벽전하만을 잔존시키고, 모든 단위 발광 영역(P)에서 벽전하의 형성을 균일하게 한다.
어드레스 기간에서는, 발광시키는 단위 발광 영역(P)에 대해서만 소정량의 벽전하를 형성시킨다. 도4시각 t3a에 나타내는 바와 같이 스캔 펄스를 각 제2 유지 전극(13)에 차례로 인가함과 동시에, 이 스캔 펄스가 인가된 제2 유지 전극(13)에 의해 특정되는 단위 발광 영역(P) 중 발광시키는 단위 발광 영역(P)에 대응한 어드레스 전극(22)에 어드레스 펄스를 인가한다. 스캔 펄스가 인가된 제2 유지 전극(13)과 어드레스 펄스가 인가된 어드레스 전극(22)의 분기 전극(22a, 22b)에 대응한 단위 발광 영역(P)만에서, 이 제2 유지 전극(13)과 어드레스 전극(22) 사이에서 어드레스 방전이 발생하고, 도5(a) 시각 t3a에 나타내는 바와 같이 제2 유지 전극(13)에 플러스 전하를 형성해 제1 유지 전극(14) 및 어드레스 전극(22)에 마이너스 전하를 형성해 소정량의 벽전하를 형성한다. 이 어드레스 방전에 의해 어드레스 전극(22)에 마이너스 전하가 형성되지만, 어드레스 전극(22)이 분기 전극(22a, 22b)으로 형성되어 있기 때문에 어느 한쪽의 분기 전극(22a, 22b)에서 마이너스 전하가 형성된다.
예를 들면, 단위 발광 영역(P1)(도2를 참조)을 어드레싱한 경우에 분기 전극(22a)으로 마이너스 전하가 이미 형성되어 있다고 하면, 이 마이너스 전하의 형성의 영향에 의해 인접하는 단위 발광 영역(P2)의 제2 유지 전극(13)과 분기 전극(22a)에서 어드레스 방전은 발생할 수 없지만, 인접하는 단위 발광 영역(P2)의 제2 유지 전극(13)과 마이너스 전하가 형성되어 있지 않은 분기 전극(22b)과의 사이에서 어드레스 방전을 발생한다.
이하, 마찬가지로 모든 발광시키는 단위 발광 영역(P)에 대해 어드레스 방전을 발생시키고, 소정량의 벽전하를 형성함으로써, 어드레스 기간을 종료한다. 여기서, 어드레스 기간에서는 발광시키는 단위 발광 영역에만 어드레스 방전을 발생시켜 벽전하를 형성하는데(소위 기입 어드레스), 미리 화면을 구성하는 모든 단위 발광 영역(P)에서 소정량 벽전하를 형성하고, 발광시키지 않는 단위 발광 영역(P)에 대해서만 벽전하를 소거시키기 위한 어드레스 방전을 발생시키는(소위 소거 어드레스) 일도 할 수 있고, 마찬가지의 결과가 얻어진다.
유지 기간에 서스테인 펄스로서 제1 유지 전극(14)에 마이너스의 펄스를 인가함과 동시에 제2 유지 전극(13)에 플러스의 펄스를 인가하고, 상기 어드레스 기간에서 형성된 소정량의 벽전하를 갖는 단위 발광 영역(P)에 대응하는 제1 유지 전극(14)과 제2 유지 전극(13) 사이에서 면방전이 발생하고, 도5(a) 시각 t4에 나타내는 바와 같이 제2 유지 전극(13)에 마이너스 전하를 형성해 제1 유지 전극(14)에 플러스 전하를 형성해 소정량의 벽전하를 형성한다. 다음에, 제1 유지 전극에 플러스의 펄스를 인가함과 동시에 제2 유지 전극(13)에 마이너스의 펄스를 인가해 마찬가지로 소정량의 벽전하를 갖는 단위 발광 영역(P)에서 면방전을 발생시키고, 도5(a) 시각 7(5)에 나타내는 바와 같이 제2 유지 전극(13)에 플러스 전하를 형성하고 제1 유지 전극(14)에 마이너스 전하를 형성해 다시 소정량의 벽전하를 형성한다.
상기 초기 상태에서 발광하고 있지 않은 단위 발광 영역(P)이 발광되지 않는 경우에서의 벽전하의 상태는 어드레스 기간에서 도4시각 t3a에 나타내는 어드레스 펄스는 인가되지 않고, 유지 기간에서 서스테인 펄스가 제1 유지 전극(14)과 제2 유지 전극(13)과의 방전 개시 전압보다도 낮고, 제1 유지 전극(14)과 제2 유지 전극(13)과의 면방전은 발생하지 않기 때문에, 어드레스 기간 및 유지 기간에서 도5(b) 시각 t2의 벽전하의 상태대로도 변화하지 않는다.
상기 초기 상태에서 발광하고 있던 단위 발광 영역(P)이 발광되지 않는 경우에서의 벽전하의 상태는 리셋 기간 중에 도5(a) 시각 tO으로부터 t1로, 도5(a) 시각 t1로부터 t2로 나타내는 벽전하의 상태가 되고, 어드레스 기간 및 유지 기간에 상기 초기 상태에서 발광하고 있지 않은 단위 발광 영역(P)이 발광되지 않는 경우와 마찬가지로, 도5(a) 시각 t2가 나타내는 벽전하의 상태인 채로 변화하지 않는다(즉, 도5(b) 시각 t3b로부터 t5의 상태임).
상기 초기 상태에서 발광하고 있지 않은 단위 발광 영역(P)이 발광되는 경우에서의 벽전하의 상태는 리셋 기간 중에 도5(b) 시각 t0으로부터 t1로, 도5(b) 시각 t1로부터 t2로 나타내는 벽전하의 상태가 되고, 어드레스 기간 중 유지 기간 중에 도5(a) 시각 t2로부터 t3a로, 도5(a) 시각 t3a로부터 t4로, 도5(a) 시각 t4로부터 나타내는 벽전하의 상태가 된다.
플라즈마 디스플레이 장치의 계조 표시는 서브프레임의 유지 기간의 길이를 바꾸어 발광 회수를 바꾸는 것으로 하고 있다. 예를 들면, 8개의 서브프레임의 유지 기간의 길이(발광 회수)를, 1:2:4:8:16:32:64:128의 비율로 함으로써, 단위 발광 영역(P)마다의 계조는256단계가 되고, 이 단위 발광 영역(P)이 3개 모이는 것으로 1화소가 되기 때문에, 1677만(=256×256×256)색의 풀 컬러 표시가 가능해진다.
본 실시예에 관한 플라즈마 디스플레이 패널에 의하면, 어느 한쪽의 분기 전극(22a 또는 22b)과 제2 유지 전극(13)에서 어드레스 방전이 발생하여 한쪽의 분기 전극(22a 또는 22b)에 전하가 대전되어 분기 전극(22a 또는 22b)의 전위 레벨이 저하되지만, 어드레스 전극(22)이 이웃하는 격벽(24)간에서 복수의 분기 전극(22a, 22b)을 가지므로, 전하가 대전되고 있지 않은 다른 쪽의 분기 전극(22b 또는 22a)이 충분한 분기 전극(22b 또는 22a)의 전위 레벨을 갖기 때문에, 인접한 제2 유지 전극(13)과 다른 쪽의 분기 전극(22b 또는 22a)에서 안정된 어드레스 방전을 발생시킬 수 있다.
(본 발명의 제2 실시예)
본 발명에 관한 제2 실시예에 관한 플라즈마 디스플레이 패널을, 도6에 의거해 설명한다. 도6은 본 실시예에 관한 플라즈마 디스플레이 패널의 배면 기판에서의 전극 구조도를 나타낸다.
본 실시예에 관한 플라즈마 디스플레이 패널은 상기 제1 실시예와 마찬가지로 구성되고, 상기 각 인접하는 격벽(24)간에 형성되는 연속한 각 분기 전극(22a, 22b)의 어느 1개가 상기 각 제2 유지 전극(13)에 대응하는 부분에 폭이 넓어지는 형상으로 형성되는 확폭부(22c)를 갖고, 상기 확폭부(22c)가 각 분기 전극(22a, 22b)상호간에서 인접하지 않도록 형성되는 것을 특징으로 하는 구성이다.
상기 분기 전극(22a, 22b)은 확폭부(22c)를 갖는 것으로 표면적이 보다 넓어져 보다 많은 플러스 전하를 갖고, 제2 유지 전극(1) 과의 어드레스 방전에 의해 마이너스 전하가 분기 전극(22a, 22b)에 형성되어도 대부분은 확폭부(22c)에 축적하고, 인접의 제2 유지 전극(13)에 대응하는 분기 전극(22a, 22b)에 어드레스 방전이 발생하지 않을 정도로 마이너스 전하가 형성되는 일이 없고, 이후의 제2 유지 전극(13)과 분기 전극(22a, 22b)과의 어드레스 방전이 발생한다.
상기 구성에서 본 실시예에 관한 플라즈마 디스플레이 패널은 상기 제1 실시예와 마찬가지로 동작하지만, 분기 전극(22a, 22b)이 제2 유지 전극(13)에 대해 폭이 넓어지는 형상으로 형성되어 있으므로, 어느 한쪽의 분기 전극(22a 또는 22b)과 제2 유지 전극(13)과의 어드레스 방전이 발생하여 한쪽의 분기 전극(22a 또는 22b)에 전하가 대전되는 경우에, 분기 전극(22a 또는 22b)의 확폭부(22c)에 전하가 집중되어 대전하고, 다른 쪽의 분기 전극(22b 또는 22a)에 전하가 대전되는 일이 없이 충분한 분기 전극(22b 또는 22a)의 전위 레벨로서, 다른 쪽의 분기 전극(22b 또는 22a)과 인접한 제2 유지 전극(13)과의 어드레스 방전을 발생시킬 수 있고, 이후의 어드레스 방전도 마찬가지로 발생하여, 보다 안정된 어드레싱을 할 수 있다.
(본 발명의 제3 실시예)
본 발명에 관한 제3 실시예에 관한 플라즈마 디스플레이 패널을, 도7에 의거해 설명한다. 도7은 본 실시예에 관한 플라즈마 디스플레이 패널의 배면 기판에서의 전극 구조도를 나타낸다.
본 실시예에 관한 플라즈마 디스플레이 패널은 상기 제2 실시예와 마찬가지로 구성되고, 상기 각 인접하는 격벽(24)간에 형성되는 연속한 어드레스 전극(22)의 한쪽의 분기 전극(22a)이 이 격벽(24)간에 형성되는 어드레스 전극(22)의 다른 쪽의 분기 전극(22b)에 1개의 단위 발광 영역(P)마다 접합되는 것을 특징으로 하는 구성이다. 이 분기 전극(22a, 22b)의 접합부(22α)의 위치는 한쪽의 분기 전극(22a)의 제2 유지 전극(13)에 대응하는 부분과 다른 쪽의 분기 전극(22b)의 제2 유지 전극(13)에 대응하는 부분과의 중앙이다. 이와 같이 접합부(22α)를 위치 맞추는 것으로서, 어드레스 방전 완료된 제2 유지 전극(13)에 인접하는 제2 유지 전극(13)의 대응하는 분기 전극(22a, 22b)이 어드레스 방전 완료된 제2 유지 전극(13)에 대응하는 분기 전극(22a, 22b)에 형성되어 있는 마이너스 전하의 영향을 받는 일 없이, 안정된 어드레스 방전을 발생할 수 있다.
상기 구성에서 본 실시예에 관한 플라즈마 디스플레이 패널은 상기 제1 실시예와 마찬가지로 동작하지만, 한쪽의 분기 전극(22a)이 다른 쪽의 분기 전극(22b)과 접합되어 있으므로, 어드레스 전극(22)의 일부가 단선한 경우에 도통을 확보할 수 있고, 높은 신뢰성을 실현할 수 있다.
(그 밖의 실시예)
상기 제1~ 3의 실시예에 관한 플라즈마 디스플레이 패널에서는 어드레스 전극(22)이 2개의 분기 전극(22a, 22b)을 갖고 있지만, 어드레스 전극(22)이 3개 이상의 분기 전극(22a, 22b)을 가질 수도 있다.
상기 제1~ 3의 실시예에 관한 플라즈마 디스플레이 패널에서는 어드레스 전극(22)이 제1 유지 전극(14)과의 대향 면적을 작게 할 수도 있고, 어드레스 방전이 어드레스 전극(22)과 제2 유지 전극(13)으로 국소화되어 어드레스 방전의 간섭이 방지되므로, 보다 확실한 어드레싱을 할 수 있다.
또, 상기 제1~ 3의 실시예에 관한 플라즈마 디스플레이 패널에 있어서, 유지 전극쌍(10)에서의 양측에 투명 도전막(13b, 14b)을 갖고, 유지 전극의 양측으로 방전시키는 것도 할 수 있다.
이상과 같이 본 발명에서는 하나의 분기 전극과 유지 전극에서 어드레스 방전이 발생하고, 하나의 분기 전극에 전하가 대전되어 전위 레벨이 저하되지만, 어드레스 전극이 이웃하는 격벽 간에서 복수의 분기 전극을 가지므로, 하나의 분기 전극 이외의 다른 분기 전극에 충분한 전위 레벨을 유지한 채로, 인접하는 유지 전극으로 다른 분기 전극과 안정된 어드레스 방전을 발생시킬 수 있다는 효과를 발휘한다.
또, 본 발명에서는 어드레스 전극이 이웃하는 격벽 간에서 복수의 분기 전극을 갖고, 분기 전극이 유지 전극에 대해 폭이 넓어지는 형상으로 형성되어 있으므로, 하나의 분기 전극과 유지 전극에서 어드레스 방전이 발생하여 하나의 분기 전극에 전하가 대전되는 경우에, 분기 전극의 폭이 넓어지는 형상의 부분에 대전하는 전하가 집중되고, 하나의 분기 전극 이외의 다른 분기 전극에 충분한 어드레스 전극의 전위 레벨을 갖고, 인접하는 유지 전극으로 다른 분기 전극과 보다 안정된 어드레스 방전을 발생시키는 것이 가능하다는 효과를 갖는다.
또, 본 발명에서는 어드레스 전극이 이웃하는 격벽 간에서 복수의 분기 전극을 갖고, 상기 분기 전극이 다른 분기 전극과 접합되어 있으므로, 안정된 어드레스 방전을 발생시킬 수 있음과 동시에, 분기 전극의 일부가 단선한 경우에 도통을 확보할 수 있고, 높은 신뢰성을 실현할 수 있다는 효과를 갖는다.

Claims (3)

  1. 스트라이프 형상의 격벽(隔壁)이 복수 평행하게 배열 설치되고, 상기 각 격벽 사이에 형광체가 도포됨과 동시에, 상기 격벽과 평행하게 복수의 어드레스 전극이 배열 설치되어 이루어지는 제1 기판과, 상기 제1 기판에 대향하여 배열 설치되고, 상기 어드레스 전극에 대해 교차하는 방향으로 복수의 유지 전극이 배열 설치되는 제2 기판을 구비하며, 상기 어드레스 전극이 이웃하는 격벽 사이에서 상기 격벽의 전장(全長)에 걸쳐 연속하여 복수로 분기한 분기 전극으로 형성되는 플라즈마 디스플레이 패널로서,
    상기 이웃하는 격벽 사이에 형성되는 각 분기 전극이 상기 복수의 유지 전극에 대응하는 부분에 폭이 넓어지는 형상으로 형성되고, 상기 폭이 넓어지는 형상의 부분이 각 분기 전극 상호간에서 인접하지 않도록 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 이웃하는 격벽 사이에 형성되는 각 분기 전극이 상기 격벽 사이에 형성되는 다른 분기 전극과 1 또는 복수의 단위 발광 영역에 접합되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020030018425A 2002-03-28 2003-03-25 플라즈마 디스플레이 패널 KR100706089B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002090811A JP3940899B2 (ja) 2002-03-28 2002-03-28 プラズマディスプレイパネル
JPJP-P-2002-00090811 2002-03-28

Publications (2)

Publication Number Publication Date
KR20030078674A KR20030078674A (ko) 2003-10-08
KR100706089B1 true KR100706089B1 (ko) 2007-04-11

Family

ID=27800503

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030018425A KR100706089B1 (ko) 2002-03-28 2003-03-25 플라즈마 디스플레이 패널

Country Status (7)

Country Link
US (1) US6992646B2 (ko)
EP (1) EP1349190B1 (ko)
JP (1) JP3940899B2 (ko)
KR (1) KR100706089B1 (ko)
CN (1) CN1299315C (ko)
DE (1) DE60322133D1 (ko)
TW (1) TWI223301B (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE602004023553D1 (de) * 2003-03-04 2009-11-26 Lg Electronics Inc Plasmaanzeigetafel mit verbesserter Entladungsstabilität und verbessertem Wirkungsgrad und Steuerungsverfahren dafür
US20040212303A1 (en) * 2003-04-22 2004-10-28 Chunghwa Picture Tubes Ltd. Address electrode structure for plasma display panel
CN1302505C (zh) * 2003-04-24 2007-02-28 中华映管股份有限公司 等离子平面显示器的寻址电极结构
KR100542231B1 (ko) * 2003-09-02 2006-01-10 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
WO2005043577A1 (ja) * 2003-10-30 2005-05-12 Matsushita Electric Industrial Co., Ltd. プラズマディスプレイパネル
TWI235399B (en) * 2003-12-05 2005-07-01 Au Optronics Corp Plasma display panel
CN100388406C (zh) * 2003-12-19 2008-05-14 友达光电股份有限公司 等离子显示面板
US7557507B2 (en) * 2004-01-05 2009-07-07 Au Optronics Corporation Electrode and method of manufacture
KR100625997B1 (ko) * 2004-04-09 2006-09-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100669738B1 (ko) 2004-10-19 2007-01-16 삼성에스디아이 주식회사 전극의 구조가 개선된 플라즈마 디스플레이 패널
KR100658745B1 (ko) * 2004-12-07 2006-12-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동 방법
KR100599627B1 (ko) * 2005-01-20 2006-07-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100683774B1 (ko) * 2005-05-16 2007-02-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100667551B1 (ko) * 2005-07-01 2007-01-12 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
KR100641574B1 (ko) * 2005-07-14 2006-11-01 엘지전자 주식회사 플라즈마 디스플레이 패널
WO2009050763A1 (ja) * 2007-10-16 2009-04-23 Hitachi, Ltd. プラズマディスプレイパネル

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0458437A (ja) * 1990-06-25 1992-02-25 Fujitsu Ltd プラズマディスプレイパネル

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5969478A (en) * 1994-04-28 1999-10-19 Matsushita Electronics Corporation Gas discharge display apparatus and method for driving the same
KR100263858B1 (ko) * 1998-03-31 2000-08-16 김순택 플라즈마 표시장치
KR20010005187A (ko) * 1999-06-30 2001-01-15 김영환 교류형 플라즈마 디스플레이 패널
KR20010008554A (ko) * 1999-07-02 2001-02-05 구자홍 플라즈마 표시장치의 전극
JP3576051B2 (ja) 1999-10-28 2004-10-13 富士通株式会社 プラズマディスプレイパネル及びその駆動方法
JP2003131615A (ja) * 2001-10-30 2003-05-09 Sharp Corp プラズマディスプレイ装置及びその駆動方法
JP4076367B2 (ja) * 2002-04-15 2008-04-16 富士通日立プラズマディスプレイ株式会社 プラズマディスプレイパネル、プラズマ表示装置及びプラズマディスプレイパネルの駆動方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0458437A (ja) * 1990-06-25 1992-02-25 Fujitsu Ltd プラズマディスプレイパネル

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
04058437 *

Also Published As

Publication number Publication date
EP1349190A3 (en) 2006-05-31
US20030184226A1 (en) 2003-10-02
EP1349190A2 (en) 2003-10-01
US6992646B2 (en) 2006-01-31
TWI223301B (en) 2004-11-01
EP1349190B1 (en) 2008-07-16
TW200305907A (en) 2003-11-01
KR20030078674A (ko) 2003-10-08
JP3940899B2 (ja) 2007-07-04
CN1448979A (zh) 2003-10-15
CN1299315C (zh) 2007-02-07
JP2003288845A (ja) 2003-10-10
DE60322133D1 (de) 2008-08-28

Similar Documents

Publication Publication Date Title
KR100706089B1 (ko) 플라즈마 디스플레이 패널
KR100337589B1 (ko) 플라즈마 디스플레이 패널
KR20030038517A (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
US6714175B1 (en) Plasma display panel and method for driving the panel
KR20000067805A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
US6703782B2 (en) Plasma display panel
JPH11272232A (ja) プラズマディスプレイパネル及びそれを利用した装置
US6992444B2 (en) Plasma display panel including partition wall member
KR100771561B1 (ko) 플라즈마 디스플레이 패널
JPH11238462A (ja) プラズマディスプレイパネル
JP2006185903A (ja) プラズマディスプレイパネル及びプラズマディスプレイ装置
KR100402742B1 (ko) 플라즈마 표시장치
KR100327352B1 (ko) 플라즈마디스플레이패널
JP3794891B2 (ja) プラズマディスプレイパネル
KR100300419B1 (ko) 면방전형 플라즈마 표시 패널 및 그 구동 방법
KR100300415B1 (ko) 면방전형 플라즈마 표시 패널 및 그 구동방법
JP3772717B2 (ja) プラズマディスプレイパネル
JP4165628B2 (ja) プラズマディスプレイパネル
JP3436223B2 (ja) プラズマディスプレイ装置及びその駆動方法
KR100660247B1 (ko) 플라즈마 디스플레이 패널 세트
KR100484644B1 (ko) 더미 전극을 갖는 플라즈마 디스플레이 패널
KR100326860B1 (ko) 플라즈마 어드레스 액정 표시소자 및 그 구동방법
JP2004347767A (ja) プラズマディスプレイパネルの駆動方法
US20100253606A1 (en) Plasma display panel and method of manufacturing the same
JP2009004317A (ja) プラズマディスプレイパネル

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee