KR100642083B1 - 표준ㆍ비표준신호 판정회로 - Google Patents

표준ㆍ비표준신호 판정회로 Download PDF

Info

Publication number
KR100642083B1
KR100642083B1 KR1020000021263A KR20000021263A KR100642083B1 KR 100642083 B1 KR100642083 B1 KR 100642083B1 KR 1020000021263 A KR1020000021263 A KR 1020000021263A KR 20000021263 A KR20000021263 A KR 20000021263A KR 100642083 B1 KR100642083 B1 KR 100642083B1
Authority
KR
South Korea
Prior art keywords
signal
clock
value
output
standard
Prior art date
Application number
KR1020000021263A
Other languages
English (en)
Other versions
KR20000071769A (ko
Inventor
후지타노부코
카게야마아쯔히사
Original Assignee
마츠시타 덴끼 산교 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마츠시타 덴끼 산교 가부시키가이샤 filed Critical 마츠시타 덴끼 산교 가부시키가이샤
Publication of KR20000071769A publication Critical patent/KR20000071769A/ko
Application granted granted Critical
Publication of KR100642083B1 publication Critical patent/KR100642083B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/642Multi-standard receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Synchronizing For Television (AREA)

Abstract

종래 1필드단위에서는 표준신호로 판정되고 복수 필드에서 비표준신호로 되는 신호라도 비표준신호로 판정가능하게 하기 위하여, 색반송파주파수의 정해진 배수의 주파수의 클럭을 생성하는 클럭생성회로와, 표준신호의 1필드 구간의 클럭수를 설정하는 레지스터와, 클럭생성회로의 클럭을 계산하고, 레지스터의 값에 달했을 때에 리셋되는 수직카운터와, 이 카운터출력을 입력으로 하고 외부수직동기신호를 로드홀드펄스로 하는 플립플롭을 설정한다. 그 결과, 플립플롭의 출력은 복수의 필드에 걸쳐서 누적된 표준신호에 대한 외부수직동기신호가 나타내는 필드간의 클럭 카운트수의 어긋남을 나타내기 위하여, 종래 1필드단위에서는 표준신호로 판정되고 복수필드에서 비표준이 되는 신호라도 비표준신호로 판정가능하다.

Description

표준ㆍ비표준신호 판정회로{APPARATUS FOR IDENTIFYING STANDARD AND NON-STANDARD VIDEO SIGNALS}
도 1은, 본 발명의 제 1의 실시예의 표준ㆍ비표준신호 판정회로의 블록도이다.
도 2는, 본 발명의 제 1의 실시예의 표준ㆍ비표준신호 판정회로의 각부의 신호레벨을 나타내는 타임차트이다.
도 3은, 본 발명의 제 2의 실시예의 표준ㆍ비표준신호 판정회로의 블록도이다.
도 4는, 본 발명의 제 2의 실시예의 표준ㆍ비표준신호 판정회로의 각부의 신호레벨을 나타내는 타임차트이다.
도 5는, 본 발명의 제 3의 실시예의 표준ㆍ비표준신호 판정회로의 블록도이다.
도 6은, 본 발명의 제 3의 실시예의 표준ㆍ비표준신호 판정회로의 각부의 신호레벨을 나타내는 타임차트이다.
도 7은, 종래의 표준ㆍ비표준신호 판정회로의 블록도이다.
본 발명은, 텔레비젼 수상기 등에 입력되는 합성 영상신호가 표준신호인가 비표준신호인가를 판정하기 위한 표준ㆍ비표준신호 판정회로에 관한 것이다.
상기 표준신호라는 것은, 방송국에서의 방송파(합성 영상신호)와 같이, 색부반송파신호(color subcarrier signal)의 주파수가 수직동기신호(vertical synchronizing signal)의 주파수에 대하여 정확한 정수배로 엄격하게 관리된 텔레비젼신호인 것이다. 또한, 비표준신호라는 것은, 디지털비디오테이프레코더, 디지털비디오카메라, 디지털스틸카메라, 또는 그 외의 영상기기로부터 출력되는 재생영상신호(합성 영상신호)와 같이, 색부반송파신호의 주파수가 수직동기신호 및 수평동기신호(horizontal synchronizing signal)의 주파수에 대하여 비정수배로 되어 있는 텔레비젼신호인 것이다.
텔레비젼반송신호는, 색부반송파신호의 주파수가 수직동기신호의 주파수에 대하여 정확한 정수배로 엄격하게 관리되고 있다. 따라서, 텔레비젼 수상기에서는, 상기 색부반송파주파수와 수직주파수와의 관계를 유효하게 이용하고, 약전계시나 고스트(ghost)에 의한 외란(外亂)을 받았을 시에도 정확하게 수직동기신호를 재생가능하게 하기위하여, 이하와 같이 구성되어 있다. 즉, 입력되는 영상신호로부터 컬러버스트신호를 추출하고, 컬러버스트신호를 기초로 하여 a×fSC(a는 1 이상의 정수, fSC는 색부반송파주파수)의 주파수의 클럭(clock)을 생성하고, 이 클럭을 분주하는 것에 의해서 수직동기신호를 재생하고 있다.
상기 분주동작에서는, 반송파 등의 표준신호를 다루는 경우에는, 표준신호가
VCOUNT= (a×fSC/fH)×(N/2)
을 만족하는 것으로, 정상의 수직재생을 행하는 것이 가능하다. 단, VCOUNT가 1 필드 구간의 클럭수, fH가 수평주파수, N이 1프레임의 주사선수이다.
그러나, 예컨대 VTR(비디오테이프레코더)의 특수재생으로 얻어진 비표준신호를 다루는 경우에는, 비표준신호가,
VCOUNT≠(a×fSC/fH)×(N/2)
의 관계인 것이므로, 정상의 분주동작을 하는 것이 가능하지 않다.
그 때문에, 비표준신호의 경우는, 영상신호로부터 동기분리회로에 의해서 수직동기신호를 분리하는 것에 의해 수직재생을 행한다.
또한, 프레임 콤필터(comb filter)를 이용한 Y/C분리, 필드 사이 내부삽입 등의 처리를 이용하여 화상의 고화질화 처리를 행하는 것이, 텔레비젼 수상기로 행해지고 있다. Y/C분리는 수직주파수에 대하여 색부반송주파수가 정확한 정수배로 되고 있는 표준신호인 경우에, 프레임 콤필터에 의해서 정확하게 휘도신호와 색신호를 분리하는 것이 가능하여, 고화질화 처리의 효과를 기대할 수 있다.
그러나, 수직주파수에 대하여 색부반송파주파수가 비정수배로 되어 있는 비표준신호인 경우에는, 휘도신호와 색신호를 정확하게 분리할 수 없고, 상기 고화질화 처리가 오히려 화질의 열화를 초래한다라는 문제가 있다. 그 때문에, 상기 고화질화 처리는 표준신호의 경우에만 행하고, 비표준신호의 경우에는 행하지 않는 것이 바람직하다.
입력되는 영상신호가 비표준신호인 경우에, 동기분리회로에 의해서 수직동기재생을 행하거나, 혹은 고화질화 처리를 행하지 않도록 하기에는, 영상신호가 비표준신호인 것을 검출할 필요가 있다.
여기서, 종래의 표준ㆍ비표준신호 판정회로의 구성 및 동작에 관해서, 이하에 설명한다.
도 7은 종래의 NTSC방식의 텔레비젼 수신기의 수직동기신호발생에 있어서의 표준ㆍ비표준신호 판정회로의 일구체예를 나타내는 블록도이다.
리셋회로는 앤드 게이트(401)로 구성되고, 마이크로컴퓨터로부터 입력되는 외부리셋신호가 도래할 시, 또는 동기분리회로(도시하지 않음)에 의하여 분리된 외부수직동기회로가 도래할 시에, 리셋신호를 출력한다.
그 리셋신호는 수직카운터(402)의 리셋단자R에 입력된다. 또한, 수직카운터 (402)에는, 클럭생성회로(403)에서 생성된 a×fSc의 주파수의 클럭이 클럭단자CLK에 입력된다. 클럭생성회로(403)는, 영상신호 중에서 추출된 컬러버스트신호를 기초로 a×fSC의 주파수의 클럭을 생성한다.
수직카운터(402)에서는, 리셋신호 입력 후, 1필드구간의 클럭수가 카운트된다. 로드홀드플립플롭(load hold flip-flop)(404)은 수직카운터(402)의 출력을 입력신호로 하고, 외부수직동기신호를 로드홀드펄스로 하고 있는 것에서, 외부수직동기신호가 도래했을 때의 수직카운터(402)의 값을 래츠(latch)하여 출력한다. 즉 로드홀드플립플롭(404)의 출력은, 외부수직동기신호로 규정된 1필드 구간의 클럭카운트 수를 나타내고 있다.
필드클럭수 설정레지스터(405)에는 표준신호의 1필드 구간의 클럭카운트 수에 상응하는 값이 설정되어 있다. 감산기(406)에서는 로드홀드플립플롭(404)의 출력으로부터 필드클럭수 설정레지스터(405)에 설정된 값이 감산된다. 감산기(406)의 출력치는, 표준신호에 대응한 클럭카운트수에 대응한 외부수직동기신호로 규정된 1필드 구간의 클럭카운트 수의 어긋남에 상당한다. 게다가, 감산기(406)의 출력이 절대치회로(407)로 절대치 변환되고, 어긋남의 절대치가 출력된다. 역치설정레지스터(408)에는 표준신호와 비표준신호를 판별하기 위한 역치가 설정되어 있고, 비교기(409)에 있어서, 절대치회로(407)의 출력과 역치설정레지스터(408)에 설정된 역치가 비교되고, 절대치회로(407)의 출력이 역치이내일 때에는 표준신호, 역치를 넘는 경우에는 비표준신호로 판정된다.
상기 종래의 표준ㆍ비표준신호 판정회로의 기본적인 생각은 이하와 같다. NTSC 방식의 경우, M을 표준신호와 비표준신호를 판별하기 위한 역치로 하면, 1필드 구간의 클럭수 VCOUNT가,
-M
Figure 112000007987016-pat00001
{VCOUNT- (a×fSC/fH)×(N/2)}
Figure 112000007987016-pat00002
M (M
Figure 112000007987016-pat00003
0)
의 관계를 만족할 때에 표준신호로 판정하고, 그 이외의 때에 비표준신호로 판정하고 있다.
그러나 종래의 표준ㆍ비표준신호 판정회로에서는, 1필드 구역만의 클럭수로 표준신호와 비표준신호의 판정을 행하고 있다. 그 때문에, 디지털스틸카메라의 출력과 같이 1필드 구간의 클럭수의 어긋남이 1클럭(클럭주파수a×fSC)보다 적고 1필드로 생각되면 VCOUNT가 상기 관계를 만족시키지만, n필드 구간에서 1클럭 어긋나는 비표준신호에 대해서는 표준신호로 오판정하는 것으로 된다.
이 때문에, 디지털스틸카메라의 출력이, 비표준신호임에도 불구하고, 영상재생에 a×fSC의 주파수의 클럭을 분주한 재생수직동기신호가 이용된다. 그 결과, 실제로는 상기와 같이 n필드에서 1클럭 어긋나는 신호이기 때문에, n필드 마다 수직동기가 어긋난다라는 문제가 발생한다.
그래서, 본 발명은, 종래와 같이 1필드 단위에서는 표준신호로 밖에 판정되지 않는 미소한 어긋남만 보유하는 비표준신호에 대하여도, 비표준신호로 판정가능한 표준ㆍ비표준신호 판정회로를 제공하는 것을 목적으로 한다.
제 1 발명의 표준ㆍ비표준신호 판정회로는, 클럭생성수단과, 클럭계수수단과, 리셋수단과, 계수치 유지수단과, 제 1판정수단과, 감산수단과, 선택수단과, 제 2판정수단을 구비하고 있다.
클럭생성수단은, 영상신호에서 추출된 컬러버스트신호를 기초로 a×fSC(a는 1이상의 정수, fSC는 색반송파주파수)의 주파수의 클럭을 생성하는 기능을 보유한다.
클럭계수수단은, 표준신호의 1필드 구간에 클럭생성수단이 발생하는 클럭수에 상당하는 값을 최대출력치로 하고, 클럭생성수단에 의해 생성된 클럭의 개수를 계수하여 출력치를 0에서 최대출력치까지 순차 반복하여 변화시키는 기능을 보유한다.
리셋수단은, 외부리셋신호의 입력에 응답하여 클럭계수수단의 계수치를 0으로 리셋하고, 영상신호에서 분리되어 외부리셋신호의 후에 입력되는 외부수직동기신호에 응답하여 클럭계수수단에 있어서의 계수치의 리셋을 해제하는 기능을 보유한다.
계수치 유지수단은, 외부수직동기신호의 입력에 응답하여 클럭계수수단의 계수치를 유지하는 기능을 보유한다.
제 1판정수단은, 계수치 유지수단의 출력치와 제 1의 역치를 비교하는 것에 의해, 계수치 유지수단의 출력치가 0 또는 그 근방의 값인가 클럭계수수단의 최대출력치 또는 그 근방의 값인가를 판정하는 기능을 보유한다.
감산수단은, 계수치 유지수단의 출력치와 클럭계수수단의 최대출력치와의 차를 구하는 기능을 보유한다.
선택수단은, 제 1판정수단의 판정결과에 기초하여, 계수치 유지수단의 출력치가 0 또는 그 근방의 값일 때에 계수치 유지수단의 출력치를 선택하고, 계수치 유지수단의 출력치가 클럭계수수단의 최대출력치 또는 그 근방의 값일 때에 연산수단의 출력치를 선택하는 기능을 보유한다.
제 2판정수단은, 선택수단의 출력치의 절대치가 제 2의 역치보다 클 때에 영상신호가 비표준신호인 것으로 판정하는 기능을 보유한다.
이 구성에 의하면, 색반송파주파수fSC의 정해진 배수a의 신호를 시스템클럭으로서 이용하는 시스템에 있어서, 클럭계수수단은 그 출력이 최대출력치에 달할 때마다, 즉 표준신호의 1필드 구간의 클럭수에 상당하는 값만큼 클럭을 계수할 때마다 계수치가 0으로 되돌아가고, 도래하는 외부수직동기신호에 의존하지 않는다. 그 결과, 1필드 구간의 클럭수의 어긋남이 많은 필드에 걸쳐서 누적되기 때문에, 디지털스틸카메라의 출력과 같이 1필드 단위에서는 어긋남이 1클럭보다 작게 표준신호로서의 관계를 만족시키지만, n필드에서 1클럭이상 어긋나는 신호에 대해서도, 비표준신호로 판정가능하다.
상기에 있어서, 클럭계수수단은, 예컨대 클럭생성수단에 의해 생성된 클럭의 개수를 계수하는 카운터와, 표준신호의 1필드 구간에 클럭생성수단이 출력하는 클럭수에 상당하는 값을 설정하는 필드 클럭수 설정레지스터와, 카운터의 계수치가 필드 클럭수 설정레지스터의 설정치와 일치했을 때에 일치신호를 출력하여 카운터의 리셋단자에 가하는 디코드회로로 구성되어 있다.
이와 같이 구성하면, 색반송파주파수fSC의 정해진 배수a의 신호를 시스템클럭으로서 이용하는 시스템에 있어서, 수직카운터는 그 출력이 필드 클럭수 설정레지스터로 설정된 값인 표준신호의 1필드 구간의 클럭수에 상당하는 값으로 되었을 때만 리셋되어 계수치가 0으로 되돌아가고, 도래하는 외부수직동기신호에 의존하지 않는다. 그 결과, 1필드 구간의 클럭수의 어긋남이 많은 필드에 걸쳐서 누적되고, 디지털스틸카메라의 출력과 같이 1필드단위에서는 어긋남이 1클럭보다 작게 표준신호로서의 관계를 만족시키지만, n필드에서 1클럭이상 어긋나는 신호에 대해서도, 비표준신호로 판정가능하다.
또한, 상기 구성에 있어서, 제 1의 역치는, 클럭계수수단의 최대출력치의 2분의 1로 설정하는 것이 바람직하지만, 그 값에 한정하는 것은 아니다. 즉, 비표준신호의 경우에, 계수치 유지수단의 출력치로서 예상되는 0의 근방의 값의 최대치보다도 크고, 또한 최대출력치의 근방의 값의 최소치보다도 작은 값이면 좋다.
또한, 계수치 유지수단은, 예컨대 외부수직동기신호를 로드홀드입력으로 하고, 클럭생성회로에서 발생하는 클럭을 클럭입력으로 하는 로드홀드플립플롭으로 이루어진다. 또한, 리셋수단은, 외부리셋신호를 세트입력으로 하고, 외부수직동기신호를 리셋입력으로 하는 세트리셋플립플롭으로 이루어진다.
제 2의 발명의 표준ㆍ비표준신호 판정회로는, 클럭발생수단과, 펄스솎음수단(pulse thinning out means)과, 클럭계수수단과, 계수치 유지수단과, n필드클럭수 설정수단과, 감산수단과, 판정수단을 구비하고 있다.
클럭생성수단은, 영상신호에서 추출된 컬러버스트신호를 기초로 a×fSC(a는 1이상의 정수, fSC는 색반송파주파수)의 주파수의 클럭을 생성하는 기능을 보유한다.
펄스솎음수단은, 영상신호에서 분리된 외부수직동기신호를 솎아서, n필드 (n은 복수)마다 1회씩 출력시키는 기능을 보유한다.
클럭계수수단은, 클럭생성수단에 의해 생성된 클럭의 개수를 계수하는 기능을 보유하고, 펄스솎음수단의 출력펄스에 응답하여 계수치가 0으로 리셋된다.
계수치 유지수단은, 펄수솎음수단의 출력펄스에 응답하여 클럭계수수단의 출력치를 유지하는 기능을 보유한다.
n필드클럭수 설정수단은, 표준신호의 n필드 구간에 클럭생성수단이 발생하는 클럭수에 상당하는 값을 설정하는 기능을 보유한다.
감산수단은, 계수치 유지수단의 출력치와 n필드클럭수 설정수단의 설정치와의 차를 구하는 기능을 보유한다.
판정수단은, 감산수단의 출력치의 절대치가 소정의 역치보다 클 때에 영상신호가 비표준신호임을 판정하는 기능을 보유한다.
이 구성에 의하면, 색반송주파수fSC의 정해진 배수a의 신호를 시스템 클럭으로서 이용하는 시스템에 있어서, 클럭계수수단은 n필드 구간의 클럭수를 카운트하고, 클럭계수수단의 리셋 직전의 출력치를 계수치 유지수단으로 유지하고, 계수치 유지수단의 출력치를 n필드클럭수 설정수단으로 설정된 표준신호의 n필드 구간의 클럭수에 상당하는 값과 비교하는 것에서, 1필드단위에서는 어긋남이 1클럭보다 적어 표준신호로서의 관계를 만족시키지만, n필드에서 1클럭이상 어긋나는 신호에 대해서도, 비표준신호로 판정가능하다.
제 3의 발명의 표준ㆍ비표준신호 판정회로는, 클럭생성수단과, 버스트 추출펄스발생수단과, 버스트 추출수단과, 대역통과필터와, 래치펄스발생수단과, 유지수단군과, 감산수단과, 판정수단을 구비하고 있다.
클럭생성수단은, 영상신호에서 분리된 수평동기신호를 기초로 b×fH(b는 소정의 정수, fH는 수평주파수)의 주파수의 클럭을 생성하는 기능을 보유한다. 정수b 로서는 500이상의 값이 바람직하다.
여기서, 정수b로서 500이상의 값이 바람직한 이유에 관해서 설명한다. 텔레비젼 방송에서는, 수평주파수fH가 15.734264kHz, 버스트주파수fSC가 3.579545MHz이다. 이와 같은 2개의 주파수의 관계에 있어서, 버스트 추출펄스가 나타내는 컬러버스트 부분의 기간 중의 클럭으로 규정되는 소정의 타이밍으로, 컬러버스트신호를 래치(데이타 유지)한다. 즉, 3.579545MHz의 정현파를 1클럭 구간 래치한다. 그 때문에, 클럭의 주파수는 3.579545MHz이상의 주파수일 필요가 있다. b=500으로 한 경우, b×fH=7.875MHz가 되고, 클럭 주파수는 버스트주파수의 약 2배가 된다. 이 클럭 주파수는, 유지한 데이타를 n필드 후에 비교하는 것으로 의미있는 값이 된다고 생각된다.
버스트 추출펄스발생수단은, 영상신호로부터 분리된 외부수평동기신호 및 외부수직동기신호와 클럭을 기초로 하여, 1필드에 1회, 영상신호의 컬러버스트 부분의 기간에 대응한 버스트 추출펄스를 발생하는 기능을 보유한다.
버스트 추출수단은, 영상신호에서 버스트 추출펄스의 출력기간에 상당하는 신호부분을 추출하는 기능을 보유한다.
대역통과필터는, 버스트주파수를 중심주파수로 하고, 버스트 추출수단의 출력신호 중 버스트주파수 성분을 통과시키는 기능을 보유한다.
래치펄스 발생수단은, 버스트 추출펄스와 클럭을 기초로 하여 버스트 추출펄스가 나타내는 컬러버스트 부분의 기간 중의 클럭으로 규정되는 소정의 타이밍에서 래치펄스를 발생시키는 기능을 보유한다.
유지수단군은, 래치펄스에 응답하여 대역통과필터의 출력을 유지함과 아울러 순차 후단으로 전달하는(n+1)단(n은 복수)의 종속접속한 유지수단으로 이루어진다.
감산수단은, 유지수단군 중의 제 1단의 유지수단의 출력신호와 제 (n+1)단의 유지수단의 출력신호의 차를 구하는 기능을 보유한다.
판정수단은, 감산수단의 출력치의 절대치가 소정의 역치보다 클 때에 영상신호가 비표준신호로 판정되는 기능을 보유한다.
이 구성에 의하면, 수평주파수fH의 정해진 배수b의 신호를 시스템 클럭으로서 이용하는 시스템에 있어서, 1필드단위에서는 표준신호로서의 관계 (VCOUNT≒b×N/2;N은 1프레임의 주사선수, N/2는 1 필드 중의 주사선수)를 만족시키지만, n필드에서는 1클럭 어긋나는 신호에 대해서도, 비표준신호로 판정가능하다.
즉, 버스트 추출펄스의 기간 내의 상기 클럭으로 규정되는 타이밍에 있어서의 컬러버스트신호의 레벨을, n필드 떨어진 2개의 필드로 검출하고, 양자의 레벨의 차를 역치와 비교한다. 그 때문에, 연속한 2개의 필드 사이에서는 컬러버스트신호의 위상의 어긋남이 거의 없고, 따라서 컬러버스트신호의 레벨에 거의 차가 없고, 표준신호로 판정되는 경우이어도, 컬러버스트신호의 위상의 어긋남이 누적되고, 따라서 컬러버스트신호의 레벨의 차도 누적되는 것이 되어, 비표준신호로 판정가능하다.
상기 래치 펄스 발생수단은, 버스트 추출펄스가 나타내는 컬러버스트 부분 중의 예컨대 중심의 타이밍에서 래치펄스를 발생시키도록 하고 있지만, 수평주파수 fH의 정해진 배수b의 주파수의 클럭으로 규정되는 타이밍이면 중심이외의 위치이어도 좋다. 또한, 유지수단은, 래치펄스를 로드 홀드 입력으로 하고, 클럭을 클럭입력으로 하는 로드홀드플립플롭으로 이루어진다.
이하, 영상신호가 표준신호인가, 비표준신호인가를 판정하는 표준ㆍ비표준신호 판정회로에 관해서, 본 발명의 실시예를 도면을 참조하면서 설명한다.
(제 1의 실시예)
도 1은 본 발명의 제 1의 실시예의 표준ㆍ비표준신호 판정회로의 블록도이다. 도 1에 있어서, 세트리셋래치(100)는 외부리셋신호S1를 세트신호로 하고, 외부수직동기신호S2를 리셋신호로 하는 세트리셋플립플롭으로 이루어진다. 리셋수단으로서의 세트리셋래치(100)는 Q출력과 NQ(Q의 반전)출력을 가지지만, 본 실시예에서는 NQ출력이 사용되고, Q출력은 사용되지 않는다. 또한, 외부리셋신호S1는 마이크로컴퓨터(도시하지 않음)에서 입력되고, 외부수직동기신호 S2는 영상신호를 입력으로 하는 동기분리회로(도시하지 않음)의 출력이다.
2입력 앤드 게이트(101)는 세트리셋래치(100)의 NQ출력신호S3를 1개의 입력신호로 한다. 클럭생성수단으로서의 클럭생성회로(102)는, 영상신호로부터 추출된 컬러버스트신호를 기초로 하여 색반송파주파수fSC의 정해진 배수a(a는 1이상의 정수)의 a×fSC의 주파수의 클럭을 생성한다.
필드 클럭수 설정레지스터(103)는 표준신호의 1필드 구간의 클럭수 (a×fSC/fH)×(N/2)(fH는 수평동기주파수, N은 1프레임의 주사선수)에 상당하는 값을 설정한다. 디코드회로(104)는 필드 클럭수 설정레지스터(103)로 설정된 값을 디코드하고, 디코드회로(104)의 출력S4은 2입력 앤드 게이트(101)의 또하나의 입력신호로서 입력된다.
수직카운터(105)는 앤드 게이트(101)의 출력S5을 리셋입력으로 하고, 클럭생성회로(102)에 있어서 생성되는 a×fSC의 주파수의 클럭을 계수한다. 수직카운터 (105)의 출력S6은 디코드회로(104)에 입력되고, 디코드된다. 구체적으로는, 수직카운터(105)의 출력S6이 필드 클럭수 설정레지스터(103)로 설정된 값과 일치했을 때에 디코드회로(104)에서 일치신호가 발생한다.
상기 수직카운터(105)와 필드 클럭수 설정레지스터(103)와 디코드회로(104)로, 클럭계수회로(114)가 구성된다. 이 클럭계수회로(114)는 클럭계수수단이 된다.
계수치 유지수단으로서의 로드홀드플립플롭(106)은 수직카운터(105)의 출력 S6을 입력신호로 하고, 클럭생성회로(102)에 있어서 생성된 a×fSC의 주파수의 클럭을 클럭입력으로 하고, 외부수직동기신호S2를 로드홀드펄스로 한다. 1/2 회로( 113)는 필드 클럭수 설정레지스터(103)로 설정된 값을 입력하고, 그 값의 1/2의 값을 출력한다. 제 1의 판정수단으로서의 비교기(110)은 로드홀드플립플롭(106)의 출력S7과 필드 클럭수 설정레지스터(103)로 설정한 값의 1/2의 값(=1/2회로(113)의 출력치)을 비교한다.
감산수단으로서의 감산기(111)는 로드홀드플립플롭(106)의 출력S7에서 필드 클럭수 설정레지스터(103)로 설정한 값을 감산한다. 선택수단으로서의 셀렉터(112)는 비교기(110)의 비교결과에 따라서 감산기(111)의 출력이 로드홀드플립플롭 (106)의 출력을 선택하여 출력한다. 절대치회로(107)는 셀렉터(112)의 출력S8을 입력으로 하고, 입력치의 절대치를 출력한다. 역치설정레지스터(108)는 표준신호와 비표준신호를 판별할 때의 역치를 설정한다. 제 2의 판정수단으로서의 비교기(109)는 절대치회로(107)의 출력S9과 역치설정레지스터(108)로 설정된 역치를 비교한다.
이상과 같이 구성된 표준ㆍ비표준신호 판정회로에 관해서, 또한 도 2를 참조하면서, 이하 그 동작을 설명한다. 도 2는 도 1에 있어서의 각부의 신호레벨을 나타내는 타임차트이고, 도 1에 대응시켜서 참조부호를 붙이고 있다. 참조부호S1는 외부리셋신호이다. 참조부호S2는 영상신호에 의해 동기분리된 외부수직동기신호를 나타낸다. 참조부호S3는 세트리셋래치(100)의 NQ출력신호를 나타낸다. 참조부호S4는 디코드회로(104)의 출력신호를 나타낸다. 참조부호S5는 2입력 앤드 게이트(101)에서 출력되고, 수직카운터(105)에 입력되는 카운터 리셋신호를 나타낸다. 참조부호S6는 수직카운터(105)의 출력을 나타내고, 1 필드 구간의 클럭수가 카운트되고 있는 상태가 나타내어 있다. 참조부호S7는 로드홀드플립플롭(106)의 출력을 나타내고, 외부수직동기신호S2가 도래했을 때의 수직카운터(105)의 출력이 나타내어진다.
외부리셋신호S1는 H레벨이 통상상태, L레벨이 리셋 요구가 걸려 있는 상태이고, 세트리셋래치(100)의 세트신호로서 입력된다. 외부수직동기신호S2는 1필드에 1회 부극성의 펄스가 도래하고, 세트리셋래치(100)의 리셋신호로서 입력된다. 그 때문에, 세트리셋래치(100)의 NQ출력신호S3는, 외부리셋신호S1가 입력(L레벨입력)되었을 때에 L레벨로 세트되고, 외부수직동기신호S2가 도래했을 때에 리셋되어 H레벨로 된다. 결국, NQ출력신호S3는 외부리셋신호S1에 의해서 리셋요구가 걸린 후, 최초로 외부수직동기신호S2가 도래하기까지의 사이, L레벨로서 출력된다.
이 NQ출력신호S3는 2입력 앤드 게이트(101)에 입력된다. NQ출력신호S3가 L레벨의 구간은 2입력 앤드 게이트(101)의 출력신호S5도 L레벨로 된다. 이 출력신호S5는 수직카운터(105)의 카운터 리셋신호로서 입력되어 있다. 따라서, NQ출력신호S3가 L레벨이 되는 것으로 수직카운터(105)가 리셋되고, H레벨에 복귀하는 것으로 리셋이 해제된다. 또한, 디코드회로(104)의 L레벨의 일치신호에 응답하여 수직카운터 (105)가 일시적으로 리셋된다.
이제, 클럭생성회로(102)가 a×fSC(≒14.32MHz ; 여기서 a=4,fSC≒3.58MHz)의 클럭을 생성하는 것으로 하면, NTSC방식의 표준신호의 경우, 수평동기주파수fH가 15734.264Hz이고, 1프레임의 주사선수N이 525이고, 1수평 구간의 클럭수가 910클럭이고, 1필드 구간의 클럭수가 910×525/2 클럭이다.
따라서, 수직카운터(105)의 출력S6은 카운터 리셋신호S5에 의해서 리셋이 입력된 순간에 0이 되고, 그 후 1필드 구간의 클럭수인 910×525/2 부근까지 순차 카운트 업되어 간다.
필드 클럭수 설정레지스터(103)에는 표준신호의 1필드 구간의 클럭수 (910×525/2)에 상당하는 값이 설정되어 있어서, 디코드회로(104)의 출력신호S4는 수직카운터(105)의 출력S6이 그 설정치(910×525/2)로 되었을 때에 L레벨이 된다. 디코드회로(104)의 출력신호S4는 2입력 앤드 게이트(101)에 입력되고, 2입력 앤드 게이트 (101)의 출력신호S5가 L레벨이 되고, 다시 수직카운터(105)에 리셋이 걸려진다. 즉, 수직카운터(105)는, 클럭을 계수하는 것에 의해, 그 출력치를 클럭의 도래할 때마다, 0에서 표준신호의 1필드 구간의 클럭수인 910×525/2까지, 0, 1, 2, 3,....,910×525/2-1, 910×525/2, 0, 1, 2,....,910×525/2, 0, 1, 2... 라고 하는 식으로 반복하여 변화시키는 것이 된다. 즉, 수직카운터(105)는, 910×525/2진 카운터라 생각하는 것이 가능하다.
로드홀드플립플롭(106)은, 수직카운터의 출력S6을 입력으로 하고, 외부수직동기신호S2를 로드홀드펄스로 하고 있으므로, 외부수직동기신호S2가 도래했을 때에 수직카운터(105)의 출력S6을 래치한다. 따라서, 로드홀드플립플롭(106)의 출력S7은 표준신호에 있어서의 수직동기신호와 외부수직동기신호S2 간의 어긋남을 나타내는 것이 된다.
예컨대, 도래하는 외부수직동기신호S2가 나타내는 1필드 구간의 클럭수가, 표준신호의 1필드 구간의 클럭수(910×525/2)와 항상 동일한 수이면, 로드홀드플립플롭 (106)의 출력S7은 항상 0을 계속 출력한다.
그리고 나서, 외부수직동기신호S2가 도 2의 참조부호S2'로 나타내어지는 경우, 즉 1필드 구간의 클럭수가 표준신호의 그보다도 많은 경우에 관해서 진술한다. 표준신호에 대하여, 외부수직동기신호S2'가 나타내는 1필드 구간의 클럭수가 1클럭 많은 경우는, 로드홀드플립플롭(106)의 출력S7'은 1을 출력하고, 2클럭 많은 경우는 출력S7'은 2를 출력한다.
또한, 예컨대, 표준신호에 대한, 외부수직동기신호가 나타내는 1필드 구간의 클럭수의 어긋남이 1클럭보다 적고, N필드로 생각했을 때에 1클럭 이상 많게 되는 경우이어도, 수직카운터(105)는 그 출력S6이 필드 클럭수 설정레지스터(103)로 설정된 값인 910×525/2가 되었을 때에만 리셋이 걸리고, 카운터 리셋S5은 도래하는 외부수직동기신호에 의존하지 않는다. 그 결과, 1필드 구간의 클럭수의 어긋남은 다수의 필드에 걸쳐서 누적된다. 따라서, 이와 같은 신호이어도, 카운터 리셋S5이 걸린 후, 1필드째의 출력S7은 0이지만, N필드 경과했을 때에 1이 출력되고, 2×n필드 경과했을 때는 2가 출력된다.
마찬가지로, 외부수직동기신호S2가 도 2의 신호S2''에 나타내어지는 경우, 즉 1필드 구간의 클럭수가 표준신호의 그 보다고 적은 경우에 관해서 진술한다. 표준신호에 대하여, 외부수직동기신호S2''가 나타내는 1필드의 클럭수가 1클럭 적은 경우는, 로드홀드플립플롭(106)의 출력S7''은 910×525/2-1를 출력하고, 2클럭 적은 경우는 출력S7''은 910×525/2-2를 출력한다. 또한, 표준신호에 대한, 외부수직동기신호가 나타내는 1필드 구간의 클럭수의 어긋남이 1클럭보다 적고, n필드로 생각할 때에 1클럭이상 적게 되는 경우이어도, 수직카운터(105)의 리셋S5은 도래하는 외부수직동기신호에 의존하지 않는다. 그 결과, 1필드 구간의 클럭수의 어긋남은 다수의 필드에 걸쳐서 누적되고, 카운터 리셋S5이 걸린 후, 1필드째의 출력S7은 0이지만, n필드 경과했을 때에 910×525/2-1이 출력되고, 2×n필드경과했을 때는 910×525/2-2가 출력된다.
비교기(110)는, 로드홀드플립플롭(106)의 출력S7과, 필드 클럭수 설정레지스터(103)로 설정된 표준신호의 1필드 구간의 클럭카운트수의 1/2의 값(=1/2회로 113의 출력치)을 비교한다. 그리고, 로드홀드플립플롭(106)의 출력S7의 쪽이 큰 경우는 L레벨을, 작은 경우는 H레벨을, 각각 셀렉터(112)의 컨트롤신호로서 출력한다. 로드홀드플립플롭(106)의 출력S7이 0일 때는, 필드 클럭수 설정레지스터(103)의 값보다도 작으므로, 비교기(100)는 H레벨을 출력하고, 셀렉터(112)는 로드홀드플립플롭(106)의 출력S7을 선택한다.
또한, 감산기(111)는, 로드홀드플립플롭(106)의 출력S7에서 필드 클럭수 설정레지스터(103)로 설정한 표준신호의 1필드 구간의 클럭수(910×525/2)를 감산한다. 외부수직동기신호S2가 나타내는 1필드 구간의 클럭수가 표준신호의 클럭수 보다도 적은 경우에, 이 감산기(111)에서 어긋남의 값을 계산한다. 결국, 외부수직동기신호S2가 나타내는 1필드 구간의 클럭수가 표준신호의 클럭수 보다도 1클럭 적은 경우는, 로드홀드플립플롭(106)의 출력S7은 910×525/2-1이므로 감산기(111)의 출력은,
(910×525/2-1)-(910×525/1)=-1
으로, -1을 출력한다.
셀렉터(112)는, 컨트롤신호가 L일 때, 감산기(111)의 출력을 선택하고, 컨트롤신호가 H일 때, 로드홀드플립플롭(106)의 출력S7을 선택한다. 즉, 셀렉터(112)의 출력S8은 표준신호에 대한, 외부수직동기신호S2의 어긋남을 정부(正負)의 값으로 표현하고 있다. 표준신호에 대하여, 외부수직동기신호S2가 1클럭 많은 경우는 1이 출력되고, 1클럭 적은 경우는 -1이 출력된다. 이 어긋남을 나타내는, 정부의 값은 절대치회로(107)로 절대치로 변환되어서, 비교기(109)에 입력된다. 비교기(109)에는, 역치설정레지스터(108)로 설정된 역치와, 절대치회로(107)로 절대치변환된 어긋남의 절대치가 비교된다. 이 비교기(109)의 출력이 표준ㆍ비표준의 판정결과가 되고, 어긋남의 절대치가 역치이하일 때는 비교기(109)의 출력OUT이 예컨대 L레벨이 되어 표준신호로 판정되고, 역치를 초과할 때는 비교기(109)의 출력OUT이 예컨대 H레벨이 되어 비표준신호로 판정된다. 또한, 역치는 마이크로컴퓨터, 스위치 등의 입력수단에 의해서 역치설정레지스터(108)에 임의의 값, 예컨대 1, 2 등으로 설정되어 있다.
이상과 같이 본 실시예에 의하면, 색반송파주파수fSC의 정해진 배수a의 신호를 시스템클럭으로서 이용하는 시스템에 있어서, 수직카운터(105)는 그 출력S6이 필드 클럭수 설정레지스터(103)로 설정된 값인 표준신호의 1필드 구간의 클럭수로 되었을 때에만 리셋이 걸려서 계수치가 0으로 되돌아오고, 도래하는 외부수직동기신호S2에 의존하지 않으므로, 1필드 구간의 클럭수의 어긋남이 다수의 필드에 걸쳐서 누적된다. 그 때문에, 디지털스틸카메라의 출력과 같이 종래 1필드단위에서는 표준신호로서의 관계를 만족시키지만, n필드에서는 1클럭이상 어긋나는 신호에 대해서도, 비표준신호로 판정가능하다.
(제 2의 실시예)
도 3은 본 발명의 제 2의 실시예의 표준ㆍ비표준신호 판정회로의 블록도이다. 도 3에 있어서, 펄스솎음수단으로서의 펄스발생회로(200)는 외부수직동기신호 S21를 입력으로 하고, 이 외부수직동기신호S21를 솎아서 n필드(n은 복수)에 1회의 비율로 출력한다. 2입력 앤드 게이트(201)는 펄스발생회로(200)의 출력S22과 외부리셋신호를 입력으로 한다. 또한, 외부리셋신호는 마이크로컴퓨터(도시하지 않음)로부터 입력되고, 외부수직동기신호S21은 영상신호를 입력으로 하는 동기분리회로 (도시하지 않음)의 출력이다. 또한, n으로서는, 예컨대 8 또는 16 등이 고려되어 진다.
클럭생성수단으로서의 클럭생성회로(202)는 영상신호에서 추출된 컬러버스트신호를 기초로 하여 색반송파주파수fSC의 정해진 배수a(a는 1이상의 정수)의 a×fSC의 주파수의 클럭을 생성한다. 클럭계수수단으로서의 수직카운터(203)는 2입력 앤드 게이트(201)의 출력을 리셋입력으로 하고, 클럭생성회로(202)에 있어서 생성되는 a×fSC의 주파수의 클럭을 클럭입력으로 한다.
n필드 클럭수 설정수단으로서의 n필드 클럭수 설정레지스터(204)는 n필드 구간의 클럭수(a×fSC/fH)×(N/2)×n(fH는 수평동기주파수, N은 1프레임의 주사선수)를 설정한다. 계수치 유지수단으로서의 로드홀드플립플롭(209)는 펄스발생회로 (200)의 출력을 로드홀드펄스로서 수직카운터(203)의 출력S23을 유지한다. 감산수단으로서의 감산기(205)는 로드홀드플립플롭(209)의 출력에서 n필드 클럭수 설정레지스터(204)로 설정한 값을 감산한다. 절대치회로(206)는 감산기(205)의 출력의 절대치를 구한다. 역치설정레지스터(수직카운터(105))는 표준신호와 비표준신호를 판정할 때의 역치를 설정한다. 판정수단으로서의 비교기(208)는 절대치회로(206)의 출력과 역치설정레지스터(207)로 설정된 역치를 비교한다.
이상과 같이 구성된 표준ㆍ비표준신호 판정회로에 관해서, 또한 도 4를 참조하면서, 이하 그 동작을 설명한다. 도 4는 도 3에 있어서의 각부의 신호레벨을 나타내는 타임차트이다. 도 4에 있어서, 참조부호S21는 외부수직동기신호를 나타낸다. 참조부호S22는 n필드에 1회 외부수직동기신호를 출력하는 펄스발생회로(200)의 출력을 나타낸다. 참조부호S23는 수직카운터(203)의 출력을 나타내고, n필드 구간의 클럭수가 카운트되고 있는 것이 나타내어지고 있다.
외부수직동기신호S21는 1필드에 1회 부극성의 펄스로서 도래하고, 펄스발생회로(200)에 입력된다. 펄스발생회로(200)에서는, 1필드에 1회 입력된 외부수직동기신호S21를 솎아서, n필드에 1회 출력한다. 외부리셋신호는 H레벨이 통상상태, L레벨이 리셋 요구가 걸리고 있는 상태이다. 펄스발생회로(200)의 출력S22과 외부리셋신호는 2입력 앤드 게이트(201)에 입력되고, 2입력 앤드 게이트(201)에서 카운터 리셋신호가 출력된다. 이 카운터 리셋신호는 부극성으로, 외부리셋신호에 의해 리셋요구가 걸렸을 때에 L레벨로서 출력됨과 동시에, 펄스발생회로(200)의 출력S22에 의해 n필드에 1회 L레벨로서 출력된다.
수직카운터(203)는, 클럭생성회로(202)에 있어서 생성되는 a×fSC의 주파수의 클럭을 클럭입력으로 하고, 2입력 앤드 게이트(201)의 출력을 카운터 리셋신호로 하고 있으므로, 외부리셋신호에 의해 리셋요구가 입력되지 않으면, n필드에 1회 리셋이 걸리고, n필드 구간의 클럭의 개수를 순차 카운트해 간다.
현재, 클럭생성회로(202)가 a×fSC(=14.32MHz ; 단 a=4, fSC=3.58MHz)의 클럭을 생성하고 있다고 하면, NTSC방식의 표준신호의 경우, n필드 구간의 클럭수는 910×525/2×n클럭이다.
따라서, 수직카운터(203)의 출력S23은, 카운터 리셋신호에 의해서 리셋이 입력된 순간에 0이 되고, n필드 구간의 클럭수인 910×525/2×n부근까지 순차 카운트 업되어 간다. 그리고, 펄스발생회로(200)의 출력펄스에 의해서 리셋직전의 수직카운터(203)의 출력S23이 로드홀드플립플롭(209)으로 래치된다.
n필드 클럭수 설정레지스터(204)에는 표준신호의 n필드 구간의 클럭수 (910×525/2×n)에 상당하는 값이 설정되어 있어서, 감산기(205)에 있어서, 로드홀드플립플롭(209)의 출력에서 n필드 클럭수 설정레지스터(204)에 설정된 값이 감산된다. 즉, 감산기(205)의 출력은, 표준신호에 대한, 외부수직동기신호S21가 나타내는 n필드 구간의 클럭수의 어긋남을 나타내고 있다.
예컨대, 도래하는 외부수직동기신호가 나타내는 n필드 구간의 클럭수가 표준신호의 n필드 구간의 클럭수(910×525/2×n)와 항상 동일한 수이면, 감산기 (205)의 출력은 항상 0을 나타낸다. 또한, 도래하는 외부수직동기신호가 나타내는 n필드 구간의 클럭수가 표준신호의 n필드 구간의 클럭수(910×525/2×n)보다도 1클럭 많으면, 감산기(205)의 출력은 1을 나타낸다. 도래하는 외부수직동기신호가 나타내는 n필드 구간의 클럭수가 표준신호의 n필드 구간의 클럭수(910×525/2×n)보다도 1클럭 적으면, 감산기(205)의 출력은 -1을 나타낸다.
이 어긋남을 나타내는 감산기(205)의 출력은 절대치회로(206)으로 절대치변환되어서, 비교기(208)에 입력된다. 비교기(208)에서는 역치설정레지스터(207)로 설정된 역치와 절대치회로(206)로 절대치변화된 어긋남의 절대치를 비교한다. 이 비교기(208)의 출력이 표준ㆍ비표준의 판정결과가 되고, 어긋남의 절대치가 역치이하일 때는 비교기(208)의 출력OUT이 예컨대 L레벨이 되어 표준신호로 판정되고, 역치를 초월할 때는 비교기(208)의 출력OUT이 예컨대 H레벨이 되어 비표준신호로 판정된다. 또한, 역치는, 마이크로컴퓨터, 스위치 등의 입력수단에 의해서 역치설정레지스터(207)에 임의의 값, 예컨대 1, 2 등으로 설정되어 있다.
이상과 같이 본 실시예에 의하면, 색반송파주파수fSC의 정해진 배수a의 신호를 시스템클럭으로서 이용하는 시스템에 있어서, 수직카운터(203)는 n필드 구간의 클럭수가 카운트되고, n필드 클럭수 설정레지스터(204)로 설정된 표준신호의 n필드 구간의 클럭수와 비교되므로, 종래 1필드단위에서는 표준신호로서의 관계를 만족시키지만, n필드에서는 1클럭 어긋나는 신호에 대해서도, 비표준신호로 판정가능하다.
(제 3의 실시예)
도 5는 본 발명의 제 3의 실시예의 표준ㆍ비표준신호 판정회로의 블록도이다. 도 5에 있어서, 클럭생성수단으로서의 클럭생성회로(300)는 영상신호에서 분리된 외부수평동기신호S31를 입력으로 하는 수평주파수fH의 정해진 배수b(b는 예컨대 500이상의 정수)의 b×fH의 주사수의 클럭을 생성한다. 버스트 추출펄스발생수단으로서의 버스트 추출펄스발생회로(301)는 외부수평동기신호S31와 외부수직동기신호 S32와 b×fH의 주파수의 클럭을 입력으로 하고, 1필드에 1회 영상신호의 컬러버스트부분만 H레벨을 출력한다. 버스트추출수단으로서의 버스트추출회로 (302)는 버스트 추출펄스발생회로(301)의 출력S34와 영상신호S33와 b×fH의 주파수의 클럭을 입력으로 한다.
여기서, 정수b로서 500이상의 값이 바람직한 이유에 관해서 설명한다. 텔레비젼방송에서는 수평주파수fH가 15.734264kHz, 버스트주파수fSC가 3.579545MHz이다. 이와 같은 2개의 주파수의 관계에 있어서, 버스트 추출펄스가 나타내는 컬러버스트부분의 기간 중 클럭으로 규정되는 소정의 타이밍에서, 컬러버스트신호를 래치 (데이타 유지)한다. 즉, 3.579545MHz의 정현파를 1클럭구간 래치한다. 그 때문에, 클럭의 주파수는 3.579545MHz이상의 주파수일 필요가 있다. b=500으로 한 경우, b×fH=7.875MHz가 되고, 클럭주파수는 버스트주파수의 약 2배가 된다. 이 클럭 주파수는 유지한 데이타를 n필드 후에 비교하는 것에 의미가 있는 값이 된다고 생각된다. 실제의 시스템에서는 b=910으로 하고, 클럭주파수를 약 14.3MHz로 설정하여 둔다.
또한, 영상신호S33는, 디지털스틸카메라, VTR, DVD, 튜너 등의 입력소스에 의해 입력되는 디지털신호이고, 외부수평동기신호S31 및 외부수직동기신호S32는, 영상신호33를 입력으로 하는 동기분리회로(도시하지 않음)의 출력이다.
대역통과필터(303)는 디지털필터이고, 버스트추출회로(302)의 출력을 입력으로 하고, 버스트주파수를 중심주파수로 한다. 래치펄스발생수단으로서의 V(수직)래치펄스발생회로(304)는 버스트 추출펄스발생회로(301)의 출력S34과 b×fH의 주파수의 클럭을 입력을 하고, 버스트 추출펄스발생회로(301)의 출력S34이 나타내는 컬러버스트 부분의 중심에 1클럭 폭의 펄스를 발생시킨다. 이 V래치펄스발생회로(304)는 1필드(1수직기간)에 1회, 컬러버스트부분의 중심에 펄스를 발생시키는 회로이다. 또한, 펄스의 발생위치는, 컬러버스트부분의 중심에 한정하지 않고, b×fH의 주파수의 클럭으로 규정되는 위치면, 컬러버스트부분의 어느 위치로도 좋다.
유지수단군으로서의 로드홀드플립플롭군(305)은 (n+1)개(n은 복수)의 로드홀드플립플롭이 연속적으로 연결된 구성을 보유하고, 각 로드홀드플립플롭은 V래치펄스발생회로(304)의 출력S36을 로드홀드펄스로 하고, 클럭생성회로(300)가 발생하는 클럭을 클럭입력으로 하고, 연속적으로 연결된 n개 중 1번째의 로드홀드플립플롭(305A)의 입력에 대역통과필터(303)의 출력S35을 제공하고 있다.
감산수단으로서의 감산기(306)는 로드홀드플립플롭군(305)의 연속적으로 연결된 n개 중 1번째의 로드홀드플립플롭(305A)의 출력과 (n+1)번째의 로드홀드플립플롭 (305B)의 출력을 입력으로 하고, 그 2개의 입력신호의 차를 취한다. 절대치회로 (307)는 감산기(306)의 출력을 입력으로 한다. 역치설정레지스터(308)는 표준신호와 비표준신호를 판별할 때의 역치를 설정한다. 판정수단으로서의 비교기(309)는 절대치회로(307)의 출력과 역치설정레지스터(308)로 설정된 역치를 비교한다.
이상과 같이 구성된 표준ㆍ비표준판정회로에 관해서, 또한, 도 6을 참조하면서, 이하 그 동작을 설명한다. 도 6은 도 5에 있어서의 각부의 주요한 신호레벨을 나타내는 타임차트이다. 참조부호S32는 외부수직동기신호를 나타낸다. 참조부호S33는 영상신호(비디오신호)를 나타낸다. 참조부호S34는 버스트 추출펄스발생회로 (301)의 출력, 즉 1필드에 1회 컬러버스트부분만 H레벨이 되는 버스트추출펄스를 나타낸다. 참조부호S35는 영상신호S33에 의해 1필드에 1회 추출한 버스트신호를 나타낸다. 참조부호S36는 버스트 추출펄스 S34의 중심부분의 b×fH의 주파수에 있어서의 1클럭폭의 펄스를 나타낸다.
외부수평동기신호S31는 클럭생성회로(300)에 입력되고, 수평주파수fH의 정해진 배수b의 b×fH의 주파수로 정해진 배수화된다. 또한, 버스트 추출펄스 발생회로 (301)에는, 외부수평동기신호S31와 외부수직동기신호S32와 b×fH의 주파수의 클럭이 입력되고, 1필드에 1회, 영상신호의 컬러버스트부분만 H레벨로 나타내는 버스트 추출펄스 S34가 출력된다.
버스트 추출펄스 발생회로(301)는, 예컨대, 외부수직동기신호S32를 리셋펄스로 하고, 외부수평동기신호S31를 카운트업펄스로 하는 수직카운터와, 외부수평동기신호S31를 리셋펄스로 하고, b×fH의 주파수의 클럭을 카운트업펄스로 하는 수평카운트로 구성되고, 버스트 추출펄스S34를 1필드 중의 어느 라인째에 출력하는가를 마이크로컴퓨터로 설정하고, 수직카운터가 설정라인수로 되었을 때, 또한, 1라인 안의 버스트신호가 다중되어 있는 위치를 마이크로컴퓨터로 설정하고, 수평카운터가 설정위치로 되었을 때, 펄스를 출력한다.
버스트 추출회로(302)에서는, 영상신호S33와 버스트 추출펄스S34와 b×fH의 주파수의 클럭이 입력되고, 디지털의 영상신호S33에서 버스트 추출펄스S34의 H레벨 구간에서 나타낸 컬러버스트부분이 빼내진다. 게다가 버스트주파수를 중심주파수로 하는 대역통과필터(303)에 있어서 버스트 신호S35만이 추출된다.
또한, V래치펄스발생회로(304)에서는 버스트 추출펄스 S34와 b×fH의 주파수의 클럭이 입력되고, 예컨대 버스트 추출펄스S34의 중심에 1클럭(주파수b×fH)폭의 V래치펄스S36가 생성된다.
로드홀드플립플롭군(305)의 각 로드홀드 플립플롭은, V래치펄스발생회로 (304)의 출력S36을 로드홀드펄스로 하고, 클럭방생회로(300)에서 정해진 배수화된 b×fH의 주파수의 클럭을 클럭입력으로 하고, 입력신호로서 1번째의 로드홀드플립플롭(305A)에 대역통과필터(303)에서의 버스트신호S35가 입력된다.
각 로드홀드플립플롭의 출력은, V래치펄스발생회로의 출력S36에서 나타내는 버스트부분의 중심에서의 버스트신호의 값이고, 1필드에 1회 출력된다. 1번째의 로드홀드플립플롭(305A)의 출력은, 가장 새로운 필드에서의 버스트부분의 중심의 값이고, (n+1)번째의 로드홀드플립플롭(305B)의 출력은, 가장 새로운 필드에서 n필드 전으로 되돌아간 필드에서의 버스트부분의 중심의 값이다.
감산기(306)에서는, 로드홀드플립플롭군(305)의 1번째의 로드홀드플립플롭 (305A)의 출력과 (n+1)번째의 로드홀드플립플롭(305B)의 출력을 입력하고, 그 차를 취함으로써, n필드 간의 버스트 신호의 어긋남이 출력된다. 이 어긋남을 나타내는 정부의 값은 절대치회로(307)로 절대치로 변환되고, 비교기(309)에 입력된다.
비교기(309)에서는, 역치설정레지스터(308)에서 설정된 역치와, 절대치회로 (307)로 절대치변화된 어긋남의 절대치를 비교한다. 이 비교기(309)의 출력이 표준ㆍ비표준의 판정결과가 되고, 어긋남의 절대치가 역치이하일 때는 비교기(309)의 출력OUT이 예컨대 L레벨이 되어 표준신호로 판정되고, 역치를 초월할 때는 비교기(309)의 출력OUT이 예컨대 H레벨이 되어 비표준신호로 판정된다.
또한, 역치는, 마이크로컴퓨터, 스위치 등의 입력수단에 의해서 역치설정레지스터(308)에 임의의 값으로 설정되어 있다.
이상과 같이 본 실시예에 의하면, 수평주파수fH의 정해진 배수b의 신호를 시스템클럭으로서 이용하는 시스템에 있어서, n필드 떨어진 2개의 필드에 있어서 컬러버스트의 중심의 값이 비교되므로, 연속한 2개의 1필드에서 비교하면 컬러버스트의 중심의 값의 차가 작고, 표준신호로 판정되어 버리는 경우라도, n필드 단위로 생각했을 때에는 컬러버스트의 중심의 값의 어긋남이 누적되는 것으로 되므로, 비표준신호로 판정가능하다.

Claims (10)

  1. 영상신호에서 추출된 컬러버스트신호를 기초로 a×fSC(a는 1이상의 정수, fSC는 색반송파주파수)의 주파수의 클럭을 생성하는 클럭생성수단과,
    표준신호의 1필드 구간에 상기 클럭생성수단이 발생하는 클럭수에 상당하는 값을 최대출력치로 하고, 상기 클럭생성수단에 의해 생성된 클럭의 개수를 계수하여 출력치를 영에서 최대출력치까지 순차 반복하여 변화시키는 클럭계수수단과,
    외부리셋신호의 입력에 응답하여 상기 클럭계수수단의 계수치를 영으로 리셋하고, 영상신호에서 분리되어 상기 외부리셋신호의 후에 입력되는 외부수직동기신호에 응답하여 상기 클럭계수수단에 있어서의 계수치의 리셋을 해제하는 리셋수단과,
    상기 외부수직동기신호의 입력에 응답하여 상기 클럭계수수단의 계수치를 유지하는 계수치 유지수단과,
    상기 계수치 유지수단의 출력치와 제 1의 역치를 비교하는 것에 의해, 상기 계수치 유지수단의 출력치가 0 또는 그 근방의 값인가, 상기 클럭계수수단의 최대출력치 또는 그 근방의 값인가를 판정하는 제 1의 판정수단과,
    상기 계수치 유지수단의 출력치와 상기 클럭계수수단의 최대출력치의 차를 구하는 감산수단과,
    상기 제 1의 판정수단의 판정결과에 기초하여, 상기 계수치 유지수단의 출력치가 영 또는 그 근방의 값일 때에 상기 계수치 유지수단의 출력치를 선택하고, 상기 계수치 유지수단의 출력치가 상기 클럭계수수단의 최대출력치 또는 그 근방의 값일 때에 상기 연산수단의 출력치를 선택하는 선택수단과,
    상기 선택수단의 출력치의 절대치가 제 2의 역치보다 클 때에 상기 영상신호가 비표준신호인 것으로 판정하는 제 2의 판정수단을 구비하는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  2. 제 1항에 있어서, 상기 클럭계수수단이, 상기 클럭생성수단에 의해 생성된 클럭의 개수를 계수하는 카운터와,
    상기 표준신호의 1필드 구간에 상기 클럭생성수단이 출력하는 클럭수에 상당하는 값을 설정하는 필드 클럭수 설정레지스터와,
    상기 카운터의 계수치가 상기 필드 클럭수 설정레지스터의 설정치와 일치했을 때에 일치신호를 출력하여 상기 카운터의 리셋단자에 가하는 디코드회로로 구성되어 있는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  3. 제 1항에 있어서, 상기 제 1의 역치가 상기 클럭계수수단의 최대출력치의 2분의 1로 설정되어 있는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  4. 제 1항에 있어서, 상기 계수유지수단이 상기 외부수직동기신호를 로드홀드입력으로 하고, 상기 클럭생성회로에서 발생하는 클럭을 클럭입력으로 하는 로드홀드플립플롭으로 이루어지는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  5. 제 1항에 있어서, 상기 리셋수단이 상기 외부리셋신호를 세트입력으로 하고, 상기 외부수직동기신호를 리셋입력으로 하는 세트리셋플립플롭으로 이루어지는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  6. 영상신호에서 추출된 컬러버스트신호를 기초로 a×fSC(a는 1이상의 정수, fSC는 색반송파주파수)의 주파수의 클럭을 생성하는 클럭생성수단과,
    영상신호에서 분리된 외부수직동기신호를 솎아서, n필드(n은 복수)마다 1회씩 출력시키는 펄스솎음수단과,
    상기 클럭생성수단에 의해 생성된 클럭의 개수를 계수하고, 상기 펄스솎음수단의 출력펄스에 응답하여 계수치가 리셋되는 클럭계수수단과,
    상기 펄스솎음수단의 출력펄스에 응답하여 상기 클럭계수수단의 출력치를 유지하는 계수치 유지수단과,
    표준신호의 n필드 구간에 상기 클럭생성수단이 발생하는 클럭수에 상당하는 값을 설정하는 n필드클럭수 설정수단과,
    상기 계수치 유지수단의 출력치와 상기 n필드클럭수 설정수단의 설정치의 차를 구하는 감산수단과,
    상기 감산수단의 출력치의 절대치가 소정의 역치보다 클 때에 상기 영상신호가 비표준신호인 것으로 판정하는 판정수단을 구비하는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  7. 영상신호에서 분리된 수평동기신호를 기초로 b×fH(b는 소정의 정수, fH는 수평주파수)의 주파수의 클럭을 생성하는 클럭생성수단과,
    상기 영상신호에서 분리된 상기 외부수평동기신호 및 상기 외부수직동기신호와 상기 클럭을 기초로 하여, 1필드에 1회, 상기 영상신호의 컬러버스트부분의 기간에 대응한 버스트추출펄스를 발생하는 버스트 추출펄스발생수단과,
    상기 영상신호에서 상기 버스트 추출펄스의 출력기간에 상당하는 신호부분을 추출하는 버스트 추출수단과,
    버스트주파수를 중심주파수로 하고, 상기 버스트 추출수단의 출력신호 중 버스트 주파수성분을 통과시키는 대역통과필터와,
    상기 버스트 추출펄스와 상기 클럭을 기초로 하여, 상기 버스트 추출펄스가 나타내는 컬러버스트부분의 기간 중 상기 클럭으로 규정되는 소정의 타이밍에서 래치펄스를 발생시키는 래치펄스발생수단과,
    상기 래치펄스에 응답하여 상기 대역통과필터의 출력을 유지함과 아울러 순차 후단으로 전달하는 (n+1)단(n은 복수)의 종속연속한 유지수단으로 이루어지는 유지수단군과,
    상기 유지수단군 중 제 1단의 유지수단의 출력신호와 제 (n+1)단의 유지수단의 출력신호의 차를 구하는 감산수단과,
    상기 감산수단의 출력치의 절대치가 소정의 역치보다 클 때에 상기 영상신호가 비표준신호인 것으로 판정하는 판정수단을 구비하는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  8. 제 7항에 있어서, 래치펄스발생수단은 상기 버스트 추출펄스가 나타내는 컬러버스트부분의 기간 중 중심의 타이밍에서 래치펄스를 발생시키는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  9. 제 7항에 있어서, 상기 유지수단이 상기 래치펄스를 로드홀드입력으로 하고, 상기 클럭을 클럭입력으로 하는 로드홀드플립플롭으로 이루어지는 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
  10. 제 7항에 있어서, 소정의 정수b가 500이상의 값인 것을 특징으로 하는 표준ㆍ비표준신호 판정회로.
KR1020000021263A 1999-04-21 2000-04-21 표준ㆍ비표준신호 판정회로 KR100642083B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP11383799 1999-04-21
JP99-113837 1999-04-21

Publications (2)

Publication Number Publication Date
KR20000071769A KR20000071769A (ko) 2000-11-25
KR100642083B1 true KR100642083B1 (ko) 2006-11-13

Family

ID=14622301

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000021263A KR100642083B1 (ko) 1999-04-21 2000-04-21 표준ㆍ비표준신호 판정회로

Country Status (5)

Country Link
US (1) US6545725B1 (ko)
EP (1) EP1047272A3 (ko)
KR (1) KR100642083B1 (ko)
CN (3) CN1245015C (ko)
MY (1) MY118932A (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1177684A1 (en) * 1999-12-23 2002-02-06 BTS Holding International B.V. Compatible camera system
JP3580792B2 (ja) * 2001-12-12 2004-10-27 沖電気工業株式会社 ビデオ信号検出回路
JP3796751B2 (ja) * 2002-05-02 2006-07-12 ソニー株式会社 映像信号処理装置および方法、記録媒体、並びにプログラム
US6992727B2 (en) * 2002-12-20 2006-01-31 Silicon Integrated Systems Corp. Method for detecting video frame types with adaptive thresholds
US7215380B2 (en) * 2003-04-15 2007-05-08 Silicon Integrated Systems Corp. Method for detecting video frame types with median filtering
US6972803B2 (en) * 2003-09-10 2005-12-06 Gennum Corporation Video signal format detector and generator system and method
KR100747499B1 (ko) * 2005-07-26 2007-08-08 삼성전자주식회사 영상처리장치 및 영상처리방법
JP5783101B2 (ja) 2012-03-22 2015-09-24 新日鐵住金株式会社 窒化用鋼材

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920009204A (ko) * 1990-10-23 1992-05-28 강진구 비표준 영상신호 검출회로
KR920022915A (ko) * 1991-05-10 1992-12-19 리차드 지. 콜터 표준 및 비표준 비디오 신호를 식별하는 검출 장치
KR930018555A (ko) * 1992-02-24 1993-09-22 강진구 영상기록 및 재생시스템
JPH06153207A (ja) * 1992-10-30 1994-05-31 Sanyo Electric Co Ltd 映像信号判定回路
JPH08214326A (ja) * 1995-02-07 1996-08-20 Matsushita Electric Ind Co Ltd 非標準映像信号検出回路
JPH08336156A (ja) * 1995-06-09 1996-12-17 Mitsubishi Electric Corp 映像信号処理装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4635099A (en) * 1985-02-04 1987-01-06 Rca Corporation Apparatus for detecting nonstandard video signals
JPH0787596B2 (ja) * 1986-06-20 1995-09-20 株式会社日立製作所 信号処理回路
JPH0832059B2 (ja) * 1987-03-09 1996-03-27 株式会社日立製作所 ディジタルテレビジョン信号処理装置
JPH0537805A (ja) * 1991-07-26 1993-02-12 Nec Home Electron Ltd 非標準信号の検出回路
JPH06113323A (ja) * 1992-09-28 1994-04-22 Nec Corp Yc分離回路
KR0126658B1 (ko) * 1993-10-05 1997-12-29 구자홍 비표준 텔레비젼 신호처리를 위한 샘플률 변환장치
DE19618350A1 (de) * 1996-05-08 1997-11-13 Thomson Brandt Gmbh Verfahren und Schaltungsanordnung zum Unterscheiden zwischen Standard- und Nicht-Standard-FBAS-Signalen
US6366327B1 (en) * 1997-12-22 2002-04-02 Texas Instruments Incorporated Vertical sync detection and output for video decoder
US6329981B1 (en) * 1998-07-01 2001-12-11 Neoparadigm Labs, Inc. Intelligent video mode detection circuit

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920009204A (ko) * 1990-10-23 1992-05-28 강진구 비표준 영상신호 검출회로
KR920022915A (ko) * 1991-05-10 1992-12-19 리차드 지. 콜터 표준 및 비표준 비디오 신호를 식별하는 검출 장치
KR930018555A (ko) * 1992-02-24 1993-09-22 강진구 영상기록 및 재생시스템
JPH06153207A (ja) * 1992-10-30 1994-05-31 Sanyo Electric Co Ltd 映像信号判定回路
JPH08214326A (ja) * 1995-02-07 1996-08-20 Matsushita Electric Ind Co Ltd 非標準映像信号検出回路
JPH08336156A (ja) * 1995-06-09 1996-12-17 Mitsubishi Electric Corp 映像信号処理装置

Also Published As

Publication number Publication date
EP1047272A2 (en) 2000-10-25
CN1271232A (zh) 2000-10-25
CN1245015C (zh) 2006-03-08
CN1126359C (zh) 2003-10-29
EP1047272A3 (en) 2008-07-30
US6545725B1 (en) 2003-04-08
KR20000071769A (ko) 2000-11-25
CN1722777A (zh) 2006-01-18
CN1533154A (zh) 2004-09-29
MY118932A (en) 2005-02-28
CN100423540C (zh) 2008-10-01

Similar Documents

Publication Publication Date Title
CA1240792A (en) Adaptive field or frame store processor
KR100642083B1 (ko) 표준ㆍ비표준신호 판정회로
JP2523886B2 (ja) ドット妨害除去装置及び色副搬送波垂直相関検出装置
EP0173439B1 (en) Luminance/chrominance separator
US4635099A (en) Apparatus for detecting nonstandard video signals
US5025311A (en) Video signal separating apparatus
KR970006790B1 (ko) 텔레비젼신호처리장치
US4550340A (en) Apparatus for frame-to-frame comb filtering composite TV signal
JP3523147B2 (ja) 標準・非標準信号判定回路
US5373329A (en) Method of picture movement signal detection and associated circuit
JP2507325B2 (ja) テレビジョン信号処理装置
KR940005177B1 (ko) 펄스패턴 억압회로를 사용하는 필터회로를 갖는 휘도/색신호 분리회로
JPH07203243A (ja) 垂直同期分離回路及びその垂直同期分離回路を備えた映像再生装置
JP2004096612A (ja) ディジタル映像信号の受信装置
KR960002695B1 (ko) 수평 동기 검출 회로
KR930002109B1 (ko) 디지털 방식에 의한 영상신호의 동기 분리회로
JP2563402B2 (ja) 非標準信号検出回路
KR950005062B1 (ko) 텔레비젼 수상기의 주파수 가변 비트 노이즈 제거회로
JP2623842B2 (ja) 非標準信号検出回路
EP0716550A2 (en) Oscillatory signal generator arrangement
JP2604424B2 (ja) 同期分離回路
JP2665308B2 (ja) ベッセルチャープ信号と擬似雑音順次列信号を有するゴースト除去基準信号及びその信号を利用するテレビジョン受像機
JPH011389A (ja) テレビジョン受信機の信号処理回路
JPH09107511A (ja) 非標準信号検出回路
JPH06105976B2 (ja) 信号検出装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110920

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee