KR100588141B1 - 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치 - Google Patents

수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치 Download PDF

Info

Publication number
KR100588141B1
KR100588141B1 KR1019990030046A KR19990030046A KR100588141B1 KR 100588141 B1 KR100588141 B1 KR 100588141B1 KR 1019990030046 A KR1019990030046 A KR 1019990030046A KR 19990030046 A KR19990030046 A KR 19990030046A KR 100588141 B1 KR100588141 B1 KR 100588141B1
Authority
KR
South Korea
Prior art keywords
horizontal
vertical
vertical blanking
processor
counting value
Prior art date
Application number
KR1019990030046A
Other languages
English (en)
Other versions
KR20010010917A (ko
Inventor
이지영
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019990030046A priority Critical patent/KR100588141B1/ko
Priority to TW089107258A priority patent/TW510124B/zh
Priority to US09/624,050 priority patent/US6608646B1/en
Publication of KR20010010917A publication Critical patent/KR20010010917A/ko
Application granted granted Critical
Publication of KR100588141B1 publication Critical patent/KR100588141B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/24Blanking circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/20Prevention of damage to cathode-ray tubes in the event of failure of scanning
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Facsimiles In General (AREA)

Abstract

영상표시장치에 사용되는 수평/수직 프로세서의 오동작을 감지하고 오동작이 감지된 소자를 정정하기 위한 소자의 에러를 검출하고 정정하기 위한 방법이 개시된다. 마이크로 컴퓨터는 수평/수직 프로세서를 초기화하고, 상기 수평/수직 프로세서가 구동되는지를 판단하고, 상기 수평/수직 프로세서가 구동되면, 상기 수평/수직 프로세서의 오동작을 체크하기 위한 에러체크상태를 설정하고, 상기 수평/수직 프로세서가 오동작되는지를 체크하고, 그리고 상기 수평/수직 프로세서가 오동작되면, 상기 수평/수직 프로세서를 초기화시키는 단계로 되돌아가서 오동작되는 상기 수평/수직 프로세서를 재구동시킨다. 따라서, 오동작되는 수평/수직 프로세서를 빠른 시간내에 정상동작상태로 전환시킬 수 있고, 또한 수평/수직 프로세서의 오동작에 따라 발생되는 제품의 손상을 사전에 방지하여 품질의 안정화를 기할 수 있다.
영상표시장치, 소자, 에러, 감지, 정정

Description

수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치{METHOD AND APPARATUS FOR DETECTING AND REPAIRING AN ERROR OF HORIZONTAL/VERTICAL PROCESSOR}
도 1은 본 발명의 일 실시예에 따른 소자의 에러를 검출하고 정정하기 위한 장치의 구성을 보이는 회로도;
도 2 및 도 3은 본 발명의 일 실시예에 따른 소자의 에러를 검출하고 정정하기 위한 방법을 설명하기 위한 순서도; 및
도 4는 본 발명의 일 실시예에 따른 소자의 에러를 검출하고 정정하기 위한 방법을 설명하기 위한 타이밍도.
<도면의 주요 부분에 대한 부호의 설명>
10 : 마이크로 컴퓨터
20 : 수평/수직 프로세서
30 : 신호발생기
R1∼R8 : 저항
Q1 : 트랜지스터
본 발명은 소자의 에러 검출 및 정정 방법 및 장치에 관한 것으로, 좀 더 구체적으로는, 영상표시장치에 사용되는 수평/수직 프로세서의 오동작을 감지하고 오동작이 감지된 소자를 정정하기 위한 소자의 에러를 검출하고 정정하기 위한 방법 및 장치에 관한 것이다.
일반적으로, 영상표시장치의 전자빔을 편향시키기 위한 수평/수직 프로세서(Horizontal/vertical processor)는 8 볼트 이상의 전원전압에서 정상동작된다.
따라서, 정전기나 서지 전압에 의해 전원전압 라인의 전원공급상태가 불안정해지면, 수평/수직 프로세서가 리셋되어 각 레지스터값이 디폴트(default)상태로 전환된다.
이로 인해 수평/수직 프로세서로부터 정상적인 신호가 출력되지 않을뿐만 아니라 제품 자체에 손상을 초래할 수 있는 원인으로 작용한다.
상술한 문제점을 해결하기 위해 제안된 본 발명은, 영상표시장치에 사용되는 수평/수직 프로세서의 오동작을 감지하고 오동작이 감지된 소자를 정정하기 위한 소자의 에러를 검출하고 정정하기 위한 방법을 제공하는 데 그 목적이 있다.
본 발명의 다른 목적은, 영상표시장치에 사용되는 수평/수직 프로세서의 오동작을 감지하고 오동작이 감지된 소자를 정정하기 위한 소자의 에러를 검출하고 정정하기 위한 장치를 제공하는 데 있다.
상술한 목적을 달성하기 위한 본 발명에 따른 소자의 에러를 검출하고 정정하기 위한 방법은, (ⅰ) 수평/수직 프로세서를 초기화하는 단계; (ⅱ) 상기 수평/수직 프로세서가 구동되는지를 판단하는 단계; (ⅲ) 상기 수평/수직 프로세서가 구동되면, 상기 수평/수직 프로세서의 오동작을 체크하기 위한 에러체크상태를 설정하는 단계; (ⅳ) 상기 수평/수직 프로세서가 오동작되는지를 체크하는 단계; (ⅴ) 상기 수평/수직 프로세서가 정상동작되면, 단계(ⅲ)로 되돌아가는 단계; 및 (ⅵ) 상기 수평/수직 프로세서가 오동작되면, 상기 수평/수직 프로세서를 초기화하는 단계를 포함한다.
상술한 목적을 달성하기 위한 본 발명에 따른 소자의 에러를 검출하고 정정하기 위한 장치는, 외부로부터의 클럭신호 및 데이터신호에 응하여 구동되고, 외부로부터의 수직동기신호에 응하여 수직블랭킹신호를 출력하기 위한 수평/수직 프로세서와, 외부로부터 전원을 입력받고, 상기 수직블랭킹신호에 응답하여 상기 전원을 에러검출용 수직블랭킹신호로 출력하기 위한 신호발생기와, 기설정된 제1 체크기준시간에 의거하여 상기 에러검출용 수직블랭킹신호의 발생여부를 체크하고, 상기 에러검출용 수직블랭킹신호와 기설정된 기준레벨을 비교하고, 그 비교결과에 의거하여 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임을 기설정된 제2 체크기준시간 동안 가변적으로 카운팅하고, 그리고 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임의 카운팅값이 기설정된 기준카운팅값 보다 큰 값을 갖는지에 의거하여 상기 수평/수직 프로세서를 초기화하거나 상기 에러검출용 수직블랭킹신호의 발생여부를 체크하기 위한 마이크로 프로세서를 포함한다.
이와 같은 본 발명에 따르면, 마이크로 컴퓨터는 소자로부터 발생되는 수직블랭킹신호를 소자가 정상동작될 때 발생되는 수직블랭킹신호와 기설정된 시간에 따라 수시로 비교하므로써 소자의 오동작 여부를 감지한다. 따라서, 오동작되는 소자를 빠른 시간내에 정상동작상태로 전환시킬 수 있고, 또한 소자의 오동작에 따라 발생되는 제품의 손상을 사전에 방지할 수 있다.
이하, 본 발명의 바람직한 일 실시예를 첨부 도면 도 1 내지 도 4에 의거해서 상세하게 설명한다.
도 1은 본 발명의 일 실시예에 따른 소자의 에러를 검출하고 정정하기 위한 장치의 구성을 보이는 회로도이다.
도 1을 참조하면, 본 발명에 따른 소자의 에러를 검출하고 정정하기 위한 장치는, 수직블랭킹신호(V_BLK)를 출력하기 위한 수평/수직 프로세서(20), 수직블랭킹신호(V_BLK)에 응답하여 에러검출용 수직블랭킹신호를 출력하기 위한 신호발생기(30) 그리고 기설정된 제1 체크기준시간에 의거하여 상기 에러검출용 수직블랭킹신호의 발생여부를 체크하고, 상기 에러검출용 수직블랭킹신호와 기설정된 기준레벨의 비교결과에 의거하여 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임을 기설정된 제2 체크기준시간 동안 가변적으로 카운팅하고, 상기 에러검출용 수직블랭킹타임의 카운팅값이 기설정된 기준카운팅값 보다 큰 값을 갖는지에 의거하여 상기 수평/수직 프로세서(20)를 초기화하거나 상기 에러검출용 수직블랭킹신호의 발생여부를 체크하기 위한 마이크로 컴퓨터(10), 그리고 제1 내지 제4 저항(R1, R2, R3, R4)을 갖는다.
이때, 상기 신호발생기(30)는 일단으로 수직블랭킹신호(V_BLK)를 입력받기 위한 제5 저항(R5), 일단으로 소정 레벨을 갖는 전원(50V)을 입력받기 위한 제6 저 항(R6), 베이스 단자가 제5 저항(R5)의 타단에 연결되고, 에미터 단자가 접지되고, 그리고 콜렉터 단자가 제6 저항(R6)의 타단에 연결된 트랜지스터(Q1), 일단이 콜렉터 단자에 연결된 제7 저항(R7) 그리고 일단이 제7 저항(R7)의 타단에 연결되고, 타단이 접지된 제8 저항(R8)을 갖는다.
여기에서, 마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호의 레벨이 상기 기설정된 기준레벨과 동일하면, 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임의 카운팅값을 상기 기준카운팅값 만큼 증가시키면서 카운팅한다.
또한, 마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호의 레벨이 상기 기설정된 기준레벨과 동일하지 않으면, 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임의 카운팅값을 상기 기준카운팅값 만큼 감소시키면서 카운팅한다.
여기에서, 상기 제1 및 제2 체크기준시간은 각각 1 ㎳ 및 100 ㎳이고, 상기 기준레벨은 0 볼트 보다 큰 값을 갖는 하이레벨이며, 그리고 상기 기준카운팅값은 1이다.
이하, 도 1 및 도 4를 참조하여 상술한 소자의 에러를 검출하고 정정하기 위한 장치의 동작을 보다 상세하게 설명한다.
먼저, 마이크로 컴퓨터(10)로부터의 클럭신호(CLK) 및 데이터신호(D)에 의해 수평/수직 프로세서(20)가 구동되면, 수평/수직 프로세서(20)로부터 수직블랭킹신호(V_BLK)가 도 4에 (A)에 도시된 바와 같이 출력한다.
수직블랭킹신호(V_BLK)의 로우구간에서는 트랜지스터(Q1)가 턴오프되어서 신호발생부(30)에 인가되는 상기 전원(50V)이 제6 및 제7 저항(R6, R7)을 통해 마이 크로 컴퓨터(10)의 수평/수직 검출단(H/V DET)으로 상기 에러검출용 수직블랭킹신호로서 인가된다.
반대로, 수직블랭킹신호(V_BLK)의 하이구간에서는 트랜지스터(Q1)가 턴온되어서 신호발생부(30)에 인가되는 상기 전원(50V)이 제6 저항(R6) 및 트랜지스터(Q1)의 에미터 단자를 통해 접지된다. 따라서, 마이크로 컴퓨터(10)의 수평/수직 검출단(H/V DET)에는 로우레벨의 신호가 인가된다.
다음, 마이크로 컴퓨터(10)는 도 4의 (C)에 도시된 바와 같이, 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임을 1㎳ 단위로 카운팅한다. 이때, 마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호의 하이구간에서는 상기 수직블랭킹타임의 카운팅값을 1씩 증가하면서 카운팅하고, 상기 에러검출용 수직블랭킹신호의 로우구간에서는 상기 수직블랭킹타임의 카운팅값을 1씩 감소시키면서 카운팅한다.
만일, 수평/수직 프로세서(10)가 오동작되어 도 4의 (B)에 도시된 바와 같이 상기 수직블랭킹신호(V_BLK)가 발생되지 않으면, 마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임의 카운팅값을 계속해서 1씩 감소시켜 나가게 된다.
따라서, 상기 수직블랭킹타임의 카운팅값이 "1"에 도달하면, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)가 오동작되는 것으로 판단하고, 수평/수직 프로세서(20)를 리셋하여서 재구동한다.
이제부터는 도 2 내지 도 4를 참조하여서 본 발명의 일 실시예에 따른 소자의 에러를 검출하고 정정하기 위한 방법을 설명한다.
도 2 및 도 3은 본 발명의 일 실시예에 따른 소자의 에러를 검출하고 정정하기 위한 방법을 설명하기 위한 순서도이고, 도 4는 본 발명의 일 실시예에 따른 소자의 에러를 검출하고 정정하기 위한 방법을 설명하기 위한 타이밍도이다.
도 2를 참조하면, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)를 초기화한다(단계 S100). 즉, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)의 초기화시, 에러-플래그(Error-Fg), 에러체크-플래그(ErrorCheck-Fg), 그리고 수직블랭킹타임(V_BLK_Time)을 "0"으로 설정한다.
다음, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)가 구동되는지를 판단하고(단계 S200), 수평/수직 프로세서(20)가 구동되지 않으면 단계 S200으로 되돌아간다.
수평/수직 프로세서(20)가 구동되면, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)의 오동작을 체크하기 위하여 에러체크상태를 설정한다(단계 S300). 즉, 마이크로 컴퓨터(10)는 상기 에러체크-플래그(ErrorCheck-Fg)를 "1"로 설정한다.
이어, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)의 오동작을 체크한다(단계 S400). 수평/수직 프로세서(20)가 오동작되지 않으면, 마이크로 컴퓨터(10)는 단계 S300으로 되돌아가고, 수평/수직 프로세서(20)가 오동작되면, 마이크로 컴퓨터(10)는 단계 S100으로 되돌아간다. 여기에서, 수평/수직 프로세서(20)가 오동작되면, 상기 에러-플래그(Error-Fg)는 "1"로 설정된다.
이제부터는 도 3을 참조하여서 수평/수직 프로세서(20)의 오동작을 체크하는 방법을 설명한다.
먼저, 마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호가 발생되고 있는지를 판단하기 위하여 상기 제1 체크기준시간 즉, "1㎳" 인터럽트를 설정한다(단계 S410).
다음, 도 4의 (C)에 도시된 바와 같이, 마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임을 "1㎳" 마다 카운팅하여 상기 에러검출용 수직블랭킹신호가 발생되는지를 판단한다(단계 S412).
상기 에러검출용 수직블랭킹신호가 발생되지 않으면, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)가 구동되고 있지 않는 것으로 판단한다.
따라서, 마이크로 컴퓨터(10)는 에러체크-플래그(ErrorCheck-Fg) 및 에러-플래그(Error-Fg)를 "0"으로 설정하고(단계 S414), 상기 수직블랭킹타임(V_BLK_Time)을 "100"으로 설정한다(단계 S416).
상기 에러검출용 수직블랭킹신호가 발생되면, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)의 오동작을 감지하기 위한 에러체크상태 즉, 상기 에러체크-플래그(ErrorCheck-Fg)를 "1"로 설정한다(단계 S418).
마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호의 현재 레벨이 상기 기설정된 기준레벨과 동일한지를 판단한다(단계 S420). 이때, 상기 기설정된 기준레벨은 논리 "1" 즉, 하이레벨을 의미한다.
상기 에러검출용 수직블랭킹신호의 현재 레벨이 하이레벨 즉, 상기 기설정된 기준레벨과 동일하면, 마이크로 컴퓨터(10)는 도 4의 (C)에 하이구간(H)에 도시된 바와 같이 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임의 카운팅값을 "1"씩 증가시키면서 카운팅한다(단계 S422).
반대로, 상기 에러검출용 수직블랭킹신호의 현재 레벨이 로우레벨 즉, 상기 기설정된 기준레벨과 동일하지 않으면, 마이크로 컴퓨터(10)는 도 4의 (C)에 로우구간(L)에 도시된 바와 같이 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임의 카운팅값을 "1"씩 감소시키면서 카운팅한다(단계 S424).
이와 같은 마이크로 컴퓨터(10)의 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임의 카운팅 동작은 수평/수직 프로세서(20)가 동작되는 동작에는 계속적으로 수행된다.
다음, 마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임(V_BLK Time)이 상기 기준카운팅값 보다 큰지를 판단한다(단계 S426). 이때, 상기 기준카운팅값은 "1"이다.
즉, 마이크로 컴퓨터(10)는 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임(V_BLK Time)의 카운팅값이 기준카운팅값 "1"은 물론 상기 제2 체크기준시간 "100"을 초과하여서 계속 증가하는 경우에는 수평/수직 프로세서(20)가 오동작되는 것으로 판단하지 않는다.
왜냐하면, 수직블랭킹타임(V_BLK Time)의 카운팅값이 "1" 보다 크다는 것을 수평/수직 프로세서(20)가 다운(down)되지 않고 동작되어서 특정신호가 출력되고 있음을 나타내기 때문이다.
반대로, 수직블랭킹타임(V_BLK Time)의 카운팅값이 상기 기준카운팅값 "1"보다 크지 않다는 것은 수평/수직 프로세서(20)로부터 로우레벨의 신호가 적어도 상 기 제2 체크기준시간 "100㎳" 동안 출력되고 있음을 의미한다.
따라서, 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임(V_BLK Time)이 상기 기준카운팅값 보다 크면, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)가 정상동작되는 것으로 판단한다.
다음, 마이크로 컴퓨터(10)는 상기 에러-플래그(Error-Fg)를 "0"으로 설정하고(단계 S430), 단계 S410으로 되돌아간다.
그리고, 상기 에러검출용 수직블랭킹신호의 수직블랭킹타임(V_BLK Time)이 상기 기준카운팅값 보다 크지 않으면, 마이크로 컴퓨터(10)는 수평/수직 프로세서(20)가 오동작되는 것으로 판단한다.
따라서, 마이크로 컴퓨터(10)는 상기 에러-플래그(Error-Fg)를 "1"로 설정하고(단계 S428), 상기 수직블랭킹타임(V_BLK Time)을 "100㎳"으로 설정한 후(단계 S432), 단계 S100으로 되돌아간다.
상술한 바와 같은 소자의 에러를 검출하고 정정하기 위한 방법 및 장치에 따르면, 마이크로 컴퓨터는 소자로부터 발생되는 수직블랭킹신호를 소자가 정상동작될 때 발생되는 수직블랭킹신호와 기설정된 시간에 따라 수시로 비교하므로써 소자의 오동작 여부를 감지한다.
따라서, 오동작되는 소자를 빠른 시간내에 정상동작상태로 전환시킬 수 있고, 또한 소자의 오동작에 따라 발생되는 제품의 손상을 사전에 방지하여 품질의 안정화를 기할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (13)

  1. (ⅰ) 수평/수직 프로세서를 초기화하는 단계;
    (ⅱ) 상기 수평/수직 프로세서가 구동되는지를 판단하는 단계;
    (ⅲ) 상기 수평/수직 프로세서가 구동되면, 상기 수평/수직 프로세서의 오동작을 체크하기 위한 에러체크상태를 설정하는 단계;
    (ⅳ) 상기 수평/수직 프로세서가 오동작되는지를 체크하는 단계;
    (ⅴ) 상기 수평/수직 프로세서가 정상동작되면, 단계(ⅲ)로 되돌아가는 단계; 및
    (ⅵ) 상기 수평/수직 프로세서가 오동작되면, 상기 수평/수직 프로세서를 초기화하는 단계를 포함하는 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법.
  2. 제1항에 있어서, 상기 수평/수직 프로세서가 오동작되는지 여부를 체크하는 단계는,
    (ⅳ-1) 기설정된 제1체크기준시간에 의거하여 상기 수평/수직 프로세서로부터 동기신호가 발생되는지를 판단하는 단계;
    (ⅳ-2) 상기 동기신호가 발생되지 않으면, 단계 (ⅳ-1)로 되돌아가는 단계;
    (ⅳ-3) 상기 동기신호가 발생되면, 상기 동기신호의 레벨이 기설정된 기준레벨인지에 의거하여 기설정된 제2체크기준시간 동안 수직블랭킹타임을 가변적으로 카운팅하는 단계;
    (ⅳ-4) 상기 수직블랭킹타임의 카운팅값이 기설정된 기준카운팅값 보다 큰지를 판단하는 단계;
    (ⅳ-5) 상기 카운팅값이 기준카운팅값보다 크면, 상기 수평/수직 프로세서가 정상동작하는 것으로 판단하는 단계; 및
    (ⅳ-6) 상기 카운팅값이 기준카운팅값보다 크지 않으면, 상기 수평/수직 프로세서가 오동작하는 것으로 판단하는 단계를 포함하는 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법.
  3. 제2항에 있어서, 단계 (ⅳ-3)은,
    (a) 상기 동기신호의 레벨이 기설정된 기준레벨과 동일한지를 판단하는 단계;
    (b) 상기 동기신호의 레벨이 상기 기준레벨과 동일하면, 상기 수직블랭킹타임의 카운팅값을 상기 기준카운팅값 만큼 증가시키면서 카운팅하는 단계; 및
    (c) 상기 동기신호의 레벨이 상기 기준레벨과 동일하지 않으면, 상기 수직블랭킹 타임의 카운팅값을 상기 기준카운팅값 만큼 감소시키면서 카운팅하는 단계를 포함하는 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법.
  4. 제2항 또는 제3항에 있어서, 상기 제1 및 제2 체크기준시간은 각각 1 ㎳ 및 100 ㎳인 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법.
  5. 제2항 또는 제3항에 있어서, 상기 기준레벨은 0 볼트 보다 큰 값을 갖는 하이레벨인 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법.
  6. 제2항 또는 제3항에 있어서, 상기 기준카운팅값은 1인 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법.
  7. 외부로부터의 클럭신호 및 데이터신호에 응하여 구동되고, 외부로부터의 수직동기신호에 응하여 수직블랭킹신호를 출력하기 위한 수평/수직 프로세서;
    외부로부터 전원을 입력받고, 상기 수직블랭킹신호에 응답하여 상기 전원을 에러검출용 수직블랭킹신호로 출력하기 위한 신호발생기; 및
    기설정된 제1 체크기준시간에 의거하여 상기 에러검출용 수직블랭킹신호의 발생여부를 체크하고, 상기 에러검출용 수직블랭킹신호와 기설정된 기준레벨을 비교하고, 그 비교결과에 의거하여 상기 에러검출용 수직블랭킹신호를 기설정된 제2 체크기준시간 동안 가변적으로 카운팅하고, 그리고 상기 에러검출용 수직블랭킹신호의 카운팅값이 기설정된 기준카운팅값 보다 큰 값을 갖는지에 의거하여 상기 수평/수직 프로세서를 초기화하거나 상기 에러검출용 수직블랭킹신호의 발생여부를 체크하기 위한 마이크로 컴퓨터를 포함하는 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 장치.
  8. 제7항에 있어서, 상기 신호발생기는,
    일단으로 상기 수직블랭킹신호를 입력받기 위한 제1 저항;
    일단으로 소정 레벨을 갖는 전원을 입력받기 위한 제2 저항;
    베이스 단자가 상기 제1 저항의 타단에 연결되고, 에미터 단자가 접지되고, 그리고 콜렉터 단자가 상기 제2 저항의 타단에 연결된 트랜지스터;
    일단이 상기 콜렉터 단자에 연결되는 제3 저항; 및
    일단이 상기 제3 저항의 타단에 연결되고, 타단이 접지된 제4 저항을 포함하는 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 장치.
  9. 제7항에 있어서, 상기 마이크로 컴퓨터는 상기 에러검출용 수직블랭킹신호의 레벨이 상기 기설정된 기준레벨과 동일하면, 상기 에러검출용 수직블랭킹신호의 카운팅값을 상기 기준카운팅값 만큼 증가시키면서 카운팅하는 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 장치.
  10. 제7항에 있어서, 상기 마이크로 컴퓨터는 상기 에러검출용 수직블랭킹신호의 레벨이 상기 기설정된 기준레벨과 동일하지 않으면, 상기 에러검출용 수직블랭킹신호의 카운팅값을 상기 기준카운팅값 만큼 감소시키면서 카운팅하는 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 장치.
  11. 제7항에 있어서, 상기 제1 및 제2 체크기준시간은 각각 1 ㎳ 및 100 ㎳인 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 장치.
  12. 제7항에 있어서, 상기 기준레벨은 0 볼트 보다 큰 값을 갖는 하이레벨인 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 장치.
  13. 제7항에 있어서, 상기 기준카운팅값은 1인 것을 특징으로 하는 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 장치.
KR1019990030046A 1999-07-23 1999-07-23 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치 KR100588141B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019990030046A KR100588141B1 (ko) 1999-07-23 1999-07-23 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치
TW089107258A TW510124B (en) 1999-07-23 2000-04-18 Method and apparatus for detecting and correcting an error of a device
US09/624,050 US6608646B1 (en) 1999-07-23 2000-07-24 Method and device for detecting and correcting a malfunction of a horizontal/vertical processor used in an image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990030046A KR100588141B1 (ko) 1999-07-23 1999-07-23 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20010010917A KR20010010917A (ko) 2001-02-15
KR100588141B1 true KR100588141B1 (ko) 2006-06-09

Family

ID=19604114

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990030046A KR100588141B1 (ko) 1999-07-23 1999-07-23 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치

Country Status (3)

Country Link
US (1) US6608646B1 (ko)
KR (1) KR100588141B1 (ko)
TW (1) TW510124B (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980043918U (ko) * 1996-12-26 1998-09-25 배순훈 모니터에서 온스크린디스플레이 리셋회로
KR19980058834A (ko) * 1996-12-30 1998-10-07 배순훈 광 디스크 플레이어의 초기 안정화 방법
KR19980066490U (ko) * 1997-05-16 1998-12-05 배순훈 직접 가열식 전기보온밥솥
JPH11168696A (ja) * 1997-12-03 1999-06-22 Sharp Corp シャフリング回路
KR19990061017A (ko) * 1997-12-31 1999-07-26 김영환 메모리 빌트 인 셀프 테스트의 에러 검출방법 및 회로

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100280790B1 (ko) * 1998-07-07 2001-02-01 윤종용 디스플레이장치의서지보호회로

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980043918U (ko) * 1996-12-26 1998-09-25 배순훈 모니터에서 온스크린디스플레이 리셋회로
KR19980058834A (ko) * 1996-12-30 1998-10-07 배순훈 광 디스크 플레이어의 초기 안정화 방법
KR19980066490U (ko) * 1997-05-16 1998-12-05 배순훈 직접 가열식 전기보온밥솥
JPH11168696A (ja) * 1997-12-03 1999-06-22 Sharp Corp シャフリング回路
KR19990061017A (ko) * 1997-12-31 1999-07-26 김영환 메모리 빌트 인 셀프 테스트의 에러 검출방법 및 회로

Also Published As

Publication number Publication date
US6608646B1 (en) 2003-08-19
TW510124B (en) 2002-11-11
KR20010010917A (ko) 2001-02-15

Similar Documents

Publication Publication Date Title
US20140354334A1 (en) Circuit and method of adjusting system clock in low voltage detection, and low voltage reset circuit
US10984693B2 (en) Display device and shutdown control method thereof
US7342407B2 (en) Temperature compensation circuit and testing apparatus
KR100588141B1 (ko) 수평/수직 프로세서의 에러를 검출하고 정정하기 위한 방법 및 장치
US20040120149A1 (en) Projector and status protection method thereof
KR20010012426A (ko) 래치-엎을 억압하기 위한 전압 조절기회로
JP3556077B2 (ja) Crtディスプレイ装置の駆動回路保護手段
JP2002099357A (ja) 半導体装置
US11700003B2 (en) Microcontroller, operation system and control method thereof
JP4111167B2 (ja) 異常セル検出装置
KR970078000A (ko) 자동 리셋 회로
KR920004332Y1 (ko) 전원 출력단의 전압 보호회로
JPH0760357B2 (ja) リセツト回路
KR20010047319A (ko) 슬레이브 마이컴의 오동작 방지장치 및 방법
JP2004012535A (ja) Pdp用ドライバ
JP3148443B2 (ja) 直流安定化電源装置
KR20000056201A (ko) 마이크로 컴퓨터의 오동작 방지를 위한 초기화회로
CN116110323A (zh) 显示装置
KR100549084B1 (ko) 과도현상 제거회로를 갖는 디스플레이장치
CN116482564A (zh) 电源检测装置与电源检测方法
KR200153222Y1 (ko) 카오디오 마이컴의 오동작검출 자동리세트회로
KR20000014181U (ko) 이이피롬의 데이터 오류 발생 방지장치
KR900002361Y1 (ko) 디지탈 클럭 신호 감시회로
CN115825705A (zh) 一种esd事件检测电路和检测方法
KR920009191B1 (ko) 리세트회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee