KR100510492B1 - 광디스크 시스템에서의 워드 단위스크램블링/디스크램블링 장치 및 그 방법 - Google Patents

광디스크 시스템에서의 워드 단위스크램블링/디스크램블링 장치 및 그 방법 Download PDF

Info

Publication number
KR100510492B1
KR100510492B1 KR10-2002-0061047A KR20020061047A KR100510492B1 KR 100510492 B1 KR100510492 B1 KR 100510492B1 KR 20020061047 A KR20020061047 A KR 20020061047A KR 100510492 B1 KR100510492 B1 KR 100510492B1
Authority
KR
South Korea
Prior art keywords
bits
exclusive
bit
scrambling
fifteenth
Prior art date
Application number
KR10-2002-0061047A
Other languages
English (en)
Other versions
KR20040031908A (ko
Inventor
김대웅
이수웅
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2002-0061047A priority Critical patent/KR100510492B1/ko
Priority to US10/632,612 priority patent/US7248697B2/en
Priority to TW092123100A priority patent/TWI234137B/zh
Priority to CNA03158179XA priority patent/CN1490811A/zh
Priority to JP2003330473A priority patent/JP4171688B2/ja
Publication of KR20040031908A publication Critical patent/KR20040031908A/ko
Application granted granted Critical
Publication of KR100510492B1 publication Critical patent/KR100510492B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00086Circuits for prevention of unauthorised reproduction or copying, e.g. piracy
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00086Circuits for prevention of unauthorised reproduction or copying, e.g. piracy
    • G11B20/0021Circuits for prevention of unauthorised reproduction or copying, e.g. piracy involving encryption or decryption of contents recorded on or reproduced from a record carrier
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03866Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using scrambling
    • H04L25/03872Parallel scrambling or descrambling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/913Television signal processing therefor for scrambling ; for copy protection
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • G11B2020/14618 to 14 modulation, e.g. the EFM code used on CDs or mini-discs
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/913Television signal processing therefor for scrambling ; for copy protection
    • H04N2005/91357Television signal processing therefor for scrambling ; for copy protection by modifying the video signal
    • H04N2005/91364Television signal processing therefor for scrambling ; for copy protection by modifying the video signal the video signal being scrambled
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/84Television signal recording using optical recording
    • H04N5/85Television signal recording using optical recording on discs or drums
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/8042Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

광디스크 시스템에서의 워드 단위 스크램블링/디스크램블링 장치 및 그 방법이 개시된다. 본 발명의 스크램블링/디스크램블링 장치는 소정의 초기값으로 초기화되고, 소정의 병렬 연산을 통하여 16비트 단위로 스크램블링 워드를 발생하는 쉬프트 레지스터와 스크램블 데이터 또는 디스크램블 데이터를 스크램블링 워드와 대응하는 비트별로 배타적 논리합(exclusive OR)하는 배타적 논리합 수단을 구비한다. 쉬프트 레지스터는 제7 및 제15 비트, 제1, 제8 및 제12 비트, 제2, 제9 및 제13 비트, 제3, 제10 및 제14 비트, 제4, 제11 및 제15 비트, 제1 비트와 제5 비트, 제2 비트와 제6 비트, 제3 비트와 제7 비트, 제4 비트와 제8 비트, 제5 비트와 제9 비트, 제6 비트와 제10 비트, 제7 비트와 제11 비트, 제8 비트와 제12 비트, 제9 비트와 제13 비트, 그리고, 제10 비트와 제14 비트를 각각 배타적 논리합하여, 제1 내지 제15 비트에 각각 재입력한다.

Description

광디스크 시스템에서의 워드 단위 스크램블링/디스크램블링 장치 및 그 방법{Word-wide scrambing/descrambling apparatus in optical disc system and Method there-of}
본 발명은 광 디스크 시스템에 관한 것으로서, 특히, DVD(Digital Versatile Disc 또는 Digital Video Disc) 시스템의 디지털 신호 처리 집적회로 내에서 DVD 데이터를 스크램블링(scrambling)/디스크램블링(de-scrambling)하는 장치 및 방법에 관한 것이다.
광 디스크 시스템은 CD(compact disc), DVD와 같은 광 디스크 내에 데이터를 기록하고, 기록된 데이터를 재생하는 장치이다. 광 디스크 재생 장치의 재생 원리는 픽업 소자가 광 디스크 상의 트랙을 따라서 레이저빔을 조사하고 반사광의 강약 변화에 의하여 피트의 유무를 검출하고, 그 검출 결과에 따라서 기억된 디지털 데이터를 재생하는 것이다. 이러한 광 디스크 재생 장치의 일예가 도 1에 도시된다.
도 1은 일반적인 광 디스크 재생 장치를 개략적으로 나타내는 블록도이다.
도 1과 같이, 광 디스크 재생 장치는 서보부(110), RF부(120), DSP(digital signal processor)(130), 메모리(140) 및 MPEG부(150)를 구비한다.
RF부(120)는 광 디스크(170)로부터의 반사광을 전기적 신호로 변환하여 데이터 신호 및 각종 에러 신호들을 출력한다. 서보부(110)는 RF부(120)로부터 출력되는 데이터 신호 및 에러 신호들을 디지털 신호로 변환하고, 에러 신호들에 응답하여 광 디스크를 제어한다.
DSP부(130)는 RF부(120)에서 슬라이싱(slicing)을 통하여 디지털 신호로 변환된 신호를 수신하여 EFM 복조, 에러 정정, 디스크램블링 등의 여러 신호 처리를 수행한다. 이 때, 각 신호 처리 과정에서 발생되는 데이터는 메모리(140)에 일시적으로 저장된다. 즉, EFM 복조기(131)에 의해 복조된 데이터가 메모리(140)에 저장되면, 에러정정 블락(132)은 메모리(140)로부터 EFM 복조된 데이터를 가져와서 에러 정정을 수행한다. 에러정정된 데이터는 다시 메모리(140)에 저장되고, 이 데이터는 디스크램블러(133)에 의해 디스크램블된다.
디지털 신호 처리 과정을 거친 데이터는 MPEG부(150)에서 MPEG 디코딩된다. MPEG 디코딩된 데이터는 디스플레이 장치 및 스피커(160)로 출력된다.
한편, 재생 전용 디스크에 대한 DVD 규정에서, DVD에 기록하기 위한 데이터를 다음과 같이 스크램블하도록 규정하고 있다.
먼저, 도 2에 도시된 바와 같이, 스크램블링 바이트를 발생한다. 스크램블링 바이트를 발생하기 위해 일반적으로 선형 피드백 쉬프트 레지스터(Linear Feedback Shift Register, 이하 LFSR이라 함)가 사용된다. LFSR은 15비트로 구성되는 쉬프트 레지스터로서, 도 3에 나타난 바와 같이, 초기 설정값에 따라 소정의 초기값으로 설정된다. 예를 들어, 초기 설정값이 '0H'인 경우에는 LFSR(200)은 '0001H'로, 초기 설정값이 '1H'인 경우에는 LFSR(200)은 '5500H'로 초기화된다. LFSR(200)의 초기값을 결정하는 초기 설정값은 섹터(sector) 단위로 순차적으로 변경되는 것이 일반적이다. 도 2에 되시된 LFSR(200)의 15비트들 중 하위 8비트(R1~R8)가 스크램블링 바이트로 사용된다.
도 2에 도시된 LFSR(200)은 제11 비트(R11)와 제15 비트(R15)를 배타적 논리합하여 제1 비트(R1)에 입력시킨다. 그 다음, 각 비트(R1~R15)는 한 비트씩 쉬프트된다. 그리고, 상기 배타적 논리합과 쉬프트 과정이 반복된다. 8번의 배타적 논리합 및 쉬프트가 이루어진 후의 LFSR의 제1 내지 제15 비트의 결과값(LFSR(n+1))은 도 4와 같다. 도 4에 도시된 LFSR의 제1 내지 제15 비트(R1~R15) 중 하위 8비트(R1~R8)가 스크램블링 바이트로 사용되는 것이다.
스크램블링은, 다음의 수학식 1과 같이, 데이터를 스크램블링 바이트와 배타적 논리합(exclusive OR)함으로써 이루어진다.
SB
여기서, UD는 스크램블되기 전의 데이터이고, SB는 스크램블링 바이트이고 SD는 스크램블링된 데이터이다. 그리고, 는 배타적 논리합을 나타낸다.
스크램블링된 데이터를 다시 원래의 데이터로 복원하기 위해서는 디스크램블을 해야 한다.
디스크램블링은 수학식 2에 나타나듯이 스크램블링된 데이터에 스크램블링 바이트를 다시 배타적 논리합함으로써 얻어진다.
SB
종래에는 스크램블링 바이트를 구하기 위하여 비트 단위의 연산을 한다. 즉, 한 클럭 싸이클당 한 비트씩 연산함으로써, 한 바이트의 스크램블링 바이트를 얻는데 8 클럭 싸이클이 소요된다.
그런데, DVD 시스템에 현재 사용되는 메모리는 X16으로 동작하는 동기식 디램 장치가 많다. X16으로 동작한다는 것은 동시에 입출력되는 비트의 수가 16이라는 의미이다. 따라서, 스크램블된 데이터를 메모리로부터 동시에 16비트를 읽어들일 수 있으므로, 스크램블링 바이트 역시 한 클럭 싸이클당 16비트로 발생하면 스크램블링/디스크램블링 처리 속도가 향상될 것이다.
따라서 본 발명이 이루고자 하는 기술적 과제는 DVD 시스템에서 스크램블링/디스크램블링 처리 속도를 향상시키는 스크램블링 워드 발생기 및 스크램블링/디스크램블링 장치를 제공하는 것이다.
본 발명이 이루고자 하는 기술적 과제는 DVD 시스템에서 스크램블링/디스크램블링 처리 속도를 향상시키는 스크램블링/디스크램블링 방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일면에 따른 광 디스크 시스템의 스크램블링/디스크램블링 장치는 소정의 초기값으로 초기화되고, 소정의 병렬 연산을 통하여 16비트 단위로 스크램블링 워드를 발생하는 쉬프트 레지스터; 및 스크램블 데이터 또는 디스크램블 데이터를 상기 스크램블링 워드와 대응하는 비트별로 배타적 논리합(exclusive OR)하는 배타적 논리합 수단을 구비한다. 바람직하기로는, 상기 쉬프트 레지스터는 15비트 쉬프트 레지스터이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일면에 따른 스크램블링 워드를 발생기는 광 디스크 시스템에서 데이터를 스크램블/디스크램블하는데 사용되는 스크램블링 워드를 발생하는 장치로서, 적어도 15 비트를 저장할 수 있는 비트 저장 수단; 및 한 클럭 싸이클 동안 상기 비트 저장 수단의 제1 내지 제15 비트들을 병렬로 연산하여 상기 비트 저장 수단에 재 입력하는 연산수단을 구비하며, 상기 연산 수단은 상기 비트 저장 수단의 상기 제7 및 제15 비트를 배타적 논리합하고, 제1, 제8 및 제12 비트를 배타적 논리합하고, 제2, 제9 및 제13 비트를 배타적 논리합하고, 제3, 제10 및 제14 비트를 배타적 논리합하고, 제4, 제11 및 제15 비트를 배타적 논리합하고, 제1 비트와 제5 비트를 배타적 논리합하고, 제2 비트와 제6 비트를 배타적 논리합하고, 제3 비트와 제7 비트를 배타적 논리합하고, 제4 비트와 제8 비트를 배타적 논리합하고, 제5 비트와 제9 비트를 배타적 논리합하고, 제6 비트와 제10 비트를 배타적 논리합하고, 제7 비트와 제11 비트를 배타적 논리합하고, 제8 비트와 제12 비트를 배타적 논리합하고, 제9 비트와 제13 비트를 배타적 논리합하고, 그리고, 제10 비트와 제14 비트를 배타적 논리합하여, 상기 비트 저장 수단의 상기 제1 내지 제15 비트에 각각 입력한다.
상기 기술적 과제를 달성하기 위한 본 발명의 광 디스크 시스템의 스크램블링/디스크램블링 방법은 (a) 소정의 스크램블링 워드를 발생하는 단계; 및 (b) 스크램블 데이터 또는 디스크램블 데이터를 상기 스크램블링 워드와 배타적 논리합(exclusive OR)하는 단계를 구비하며, 상기 스크램블링 워드는 16비트로 구성되며, 쉬프트 레지스터를 이용한 병렬 연산을 통해 발생되는 것을 특징으로 한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 5는 본 발명의 일 실시예에 따른 스크램블링/디스크램블링 장치를 개략적으로 나타내는 블록도이다.
도 5에 도시된 바와 같이 스크램블링/디스크램블링 장치는 LFSR(500)을 포함한다. 디스크램블링의 경우에는 LFSR(500)에서 발생되는 스크램블링 워드(SW)를 스크램블된 데이터(SD)와 대응하는 비트별로 배타적 논리합함으로써, 디스크램블된 데이터(UD)를 출력한다. 스크램블링의 경우에는 스크램블되기 전의 데이터(UD)와 LFSR(500)에서 발생되는 스크램블링 워드(SW)를 대응하는 비트별로 배타적 논리합함으로써 스크램블된 데이터(SD)를 출력한다.
도 6은 도 5에 도시된 LFSR(500)을 상세하게 도시하는 회로도이다.
도 6에 도시된 바와 같이, LFSR(500)은 15비트로 구성된다. LFSR(500)은 도 2에 도시된 표에 따라 초기 설정값에 대응하는 초기값으로 초기화된다. LFSR(500)은 한 클럭 싸이클 동안에 다음과 같은 연산을 수행한다.
LFSR(500)은 제1 비트(R1)와 제5 비트(R5)를 배타적 논리합하여 제6 비트(R6)에 저장한다. 동시에, 제2 비트(R2)와 제6 비트(R6)를, 제3 비트(R3)와 제7 비트(R7)를, 제4 비트(R4)와 제8 비트(R8)를, 제5 비트(R5)와 제9 비트(R9)를, 제6 비트(R6)와 제10 비트(R10)를, 제7 비트(R7)와 제11 비트(R11)를, 제8 비트(R8)와 제12 비트(R12)를, 제9 비트(R9)와 제13 비트(R13)를, 그리고, 제10 비트(R10)와 제14 비트(R14)를 각각 배타적 논리합하여, 제7, 8, 9, 10, 11, 12, 13, 14 및 15비트(R7~R15)에 각각 저장한다.
또한 동시에, 제7 및 제15 비트(R7, R15)를 배타적 논리합하고, 제1, 제8 및 제12 비트(R1, R8, R12)를 배타적 논리합하고, 제2, 제9 및 제13 비트(R2, R9, R13)를 배타적 논리합하고, 제3, 제10 및 제14 비트(R3, R10, R14)를 배타적 논리합하고, 제4, 제11 및 제15 비트(R4, R11, R15)를 배타적 논리합하여, 각각 제1, 2,3,4 및 5 비트(R1~R5)에 입력한다.
상기 과정을 통해 입력된 제1 내지 제15 비트들 중 제1 내지 제8 비트(R1~R8)는 스크램블링 워드(SW) 중 상위 스크램블링 바이트(USB)가 된다.
상기와 같이, 다음 클럭 싸이클(n+1)의 제1 내지 제15 비트(R1~R8)를 계산함과 동시에, LFSR(500)은 하위 스크램블링 바이트(LSB)를 출력한다. 즉, LFSR은 이전 싸이클(n)의 제4 비트(R4)와 제8 비트(R8)를, 제5 비트(R5)와 제9 비트(R9)를, 제6 비트(R6)와 제10 비트(R10)를, 제7 비트(R7)와 제11 비트(R11)를, 제8 비트(R8)와 제12 비트(R12)를, 제9 비트(R9)와 제13 비트(R13)를, 제10 비트(R10)와 제14 비트(R14)를, 그리고, 제11 비트(R11)와 제15 비트(R15)를 각각 배타적 논리합한 값들을 하위 스크램블링 바이트의 제1 내지 제8 비트(LSB1~LSB8)로써 출력한다.
상술한 바와 같이, 본 발명에서는, 16비트의 스크램블링 바이트를 한 클럭 싸이클 동안 병렬로 계산하여 출력한다. 따라서, 한 바이트(8비트)의 스크램블링 바이트를 계산하고, 이를 바탕으로 다음 한 바이트의 스크램블링 바이트를 계산하는 종래 기술에 비하여 스크램블링/디스크램블 처리에 소요되는 시간이 줄어든다. 즉, 종래 기술에서는 한 바이트 단위로 스크램블링 바이트가 발생되므로, 데이터 역시 바이트 단위로 스크램블링/디스크램블링 될 수 밖에 없다. 반면, 본 발명에서는, 두 바이트(즉, 워드) 단위로 스크램블링 워드가 발생되므로, 데이터 역시 워드 단위로 스크램블링/디스크램블링 될 수 있다.
도 7은 도 6에 도시된 LFSR(500)에서 한 클럭 싸이클동안 수행한 연산 결과를 보여주는 테이블이다. LFSR(500)의 연산 결과, 다음 클럭 싸이클의 LFSR의 제1 내지 제15 비트(LFSR(n+1)), 8비트의 상위 스크램블링 바이트(USB) 및 8비트의 하위 스크램블링 바이트(LSB)가 얻어진다.
도 6에 도시된 LFSR의 연산 수행 결과, 현재 클럭 싸이클의 LFSR의 제1 내지 제15 비트(LFSR(n))로부터, 다음 클럭 싸이클의 LFSR의 제1 내지 제15 비트(LFSR(n+1))가 도 7과 같이 얻어진다. 이들 중 다음 클럭 싸이클의 LFSR의 제1 내지 제8 비트 는 8비트의 상위 스크램블링 바이트(USB)가 된다. 이와 동시에, 현재 클럭 싸이클의 LFSR의 제1 내지 제15 비트(LFSR(n))를 이용하여 8비트의 하위 스크램블링 바이트도 도 7과 같이 얻어진다.
상위 스크램블링 바이트(USB) 및 하위 스크램블링 바이트(LSB)로 이루어지는 스크램블링 워드(SW)를 16 비트의 스크램블된 데이터와 비트별로 배타적 논리합함으로써 디스크램블된 데이터가 얻어진다.
메모리를 억세스하기 위해서는 로우 어드레스의 인가, 칼럼 어드레스의 인가 및 어드레스에 대응하는 메모리셀로부터 데이터 독출 등의 일련의 과정이 필요한데, 일반적으로 4 클럭 싸이클 정도가 소요된다. 메모리 억세스에 4 클럭 싸이클이 소요된다고 가정할 때, 본 발명에 의하면, 16 비트의 데이터 억세스에 4 클럭 싸이클이 소요된다고 할 수 있다. DVD의 데이터 포맷은 섹터(sector) 단위로 이루어지는데, 한 섹터는 2048바이트로 구성된다. 따라서, 본 발명에 의하면, 한 섹터의 데이터를 디스크램블링하기 위해 메모리를 억세스하는데, 2048 * 2 클럭 싸이클이 소요된다.
반면, 본 발명의 워드 단위 디스크램블링과 달리 바이트 단위로 디스크램블링를 하는 시스템이 있다고 가정하자. 그러면, 본 발명과 동일한 조건에서, 한 섹터의 데이터를 디스크램블링하기 위해 메모리를 억세스하는데, 2048 *4 클럭 싸이클이 필요하다. 즉, 본 발명에 비해 두 배 정도 더 시간이 소요된다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명에 의하면, 광 디스크 시스템에서 데이터를 스크램블링/디스크램블링하는데 사용되는 스크램블링 바이트를 한 클럭 싸이클 동안에 2바이트씩 병렬로 연산한다. 따라서, 광 디스크 시스템에서 데이터를 스크램블링/디스크램블링하는데 걸리는 시간이 감소되어 광 디스크 시스템의 동작 속도 개선에 효과가 있다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 일반적인 광 디스크 재생 장치를 개략적으로 나타내는 블록도이다.
도 2는 DVD 규격에 따른 스크램블링 바이트를 발생하기 위한 선형 쉬프트 피드백 레지스터(LFSR)를 나타내는 도면이다.
도 3은 도 2에 도시된 LFSR의 초기 설정값 및 이에 따른 초기값을 나타내는 테이블이다.
도 4는 도 2에 도시된 LFSR이 8번의 연산 및 쉬프트를 수행한 후의 결과값을 나타내는 테이블이다.
도 5는 본 발명의 일 실시예에 따른 스크램블링/디스크램블링 장치를 개략적으로 나타내는 블록도이다.
도 6은 도 5에 도시된 LFSR을 상세하게 도시하는 회로도이다.
도 7은 도 6에 도시된 LFSR에서 한 클럭 싸이클동안 수행한 연산 결과를 보여주는 테이블이다.

Claims (11)

  1. 소정의 초기값으로 초기화되고, 소정의 병렬 연산을 통하여 16비트 단위로 스크램블링 워드를 발생하는 쉬프트 레지스터; 및
    스크램블 데이터 또는 디스크램블 데이터를 상기 스크램블링 워드와 대응하는 비트별로 배타적 논리합(exclusive OR)하는 배타적 논리합 수단을 구비하며
    상기 쉬프트 레지스터는 15비트 쉬프트 레지스터이고,
    상기 쉬프트 레지스터는
    상기 쉬프터 레지스터의 제7 및 제15 비트를 배타적 논리합하고, 제1, 제8 및 제12 비트를 배타적 논리합하고, 제2, 제9 및 제13 비트를 배타적 논리합하고, 제3, 제10 및 제14 비트를 배타적 논리합하고, 제4, 제11 및 제15 비트를 배타적 논리합하고, 제1 비트와 제5 비트를 배타적 논리합하고, 제2 비트와 제6 비트를 배타적 논리합하고, 제3 비트와 제7 비트를 배타적 논리합하고, 제4 비트와 제8 비트를 배타적 논리합하고, 제5 비트와 제9 비트를 배타적 논리합하고, 제6 비트와 제10 비트를 배타적 논리합하고, 제7 비트와 제11 비트를 배타적 논리합하고, 제8 비트와 제12 비트를 배타적 논리합하고, 제9 비트와 제13 비트를 배타적 논리합하고, 그리고, 제10 비트와 제14 비트를 배타적 논리합하여, 상기 제1 내지 제15 비트에 각각 입력하는 것을 특징으로 하는 광 디스크 시스템의 스크램블링/디스크램블링 장치.
  2. 삭제
  3. 삭제
  4. 제 1 항에 있어서,
    상기 스크램블링 워드의 상위 8비트들은 상기 쉬프터 레지스터의 상기 제1 내지 제8 비트이며,
    상기 스크램블링 워드의 하위 8비트는 각각 상기 제4 비트와 상기 제8 비트의 상기 배타적 논리합, 상기 제5 비트와 상기 제9 비트의 상기 배타적 논리합, 상기 제6 비트와 상기 제10 비트의 상기 배타적 논리합, 상기 제7 비트와 상기 제11 비트의 상기 배타적 논리합, 상기 제8 비트와 상기 제12 비트의 상기 배타적 논리합, 상기 제9 비트와 상기 제13 비트의 상기 배타적 논리합, 상기 제10 비트와 상기 제14 비트의 상기 배타적 논리합, 그리고, 상기 제11 비트와 상기 제15 비트의 배타적 논리합한 결과인 것을 특징으로 하는 광 디스크 시스템의 스크램블링/디스크램블링 장치.
  5. 제 1 항에 있어서, 상기 스크램블 데이터 또는 디스크램블 데이터는
    상기 광 디스크 시스템 내의 메모리로부터 16비트 단위로 병렬로 독출되는 것을 특징으로 하는 광 디스크 시스템의 스크램블링/디스크램블링 장치.
  6. 광 디스크 시스템에서 데이터를 스크램블/디스크램블하는데 사용되는 스크램블링 워드를 발생하는 장치에 있어서,
    적어도 15 비트를 저장할 수 있는 비트 저장 수단; 및
    한 클럭 싸이클 동안 상기 비트 저장 수단의 제1 내지 제15 비트들을 병렬로 연산하여 상기 비트 저장 수단에 재 입력하는 연산수단을 구비하며,
    상기 연산 수단은
    상기 비트 저장 수단의 상기 제7 및 제15 비트를 배타적 논리합하고, 제1, 제8 및 제12 비트를 배타적 논리합하고, 제2, 제9 및 제13 비트를 배타적 논리합하고, 제3, 제10 및 제14 비트를 배타적 논리합하고, 제4, 제11 및 제15 비트를 배타적 논리합하고, 제1 비트와 제5 비트를 배타적 논리합하고, 제2 비트와 제6 비트를 배타적 논리합하고, 제3 비트와 제7 비트를 배타적 논리합하고, 제4 비트와 제8 비트를 배타적 논리합하고, 제5 비트와 제9 비트를 배타적 논리합하고, 제6 비트와 제10 비트를 배타적 논리합하고, 제7 비트와 제11 비트를 배타적 논리합하고, 제8 비트와 제12 비트를 배타적 논리합하고, 제9 비트와 제13 비트를 배타적 논리합하고, 그리고, 제10 비트와 제14 비트를 배타적 논리합하여, 상기 비트 저장 수단의 상기 제1 내지 제15 비트에 각각 입력하는 것을 특징으로 하는 광 디스크 시스템에서 스크램블링 워드 발생기.
  7. 제 6 항에 있어서,
    상기 스크램블링 워드의 상위 8비트들은 상기 쉬프터 레지스터의 상기 제1 내지 제8 비트이며,
    상기 스크램블링 워드의 하위 8비트는 각각 상기 제4 비트와 상기 제8 비트의 상기 배타적 논리합, 상기 제5 비트와 상기 제9 비트의 상기 배타적 논리합, 상기 제6 비트와 상기 제10 비트의 상기 배타적 논리합, 상기 제7 비트와 상기 제11 비트의 상기 배타적 논리합, 상기 제8 비트와 상기 제12 비트의 상기 배타적 논리합, 상기 제9 비트와 상기 제13 비트의 상기 배타적 논리합, 상기 제10 비트와 상기 제14 비트의 상기 배타적 논리합, 그리고, 상기 제11 비트와 상기 제15 비트의 배타적 논리합한 결과인 것을 특징으로 하는 광 디스크 시스템에서 스크램블링 워드 발생기.
  8. (a) 소정의 스크램블링 워드를 발생하는 단계; 및
    (b) 스크램블 데이터 또는 디스크램블 데이터를 상기 스크램블링 워드와 배타적 논리합(exclusive OR)하는 단계를 구비하며,
    상기 스크램블링 워드는 16비트로 구성되며, 쉬프트 레지스터를 이용한 병렬 연산을 통해 발생되며,
    상기 쉬프트 레지스터는 15비트 쉬프트 레지스터이고,
    상기 (a) 단계는
    상기 쉬프터 레지스터의 제7 및 제15 비트를 배타적 논리합하고, 제1, 제8 및 제12 비트를 배타적 논리합하고, 제2, 제9 및 제13 비트를 배타적 논리합하고, 제3, 제10 및 제14 비트를 배타적 논리합하고, 제4, 제11 및 제15 비트를 배타적 논리합하고, 제1 비트와 제5 비트를 배타적 논리합하고, 제2 비트와 제6 비트를 배타적 논리합하고, 제3 비트와 제7 비트를 배타적 논리합하고, 제4 비트와 제8 비트를 배타적 논리합하고, 제5 비트와 제9 비트를 배타적 논리합하고, 제6 비트와 제10 비트를 배타적 논리합하고, 제7 비트와 제11 비트를 배타적 논리합하고, 제8 비트와 제12 비트를 배타적 논리합하고, 제9 비트와 제13 비트를 배타적 논리합하고, 그리고, 제10 비트와 제14 비트를 배타적 논리합하여, 상기 제1 내지 제15 비트에 각각 입력하는 단계를 포함하는 것을 특징으로 하는 광 디스크 시스템의 스크램블링/디스크램블링 방법.
  9. 삭제
  10. 삭제
  11. 제 8 항에 있어서, 상기 (a) 단계는
    상기 쉬프터 레지스터의 상기 제1 내지 제8 비트를 상기 스크램블링 워드의 상위 8비트로서 발생하는 단계; 및
    상기 쉬프터 레지스터의 상기 제4 비트와 상기 제8 비트의 상기 배타적 논리합, 상기 제5 비트와 상기 제9 비트의 상기 배타적 논리합, 상기 제6 비트와 상기 제10 비트의 상기 배타적 논리합, 상기 제7 비트와 상기 제11 비트의 상기 배타적 논리합, 상기 제8 비트와 상기 제12 비트의 상기 배타적 논리합, 상기 제9 비트와 상기 제13 비트의 상기 배타적 논리합, 상기 제10 비트와 상기 제14 비트의 상기 배타적 논리합, 그리고, 상기 제11 비트와 상기 제15 비트의 배타적 논리합한 결과를 상기 스크램블링 워드의 하위 8비트로서 발생하는 단계를 포함하는 것을 특징으로 하는 광 디스크 시스템의 스크램블링/디스크램블링 방법.
KR10-2002-0061047A 2002-10-07 2002-10-07 광디스크 시스템에서의 워드 단위스크램블링/디스크램블링 장치 및 그 방법 KR100510492B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR10-2002-0061047A KR100510492B1 (ko) 2002-10-07 2002-10-07 광디스크 시스템에서의 워드 단위스크램블링/디스크램블링 장치 및 그 방법
US10/632,612 US7248697B2 (en) 2002-10-07 2003-08-01 Apparatus and method for scrambling and descrambling data wordwise in optical disk system
TW092123100A TWI234137B (en) 2002-10-07 2003-08-22 Apparatus and method for scrambling and descrambling data wordwise in optical disk system
CNA03158179XA CN1490811A (zh) 2002-10-07 2003-09-16 用于在光盘系统中逐字加扰和解扰数据的装置和方法
JP2003330473A JP4171688B2 (ja) 2002-10-07 2003-09-22 光ディスクシステムにおけるワード単位のデータスクランブリング/デスクランブリング装置及びその方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0061047A KR100510492B1 (ko) 2002-10-07 2002-10-07 광디스크 시스템에서의 워드 단위스크램블링/디스크램블링 장치 및 그 방법

Publications (2)

Publication Number Publication Date
KR20040031908A KR20040031908A (ko) 2004-04-14
KR100510492B1 true KR100510492B1 (ko) 2005-08-26

Family

ID=36592739

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0061047A KR100510492B1 (ko) 2002-10-07 2002-10-07 광디스크 시스템에서의 워드 단위스크램블링/디스크램블링 장치 및 그 방법

Country Status (5)

Country Link
US (1) US7248697B2 (ko)
JP (1) JP4171688B2 (ko)
KR (1) KR100510492B1 (ko)
CN (1) CN1490811A (ko)
TW (1) TWI234137B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100586047B1 (ko) * 2004-11-03 2006-06-08 한국전자통신연구원 PCI Express 프로토콜용 16비트 데이터스크램블링/디스크램블링 장치 및 방법
JP4643978B2 (ja) 2004-12-01 2011-03-02 ルネサスエレクトロニクス株式会社 スクランブル回路、デ・スクランブル回路及び方法、並びにディスク装置
US7957294B2 (en) 2005-12-01 2011-06-07 Electronics And Telecommunications Research Institute PCI express packet filter including descrambler
CN101098299B (zh) * 2006-06-27 2010-08-18 中兴通讯股份有限公司 一种比特加扰的并行方法及装置
CN101022286B (zh) * 2007-03-20 2010-06-16 中兴通讯股份有限公司 一种比特加扰并行处理方法和装置
JP4656241B2 (ja) * 2009-02-12 2011-03-23 ブラザー工業株式会社 画像形成装置
TWI474256B (zh) * 2012-06-21 2015-02-21 Etron Technology Inc 產生雜亂值的系統和產生雜亂值的方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10144000A (ja) * 1996-11-12 1998-05-29 Fujitsu Ltd デスクランブル方法、スクランブルパターン生成回路及びディスク装置
JPH1115642A (ja) * 1997-06-26 1999-01-22 Sony Corp スクランブル装置およびデスクランブル装置ならびにその方法
US5917914A (en) * 1997-04-24 1999-06-29 Cirrus Logic, Inc. DVD data descrambler for host interface and MPEG interface
KR20010009500A (ko) * 1999-07-10 2001-02-05 윤종용 랜덤 데이터 발생기 및 이를 사용하는 스크램블러
WO2001093265A2 (en) * 2000-06-01 2001-12-06 Macrovision Corporation Secure digital video disk and player
KR20020020981A (ko) * 2000-06-22 2002-03-18 구자홍 일련의 데이터 워드를 변조신호로 변환하는 방법 및 장치

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2075309B (en) * 1980-04-29 1984-03-07 Sony Corp Processing binary data framing
US4802152A (en) * 1986-04-07 1989-01-31 U.S. Philips Corporation Compact disc drive apparatus having an interface for transferring data and commands to and from a host controller

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10144000A (ja) * 1996-11-12 1998-05-29 Fujitsu Ltd デスクランブル方法、スクランブルパターン生成回路及びディスク装置
US5917914A (en) * 1997-04-24 1999-06-29 Cirrus Logic, Inc. DVD data descrambler for host interface and MPEG interface
JPH1115642A (ja) * 1997-06-26 1999-01-22 Sony Corp スクランブル装置およびデスクランブル装置ならびにその方法
KR20010009500A (ko) * 1999-07-10 2001-02-05 윤종용 랜덤 데이터 발생기 및 이를 사용하는 스크램블러
WO2001093265A2 (en) * 2000-06-01 2001-12-06 Macrovision Corporation Secure digital video disk and player
KR20020020981A (ko) * 2000-06-22 2002-03-18 구자홍 일련의 데이터 워드를 변조신호로 변환하는 방법 및 장치

Also Published As

Publication number Publication date
TWI234137B (en) 2005-06-11
CN1490811A (zh) 2004-04-21
US20040067046A1 (en) 2004-04-08
JP2004134065A (ja) 2004-04-30
US7248697B2 (en) 2007-07-24
TW200405998A (en) 2004-04-16
JP4171688B2 (ja) 2008-10-22
KR20040031908A (ko) 2004-04-14

Similar Documents

Publication Publication Date Title
US5917914A (en) DVD data descrambler for host interface and MPEG interface
US6191903B1 (en) Recording medium, data transmission apparatus, data receiver, and optical disk unit
JP2005050420A (ja) パイプライン処理システムおよび情報処理装置
KR20010051023A (ko) 정보기록 매체와 그것을 사용하여 정보를 기록 및재생하는 방법 및 장치
KR100510492B1 (ko) 광디스크 시스템에서의 워드 단위스크램블링/디스크램블링 장치 및 그 방법
JP4418431B2 (ja) データ処理装置
KR100657240B1 (ko) 랜덤 데이터 발생기
KR100539261B1 (ko) 디지털 데이터의 부호화 장치와 dvd로의 기록 장치 및그 방법
US6345374B1 (en) Code error correcting apparatus
KR100373467B1 (ko) 어드레스 발생 회로
JP2001023316A (ja) ディジタルデータ再生方法及びディジタルデータ再生回路並びに誤り検出方法
EP0196166A1 (en) Signal selecting circuit
KR20030089430A (ko) 데이터 재생 제어 장치
US6259660B1 (en) Optical disk apparatus having error correction circuit
JP2001184787A (ja) 情報記録媒体、情報記録・再生装置、そして、情報記録・再生方法
JP2004362769A (ja) スクランブラとスクランブル方法
JP2003241907A (ja) データ処理装置
JP2005078656A (ja) パイプライン処理システムおよび情報処理装置
JPS6314428B2 (ko)
JP2009048713A (ja) デスクランブル回路及びエラー検出コード計算回路
KR930005438B1 (ko) 콤팩트 디스크방식 디코우딩 시스템의 병렬처리 디스크램블 회로
JP2002319233A (ja) デジタル信号記録再生装置
JPH08194661A (ja) データ転送装置
JP2000090595A (ja) デ・スクランブル装置
JP2003196829A (ja) データ処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120801

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130731

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee