KR100488931B1 - 액정표시소자의제조방법 - Google Patents

액정표시소자의제조방법 Download PDF

Info

Publication number
KR100488931B1
KR100488931B1 KR1019970067790A KR19970067790A KR100488931B1 KR 100488931 B1 KR100488931 B1 KR 100488931B1 KR 1019970067790 A KR1019970067790 A KR 1019970067790A KR 19970067790 A KR19970067790 A KR 19970067790A KR 100488931 B1 KR100488931 B1 KR 100488931B1
Authority
KR
South Korea
Prior art keywords
film
etching
liquid crystal
insulating film
crystal display
Prior art date
Application number
KR1019970067790A
Other languages
English (en)
Other versions
KR19990048962A (ko
Inventor
임성실
이정훈
김영찬
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1019970067790A priority Critical patent/KR100488931B1/ko
Publication of KR19990048962A publication Critical patent/KR19990048962A/ko
Application granted granted Critical
Publication of KR100488931B1 publication Critical patent/KR100488931B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask

Abstract

본 발명은 액정표시소자의 제조방법을 개시한다. 개시된 본 발명의 액정표시 소자의 제조방법은, 하부기판의 패드영역이 SiON막으로 이루어진 게이트절연막과 SiNx막으로 이루어진 보호막의 적층막으로 덮혀진 구조를 가지는 액정표시소자의 제조방법으로서, 상기 보호막 상에 상기 게이트절연막과 보호막의 계면 보다 식각 속도가 빠른 식각 특성을 갖는 SiNx막으로 이루어진 희생절연막을 형성하는 단계; 상기 패드영역이 노출되도록 상기 희생절연막과 보호막 및 게이트절연막을 식각하는 단계; 및 상기 식각 후의 기판 결과물을 BOE 용액을 이용해서 세정함과 아울러 상기 BOE 세정을 통해 상기 희생절연막을 제거하는 단계를 포함하는 것을 특징으로 한다.

Description

액정표시소자의 제조방법
본 발명은 액정표시소자의 제조방법에 관한 것으로, 특히 하부기판의 패드영역이 SiON막으로 이루어진 게이트절연막과 SiNx막으로 이루어진 보호막의 적층막으로 덮여진 구조를 가지는 액정표시소자의 제조방법에 관한 것이다.
액정표시소자(Liquid Crystal Display)는, 개별 스위칭 소자인 박막트랜지스터(Thin film transistor)와 화소전극이 형성된 하부기판과, 컬러필터 및 블랙매트릭스와 대향 전극이 형성된 상부기판이, 소정의 셀갭을 두고 합작되고, 그리고, 상기 셀갭에 의한 공간에 액정이 봉입된 구조로 되어 있다. 상기 하부기판은 상부기판보다 크며, 합착 후 노출되는 부분에 외부 신호가 인가되는 패드가 형성된 구조로 되어 있다.
한편, 하부기판의 제조공정을 단순화시키기 위한 방법으로서, 하부기판의 최상부에 보호막을 형성하지 않고, 보호막 상에 화소전극을 형성하는 방법이 제시되었다. 이에 따라, 패드 형성시, 게이트 라인을 덮고 있는 게이트절연막과 보호막을 동시에 제거하기 때문에, 공정 단계를 감소시킬 수 있다.
도 1은 보호막 상에 화소전극이 형성된 경우의 하부기판의 단면도로서, 도 1에서는 박막트랜지스터 및 화소전극 부분을 나타낸다.
도 1에 도시된 바와 같이, 투명한 절연기판(1) 상에 게이트(2a)가 형성되고, 게이트(2a)가 형성된 기판 상에 게이트절연막(3)이 형성된다. 게이트(2a)에 대응하는 게이트절연막(3) 상에는 채널로 작용하는 반도체층(4)이 형성되고, 게이트(2a)에 대응하는 반도체층(4) 상에는 에치스톱퍼(5)가 형성된다. 에치스톱퍼(5)의 상면이 노출되도록 반도체층(4) 상에 소오스/드레인(7a, 7b)이 오믹층(6)의 개재하에 형성되어, 박막트랜지스터가 형성된다. 박막트랜지스터를 보호하기 위하여 기판 전면에 보호막(8)이 형성되고, 보호막(8) 상에 ITO(Indium Tin Oxide)막으로 이루어지고 소오스(7a)와 콘택하는 화소전극(9a)이 형성된다.
한편, 도 2는 보호막 상에 화소전극이 형성되는 경우, 하부기판의 패드영역을 나타낸 단면이다. 도 2를 참조하면, 투명한 절연기판(1) 상에 게이트 라인에서 연장된 게이트 라인의 패드영역(2b)이 형성되고, 패드영역(2b) 및 기판(1) 상에 상기 패드영역(2b)을 노출시키도록 게이트절연막(3) 및 보호막(8)이 차례로 적층되어 형성된다. 또한, ITO막으로된 패드(9b)가 노출된 패드영역(2b)과 콘택하면서 보호막(8) 상에 화소전극(9a; 도 1 참조)과 동시에 형성된다.
상기한 바와 같이, 보호막 상에 화소전극을 형성함에 따라, 패드영역(2b)의 노출시, 게이트절연막(3)과 보호막(8)을 동시에 식각함으로써, 공정 단계를 감소시킬 수 있었다.
한편, 게이트절연막(3)은 SiON막으로 형성하고, 보호막(8)은 SiNx 막으로 형성하게 되는데, 패드영역(2b)을 오픈시키기 위하여 SiON막과 SiNx막의 적층 구조를 습식식각으로 동시에 식각하게 되면, 계면에서의 빠른 식각 특성으로 인해, 도 2에 도시된 바와 같이, 식각후의 프로파일이 굽은 형상을 이룬다. 이에 따라, 패드영역(2b)과 콘택하는 ITO막으로 된 패드(9b)가 단선되는 문제가 발생한다.
따라서, 이러한 습식식각 후의 문제를 방지하기 위하여, SiON 막과 SiNx막의 적층막 상부에 소정의 희생절연막으로서 SiNx막을 형성한 후 식각을 진행하는 방법이 제안되었다. 이 경우, 보호막(8)인 SiNx막 상에 약 500Å 두께로 식각속도가 보호막(8) 보다 빠른 또 다른 SiNx막을 형성한 후 식각을 진행하면, 게이트절연막(3)인 SiON막과 보호막(8)인 SiNx막의 계면 보다 SiON막의 상부층이 더 빠르게 식각되어, 식각후의 프로파일이 개선된다.
그러나, 이 방법은 희생절연막인 SiNx막이 식각 후에 90도의 높은 프로파일을 나타내기 때문에 이후 ITO막의 증착시 단선을 유발할 수 있으며, 특히, 상기 희생절연막을 제거하기 위한 별도의 추가 공정이 진행되어야 하므로 공정상의 번거로움이 있다.
따라서, 본 발명은 상기와 같은 종래의 문제점들을 해결하기 위해 안출된 것으로서, 보호막인 SiNx막의 상에 희생절연막으로서 SiNx막을 형성한 경우에서 상기 희생절연막의 프로파일에 기인된 ITO의 단선 유발을 방지하면서 별도의 제거공정없이 상기 희생절연막을 제거할 수 있는 액정표시소자의 제조방법을 제공함에 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시소자의 제조방법은, 하부기판의 패드영역이 SiON막으로 이루어진 게이트절연막과 SiNx막으로 이루어진 보호막의 적층막으로 덮혀진 구조를 가지는 액정표시소자의 제조방법으로서, 상기 보호막 상에 상기 게이트절연막과 보호막의 계면 보다 식각속도가 빠른 식각특성을 갖는 SiNx막으로 이루어진 희생절연막을 형성하는 단계; 상기 패드영역이 노출되도록 상기 희생절연막과 보호막 및 게이트절연막을 식각하는 단계; 및 상기 식각 후의 기판 결과물을 BOE 용액을 이용해서 세정함과 아울러 상기 BOE 세정을 통해 상기 희생절연막을 제거하는 단계를 포함하는 것을 특징으로 한다.
본 발명에 의하면, 게이트절연막인 SiON막과 보호막인 SiNx막 및 희생절연막인 SiNx막을 식각한 후, BOE 용액을 이용한 세정을 진행함으로써 별도의 제거공정 없이도 상기 희생절연막을 제거할 수 있고, 아울러, 상기 희생절연막의 프로파일에 기인된 결함 발생을 방지할 수 있다.
(실시예)
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하도록 한다.
도 3a 및 도 3b는 본 발명의 실시예에 따라, 보호막 상에 화소전극이 형성되는 경우, 액정표시소자의 하부기판에서 패드를 형성하는 방법을 설명하기 위한 단면도이다. 여기서, 도 3a 및 도 3b는 게이트 라인의 패드영역 만을 나타내며, 도 2에서와 동일한 구성요소에 대해서는 동일한 도면부호를 부여한다.
도 3a를 참조하면, 투명한 절연기판(1) 상에 게이트 물질을 증착한 후 패터닝하여 게이트 라인(미도시)을 형성한다. 그런 다음, 기판(1)의 전면 상에 SiON막으로 이루어진 게이트절연막(3)을 형성하고, 기판(1)의 일측에 박막트랜지스터(도 1 참조)를 형성한 후, 기판 결과물의 전면 상에 SiNx막으로 이루어진 보호막(8)을 형성한다. 이에 따라, 상기 패드영역(2b)은 게이트절연막(3)인 SiON막과 보호막(8)인 SiNx막의 적층막으로 덮여진다.
상기 게이트절연막(3)인 SiON막과 보호막(8)인 SiNx막의 적층막의 식각 후 나타나는 프로파일을 개선하기 위해 상기 보호막(8) 상에 희생절연막(8-1)으로서 SiNx막을 약 500Å의 두께로 형성한다.
그리고나서, 희생절연막(8-1) 상에 포토리소그라피 공정에 따라 마스크 패턴(미도시)을 형성한 후, 상기 마스크 패턴을 식각마스크로 하여 희생절연막(8-1)과 보호막(8) 및 게이트절연막(3)을 습식식각으로 식각함으로써 패드영역(2b)을 노출시킨다.
도 3b를 참조하면, 공지된 방법으로 상기 마스크 패턴을 제거한 후, 상기 패드영역(2b) 노출 후의 기판 결과물을 세정한다. 이때, 상기 세정은 BOE 용액으로 진행하며, 이 경우에 희생절연막(8-1)인 SiNx막이 제거된다. 따라서, 본 발명은 패드영역(2B)을 노출시키기 위한 식각 후의 세정을 BOE 용액을 이용하여 진행함으로써, 별도의 추가공정없이도 상기 희생절연막(8-1)을 제거할 수 있다. 또한, BOE 세정을 통해 희생절연막을 제거할 수 있으므로, 상기 희생절연막의 프로파일에 기인하여 후속에서 ITO의 단선이 유발되는 것을 방지할 수 있다.
계속해서, 보호막(8) 상에 ITO막을 증착한 후, 이를 패터닝하여 화소전극(9a ; 도 1참조)을 형성함과 더불어 패드영역(2b)과 콘택하는 패드(9b)를 형성한다.
상기한 본 발명에 의하면, 보호막 상에 화소전극이 형성되는 구조에 있어서, 게이트 라인의 패드영역을 덮고 있는 게이트절연막인 SiON막과 보호막인 SiNx막의 적층막을 동시 식각하는 경우에 보호막인 SiNx막 상에 형성되는 희생절연막으로서의 SiNx막을 별도의 제거공정없이 식각후 세정 공정을 BOE 용액으로 진행함으로써, 세정시 동시에 제거할 수 있다. 따라서, 본 발명은 SiON막과 SiNx막의 적층막의 동시 식각 후의 프로파일을 개선함으로써, 패드의 단선문제를 방지함과 동시에, 별도의 추가공정 없이 희생절연막을 제거할 수 있어서 공정을 단순화시킬 수 있다. 이에 따라, 액정표시소자의 신뢰성 및 수율이 개선된다.
또한, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.
도 1은 보호막 상에 화소전극이 형성된 구조를 가지는 종래의 액정표시소자의 하부기판을 나타낸 단면도.
도 2는 보호막 상에 화소전극이 형성되는 경우, 도 1의 액정표시소자의 하부 기판에 형성된 패드를 나타낸 단면도.
도 3a 및 도 3b는 보호막 상에 화소전극이 형성되는 경우, 본 발명의 실시예에 따른 액정표시소자의 패드 형성방법을 설명하기 위한 단면도.
〔도면의 주요 부분에 대한 부호의 설명〕
1 : 절연기판 2a : 게이트
2b : 패드영역 3 : 게이트절연막
4 : 반도체층 5 : 에치스톱퍼
6 : 오믹층 7a, 7b : 소오스 및 드레인
8 : 보호막 8-1 : 희생절연막
9a : 화소전극 9b : 패드

Claims (2)

  1. 하부기판의 패드영역이 SiON막으로 이루어진 게이트절연막과 SiNx막으로 이루어진 보호막의 적층막으로 덮혀진 구조를 가지는 액정표시소자의 제조방법으로서,
    상기 보호막 상에 상기 게이트절연막과 보호막의 계면 보다 식각속도가 빠른 식각 특성을 갖는 SiNx막으로 이루어진 희생절연막을 형성하는 단계;
    상기 패드영역이 노출되도록 상기 희생절연막과 보호막 및 게이트절연막을 식각하는 단계; 및
    상기 식각 후의 기판 결과물을 BOE 용액을 이용해서 세정함과 아울러 상기 BOE 세정을 통해 상기 희생절연막을 제거하는 단계를 포함하는 것을 특징으로 하는 액정표시소자의 제조방법.
  2. 제 1 항에 있어서, 상기 희생절연막과 보호막 및 게이트절연막을 식각하는 단계는 습식식각으로 진행하는 것을 특징으로 하는 액정표시소자의 제조방법.
KR1019970067790A 1997-12-11 1997-12-11 액정표시소자의제조방법 KR100488931B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970067790A KR100488931B1 (ko) 1997-12-11 1997-12-11 액정표시소자의제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970067790A KR100488931B1 (ko) 1997-12-11 1997-12-11 액정표시소자의제조방법

Publications (2)

Publication Number Publication Date
KR19990048962A KR19990048962A (ko) 1999-07-05
KR100488931B1 true KR100488931B1 (ko) 2005-08-31

Family

ID=37304300

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970067790A KR100488931B1 (ko) 1997-12-11 1997-12-11 액정표시소자의제조방법

Country Status (1)

Country Link
KR (1) KR100488931B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100069935A (ko) 2008-12-17 2010-06-25 삼성전자주식회사 박막 트랜지스터 어레이 기판 및 이의 제조 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08194230A (ja) * 1995-01-13 1996-07-30 Hitachi Ltd 液晶表示装置及びその製造方法
KR960035115A (ko) * 1995-03-30 1996-10-24 김광호 액정디스플레이의 박막트랜지스터 기판 제조방법
KR970048849A (ko) * 1995-12-30 1997-07-29 김광호 액정 표시 장치의 제조 방법
KR19980075921A (ko) * 1997-04-03 1998-11-16 구자홍 액정 표시 장치 및 그 액정 표시 장치의 제조 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08194230A (ja) * 1995-01-13 1996-07-30 Hitachi Ltd 液晶表示装置及びその製造方法
KR960035115A (ko) * 1995-03-30 1996-10-24 김광호 액정디스플레이의 박막트랜지스터 기판 제조방법
KR970048849A (ko) * 1995-12-30 1997-07-29 김광호 액정 표시 장치의 제조 방법
KR19980075921A (ko) * 1997-04-03 1998-11-16 구자홍 액정 표시 장치 및 그 액정 표시 장치의 제조 방법

Also Published As

Publication number Publication date
KR19990048962A (ko) 1999-07-05

Similar Documents

Publication Publication Date Title
KR100293760B1 (ko) Ito 막 접촉 구조, tft 기판 및 그 제조방법
KR100314201B1 (ko) 박막트랜지스터형액정표시장치및그제조방법
JP2005242372A (ja) 液晶表示装置および液晶表示装置の製造方法
KR20080000517A (ko) 액티브 매트릭스형 tft 어레이 기판 및 그 제조 방법
KR100673331B1 (ko) 액정 표시장치 제조방법 및 그 제조방법에 따른액정표시장치
JP3975014B2 (ja) 液晶表示装置の製造方法
KR100682691B1 (ko) 액정표시장치
KR100202231B1 (ko) 액정표시장치의 제조방법 및 액정표시장치의 구조
KR100558714B1 (ko) 액정표시패널 및 그 제조 방법
KR101087398B1 (ko) 액정표시장치의 패드 구조 및 그 제조방법
CN109786391B (zh) 阵列基板及其制作方法、显示装置
JP3600112B2 (ja) 液晶表示装置の製造方法
KR20000055321A (ko) 액정표시장치의 불량패턴 제거방법 및 액정표시장치 구조
JP5042662B2 (ja) 液晶表示装置及びその製造方法
KR0171980B1 (ko) 액정 표시 소자의 제조방법
KR100488931B1 (ko) 액정표시소자의제조방법
KR20010017422A (ko) 박막 트랜지스터-액정 표시 장치의 제조방법
KR100646787B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법
KR20020071643A (ko) 액정표시소자 및 그 제조방법
KR100259611B1 (ko) 액정표시장치의 기판 및 그 액정표시장치의 기판의 제조방법
KR100663288B1 (ko) 박막 트랜지스터 액정표시장치의 제조방법
KR19990033574A (ko) 액정표시장치의 기판의 제조방법
KR100527086B1 (ko) 액정표시장치의 제조방법
KR19990056751A (ko) 액정 표시 소자
KR100599958B1 (ko) 고개구율 및 고투과율 액정표시장치의 제조방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130417

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140421

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150416

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160418

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170417

Year of fee payment: 13

EXPY Expiration of term