KR100446966B1 - 액정 표시장치 - Google Patents

액정 표시장치 Download PDF

Info

Publication number
KR100446966B1
KR100446966B1 KR10-2001-0088588A KR20010088588A KR100446966B1 KR 100446966 B1 KR100446966 B1 KR 100446966B1 KR 20010088588 A KR20010088588 A KR 20010088588A KR 100446966 B1 KR100446966 B1 KR 100446966B1
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
gate
line
crystal display
Prior art date
Application number
KR10-2001-0088588A
Other languages
English (en)
Other versions
KR20030058196A (ko
Inventor
최영석
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR10-2001-0088588A priority Critical patent/KR100446966B1/ko
Publication of KR20030058196A publication Critical patent/KR20030058196A/ko
Application granted granted Critical
Publication of KR100446966B1 publication Critical patent/KR100446966B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Geometry (AREA)

Abstract

본 발명은 데이터 패드부에 대응되는 상부 기판의 스크라이브 공정에 의한 충격으로 인해 데이터 패드에 발생된 크랙으로 인한 데이터 패드의 단선으로 인해 데이터 패드로부터 데이터 라인에 신호가 정상적으로 전달되지 않는 불량을 막기 위하여 컬러 필터가 형성된 하부 기판의 절단부 또는 상기 절단부의 바깥영역에 대응하는 데이터 패드와 데이터 라인이 연결되는 데이터 패드 링크부에 소정 간격 이격된 두 개의 데이터 라인 패턴을 형성한 것이다.

Description

액정 표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정 표시장치에 관한 것으로, 특히 데이터 패드 링크영역에 발생하는 데이터 라인 단락의 불량을 방지할 수 있는 액정 표시장치에 관한 것이다.
일반적으로, 액정 표시장치는 매트릭스(matrix) 형태로 배열된 액정 셀들에 화상정보에 따른 데이터신호를 개별적으로 공급하여, 그 액정 셀들의 광투과율을 조절함으로써, 원하는 화상을 표시할 수 있도록 한 표시장치이다.
따라서, 액정 표시장치는 화소 단위의 액정 셀들이 매트릭스 형태로 배열되는 액정 패널과, 상기 액정 셀들을 구동하기 위한 드라이버 집적회로(integrated circuit : IC)를 구비한다.
상기 액정 패널은 서로 대향하는 컬러필터(color filter) 기판 및 박막 트랜지스터 어레이 기판과, 그 컬러필터 기판 및 박막 트랜지스터 어레이 기판의 이격 간격에 충진된 액정층으로 구성된다.
그리고, 상기 액정 패널의 박막 트랜지스터 어레이 기판 상에는 데이터 드라이버 집적회로로부터 공급되는 데이터 신호를 액정 셀들에 전송하기 위한 데이터 배선들과, 게이트 드라이버 집적회로로부터 공급되는 주사신호를 액정 셀들에 전송하기 위한 게이트 배선들이 서로 직교하며, 이들 데이터 배선들과 게이트 배선들의 교차부마다 액정 셀들이 정의된다. 또한, 상기 데이터 배선들과 게이트 배선들의일단부에는 상기 데이터 드라이버 집적회로와 게이트 드라이버 집적회로로부터 데이터 신호와 주사신호가 인가되는 데이터 패드와 게이트 패드가 구비된다.
상기 게이트 드라이버 집적회로는 게이트 배선들에 순차적으로 주사신호를 공급함으로써, 매트릭스 형태로 배열된 액정 셀들이 1개 라인씩 순차적으로 선택되도록 하고, 그 선택된 1개 라인의 액정 셀들에는 데이터 드라이버 집적회로로부터 데이터 신호가 공급된다.
한편, 상기 컬러필터 기판 및 박막 트랜지스터 어레이 기판의 대향하는 내측 면에는 공통전극과 화소전극이 형성되어 상기 액정층에 전계를 인가한다. 이때, 화소전극은 박막 트랜지스터 어레이 기판 상에 액정 셀 별로 형성되는 반면에 공통전극은 컬러필터 기판의 전면에 일체화되어 형성된다. 따라서, 공통전극에 전압을 인가한 상태에서 화소전극에 인가되는 전압을 제어함으로써, 액정 셀들의 광투과율을 개별적으로 조절할 수 있게 된다.
또한, 각각의 액정 셀에는 스위칭 소자로 사용되는 박막 트랜지스터가 형성된다. 상기 게이트 배선들을 통하여 박막 트랜지스터의 게이트 전극에 주사신호가 공급된 액정 셀들에서는 그 박막 트랜지스터의 소스 전극과 드레인 전극 사이에 도전채널이 형성되며, 이때 상기 데이터 배선들을 통해 박막 트랜지스터의 소스 전극에 공급된 데이터신호가 박막 트랜지스터의 드레인 전극을 경유하여 화소전극에 공급됨에 따라 해당 액정 셀의 액정층에 전계가 인가된다.
상기 액정 패널을 구성하는 박막 트랜지스터 어레이 기판과 컬러필터 기판은 대형 유리 기판에 다수개의 단위 패널이 형성되며, 통상 4개 또는 6개를 동시에 형성한 다음 각각의 단위 패널로 절단하여 수율 향상을 도모하고 있다. 이와같은 액정 표시장치의 제조 과정을 개략적으로 설명하면 다음과 같다.
먼저, 박막 트랜지스터 어레이 기판 상에 박막 트랜지스터, 화소전극 및 스토리지 커패시터가 구비된 단위 화소들을 매트릭스 형태로 형성하고, 컬러필터 기판 상에 블랙 매트릭스, R,G,B 컬러필터 및 공통전극을 순차적으로 형성한다.
그 다음, 상기 박막 트랜지스터 어레이 기판과 컬러필터 기판 상에 각각 배향막을 형성한 다음 러빙(rubbing)을 실시한다. 이때, 러빙은 천을 균일한 압력과 속도로 배향막 표면과 마찰시키는 과정으로, 러빙에 의해 배향막 표면의 고분자 사슬들이 일정한 방향으로 정렬되어 액정의 초기 배향방향을 결정하게 된다.
그 다음, 상기 컬러필터 기판 상에 실 패턴(seal pattern)을 인쇄하고, 박막 트랜지스터 어레이 기판 상에 스페이서(spacer)를 산포한다. 이때, 실 패턴 인쇄와 스페이서 산포는 공정 여건에 따라 상기와 반대로 실시될 수 있으며, 또는 어느 하나의 기판에 동시에 실시될 수 있다. 상기 실 패턴은 스페이서와 함께 액정을 주입하기 위한 갭을 마련하고, 주입된 액정의 누설을 방지한다.
그 다음, 상기 박막 트랜지스터 어레이 기판과 컬러필터 기판을 합착한다.
그 다음, 상기 합착된 박막 트랜지스터 어레이 기판과 컬러필터 기판을 단위 패널로 절단한다. 이때, 액정 표시장치는 대면적의 모 기판에 다수개의 박막 트랜지스터 어레이 기판을 형성하고, 별도의 모 기판에 다수개의 컬러필터 기판을 형성한 다음 두 개의 모 기판을 합착함으로써, 다수개의 액정 패널들을 동시에 형성하여 수율 향상을 도모하고 있으므로, 단위 패널로 절단하는 공정을 거치게 된다.
통상, 상기 단위 패널의 절단은 유리에 비해 경도가 높은 다이아몬드 재질의 펜으로 기판 표면에 절단 예정선을 형성하는 스크라이브(scribe) 공정과, 기계적 힘을 가해 절단하는 브레이크(break) 공정을 통해 실시된다.
그 다음, 상기 절단된 단위 패널에 액정을 주입하고, 그 주입구를 밀봉한다.
일반적으로, 초기 액정 표시장치의 제조과정에서는 다수개의 액정 패널에 액정을 주입한 다음 단위 패널로 절단하였으나, 단위 패널의 크기가 증가함에 따라 단위 패널로 절단한 다음 액정을 주입하는 방식이 사용되고 있다.
상기한 바와 같은 단위 액정 패널을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도 1은 액정 표시장치의 박막 트랜지스터 어레이 기판과 컬러필터 기판이 대향하여 합착된 단위 액정 패널의 개략적인 평면구조를 보인 예시도이다.
도1을 참조하면, 상기 액정패널(100)은 액정 셀들이 매트릭스 형태로 배열되는 화상표시부(113)와, 그 화상표시부(113)의 게이트 라인(108)들과 게이트 패드 링크부(118)를 통하여 접속되는 게이트 패드부(114) 및 데이터 라인(107)들과 데이터 패드 링크부(119)를 통하여 접속되는 데이터 패드부(115)를 포함한다. 이때, 게이트 패드부(114)와 데이터 패드부(115)는 상부 기판(102)과 중첩되지 않는 하부 기판(101)의 가장자리 영역에 형성되며, 게이트 패드부(114)는 게이트 드라이버 집적회로로부터 공급되는 게이트 신호를 화상표시부(113)의 게이트 라인(108)들에 공급하고, 데이터 패드부(115)는 데이터 드라이버 집적회로로부터 공급되는 데이터 신호를 화상표시부(113)의 데이터 라인(107)들에 공급한다.
여기서, 도면상에 상세히 도시하지는 않았지만, 화상표시부(113)의 하부 기판(101)에는 화상정보가 인가되는 데이터 라인(107)들과 게이트 신호가 인가되는 게이트 라인(108)들이 서로 수직 교차하여 배치되고, 그 교차부에 액정 셀들을 스위칭하기 위한 박막 트랜지스터와, 그 박막 트랜지스터에 접속되어 액정 셀을 구동하는 화소전극과, 이와 같은 전극과 박막 트랜지스터를 보호하기 위해 전면에 형성된 보호막이 구비된다.
또한, 상기 화상표시부(113)의 상부 기판(102)에는 블랙 매트릭스에 의해 셀 영역별로 분리되어 도포된 칼러필터들과, 상기 하부 기판(101)에 형성된 화소전극의 상대전극인 공통 전극이 구비된다.
상기한 바와 같이 구성된 하부 기판(101)과 상부 기판(102)은 스페이서에 의해 셀-갭(cell-gap)이 마련되고, 화상표시부(113) 외곽의 실링부에 도포된 실링부재(116)에 의해 합착된 다음 셀-갭에 액정이 충진된다.
도 2는 상기한 바와같이 제작된 박막 트랜지스터 어레이가 형성된 하부 기판 (101)과 컬러필터가 형성된 상부 기판(102)이 합착되어 액정 패널들을 이루는 단면 구조를 보인 단면도이다.
도면에 도시한 바와 같이, 하부 기판(101)과 상부 기판(102)이 실링부재(116)에 의해서 합착된 액정 패널에 있어서, 박막 트랜지스터 어레이가 형성된 하부 기판(101)에는 컬러필터가 형성된 상부 기판(102)과 중첩되지 않는 일측 가장자리에 게이트 패드부(114)와 데이터 패드부(115)가 형성되기 때문에 상부 기판(102)은 상기 하부 기판(101)의 게이트 패드부(114) 및 게이트 패드 링크부(118) 와 데이터 패드부(115) 및 데이터 패드 링크부가 돌출되는 면적에 해당하는 더미영역(dummy region, 170) 만큼 제거되어야 한다.
상기 하부 기판(101)과 상부 기판(102)이 합착된 후에 스크라이브 공정과 브레이크 공정을 통해 액정 패널들을 개별적으로 절단하는데, 이때 하부 기판(101)의 더미영역(170)이 제거된다.
그러나, 상기 상부 기판(102)의 더미 영역(170)이 절단선(171)을 따라 스크라이브 공정이 진행되는 동안 그 절단선(171)에 대응하며, 데이터 패드와 데이터 라인이 연결되는 데이터 패드 링크부 위에 스크라이브 진행도중 하부 기판에 가해지는 충격으로 인하여 크랙(crack)이 발생하게 된다.
도 3은 상기와 같이 상부 기판의 스크라이브 라인에 대응하는 데이터 패드 링크부(119)의 데이터 라인(107)에서 발생된 크랙(crack)을 나타낸 것이다.
도면에 도시한 바와 같이, 상부 기판의 절단선 윗쪽을 따라 데이터 라인과 데이터 패드 링크부(119)의 데이터 라인(107)에 발생된 크랙(173)은 이후 공정이 진행되는 동안 점점 확대되어 결국 데이터 패드 링크부(119)에서 데이터 라인(107)의 단선을 초래하게 된다.
일반적으로, 5 마스크 공정을 통하여 제작되는 액정표시장치에서 데이터 패드는 게이트 절연막 위에 형성되는 스오스/드레인 전극층으로 이루어지며, 4 마스크 공정을 통하여 제작되는 액정표시장치에서는 게이트 절연막(미도시) 상에 형성된 액티브층 상에 소오스/드레인 전극층으로 이루어지는데, 이때 소오스/드레인 전극 물질의 특성상 게이트 절연막보다 액티브층과의 스트레스 차이가 크기 때문에 4 마스크 공정으로 제작되는 액정표시장치에서 상술한 바와 같은 데이터 패드 링크부의 단선이 발생할 확률이 더 높게 나타난다.
따라서, 본 발명은 상기한 바와 같은 종래의 문제점을 해결하기 위하여 이루어진 것으로, 본 발명의 목적은 상부 기판의 절단선 대응되는 데이터 패드 링크부에 적어도 두줄기로 분리된 라인을 갖는 데이터 라인을 형성하여 상기 상부 기판의 절단선에 스크라이브 공정에 의한 충격으로 인해 데이터 패드에 발생된 크랙으로 인한 데이터 라인의 단선을 방지하는데 있다.
도1은 일반적인 액정 표시장치의 단위 액정 패널을 개략적으로 나타낸 평면.
도2는 도1의 단면을 나타낸 단면도.
도 3은 상부 기판의 스크라이브 라인에 대응하는 데이터 라인과 데이터 패드가 연결되는 데이터 패드 링크부에서 발생한 크랙을 나타낸 도면.
도 4는 본 발명에 따른 액정 표시장치를 나타낸 도면.
도 5는 도 4에 있어서, 데이터 패드 링크부를 확대하여 나타낸 확대 도면.
도 6은 본 발명의 다른 실시예를 도시한 도면.
도 7은 도 5의 A-A'선의 절단면을 나타낸 도면.
도 8a 내지 도 8d는 도 4의 B-B`선의 절단면을 박막트랜지스터부, 게이트 패드 링크부, 데이터 패드 링크부로 구분하고, 이들의 제조공정을 나타낸 도면.
도 9는 본 발명의 또 다른 실시예를 도시한 도면.
*** 도면의 주요부분에 대한 부호의 설명 ***
142: 게이트 라인 143: 데이터 라인
144: 게이트 패드 145: 데이터 패드
146: 게이트 패드 링크부 147: 데이터 패드링크부
상기한 바와 같은 본 발명의 목적을 달성하기 위한 액정표시 장치는 서로 대향하도록 합착된 제1 및 제2기판과, 상기 제1기판 상에 형성되고, 종횡으로 배열된 게이트 라인 및 데이터 라인에 의해 매트릭스 형태의 액정셀들이 형성된 화상 표시부와, 상기 게이트 라인 및 데이터 라인에 신호를 공급하는 게이트 패드 및 데이터 패드와, 상기 화상 표시부에 형성된 게이트 라인의 연장으로써, 게이트 패드와 전기적으로 연결되는 게이트 패드 링크부와, 상기 데이터 라인의 연장으로써, 데이터 패드와 전기적으로 연결되며, 상기 화상 표시부로부터 연장된 데이터 라인이 적어도 두개의 갈래로 분리된 데이터 라인 분리영역이 형성된 데이터 패드 링크부를 포함하여 구성된다.
상기한 바와 같은 특징을 가지는 본 발명의 액정표시장치를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도 4는 본 발명의 액정표시장치를 도시한 것으로, 특히, 게이트/데이터 패드영역을 포함하는 액정표시장치의 일부를 나타낸 것이다.
도면에 도시한 바와 같이, 본 발명에 의한 액정표시장치는 유리와 같은 재질로 형성한 투명 절연성 기판(141) 위에 복수의 게이트 라인(142)이 수평 방향으로 평행하게 형성되어 있고, 상기 게이트 라인(142)과 수직방향으로 복수의 데이터 라인(143)이 형성되어 있으며, 각각의 게이트 라인(142)과 데이터 라인(143)에 게이트 패드 링크부(146) 및 데이터 패드 링크부(147)를 통하여 연결되어 외부 신호를 인가하는 게이트 패드(144)와 데이터 패드(145)가 각 라인의 끝단에 형성되어 있다. 이때, 데이터 패드 링크부(147)에는 상기 데이터 라인(143)이 적어도 두개 이상의 줄기로 나뉘는 데이터 라인 분리영역(D)이 존재한다.
또한, 상기 게이트 라인(142)과 데이터 라인(143)의 교차점 부분에는 스위칭 소자인 박막 트랜지스터(150)가 형성되어 있으며, 상기 박막 트랜지스터(150)는 게이트 전극(151), 게이트 절연막(미도시), 반도체 층(155), 소오스 전극(152) 및 드레인 전극(153)으로 구성된다. 박막 트랜지스터의 게이트 전극(151)은 게이트 라인(142)으로부터 분기된 것이고, 소오스 전극(152)은 데이터 라인(143)으로부터 분기된 것이다. 박막 트랜지스터의 드레인 전극(153)은 각각의 게이트 라인(142)과 데이터 라인(143)에 의해 정의된 화소에 형성된 화소 전극(158)과 전기적으로 연결되어 있다.
게이트 패드(144)는 게이트 드라이버 집적회로(미도시)와 전기적으로 연결되어 상기 게이트 드라이버 집적회로로부터 공급되는 게이트 신호를 게이트라인(142)들에 공급하고, 데이터 패드(145)는 데이터 드라이버 집적회로(미도시)와 전기적으로 연결되어 데이터 드라이버 집적회로로부터 공급되는 화상정보를 데이터 라인(143)에 공급한다.
상기한 바와 같이 구성된 본 발명의 액정표시장치는 데이터 패드 링크부(147) 즉, 상부 기판(칼라필터 기판)의 더미영역을 제거하여 데이터 패드(145)를 노출시키기 위해 절단선을 따라 스크라이브 공정을 진행하는 동안 하부 기판에 충격이 가해지는 영역을 지나는 데이터 라인(143)이 적어도 두개 이상의 줄기로 분리되는 데이터 라인 분리영역(D)이 형성되기 때문에 이영역을 지나는 데이터 라인(143)에 크랙이 발생하더라도, 크랙이 발생하지 않는 여분의 데이터라인(143)에 의해서 데이터 패드(145)와 데이터 라인(143)과의 절연을 방지할 수가 있다.이를 좀더 상세하게 설명하면, 데이터 라인(143)이 종래 크랙이 발생되는 영역에 두개 이상으로 분리된 데이터 라인(143) 중 어느 하나에 크랙이 생겨서 단선불량이 발생 하더라도, 나마지 라인에 의해서 데이터 패드(145)와 연결시킬 수가 있다. 아울러, 상기 상부 기판의 절단선 영역 부근에서 분리된 데이터 라인(143)은 상기 분리영역(D)을 벗어난 영역(데이터 패드와 인접하는 영역)에서 다시 한개의 라인으로 합쳐지게 된다. 따라서, 데이터 라인(143)은 데이터 패드 링크부(147)의 특정영역(분리영역:D)에서만 두개 이상의 줄기로 분리되어 형성된다.
이하, 상기 데이터 패드(145)와 데이터 라인(143)을 연결하는 데이터 패드 링크부(147)를 확대하여 나타낸 도면을 통해 본 발명에 의한 실시예들을 좀더 상세하게히 설명하도록 한다.
도 5는 본 발명의 제1실시예로써, 데이터 패드 링크부(147)를 확대하여 나타낸 것이다.
도면에 도시한 바와 같이, 본 실시예에 의한 액정표시장치는 컬러 필터가 형성된 상부 기판(미도시)의 더미 영역을 제거하기 위한 절단선(171)과 대응하는 데이터 패드 링크부(147)에 데이터 라인(143)이 제1데이터 라인(143a)과 제2데이터 라인(143b)으로 분리되는 데이터 라인 분리영역(D)이 마련되어 있으며, 상기 분리영역(D)은 데이터 패드(145)와 인접하는 영역에 위치하기 때문에, 상부기판의 더미영역을 제거한 이후에 완전히 노출된다.
일반적으로, 상부 기판의 절단선(171)을 따라 절단선 바깥 영역 즉, 상부 기판의 더미 부분이 제거되는 영역에 대응하는 데이터 패드 링크부(147)의 데이터 라인(143)에 크랙이 주로 발생하게 된다. 따라서, 이영역에 데이터 라인 분리영역(D)을 두어 데이터 라인(143)의 단선을 방지할 수가 있다.
도 6은 본 발명의 제2실시예로, 도면에 도시된 바와 같이, 상부 기판의 절단선(171)이 제1데이터 라인(143a)과 제2데이터 라인(143b)으로 나뉘어진 분리영역(D)을 지나도록 형성할 수도 있다.상기한 바와 같이, 본 발명은 상부 기판의 절단선(scribing break line)과 대응하는 영역 또는 그 바깥 영역에 두 갈래로 나누어지는 데이터 라인의 분리영역을 형성함으로써, 상부 기판의 절단 공정시 충격에 의해 데이터 패드 링크부(147)의 데이터 라인(143)에 크랙이 발생하여 데이터 패드(145)와 데이터 라인(143)간의 단선이 발생하더라도 분리된 라인 중에 크랙 발생이 없는 여분의 라인을 통하여 데이터 패드로부터 신호를 인가 받을 수 있도록 한다.
이와 같이, 두 줄기로 분리딘 제1 및 제2데이터 라인에 동시에 크랙이 발생될 확률은 종래 단일 라인에 비해 낮기 때문에 크랙 발생으로 인한 데이터 패드와 데이터 라인간의 단선불량을 효과적으로 줄일 수가 있다.
도 7은 도 5의 A-A'의 단면을 도시한 것으로, 도면에 도시한 바와 같이, 제1 및 제2데이터 라인(143a,143b)은 투명한 기판(141) 위에 형성된 게이트 절연막(150) 상부에 형성되어 있으며, 게이트 절연막(150)과 제1 및 제2 데이터 라인(143a,143b) 사이에는 반도체 패턴(154')이 기재되어 있으며, 상기 반도체 패턴(154')은 비정질 실리콘 패턴(154a') 및 n+실리콘 패턴(154b')으로 구성된다. 그리고, 제1데이터 라인(143a) 및 제2데이터 라인(143b)을 포함하는 기판 전면에는 보호막(155)이 형성되어 있다. 이와 같이, 반도체 패턴(154')이 데이터 라인(143)과 동일하게 형성되는 것은 4마스크 공정을 통해 제작되기 때문이며, 5마스크 공정에서는 데이터 라인(143)이 게이트 절연막(150) 위에 바로 형성된다.종래 기술에서도 언급한 바와 같이, 데이터 패드 링크부에서 데이터 라인의 단선은 5마스크 공정에 비해 4마스크 공정을 통한 액정표시소자에서 특히, 더 잘 발생하게 되는데, 이것은 절연막과 금속막과의 스트레스 차이보다 반도체와 금속막과의 스트레스 차이가 더욱 크기 때문에, 도 7에 도시된 바와 같이, 반도체층 이에 데이터 라인(금속층)이 형성되는 경우, 이 영역에서 데이터 라인에 크랙이 더욱 잘 발생하게 되는 것이다.따라서, 본 발명에서는 4마스크 공정을 통해 본 발명의 액정표시장치의 제조공정에 대하여 설명하도록 한다.
도 8a ∼도 8d는 도 4의 B-B'선에 따른 본 발명의 액정표시장치에 대한 공정 단면도를 나타낸 것으로, 박막트랜지스터 영역, 게이트 패드 링크부 및 데이터 패드 링크부로 분류하여 나타낸 것이다.
먼저, 도 8a에 도시한 바와 같이 박막 트랜지스터 영역, 화소 영역, 게이트 패드 링크부 및 데이터 패드 링크부가 정의된 기판(141)을 준비한 다음, 상기 기판(141) 상에 금속물질을 스퍼터링 증착하고, 제 1마스크를 통해 패터닝하여 상기 게이트 패드 링크부의 기판 상부에 게이트 라인(142)을 형성하고, 또한 상기 박막 트랜지스터 영역의 기판 상부에 게이트 전극(151)을 형성한다.
그리고, 도 8b에 도시한 바와 같이 상기 게이트 라인(142)과 게이트 전극(151)이 형성된 기판(141) 전면에 게이트 절연막(150), 비정질 실리콘, n+ 실리콘(미도시) 및 금속막(미도시)을 순차적으로 증착한 다음, 제 2마스크를 통해 패터닝하여, 박막트랜지스터 영역에 반도체층(154a), 오믹콘택층(154b)으로 구성된 액티브층(154)을 형성한 후, 액티브층(154) 상에 소스/드레인전극(153a,153b)을 형성한다. 이때, 데이터라인(143)도 함께 형성되며, 상기 데이터라인(143)과 게이트 절연막(150) 사이에는 비정질 실리콘 패턴(154a')과 실리콘 패턴(154b')으로 구성된 반도체 패턴(154')이 개재되어 있다. 그리고, 이것은 4마스크 공정상 남게되는 것으로, 소스/드레인전극(153a,153b) 및 데이터 라인(143)과, 액티브층(154)이 1회의 마스크 공정으로 형성되기 때문이다.한편, 도 8b에 도시되어 있진 않지만, 컬러 필터가 형성된 상부 기판의 절단부 또는 상기 절단부의 바깥쪽에 영역에 대응하는 데이터 패드 링크부에는 상기 반도체 패턴(154)을 포함하는 데이터 라인(143)이 소정간격으로 분기되어, 복수의 라인을 형성한다. 즉, 화소영역에는 비록 한 개의 라인으로 형성되어 있지만, 이들은 데이터 패드 링크부에서 두개의 라인으로 갈라져 복수라인을 형성한다. 그리고, 상기 갈라진 라인들을 데이트 패드 영역 근처에서 통합되어 다시 하나의 라인을 형성한다.이와 같이, 데이터 패드 링크부에 데이터 라인을 여러 갈래로 분리시키는 것은 상부 기판의 절단부 또는 상기 절단부의 바깥쪽에 형성되는 영역으로 한 쌍의 액티브층(154)과 데이터 라인(143) 패턴이 소정 간격 이격되도록 형성된다. 상기 데이터 라인(143) 패턴은 화소 영역에 형성된 데이터 라인의 폭보다 좁게 형성되어 있으며, 상기 절단부의 절단 공정에서 받는 충격으로 인하여 데이터 라인(143)에 형성되는 크랙으로 인하여 화소 영역에 형성된 데이터 라인과 데이터 패드부의 단선으로 인한 불량을 줄이기 위한 것이다.
이어서, 도 8c에 도시한 바와 같이, 상기 노출된 반도체층(154a)을 포함하여 소오스 전극(153a), 드레인 전극(153b) 및 데이터 라인(143)을 포함하는 기판 전면에 화학 기상 증착 방식을 통해 SiNx 등과 같은 무기 절연막 재질의 보호막(155)을 증착 한 후, 제 3마스크를 통해 박막 트랜지스터 영역의 드레인 전극(153b)의 일부를 노출시키는 드레인 콘택홀(160)을 형성한다. 이때, 도면에 도시하지는 않았지만, 게이트 패드 및 데이터 패드의 일부를 노출시킨 게이트 패드 컨택홀과, 데이터 패드 컨택홀이 형성된다.
이후에그리고, 도 8d에 도시한 바와 같이, 상기 보호막(155) 상부에 투명 전극물질을 스퍼터링 증착한 다음 제 4마스크를 통해 패터닝하여 상기 박막 트랜지스터 영역의 드레인 콘택홀(160)을 통해 드레인 전극(153b)과 전기적으로 접속되고, 화소영역 전면에 형성되는 화소전극(158) 및 게이트 라인 및 데이터 패드(미도시)와 전기적으로 접속하는 단자(미도시)를 형성한다.
상기한 바와 같이 4개의 마스크를 적용하여 제작되는 액정표시장치에 있어서, 상기 박막 트랜지스터를 이루는 액티브층(154)과 소스/드레인 전극(153)은 회절 마스크(제 2마스크)에 의해 동시에 패터닝된다.한편, 도 9에 도시된 바와 같이, 제1 및 제2 데이터 라인(143a,143b)이 분리된 영역 사이에 금속 또는 절연체 또는 반도체들의 물질로 이루어진 구조물 (180)을 추가로 구성할 수도 있다.상술한 바와 같이 본 발명은 컬러 필터가 형성된 하부 기판의 절단부 또는 상기 절단부의 바깥영역에 대응하는 데이터 패드와 데이터 라인이 연결되는 데이터 패드 링크부에 적어도 두개로 분리된 데이터 라인 패턴을 형성함으로써, 상기 링크부에 크랙이 형성되어 단선이 되더라도 나머지 하나의 데이터 라인 패턴을 통하여 데이터 패드로부터 데이터 라인에 신호를 인가할 수가 있다.
상술한 바와 같이 본 발명의 액정표시장치는 컬러 필터가 형성된 하부 기판의 절단부 또는 상기 절단부의 바깥영역에 대응하는 데이터 패드 링크부에 단일 데이터 라인 패턴을 분리시켜 형성함으로써, 상기 링크부에 크랙이 형성되어 단선이 되더라도 나머지 하나의 데이터 라인 패턴을 통하여 데이터 패드로부터 데이터 라인에 신호가 인가되도록 한다.

Claims (10)

  1. 서로 대향하도록 합착된 제1 및 제2기판;
    상기 제1기판 상에 형성되고, 종횡으로 배열된 게이트 라인 및 데이터 라인에 의해 매트릭스 형태의 액정셀들이 형성된 화상 표시부;
    상기 게이트 라인 및 데이터 라인에 신호를 공급하는 게이트 패드 및 데이터 패드;
    상기 화상 표시부에 형성된 게이트 라인의 연장으로써, 게이트 패드와 전기적으로 연결되는 게이트 패드 링크부;
    상기 데이터 라인의 연장으로써, 데이터 패드와 전기적으로 연결되며, 상기 화상 표시부로부터 연장된 데이터 라인이 적어도 두개의 갈래로 분리된 데이터 라인 분리영역이 형성된 데이터 패드 링크부를 포함하여 구성된 액정표시장치.
  2. 제 1 항에 있어서, 상기 상기 게이트 패드에 게이트 신호를 공급하는 게이트 드라이버 집적회로와, 상기 상기 데이터 패드에 데이터 신호를 공급하는 데이터 드라이버 집적회로가 추가로 구성되어 있는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서, 상기 데이터 패드 링크부의 분리영역에 형성된 데이터 라인은 화상 표시부의 단일 라인으로부터 갈라진 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서, 상기 데이터 라인 분리영역은 제1기판이 외곽 경계면과 대응하는 영역에 형성되어 있는 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서, 상기 분리영역에 형성된 데이터 라인들 사이에 구조물이 형성되어 있는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서, 상기 구조물은 금속층인 것을 특징으로 하는 액정표시장치.
  7. 제 5 항에 있어서, 상기 구조물은 절연층인 것을 특징으로 하는 액정표시장치.
  8. 제 5 항에 있어서, 상기 구조물은 반도체층인 것을 특징으로 하는 액정표시장치.
  9. 제 1 항에 있어서, 상기 데이터 라인 분리영역은 제1기판의 외곽 경계면의 바깥영역과 대응하는 영역에 형성되어 있는 것을 특징으로 하는 액정표시장치.
  10. 제 1 항에 있어서, 상기 분리영역에 형성된 데이터 라인은 분리영역을 벗어난 영역에서 다시 하나의 라인을 형성하는 것을 특징으로 하는 액정표시장치.
KR10-2001-0088588A 2001-12-29 2001-12-29 액정 표시장치 KR100446966B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0088588A KR100446966B1 (ko) 2001-12-29 2001-12-29 액정 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0088588A KR100446966B1 (ko) 2001-12-29 2001-12-29 액정 표시장치

Publications (2)

Publication Number Publication Date
KR20030058196A KR20030058196A (ko) 2003-07-07
KR100446966B1 true KR100446966B1 (ko) 2004-09-01

Family

ID=32216108

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0088588A KR100446966B1 (ko) 2001-12-29 2001-12-29 액정 표시장치

Country Status (1)

Country Link
KR (1) KR100446966B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100749252B1 (ko) * 2005-11-28 2007-08-13 매그나칩 반도체 유한회사 시모스 이미지 센서
KR102258967B1 (ko) * 2014-12-30 2021-06-01 엘지디스플레이 주식회사 액정표시장치용 대형 액정패널 및 액정표시장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02223929A (ja) * 1989-02-27 1990-09-06 Hitachi Ltd 液晶デイスプレイ装置
JPH02244126A (ja) * 1989-03-17 1990-09-28 Fujitsu Ltd 薄膜トランジスタパネルの製造方法
KR19990033764A (ko) * 1997-10-27 1999-05-15 윤종용 데이터 라인 리페어 구조
JP2001051295A (ja) * 1999-08-06 2001-02-23 Seiko Epson Corp アクティブマトリクス基板及び電気光学装置及び電子機器
KR20010103431A (ko) * 2000-05-10 2001-11-23 구본준, 론 위라하디락사 액정표시장치용 어레이기판 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02223929A (ja) * 1989-02-27 1990-09-06 Hitachi Ltd 液晶デイスプレイ装置
JPH02244126A (ja) * 1989-03-17 1990-09-28 Fujitsu Ltd 薄膜トランジスタパネルの製造方法
KR19990033764A (ko) * 1997-10-27 1999-05-15 윤종용 데이터 라인 리페어 구조
JP2001051295A (ja) * 1999-08-06 2001-02-23 Seiko Epson Corp アクティブマトリクス基板及び電気光学装置及び電子機器
KR20010103431A (ko) * 2000-05-10 2001-11-23 구본준, 론 위라하디락사 액정표시장치용 어레이기판 제조방법

Also Published As

Publication number Publication date
KR20030058196A (ko) 2003-07-07

Similar Documents

Publication Publication Date Title
US6128051A (en) Method for forming and apparatus including a liquid crystal display having shorting bar connector
US20070285612A1 (en) Liquid crystal display and fabrication method thereof
KR20080044645A (ko) 액정표시패널 및 이의 제조방법
US7098986B2 (en) Data pad region of liquid crystal display panel and fabricating method thereof
KR100698042B1 (ko) 액정표시소자 및 그 제조방법
CN100374945C (zh) 制造用于液晶显示器件的阵列基板的方法
KR100446966B1 (ko) 액정 표시장치
KR100806802B1 (ko) Tft 기판의 패드 구조 및 그 제조방법
KR100679513B1 (ko) 액정표시장치의 어레이 기판
KR100599961B1 (ko) 박막 트랜지스터 액정표시장치
KR20040057785A (ko) 액정표시장치
KR100469505B1 (ko) 액정 표시장치 및 그 리페어 방법
KR100631369B1 (ko) 액정표시장치용 어레이패널 및 그의 제조방법
KR100467176B1 (ko) 액정표시장치용 어레이패널 및 그 제조방법
KR100679916B1 (ko) 액정표시장치용 어레이기판 및 그의 제조방법
KR100469976B1 (ko) 액정패널 및 그 제조방법
KR101277748B1 (ko) 액정표시장치 제조용 모 어레이 기판 및 그의 제조 방법
KR101066475B1 (ko) 액정표시장치 및 이의 제조방법
KR100798311B1 (ko) 액정표시장치의 배선구조 및 액정표시장치
KR101232145B1 (ko) 액정표시장치의 검사용 기판
KR20070080106A (ko) 색필터 표시판 및 이의 제조방법
KR20050054280A (ko) 액정표시소자 및 그 제조방법
KR20050050239A (ko) 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법
KR20040062030A (ko) 다수의 어레이셀을 포함하는 아이피티엠피에스 검사용 기판
JPH07287203A (ja) 液晶表示装置の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070702

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee