KR100432474B1 - 반도체 장치 - Google Patents

반도체 장치 Download PDF

Info

Publication number
KR100432474B1
KR100432474B1 KR10-2001-0006698A KR20010006698A KR100432474B1 KR 100432474 B1 KR100432474 B1 KR 100432474B1 KR 20010006698 A KR20010006698 A KR 20010006698A KR 100432474 B1 KR100432474 B1 KR 100432474B1
Authority
KR
South Korea
Prior art keywords
semiconductor device
thickness
bumps
semiconductor chip
metal film
Prior art date
Application number
KR10-2001-0006698A
Other languages
English (en)
Other versions
KR20010085366A (ko
Inventor
아사쥬타쿠로
오노아추시
야마구치신지
Original Assignee
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시키가이샤 filed Critical 샤프 가부시키가이샤
Publication of KR20010085366A publication Critical patent/KR20010085366A/ko
Application granted granted Critical
Publication of KR100432474B1 publication Critical patent/KR100432474B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/86Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using tape automated bonding [TAB]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Abstract

반도체칩의 표면에 전극 패드가 형성되고, 그 위에 무전해 Ni 도금 범프가 형성되어 있다. 무전해 Ni 도금 범프는 적어도 상기 반도체칩의 대향하는 2면에 평행으로 2열로 배치되어 있다. 무전해 Ni 범프는 그 높이가 5 ㎛ 이고, 그 표면에는 금속막으로서 Au가 도금되어 있다. 한편, 도체 리드의 표면에는 Sn이 도금되어 있다. 도체 리드와 범프는, 접합 도구에 의해 가열 및 가압되어, Au/Sn 공결정합금을 형성하여 접합된다.

Description

반도체 장치{Semiconductor Device}
본 발명은 범프(bump)가 설치된 반도체칩을 기판의 도체 패턴(conductor pattern)에 접속하여 형성한 반도체 장치에 관한 것으로서, 특히 테이프 캐리어 패키지(tape carrier package) 등에 적당한 반도체 장치에 관한 것이다.
종래 기술을 테이프 캐리어 패키지(이하, "TCP"라 함)를 예로 들어 설명한다. TCP는 다접속단자의 반도체 장치를 작은 사이즈로 패키징하기 위한 매우 유리한 구조임은 물론, 유연성이 풍부하여 자유롭게 구부러지기 때문에, 현재 액정패널 구동용 반도체장치의 패키지 등에 광범위하게 채용되고 있다.
도 1은 종래 기술의 TCP 구조의 도체 리드(61)가 전해 Au 도금 범프(53)와 접속된 상태를 나타내고 있다. 도 1에서, 반도체칩(51) 위에, 전극 패드(52), 전해 Au 도금 범프(53)가 형성되어 있다. 테이프 캐리어의 도체 리드(61)에 Sn(62)이 도금되어, 전해 Au 도금 범프(53)와의 사이에 Au/Sn 공결정합금(54)을 형성한다. 여기에서, 63은 접속부분에 열과 압력을 가하는 접합 도구(bonding tool)를 나타낸다.
종래의 액정패널 구동용 TCP에서는, 범프의 성분이 전부 Au로 구성된 전해 Au 도금 범프(53)가 형성된 반도체칩(51)이 사용되었다. 전해 Au 도금에 의해 전극 범프를 형성하는 것은, 웨이퍼-일괄 처리(wafer batch processing)에 의한 높은 생산성을 기대할 수 있음은 물론, 50 ㎛ 에 이르는 미세-피치의 범프를 조립할 수 있다는 특징이 있어서, 액정패널 구동용 반도체장치의 제조에 널리 채용되고 있다.
근년의 액정패널 구동용 반도체장치 시장에서의 절실한 코스트 다운 요구에 대응하기 위하여, 종래의 전해 Au 도금 범프를 사용한 반도체칩에 있어서, 범프의 높이를 낮추고, 범프의 크기를 줄임으로써 Au의 사용량을 저감하여 코스트를 다운시켜 왔으나, 범프의 높이를 낮추거나 범프의 크기를 줄이는 노력에는 한계가 있다. 또한, 근년에 반도체칩의 다기능화에 수반하여 전극 패드 수가 증대됨으로써한개의 반도체칩에 대한 Au의 사용량이 증대되었기 때문에, 전극 범프의 성분이 모두 Au로 구성되어 있는 종래의 전해 Au 도금 범프의 공정에 있어서의 코스트 저감화에 큰 저해요인이 되었다. 또한, 8 인치 및 12 인치로 웨이퍼의 대구경화가 진행됨에 따라, 전해 Au 도금 범프의 제조 라인에 대한 설비투자액도 확대되었다.
본 발명의 목적은, 종래에 사용되어 왔던 Au 보다 저렴한 재료를 범프 재료로서 사용함과 아울러, 범프와 도체 리드(conductor lead)가 안정적으로 접합될 수 있도록 양자 위에 금속막을 설치함으로써, 종래의 조립 공정을 그대로 이용하면서, 제조 코스트를 낮출 수 있는 반도체장치를 제공하는 것이다.
도 1은, 종래기술의 테이프 캐리어(tape carrier)의 도체 리드와 전해 Au 도금 범프의 접속상태를 나타내는 단면도.
도 2는, 본 발명에 따른 반도체장치의 반도체칩과 도체 패턴의 접속상태를 나타내는 전체 구성도.
도 3은, 반도체칩의 범프와 테이프 캐리어의 도체 리드간의 접속부분을 나타낸 확대단면도.
도 4는, 반도체칩의 범프와 테이프 캐리어의 도체 리드간의 동일한 접속부분을 나타낸 다른 방향으로부터의 확대단면도.
도 5는, Au층의 두께가 큰 경우의 반도체칩의 범프와 테이프 캐리어의 도체 리드간의 접속부분을 나타내는 확대단면도.
상기 목적을 달성하기 위한 본 발명의 요지는 다음과 같다.
본 발명의 제1 실시예에 의하면, 반도체칩 위에 설치된 범프와 기판 위에 형성된 도체 패턴(conductor pattern)을 접속시켜 이루어진 반도체장치에 있어서, 상기 패턴은 Ni로 형성되어 있고, 또한 Ni 위에 일정한 범위의 두께로 금속막이 형성되어 있으며, 상기 도체 패턴은 일정한 범위의 두께로 피막된 금속막이 형성되어 있고, 상기 금속막끼리 합금화시켜 접속된 것을 특징으로 하는 반도체 장치가 제공된다.
본 발명의 제2 실시예에 의하면, 상기 제1 실시예의 반도체장치에서, 상기 범프 위의 금속막이 Au로 된 것이고, 상기 도체 패턴 위의 금속막이 Sn으로 된 것임을 특징으로 하는 반도체장치가 제공된다.
또한, 본 발명의 제3 실시예에 의하면, 상기 제1 실시예의 반도체장치에서, 상기 범프 위의 금속막이 Sn으로 된 것이고, 상기 도체 패턴 위의 금속막이 Au로 된 것임을 특징으로 하는 반도체장치가 제공된다.
본 발명의 제4 실시예에 의하면, 상기 제2 실시예의 반도체장치에서, 상기 Au 금속막의 두께가 0.5 ~ 3.0 ㎛ 이고, 상기 Sn 금속막의 두께가 0.09 ~ 0.19 ㎛ 인 것을 특징으로 하는 반도체장치가 제공된다.
본 발명의 제5 실시예에 의하면, 상기 제3 실시예의 반도체장치에서, 상기 Au 금속막의 두께가 0.5 ~ 3.0 ㎛ 이고, 상기 Sn 금속막의 두께가 0.09 ~ 0.19 ㎛ 인 것을 특징으로 하는 반도체장치가 제공된다.
본 발명에 있어서, 반도체칩과 도체 리드간에 안정적으로 합금을 접속시킴으로써, 전극 패드 위에 Ni 범프를 설치한 반도체칩을 반도체장치에 사용할 수 있게 된다. 그 결과, 반도체칩 전극 범프의 성분을 종래의 Au 대신 Ni로 변경할 수 있게 됨으로써, Au의 사용량을 대폭적으로 삭감시킬 수 있다. 이와 같이 하여, 종래의 반도체장치와 비교할 때, 코스트를 대폭 감소시킬 수 있고, 또한 Au 범프를 사용할 경우와 동등한 접합이 가능하게 된다.
이하, 본 발명의 실시예에 대하여 도면을 참조하여 상세히 설명한다.
도 2는, 본 발명에 따른 반도체장치의 반도체칩과 도체 패턴간의 접속상태를 나타내는 전체 구성도이다. 이 반도체장치는 TCP이고, 반도체칩(10)과 테이프 캐리어(20)로 이루어져 있다. 반도체칩(10) 위에는 Ni 범프(11)가 형성되어 있다. 또한, 테이프 캐리어(20)는, 절연필름(21), 절연필름(21) 위에 도포된 접착제(22),접착제(22)에 의해 절연필름(21)에 접착된 도체 패턴(23), 반도체칩(10)을 접속하는 부분의 절연필름(21)에 천공된 디바이스구멍(24), 반도체칩(10)에 접속된, 디바이스구멍(24)의 단부로부터 연장된 도체 리드(25)로 이루어져 있다. 반도체칩(10)과 테이프 캐리어(20)간의 접속부분은 밀봉수지(30)로 도포되어 있다.
여기서, 절연필름(21)으로서는 폴리이미드계 재료로 이루어진 필름을 이용하는데, 아라미드, 글라스 에폭시, BT 수지, PET 등의 폴리이미드계 이외의 재료도 사용가능하다. 필름 두께에 있어서는, 그 두께가 75 ㎛ 이하의 필름이 사용된다. 본 발명의 실시예에서는, 75 ㎛의 폴리이미드계 재료로 이루어진 필름이 사용되었다. 접착제로는, 두께가 13 ㎛ typ.인 에폭시계 재료를 사용한 3층 구조의 테이프를 사용하였다. 도체 패턴(23)과 도체 리드(25)는 두께가 18 ㎛ typ.인 전해 구리 호일(electrolyte copper foil)을 에칭하여 형성한다. 또한, 절연성을 확보하기 위해서, 솔더 레지스트(미도시)를 도체 패턴(23) 위에 인쇄도포한다.
도 3 및 4는, 반도체칩(10)의 범프(11)와 테이프 캐리어(20)의 도체 리드(25)간의 접속부분을 나타낸 확대단면도이다. 도 3은, 도 2의 접속부분의 확대단면도이고, 도 4는, 도 2의 지면에 수직한 면을 따라 절단한 확대단면도이다.
반도체칩(10)의 표면에는 전극 패드(12)가 형성되어 있고, 그 위에 무전해 Ni 도금 범프(13)가 형성되어 있다. 무전해 도금 범프(13)는 적어도 상기 반도체칩(10)의 대향하는 2면에 평행하게 2열로 배치되어 있다. 무전해 Ni 도금 범프(13)는 높이가 5 ㎛ 이고, 그 표면은 금속막으로서 Au 도금(14)이 도포되어 있다.
한편, 도체 리드(25)의 표면에는, Sn 도금(26)이 도포되어 있다. 도체 리드(25)와 범프(11)는, 접합 도구(31)에 의해, 가열 및 가압되어, Au/Sn 공결정합금(15)을 형성하면서 접합된다.
Au층의 두께는 최저 0.5 ㎛ 이상으로 형성되어야 한다. 본 발명의 실시예에서는, 양호한 합금생성을 가능하도록 하기 위해서, 1.0 ㎛ 두께의 Au막(14)이 무전해 Ni 도금 범프(13)의 표면에 형성된다. 이 Au층에 대하여, Sn층의 두께는 0.09 내지 0.19 ㎛이어야 한다. Au/Sn 공결정합금(15)의 형성에 의해서, 범프(11)와 도체 리드(25)가 접합된다. Au/Sn 공결정합금의 형성을 위해서, 500 ℃ 정도로 가열된 접합 도구(31)를 도체 리드(25)쪽으로부터 1초 정도 프레스한다.
범프(11)와 도체 리드(25)를 접합하는 경우, Au/Sn 공결정합금의 성분 중량비는 Au:Sn = 8:2 정도가 바람직하며, 상기 조건(Au의 두께 1.0 ㎛, Sn의 두께 0.09 ~ 0.19 ㎛, 500 ℃, 1초)이 그에 해당한다. 금속막(14)으로서 Au의 공급이 부족한 경우, 양호한 중량비로 형성되는 Au/Sn 공결정합금이 불충분하게 됨으로써, 범프(11)와 도체 리드(25)간의 접합강도가 저하되어 접속상태가 불안정하게 된다. 따라서, 양호한 중량비의 Au/Sn 공결정합금을 충분히 형성하기 위해서는, 금속막(15)으로서 두께가 최저 0.5 ㎛ 이상인 Au층이 필요하게 된다. Au층은 0.5 ㎛ 이상이라면 어떤 두께라도 상관없으나, 코스트 및 도금시간의 단축을 고려할 때 1.3 ㎛ 정도가 바람직하다.
한편, 도체 리드(25)에 형성되는 금속막(26)으로서의 Sn의 경우, 양호한 중량비의 Au/Sn 공결정합금을 충분히 형성하기 위해서는, 최저 0.09 ㎛ 이상의 Sn 도금이 필요하다. 그러나, 양호한 Au/Sn 공결정합금의 중량비를 벗어나서 Sn이 과잉으로 공급되면, Sn이 과다한 무른 Au/Sn 공결정합금이 과잉으로 형성된다. 이 경우, 도체 리드(25)의 Cu와 Sn의 확산으로 인하여 범프(11)와 도체 리드(25)간의 접합강도가 저하되는 점, 과잉의 Au/Sn 공결정합금으로 인하여 인접한 접합부간에 단락(short cut)이 발생하는 점, Au/Sn 공결정합금이 접합 도구(16)로 전사되는 점 등으로 인해서, 신뢰성, 생산수율, 생산성 등이 저하될 우려가 있으므로, 도체 리드(25)에 형성되는 금속막(25)으로서의 Sn의 두께는 그 상한을 0.19 ㎛ 로 한다. Au층을 1.0 ㎛ 이상으로 형성하는 경우에도, 공급되는 Sn량에 적합한 Au만이 공결정합금으로 되기 때문에, Sn의 막두께를 Au의 막두께에 따라서 변경할 필요는 없으며, 0.09 ~ 0.19 ㎛ 가 바람직하다. 또한, 도 5는, Au층의 두께가 큰 경우의 반도체칩의 범프와 테이프 캐리어의 도체 리드간의 접속부분을 나타내는 확대단면도이다.
여기서, 무전해 Ni 도금 범프(13)의 표면에 Au가, 도체 리드(25)의 표면에는 Sn의 금속막을 형성하였으나, 무전해 Ni 도금 범프(13)의 표면에 Sn, 도체 리드(25)의 표면에는 Au의 금속막을 형성하여도 좋다. 이 경우의 Sn과 Au의 금속막 두께는 상술한 바와 같다.
또한, TCP를 예로 들어 설명하였으나, 본 발명은 COF(chip-on-films)과 같이 디바이스구멍을 지니지 않은 구조의 반도체장치에 적용할 수도 있다.
이상, 상세히 설명한 바와 같이, Ni 범프에 형성되는 금속막의 두께와 도체패턴에 형성되는 금속막의 두께를 일정 비율로 제어함으로써, 전극 패드 위에 Ni 범프가 형성되어 있는 반도체칩을 사용할 수 있게 된다. 따라서, 종래의 조립 공정을 변경하지 않고서, 도체 리드와 반도체칩이 합금형성에 의해 접속되어 있는, 낮은 코스트의 반도체장치를 제공할 수 있다.

Claims (5)

  1. 반도체칩 위에 설치된 범프와 기판에 형성한 도체 패턴을 접속시켜 이루어지는 반도체장치에 있어서,
    상기 범프는 Ni로 형성되고, 또한, 그 위에 일정 범위의 두께로 Au의 금속막이 형성되고,
    상기 도체 패턴은 일정 범위의 두께로 Sn층을 피복한 금속막이 형성되어 있고,
    접속시에는, 땜납을 사용하지 않고, Ni상에 Au가 형성된 범프와 Sn층을 형성한 리드를 500℃ 정도의 고온으로 가열하고,
    상기 금속막끼리의 합금화에 의해 접속되는 것을 특징으로 하는 반도체장치.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서, 상기 Au 금속막의 두께는 0.5 내지 3.0 ㎛ 이고, 상기 Sn 금속막의 두께는 0.09 내지 0.19 ㎛인 것을 특징으로 하는 반도체장치.
  5. 삭제
KR10-2001-0006698A 2000-02-24 2001-02-12 반도체 장치 KR100432474B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000-047670 2000-02-24
JP2000047670A JP2001237267A (ja) 2000-02-24 2000-02-24 半導体装置

Publications (2)

Publication Number Publication Date
KR20010085366A KR20010085366A (ko) 2001-09-07
KR100432474B1 true KR100432474B1 (ko) 2004-05-20

Family

ID=18569886

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0006698A KR100432474B1 (ko) 2000-02-24 2001-02-12 반도체 장치

Country Status (4)

Country Link
US (1) US20010017412A1 (ko)
JP (1) JP2001237267A (ko)
KR (1) KR100432474B1 (ko)
TW (1) TW497182B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3727272B2 (ja) * 2002-01-15 2005-12-14 沖電気工業株式会社 半導体装置及び半導体装置の製造方法
US20040036171A1 (en) * 2002-08-22 2004-02-26 Farnworth Warren M. Method and apparatus for enabling a stitch wire bond in the absence of discrete bump formation, semiconductor device assemblies and electronic systems including same
US7960845B2 (en) 2008-01-03 2011-06-14 Linear Technology Corporation Flexible contactless wire bonding structure and methodology for semiconductor device
US7902665B2 (en) * 2008-09-02 2011-03-08 Linear Technology Corporation Semiconductor device having a suspended isolating interconnect
US8384228B1 (en) * 2009-04-29 2013-02-26 Triquint Semiconductor, Inc. Package including wires contacting lead frame edge
CN103811446B (zh) * 2012-11-15 2016-08-10 万国半导体(开曼)股份有限公司 一种半导体器件中的铜线键接结构及其制造方法
TWI552295B (zh) * 2012-11-29 2016-10-01 萬國半導體(開曼)股份有限公司 半導體元件中的銅線鍵接結構及其製造方法
KR101706825B1 (ko) * 2014-11-13 2017-02-27 앰코 테크놀로지 코리아 주식회사 반도체 패키지
CN112670257A (zh) * 2020-12-28 2021-04-16 颀中科技(苏州)有限公司 芯片封装结构及芯片封装方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5815252A (ja) * 1981-07-20 1983-01-28 Hitachi Ltd バンプ構造

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5815252A (ja) * 1981-07-20 1983-01-28 Hitachi Ltd バンプ構造

Also Published As

Publication number Publication date
KR20010085366A (ko) 2001-09-07
JP2001237267A (ja) 2001-08-31
TW497182B (en) 2002-08-01
US20010017412A1 (en) 2001-08-30

Similar Documents

Publication Publication Date Title
KR102492616B1 (ko) 확산 접합을 위한 기판을 제조하는 방법, 및 반도체 패키지와 그 제조 방법
EP0208494B1 (en) Method of fabricating a semiconductor apparatus comprising two semiconductor devices
US6593648B2 (en) Semiconductor device and method of making the same, circuit board and electronic equipment
US20020004258A1 (en) Semiconductor device and method of fabricating the same, circuit board, and electronic equipment
US7420814B2 (en) Package stack and manufacturing method thereof
US6864166B1 (en) Method of manufacturing wire bonded microelectronic device assemblies
US20100151624A1 (en) Fabricating process of a chip package structure
US11594509B2 (en) Fabrication process and structure of fine pitch traces for a solid state diffusion bond on flip chip interconnect
US20080213945A1 (en) Semiconductor device and fabrication process thereof
KR100432474B1 (ko) 반도체 장치
TW579560B (en) Semiconductor device and its manufacturing method
TWI409889B (zh) 半導體裝置及其製造方法
US11749595B2 (en) Fabrication process and structure of fine pitch traces for a solid state diffusion bond on flip chip interconnect
JP3847602B2 (ja) 積層型半導体装置及びその製造方法並びに半導体装置搭載マザーボード及び半導体装置搭載マザーボードの製造方法
US5054680A (en) Bonding electrical conductors
JP2002016211A (ja) 電子回路モジュールおよび回路ユニット
JP3508478B2 (ja) 半導体装置の製造方法
JPH063821B2 (ja) 両面保護コート型tab用テープキャリア
JP2003037244A (ja) 半導体装置用テープキャリア及びそれを用いた半導体装置
JP2956480B2 (ja) Bga型半導体装置
JP2549278Y2 (ja) 混成集積回路基板
KR20050079324A (ko) 스택 칩 패키지
JP4668729B2 (ja) 半導体装置の製造方法
JPS62249435A (ja) 半導体装置
JPS62199022A (ja) 半導体装置の実装具

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100427

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee