KR100307851B1 - 화상표시장치 및 그 방법 - Google Patents

화상표시장치 및 그 방법 Download PDF

Info

Publication number
KR100307851B1
KR100307851B1 KR1019990026733A KR19990026733A KR100307851B1 KR 100307851 B1 KR100307851 B1 KR 100307851B1 KR 1019990026733 A KR1019990026733 A KR 1019990026733A KR 19990026733 A KR19990026733 A KR 19990026733A KR 100307851 B1 KR100307851 B1 KR 100307851B1
Authority
KR
South Korea
Prior art keywords
image
aspect ratio
image signal
display
signal
Prior art date
Application number
KR1019990026733A
Other languages
English (en)
Other versions
KR20000011459A (ko
Inventor
아나이기미오
Original Assignee
니시무로 타이죠
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 타이죠, 가부시끼가이샤 도시바 filed Critical 니시무로 타이죠
Publication of KR20000011459A publication Critical patent/KR20000011459A/ko
Application granted granted Critical
Publication of KR100307851B1 publication Critical patent/KR100307851B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0442Handling or displaying different aspect ratios, or changing the aspect ratio
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 화상표시장치 및 그 방법에 관한 것으로서 표시영역(702)을 애스펙트비 9:12의 제 1 표시영역(A)과 9:4의 제 2 표시영역(B)으로 분할하고 영역(A)에 화상신호를 영역(B)에 잔류영역신호를 표시하는 경우, 제어회로부는 1 수평주사기간(1H) 중 0.8H 사이, 애스펙트비 9:12의 제 1 표시영역(A)에 대응하는 화상신호(VD1) 또는 화상신호(VD2)가 샘플링되도록, 2×fck3=3×fck1(fck1=가로방향 표시화소수×fh÷0.8)이 되는 관계의 주파수(fck3)의 수평클럭신호(XCK)와 수평스타트신호(XST)가 나머지 0.2H의 사이보다 짧은 기간, 제 2 표시영역(B)에 대응하는 잔류영역신호가 샘플링되도록, fck4>fck1인 관계의 주파수(fck4)의 수평클럭신호(XCK)와 수평스타트신호(XST)를 출력하고 화상신호를 샘플링하여 표시하며, 간략화된 구성으로 화상신호를 임의의 애스펙트비의 표시영역에 적절하게 표시할 수 있는 화상표시장치를 제공하는 것을 특징으로 한다.

Description

화상표시장치 및 그 방법{IMAGE DISPLAY DEVICE AND METHOD THEREFOR}
본 발명은 종횡비 X:Y의 표시화상에 입력되는 화상신호를 차례로 샘플링하여 화상표시를 실시하는 화상표시장치 및 그 방법에 관한 것이다.
액정표시장치로 대표되는 표시장치는 박형, 경량, 저소비전력의 특징을 살려 퍼스널 컴퓨터, 워드프로세서 등의 표시장치로서, 텔레비젼 또는 카·네비게이션·시스템의 표시장치로서 또한 투사형 표시장치로서 각종 분야에서 이용되고 있다. 그 중에서도, 표시장치의 표시화면에 매트릭스형상으로 배열된 각 표시화소에 스위치 소자가 전기적으로 접속되어 이루어진 액티브 매트릭스형 액정표시장치는 인접화소간에서 크로스 토크가 없는 양호한 표시화상을 실현할 수 있으므로, 활발하게 연구·개발이 이루어지고 있다. 특히, 최근에는 표시화면의 크기에 관하여 애스펙트비 3:4인 표시화면으로부터 시각적으로 대화면이 인식되는 애스펙트비 9:16 등의 수평주사방향으로 연장된 표시화면으로 이행하고 있다.
그런데, 애스펙트비 9:16인 표시화면을 구비한 액정표시장치에, 애스펙트비 3:4의 화상정보를 가진 텔레비젼 신호 등의 화상신호를 표시하게 하는 경우, 종래에서는 프레임 메모리 등을 사용한 화상처리기술에 의해, 미리 화상처리된 화상신호에 대하여 차례로 샘플링하여 표시를 실시하고 있었다.
도 4는 종래의 화상표시장치의 개략적인 구성을 도시한 블럭도이다. 화상표시장치에 구비되는 입력처리회로(1)는 예를 들어 도 5에 도시한 바와 같이 복조회로(103), 매트릭스 회로(104), 및 A/D(아날로그/디지털) 변환회로(105)로 구성되고 입력단자(101,102)를 통하여 입력된 화상신호를, 휘도신호(Y1,Y2)와 색신호(C1,C2)와 동기신호(S1,S2)로 복조회로(103)에서 복조하여 매트릭스 회로(104)로 휘도신호(Y1,Y2)와 색신호(C1,C2)로부터 3원색 신호(R1,G1,B1;R2,G2,B2)가 복조된다. 또한, 그리고 3원색신호(R1,G1,B1;R2,G2,B2)와 동기신호(S1,S2)가 입력되는 A/D변환회로(105)에서, 상기 3원색 신호가 디지털 데이터로 변환된 화상신호(VD1)와 화상신호(VD2)를 출력하고 화상신호(VD1,VD2)는 도 1의 프레임 동기회로(2)에 공급된다.
프레임 동기회로(2)는 도 6에 도시한 바와 같이 제어회로(201)와 프레임 메모리(202)로 구성되고 제어회로(201)에 공급되는 동기신호(S1,S2)에 기초하여 상기 화상신호(VD2)의 프레임 메모리(202)로의 입력과 판독의 제어를 실시하고, 프레임 동기가 취해진 화상신호(VD1,VD2)를 도 4의 데이터 변환회로(3)로 공급한다.
데이터 변환회로(3)는 상기 화상신호(VD1,VD2)의 데이터를 액정표시장치(7)의 화면표시에 적합한 데이터로 변환하여 화상합성회로(4)에 출력한다. 잔류영역 신호발생회로(4)는 액정표시장치(7)에서의 화상의 유효표시기간 이외의 기간에 액정표시장치(7)에 공급되는 신호인 잔류영역신호를 발생하는 회로이고, 상기 잔류영역신호와 데이터변환회로(3)로부터 출력된 화상신호와의 화상합성이 화상합성회로(5)에서 실시되며 합성되어 얻어진 합성화상신호가 출력처리회로(6)에 출력된다. 출력처리회로(6)는 상기 합성화상신호를 D/A(디지털/아날로그)변환처리, 감마처리, 극성변환처리 등을 실시하고, 액정표시회로(7)에 적합한 신호로 변환하여 공급한다.
액정표시장치(7)는 도 7에 도시한 바와 같이 액정패널(701), 액정패널(701)에 전기적으로 접속되고 화상신호를 샘플링함으로써 소망의 표시용 전압을 공급하는 4개의 X구동회로(703-1,703-2,703-3,703-4), 표시용 주사펄스를 공급하는 1개의 Y구동회로(704) 및 제어회로부(705)로 구성된다.
액정패널(701)은 도시하지 않지만 어레이 기판과 대향기판이 각각 배향막을 통하여 트위스트·네마틱형의 액정층을 유지하고 시일재에 의해 서로 고정되어 있다. 또한, 각 기판의 외부표면에는 각각 편광판이 그 편광축이 상호 직교하도록 배치되어 있다. 어레기 기판에는 예를 들어 320×3개의 신호선(Xi)(i=1,2,…,960)과 240개의 주사선(Yj)(j=1,2,…,240)이 거의 직교하도록 배치되어 있다. 각 신호선(Xi)과 각 주사선(Yj)의 교점근방에는 각각 활성층에 비결정 실리콘 박막이 사용되어 이루어진 역스태거형의 박막트랜지스터(이하, TFT라 약칭한다)를 통하여 ITO(Indium Tim Oxide)로 이루어진 화상전극이 배치되어 있다. 또한, 어레이 기판에는 주사선(Yj)에 대하여 거의 평행으로, 또한 화소전극과 중복되는 영역을 구비하여 배치되는 보조용량선(Cj)(j=1,2,…,240)이 구비되고 화소전극과 보조용량선(Cj)에 의해 각 화소마다 보조용량(CS)이 형성되어 있다.
대향기판은 도시하지 않지만 어레이 기판에 형성되는 TFT, 신호선(Xi)와 화소전극 사이, 주사선(Yj)과 화소전극 사이의 각각을 차광하기 위한 매트릭스형상 차광층, 칼라표시를 실현하기 위해 상기 차광층간에 배치되어 있는 적색(R),녹색(G), 청색(B)의 3원색으로 구성되는 칼라필터층을 구비하고 또한 상기ITO로 이루어진 대향전극이 배치되어 있다.
액정패널(701)의 제어회로부(705)는 X구동회로(703-1,703-2,703-3,703-4)에 수평클럭신호(XCK), 수평스타트신호(XST) 및 화상신호를 공급함과 동시에 Y구동회로(704)에 수직클럭신호(YCK) 및 수직스타트신호(YST)의 각각을 출력한다.
데이터 변환회로(8)의 한 구성예를 도 8에, 액정표시장치(7)의 하나의 표시형태를 도 9a,도 9b,도 9c,도 9d에 각각 도시한다. 도 8 및 도 9a,도 9b,도 9c,도 9d를 함께 참조하여 데이터 변환회로(8)의 구성을 상세하게 설명한다. 데이터 변환회로(8)는 1H 메모리 회로(301,302,310)와 입력제어회로(303,311)와 판독제어회로(304,312)와 선택회로(305,306,307,308)와 디지털 필터(309)로 구성되어 있다.
액정패널(701)의 표시영역(702)를 도 9a에 도시한 바와 같은 애스펙트비 9:16의 표시형태로 사용하는 경우에 대해서 설명한다. 데이터 변환회로(3)의 선택회로(307)는 선택회로(306)에서 선택된 화상신호(VD1,VD2) 중 어느 한쪽을 화상합성회로(5)에 공급한다. 이와 같이 하여 공급된 화상신호는 1H의 수평주사기간의 80%의 기간을 유효표시기간으로 하여 애스펙트비 9:16의 화면에 표시되므로 도 9a의 표시형태를 얻는다.
다음에, 표시영역(702)를 도 9b에 도시한 바와 같이 애스펙트비 9:8의 영역(A,B)으로 분할하고 각 영역(A,B)에 화상신호를 각각 표시하는 경우에 대해서 설명한다. 입력제어회로(303)은 입력되는 동기신호(S1) 및 클럭신호에 기초하여 프레임 동기회로(2)로부터 공급되는 프레임 동기한 2개의 화상신호(VD1,VD2)를 각각 1H 메모리 회로(301,302)에, 데이터수를 1/2로 속아내어 입력하도록 제어한다.
판독제어회로(304)는 입력되는 동기신호(S1) 및 클럭신호에 기초하여 1H 메모리 회로(301,302)에 입력된 전데이터를 1/2H 기간에서 판독하도록 제어된다. 선택회로(307)는 상기 1H 메모리 회로(301,302)로부터 판독되는 화상신로를 선택회로(305)를 통하여 선택 출력함으로서 시분할 다중된 화상신호를 화상합성회로(5)에 공급한다. 이와 같이 하여 공급된 화상신호는 1H의 수평주사기간의 80%의 기간을 유효표시시간으로 하여 애스펙트비 9:16인 화면으로 표시되므로 도 9b의 영역(A,B)의 각각에 화상신호(VD1)와 화상신호(VD2), 또는 화상신호(VD2)와 화상신호(VD1)를 각각 표시할 수 있다.
다음에, 표시영역(702)을 도 9c 또는 도 9d에 도시한 바와 같이 애스펙트비 9:12(3:4)인 제 1 표시영역(A)과 애스펙트비 9:4인 제 2 표시영역(B)으로 분할하고 영역(A)에 화상신호를, 영역(B)에 잔류영역신호를 표시하는 경우에 대해서 설명한다.
데이터 변환회로(3)의 선택회로(308)는 입력되는 화상신호(VD1,VD2) 중 어느 한쪽을 디지털 필터(309)에 공급한다. 디지털 필터(309)는 선택회로(308)를 통하여 공급되는 화상신호에 관하여 4개의 데이터로부터 3개의 데이터를, 입력제어회로(311)로부터 공급되는 보간연산제어신호, 보간클럭신호 및 클럭신호에 기초하여 보간연산처리함으로써 구하고, 1H 메모리 회로(310)에 공급한다. 입력제어회로(311)는 또한 디지털 필터(309)의 출력신호를 1H 메모리 회로(310)에, 보간클럭신호로 입력하도록 제어한다. 판독제어회로(312)는 입력되는 동기신호(S1) 및 클럭신호에 기초하여 보간클럭신호로 입력된 모든 데이터를 클럭신호로 판독하도록제어한다.
선택회로(307)는 상기 1H 메모리 회로(310)로부터 공급되는 화상신호를 화상합성회로에 공급한다. 화상합성회로(5)는 화상신호의 1H수평주사기간의 80%의 기간을 유효표시기간으로 하고 유효표시기간×3/4 기간에 시간축 압축처리된 데이터 변환회로(3)로부터 공급되는 화상신호와, 유효표시기간×1/4의 나머지 기간에 잔류영역신호발생회로(4)로부터 공급되는 잔류영역신호를 합성하고 출력처리회로(6)에 출력한다. 애스펙트비 9:16의 화면에는 상기 유효표시기간의 화상이 표시되므로, 도 9c 및 도 9d의 영역(A)과 영역(B)의 각각에 상기 화상신호와 잔류영역신호를 표시할 수 있다.
이와 같이 종래에서는 애스펙트비 9:16 등의 표시화면에 애스펙트비가 동일 또는 다른 화상정보를 가진 화상신호를, 애스펙트비 9:12인 영역이나 애스펙트비 9:4인 영역, 또는 애스펙트비 9:8인 표시화면의 한쌍의 좌우의 영역, 또한 임의의 애스펙트비의 영역에 표시하기 위해서는 데이터 변환회로(3)의 구성이 복잡해진다. 즉, 화상신호를 상기 애스펙트비 9:16의 표시영역에 표시하기 위한 선택회로(306)나 화상신호를 애스펙트비 9:8인 한쌍의 표시영역에 표시하기 위한 1H 메모리 회로(301,302), 입력제어회로(303), 판독제어회로(304) 및 선택회로(305,307)가 필요하고, 또한 화상신호를 애스펙트비 9:12인 표시영역이나 애스펙트비 9:4인 표시영역 등의 임의의 애스펙트비의 표시영역에 표시하기 위한 선택회로(308), 디지털 필터(309), 1H 메모리 회로(310), 입력제어회로(311) 및 판독제어회로(312)가 필요해진다.
즉, 표시될 애스펙트비에 대응하여 상기 적으면 3종류의 애스펙트비에 대응하는 상기 3계통의 회로를 병용할 필요가 있고 데이터 변환회로(3)의 구성이 복잡해진다. 특히 입력제어회로(311)에서의 보간연산제어신호와 보간 클럭신호의 발생회로가 복잡해지고, 또한 상기 화상신호를 임의의 애스펙트비의 표시영역에 표시할 때, 화상신호데이터를 1H 메모리 회로(310)에 입력할 때의 데이터를 속아내는 디지털 필터(309)의 기능을 임의의 애스펙트비에 대응시키는 데에는, 복수 종류의 필터 기능을 실현하는 복수 종류의 회로구성을 병용하게 되고, 디지털 필터(309)의 회로규모의 증대를 초래하게 된다. 이것은 화상표시장치의 비용상승을 초래하고 있었다.
본 발명은 상술한 기술적 과제를 해소하고자 하여 이루어진 것이고 그 목적은 간략화된 구성으로, 화상신호를 임의의 애스펙트비의 표시영역에 적절하게 표시할 수 있는 개량된 화상표시장치를 제공하는 것이다.
도 1은 본 발명의 한 실시예의 화상표시장치의 전체 구성을 도시한 블럭도,
도 2는 화상표시장치의 샘플링 레이트 변환회로(8)의 블럭도,
도 3a,도 3b는 본 실시예의 동작을 설명하기 위한 도면,
도 4는 종래의 화상표시장치의 전체 구성을 도시한 블럭도,
도 5는 종래의 화상표시장치의 입력처리회로(1)의 블럭도,
도 6은 종래의 화상처리장치의 프레임 동기회로(2)의 블럭도,
도 7은 종래의 화상표시장치의 액정표시장치(7)의 블럭도,
도 8은 종래의 화상표시장치의 데이터 변환회로(3)의 블럭도 및
도 9a,도9b,도 9c,도 9d는 액정표시장치(7)의 표시상태를 도시한 도면이다.
*도면의 주요 부분에 대한 부호의 설명
2: 프레임 동기회로 7: 액정표시장치
8: 샘플링 레이트 변환회로 201: 제어회로
202: 프레임 메모리 회로 301,302: 1H 메모리 회로
303: 입력제어회로 304: 판독제어회로
305: 선택회로 703-1,703-2,703-3,703-4: X구동회로
704: Y구동회로 705: 제어회로부
본 발명의 화상표시장치는 입력되는 화상신호를 차례로 샘플링하고 표시부의 종횡비 X:Y의 표시화면에 화상표시를 실시하는 화상표시장치에 있어서, 1수평주사기간에 적어도 하나 이상의 화상신호를 합성하는 화상신호합성수단과, 표시부를 종횡비 X:Z,(단, Z<Y)인 제 1 영역과, 종횡비 X:(Y-Z)인 제 2 영역으로 구분하고, 제 1 영역 및 제 2 영역에 화상신호를 각각 표시할 때에, 개개의 화상신호의 샘플링 클럭신호의 주파수를 상기 가로방향의 표시 사이즈비 Z/Y 또는 (Y-Z)/Y에 각각대응하여 제어하는 클럭 주파수 제어수단과, 화상합성수단으로부터의 각 화상신호를, 제어된 주파수의 클럭신호로 샘플링하여 표시부의 종횡비(X:Z),(단, Z<Y)의 제 1 영역과 종횡비 X:(Y-Z)의 제 2 영역에 화상을 표시하는 표시제어수단을 구비하고 있다.
본 발명에서, 입력된 화상신호를 시간축 압축하여 상기 화상신호합성수단에 출력하는 신호압축수단을 구비하는 경우가 있다.
본 발명에서 상기 신호압축수단은 상기 화상신호가 기억되는 기억수단과, 상기 기억수단에 화상신호를 입력하는 입력제어수단과, 입력 속도 보다도 빠른 판독속도로 화상신호를 판독하는 판독제어수단을 구비하는 경우가 있다.
본 발명에서 상기 표시화면의 종횡비가 9:16이고 상기 제 1 영역의 종횡비가 9:8인 경우가 있다.
본 발명에서 상기 표시화면의 종횡비가 9:16이고 상기 제 1 영역의 종횡비가 9:12인 경우가 있다.
이와 같은 본 발명에 의하면 입력되는 화상신호에 대하여 화상신호합성수단은 화상신호의 1수평주사기간에 적어도 하나 이상의 화상신호를 합성한다. 클럭주파수 제어수단은 표시부를, 종횡비 X:Z(단, Z<Y)의 제 1 영역과, 종횡비 X:(Y-Z)의 제 2 영역으로 구분하고, 제 1 영역 및 제 2 영역에 화상신호를 각각 표시할 때에, 개개의 화상신호의 샘플링 클럭신호의 주파수를, 상기 가로방향의 표시크기비 Z/Y 또는 (Y-Z)/Y에 각각 대응하여 제어한다. 표시제어수단은 화상합성수단으로부터의 각 화상신호를, 제어된 주파수의 클럭신호로 샘플링한다. 즉, 상기 제 1 영역에 표시되는 화상신호는 가로방향의 표시사이즈비 Z/Y에 대응하여 제어된 샘플링용 클럭신호로 샘플링되므로 상기 제 1 영역에 적절하게 표시된다. 또한, 상기 제 2 영역에 표시되는 화상신호는 가로방향의 표시사이즈비(Y-Z)/Y에 대응하여 제어된 샘플링용 클럭신호로 샘플링되므로 상기 제 2 영역에 적절하게 표시된다.
이에 의해, 본 발명에서는 클럭주파수 제어수단의 제어가 상기 가로방향의 표시크기비 Z/Y 또는 (Y-Z)/Y에 각각 대응하여 실시되도록 하면, 화상신호를 가로방향의 임의의 크기비의 표시영역에 적절하게 표시할 수 있다. 이에 의해, 표시영역의 복수의 애스펙트비에 각각 대응하는 복수종류의 회로구성을 각각 준비하여 병용할 필요가 해소되고 구성을 간략화할 수 있으며, 또한 화상신호를 임의의 애스펙트비의 표시영역에 적절하게 표시할 수 있다.
본 발명에서, 입력된 화상신호를 시간축 압축하여 상기 화상신호합성수단으로 출력하는 신호압축수단을 구비하는 경우, 화상신호가 1수평주사기간의 1/m로 압축되어 있다고 하면, 상기 샘플링용 클럭신호는 가로방향의 표시 사이즈비 Z/Y 또는 (Y-Z)/Y에 각각 대응하여 제어됨과 동시에, 상기 압축비 1/m에 대응하여 제어된다. 이에 의해, 화상신호합성수단으로부터의 합성화상신호를 표시할 때, 1수평주사기간에 걸쳐서 합성화상신호를 샘플링할 수 있고 적절한 표시가 실현된다. 이에 의해서도 상술한 작용효과와 동일한 작용효과를 실현할 수 있다.
본 발명에서 상기 신호압축수단이 상기 화상신호가 기억되는 기억수단과, 기억수단에 화상신호를 입력하는 입력제어수단과, 입력속도 보다도 빠른 판독속도로 화상신호를 판독하는 판독제어수단을 구비한 경우에는, 상술한 화상신호의 시간축압축작용이 실현되므로 상술한 작용효과를 실현할 수 있다.
본 발명에서 상기 표시화면의 종횡비가 9:16이고 상기 제 1 영역의 종횡비가 9:8인 경우나 9:12인 경우에는 상술한 샘플링용 클럭신호의 주파수를 제어하는 태양을, 상기 X=9, Y=16이고, Z=8 또는 Z=12로 하면 상술한 작용효과를 실현할 수 있는 것은 분명하다.
이하, 본 발명의 한 실시예의 화상표시장치에 대해서 도면을 참조하여 설명한다. 도 1은 본 발명에 관한 화상표시장치의 한 실시예를 도시한 블럭 구성도이고, 도 2는 화상표시장치의 샘플링 레이트 변환회로(8)의 개략적인 구성을 도시한 블럭도이며, 도 3a, 도3b는 샘플링 레이트 변환회로(8)의 동작을 설명하는 도면이다. 도 1에서 도 4에 도시한 종래의 구성도와 동일한 부분에는 동일한 부호를 붙여 그 설명을 생략한다.
샘플링 레이트 변환회로(8)는 도 2에 도시한 바와 같이 1H 메모리 회로(301,302), 입력제어회로(303), 판독제어회로(304) 및 선택회로(305)로 구성되고 동기신호(S1), 및 클럭신호에 기초하여 제어되는 입력제어회로(303)에 의해, 프레임 동기회로(2)로부터 공급되는 프레임 동기한 2개의 화상신호(VD1,VD2)를 1H의 기간에서 각각 1H 메모리 회로(301,302)에 입력한다. 판독제어회로(304)는 공급되는 동기신호(S1) 및 클럭신호에 기초하여 입력의 2배속으로 1/2H 기간에 1H의 화상데이터를 판독하는 제어를 실시한다. 선택회로(305)는 1/2H 기간에 압축된 상기 화상신호(VD1)와 화상신호(VD2)를, 도 3a 또는 도 3b에 도시한 바와 같이 1H 주사기간내에서 화상신호(VD1,VD2)가 번갈아 시분할로 다중출력하도록 동작하고 다중출력된 화상신호를 화상합성회로(5)에 출력한다.
잔류영역신호 발생회로(4)는 상기 화상신호의 1수평주사기간중의 유표표시기간을 0.8H, 또한 유효주사수 480개로 할 때, 수평주사기간의 나머지의 0.2H의 기간과 유효주사선 480개 이외의 기간에서 표시할 화상신호를 발생하는 회로이고, 이 잔류영역신호와 샘플링 레이트 변환회로(8)에서 상술한 바와 같이 변환되어 출력된 화상신호에 의해 화상합성회로(5)에서 도 3a 또는 도 3b에 도시한 바와 같이 화상신호데이터의 합성이 이루어지고, 합성되어 얻어진 합성화상신호를 출력처리회로(6)로 공급한다.
다음에, 본 발명의 표시형태와 액정표시장치(7)의 동작을 도 9a, 도9b, 9c, 9d를 이용하여 설명한다. 우선, 표시영역(702)를 도 9a에 도시한 바와 같은 애스펙트비 9:16의 표시형태로 표시한 경우에 대해서 설명한다. 이 때, 상기 X구동회로(703-1,703-2,703-3,703-4)에서 입력된 화상신호를 샘플링하기 위한 수평클럭신호(XCK)의 기본주파수(fck)는 수평주파수(fh=15.734㎑)에 관하여, 가로방향의 1라인의 전 표시화소에 걸친 1수평주사기간의 화상신호를 0.8H의 기간에서 샘플링하여 이루어지므로, 수평주파수
로 나타나는 주파수로 한다.
상기 화상합성회로(5)에서 만들어진 화상합성신호를 액정표시장치(7)에 표시하는 경우 화상합성회로(5)로부터는 상술한 바와 같이 1H기간의 화상신호가 1/2H기간에서 판독되는 시간축 압축된 화상신호가 출력되므로 제어회로부(705)는 상기 X 구동회로(703-1,703-2,703-3,703-4)에서 시간축 압축하지 않는 경우의 2배의 속도로 데이터를 시프트할 필요가 있으므로,
인 관계의 주파수(fck2)의 수평클럭신호(XCK)와, 화상신호(VD1) 또는 화상신호(VD2) 중 어느 한쪽의 화상신호의 샘플링을 개시시키는 수평스타트 신호(XST)를 출력한다.
이에 의해, 화상합성회로(5)로부터 출력처리회로(6)를 통하여 액정표시장치(7)에 입력되는 상기 시간축 압축된 화상신호데이터를, 상기 가로방향의 1라인의 전 표시화소의 80%에 0.8H의 주사기간에서 표시하게 할 수 있다. 이에 의해, 애스펙트비 9:16의 표시화면에 화상신호(VD1) 또는 화상신호(VD2) 중 어느 한쪽을 적절하게 표시할 수 있다.
또한, 도 1에 도시한 입력단자(601)를 통하여 입력되는 화상신호를 액정표시장치(7)에 표시하는 경우, 출력처리회로(6)에 입력된 화상신호에는 상술한 합성화상신호에 대한 D/A(디지털/아날로그) 변환처리 이외의 처리인 감마처리, 극성전환처리 등이 실시되고, 액정표시장치(7)에 적합한 신호로 변환되어 공급된다. 이 경우, 제어회로부(705)는 fck1인 주파수의 수평클럭신호(XCK)와 수평 스타트신호(XST)를 출력한다. 이에 의해, 제어회로부(705)는 상기와 같은 시간축 압축되어 있지 않은 화상신호를, 상기 가로방향의 1라인의 전 표시화소의 80%로0.8H의 주사기간에서 표시할 수 있다. 따라서, 도 9a의 표시형태를 얻을 수 있다.
다음에, 표시영역(702)을 도 9b에 도시한 바와 같이 애스펙트비 9:8의 2개의 영역(A,B)으로 분할하여 각각의 영역(A,B)에 각각 화상신호를 표시하는 경우에 대하여 설명한다. 이 경우에는 샘플링 레이트 변환회로(3)와 화상합성회로(5)에 의해 도 3a,도 3b에 도시한 바와 같이 화상신호(VD1,VD2)가 시분할 다중되어 0.8H의 주사기간을 구성하고 있으므로, 제어회로부(705)는 화상신호(VD1)와 화상신호(VD2)를 합친 0.8H의 기간을 유효표시기간으로서 샘플링을 실시하도록 주파수(fck1)의 수평클럭신호(XCK) 및 수평스타트신호(XST)를 출력한다. 이에 의해, 제어회로부(705)는 상기와 같은 시간축 압축되어 있고 합쳐서 0.8H의 주사기간을 구성하고 있는 2개의 화상신호(VD1,VD2)를, 상기 가로방향의 1라인의 전 표시화소의 80%에 0.8H의 주사기간에서 표시하게 할 수 있다. 따라서, 도 9b의 표시형태를 얻을 수 있다.
다음에, 표시영역(702)을 도 9c 및 도 9d에 도시한 바와 같이 애스펙트비 9:12(3:4)의 제 1 표시영역(A)과, 애스펙트비(9:4)의 제 2 표시영역(B)으로 분할하고 영역(A)에 화상신호를 영역(B)에 잔류영역신호를 표시하는 경우에 대하여 설명한다.
이 경우, 제어회로부(705)는 우선 1수평주사긴간(1H) 내의 0.8H의 사이, 애스펙트비 9:12(3:4)의 제 1 표시영역(A)에 대응하는 화상신호(VD1) 또는 화상신호(VD2)가 샘플링되도록,
인 관계의 주파수(fck3)의 수평클럭신호(XCK)와 수평스타트 신호(XST)가, 그리고 나머지 0.2H 사이보다 짧은 기간, 제 2 표시영역(B)에 대응하는 잔류영역신호가 샘플링 되도록,
인 관계의 주파수(fck4)의 수평클럭신호(XCK)와 수평스타트신호(XST)를 출력한다.
여기에서 상기 수학식 3에 대해서 설명한다. 상술한 바와 같이 1H 메모리(301,302)에 입력된 1H 기간의 화상신호를 판독제어회로(304)에 의해 1/2H 기간에서 판독함으로써 실현되는 시간축 압축된 화상신호를, 애스펙트비 9:16의 표시영역(702)에서 상기 가로방향의 1라인의 전 표시화소의 80%에 0.8H의 주사기간에서 표시하게 하도록 할 때의 수평클럭신호(XCK)의 주파수(fck2)는 상기 수학식 2와 같이 정해진다. 따라서, 상기 표시영역(702)을 애스펙트비 9:12의 제 1 표시영역(A)와 애스펙트비 9:4의 제 2 표시영역(B)로 분할하고, 표시영역(A)에 화상신호를 표시하는 예에 있어서, 수평클럭신호(XCK)의 주파수(fck3)는 수학식 2의 주파수 2×fck1을 12/16의 비로 억제한 주파수가 된다. 즉,
가 되고 상기 수학식 3이 얻어진다. 이와 같이 하여 도 9c 및 도 9d의 표시형태를 얻을 수 있다.
또한, 상기 실시예에서는 입력된 각각 1H의 화상신호(VD1,VD2)는, 샘플링 레이트 변환회로(8)로 1/2H로 시간축 압축되어 있지만, 본 발명은 이 예에 한정되는 것은 아니다. 즉, 상기 화상신호(VD1,VD2)가 샘플링 레이트 변환회로(8)에서 1/mH로 시간축 압축되어 있는 경우, 모든 화상신호를 표시영역(702)의 애스펙트비 9:n의 부분표시영역에 표시하는 경우, 상기 수평클럭신호(XCK)의 주파수(fck(n))에 대해서 이하에 설명한다. 이 경우, 상기 화상합성회로(5)에서 만들어진 화상합성신호를 액정표시장치(7)에 표시할 때, 화상합성회로(5)로부터는 상술한 바와 같이 1H 기간의 화상신호가 1/mH 기간에서 판독되는 시간축 압축된 화상신호가 출력되므로, 제어회로부(705)는 상기 X구동회로(703-1,703-2,703-3,703-4)에서 시간축 압축하지 않는 경우의 m배의 속도로 데이터를 시프트할 필요가 있으므로,
인 관계의 주파수 fck(2)의 수평클럭신호(XCK)와, 화상신호(VD1) 또는 화상신호 VD2의 어느 한쪽의 화상신호의 샘플링을 개시하게 하는 수평 스타트 신호(XST)를 출력한다.
이에 의해 제어회로부(705)는 수학식 6의 주파수 m×fck1를 n/16의 비로 억제한 주파수 fck(n)의 클럭신호를 출력함으로써 화상신호를 애스펙트비(n/16)의 표시영역에 표시할 수 있다. 즉,
이 된다. 이와 같이 하여 임의의 압축비율로 시간축 압축된 화상신호에 대하여 가로방향으로 임의의 애스펙트비 9:n의 표시영역에서의 적절한 표시형태를 얻을 수 있다
이상과 같이 본 실시예의 화상표시장치에서 액정표시장치(7)의 표시영역(702)을, 종횡비(X:Z), (단, Z<Y)의 제 1 영역(A)과, 종횡비(X:(Y-Z))의 제 2 영역(B)으로 구분하여 제 1 영역(A) 및 제 2 영역(B)에 화상신호를 각각 표시할 때, 개개의 화상신호의 샘플링 클럭신호(XCK)의 주파수가 표시영역(702)의 가로방향의 표시사이즈비(Z/Y) 또는 (Y-Z)/Y에 각각 대응하여 제어되도록 했다.
이에 의해, 본 실시예에서 표시영역(705)를 복수의 다른 태양에서 1개 또는 복수의 부분표시영역으로 구분하여 화상신호를 표시하는 경우, 샘플링용 클럭신호의 주파수를 상술한 바와 같이 적절하게 설정하면 좋고 종래 기술의 항에서 설명한 바와 같이 상기 표시영역을 부분표시영역으로 구분하는 각 태양마다 대응하는 제어용 회로를 각각 준비하여 병용할 필요가 해소되어 화상표시장치의 구성을 간략화할 수 있으며, 또한 화상신호를 임의의 애스펙트비의 표시영역에 적절하게 표시할 수 있다.
본 발명에 의하면 표시화면을 특정의 애스펙트비로 분할한 각각의 영역에 화상정보를 표시하는 표시형태가 복수이어도, 각 표시형태마다 적절한 표시를 실현할 수 있고, 또한 그와 같은 상기 적절한 표시를 실현 가능한 화상표시장치를 간략화된 구성으로 저렴하게 제공할 수 있다.

Claims (10)

  1. 입력되는 화상신호를 차례로 샘플링하여 표시부의 종횡비 X:Y의 표시화면에 화상표시를 실시하는 화상표시장치에 있어서,
    1수평주사기간에 적어도 하나 이상의 화상신호를 합성하는 화상신호합성수단과,
    상기 표시부를 종횡비 X:Z,(단, Z<Y)의 제 1 영역과, 종횡비 X:(Y-Z)의 제 2 영역으로 구분하고, 상기 제 1 영역 및 제 2 영역에 화상신호를 각각 표시할 때, 개개의 화상신호의 샘플링 클럭신호의 주파수를, 상기 가로방향의 표시크기비 Z/Y 또는 (Y-Z)/Y에 각각 대응하여 제어하는 클럭 주파수 제어수단과,
    상기 화상합성수단으로부터의 각 화상신호를, 상기 제어된 주파수의 클럭신호로 샘플링하여, 상기 표시부의 종횡비 X:Z, (단, Z<Y)의 제 1 영역과 종횡비 X:(Y-Z)의 제 2 영역에 화상을 표시하는 표시제어수단을 구비하는 것을 특징으로 하는 화상표시장치.
  2. 제 1 항에 있어서,
    입력된 화상신호를 시간축 압축하여 상기 화상신호합성수단에 출력하는 신호압축수단을 구비한 것을 특징으로 하는 화상표시장치.
  3. 제 2 항에 있어서,
    상기 신호압축수단은,
    상기 화상신호가 기억되는 기억수단,
    상기 기억수단에 화상신호를 입력하는 입력제어수단 및
    입력속도 보다도 빠른 판독속도로 화상신호를 판독하는 판독제어수단을 구비하는 것을 특징으로 하는 화상표시장치.
  4. 제 1 항에 있어서,
    상기 표시화면의 종횡비가 9:16이고 상기 제 1 영역의 종횡비가 9:8인 것을 특징으로 하는 화상표시장치.
  5. 제 1 항에 있어서,
    상기 표시화면의 종횡비가 9:16이고 상기 제 1 영역의 종횡비가 9:12인 것을 특징으로 하는 화상표시장치.
  6. 입력되는 화상신호를 차례로 샘플링하여 표시부의 종횡비 X:Y의 표시화면에 화상표시를 실시하는 화상표시방법에 있어서,
    1수평주사기간에 적어도 하나 이상의 화상신호를 합성하는 화상신호합성단계와,
    상기 표시부를, 종횡비 X:Z, (단, Z<Y)의 제 1 영역과, 종횡비 X:(Y-Z)의 제 2 영역으로 구분하고 상기 제 1 영역 및 제 2 영역에 화상신호를 각각 표시할때, 개개의 화상신호의 샘플링 클럭신호의 주파수를 상기 가로방향의 표시사이즈비 Z/Y 또는 (Y-Z)/Y에 각각 대응하여 제어하는 클럭 주파수 제어단계와,
    상기 화상합성 단계로부터의 각 화상신호를, 상기 제어된 주파수의 클럭신호로 샘플링하여 상기 표시부의 종횡비 X:Z, (단, Z<Y)의 제 1 영역과 종횡비 X:(Y-Z)의 제 2 영역에 화상을 표시하는 표시제어단계를 구비한 것을 특징으로 하는 화상표시방법.
  7. 제 6 항에 있어서,
    입력된 화상신호를 시간축 압축하여 상기 화상신호합성스텝에 출력하는 신호압축단계를 구비한 것을 특징으로 하는 화상표시방법.
  8. 제 7 항에 있어서,
    상기 신호압축단계는,
    상기 화상신호가 기억된 기억 단계와,
    상기 기억단계에 화상신호를 입력하는 입력제어단계와,
    입력속도 보다도 빠른 판독속도로 화상신호를 판독하는 판독제어단계를 구비한 것을 특징으로 하는 화상표시방법.
  9. 제 6 항에 있어서.
    상기 표시화면의 종횡비가 9:16이고 상기 제 1 영역의 종횡비가 9:8인 것을특징으로 하는 화상표시방법.
  10. 제 6 항에 있어서,
    상기 표시화면의 종횡비가 9:16이고 상기 제 1 영역의 종횡비가 9:12인 것을 특징으로 하는 화상표시방법.
KR1019990026733A 1998-07-03 1999-07-03 화상표시장치 및 그 방법 KR100307851B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10-189119 1998-07-03
JP10189119A JP2000020015A (ja) 1998-07-03 1998-07-03 画像表示装置及びその方法

Publications (2)

Publication Number Publication Date
KR20000011459A KR20000011459A (ko) 2000-02-25
KR100307851B1 true KR100307851B1 (ko) 2001-11-01

Family

ID=16235714

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990026733A KR100307851B1 (ko) 1998-07-03 1999-07-03 화상표시장치 및 그 방법

Country Status (4)

Country Link
US (1) US6466193B1 (ko)
JP (1) JP2000020015A (ko)
KR (1) KR100307851B1 (ko)
TW (1) TW477903B (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3498033B2 (ja) * 2000-02-28 2004-02-16 Nec液晶テクノロジー株式会社 表示装置、携帯用電子機器および表示装置の駆動方法
JP2001331162A (ja) * 2000-05-19 2001-11-30 Mitsubishi Electric Corp 表示制御装置
US20020078459A1 (en) * 2000-08-30 2002-06-20 Mckay Brent Interactive electronic directory service, public information and general content delivery system and method
JP2003324644A (ja) * 2002-05-07 2003-11-14 Canon Inc 映像信号処理装置、画像表示制御方法、記憶媒体、及びプログラム
US7274382B2 (en) * 2003-07-16 2007-09-25 Plut William J Customizable background sizes and controls for changing background size
US7928994B2 (en) * 2003-07-16 2011-04-19 Transpacific Image, Llc Graphics items that extend outside a background perimeter
US7443404B2 (en) * 2003-10-17 2008-10-28 Casio Computer Co., Ltd. Image display apparatus, image display controlling method, and image display program
JP2006284708A (ja) * 2005-03-31 2006-10-19 Sony Corp 表示パネル、その駆動方法および駆動装置、並びに表示装置
JP2008064831A (ja) * 2006-09-05 2008-03-21 Seiko Epson Corp 画像処理回路、画像処理方法、電気光学装置、電子機器
JP5121367B2 (ja) * 2007-09-25 2013-01-16 株式会社東芝 映像を出力する装置、方法およびシステム
JP4675995B2 (ja) * 2008-08-28 2011-04-27 株式会社東芝 表示処理装置、プログラムおよび表示処理方法
JP5388631B2 (ja) * 2009-03-03 2014-01-15 株式会社東芝 コンテンツ提示装置、及び方法
JP4852119B2 (ja) * 2009-03-25 2012-01-11 株式会社東芝 データ表示装置、データ表示方法、データ表示プログラム
KR20120074961A (ko) * 2010-12-28 2012-07-06 삼성전자주식회사 표시장치 세트
TWI462075B (zh) * 2012-01-20 2014-11-21 Hung Ta Liu 一種驅動方法及使用該方法之顯示裝置
US20150268827A1 (en) * 2014-03-24 2015-09-24 Hideep Inc. Method for controlling moving direction of display object and a terminal thereof
JP7344188B2 (ja) * 2020-09-18 2023-09-13 株式会社東芝 画像処理装置、及び画像処理システム

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0627903A (ja) * 1992-07-10 1994-02-04 Sharp Corp 液晶表示装置
JPH0736406A (ja) * 1993-07-23 1995-02-07 Seiko Epson Corp ドットマトリクス型表示装置及びその駆動方法
JPH08234698A (ja) * 1995-02-27 1996-09-13 Casio Comput Co Ltd 液晶表示装置及び液晶表示方法
JPH0993516A (ja) * 1995-09-21 1997-04-04 Sharp Corp 液晶映像表示装置および映像信号処理回路
JPH10143106A (ja) * 1996-09-11 1998-05-29 Toshiba Corp 画像表示装置および画像表示方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5223928A (en) * 1988-06-14 1993-06-29 Matsushita Electric Industrial Co., Ltd. Television receiver
US5504536A (en) * 1990-03-26 1996-04-02 Canon Kabushiki Kaisha Image display apparatus
JPH05304641A (ja) * 1992-04-24 1993-11-16 Victor Co Of Japan Ltd テレビジョン受像機
JPH0993517A (ja) * 1995-09-22 1997-04-04 Toshiba Corp 液晶表示装置
JPH09307839A (ja) * 1996-05-09 1997-11-28 Fujitsu Ltd 表示装置および該表示装置の駆動方法並びに駆動回路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0627903A (ja) * 1992-07-10 1994-02-04 Sharp Corp 液晶表示装置
JPH0736406A (ja) * 1993-07-23 1995-02-07 Seiko Epson Corp ドットマトリクス型表示装置及びその駆動方法
JPH08234698A (ja) * 1995-02-27 1996-09-13 Casio Comput Co Ltd 液晶表示装置及び液晶表示方法
JPH0993516A (ja) * 1995-09-21 1997-04-04 Sharp Corp 液晶映像表示装置および映像信号処理回路
JPH10143106A (ja) * 1996-09-11 1998-05-29 Toshiba Corp 画像表示装置および画像表示方法

Also Published As

Publication number Publication date
JP2000020015A (ja) 2000-01-21
KR20000011459A (ko) 2000-02-25
TW477903B (en) 2002-03-01
US6466193B1 (en) 2002-10-15

Similar Documents

Publication Publication Date Title
KR100307851B1 (ko) 화상표시장치 및 그 방법
US9466251B2 (en) Picture display device and method of driving the same
EP0382567B1 (en) Liquid crystal display device and driving method therefor
EP1139328B1 (en) Liquid crystal display device implementing gray scale based on digital data as well as portable telephone and portable digital assistance device provided with the same
KR100321280B1 (ko) 표시장치
US5600344A (en) Liquid crystal display
KR100288023B1 (ko) 평면표시장치및표시방법
US4640582A (en) System for driving a liquid crystal matrix display so as to avoid crosstalk
US6304242B1 (en) Method and apparatus for displaying image
US6020873A (en) Liquid crystal display apparatus with arbitrary magnification of displayed image
KR100298966B1 (ko) 평면표시장치
JPH07168542A (ja) 液晶表示装置
JPS63169884A (ja) 画像表示装置
JPH04292087A (ja) 液晶表示装置
JPH02211784A (ja) 液晶表示装置
KR200335209Y1 (ko) 컴퓨터 모니터용 영상을 영상 모니터 방식의 영상으로변환 하는 장치
JP3200311B2 (ja) 液晶表示装置
JP2748201B2 (ja) 液晶パネル駆動回路
JP3311581B2 (ja) 液晶表示装置
JPS5943689A (ja) 表示装置
JP3270077B2 (ja) 液晶テレビジョンの駆動方法
JPH10117316A (ja) 液晶駆動方法
JP2000147451A (ja) 液晶表示装置
JPH07312760A (ja) 立体画像再生装置
JPS62232279A (ja) テレビジヨンセツトの駆動方式

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120802

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20130819

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20140818

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20150817

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20160812

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee