KR100277146B1 - 분리식 퍼스널 컴퓨터 카드 - Google Patents

분리식 퍼스널 컴퓨터 카드 Download PDF

Info

Publication number
KR100277146B1
KR100277146B1 KR1019960041592A KR19960041592A KR100277146B1 KR 100277146 B1 KR100277146 B1 KR 100277146B1 KR 1019960041592 A KR1019960041592 A KR 1019960041592A KR 19960041592 A KR19960041592 A KR 19960041592A KR 100277146 B1 KR100277146 B1 KR 100277146B1
Authority
KR
South Korea
Prior art keywords
data
transmitting
receiving
block
main body
Prior art date
Application number
KR1019960041592A
Other languages
English (en)
Other versions
KR970016877A (ko
Inventor
히로시 오노
Original Assignee
가네꼬 히사시
닛본덴기 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본덴기 가부시키가이샤 filed Critical 가네꼬 히사시
Publication of KR970016877A publication Critical patent/KR970016877A/ko
Application granted granted Critical
Publication of KR100277146B1 publication Critical patent/KR100277146B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/80Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water
    • H04B10/801Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water using optical interconnects, e.g. light coupled isolators, circuit board interconnections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/16Use of wireless transmission of display information

Abstract

본체 블럭 A 에서, 스위칭 검출부(8)은 스위치(19)에 의한 송신 명령을 검출하고 CPU(14)는 메모리(13)에 기억된 데이타를 판독한다. 이 데이타는 P/S 데이타 변환기(15)에 의해 변환되고 광 송신 회로(16) 및 LED(17)을 통해 디스플레이 블럭 B에 광학적으로 송신된다. 디스플레이 블럭 B에서, 광학적으로 송신된 데이타가 PD(21) 및 광 수신 회로(22)를 통해 수신된다. 수신된 데이타는 S/P 데이타 변환기(23)에 의해 변환되고 디스플레이 장치 제어부(26) 및 제어 신호 발생 회로(27)을 통해 LCD(25)상에 디스플레이 된다.

Description

분리식 퍼스널 컴퓨터 카드
본 발명은 PC등의 외부 기억 장치에 사용되고, 디스플레이 장치와 데이타 처리 블럭이 접속/접속 차단되게 사용될 수 있는 분리식 퍼스널 컴퓨터 (이하 PC라고 함)에 관한 것이다.
제12도는 디스플레이 장치를 갖는 PC 카드 구성의 종래의 실시예를 도시한 블럭도이고, 제13도는 디스플레이 장치를 갖는 PC 카드의 개략 구조를 도시한 사시도이다.
제12도 및 제13도에서, 디스플레이 장치를 갖는 PC 카드는 두께가 3.3mm 또는 5mm, 많아야 10mm인 PCMCIA 규격으로 되어 있다. 그리고 PC 카드는 PCMCIA 규격을 갖는 접촉 핀이 설치되어 있는 접속기(1), PC(도면에는 도시 안됨)와의 데이타 송신/수신(접속)을 제어하는 PC 접속 제어부(PCMCIA 제어기)(2), PC와의 데이타 송신/수신을 수행하는 메모리(3), 및 디스플레이 장치를 갖는 PC 카드의 각 부를 제어하는 CPU(4)를 포함한다.
PC 카드는 또한 다양한 명령 동작등을 검출하는 스위칭 검출부(5), 다양한 명령 동작을 수행하는 스위치(6), 충전 밧테리를 사용하여 디스플레이 장치를 갖는 PC 카드의 각 부에 직류를 공급하는 전원(7), 그 화면상에 처리 데이타를 디스플레이하는 액정 디스플레이 (이후 LCD라고 함)(8), 및 LCD(8)의 화면 디스플레이를 제어하는 디스플레이 장치 제어부(9)를 포함한다.
종래의 실시예의 다음 동작들이 설명된다.
제12도 및 제13도에서, 디스플레이 장치를 갖는 PC 카드의 사용시에, 접속기(1)은 PC의 접속부(슬롯)에 접속된다. 스위치(6)에 의한 설정 동작이 CPU(4)에 입력될 때, CPU(4)는 명령에 기초하여 제어 동작을 수행한다. 예를 들어, PC 접속 제어부(2) 및 메모리(3)은 데이타 송신 명령등을 제어하고, 데이타는 접속기(1)을 통해 접속기(1)에 접속된 PC에 송신된다. 동시에, 데이타는 스위치(6)의 동작에 기초하여 데이타 디스플레이 장치 제어부(9)에 의해 LCD(8)의 화면 상에 디스플레이 된다.
또한, CPU(4)는 접속기(1) 및 PC 접속 제어부(2)를 통해 접속된 PC로부터 데이타를 취하도록 제어한다. 이러한 방식으로 동작하는 디스플레이 장치를 갖는 PC 카드는 무선 선택 호출 장치, 무선 휴대용 전화 및 휴대용 정보 터미널내에 설치될 수 있다. 이들 경우에 PC 카드는 PC에 접속되지 않고 사용될 수 있다. 이 목적을 위해, LCD(8)은 다양한 화면 디스플레이를 위해 제공된다.
디스플레이 장치를 갖는 PC 카드는 PCMCIA 규격에 맞는 3.3mm, 5mm 또는 10mm의 두께를 가진다. 접속기(1)은 이러한 두께에 대응하는 PC 접속부에 접속되도록 제공된다. 스위치(6) 및 LCD(8)과 같은 연장부는 화면 보기 및 동작을 용이하게 하도록 PC 접속부로부터 돌출되어 있다. 이와 같이 디스플레이 장치를 갖는 PC 카드의 종래의 실시예들 중의 하나는 “IC card with display function”이라고 하는 일본 실용 신안 공개 제139581/1989호에 개시되어 있다. 일본 실용 신안 공개 제139581/1989호의 실시예에서, 복수의 디스플레이부로 나누어진 각 부분은 유리 기판의 액정 디스플레이 소자를 포함한다. 이 방식으로 PCMCIA 규격을 갖는 PC 카드의 두께는 PC의 접속부에 접속되도록 조절되므로, 휴대용 장치에 요구되는 디스플레이 장치 및 동작부는 카드내에 설치될 수 없다. 바꾸어 말하면, 디스플레이 장치 및 동작부는 연장부로서 설치되고 결과적으로 크기가 커지게 되어 카드는 휴대용 형태로 만들어지기가 어렵다.
무선부 및 디스플레이부는 상술한 종래의 실시예에서 디스플레이 장치를 갖는 PC 카드내에 내장되지 않으나 PC 접속부(슬롯)의 외부상에 설치된다. 그러므로 디스플레이부로부터의 신호 라인은 무선부를 통과하고, 예를 들어, 디스플레이 처리 클럭 신호는 무선부의 처리 신호와 혼합된다. 결과적으로 데이타 에러가 발생된다. 상술한 실시예에서 디스플레이 기능을 갖는 IC 카드가 동일한 방식으로 사용될 때, 동일한 고장이 발생된다.
본 발명의 목적은 상술한 문제를 해결하는 것이다.
본 발명의 다른 목적은 휴대성 및 조작성이 개선되도록 디스플레이 장치 및 데이타 처리 장치를 접속/접속 차단하게 하는 것이다. 장착된 무선부 및 디스플레이부등을 통과하는 신호 라인의 배선은 디스플레이 처리 클럭 신호등이 무선부 처리 신호등과 혼합되는 것을 방지하기 위해 광 전송등을 사용하여 줄어들 것이고, 안전한 데이타 처리를 위한 분리식 PC 카드가 제공될 것이다.
본 발명의 목적은 본체 블럭 및 디스플레이 블럭을 포함하는 컴퓨터에 접속 될 PC 카드에 의해 달성되는데, 본체 블럭은 컴퓨터와 접속하기 위한 접속기, 접속기와 컴퓨터 사이의 접속을 제어하는 접속 제어 수단, 접속기를 통하여 컴퓨터로부터 데이타를 수신하여 이 데이타를 지정된 포맷 데이타로 변환시키는 제1 데이타 변환 수단, 및 데이타 변환 수단에 의해 변환된 데이타를 배선을 통하지 않고 디스플레이 블럭에 송신하는 송신 수단을 포함하고, 디스플레이 블럭은 본체 블럭의 송신 수단으로부터 송신된 데이타를 수신하는 수신 수단, 수신 수단에 의해 수신된 데이타를 지정된 포맷 데이타로 변환시키는 제2 데이타 변환 수단, 및 제2 데이타 변환 수단에 의해 변환된 데이타를 디스플레이하는 디스플레이 수단을 포함한다.
본 발명에서 데이타는 예를 들어 배선 대신에 광 전송에 의해 본체 블럭과 본체 블럭과 접속/접속 차단되는 디스플레이 블럭 간에 데이타가 전송되고 디스플레이 블럭에 의해 수신된 데이타는 화면상에 디스플레이된다. 이때 이 동작 명령은 본체 블럭 또는 디스플레이 블럭으로부터 광학적으로 송신/수신되므로, 본체 블럭 및 디스플레이 블럭은 송신된 데이타가 화면상에 디스플레이될때 접속/접속 차단된다. 결과적으로 휴대성 및 조작성이 개선된다.
게다가 디스플레이 블럭이 본체 블럭과 분리되게 사용될 수 있다. 그러므로 크기의 증가가 디스플레이 블럭 및 본체 블럭이 일체로된 경우에 비해 보다 감소될 수 있고 결과적으로 PC 카드는 휴대형으로 만들어질 수 있다.
본체 블럭은 데이타를 디스플레이 블럭에 광학적으로 송신함으로써, 클럭 신호등은 이 처리에서 더 이상 필요하지 않다. 예를 들어, PC 카드가 무선 선택 호출 장치, 무선 휴대용 전화 또는 휴대용 정보 터미널등 내에 설치될 때, 클럭 신호가 무선 처리 신호와 혼합되지 않아 결과적으로 데이타 에러가 거의 발생되지 않는다.
또한 본체 블럭과 접속/접속 차단되는 데이타 처리 블럭은 본체 블럭과 데이타 처리 블럭 간의 광학적 양방향 데이타 전송을 위해 제공된다. 상술한 바와 같이, 본체 블럭 및 디스플레이 블럭이 양방향 데이타 전송으로 접속/접속 차단될 때, 휴대성 및 조작성이 향상되고, 무선부가 장착될때 클럭 신호는 무선 처리 신호와 더 이상 혼합되지 않는다.
또한, 데이타 처리 블럭과 접속된 컴퓨터와의 데이타 전송을 위해 컴퓨터가 데이타 처리 블럭에 접속된다. 결과적으로 휴대성 및 조작성이 개선되고 클럭 신호는 무선부가 장착될 때 무선 처리 신호와 더 이상 혼합되지 않는다. 이와 동시에 접속된 컴퓨터는 데이타를 전송함으로써 이 데이타는 큰 용량으로 전송될 수 있다.
또한 현재의 광 전송 목적지가 본체 블럭 또는 데이타 처리 블럭으로부터 자동적으로 결정되면, 사용자에게는 어느 시간이든 안전하고 용이한 데이타 전송이 허용된다.
본 발명의 이들 및 다른 목적, 특징 및 장점은 다음의 상세한 설명 및 도면을 참조하면 보다 분명해진다.
본 발명의 분리식 PC 카드가 도면을 참조하여 상세히 설명된다.
제1도는 제1 실시예의 구조를 도시한 블럭도.
제2도는 제1 실시예의 외관을 도시한 사시도.
제3(a)도 내지 제3(e)도는 처리 신호 및 동작 타이밍의 제1 실시예를 도시한 타이밍도.
제4도는 컴퓨터와 본체 블럭 사이의 접속 동작의 처리 순차의 제1 실시예를 도시한 플로우 차트.
제5도는 디스플레이 블럭 구조의 제2 실시예를 도시한 블럭도.
제6(a)도 내지 제6(e)도는 처리 신호 및 동작 타이밍의 제2 실시예를 도시한 타이밍도.
제7도는 본체 블럭 구조 및 디스플레이 블럭 구조의 제3 실시예를 도시한 블럭도.
제8도는 제3 실시예의 외관을 도시한 사시도.
제9도는 제4 실시예의 구조를 도시한 블럭도.
제10도는 제5 실시예의 구조를 도시한 블럭도.
제11도는 본체 블럭의 디스플레이 또는 데이타 전송 결정 동작의 처리 순차를 도시한 플로우 차트.
제12도는 종래 기술의 PC 카드 구조를 도시한 블럭도.
제13도는 종래 기술의 PC 카드의 외관을 도시한 사시도.
* 도면의 주요부분에 대한 부호의 설명
11 : 접속기 12 : PC 접속 제어부
13 : 메모리 14 : CPU
15 : 병렬/직렬 데이타 변환기 16 : 광 송신 회로
17 : 발광 다이오드 18 : 스위칭 검출부
19 : 스위치 20 : 전원
21 : 포토 다이오드 22 : 광 수신 회로
23 : 직렬/병렬 데이타 변환기 24 : 클럭 발생 회로
25 : 액정 디스플레이 26 : 디스플레이 제어부
27 : 제어 신호 발생 회로 28 : 전원
제1도는 본 발명의 분리식 PC 카드 구조의 제1 실시예를 도시한 블럭도이고,
제2도는 분리식 PC 카드 외관의 제1 실시예를 도시한 사시도이다.
분리식 PC 카드는 디스플레이 장치를 갖는 PC 카드이고 접속용 PC소켓에 삽입되는 본체 블럭 A 및 블럭 A와 접속/접속 차단되고 본체 블럭 A로부터 광학적으로 송신된 데이타를 수신하고 이 데이타를 화면상에 디스플레이하는 디스플레이 블럭 B를 포함한다. 블럭 A가 아래에 설명된다.
참조번호(11)은 접속기이다. 접속기(11)는 PC 소켓내로 삽입되고 PC와 본체 블럭 A를 접속시킨다.
참조 번호(12)는 PC 접속 제어부이다. PC 접속 제어부(12)는 본체 블럭 A와 PC 사이의 접속을 제어한다.
참조 번호(13)은 메모리이다. 메모리(13)은 PC에/로부터 송신/수신된 데이타를 기억한다.
참조 번호(14)는 CPU이다. CPU(14)는 본체 블럭 A의 각 부를 제어한다.
참조 번호(15)는 병렬/직렬 (P/S) 데이타 변환기이다. P/S 데이타 변환기(15)는 CPU(14)로부터의 병렬 데이타를 직렬 데이타로 변환시킨다.
참조 번호(16)는 광 송신 회로이다. 광 송신 회로(16)은 P/S 데이타 변환기(15)로부터 출력된 데이타를 광 변조 신호로 변환시킨다.
참조 번호(17)는 발광 다이오드 (이후 LED라 함)이다. LED(17)는 광 송신 회로(16)으로부터의 광 변조 신호를 디스플레이 블럭B에 송신한다.
참조 번호(18)는 스위칭 검출부이다. 스위칭 검출부(18)는 후에 설명되는 스위치(19)에 의한 스위치 동작을 검출한다.
참조 번호(19)는 다양한 동작을 위한 스위치이다.
참조 번호(20)는 전원이다. 전원(20)은 본체 블럭 A등의 각 부에 직류를 공급하는 충전 밧테리를 포함한다.
참조 번호(21)는 포토 다이오드 (이후 PD라고 함)이다. PD(21)는 본체 블럭 A로부터 광 데이타를 수신하고 광을 전기 신호로 변환시킴으로써 발생되는 수신 신호를 출력한다.
참조 번호(22)는 광 수신 회로이다. 광 수신 회로(22)는 PD(21)에 의해 전기 신호로 변환된 수신 신호로부터의 데이타를 복조한다. 참조 번호(23)는 직렬/병렬(이후 S/P라고 함) 데이타 변환기이다. S/P 데이타 변환기(23)는 광 수신 회로(22)로부터 출력된 직렬 데이타를 병렬 데이타로 변환시킨다.
참조 번호(24)는 클럭 발생 회로이다. 클럭 발생 회로(24)는 클럭 신호를 나중에 설명되는 제어 신호 발생 회로(27)에 출력한다.
참조 번호(25)는 액정 디스플레이 (이후, LCD 라고 함)이다. LCD(25)는 S/P 데이타 변환기(23)로부터 출력된 병렬 데이타를 그 화면상에 디스플레이한다.
참조 번호(26)는 병렬 데이타에 대응하는 디스플레이 제어부이다. 디스플레이 제어부(26)는 S/P 데이타 변환기(23)로부터의 8비트 병렬 데이타를 장치 선택 신호 및 데이타 광 신호에 기초하여 LCD(25)에 출력한다.
참조 번호(27)는 제어 신호 발생 회로이다. 제어 신호 발생 회로(27)는 클럭 발생 회로(24)에 의해 발생된 클럭 신호에 기초하여 장치 선택 신호 및 데이타 광 신호를 발생한다.
참조 번호(28)는 전원이다. 전원(28)은 디스플레이 블럭 B등의 각 부에 직류를 공급하는 충전 밧테리 등을 포함한다.
다음에, 제1 실시예의 상술한 동작이 설명된다.
제3(a)도 내지 제3(e)도는 처리 신호 및 동작 타이밍의 제1 실시예를 도시하는 타이밍도이다.
제3(a)도는 클럭 발생 회로(24)에 의해 발생된 클럭 신호를 도시한 도면이다. 클럭 신호의 데이타 송신율은 보통 본체 블럭 A 및 디스플레이 블럭 B 사이의 것보다 16배 빠르다. 그러나 이 송신율은 설명을 간단히 하기 위해 여기서는 2배 빠른 것으로 가정한다.
본체 블럭 A에서 CPU(14)는 스위칭 검출부(18)에 의해 스위치(19)에 의한 송신 명령을 검출한다. CPU(14)는 접속기(11) 및 PC 접속 제어부(12)를 통해 PC의 메모리(13)에 기억된 데이타를 판독하고 이 데이타를 P/S 데이타 변환기(15)에 송신한다.
P/S 데이타 변환기(15)는 메모리로부터 판독된 병렬 데이타를 직렬 데이타로 변환시킨다. P/S 데이타 변환기(15)로 부터 출력된 직렬 데이타는 양 이론(positive theory) 시작-중지 동기 신호이고, 제3(b)도에 도시한 바와 같이, 1 비트의 시작 비트, 8 비트의 데이타 비트, 0 비트의 패리티, 및 1 비트의 중지 비트를 포함한다. 그리고 P/S 데이타 변환기(15)로부터의 직렬 데이타는 광 송신 회로(16)에서 변조된 닫음 LED(17)로부터 디스플레이 블럭 B로 광학적으로 송신된다.
디스플레이 블럭 B에서 본체 블럭 A로부터의 광 송신은 PD(21)에서 수신되고 전기 신호로 변환된다. 전기 신호로 변환된 수신 신호는 광 수신 회로(22)로 입력되고 제3(b)도에 도시한 8 비트 직렬 데이타가 복조된다. 이 8비트 직렬 데이타는 시작 비트에 기초하여 S/P 데이타 변환기(23)로 입력된다.
S/P 데이타 변환기(23)는 8비트 직렬 데이타를 제3(c)도에 도시한 8비트 병렬 데이타로 변환시키고 그 다음에 이 데이타를 디스플레이 장치 제어부(26) 및 제어 신호 발생 회로(27)에 출력한다.
제어 신호 발생 회로(27)에서 시작 비트로부터의 클럭 카운트의 수는 클럭 발생 회로(24)로부터의 클럭 신호에 기초하여 카운트되고 제3(d)도에 도시한 장치 선택 신호 및 제3(e)도에 도시한 데이타 광 신호가 발생된다. 이들 장치 선택 신호 및 데이타 광 신호는 디스플레이 장치 제어부(26)에 출력된다.
디스플레이 장치 제어부(26)은 S/P 데이타 변환기(23)으로부터의 8비트 병렬 데이타를 장치 선택 신호 및 데이타 광 신호에 기초하여 LCD(25)에 출력한다. LCD(25)는 다음에 데이타를 디스플레이한다.
제4도는 본체 블럭 A 및 디스플레이 블럭 B에서 컴퓨터와의 접속 동작의 처리 순차를 도시한 플로우 차트이다.
신호 출력 허용 신호가 스위치(19)로부터 스위칭 검출부(18)을 통하여 디스플레이 블럭 B에 출력될 때 (단계 S10), CPU(14)는 PC 또는 디스플레이 블럭 B의 송신 목적지에 대한 검색 동작을 제어한다(단계 S11).
다음에 CPU(14)는 접속기(11)가 PC(도면에 도시 안됨)에 접속되는지를 결정한다(단계 S12). PC가 접속될 때(예), CPU(14)는 디스플레이 블럭 B도의 신호 출력에 대해 “금지”를 지정하고 출력 동작을 중지한다(단계 S13).
다음에 CPU(14)는 접속기(11)가 PC에 접속되지 않는 것을 결정한다 (단계 14). 접속기가 PC로부터 접속 차단될 때 (예), 과정은 단계 S10으로 복귀하고 디스플레이 블럭 B로의 신호 출력이 허용된다.
즉, 접속기(11)가 PC(도면에 도시 안됨)에 접속될 때, 데이타는 PC에 송신되고 접속기 (11)이 PC로부터 접속 차단될 때, 데이타는 디스플레이 블럭 B에 송신된다.
상술한 바와 같이, 단방향 데이타 송신이 제1 실시예에서 수행되고 본체 블럭 B는 본체 블럭 A로 부터 광학적으로 송신된 데이타를 수신하고 데이타를 디스플레이한다. 이때에 본체 블럭 A 및 디스플레이 블럭 B는 접속/접속 차단되므로, 휴대성 및 조작성이 개선된다. 예를 들어, PCMCIA 규격이 두께에 적용되더라도, 본체 블럭 A는 PC에 접속되고 디스플레이 블럭과 분리되게 사용할 수 있다. 그러므로, 디스플레이 장치 및 동작부가 제13도에 도시한 종래의 실시예에서 접속되는 경우에 비해 크기의 증가가 보다 줄어 들고 PC 카드는 휴대형으로 쉽게 만들어질 수 있다.
본체 블럭 A는 또한 데이타를 디스플레이 블럭 B에 광학적으로 송신하고, 예를 들어, PC 카드가 무선 선택 호출 장치, 무선 휴대용 전화 및 휴대용 정보 터미널등 내에 설치될 때, 클럭 신호가 디스플레이부로부터의 신호 라인을 통해 무선 처리 신호와 더 이상 혼합되지 않고 데이타 에러가 거의 발생되지 않는다. 바꾸어 말하면, 클럭 발생 회로(24)로부터의 클럭 신호는 S/P 데이타 변환기(23) 및 제어 신호 발생 회로(27)에만 공급되고, 신호는 특히 광 송신 회로(16), LED(17), PD(21) 및 광 수신 회로(22)와 혼합되지 않으므로, 데이타 에러가 거의 발생되지 않는다.
다음에, 제2 실시예가 설명된다.
제5도는 디스플레이 블럭 Ba 구조의 제2 실시예를 도시한 블럭도이다.
제1 실시예의 제1도 및 제2도에 도시한 S/P 데이타 변환기(23) 대신에, 광 수신 회로(22)로부터 출력된 직렬 데이타를 동기 직렬 데이타로 변환시키는 데이타 변환 회로(30)가 제2 실시예에서 설치된다.
그리고 병렬 데이타에 대응하는 디스플레이 장치 제어부(26) 대신에, LCD(25)상의 화면 디스플레이를 제어하기 위해 직렬 데이타에 대응하는 디스플레이 장치 제어부(31)가 설치된다.
또한, 클럭 신호를 데이타 변환 회로(30)등에 출력하기 위한 클럭 발생 회로(32)가 설치된다.
다른 소자들은 제1 실시예의 제1도 및 제2도에 도시한 것들과 유사하다.
제2 실시예의 다음 동작을 설명한다.
제6(a)도 내지 제6(e)도는 제2 실시예에서 처리 신호 및 동작 타이밍을 도시한 타이밍도이다.
제5도 및 제6도에서, 클럭 발생 회로(32)에서 발생된 클럭 신호의 데이타 송신율은 보통 본체 블럭 A와 디스플레이 블럭 B사이의 것보다 16배 빠르다. 그러나 송신율은 설명을 간단히 하기 위해 여기서는 2배 빠른 것으로 가정한다.
디스플레이 블럭 Ba에서, 본체 블럭 A로 부터 광학적으로 송신된 데이타는 PD(21) 및 광 수신 회로(22)를 통해 복조되고 제6(b)도에 도시한 시작 비트에 기초하여 복조된 8비트 직렬 데이타는 데이타 변환 회로(30)에 입력된다.
데이타 변환 회로(30)에서, 제6(b)도에 도시한 8비트 직렬 데이타는 제6(c)도에 도시한 직렬 데이타로 변환되고 디스플레이 장치 제어부(31) 및 제어 신호 발생 회로(27)에 출력된다.
제어 신호 발생 회로(27)는 제6(d)도에 도시한 장치 선택 신호와 데이타 광 신호 및 제6(e)도에 도시한 동기 클럭 신호를 발생시켜 다음에 클럭 발생 회로(32)로부터의 클럭 신호 및 시작 비트로부터의 클럭 카운트의 수에 기초하여 디스플레이 장치 제어부(31)에 출력한다.
디스플레이 장치 제어부(31)는 데이타 변환 회로(30)으로부터의 8비트 병렬 데이타를 장치 선택 신호 및 데이타 광 신호에 기초하여 LCD(25)에 출력한다. LCD(25)는 데이타를 디스플레이한다.
제2 실시예의 본체 블럭 A 및 디스플레이 블럭 B에서 컴퓨터와의 접속 동작의 처리 순차는 제1 실시예에서 설명된 제4도에 도시한 플로우 차트와 동일하다. 제2 실시예의 장점 또한 제1 실시예의 것과 동일하다. 즉 광학적 단방향 데이타 송신이 수행되고 결과적으로 휴대성 및 조작성이 개선되고 클럭 신호는 무선부가 장착될 때 무선 처리 신호와 더 이상 혼합되지 않는다.
다음에 제3 실시예가 설명된다.
제3 실시예에서, 스위칭 명령이 또한 디스플레이 블럭 Bb로부터 발생될 수 있고 광학적 양방향 송신이 화면상에 데이타를 디스플레이하기 위해 수행된다.
제7도는 본체 블럭 Aa 구조 및 디스플레이 블럭 Bb 구조의 제3 실시예를 도시한 블럭도이다. 제8도는 제7도에 도시한 블럭의 외관을 도시한 사시도이다.
제7도 및 제8도에서, 제1도의 제1 실시예와 유사하게, 제3 실시예의 본체 블럭 Aa는 접속기(11), PC 접속 제어부(12), 메모리(13), CPU(14), P/S 데이타 변환기(15), 광 송신 회로(16), LED(17), 스위칭 검출부(18), 스위치(19) 및 전원(20)을 포함한다. 또한, 본체 블럭 Aa는 디스플레이 블럭 Bb로부터 스위칭 명령용 광 신호를 수신하는 PD(40)과 같은 양방향 광 송신을 위한 소자들, PD(40)으로부터의 수신 신호를 복조하고 복조된 데이타를 출력하는 광 수신 회로(41), 및 광 수신 회로(41)로부터의 직렬 데이타를 병렬 데이타로 변환시키고 이 데이타를 CPU(14)에 출력하는 S/P 데이타 변환기(42)를 포함한다.
디스플레이 블럭 Bb 구조는 제5도에 도시한 제2 실시예의 것과 동일하고, PD(21), 광 수신 회로(22), 데이타 변환 회로(30), 클럭 발생 회로(32), LCD(25), 직렬 데이타에 대응하는 디스플레이 장치 제어부(31), 제어 신호 발생 회로(27) 및 전원(28)을 포함한다.
또한, 디스플레이 블럭 Bb는 명령을 스위칭하는 스위치(44), 본체 블럭 Aa와의 양방향 광 송신을 위해 스위치(44)에 의한 스위칭을 검출하는 스위칭 검출부(45)를 포함한다. 또한 디스플레이 블럭은 스위칭 검출부(45)로부터의 스위칭 신호에 대한 데이타를 변조하는 광 송신 회로(46) 및 광 송신 회로(46)으로부터의 스위칭 신호에 의해 구동되고 데이타를 광학적으로 송신하는 LED(47)를 포함한다.
다음에, 제3 실시예의 동작을 설명한다.
제3 실시예에서, 본체 블럭 Aa는 제1도에 도시한 제1 실시예와 동일한 방식으로 동작한다. 디스플레이 블럭 Bb는 제5도에 도시한 제2 실시예와 동일한 방식으로 동작한다. 디스플레이 블럭 Bb에서, 스위칭 검출부(45)는 스위치(44)에 의한 스위칭 명령을 검출하고 광 송신 회로(46) 내의 스위칭 신호에 대한 명령을 변조한다. 광 송신 회로(46)으로부터의 이 스위칭 신호는 LED(47)로부터 광학적으로 송신된다. 본체 블럭 Aa에서, PD(40)은 디스플레이 블럭 Bb로부터의 명령을 스위칭하기 위한 광 신호를 수신하고 이 광 신호를 전기 신호로 변환시킨다. PD(40)으로부터의 이 수신 신호는 다음에 광 수신 회로(41)에서 복조되고, 이 복조된 데이타는 S/P 데이타 변환기(42)에 입력된다. S/P 데이타 변환기(42)는 직렬 데이타를 병렬 데이타로 변환시키고 이 데이타를 CPU(14)에 출력한다. 다음에 CPU(14)는 본체 블럭 Aa내의 스위치(19)에 의한 스위칭 명령과 동일한 명령을 디스플레이 블럭 Bb 내의 스위치(44)에 의한 스위칭 동작에서 발생할 수 있다. 제3 실시예의 장점은 제1 실시예의 것과 동일하다. 즉, 광학적 양방향 데이타 송신이 수행되고 본체 블럭 Aa와 디스플레이 블럭 Bb가 접속/접속 차단된다. 결과적으로, 휴대성 및 조작성이 개선되고 무선부가 장착될때 클럭 신호가 무선 처리 신호와 더 이상 혼합되지 않는다.
다음에, 제4 실시예를 설명한다.
제4 실시예에서, 광학적 양방향 데이타 송신이 제1 내지 제3 실시예에서의 디스플레이 블럭 B 내지 Bb 대신에 데이타 처리 블럭 D를 사용하여 수행된다.
제9도는 제4 실시예 구조를 도시한 블럭도이다.
제9도에서, 본체 블럭 Aa는 제7도에 도시한 제3 실시예와 동일하다. 데이타 블럭 Aa와의 광 데이타 송신을 수행하는 데이타 처리 블럭 D는 각 부를 제어하고 데이타를 본체 블럭 Aa에 송신하는 CPU(5), 메모리(51) 및 본체 블럭 Aa로부터 광 신호를 수신하는 PD(52)를 포함한다. 이 블럭은 또한 버스 라인을 통해 CPU(50)에 접속되고 PD(52)로부터의 수신 신호를 복조하는 광 수신 회로(53) 및 데이타를 본체 블럭 Aa에 광학적으로 송신하는 LED(55)를 포함한다. 또한, 블럭 D는 버스 라인을 통해 CPU(50)에 접속되고 변조 데이타를 LED(55)에 송신하는 광 송신 회로(54), 및 버스 라인을 통해 CPU(50)에 접속되고 직렬 데이타를 병렬 데이타로 변환시키는 S/P 데이타 변환기(56)을 포함한다. 게다가, 이 블럭은 버스 라인을 통해 CPU(50)에 접속되고 병렬 데이타를 직렬 데이타로 변환시키는 P/S 데이타 변환기(57), 클럭 신호를 S/P 데이타 변환기(56) 및 P/S 데이타 변환기(57)등에 공급하는 클럭 발생 회로(58) 및 데이타 처리 블럭 D의 각 부에 직류를 공급하는 전원(59)를 포함한다.
다음에, 제4 실시예의 동작이 설명된다.
제9도에 도시한 제4 실시예의 본체 블럭 Aa는 제1도에 도시한 제1 실시예와 동일한 방식으로 동작한다. 데이타 처리 블럭 D에서, 데이타는 CPU(50)의 제어하에서 본체 블럭 Aa로 광학적으로 송신된다. PD(52)는 본체 블럭 Aa로부터 광 신호를 수신하고 광 신호를 전기 신호로 변환시킨다. 다음에 이 수신 신호는 광 수신 회로(53)에서 복조된다. 다음에 S/P 데이타 변환기(56)은 복조된 직렬 데이타를 병렬 데이타로 변환시킨다.
그리고 CPU(50)은 메모리(51)로부터 병렬 데이타를 판독한다.
다음에 이 병렬 데이타는 P/S 데이타 변환기(57)에 의해 직렬 데이타로 변환되고 광 송신 회로(54)로 송신된다. 광 송신 회로(54)는 직렬 데이타를 변조하고 이 데이타를 LED(55)로 출력한다. 다음에 LED(55)는 데이타를 본체 블럭 Aa로 송신한다.
제4 실시예에서, 광학적 양방향 데이타 송신이 수행되고 본체 블럭 Aa 및 디스플레이 블럭 Bb는 접속/접속 차단된다. 결과적으로 휴대성 및 조작성이 개선되고 클럭 신호는 무선 장치가 장착될때 더 이상 무선 처리 신호와 혼합되지 않는다.
다음에, 제5 실시예를 설명한다.
제4 실시예와 유사하게, 양방향 데이타 송신이 제5 실시예에서 수행되고 데이타가 외부 컴퓨터로부터 입력된다.
제10도는 제5 실시예의 주요 구성을 도시한 블럭도이다.
제10도에서, 본체 블럭 Aa는 제7도에 도시한 제3 실시예와 동일하다. 데이타를 본체 블럭 Aa에 광학적으로 송신하는 데이타 처리 블럭 Da는 본체 블럭 Aa로부터 광 신호를 수신하고 광 신호를 전기 신호로 변환시키는 PD(52), PD(52)로부터의 수신 신호를 복조하는 광 수신 회로(53), 복조 데이타를 송신하는 광 송신 회로(54), 및 광 송신 회로(54)로부터의 복조 데이타를 본체 블럭 Aa로 광학적으로 송신하는 LED(55)를 포함한다. 광 수신 회로(53)과 광 송신 회로(54)는 컴퓨터 (도면에 도시안됨)의 직렬 인터페이스(I/F), 예를들어 RS232 CI/F 회로에 접속된다.
제5 실시예에서의 데이타 처리 블럭 Da는 제9도에 도시한 제4 실시예와 동일한 방식으로 동작하고 I/F 회로를 통해 컴퓨터로부터 송신된 데이타를 광 송신 회로(54) 및 LED(55)를 통해 송신한다. PD(52)는 본체 블럭 Aa로부터 광 신호를 수신하고 광 신호를 전기 신호로 변환시킨다. 다음에 수신 신호는 광 수신 회로(53)에서 복조되어 I/F 회로를 통해 컴퓨터로 송신된다.
제4 실시예와 유사하게, 광학적 양방향 데이타 송신이 제5 실시예에서 수행되고 그 장점은 제4 실시예의 것과 동일하다. 또한, 데이타는 접속된 컴퓨터에 의해 송신되므로 데이타는 큰 용량으로 송신될 수 있다.
상술한 바와 같이, 제1 내지 제3 실시예에서, 본체 블럭 A 또는 Aa는 단방향/양방향 광학적 데이타 송신을 수행하고 디스플레이 블럭 B, Ba 또는 Bb는 데이타를 화면상에 디스플레이한다.
제4 및 제5 실시예에서, 블럭 Aa는 데이타 처리 블럭 D 또는 Da와의 양방향 광학적 데이타 송신을 수행한다.
이들 경우에, 본체 블럭 A, Aa와 디스플레이 블럭 B, Ba, Bb와 데이타 처리 블럭 D, Da는 접속/접속 차단되고 데이타는 이들 블럭간에 광학적으로 처리 (송신/수신)된다. 그러므로, 본체, 디스플레이 및 데이타 처리 블럭은 교환을 위해 접속/접속 차단된다. 이 때에, 본체 블럭 A 또는 Aa는 디스플레이 블럭 B, Ba 또는 Bb로부터 광학적 송신/수신 목적지를 결정하고 데이타 처리 블럭 D 또는 Da는 다음에 그 결과를 디스플레이하거나 데이타를 송신한다.
제11도는 본체 블럭 A 및 Aa에서의 디스플레이 또는 데이타 송신을 위한 결정 동작의 처리 순차를 도시한 플로우 차트이다.
제11도의 실시예에서, 처리는 제1도 및 제7도의 본체 블럭 A 및 Aa의 스위치(19)로 부터 계속된다. 먼저, 결정 동작 신호가 스위칭 검출부(18)을 통해 CPU(14)로 입력되고 광 송신 목적지가 데이타 처리 블럭 D 또는 Da로부터 결정된다 (단계 S20). 신호가 입력되면(예), 신호는 P/S 데이타 변환기(15), 광 송신 회로(16), 및 LED(17)을 통해 데이타 처리 블럭 D 또는 Da로 송신된다 (단계21).
다음에, 처리는 데이타 처리 블럭 D 또는 Da로부터 응답 대기 상태로 들어간다(단계 D22). 데이타 처리 블럭 D 또는 Da는 본체 블럭 A 또는 Aa로부터 광 신호 결정 동작을 수신하고 수신된 신호에 응답하는 응답 신호를 광학적으로 송신한다(단계 S23).
응답신호가 내장 타이머등에 의해 카운트된 소정 주기내에서 CPU(14)에 입력되지 않을 때(단계 S25: 아니오), 제1 내지 제3 실시예에서의 디스플레이 블럭 B, Ba 또는 Bb는 광 송신 목적지로서 결정되고(단계 S26) 즉, 광 송신 목적지는 화면상에 데이타를 디스플레이하는 디스플레이 블럭 B, Ba 또는 Bb인 것으로 검출된다.
또한, 응답 신호가 내장 타이머등에 의해 카운트된 소정 주기내에서 입력될 때(단계 S25: 예), 제4 및 제5 실시예에서의 데이타 처리 블럭 D 또는 Da는 광 송신 목적지로 결정된다(단계 S27). 이 때, 단계 S23에서 데이타 처리 블럭 D 또는 Da에서는, 본체 블럭 A 또는 Aa의 광 신호 결정 동작 신호 명령이 PD(52)와, 광 수신 회로(53) 및 S/P 데이타 변환기 (56)에서 처리되고 CPU(50)으로 입력된 다음, 응답 신호가 P/S 데이타 변환기(57), 광 송신 회로(54) 및 LED(55)를 통해 본체 블럭 A 또는 Aa로 송신된다.
본체 블럭 A 또는 Aa에서, 데이타 처리 블럭 D 또는 Da로부터의 광 송신 응답 신호는 PD(40), 광 수신 회로(41), 및 S/P 데이타 변환기(42)를 퉁해 CPU(14)로 입력되어 이들을 체크한다.
이 방식으로, 본체 블럭 A 및 Aa와 광학적으로 통신하는 목적지가 데이타 화면 디스플레이를 위한 디스플레이 블럭 B, Ba 및 Bb중의 어느 하나인지 또는 목적지가 데이타 처리 블럭 D 또는 Da 인지가 자동적으로 결정된다. 결과적으로, PC는 사용자에 의해 자유로이 접속/접속 차단되는 데이타 처리 블럭 D 또는 Da와의 안전하고 용이한 데이타 송신을 자동적으로 수행한다.
본 실시예에서, 무선 송신이 광에 의해 수행되고 데이타 송신/수신이 예를 들어 클럭 신호와 같은 누출 전자파를 발생시키지 않는 적외선을 사용함으로써 수행될 수 있다.

Claims (19)

  1. 본체 블럭과 디스플레이 블럭을 포함하는 컴퓨터에 접속되는 PC 카드에 있어서, 상기 본체 블럭은 상기 컴퓨터와 접속하는 접속기, 상기 접속기와 상기 컴퓨터 간의 접속을 제어하는 접속 제어 수단, 상기 접속기를 통해 상기 컴퓨터로부터 데이타를 수신하고 상기 데이타를 지정된 포맷 데이타로 변환시키는 제1 데이타 변환 수단, 및 상기 데이타 변환 수단에 의해 변환된 데이타를 배선을 통하지 않고 상기 디스플레이 블럭에 송신하는 송신 수단을 포함하고, 상기 디스플레이 블럭은 상기 본체 블럭의 상기 송신 수단으로부터 송신된 데이타를 수신하는 수신 수단, 상기 수신 수단에 의해 수신된 데이타를 지정된 포맷 데이타로 변환시키는 제2 데이타 변환 수단, 및 상기 제2 데이타 변환 수단에 의해 변환된 데이타를 디스플레이하는 디스플레이 수단을 포함하는 것을 특징으로 하는 PC 카드.
  2. 제1항에 있어서, 상기 본체 블럭의 상기 송신 수단은 광을 이용하여 데이타를 송신하는 송신 수단을 포함하고, 상기 디스플레이 블럭의 상기 수신 수단은 광을 이용하여 데이타를 수신하는 수신 수단을 포함하는 것을 특징으로 하는 PC 카드.
  3. 제1항에 있어서, 상기 본체 블럭의 상기 송신 수단은 적외선을 이용하여 데이타를 송신하는 송신 수단을 포함하고, 상기 디스플레이 블럭의 상기 수신 수단은 적외선을 이용하여 데이타를 수신하는 수신 수단을 포함하는 것을 특징으로 하는 PC 카드.
  4. 제1항에 있어서, 상기 본체 블럭과 상기 디스플레이 블럭은 물리적으로 일체화될 수 있는 것을 특징으로 하는 PC 카드.
  5. 제1항에 있어서, 상기 디스플레이 블럭은 상기 본체 블럭에 대해 명령을 발생하는 명령 발생 수단, 및 상기 명령을 배선을 통하지 않고 상기 본체 블럭에 송신하는 송신 수단을 포함하고, 상기 본체 블럭은 상기 명령을 배선을 통하지 않고 수신하는 수신 수단, 및 상기 수신된 명령에 기초하여 데이타 송신을 제어하는 제어 수단을 포함하는 것을 특징으로 하는 PC 카드.
  6. 제5항에 있어서, 상기 디스플레이 블럭의 상기 송신 수단은 광을 이용하여 데이타를 송신하는 송신 수단을 포함하고, 상기 본체 블럭의 상기 수신 수단은 광을 이용하여 데이타를 수신하는 수신 수단을 포함하는 것을 특징으로 하는 PC 카드.
  7. 제5항에 있어서, 상기 디스플레이 블럭의 상기 송신 수단은 적외선을 이용하 여 데이타를 송신하는 송신 수단을 포함하고, 상기 본체 블럭의 상기 수신 수단은 적외선을 이용하여 데이타를 수신하는 수신 수단을 포함하는 것을 특징으로 하는 PC 카드.
  8. 본체 블럭과 데이타 처리 블럭을 포함하는 컴퓨터에 접속되는 PC 카드에 있어서, 상기 본체 블럭은 상기 컴퓨터와 접속하는 접속기, 상기 접속기와 상기 컴퓨터 간의 접속을 제어하는 접속 제어 수단, 상기 접속기를 통해 상기 컴퓨터로부터 데이타를 수신하고 데이타를 지정된 포맷 데이타로 변환시키는 제1 데이타 변환 수단, 상기 제1 데이타 변환 수단에 의해 변환된 데이타를 배선을 통하지 않고 상기 데이타 처리 블럭에 송신하는 제1 송신 수단, 상기 데이타 처리 블럭으로부터 데이타를 수신하는 제1 수신 수단, 및 상기 제1 수신 수단에 의해 수신된 데이타를 지정된 포맷 데이타로 변환시키는 제2 데이타 변환 수단을 포함하고, 상기 데이타 처리 블럭은 상기 제1 송신 수단에 의해 송신된 데이타를 수신하는 제2 수신 수단, 상기 제2 수신 수단에 의해 수신된 데이타를 지정된 포맷 데이타로 변환시키는 제3 데이타 변환 수단, 상기 본체 블럭에 송신될 데이타를 지정된 포맷 데이타로 변환시키는 제4 데이타 변환 수단, 및 상기 제4 데이타 변환 수단에 의해 변환된 데이타를 배선을 통하지 않고 상기 본체 블럭에 송신하는 제2 송신 수단을 포함하는 것을 특징으로 하는 PC 카드.
  9. 제8항에 있어서, 상기 제1 송신 수단 및 상기 제2 송신 수단은 광을 이용하여 데이타를 송신하는 송신 수단을 각각 포함하고, 상기 제1 수신 수단 및 상기 제2 수신 수단은 광을 이용하여 데이타를 수신하는 수신 수단을 각각 포함하는 것을 특징으로 하는 PC 카드.
  10. 제8항에 있어서, 상기 제1 송신 수단 및 상기 제2 송신 수단은 적외선을 이용하여 데이타를 송신하는 송신 수단을 각각 포함하고, 상기 제1 수신 수단 및 상기 제2 수신 수단은 적외선을 이용하여 데이타를 수신하는 수신 수단을 각각 포함하는 것을 특징으로 하는 PC 카드.
  11. 제8항에 있어서, 상기 본체 블럭과 상기 데이타 처리 블럭은 일체로 될 수 있는 것을 특징으로 하는 PC 카드.
  12. 제8항에 있어서, 상기 데이타 처리 블럭은 상기 제3 데이타 변환 수단에 의해 변환된 데이타를 처리하는 데이타 처리 수단을 포함하는 것을 특징으로 하는 PC 카드.
  13. 제8항에 있어서, 상기 데이타 처리 블럭은 다른 터미널과 접속하는 접속 수 단을 포함하고, 상기 제2 송신 수단은 상기 접속 수단을 통해 상기 터미널로부터 데이타를 수신하고 상기 데이타를 상기 본체 블럭에 송신하는 수단을 포함하고, 상기 제2 수신 수단은 상기 본체 블럭으로부터 수신된 데이타를 상기 접속 수단을 통해 상기 터미널에 송신하는 송신 수단을 포함하는 것을 특징으로 하는 PC 카드.
  14. 본체 블럭, 디스플레이 블럭, 및 데이타 처리 블럭을 포함하는 컴퓨터에 접속되는 PC 카드에 있어서, 상기 본체 블럭은 상기 컴퓨터와 접속하는 접속기, 상기 접속기와 상기 컴퓨터 간의 접속을 제어하는 접속 제어 수단, 상기 접속기를 통해 상기 컴퓨터로부터 데이타를 수신하고 상기 데이타를 지정된 포맷 데이타로 변환시키는 제1 데이타 변환 수단, 상기 제1 데이타 변환 수단에 의해 변환된 데이타를 배선을 통하지 않고 상기 디스플레이 블럭 및/또는 상기 데이타 처리 블럭에 송신하는 제1 송신 수단, 상기 데이타 처리 블럭으로부터 데이타를 수신하는 제1 수신 수단, 및 상기 제1 수신 수단에 의해 수신된 데이타를 지정된 포맷 데이타로 변환시키는 제2 데이타 변환 수단을 포함하고, 상기 디스플레이 블럭은 상기 제 1 송신 수단으로부터 송신된 데이타를 수신하는 제 2 수신 수단, 상기 제 2 수신 수단에 의해 수신된 데이타를 지정된 포맷 데이타로 변환시키는 제3 데이타 변환 수단, 및 상기 제2 데이타 변환 수단에 의해 변환된 데이타를 디스플레이하는 디스플레이 수단을 포함하고, 상기 데이타 처리 블럭은 상기 제1 송신 수단에 의해 송신된 데이타를 수신하는 제3 수신 수단, 상기 제3 수신 수단에 의해 수신된 데이타를 지정된 포맷 데이타로 변환시키는 제4 데이타 변환 수단, 상기 본체 블럭에 송신될 데이타를 지정된 포맷 데이타로 변환시키는 제5 데이타 변환 수단, 및 상기 제5 데이타 변환 수단에 의해 변환된 데이타를 배선을 통하지 않고 상기 본체 블럭에 송신하는 제2 송신 수단을 포함하는 것을 특징으로 하는 PC 카드.
  15. 제14항에 있어서, 상기 디스플레이 블럭은 상기 본체 블럭에 대해 명령을 발생하는 명령 발생 수단, 및 상기 명령을 배선을 통하지 않고 상기 본체 블럭에 송신하는 제3 송신 수단을 포함하고, 상기 본체 블럭은 상기 제3 송신 수단에 의해 송신된 상기 명령을 수신하는 제4 수신 수단, 및 상기 수신된 명령에 기초하여 데이타 송신을 제어하는 제어 수단을 포함하는 것을 특징으로 하는 PC 카드.
  16. 제15항에 있어서, 상기 제1 송신 수단, 상기 제2 송신 수단, 및 상기 제3 송신 수단은 광을 이용하여 데이타를 송신하는 송신 수단을 각각 포함하고, 상기 제1 수신 수단, 상기 제2 수신 수단, 상기 제3 수신 수단, 및 상기 제4 수신 수단은 적외선을 이용하여 데이타를 수신하는 수신 수단을 각각 포함하는 것을 특징으로 하는 PC 카드.
  17. 제15항에 있어서, 상기 제1 송신 수단, 상기 제2 송신 수단, 및 상기 제3 송신 수단은 적외선을 이용하여 데이타를 송신하는 송신 수단을 각각 포함하고, 상기 제1 수신 수단, 상기 제2 수신 수단, 상기 제3 수신 수단, 및 상기 제4 수신 수단은 적외선을 이용하여 데이타를 수신하는 수신 수단을 각각 포함하는 것을 특징으로 하는 PC 카드.
  18. 제14항에 있어서, 상기 본체 블럭과 상기 디스플레이 블럭과 상기 데이타 처리 블럭은 일체로 될 수 있는 것을 특징으로 하는 PC 카드.
  19. 제14항에 있어서, 상기 본체 블럭은 결정 신호를 상기 제1 송신 수단을 통해 상기 데이타 처리 블럭에 송신하는 송신 수단, 상기 결정 신호에 대한 응답 신호가 소정 시간 주기 동안 상기 수신 수단을 통해 수신되지 않을 때 통신 목적지가 상기 디스플레이 블럭이라고 추정하는 추정 수단을 포함하고, 상기 데이타 처리 블럭은 상기 본체 블럭의 송신 목적지가 상기 데이타 처리 블럭일 때 상기 제2 송신 수단으로부터의 상기 수신된 결정 신호에 대한 응답 신호를 상기 본체 블럭에 송신하는 송신 수단을 포함하는 것을 특징으로 하는 PC 카드.
KR1019960041592A 1995-09-25 1996-09-23 분리식 퍼스널 컴퓨터 카드 KR100277146B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP7246252A JPH0991397A (ja) 1995-09-25 1995-09-25 分離式pcカード
JP95-246252 1995-09-25

Publications (2)

Publication Number Publication Date
KR970016877A KR970016877A (ko) 1997-04-28
KR100277146B1 true KR100277146B1 (ko) 2001-01-15

Family

ID=17145765

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960041592A KR100277146B1 (ko) 1995-09-25 1996-09-23 분리식 퍼스널 컴퓨터 카드

Country Status (5)

Country Link
US (1) US5920706A (ko)
JP (1) JPH0991397A (ko)
KR (1) KR100277146B1 (ko)
CN (1) CN1156865A (ko)
GB (1) GB2305526B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030013796A (ko) * 2001-08-09 2003-02-15 신현태 광을 이용한 데이타 전송장치 및 그 방법

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5991530A (en) * 1993-02-05 1999-11-23 Canon Denshi Kabushiki Kaisha Interface device receivable in card storage device slot of host computer
KR100455448B1 (ko) * 1997-02-28 2004-12-23 삼성전자주식회사 분리형노트북pc
DE19932066A1 (de) * 1999-07-12 2001-01-25 Elero Gmbh Schnittstelle
WO2002097640A1 (de) * 2001-05-28 2002-12-05 Ascom Ag Gerät mit elektronischen modulen und verfahren zu dessen betrieb
GB2376320A (en) * 2001-06-08 2002-12-11 Hewlett Packard Co An electronic interface device having a mechanical connector and circuits for receiving, transmitting, decoding and mapping the I/O signals
US7046213B2 (en) * 2002-06-05 2006-05-16 Ibm Apparatus and method for direct manipulation of electronic information
US7243173B2 (en) * 2004-12-14 2007-07-10 Rockwell Automation Technologies, Inc. Low protocol, high speed serial transfer for intra-board or inter-board data communication
JP4980800B2 (ja) * 2007-06-07 2012-07-18 株式会社オリンピア 遊技機及び遊技機用メモリモジュール
US8310490B2 (en) * 2009-05-28 2012-11-13 Tandberg Data Corporation Display for information storage module
JP2011100442A (ja) * 2009-10-06 2011-05-19 Semiconductor Energy Lab Co Ltd 無線通信機能を有する半導体装置
GB2548944B (en) * 2014-04-17 2018-11-28 Z Integrated Digital Tech Inc Electronic test device data communication
JP2017117006A (ja) * 2015-12-21 2017-06-29 株式会社東海理化電機製作所 表示付装着具及び表示付携帯機

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60220482A (ja) * 1984-04-17 1985-11-05 Dainippon Printing Co Ltd Icカ−ド用ケ−ス
JPH01139581A (ja) * 1987-08-20 1989-06-01 Nissan Chem Ind Ltd テトラヒドロフタルイミド誘導体、その製法および除草剤
JPH01110995A (ja) * 1987-10-26 1989-04-27 Hitachi Ltd Icカード携帯用収納ケース
US5540597A (en) * 1993-12-15 1996-07-30 International Business Machines Corporation All flex PCMCIA-format cable
JP3402498B2 (ja) * 1993-12-24 2003-05-06 パイオニア株式会社 車載用電子機器
JPH10502181A (ja) * 1994-06-20 1998-02-24 ネオマジック・コーポレイション メモリインタフェースのないグラフィックスコントローラ集積回路
US5613092A (en) * 1994-09-01 1997-03-18 Motorola Inc. Peripheral card having an adaptive PCMCIA compliant interface
US5613095A (en) * 1994-10-31 1997-03-18 Motorola, Inc. Peripheral card having independent functionally and method used therewith
US5684497A (en) * 1994-12-21 1997-11-04 Siliscape, Inc. Twice folded compound magnified virtual image electronic display
US5625372A (en) * 1994-12-21 1997-04-29 Siliscape, Inc. Compact compound magnified virtual image electronic display
US5619396A (en) * 1995-02-21 1997-04-08 Intel Corporation Modular PCMCIA card

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030013796A (ko) * 2001-08-09 2003-02-15 신현태 광을 이용한 데이타 전송장치 및 그 방법

Also Published As

Publication number Publication date
GB2305526B (en) 1999-10-27
JPH0991397A (ja) 1997-04-04
GB2305526A (en) 1997-04-09
US5920706A (en) 1999-07-06
KR970016877A (ko) 1997-04-28
GB9619995D0 (en) 1996-11-13
CN1156865A (zh) 1997-08-13

Similar Documents

Publication Publication Date Title
KR100277146B1 (ko) 분리식 퍼스널 컴퓨터 카드
JP2810774B2 (ja) 携帯端末装置のデータ送信方式、及び携帯端末装置
JP2005070832A (ja) 電子装置およびインタフェース装置
US20040001307A1 (en) Information processing apparatus having a detachable keyboard
EP0919932B1 (en) Expansion card
JPH1056673A (ja) 無線通信機および情報処理装置
US6243780B1 (en) Interface of a monitor communicating with personal computer
KR20070023429A (ko) 범용직렬버스를 이용한 적외선 통신 장치
KR200198101Y1 (ko) 컴퓨터용 전력선 통신용 단말장치
JPH0221381A (ja) データ通信システム
KR200141957Y1 (ko) 휴대용 컴퓨터와 도킹 스테이션의 광결합 인터페이스 장치
JP2001069236A (ja) 無線通信装置および電源切り替え方法
US5923373A (en) Communication system for communicating between two microcomputers
JP2899081B2 (ja) 通信システム
KR100655484B1 (ko) 이동통신 단말기의 데이터 통신 인터페이스 장치
CN214955958U (zh) 一种显示屏控制系统
KR100276260B1 (ko) 무선모뎀의 파워앰프모듈 전원변환회로
US5825859A (en) Display control device allowing information transmission to both display and dialer
JP4565618B2 (ja) 入出力装置および入出力装置の制御方法
KR200232714Y1 (ko) 휴대형정보단말기용적외선연결장치
JPH10174177A (ja) 赤外線通信制御システムおよび赤外線通信制御方法
KR19990042344A (ko) 적외선 통신 기능을 갖는 크래이들 장치
KR200352681Y1 (ko) 휴대 단말기간의 접속 및 데이터 공유장치
KR100479610B1 (ko) 스마트 모니터 시스템 및 그 구동방법
JPH11186967A (ja) 赤外線通信装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee