KR100229980B1 - 플라즈마 디스플레이패널의 구동방식 - Google Patents

플라즈마 디스플레이패널의 구동방식 Download PDF

Info

Publication number
KR100229980B1
KR100229980B1 KR1019960053886A KR19960053886A KR100229980B1 KR 100229980 B1 KR100229980 B1 KR 100229980B1 KR 1019960053886 A KR1019960053886 A KR 1019960053886A KR 19960053886 A KR19960053886 A KR 19960053886A KR 100229980 B1 KR100229980 B1 KR 100229980B1
Authority
KR
South Korea
Prior art keywords
period
electrode
pulse
independent
electrode group
Prior art date
Application number
KR1019960053886A
Other languages
English (en)
Other versions
KR970026611A (ko
Inventor
다카시 사사키
마사지 이시가키
노리오 야츠다
유지 사노
히로시 오타카
노부유키 우시후사
에이지 마츠자키
세이치 츠치다
Original Assignee
가나이 쓰도무
가부시끼가이샤 히다치 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쓰도무, 가부시끼가이샤 히다치 세이사꾸쇼 filed Critical 가나이 쓰도무
Publication of KR970026611A publication Critical patent/KR970026611A/ko
Application granted granted Critical
Publication of KR100229980B1 publication Critical patent/KR100229980B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • G09G3/2983Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using non-standard pixel electrode arrangements
    • G09G3/2986Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using non-standard pixel electrode arrangements with more than 3 electrodes involved in the operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

퍼스널컴퓨터나 워크스테이션 등의 디스플레이장치, 평면형의 벽걸이 텔레비젼, 광고 등의 표시장치 등에 사용되는 플라즈마 디스플레이 패널의 구동방식에 관한 것으로서, 배면측공간에서 전면라이트를 실행하고 오방전을 방지해서 확실한 구동을 실행할 수 있도록 한 플라즈마 디스플레이 패널의 구동방식을 제공하기 위해, 메모리형 AC플라즈마 디스플레이패널의 구동방식에 있어서, 그 1개의 표시기간이 전면라이트 기간과 앞면소거기간 및 유지방전기간으로 이루어지고, 이 전면라이트 기간의 전면라이트방전을 배면측전극군에 의해 상기 배면측공간에서 실행하는 플라즈마 디스플레이패널의 구동방식을 구성하였다.
이러한 구성에 의해 앞측면에 도달하는 전면라이트의 광을 저감해서 콘트라스트를 향상시킬 수 있고, 의도하지 않은 방전을 방지하여 안정된 동작을 실행할 수 있다.

Description

플라즈마 디스플레이 패널의 구동방식
본 발명은 퍼스널컴퓨터나 워크스테이션 등의 디스플레이장치, 평면형의 벽걸이 텔레비젼, 광고 등의 표시장치 등에 사용되는 플라즈마 디스플레이 패널의 구동방식에 관한 것이다. 본 발명은 특히 메모리형 AC플라즈마 디스플레이 패널의 구동방식에 사용해서 적합하다.
종래의 AC플라즈마 디스플레이장치는 예를 들면 일본국 특허공개공보 평성5-188877호에 개시되어 있는 바와 같이 그 1개의 발광표시기간이 전면 라이트 소거기간, 라이트(어드레스)기간 및 유지방전기간으로 이루어지고, 전면라이트 및 소거는 앞면측의 공통전극에 펄스를 인가해서 실행하고 있다. 이때, 배면측의 전극군은 앞면측의 전극군에 대해서 상대적으로 낮은 전위로 설정하고 배면측에 플러스의 전하, 앞면측에 마이너스의 전하가 모이도록 구성되어 있다.
그러나, 이와 같은 종래의 방식에서는 전면라이트를 앞면측의 전극에 의해 실행하고 있으므로, 흑의 표시, 즉 발광표시를 실행하지 않는 경우에도 전면라이트에 의해서 발광이 있어 흑(黑)이 흑이 아니라 회색으로 된다고 하는 현상이 발생하고 콘트라스트가 저하한다고 하는 문제가 있었다. 본 발명자들은 이와 같은 결점을 해결하기 위해 앞면측에 공통전극과 독립전극을 마련하여 배면측의 공통전극과 독립전극 사이에서 전면라이트방전을 실행시킬 수 있는 플라즈마 디스플레이이 패널을 발명하였다. 그러나, 이와 같은 패널의 구동방식에 대해서는 아직 알려져 있지 않다.
본 발명의 목적은 이와 같은 구성의 패널의 구동방식을 제공하는 것이다. 본 발명은 특히, 배면측공간에서 전면라이트를 실행하고 오방전을 방지해서 확실한 구동을 실행할 수 있도록 한 플라즈마 디스플레이 패널의 구동방식을 제공하는 것이다.
제1도는 본 발명에 의한 플라즈마 디스플레이 패널의 구동방식의 1실시 형태에 있어서의 서브필드기간의 인가구동파형을 도시한 도면,
제2도는 플라즈마 디스플레이 패널 구조의 일부를 도시한 분해사시도,
제3도는 제2도에 도시한 플라즈마 디스플레이 패널의 화살표 A방향에서 본 단면도,
제4도는 제2도에서 도시한 플라즈마 디스플레이 패널의 화살표 B방향에서 본 단면도,
제5는 제2도에 있어서의 앞면유리기판측의 전극의 일부를 도시한 평면도,
제6도는 제2도에 있어서의 앞면유리기판측의 셀의 주방전을 실행하는 전극의 조합을 도시한 평면도.
제7도는 제2도에 있어서의 중간층 격벽의 1화소분을 확대해서 도시한 평면도,
제8도는 제2도에서 있어서의 배면판 유리기판측의 전극의 일부를 도시한 평면도,
제9도는 본 발명에 의한 플라즈마 디스플레이 패널의 구동방식의 1실시형태에 있어서의 1필드기간의 타이밍도,
제10도는 본 발명에 의한 플라즈마 디스플레이 패널의 구동방식의 1실시형태에 있어서의 발광하지 않는 셀의 서브필드기간의 인가구동파형을 도시한 도면.
<도면의 주요부분에 대한 부호의 설명>
1, 2 : 전면라이트펄스 3 : 라이트펄스
4 : 규제펄스 5 : 제2세선거 소거펄스
6 : 라이트펄스 7 : 유지방전펄스
8 : 규제펄스 9 : 제1세선 소거펄스
10 : 인상펄스 11 : 유지방전펄스
15 : 앞면유리기판 16:공통 X전극
17 : 독립 Y전극 22 : 배면유리기관
23 : 공통 a전극 25 : 독립 A전극
28 : 상하격벽 29 : 측면격벽
30 : 중간층격벽 32 : 주방전공간
33 : 예비방전공간 34 : 형광체층
상기 목적을 달성하기 위해서 본 발명은 각 발광표시간이 전면라이트기간, 앞면소거기간, 라이트기간 및 유지방전기간으로 이루어지고, 배면측에 공통전극과 독립전극을 서로 평행하게 배치한 구조를 이루어서 배면측의 이들의 전극군에 의해 상기 전면라이트기간의 전면라이트방전을 상하격벽에 의해 구분된 형광체가 없는 배면측공간에서 실행한다.
각 발광표시간을 전면라이트기간, 앞면소거기간, 라이트기간 및 유지방전기간으로 나누고, 상기 전면라이트기간의 전면라이트방전은 배면유리기판에 마련된 독립전극과 공통전극에 의해 상하격벽에 의해 분할된 형광체가 없는 배면측공간에서 실행되므로, 앞면측에 도달하는 광은 방전광의 일부분만으로 되어 현저히 적어진다. 이 때문에 앞면측에 도달하는 광이 적어져 불필요한 광이 감소되므로, 콘트라스트가 향상된다. 또, 배면공간에서 전면라이트방전을 실행할 때에 앞면측전극군에 규제전압을 인가하는 것에 의해 오방전을 방지할 수 있다.
이하, 본 발명의 실시형태를 도면을 사용해서 설명한다.
도2는 본 발명자에 의해서 발명되고, 본 발명의 구동장치 및 구동방식에 사용해서 적합한 플라즈마 디스플레이 패널 구조의 일부를 도시한 분해사시도로서, (15)는 앞면유리기관, (16)은 공통X전극, (17)은 독립Y전극, (18)은 X버스전극, (19)는 Y버스전극, (20)은 유전제층, (21)은 보호층, (22)는 배면유리기판, (23)은 공통a전극, (25)는 독립A전극, (26)은 유전체층, (27)은 보호층, (28)은 상하격벽, (29)는 측면격벽, (30)은 중간층격벽, (31)은 구멍이다.
동일도면에 있어서, 앞면유리기판(15)의 하면에는 투명한 공통X전극(16)과 투명한 독립Y전극(17)이 서로 평행하게 마련되어 있다. 또, 공통X전극(16)에는 X버스전극(18)이, 독립Y전극(17)에는 Y버스전극(19)가 각각 적층되어 있다. 그리고, 이들 전극은 유전체층(20)과 MgO 등의 보호층(21)로 피복되어 있다.
한편, 배면유리기판(22)의 표면에는 앞면유리기판(15)의 상기 전극에 대해서 직각방향으로 공통a전극(23)이 마련되고, 또 이 공통a전극(23)과 평행하게 독립A전극(25)가 마련되어 있고, 이들 전극이 유전체층(26)과 MgO 등의 보호층(27)로 피복되어 있다.
이들 앞면유리기판(15)과 배면유리기판(22)사이에는 이들 사이의 공간을 앞면측(죽, 앞면유리기판(15)측)의 방전공간(주방전공간)과 배면측(즉, 배면유리기관(22)측)의 방전공간(예비방전공간)으로 구분하는 상하격벽(28)과 각 표시셀을 사이에 둔 측면격벽(29)를 갖는 중간층격벽(30)이 마련되어 있다. 이 중간측격벽(30)의 앞면유리기판(15)측에는 방전시에 발생하는 진공자외선에 의해 여기되어 발광하는 형광체가 도포되어 있다.
또, 상하격벽(28)에는 앞면유리기판(15)에 마련된 상기의 전극과 배면유리기관 (22)에 마련된 상기의 전극 사이에서 방전시키기 위한 구멍(31)이 마련되어 있다. 또한, 이들 방전공간에는 예를 들면 네온가스에 수%정도의 크세논가스를 흔입한 희가스 등의 방전가스가 충전되어 있다.
도3은 도2중의 화살표A방향에서 본 플라즈마 디스플레이 패널의 단면도로서, (32)는 상기의 주방전공간, (33)은 상기의 예비방전공간, (34)는 형광체층이고, 도2에 대응하는 부분에는 동일부호를 붙여서 중복되는 설명을 생략한다.
동일도면에 있어서, 공통a전극(23)과 독립A전극(25)는 배면유리기판(22)상, 측면격벽(29) 사이에 서로 평행하게 배치되어 있다. 그리고, 주방전공간(32)측에서는 상하격벽(28)의 면과 측면격벽(29)의 면에 형광체층(34)가 도포되어 있고, 예비방전공간(33)에는 형광체층이 도포되어 있지 않다.
또, 주방전공간(32)와 예비방전공간(33)을 나누는 상하격벽(28)에 마련된 구멍(31)은 독립A전극(25)의 위쪽에 위치하고 있다.
도4는 도2중의 화살표B방향에서 본 플라즈마 디스플레이 패널의 단면도로서, 도2, 도3에 대응하는 부분에는 동일부호를 붙여서 중복되는 설명을 생략한다.
동일도면에 있어서, 상하격벽(280에 마련된 구멍(31)은 독립Y전극(17)의 하부에 위치하고 있다. 따라서, 도3에서 보면, 이 구멍(31)은 독립Y전극(17)과 독립A전극(25)의 교차위치에 위치하고 있다.
도5는 도2에 있어서의 앞면유리기판(15)측의 공통X전극(16)과 독립Y전극(17)의 일부를 도시한 평면도이다.
동일도면에 있어서, 독립Y전극(17)이 각각 독립되어 있지만, 공통X전극(16)은 이들의 한쪽끝이 모두 서로 접속되어 있다.
도6은 앞면유리기판(15)측의 주방전을 실행하는 전극구조의 일부를 확대해서 도시한 평면도로서, 도2에 대응하는 부분에는 동일부호를 붙여서 중복되는 설명을 생략한다.
동일도면에 있어서, 공통X전극(16)의 1개와 독립Yi전극(17)로 조를 이루고 1셀의 주방전을 실행한다. 또, 공통X전극(16)의 다른 1개와 독립Yi+2전극(17)로 다른 조를 이루고 인접하는 셀의 주방전을 실행한다.
도7은 도2에 있어서의 중간층격벽(30)의 1화소분을 확대해서 도시한 평면도로서, (34R), (34G), (34B)는 형광체, (35)∼(37)은 셀이다.
동일도면에 있어서, 인접하는 3개의 셀(35), (36), (37)에는 각각 적, 청, 녹의 광을 발하는 형광체(34R), (34B), (34G)가 구분되어 도포되어 있고, 이러한 3개의 셀(35), (36), (37)에 의해 1화소를 이루고 있다.
도8은 도2에 있어서의 배면유리기판(22)측의 전극의 일부를 확대해서 도시한 평면도로서, 도2에 대응하는 부분에는 동일부호를 붙여서 중복되는 설명을 생략한다.
동일도면에 있어서, 독립A전극은 각각 서로 독립되어 있지만, 공통a전극(23)은 이들의 한쪽끝이 모두 서로 접속되어 있다.
이상 설명한 구조의 앞면유리기판(15)와 배면유리기관(22)에 의해 중간층격벽(30)을 사이에 유지하여 봉지하고 대기와 방전가스를 치환해서 플라즈마 디스플레이 패널을 구성한다.
다음에, 이 플라즈마 디스플레이 패널의 구동장치 및 구동방식에 대해서 설명한다.
도9는 1장의 화상의 표시기간에 상당하는 1필드의 구동타이밍을 도시한 도면이다.
1장의 화상의 표시기간에 상당하는 1필드기간은 도9(a)에 도시한 바와 같이 8개의 서브필드(41)∼(48)로 분할되어 있고, 각 서브필드(41)∼(48)은 도9(b), 도9(c)에 도시한 바와 같이, 또 전면라이트기간(49), 앞면소거기간(50), 라이트기간(51), 유지방전기간(51) 및 브랭크기간(53)으로 분할되어 있다. 또한, 도9(a)에 도시한 각 서브필드기간(41)∼(48)에 있어서는 후에 설명하는 바와 같이 유지방전펄스의 수가 다르다. 예를 들면, 펄스의 수가 1, 2, 4, 8, 16, 32, 64, 128과 같이 다르다. 이들 각 서브필드에서 펄드의 수가 반드시 완전히 다를 필요는 없으며 동일 펄스수를 갖는 서브필드가 있어도 좋다.
도1은 이들 각 서브필드에 있어서의 플라즈마 디스플레이 패널의 구동파형을 도시한 도면이다.
도1(a)는 배면유리기판(22)에 배치된 공통a전극(23)에 인가되는 구동파형을 도시한 도면으로서, 이것은 전면라이트펄스(1)로 이루어져 있다.
도1(b)는 배면유리기판(22)에 배치된 독립A전극(25)내의 특정의 전극(25)에 인가되는 구동파형을 도시한 도면으로서, 이것은 전면라이프 펄스(2)와 라이트펄스(3)으로 이루어져 있다. 이들 전면라이트펄스(1), (2)는 거의 동시에 인가된다. 또한, 각 서브필드에 있어서, 전면라이트펄스(1), (2)는 독립A전극에 인가되는 전압의 상승에서(2a)에서 대략 10μsec이상 나중에 위치한다.
도 1(c)는 앞면유리기판(15)에 배치된 독립Y전극(17)중의 특정의 전극17Y에 인가되는 구동파형을 도시한 도면으로서, 이것은 규제펄스(8), 제2세선 소거펄스(5), 라이트펄스(6) 및 유지방전펄스(7)로 이루어져 있다.
또한, 이상의 라이트펄스(3), (6)은 거의 동시에 인가되고 이들 펄스폭은 대략 1∼4μsec이다.
도1(d)는 앞면유리기판(15)에 배치된 공통X전극(16)에 인가되는 구동파형을 도시한 도면으로서, 이것은 규제펄스(8), 제1세선 소거펄스(9), 인상펄스(10) 및 유지방전펄스(11)로 이루어져 있다.
또한, 이상의 규제펄스(4), (8)은 독립A전극(25A)에 인가되는 전압의 상승에지(2a)와 거의 동시에 인가된다. 예를 들면 전면라이트펄스(2)의 앞에서(2b)의 대략 10μsec이상 전부터 인가된다. 또, 규제펄스(4), (8)은 전면라이트펄스(2)의 뒤에지(2c)에서 후까지 인가된다. 예를 들면 전면라이트펄스(2)의 에지(2c)에서 대략 10μsec이상후의 시점까지 계속해서 인가된다. 또한, 전면라이트펄스(2)는 모든 독립A전극(25)에 인가된다. 또, 규제펄스(4)는 모든 독립Y전극(17)에 인가된다.
도9에 도시한 각 서브필드(41)∼(49)에서의 전면라이트기간(49)에서 배면유리기판(22)에 배치된 독립A전극(25)에 인가되는 전면라이트펄스(2)와 공통a전극(23)에 인가되는 전면라이트펄스(1)에 의해 예비방전공간(도3, 도4)에서 전면라이트방전이 실행된다. 이것에 의해 배면유리기판(22)측의 모든 셀의 전하의 상태가 균일화된다. 이 전면라이트방전은 형광체층이 없는 예비방전공간(33)에서 실행되므로 발광은 가스방전의 방전광만으로 된다. 또, 구멍(31)부분 이외에서는 상하격벽(28)에 의해 예비방전공간(33)이 차폐되므로, 앞면유리기판(15)측으로 도달하는 광은 적어진다.
그런데, 단순히 공통a전극(230 및 독립A전극(25)에 전면라이트펄스(1), (25)를 공급하는 것만으로는 다음과 같은 결점이 생긴다. 즉, 독립A전극(25)에 라이트펄스(2)를 발생시키기 위해서 라이트펄스(2)보다 전에 전압을 상승시키기 않으면 안된다. 이때, 독립A전극(25)와 독립Y전극(17)사이에서 방전이 일어날 가능성이 있다. 일반적으로, 2개의 전극중 한쪽에 펄스를 공급한 경우, 그 펄스전압에 의해서 방전이 일어나지 않는 영역, 방전이 일어나는 영역, 방전이 일어날지도 모르른 불안정영역이 있다. 독립A전극(25)와 독립Y전극(17)의 경우에는 유지방전기간 직후의 주방전공간(32)의 전하의 상태에 따라서는 이 전극간에서 방전이 발생한다. 예를 들면 독립Y전극(17)에 마이너스전하가 부착되어 있는 경우에는 그 분만큼 전압차가 크게 되어 방전이 일어나기 쉽다.
이 방전을 방지하기 위해 독립A전극(25)의 에지(2a)와 거의 동시에 상승하는 규제펄스(4)가 독립Y전극(17)에 공급된다. 이 규제펄스(4)에 의해서 k독립A전극과의 사이의 방전이 방지된다. 또한, 독립A전극(25)와 공통a전극(23)은 유지방전기간이 시작되기 전부터 0레벨로 유지되어 있고, 이들 전극에 전하가 부착되지 않으므로, 상승에지(2a)에 있어서 독립A전극(25)와 공통a전극(23)사이의 전압은 전극에 전하가 부착되는 것에 의해서 생기는 전압차가 발생하지 않는다. 즉, 독립A전극(25)에 실제로 인가되는 전압이 전극(23), (25)사이의 전압차로 된다. 이 독립A전극의 전압은 이와 같은 상황에서는 양자 간에 방전이 일어나지 않는 전압으로 정해져 있다. 독립A전극(25)의 펄스전압은 본 발명자들의 실험에 의하면, 150V이하로 정해지고 전면라이트펄스(1)을 200∼300V로 하고, 규제펄스(4), (8)을 150∼200V로 하면, 적합하다는 것을 알 수 있었다.
규제펄스(4)의 상승에지와 전면라이트펄스(2)의 에지(2c) 사이가 짧으면, 독립Y전극 근방에 존재하고 있는 플러스전하가 독립Y전극(17)의 전압을 실질적으로 높게 하고, 규제펄스(4)의 상승에지 근방과 전면라이트펄스(2)의 에지(2b) 사이에서 방전이 일어날 가능성이 있다. 이것을 방지하기 위해서는 규제펄스(4)의 상승에지와 전면라이트펄스(2)의 에지(2b)의 간격을 10μsec이상으로 하면 좋은 것을 알 수 있었다. 이와 같이 규제펄스94)의 상승에지와 전면라이트펄스(2)의 에지(2b) 사이에 간격을 두면 이 사이에 플러스전하가 독립Y전극(17)에서 떨어져 이 전극(17) 근방에 나타나지 않으므로, 독립Y전극(17)과 독립A전극(25) 사이에서 방전이 일어나는 것을 방지할 수 있다.
또, 전면라이트펄스(2)의 에지(2c)와 규제펄스(4)의 하강에지의 간격이 짧으면 다음의 이유에 의해서 이들 전극간에서 방전이 일어날 가능성이 있다.
즉, 전면라이트펄스(1), (2)의 에지(2b) 근방에서 방전이 일어나면, 전면라이트펄스(1), (2)가 발생하고 있는 동안에는 방전에 의해서 예비방전공간(33)에 발생한 전하 중, 마이너스전하는 공통a전극(23)쪽에 모여지고, 플러스전하는 독립A전극(25)쪽에 모여진다. 이 상태에서 규제펄스(4)를 하강시키면, 독립A전극(25)와 독립Y전극(17) 사이의 전위차가 커져 이들 전극(17), (25) 사이에 방전이 일어난다. 전면라이트펄스(2)의 에지(2c)와 규제펄스(4) 사이에 시간을 두면, 공통a전극(23)의 전압에 비해 독립A전극(25)의 전압쪽이 높으므로, 이번에는 독립A전극(25)쪽에 마이너스전하가 모이기 시작한다. 어느 정도 독립A전극(25)부근의 전하가 마이너스로 된 곳에서 규제펄스를 하강시키면, 독립A전극(25)와 독립Y전극(17) 사이의 전위차가 적어지므로, 이들 전극(17), (25)사이에서의 방전을 방지할 수 있다. 본 발명자의 실험에 의하면, 전면라이트펄스(2)의 에지(2c)와 규제펄스(4)의 하강에서 사이를 10μsec정도로 하면 방전을 방지할 수 있다는 것을 알 수 있었다. 이와 같이 규제펄스(4)를 독립Y전극(17)에 인가하는 것에 의해 전면라이트기간중, 독립A전극(25)와의 사이에서 방전을 유효하게 방지할 수 있는 것을 알 수 있었다.
그러나, 독립Y전극(17)에 규제펄스(4)를 인가한 경우, 이 규제펄스(4)의 전압은 150∼200V로 설정되어 있으므로, 독립Y전극(17)과 공통X전극(16) 사이에서 방전이 일어날 가능성이 있다. 이것을 방지하기 위해 공통X전극(16)에도 규제펄스(4)와 거의 동일한 규제펄스(8)이 인가된다. 이것에 의해 공통X전극(16)과 독립Y전극(17) 사이의 방전을 방지할 수 있다. 또, 규제펄스(8)을 공통X전극(16)에 인가하는 것에 의해 예비방전공간중에 있는 플러스전하가 공통X전극(16)부근에 모이는 것을 방지할 수 있다. 따라서, 공통X전극(16)과 독립A전극(25) 사이의 방전을 방지할 수 있다.
이와 같이 각 서브필드에 있어서 공통a전극(23)에 인가되는 전면라이트펄스(1)과 독립A전극(25)에 인가되는 전면라이트펄스(2)에 의해 배면측전면에서 방전을 일으키고 전하를 형성한다. 이 때, 앞면측의 공통X전극(16)과 독립Y전극(17)에는 규제펄스(8), (4)가 인가되어 있고, 격벽의 구멍(31)로부터 배면측에서 형성된 플러스의 전하가 주방전공간(32)로 이동하는 것을 저지하고 있다. 또, 규제펄스(4), (8)은 앞면측 전극과 배면측전극의 의도하지 않은 방전을 일으키지 않도록 독립A전극에 인가되는 전압의 상승에지(2c)와 거의 동시에 인가되고, 또한 전면라이트펄스(1), (2)와 방전을 일으키지 않도록 전면라이트펄스(1), (2)의 전후의 10μsec이상의 기간에 인가되어 있다.
그 후, 앞면소거기간(50)에서는 앞면유리기판(15)에 배치된 공통X전극(16)에 인가되는 제1세선 소거펄스(9)와 이 제1세선 소거펄스(9)보다 펄스폭이 좁은 독립Y전극(17)에 인가되는 제2세선 소거펄스(5)에 의해 앞면유리기판(15)측의 모든 셀의 전하가 소거된다. 즉, 공통X전극(16)에 제1세선 소거펄스(9)를 인가하면, 공간에 플러스전하가 있는 경우에는 독립Y전극(17)과의 사이에서 방전을 일으킨다. 제1세선 소거펄스(9)의 후반에 있어서는 공통X전극(16) 근방에 마이너스전하가 모여 전하가 더욱 중화된다. 다음에, 제1세선 소거펄스(9)보다 펄스폭이 좁은 제2세선 소거펄스(5)를 독립Y전극(17)에 인가한다. 공간에 전하가 있는 경우, 공통X전극(16)과의 사이에서 방전을 일으킨다. 이 제2세선 소거펄스(5)의 펄스폭은 좁고 방전이 집속되기 전에 펄스는 하강하므로, 공간에 전하가 남아 중화된다.
이 앞면소거기간(50) 다음에 도9에 도시한 바와 같이 발광표시하는 셀을 규정하기 위한 라이트기간(51)이 마련된다.
이 라이트기간(51)에서는 라이트방전에 의해 발생한 하전입자를 유효하게 이용하기 위해 미리 공통X전극(16)이 높은 전위로 되도록 인상펄스(10)을 인가한다. 이것에 의해 공통X전극(16)에는 마이너스전하가 모이고, 독립Y전극(17)에는 플러스전하가 모이므로, 유지방전기간에 있어서 확실하게 방전이 실행된다. 즉, 유지방전전압은 주위에 전하가 없으면 방전하지 않는 전압으로 정해지고 있으므로, 플러스전하와 마이너스전하를 분리하는 것에 의해 방전이 일어나기 쉽도록 하고 있다.
그 후, 배면유리기판(22)에 배치된 독립A전극(25)에 인가되는 대략 1∼4μsec의 라이트펄스(3)과 앞면유리기관(15)에 배치된 독립Y전극(17)에 인가되는 대략 1∼4μsec의 라이트펄스(6)에 의해 라이트방전이 실행된다. 라이트기간에 있어서는 각 독립Y전극(17)(Y1, Y2, … ,Ym전극)에는 각각 대략 펄스폭분만큼 시간이 어긋난 라이트펄스(6)이 인가된다. 각 독립A전극(25)(A1, A2, … ,An전극)에는 발광시키고자 하는 전극에만 동시에 라이트펄스(3)이 인가된다. Y1전극에 라이트펄스(6)이 인가되고 있는 경우에는 Y1전극과 독립A전극(25)의 교점 중 발광시키고자 하는 부분의 독립A전극(25)에 라이트펄스(3)이 인가된다. 다음에, 독립Y전극(17) 중 Y1전극에 라이트펄스(6)이 인가되고, 독립A전극(25)에는 발광시키고자 하는 A전극에만 라이트펄스(3)이 인가된다.
그 후, 라이트가 종료했을 때에는 독립A전극(25), 공통X전극(16)의 순으로 낮은 전위로 되돌아가고 유지방전기간(52)로 진행한다.
또한, 독립A전극(25)에 인가되는 라이트펄스(3)과 독립Y전극(17)에 인가되는 라이트펄스(6)의 전위차는 전면라이트방전에 의한 하전입자의 나머지에 따라 전면라이트펄스(1), (2)의 전위차보다 낮아도 좋다.
유지방전기간(52)에서는 독립Y전극(17)에 유지방전펄스(7)이 인가되고, 공통X전극(16)에 유지방전펄스(11)이 인가된다. 이 유지방전펄스(7), (11)에 의해서 라이트기간(51)중에 방전에 의해서 전하가 발생된 부분에만 방전이 일어나고 이 방전에 의해서 형광체가 발광한다. 유지방전펄스(7), (11)의 펄스수는 각 서브필드에 의해 정해지고 있다.
도10은 발광시키지 않는 셀의 구동파형을 도시한 도면이다.
도10(a)는 공통a전극(23)에 인가되는 구동파형이다. 또, 도10(b)는 독립A전극(25)에 인가되는 구동파형으로서, 도1(b)와 비교하면, 명확한 바와 같이 이것에는 전면라이트펄스(2)만이 존재하고 라이트기간(51)에서 라이트펄스(3)이 인가되지 않는다.
이것을 위해 도 10(c)에 도시한 독립Y전극(17)에 인가되는 라이트펄스(6)에서만은 라이트방전이 일어나지 않아 하전입자가 발생하지 않는다. 따라서, 이것과 도10(d)에 도시한 공통X전극(16)에 인가되는 구동파형으로 유지펄스(7), (11)을 인가해도 방전이 일어나지 않는다.
이상과 같이 해서 플라즈마 디스플레이 패널을 구동할 수 있어 콘트라스트의 저하를 방지할 수 있다.
이상 설명한 바와 같이 본 발명에 의하면 플라즈마 디스플레이 패널을 구동하고, 앞면측에 도달하는 전면라이트의 광을 저감해서 콘트라스트를 향상시킬 수 있다. 또, 의도하지 않은 방전을 방지하여 안정된 동작을 실행할 수 있다.

Claims (12)

  1. 배면측에 배치한 평행한 공통전극 및 독립전극군, 앞면측에 서로 평행하게 배치되고 또한 이 배면측 전극군과 입체교차하는 공통전극 및 독립전극군, 이 배면측 전극군과 이 앞면측 전극군 사이에 위치하고 또한 앞면측공간과 배면측공간을 연결하는 구멍을 갖는 중간격벽으로 이루어지며 주로 상기 앞면측공간에 형광체층이 마련되는 구조의 메모리형 AC플라즈마 디스플레이패널의 구동방식에 있어서, 그 1개의 표시기간이 전면라이트기간, 앞면소거기간, 라이트기간 및 유지방전기간으로 이루어지고, 상기 전면라이트기간의 전면라이트방전을 상기 배면측 전극군에 의해 상기 배면측공간에서 실행하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  2. 배면측에 배치한 공통전극, 이 공통전극 사이에 평행하게 배치된 독립전극군, 배면측에 배치된 이들 전극군과 교차하도록 앞면측에 배치된 공통전극, 이 공통전극 사이에 배치된 독립전극군, 상기 배면측전극군과 상기 앞면측전극군 사이에 위치하고 또한 앞면측공간과 배면측공간을 연결하는 구멍을 갖는 중간벽 및 상기 앞면측공간에 마련된 형광체층으로 구성되는 플라즈마 디스플레이패널의 구동방시게 있어서, 1개의 표시기간이 전면라이트기간, 앞면소거기간, 라이트기간 및 유지방전기간으로 구성되고, 전면라이트기간에 배면측의 공통전극과 독립전극군으로 펄스를 공급하고 이들 전극사이에서 방전을 일으키는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  3. 배면측에 배치한 공통전극, 이 공통전극 사이에 평행하게 배치된 독립전극군, 배면측에 배치된 이들 전극군과 교차하도록 앞면측에 배치된 공통전극, 이 공통전극 사이에 배치된 독립전극군, 상기 배면측 전극군과 상기 앞면측 전극군 사이에 위치하고 또한 배면측 독립전극군과 앞면측 독립전극이 교차하는 위치에 앞면측공간과 배면측공간을 연결하는 구멍을 갖는 중간벽, 상기 앞면측공간에 마련된 형광체층으로 구성되는 플라즈마 디스플레이패널의 구동방식에 있어서, 1개의 표시기간이 전면라이트기간, 앞면소거기간, 라이트기간 및 유지방전기간으로 구성되고, 전면라이트기간에 배면측의 공통전극과 독립전극군으로 극성이 다른 펄스를 공급하고 이들 전극사이에서 방전을 일으키는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  4. 제1항에 있어서, 전면라이트기간에 앞면측의 독립전극군으로 규제펄스를 공급하고, 상기 전극군과 배면측 독립전극군 사이에서 방전이 발생하는 것을 방지하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  5. 제1항에 있어서, 전면라이트기간에 앞면측에 마련된 공통전극과 독립전극군에 배면측 독립전극군에 인가되는 펄스와 동일극성의 규제펄스를 공급해서 배면측 독립전극군과 앞면측 독립전극군 사이의 방전 및 배면측 독립전극군과 앞면측 공통전극군 사이에서의 방전이 발생하는 것을 방지하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  6. 제1항에 있어서, 배면측 독립전극과 배면측 공통전극에 라이트펄스를 인가함과 동시에 앞면측 독립전극과 앞면측 공통전극에 배면측 독립전극에 인가하는 라이트펄스와 동일극성의 규제펄스를 인가하고, 이 규제펄스의 시점은 배면측 독립전극에 인가되는 라이트펄스보다 앞에서 시작되고, 규제펄스의 종점은 이 라스트펄스보다 나중에 끝나는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  7. 제1항에 있어서, 상기 앞면측 독립전극 및 상기 앞면측 공통전극으로 규제펄스를 공급함과 동시에 이들 규제펄스는 상기 배면측 전극군에 인가되는 전면라이트를 실행하기 위한 펄스의 대략 10μsec이상 전의 시점에서 시작되고, 상기 전면라이트를 실행하기 위한 펄스의 종점보다 대략 10μsec이상 나중의 시점까지의 기간에 상기 앞면측 전극군을 높은 전위로 하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  8. 제1항에 있어서, 상기 전면라이트기간과 상기 라이트기간 사이에 앞면소거기간을 마련하고, 이 앞면소거기간에 상기 앞면측 전극에 소거펄스를 인가해서 상기 앞면측공간의 소거를 실행하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  9. 제1항에 있어서, 상기 전면 라이트기간과 상기 라이트기간 사이에 앞면소거기간을 마련하고, 이 앞면소거기간에 앞면측 독립전극과 앞면측 공통전극에 교대로 소거펄스를 인가함과 동시에 이 소거펄스의 펄스폭을 순차 좁게 하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  10. 제1항에 있어서, 상기 라이트기간에는 라이트셀에 대응하는 상기 앞면측의 상기 독립전극과 상기 배면측의 독립전극에 대략 동위상으로 대략 1μsec∼4μsec의 펄스폭의 펄스를 인가해서 라이트방전을 실행하고, 이 라이트기간중에 상기 앞면측의 상기 공통전극을 높은 전위로 하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  11. 배면측에 배치한 평행한 공통전극 및 독립전극군, 앞면측에 서로 평행하게 배치되고 또한 이 배면측 전극군과 입체교차하는 공통전극 및 독립전극군, 상기 배면측 전극군과 상기 앞면측 전극군 사이에 위치하고 또한 앞면측공간과 배면측공간을 연결하는 구멍을 갖는 중간격벽으로 이루어지는 플라즈마 디스플레이 패널을 사용하고, 그1개의 표시기간이 전면라이트기간, 앞면소거기간, 라이트기간 및 유지방전기간으로 이루어지고, 전면라이트기간에는 전면라이트펄스와 규제펄스를 발생시키고, 앞면라이트기간에는 소거펄스를 발생시키고, 라이트기간에는 라이트펄스를 발생시키고, 유지방전기간에는 유지방전펄스를 발생시키며, 배면측 공통전극에 전면라이트펄스를 공급하고, 배면측 독립전극에는 전면라이트펄스와 라이트펄스를 공급하고, 앞면측 독립전극에는 규제펄스, 소거펄스 및 유지방전펄스를 공급하고, 앞면측 공통전극에는 규제펄스, 소거펄스 및 유지방전펄스를 공급하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
  12. 제11항에 있어서, 라이트기간에 앞면측 공통전극을 높은 전위로 유지하는 것을 특징으로 하는 플라즈마 디스플레이패널의 구동방식.
KR1019960053886A 1995-11-15 1996-11-14 플라즈마 디스플레이패널의 구동방식 KR100229980B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP95-296916 1995-11-15
JP29691695A JP3544763B2 (ja) 1995-11-15 1995-11-15 プラズマディスプレイパネルの駆動方式
US08/744,759 US6281863B1 (en) 1995-11-15 1996-11-06 Plasma display panel driving system and method

Publications (2)

Publication Number Publication Date
KR970026611A KR970026611A (ko) 1997-06-24
KR100229980B1 true KR100229980B1 (ko) 1999-11-15

Family

ID=26560905

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960053886A KR100229980B1 (ko) 1995-11-15 1996-11-14 플라즈마 디스플레이패널의 구동방식

Country Status (3)

Country Link
US (1) US6281863B1 (ko)
JP (1) JP3544763B2 (ko)
KR (1) KR100229980B1 (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990067694A (ko) 1996-09-18 1999-08-25 요시후미 아마노 플라즈마표시방전관 및 그 구동방법
KR19990082911A (ko) * 1998-04-06 1999-11-25 기타지마 요시토시 플라즈마 디스플레이 패널과 플라즈마 디스플레이 패널의 배면판 및 그 형광면 형성방법
TW503425B (en) * 2000-03-27 2002-09-21 Technology Trade & Transfer A single substrate-type discharge display device and its drive method as well as a color Single substrate-type discharge display device
KR100473545B1 (ko) * 2000-05-15 2005-03-14 미쓰비시덴키 가부시키가이샤 표시 패널의 구동 방법
US6935913B2 (en) * 2000-10-27 2005-08-30 Science Applications International Corporation Method for on-line testing of a light emitting panel
US6762566B1 (en) 2000-10-27 2004-07-13 Science Applications International Corporation Micro-component for use in a light-emitting panel
US6545422B1 (en) 2000-10-27 2003-04-08 Science Applications International Corporation Socket for use with a micro-component in a light-emitting panel
US7288014B1 (en) 2000-10-27 2007-10-30 Science Applications International Corporation Design, fabrication, testing, and conditioning of micro-components for use in a light-emitting panel
US6822626B2 (en) 2000-10-27 2004-11-23 Science Applications International Corporation Design, fabrication, testing, and conditioning of micro-components for use in a light-emitting panel
US6764367B2 (en) * 2000-10-27 2004-07-20 Science Applications International Corporation Liquid manufacturing processes for panel layer fabrication
US6796867B2 (en) * 2000-10-27 2004-09-28 Science Applications International Corporation Use of printing and other technology for micro-component placement
US6620012B1 (en) 2000-10-27 2003-09-16 Science Applications International Corporation Method for testing a light-emitting panel and the components therein
US6612889B1 (en) * 2000-10-27 2003-09-02 Science Applications International Corporation Method for making a light-emitting panel
US6570335B1 (en) 2000-10-27 2003-05-27 Science Applications International Corporation Method and system for energizing a micro-component in a light-emitting panel
US6801001B2 (en) * 2000-10-27 2004-10-05 Science Applications International Corporation Method and apparatus for addressing micro-components in a plasma display panel
JP2003203571A (ja) * 2002-01-08 2003-07-18 Pioneer Electronic Corp プラズマディスプレイパネル
JP2004047333A (ja) * 2002-07-12 2004-02-12 Pioneer Electronic Corp 表示装置及び表示パネルの駆動方法
JP2004205989A (ja) * 2002-12-26 2004-07-22 Pioneer Electronic Corp 表示装置及び表示パネルの駆動方法
JP2005121905A (ja) * 2003-10-16 2005-05-12 Pioneer Electronic Corp 表示装置
US20050189164A1 (en) * 2004-02-26 2005-09-01 Chang Chi L. Speaker enclosure having outer flared tube
TWI244104B (en) * 2004-04-12 2005-11-21 Au Optronics Corp Electrode structure, fabrication method thereof and PDP utilizing the same
US20090033589A1 (en) * 2007-08-01 2009-02-05 Toshifumi Ozaki Image Display Device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0770289B2 (ja) * 1991-11-29 1995-07-31 株式会社ティーティーティー 表示用放電管
DE69318196T2 (de) * 1992-01-28 1998-08-27 Fujitsu Ltd Plasma Farbanzeige-Vorrichtung von Oberflächenentladungs-Typ
CA2149289A1 (en) * 1994-07-07 1996-01-08 Yoshifumi Amano Discharge display apparatus
JP3372706B2 (ja) * 1995-05-26 2003-02-04 株式会社日立製作所 プラズマディスプレイの駆動方法

Also Published As

Publication number Publication date
US6281863B1 (en) 2001-08-28
JPH09138667A (ja) 1997-05-27
KR970026611A (ko) 1997-06-24
JP3544763B2 (ja) 2004-07-21

Similar Documents

Publication Publication Date Title
KR100229980B1 (ko) 플라즈마 디스플레이패널의 구동방식
US6320560B1 (en) Plasma display, driving apparatus of plasma display panel and driving system thereof
JP3556097B2 (ja) プラズマディスプレイパネル駆動方法
JP3517551B2 (ja) 面放電型プラズマディスプレイパネルの駆動方法
JP3372706B2 (ja) プラズマディスプレイの駆動方法
US7227513B2 (en) Plasma display and driving method thereof
JPH08221036A (ja) プラズマディスプレイパネルの駆動方法および駆動装 置
KR100338519B1 (ko) 플라즈마 디스플레이 패널의 어드레스 방법
KR20010060783A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100374100B1 (ko) 플라즈마표시패널의구동방법
KR100612234B1 (ko) 플라즈마 디스플레이 장치
JPH10214057A (ja) プラズマディスプレイパネルの駆動方法
KR100473493B1 (ko) 어드레스 전극을 이용한 교류형 플라즈마 디스플레이의명암비 향상방법 및 장치
KR100358697B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
JPH08328506A (ja) プラズマディスプレイの駆動方式
JP2001060075A (ja) プラズマディスプレイパネルの駆動方法及びその装置
KR100570748B1 (ko) 플라즈마 표시패널 및 그의 구동방법
JPH0990899A (ja) 4電極プラズマディスプレイパネルの駆動方式
KR20020092572A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20010037563A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100735737B1 (ko) 교류형 플라즈마 디스플레이의 명암비 향상방법 및 장치
KR100598183B1 (ko) 이중 방전을 이용한 플라즈마 표시 패널의 구동 방법
JPH11219150A (ja) Ac型プラズマディスプレイパネルの駆動方法
JP2000010521A (ja) プラズマディスプレイパネルの駆動方法
KR100349030B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070807

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee