KR100374100B1 - 플라즈마표시패널의구동방법 - Google Patents

플라즈마표시패널의구동방법 Download PDF

Info

Publication number
KR100374100B1
KR100374100B1 KR10-1998-0037604A KR19980037604A KR100374100B1 KR 100374100 B1 KR100374100 B1 KR 100374100B1 KR 19980037604 A KR19980037604 A KR 19980037604A KR 100374100 B1 KR100374100 B1 KR 100374100B1
Authority
KR
South Korea
Prior art keywords
discharge
address
sustain
pixels
period
Prior art date
Application number
KR10-1998-0037604A
Other languages
English (en)
Other versions
KR20000019485A (ko
Inventor
김갑식
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-1998-0037604A priority Critical patent/KR100374100B1/ko
Priority to JP25936999A priority patent/JP3248074B2/ja
Priority to US09/394,432 priority patent/US6335712B1/en
Publication of KR20000019485A publication Critical patent/KR20000019485A/ko
Application granted granted Critical
Publication of KR100374100B1 publication Critical patent/KR100374100B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • G09G3/2935Addressed by erasing selected cells that are in an ON state

Abstract

본 발명은 각 셀을 낮은 전압으로 불안정 평형상태로 라이트 방전시킨 후 선택하고자 하는 해당 셀은 약한 어드레스 방전을 유발시켜 서스테인 전압까지 상승되게 하여 이후의 서스테인 펄스에 의하여 안정되게 서스테인 방전되도록 한 플라즈마 표시 패널의 구동방법에 관한 것이다.
개시된 플라즈마 표시 패널의 구동방법은, 각각 기억기능을 갖는 복수의 화소를 라이트 방전하기 위한 라이트 기간과, 라이트 방전된 모든 화소 중 선택된 화소를 번지 지정하여 어드레스 방전하기 위한 어드레스 기간과, 라이트 방전된 모든 화소 중 어드레스 방전되지 않은 화소를 방전 소거하기 위한 이레이스 기간과, 라이트 방전된 모든 화소 중 어드레스 방전된 화소를 방전 유지하기 위한 서스테인 기간을 포함하며,
이에 따라, 데이터 처리 속도가 월등히 향상되어 고속 구동이 가능하고, 블랙휘도가 저감되어 콘트라스트가 향상되는 이점이 있다.

Description

플라즈마 표시 패널의 구동방법{Method of driving PDP}
본 발명은 플라즈마 표시 패널의 구동방법에 관한 것으로, 특히 각 셀을 낮은 전압으로 불안정 평형상태(unstable equilibrium state)로 라이트 방전시킨 후 선택하고자 하는 해당 셀은 약한 어드레스 방전을 유발시켜 서스테인 전압까지 상승되게 하여 이후의 서스테인 펄스에 의하여 안정되게 서스테인 방전되도록 한 플라즈마 표시 패널의 구동방법에 관한 것이다.
도 1은 일반적인 면방전형 교류 PDP의 부분 단면도로서, 셀(1)의 구조를 설명하기 위한 도면이다.
화상의 표시면인 전면기판(2)과 배면기판(3)이 소정 거리를 사이에 두고 평행하게 위치되도록 두 기판(2)(3)의 사이에 격벽(4)이 배열 형성되고, 이 격벽(4)에 의하여 형성되는 방전 공간(5)에는 발광 특성에 따른 희(希) 가스가 봉입된다.
그리고, 전면기판(2)의 배면기판(3)과의 대향면에 격벽(4)과 직교하도록 스캔 전극(6)(Y1~Ym)과 서스테인 전극(7)(Z1~Zm)이 교대로 배열 형성되고, 배면기판(3)의 전면기판(2)과의 대향면에 어드레스 전극(8)(X1~Xn)이 격벽(4)과 평행하게 배열 형성되어 전면기판(2)의 두 전극(6)(7)과 매트릭스를 형성하며, 각 전극(6)(7)(8)들은 유전체층(9)이 덮고 있어 셀의 방전시 방전 전류가 제한된다.
또한, 전면기판(2)의 유전체층(9) 위에 형성된 보호막(10)은 유전체층(9)을 보호하여 수명을 연장시킬 뿐만 아니라 2차 전자의 방출 효율을 높여 주고 내화 금속의 산화물 오염으로 인한 방전 특성의 변화를 줄여 주기 위하여 주로 MgO 박막이 사용되고, 배면기판(3)의 유전체층(9)에 도포하여 형성한 형광체층(11)은 셀의 방전시 발생하는 자외선에 의해 여기 되어 적,녹,청(R,G,B)의 가시광이 각각 방출된다.
도 2는 면방전형 교류 PDP의 전극 배치와 주변 회로를 설명하기 위한 도면이다.
스캔 전극 Y1~Ym 및 서스테인 전극 Z1~Zm이 어드레스 전극 X1~Xn과 직각으로 교차하는 지점에 각각의 셀(1)이 형성되고, 서스테인 전극 Z1~Zm은 공통으로 서스테인 전극 구동회로(12)에 접속되며, 스캔 전극 Y1~Ym 및 어드레스 전극 X1~Xn은 각각의 전극마다 독립적으로 구동전압을 인가할 수 있도록 분리되어 스캔 전극 구동회로(13)와 어드레스 전극 구동회로(14)에 접속된다.
도 3은 면방전형 교류 PDP의 방전 원리를 설명하기 위하여 각 전극에 인가되는 구동 파형의 일예를 도시한 것으로, 위에서 순차로 어드레스 전극(X), 스캔 전극(Y), 서스테인 전극(Z)에 인가되는 전압 파형이다.
면방전형 교류 PDP의 방전 종류는 최초의 방전을 위한 라이트 방전과, 라이트된 방전 셀의 방전을 유지시키는 서스테인 방전과, 서스테인되고 있는 방전 셀의 서스테인을 멈추게 하는 이레이스 방전으로 이루어진다.
(가)지점에서 어드레스 전극과 스캔 전극 사이에서 어드레스 방전이 일어나면 (나)지점에서 어드레스 방전후 셀 내부에 벽전하가 형성된다. 이때, 벽전하의 대부분은 스캔 전극과 서스테인 전극에 형성되고, 어드레스 전극에 가해지는 펄스는 3㎲ 정도의 폭을 가지는데 이는 벽전하를 형성하기 위한 시간이 된다.
(다)지점에서 스캔 전극과 서스테인 전극 사이에 서스테인 방전이 일어나고, (라)지점에서 서스테인 방전후 벽전하는 (나)지점에서 나타난 벽전하가 반대로 형성된 것으로 나타난다.
이때, 각 전극의 서스테인 전압 차이는 어드레스 전극과 스캔 전극 사이의 라이팅 전압 차이보다 낮은 전압을 사용할 수 있다. 이는 유전체층에 형성된 벽전하 때문인데 이것이 바로 메모리 효과이며, 벽전하가 형성되어 있지 않은 셀에서는 서스테인 방전이 일어나지 않는다.
(마)지점과 (바)지점은 서스테인 펄스에 의한 서스테인 방전이 발생하고, 벽전하는 (라)지점의 반대가 된다. 즉, 한 서스테인 주기는 (다)지점에서 (바)지점까지이고, 한 서스테인 주기 동안의 방전 회수는 2회가 된다.
(사)지점에서 이레이스 방전이 일어나고, 이레이스 방전은 펄스 폭이 1㎲ 정도이며, 펄스 높이도 서스테인 전압보다 낮다. 이 펄스에 의해 스캔 전극과 서스테인 전극 사이는 방전을 일으키나 벽전하를 형성할 시간이 없어 (아)지점에서 벽전하가 없는 셀이되고, 이 벽전하가 없는 셀에는 서스테인 펄스를 가해도 방전이 일어나지 않는다.
상기와 같은 방전 원리를 기초로 하는 면방전형 PDP는 단위 시간당 셀의 방전 회수를 조절하여 화소의 계조를 구현하는데, 어드레스할 때 선택된 셀을 켜는지 끄는지에 따라 셀렉티브 라이트 방식과 셀렉티브 이레이스 방식으로 대분된다.
먼저, 셀렉티브 라이트 방식은 선택된 셀을 어드레스 기간에 켠 다음 일정한회수 만큼 서스테인한 후 이레이스하는 방법으로, 특히 이전 프레임에서 방전된 셀과 방전되지 않는 셀이 공존할 수 있으므로 벽전하 상태를 일치시켜 안정된 라이트 방전을 얻기 위하여 라이트 방전 전에 리세트 방전으로 모든 셀의 벽전압 조건을 동일하게 하고 공간 전하가 미리 형성되게 하는 과정이 필요하다.
여기서, 리세트 방전과 라이트 방전은 계조를 구현하는데 있어서는 불필요할 뿐만 아니라 블랙휘도(데이터 입력이 "0"인 상태 즉, 화면이 블랙인 경우의 휘도)를 높이는 역할을 하는데, 화질을 평가하는 중요한 요소인 콘트라스트가 화이트 피크(전면적의 10%미만의 면적을 기준으로 하여 이 부분의 가장 밝은 화면 상태)에는 비례하나 블랙휘도에는 반비례하므로 블랙휘도의 증가는 궁극적으로 콘트라스트를 감소시키는 요인이 된다. 그러므로, 가능한 리세트 방전과 라이트 방전의 회수 및 방전세기를 줄이는 것이 콘트라스트를 향상시키는데 도움이 된다.
따라서, 면방전형 PDP에서 화면의 한 프레임을 여러 서브 필드로 나누어 구동할 때 리세트 방전을 매 서브 필드마다 하지 않고 한 번으로 줄여 400:1 정도의 암실 콘트라스트를 얻고 있다.
그러나, 이러한 셀렉티브 라이트 방식은 도 3을 참조하여 앞서 설명한 바와 같이 벽전하를 충분히 형성시키기 위해서는 어드레스 전극에 인가되는 펄스가 3㎲ 정도의 폭을 가져야만 하므로, 스캔 전극 한 라인 당 약 3㎲의 주사 시간이 소요된다.
더욱이, PDP의 해상도가 높아질수록 처리 요구되는 데이터량이 증가하는데 일예로, 해상도 1280 × 1024, RGB 서브픽셀, 256 계조( 8 bits ), 60Hz의 프레임주파수를 가지는 경우, 초당 1.75 Gbits( 1024 × 1280 × 3 × 8 × 60 ), 프레임당(1.67ms당) 30 Mbits( 1024 × 1280 × 3 × 8 ), 데이터 전극당(16.276㎲당) 30 Kbits(1280 x 3 x 8 )의 데이터량을 처리하여야 하고, 해상도가 더욱 높아지면 초당, 프레임당, 데이터 전극당 처리하여야 하는 데이터량이 비례적으로 증가된다.
따라서, 고해상도의 PDP를 구동하기 위해서는 극히 한정된 시간내에 모든 데이터를 처리하기에 불가능하므로, 화면을 복수로 분할한 후 복수의 구동회로를 사용하여 PDP를 구동하여야 하고, 이로서 코스트의 증가가 초래되는 문제점이 있었다.
한편, 셀렉티브 이레이스 방식은 먼저 모든 셀을 라이트한 상태에서 어드레스 기간에 선택된 셀을 끈 후 서스테인하는 방법으로, 특히 화면의 한 프레임을 여러 서브 필드로 나누어 구동할 때 매 서브 필드마다 모든 셀이 필수적으로 라이트 방전되어야만 한다.
그리고, 도 3을 참조하여 앞서 설명한 바와 같이 어드레스 기간에 선택된 셀을 끄기 위한 이레이스 방전의 펄스 폭은 1㎲ 정도이므로 셀렉티브 이레이스 방식은 셀렉티브 라이트 방식보다 상대적으로 고속 구동이 가능하게 된다. 즉, 초당, 프레임당, 데이터 전극당 처리 요구되는 데이터량이 많은 고해상도의 PDP를 구동할 경우에는 셀렉티브 라이트 방식보다 셀렉티브 이레이스 방식이 상대적으로 적합한 것이다.
그러나, 이러한 셀렉티브 이레이스 방식은 모든 셀을 라이트한 상태에서 선택된 셀을 끈 후 서스테인하게 되므로 불안정한 라이트 방전을 매우 안정되고 항상같은 크기로 만들어 주어야 하는 문제점이 있었다.
따라서 본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 제안한 것으로서, 보다 안정된 라이트 방전을 위하여 라이트 방전 후에 서스테인 방전을 유발시키거나, 각 셀을 불안정 평형상태로 라이트 방전시킨 후 선택하고자 하는 해당 셀은 약한 어드레스 방전을 유발시켜 서스테인 전압까지 상승되게 하여 이후의 서스테인 펄스에 의하여 안정되게 서스테인 방전되도록 한 플라즈마 표시 패널의 구동방법을 제공하는데 그 목적이 있다.
이러한 목적을 달성하기 위한 본 발명의 기술적 수단은, 각각 기억기능을 갖는 복수의 화소로 구성된 플라즈마 표시 패널을 구동하는 방법에 있어서, 모든 화소를 라이트 방전하기 위한 라이트 기간; 라이트 방전된 모든 화소 중 선택된 화소를 번지 지정하여 어드레스 방전하기 위한 어드레스 기간; 라이트 방전된 모든 화소 중 어드레스 방전되지 않은 화소를 방전 소거하기 위한 이레이스 기간; 및 라이트 방전된 모든 화소 중 어드레스 방전된 화소를 방전 유지하기 위한 서스테인 기간으로 이루어짐을 그 특징으로 한다.
상기 본 발명의 플라즈마 표시 패널 구동방법에 있어서, 라이트 방전은 자가소거 방전을 일으킬 수 있을 정도의 벽전하를 형성하는 것이 바람직하다.
바람직하게, 상기 어드레스 기간에서 선택된 화소의 벽전압을 서스테인 가능한 전압으로 일치시켜 주며, 방전은 1㎲ 이하의 폭을 갖는 펄스에 의하여 유발되는 것을 특징으로 한다.
선택적으로, 상기 이레이스 기간의 방전은 라이트 방전에서 생성된 벽전압이 어드레스 방전을 거치지 않고 자가소거 방전되는 것을 특징으로 한다.
바람직하기로, 상기 서스테인 기간은 어드레스 방전된 화소가 자가소거 방전되지 않고 유지 방전되는 것을 특징으로 한다.
상기 본 발명의 플라즈마 표시 패널 구동방법에 있어서, 이레이스 기간 중 스캔 전극과 서스테인 전극간의 전압 차보다 서스테인 기간 중 상기 스캔 전극과 서스테인 전극간의 전압 차가 더 큰 것이 바람직하다.
도 1은 일반적인 면방전형 교류 PDP의 부분 단면도.
도 2는 일반적인 면방전형 교류 PDP의 전극 배치와 주변 블록 회로도.
도 3은 면방전형 교류 PDP의 각 전극에 인가되는 구동 파형의 일예도.
도 4는 본 발명의 제 1 실시예에 따라 각 전극에 인가되는 구동 전압 파형도.
도 5는 본 발명의 제 2 실시예에 따라 각 전극에 인가되는 구동 전압 파형도.
*** 도면의 주요 부분에 대한 부호의 설명 ***
1 : 셀 2 : 전면기판
3 : 배면기판 4 : 격벽
5 : 방전 공간 6 : 스캔 전극(Y)
7 : 서스테인 전극(Z) 8 : 어드레스 전극(X)
9 : 유전체층 10 : 보호막
11 : 형광체층 12 : Z 전극 구동회로
13 : Y 전극 구동회로 14 : X 전극 구동회로
이하, 본 발명을 첨부한 도면에 의거하여 설명하면 다음과 같다.
도 4는 본 발명의 제 1 실시예에 따라 각 전극에 인가되는 구동 전압 파형도로서, 위에서 순차로 어드레스 전극(X), 스캔 전극(Y), 서스테인 전극(Z)에 인가되는 전압 파형, 해당 셀의 전압 파형, 해당 셀의 광출력이다. 여기서, Wp는 모든 셀을 켜기 위한 라이트 펄스, Sp는 라이트된 방전 셀의 방전을 유지시키기 위한 서스테인 펄스, Ap는 셀을 선택하기 위한 어드레스 펄스, ESp는 선택된 셀의 서스테인을 멈추게 하는 이레이스 스캔 펄스이다.
이와 같은 본 발명의 제 1 실시예에 의한 구동 파형이 면방전형 교류 PDP의 각 전극에 인가되었을 때의 방전동작 및 작용 효과를 첨부한 도면 도 4를 참조하여 설명하면 다음과 같다.
먼저, 모든 스캔 전극(Y)과 서스테인 전극(Z)에 라이트 펄스(Wp)가 각각 인가되면 두 전극의 전압차(2Wp)는 방전 개시전압 이상이 되어 모든 셀에 해당하는화소가 라이트 방전 발광되고, 스캔 전극에는 (+)극성의 벽전하가 형성됨과 아울러 서스테인 전극에는 (-)극성의 벽전하가 형성된다.
그런데, 이러한 라이트 방전은 방전 셀의 이전 프레임 상태에 따라 영향을 받기 때문에 불안정하게 방전된다.
따라서, 모든 셀의 안정된 방전을 위하여 모든 스캔 전극(Y)과 서스테인 전극(Z)에 서스테인 펄스(Sp)를 인가하면 벽전하를 형성하는 전계와 인가전계가 중첩되기 때문에 방전 개시전압보다 낮은 두 전극 사이의 전압차(2Sp)에 의하여 서스테인 방전이 일어나 라이트 방전을 안정되게 하고, 벽전하가 일정한 레벨로 형성되며, 벽전하 형성 위치가 변화되어 스캔 전극에는 (-)극성의 벽전하가 형성됨과 아울러 서스테인 전극에는 (+)극성의 벽전하가 형성된다.
이후, 꺼져야 할 해당 셀의 어드레스 전극(X)에 어드레스 펄스(Ap)가 인가됨과 아울러 스캔 전극에 이레이스 스캔 펄스(ESp)가 인가되면 하전 입자에 의한 전계와 두 펄스에 의한 전계의 합이 방전을 지속적으로 유지시켜 주기에는 불충분하므로 해당 셀내에서 작은 방전 즉, 이레이스 방전이 발생되어 벽전압이 접지 레벨로 유지되므로 발광방전은 소멸(OFF)된다.
그리고, 켜져야 할 해당 셀은 라이트 및 서스테인 방전을 거친 후에 어드레스 전극(X)에 어드레스 펄스(Ap)가 인가되지 않고, 스캔 전극(Y)에 이레이스 스캔 펄스(ESp)가 인가되지 않으므로 계속하여 발광방전이 유지(ON)된다.
한편, 이와 같은 본 발명의 제 1 실시예에 따른 셀렉티브 이레이스 방식은 매 서브 필드마다 모든 셀을 필수적으로 라이트 방전시켜야 하고, 보다 안정된 라이트 방전과 이후의 이레이스 방전을 위하여 서스테인 방전시켜야 하므로 매 서브 필드마다 화면의 계조를 구현하는데 있어서는 두 번의 방전(라이트 방전, 서스테인 방전)이 발생된다.
그러므로, 서브 필드의 수가 8개일 경우에는 이레이스 방전을 제외하더라도 총 16회의 방전이 발생하고, 구현하고자 하는 계조가 증가될수록 서브 필드의 수가 비례적으로 증가되어 계조를 구현하는데 있어서 방전의 회수 또한 증가되므로, 이러한 방전은 전술한 바와 같이 블랙휘도를 높이는 역할을 하여 궁극적으로 콘트라스트를 감소시키게 된다.
본 발명에서는 이와 같은 제 1 실시예의 미해결과제를 보완하기 위하여 제 2 실시예로 셀렉티브 라이트 방식과 셀렉티브 이레이스 방식이 복합된 새로운 구동방식을 제안한다.
도 5는 본 발명의 제 2 실시예에 따라 각 전극에 인가되는 구동 전압 파형도로서, 위에서 순차로 어드레스 전극(X), 스캔 전극(Y), 서스테인 전극(Z)에 인가되는 전압 파형, 해당 셀의 전압 파형, 해당 셀의 광출력이다. 여기서, Wp는 모든 셀을 켜기 위한 라이트 펄스, Sp는 라이트된 방전 셀의 방전을 유지시키기 위한 계단형 서스테인 펄스, Ap는 셀을 선택하기 위한 어드레스 펄스, Scp는 선택된 셀의 전압을 서스테인 전압까지 올려주는 스캔 펄스이다.
이와 같은 본 발명의 제 2 실시예에 의한 구동 파형이 면방전형 교류 PDP의 각 전극에 인가되었을 때의 방전동작 및 작용 효과를 첨부한 도면 도 5를 참조하여 설명하면 다음과 같다.
먼저, 모든 서스테인 전극(Z)에 라이트 펄스(Wp)가 각각 인가되면 스캔 전극(Y)과 서스테인 전극(Z) 사이에서 불안정 평형상태의 라이트 방전이 일어나 모든 셀이 방전 발광되고, 자가소거 방전을 일으킬 수 있을 정도의 벽전하가 서스테인 전극에는 (+)극성으로 형성됨과 아울러 스캔 전극에는 (-)극성으로 형성된다.
이후, 켜져야 할 해당 셀의 어드레스 전극(X)과 스캔 전극(Y)에 1㎲ 이하의 폭을 갖는 어드레스 펄스(Ap)와 스캔 펄스(Scp)가 각각 인가되면 해당 셀내에서 어드레스 방전이 일어나 선택된 화소의 벽전압이 서스테인 가능한 전압으로 일치된다. 즉, 하전 입자에 의한 전계와 두 펄스에 의한 전계의 합이 방전을 지속적으로 유지시켜 주기에는 불충분하므로 해당 셀의 벽전압이 서스테인 파형의 풀다운이 된다.
그리고, 뒤이어 스캔 전극(Y)과 서스테인 전극(Z)에 계단형 서스테인 펄스(Sp)가 인가되면 자가소거 방전 되지 않고 두 번째 상승에지에서 서스테인 방전이 일어나 계속하여 발광방전이 유지(ON)된다.
그러나, 꺼져야 할 해당 셀의 어드레스 전극(X)과 스캔 전극(Y)에는 어드레스 펄스와 스캔 펄스가 인가되지 않으므로, 선택되지 않은 화소는 어드레스 방전이 유발되지 않은 체 그대로 유지되다가 스캔 전극(Y)과 서스테인 전극(Z)에 계단형 서스테인 펄스(Sp)가 인가될 때 첫 번째 상승에지에서 서스테인 파형의 접지가 되어 이레이스 방전이 발생되므로 자가소거 방전되어 발광방전은 소멸(OFF)된다.
이와 같은, 본 발명의 제 2 실시예에 의한 구동 파형과 제 1 실시예에 의한 셀렉티브 이레이스 구동 파형의 총 발광 회수를 비교하면, 제 1 실시예에 따른 구동 파형의 총 발광 회수는 서브 필드 수 × (라이트 방전 + 서스테인 방전 + 이레이스 방전)이고, 제 2 실시예에 따른 구동 파형의 총 발광 회수는 서브 필스 수 × (라이트 방전 + 이레이스 방전)이다.
여기서, 실제로 이레이스 방전은 매우 약한 발광특성을 가지므로 이를 무시하면 본 발명의 제 2 실시예는 제 1 실시예와 비교하여 총 발광 회수가 2 분의 1 정도의 값을 갖는다.
따라서, 이러한 방전 회수의 감소는 블랙휘도를 낮추는 역할을 하고, 콘트라스트는 블랙휘도와 반비례하므로 궁극적으로 콘트라스트가 증가된다.
한편, 종래의 셀렉티브 라이트 구동 파형은 스캔 펄스가 벽전하를 충분히 형성시키기 위하여 3㎲ 정도의 폭을 가져야만 하나, 본 발명의 제 2 실시예에 따른 구동 파형은 스캔 펄스가 1㎲ 정도의 폭만 가져도 충분하므로 처리하여야 하는 데이터의 량이 비례적으로 증가되는 고해상도의 PDP에서도 고속 구동이 가능하게 된다. 상태
이상에서 설명한 바와 같이 본 발명은 안정된 라이트 방전을 위하여 라이트 방전 후에 서스테인 방전을 유발시키거나, 각 셀을 불안정 평형상태로 라이트 방전시킨 후 선택하고자 하는 해당 셀은 약한 어드레스 방전을 유발시켜 서스테인 전압까지 상승되게 하여 이후의 서스테인 펄스에 의하여 안정되게 서스테인 방전되도록 함으로써, 데이터 처리 속도가 월등히 향상되어 고속 구동이 가능하고, 블랙휘도가 저감되어 콘트라스트가 향상되는 효과가 있다.

Claims (7)

1. 각각 기억기능을 갖는 복수의 화소로 구성된 플라즈마 표시 패널을 구동하는 방법에 있어서,
상기 모든 화소를 라이트 방전하기 위한 라이트 기간;
상기 라이트 방전된 모든 화소 중 선택된 화소를 번지 지정하여 어드레스 방전하기 위한 어드레스 기간;
상기 어드레스 기간 이후에 , 상기 라이트 방전된 모든 화소 중 상기 어드레스 방전되지 않은 화소를 방전 소거하기 위한 이레이스 기간; 및
상기 이레이스 기간 이후에, 상기 라이트 방전된 모든 화소 중 상기 어드레스 방전된 화소를 방전 유지하기 위한 서스테인 기간을 포함하여 이루어짐을 특징으로 하는 플라즈마 표시 패널의 구동방법.
제 1 항에 있어서,
상기 라이트 방전은 자가소거 방전을 일으킬 수 있을 정도의 벽전하를 형성하는 것을 특징으로 하는 플라즈마 표시 패널의 구동방법.
제 1 항에 있어서,
상기 어드레스 기간에서 상기 선택된 화소의 벽전압을 서스테인 가능한 전압으로 일치시켜 주는 것을 특징으로 하는 플라즈마 표시 패널의 구동방법.
제 1 항 또는 제 3 항에 있어서,
상기 어드레스 기간의 방전은 1㎲ 이하의 폭을 갖는 펄스에 의하여 유발되는 것을 특징으로 하는 플라즈마 표시 패널의 구동방법.
제 1 항 또는 제 3 항에 있어서,
상기 이레이스 기간의 방전은 상기 라이트 방전에서 생성된 벽전압이 어드레스 방전을 거치지 않고 자가소거 방전되는 것을 특징으로 하는 플라즈마 표시 패널의 구동방법.
제 1 항에 있어서,
상기 서스테인 기간은 어드레스 방전된 화소가 자가소거 방전되지 않고 유지 방전되는 것을 특징으로 하는 플라즈마 표시 패널의 구동방법.
제 1 항에 있어서,
상기 이레이스 기간 중 스캔 전극과 서스테인 전극간의 전압 차보다 상기 서스테인 기간 중 상기 스캔 전극과 서스테인 전극간의 전압 차가 더 큰 것을 특징으로 하는 플라즈마 표시 패널의 구동방법.
KR10-1998-0037604A 1998-09-11 1998-09-11 플라즈마표시패널의구동방법 KR100374100B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-1998-0037604A KR100374100B1 (ko) 1998-09-11 1998-09-11 플라즈마표시패널의구동방법
JP25936999A JP3248074B2 (ja) 1998-09-11 1999-09-13 プラズマディスプレーパネルの駆動方法
US09/394,432 US6335712B1 (en) 1998-09-11 1999-09-13 Method of driving plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0037604A KR100374100B1 (ko) 1998-09-11 1998-09-11 플라즈마표시패널의구동방법

Publications (2)

Publication Number Publication Date
KR20000019485A KR20000019485A (ko) 2000-04-15
KR100374100B1 true KR100374100B1 (ko) 2003-04-21

Family

ID=19550365

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0037604A KR100374100B1 (ko) 1998-09-11 1998-09-11 플라즈마표시패널의구동방법

Country Status (3)

Country Link
US (1) US6335712B1 (ko)
JP (1) JP3248074B2 (ko)
KR (1) KR100374100B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6559816B1 (en) * 1999-07-07 2003-05-06 Lg Electronics Inc. Method and apparatus for erasing line in plasma display panel
US7075239B2 (en) * 2000-03-14 2006-07-11 Lg Electronics Inc. Method and apparatus for driving plasma display panel using selective write and selective erase
US6653795B2 (en) * 2000-03-14 2003-11-25 Lg Electronics Inc. Method and apparatus for driving plasma display panel using selective writing and selective erasure
JP2001282180A (ja) * 2000-03-28 2001-10-12 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
EP1399910A2 (en) * 2000-09-18 2004-03-24 Koninklijke Philips Electronics N.V. Display panel with sustain electrodes
JP2002221935A (ja) * 2000-11-24 2002-08-09 Mitsubishi Electric Corp 表示装置
JP2003066900A (ja) * 2001-08-24 2003-03-05 Sony Corp プラズマ表示装置及びその駆動方法
JP2005121905A (ja) * 2003-10-16 2005-05-12 Pioneer Electronic Corp 表示装置
KR100751322B1 (ko) * 2004-12-07 2007-08-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
JP2007271658A (ja) * 2006-03-30 2007-10-18 Hitachi Ltd プラズマディスプレイ装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4611203A (en) 1984-03-19 1986-09-09 International Business Machines Corporation Video mode plasma display
US4683470A (en) 1985-03-05 1987-07-28 International Business Machines Corporation Video mode plasma panel display
JPS62196691A (ja) 1986-02-24 1987-08-31 Matsushita Electric Ind Co Ltd 電子写真複写装置のクリ−ニング装置
JP2902019B2 (ja) 1989-12-05 1999-06-07 日本放送協会 気体放電表示パネルの駆動方法および装置
JPH06310040A (ja) 1993-04-19 1994-11-04 Noritake Co Ltd プラズマディスプレイパネル
JP3307486B2 (ja) * 1993-11-19 2002-07-24 富士通株式会社 平面表示装置及びその制御方法
JP2772753B2 (ja) * 1993-12-10 1998-07-09 富士通株式会社 プラズマディスプレイパネル並びにその駆動方法及び駆動回路
JP3436645B2 (ja) 1996-12-13 2003-08-11 株式会社日立製作所 プラズマディスプレイパネルの駆動方法及び表示装置
US6020687A (en) * 1997-03-18 2000-02-01 Fujitsu Limited Method for driving a plasma display panel
JPH10312755A (ja) 1997-05-12 1998-11-24 T T T:Kk 補助放電セルを有するpdpの構造とその駆動法
JP3324639B2 (ja) 1997-08-21 2002-09-17 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JPH11109914A (ja) 1997-10-03 1999-04-23 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法
JPH11143422A (ja) 1997-11-12 1999-05-28 Mitsubishi Electric Corp プラズマディスプレイパネルの駆動方法
JP3156659B2 (ja) 1998-01-09 2001-04-16 日本電気株式会社 プラズマディスプレイパネル及びその駆動方法
JPH11311975A (ja) 1998-04-30 1999-11-09 Toshiba Corp 放電型平面表示装置
KR100274796B1 (ko) 1998-11-03 2001-01-15 구자홍 고주파를 이용한 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
US6335712B1 (en) 2002-01-01
JP2000206926A (ja) 2000-07-28
KR20000019485A (ko) 2000-04-15
JP3248074B2 (ja) 2002-01-21

Similar Documents

Publication Publication Date Title
JP3733773B2 (ja) Ac型プラズマディスプレイパネルの駆動方法
JP3429438B2 (ja) Ac型pdpの駆動方法
KR20020093754A (ko) 교류형 플라즈마 디스플레이 패널의 구동방법
KR20030040012A (ko) 리셋기간에서 중간방전모드를 갖는 플라즈마 디스플레이패널의 구동방법 및 그 장치
KR100374100B1 (ko) 플라즈마표시패널의구동방법
JPH1124630A (ja) プラズマディスプレイパネルの駆動方法
KR20010064068A (ko) 교류형 플라즈마 디스플레이 패널의 구동방법
EP1262944B1 (en) Plasma display panel and driving method thereof
KR100473493B1 (ko) 어드레스 전극을 이용한 교류형 플라즈마 디스플레이의명암비 향상방법 및 장치
KR20010035881A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100421477B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR100260943B1 (ko) 4전극 플라즈마 디스플레이 장치와 그 구동방법
KR100260254B1 (ko) 플라즈마 디스플레이 패널 구동방법
JP4055795B2 (ja) Ac型プラズマディスプレイパネルの駆動方法
KR100297433B1 (ko) 플라즈마표시패널의구동방법_
KR20010004133A (ko) 플라즈마 표시패널의 구동방법
KR19980046358A (ko) 플라즈마 디스플레이 패널 구조 및 그 구동방법
KR100299774B1 (ko) 대화면 고화질 플라즈마 디스플레이 패널의 고속구동방법
KR100547977B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100515339B1 (ko) 플라즈마 표시 패널 및 그의 구동방법
KR100735737B1 (ko) 교류형 플라즈마 디스플레이의 명암비 향상방법 및 장치
KR100488158B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040036257A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040017556A (ko) 플라즈마 표시장치 및 그 구동방법
KR100302917B1 (ko) 플라즈마 표시 패널의 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20010629

Effective date: 20021031

Free format text: TRIAL NUMBER: 2001101002059; TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20010629

Effective date: 20021031

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101223

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee