KR100222682B1 - 영상 재생 장치의 수직 압축 회로 - Google Patents

영상 재생 장치의 수직 압축 회로 Download PDF

Info

Publication number
KR100222682B1
KR100222682B1 KR1019960019232A KR19960019232A KR100222682B1 KR 100222682 B1 KR100222682 B1 KR 100222682B1 KR 1019960019232 A KR1019960019232 A KR 1019960019232A KR 19960019232 A KR19960019232 A KR 19960019232A KR 100222682 B1 KR100222682 B1 KR 100222682B1
Authority
KR
South Korea
Prior art keywords
signal
coefficient
line
input
compression
Prior art date
Application number
KR1019960019232A
Other languages
English (en)
Other versions
KR970078684A (ko
Inventor
백승웅
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960019232A priority Critical patent/KR100222682B1/ko
Priority to EP19970301309 priority patent/EP0810781A3/en
Priority to CN97103348A priority patent/CN1099187C/zh
Priority to JP7004197A priority patent/JP3011900B2/ja
Priority to US08/865,836 priority patent/US6016165A/en
Publication of KR970078684A publication Critical patent/KR970078684A/ko
Application granted granted Critical
Publication of KR100222682B1 publication Critical patent/KR100222682B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/06Transmission systems characterised by the manner in which the individual colour picture signal components are combined
    • H04N11/20Conversion of the manner in which the individual colour picture signal components are combined, e.g. conversion of colour television standards
    • H04N11/22Conversion of the manner in which the individual colour picture signal components are combined, e.g. conversion of colour television standards in which simultaneous signals are converted into sequential signals or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야 :
영상 데이타가 비월 주사 혹은 순차 주사 방식의 영상 신호가 입력되더라도 항상 비월 주사 방식의 영상 신호로 압축하는 회로에 관한 것이다.
2. 발명이 해결하고자 하는 기술적 과제 :
다양한 압축 모드에 적용이 가능하고, 출력이 인터레이스(Interlace)가 되도록 유지하는 압축 회로를 제공함.
3. 발명의 해결방법의 요지 :
다양한 모드의 수직 압축 필터를 구비하여 인터레이스 표시를 하는 영상 장치에 있어서, 최종의 출력으로 데이타를 출력하는 필터의 종류를 선택하는 CO발생부와, 라인 메모리로 입력되는 필터의 종류를 선택하는 L1선택부와, 메모리의 피이드백을 연산을 제어하는 피드 발생부와, 비디오 램에 기록할 라인을 지정하는 TMWEB로 구성됨을 특징으로 하는 영상 재생 장치의 수직 압축 회로.
4. 발명의 중요한 용도 :
영상 재생 장치의 수직 압축 회로.

Description

영상 재생 장치의 수직 압축 회로
본 발명은 영상 신호의 수평 및 수직 압축을 하는 영상 재생 장치의 영상 데이타 압축 회로에 관한 것으로, 특히 간단한 하드웨어의 구성에 의해 순차 주사 방식의 영상 신호가 입력되더라도 항상 비월 주사 방식의 영상 신호로 압축하는 회로에 관한 것이다.
통상적으로, 더블 윈도우, 픽쳐-인-픽쳐(PIP), 멀티채널 등의 기능을 갖는 영상 재생 장치등은 영상 신호의 수평, 수직을 압축하기 위한 압축필터, 즉, 압축 회로를 구비하고 있다. 이러한 압축 회로의 구성은 제1도에 도시된 바와 같다.
제1도는 종래의 기술에 의한 영상 신호의 수직 압축 회로의 구성을 도시한 것이다. 이의 구성은, 입력되는 아나로그 영상 신호를 디지탈 영상 신호로 변환하는 ADC(Analog to Digital Converter) 2와, 상기 ADC 2의 출력과 또다른 입력 데이타를 전가산하여 출력하는 전가산기 4와, 상기 전가산기 4의 출력을 지연하여 출력하는 라인 메모리 6과, 상기 라인 메모리 6의 제어 출력하는 선택기 8로 구성되어 있다.
제1도와 같은 압축 필터의 출력(OUT) y(n)이 "d(n-1).h(n-1)+ d(n)·h(n)+d(n+1)·h(n+1)"[여기서, d(n)은 현재 입력되는 데이타이고, h(n)은 필터계수이며, (n), (n-1), (n+1) 등은 지연(delay)계념]로 구성된 경우, n-1라인에서의 데이타 dn+1은 hn+1에 의해 곱해진 후 d(n+1)·h(n+1)의 값으로 라인메모리 6에 저장된다. d(n)라인에서의 데이타 d(n)은 h(n)에 의해 곱해진 뒤 앞에서의 연산 h(n+1)·d(n+1)에 가산된다.
따라서, 이들의 합 h(n+1)·d(n+1)+h(n)·6(n)은 라인 메모리 6에 저장된다. 데이타 d(n-1)역시 같은 값으로 처리되며, 결과로써 데이타 "h(n+1)·d(n+1)+ h(n)·d(n)+h(n-1)·d(n-1)"이 라인 메모리 6에 저장된후 외부 메모리(도시하지 않았음)에 저장된다.
그러나, 상기와 같이 동작되는 종래의 압축 회로는 영상 데이타의 압축모드가 "1/3" 하나이기 때문에 다양한 압축 모드로의 확장이 어렵다. 예를 들면, 원래의 화면을 "4"화면으로 시청하기 위한 "1/2" 수직압축모드, 더불윈도우를 위한 "2/3" 수직압축모드 및 레터 박스를 위한 "4/5" 수직압축모드로의 확장이 곤란하였다.
또한, 입력되는 영상 데이타가 순차 주사 방식(Progressive)의 영상 데이타인 경우 표시가 순차 그대로 되기 때문에 이를 그대로 재생시에는 화면의 떨림이 발생하는 문제가 있었다.
따라서, 본 발명의 목적은 다양한 압축 모드에 적용이 가능하고, 순차 주사 방식의 영상 데이타 입력이 있는 경우라도 출력이 인터레이스(Interlace)가 되도록 유지하는 압축 회로를 제공함에 있다.
본 발명의 또다른 목적은 더블 윈도우, 멀티 PIP등의 다양한 수직 압축을 효율적으로 할 수 있는 수직 필터의 구현과 입력 소스에 관계없이 항상 인터레이스로 표시될 수 있는 압축 회로를 제공함에 있다.
상기한 목적을 달성하기 위한 본 발명은 화면을 비월 주사하여 표시하는 영상 재생 장치의 수직 압축 회로에 있어서, 입력되는 신호를 지연하여 출력하며, 피이드백 제어신호의 입력에 응답하여 상기 출력신호와 상기 입력신호를 가산하여 출력하는 라인 메모리 부와, 압축모드신호에 대응하여 하나의 수직 구간내의 수평 라인을 카운팅하여 출력함과 동시에 비디오 램에 저장된 라인을 지정하는 기록라인 지정신호를 출력하는 모드 카운터와, 수직압축모드신호, 비월/순차주사모드신호 및 기수/우수신호의 입력에 제1계수선택신호 및 제2계수선택신호를 각각 발생하는 계수선택신호발생부 및 라인입력선택신호 발생부와, 다양한 압축모드를 가지며 입력되는 데이타를 상기 각 압축모드에 대응된 계수들을 발생하고 상기 계수 선택 신호에 의해 상기 압축모드신호에 대응된 계수를 선택하여 출력하는 제1계수발생 선택출력부와, 다양한 압축모드를 가지며 입력되는 데이타를 상기 각 압축모드에 대응된 계수들을 발생하고 상기 라인입력선택신호에 의해 상기 압축모드신호에 대응된 계수를 선택하여 상기 라인 메모리부로 공급하는 제2계수발생 선택출력부와, 상기 제1계수발생 선택출력부의 출력과 상기 라인 메모리부의 출력을 가산하여 라인 메모리에 공급하는 수단으로 구성함을 특징으로 한다.
제1도는 종래 기술에 의한 영상 재생 장치의 수직 압축 회로의 블럭도.
제2도는 본 발명의 실시예에 따른 영상 재생 장치의 수직 압축 회로의 블럭도를 도시한 도면.
제3(a)도와 제3(b)도는 순차주사 및 비월주사시 본 발명을 설명하기 위한 수직 압축 상관 관계를 설명하기 위한 도면.
제4도는 제2도의 동작을 설명하기 위한 동작 타이밍도를 도시한 것이다.
이하 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 하기의 도면에는 수직 압축 기능을 수행하기 위한 많은 특정 상세들이 본 발명의 보다 전반적인 이해를 돕기 위해 나타나 있다. 이들 특정 상세들 없이 본 발명이 실시될 수 있다는 것은 이 기술분야에서 통상의 지식을 가진자에게 자명할 것이다.
제2도는 본 발명의 실시예에 따른 수직 압축 회로의 블럭도이다. 제2도에 있어서, MOD는 수직압축모드를 결정하는 압축모드신호이다. 그리고, INTPRO는 인터레이스인 경우는 "1", 순차 주사인 경우는 "0"으로 설정되는 주사방식 선택신호이다.
그리고, ODD/EVEN은 기수와 우수 필드를 구분하는 신호이고, VSTART는 수직기록 시작제어신호, HSTART는 수평기록 제어신호이다.
제3(a)도 및 제3(b)도는 본 발명을 설명하기 위한 수직 압축 상관 관계를 설명하기 위한 도면이다. 제3(a)도 및 제3(b)도 각각은 순차주사 모드와 인터레이스 모드로서 수직 압축모드가 "1/2"인 경우, 기수(ODD)와 우수(EVEN)의 수직 라인 상관 관계 및 필터링 출력 상태를 도시한 것이다.
제4도는 주사모드가 순차주사이고, 수직압축모드가 "1/2"인 경우, 기수와 우수 필드의 수직 압축 상관 관계가 제3(a)도와 같을 때 제2도의 동작상태를 나타내는 동작 타이밍도이다.
본 발명의 실시예에 따른 제2도의 동작을 제3도 및 제4도를 참고하여 설명하면 하기와 같다.
지금, 데이타 입력노드 IN으로 n비트의 데이타가 제1계수 발생부 18과 제2계수 발생부 26로 입력되면, 상기 제1계수 발생부 18과 제2계수 발생부 26들 각각은 다양한 수직압축모드에 대응되는 필터링 계수들을 발생하여 각각의 출력노드에 접속된 멀티플렉서(이하 "MUX"라 칭하고 첨자를 붙혀 표기함) 20, 28들에 공급한다. 예를 들면, 상기 제1계수 발생부 18과 제2계수 발생부 26들 각각은 입력되는 n비트의 데이타를 모든 수직 압축 모드별(1/8, 1/4, 3/8, 1/2, 5/8, 3/4, 7/8등)로 연산을 하여 다양한 수직 압축 모들에 대응하는 데이타를 출력한다. 이때, 상기 제1계수 발생부 18의 출력은 MUX1 20에 의해 선택되어 최종 출력 OUTPUT로 직접 출력되며, 제2계수 발생부 26의 출력은 라인 메모리 32의 입력으로 제공된다. 이와 같은 내용은 후술하는 설명에 의해 이해될 것이다.
한편, 모드 카운터(Mode counter) 14는 수직압축모드를 결정하는 수직압축모드신호 MOD에 의해 설정되는 탭(TAP)의 수 만큼 외부로부터 입력되는 수직기록 시작신호 VSTART내에 입력되는 수평기록 시작신호 HSTART를 카운팅하여 출력한다.
예를 들어, "1/2" 모드시에는 탭이 "2"이므로, "010"을 반복하고, "2/3" 모드시에는 탭이 "3"이므로 0120"으로 동작을 반복한다. 압축모드가 "4/5"이면 탭이 "5"이므로 "012340"의 동작으로 수평기록 시작신호를 카운팅하여 CO(Coefficient selection)발생부 12 및 LI(Line Memory Input signal)발생부 16로 각각 출력함과 동시에 비디오 메모리(도시되지 않았음)에 기록된 수평 라인을 판별하는 기록라인 지정신호 FMWEB를 발생한다.
그리고, CO발생부 12와 LI발생부 16들 각각은 수직압축모드 MOD, 비월 주사/순차 주사모드신호 INTPRO, 기수/우수 ODD/EVEN 및 모드 카운팅 신호에 대응하는 제1계수 선택 신호 CO(n'-1,0) 및 제2계수 선택 신호 LI(n"-1,0)를 각각 발생하여 MUX1 20 및 MUX2 28로 공급한다. 예를 들어, 입력되는 세 개의 신호가 "0"이면 계수 "1", "10"이면 "1/4", "10"일 때에는 계수 "1/4", "100"일 때에는 "1/2", "1"이면 "1/8" 등을 선택하는 신호를 발생한다.
상기 제1계수 선택 신호 CO(n'-1,0)는 제1계수 발생부 18에서 각 모드별로 발생된 필터링 계수중 어느 것을 선택할 것인가를 결정하는 신호이며, 상기 MUX1 20은 상기 제1계수 선택 신호 CO(n'-1,0)에 대응된 계수를 선택하여 가산기 22로 출력한다. 상기 가산기 22는 상기 MUX1 20의 출력과 라인 메모리 32의 출력을 가산하여 래치 24를 통해 비디오 메모리에 기록 데이타로 공급한다.
LI발생부 16은 상기 CO발생부 12에 공급되는 동일한 신호의 입력에 의해 제2계수 발생부 26에서 다양한 압축모드에 대응하여 발생된 다수의 필텅링 계수들중 하나를 선택하기 위한 제2계수 선택 신호 LI(n"-1,0)를 MUX2 28로 공급한다. 따라서, 상기와 같은 동작에 의해 제2계수 발생부 26로부터 출력되는 필터링 계수중 하나가 가산기 30를 통해 라인 메모리 32로 공급된다.
상기 라인 메모리 32로 입력되는 필터링 계수의 데이타는 CO발생부 12로부터 출력되는 피이드백 제어신호 FEED에 따라 결정된다. 예를 들어, 상기 피이드백 제어신호 FEED가 "1"이면 앤드게이트 34가 인에이블되므로 제2계수 발생부 26 및 MUX2 28에서 멀티플렉싱된 필터링 계수 데이타와 라인 메모리 32로부터 출력되는 데이타가 가산기 30에 의해 가산되어져 라인 메모리 32에 기록된다. 만약, 상기 피이드백 제어신호 FEED가 "0"이면 라인 메모리 32로부터 출력되는 데이타는 앤드게이트 34의 디스에이블에 의해 차단되어지므로, 제2계수 발생부 26에서 출력되어 MUX2 28에서 선택되어진 필터링 계수 데이타만이 라인 메모리 32에 기록된다. 상기 라인 메모리 32로부터 출력되는 데이타는 가산기 22에 MUX1 20의 출력과 가산되어진 후 비디오 메모리에 기록 데이타로서 공급된다.
상기한 동작을 제3(a)도 및 제4도의 타이밍도를 참조하여 보다 구체적으로 설명하기에 앞서, 비월주사 우수필드의 "1/2" 압축모드를 설명하면 하기와 같다.
영상 데이타를 "1/2" 압축하기 위해서는, 첫 번째 라인에서는 "1/2(n-1)"의 값이 라인 메모리 32에 저장되어야 하므로, LI 발생부 16은 전술한 3개의 입력에 따라 "100"의 값을 갖는 제2계수발생신호 LI(n'-1)를 출력한다. 이때, MUX 28은 "100"의 값을 갖는 제2계수발생신호 LI(n"-1)에 의해 제2계수발생부 26에서 입력 영상데이타를 "1/8, 1/4, 3/8, 1/2, 5/8, 3/4, 7/8"의 계수 필터링 하여 출력하는 값들중 네 번째 값인 '1/2"를 선택하여 가산기 30로 공급한다. 따라서, 상기 라인 메모리 32에는 상기 "1/2(n-1)"의 값이 저장된다.
영상신호의 두 번째 라인에서는, CO발생부 12가 상기 라인 메모리 32에 저장된 값과 더해질 계수 "1/2(n)"를 선택하기 위하여 "100"의 제1계수 선택 신호 CO(n'-1,0)를 MUX1 20으로 공급한다. 따라서, 제2계수 발생부 26와 동일한 값을 출력하는 제1계수 발생부 18의 출력에 접속된 MUX1 20은 "1/2(n)"의 값을 선택하여 가산기(22)에 공급한다. 이와 같은 동작에 의해 상기 가산기 22로부터는 라인 메모리 32로부터 지연출력되는 "1/2(n-1)"의 값과 상기 MUX1 20으로부터 출력되는 값 "1/2(n)"를 가산하여 "1/2(n-1)+1/2(n)"의 값을 출력한다.
세 번째 라인에서는 첫 번째 라인과 동일한 과정으로 동작되고, 네 번째 라인에서는 두 번째 라인과 동일한 과정으로 동작된다. 따라서, 수평라인 2,4,6,8,10,,등의 라인의 필터링 출력값이 래치 24의 출력에 접속된 비디오램에 기록된다.
여기서, 순차주사 모드의 영상신호가 입력시 비월주사 유지를 위해서는 기수필드에는 타이밍이 동일하고, 우수필드시에는 기수필드시의 타이밍보다 라인지연시켜서 똑 같은 과정을 수행하면 된다. 즉, 첫 번째 라인에서는 아무런 동작을 하지 않고, 두 번째 라인에서는 기수필드의 첫 번째 라인에서의 동작을 수행하며 우수필드의 세 번째 라인에서는 기수필드의 두 번째 라인에서의 동작을 수행하여야 한다.
이러한 동작은 CO발생부 12, LI발생부 14가 입력되는 비월/순차 제어신호 INTPRO와 기수/우수필드 제어신호 ODD/EVEN에 따라 선택적으로 제어 동작한다.
만약, 입력되는 영상신호가 비월주사모드의 우수필드일 때 압축모드가 "1/2"인 경우, 제2도와 같은 구성을 갖는 압축필터는 제3(b)도와 같이 압축된 신호 Y(n)=1/4(n-1)+1/2(n)+1/2(n+1)를 출력한다.
상기한 바와 같이 비월 주사의 표시를 위한 수직압축모드, 예를 들면, 1/2, 1/3, 2/3 등의 다양한 수직 압축 필터를 하나의 라인 메모리를 이용하여 간단히 구성할 수 있음을 알 수 있다. 본 발명의 실시 예에서는 모드 카운터를 이용하여 FMWEB를 발생시켰으나, 이 분야에 종사하는 자라면 달리 구성할 수 있음에 유의하여야 한다.
상술한 바와 같이 본 발명은 다양한 수직압축모드에 대응하여 수직 압축 필터를 유연성 있고 신뢰성 있게 구현함으로써 하드웨어의 간략화 시킬 수 있는 이점이 있다.

Claims (1)

  1. 비월 주사하여 영상을 표시하는 영상 재생 장치의 수직 압축 회로에 있어서, 입력되는 신호를 지연하여 출력하며, 피이드백 제어신호의 입력에 응답하여 상기 출력신호와 상기 입력신호를 가산하여 출력하는 라인 메모리부와, 압축모드신호에 대응하여 하나의 수직 구간내의 수평 라인을 카운팅하여 출력함과 동시에 비디오 램에 저장된 라인을 지정하는 기록라인 지정신호를 출력하는 모드 카운터와, 수직압축모드신호, 비월/순차주사모드신호 및 기수/우수신호의 입력에 제1계수 선택 신호 및 제2계수 선택 신호를 각각 발생하는 계수선택신호발생부 및 라인입력 선택신호 발생부와, 다양한 압축모드를 가지며 입력되는 데이타를 상기 각 압축모드에 대응된 계수들을 발생하고 상기 계수 선택 신호에 의해 상기 압축모드신호에 대응된 계수를 선택하여 출력하는 제1계수발생 선택출력부와, 다양한 압축모드를 가지며 입력되는 데이타를 상기 각 압축모드에 대응된 계수들을 발생하고 상기 라인입력선택신호에 의해 상기 압축모드신호에 대응된 계수를 선택하여 상기 라인 메모리부로 공급하는 제2계수발생 선택출력부와, 상기 제1계수발생 선택출력부의 출력과 상기 라인 메모리부의 출력을 가산하여 라인 메모리에 공급하는 수단으로 구성함을 특징으로 하는 영상 재생 장치의 수직 압축 회로.
KR1019960019232A 1996-05-31 1996-05-31 영상 재생 장치의 수직 압축 회로 KR100222682B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1019960019232A KR100222682B1 (ko) 1996-05-31 1996-05-31 영상 재생 장치의 수직 압축 회로
EP19970301309 EP0810781A3 (en) 1996-05-31 1997-02-27 Vertical compression circuit of image playback system
CN97103348A CN1099187C (zh) 1996-05-31 1997-03-21 用于图像重放系统的垂直压缩电路
JP7004197A JP3011900B2 (ja) 1996-05-31 1997-03-24 映像再生装置の垂直圧縮回路
US08/865,836 US6016165A (en) 1996-05-31 1997-05-30 Vertical compression circuit for an image playback system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960019232A KR100222682B1 (ko) 1996-05-31 1996-05-31 영상 재생 장치의 수직 압축 회로

Publications (2)

Publication Number Publication Date
KR970078684A KR970078684A (ko) 1997-12-12
KR100222682B1 true KR100222682B1 (ko) 1999-10-01

Family

ID=19460443

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960019232A KR100222682B1 (ko) 1996-05-31 1996-05-31 영상 재생 장치의 수직 압축 회로

Country Status (5)

Country Link
US (1) US6016165A (ko)
EP (1) EP0810781A3 (ko)
JP (1) JP3011900B2 (ko)
KR (1) KR100222682B1 (ko)
CN (1) CN1099187C (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000059735A (ja) * 1998-08-04 2000-02-25 Sony Corp 画像処理装置および方法、並びに提供媒体
JP2000175194A (ja) * 1998-12-01 2000-06-23 Sony Corp 画像復号装置及び画像復号方法
JP2006332975A (ja) * 2005-05-25 2006-12-07 Mitsubishi Electric Corp 映像信号処理回路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8410597D0 (en) * 1984-04-25 1984-05-31 Quantel Ltd Video signal processing
GB2184316B (en) * 1985-12-17 1989-10-11 Sony Corp Two-dimensional finite impulse response filter arrangements.
US5355328A (en) * 1991-09-27 1994-10-11 Northshore Laboratories, Inc. Resampling apparatus suitable for resizing a video image
WO1994015435A1 (en) * 1992-12-18 1994-07-07 Sid Ahmed Maher A Real-time television image pixel multiplication methods and apparatus
JP3231142B2 (ja) * 1993-06-18 2001-11-19 株式会社日立製作所 映像圧縮拡大回路及び装置
US5459528A (en) * 1994-03-31 1995-10-17 Texas Instruments Incorporated Video signal processor and method for secondary images
WO1996036169A2 (en) * 1995-05-10 1996-11-14 Philips Electronics N.V. Non-linear aspect ratio adaptation

Also Published As

Publication number Publication date
CN1099187C (zh) 2003-01-15
JPH1070701A (ja) 1998-03-10
EP0810781A3 (en) 1999-03-17
KR970078684A (ko) 1997-12-12
EP0810781A2 (en) 1997-12-03
CN1167322A (zh) 1997-12-10
US6016165A (en) 2000-01-18
JP3011900B2 (ja) 2000-02-21

Similar Documents

Publication Publication Date Title
EP0463719B1 (en) Multiple video preview
KR950014577B1 (ko) 고화질 텔레비젼의 픽쳐인픽쳐신호처리방법 및 그 장치
EP1056285A2 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
JPH04137886A (ja) 四画面分割表示装置
US6404458B1 (en) Apparatus for converting screen aspect ratio
JPH01295587A (ja) 映像信号変換装置
JPS6184183A (ja) 順次走査ビデオ・プロセツサ
KR100222682B1 (ko) 영상 재생 장치의 수직 압축 회로
JP3154190B2 (ja) 汎用走査周期変換装置
US5459525A (en) Video signal converting device and noise eliminator used therein
JPH0690466A (ja) デジタル信号処理回路
US5396298A (en) Video signal processing apparatus for performing magnification processing
JP2944284B2 (ja) 多画面表示装置
KR0162339B1 (ko) 화면 종횡비 변환장치
KR100228703B1 (ko) 화면 수직압축 방법 및 장치
KR0136982B1 (ko) 텔리비젼의 자화면 표시 장치의 버티컬 필터 회로 및 방법
EP1260101A1 (en) Video compression using sub-sampling
KR0176501B1 (ko) 버티컬 데시메이션필터
JPS63281587A (ja) 画像伸長用回路及び該回路を具えるテレビジョン受信装置
JP4439338B2 (ja) 画像変換装置
KR0146111B1 (ko) 화면 종횡비 변환장치
EP0802671B1 (en) Digital signal processing circuit for a television receiver
KR870001369B1 (ko) 고밀도 영상용 영상신호 변환방법 및 그 장치
JP3186097B2 (ja) 走査線変換器及びディスプレイ駆動装置及びテレビジョン方式変換装置
JPH09294249A (ja) 走査線変換装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080627

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee